]> Pileus Git - ~andy/linux/commitdiff
parisc: optimize mtsp(0,sr) inline assembly
authorHelge Deller <deller@gmx.de>
Sat, 29 Jun 2013 20:08:03 +0000 (22:08 +0200)
committerHelge Deller <deller@gmx.de>
Tue, 9 Jul 2013 20:09:21 +0000 (22:09 +0200)
If the value which should be moved into a space register is zero, we can
optimize the inline assembly to become "mtsp %r0,%srX".

Signed-off-by: Helge Deller <deller@gmx.de>
Cc: <stable@vger.kernel.org> # 3.10
arch/parisc/include/asm/special_insns.h

index d306b75bc77f00323ce26a14558ddd0e98d9e127..e1509308899f6084a785143ac7460c3186353220 100644 (file)
@@ -32,9 +32,12 @@ static inline void set_eiem(unsigned long val)
        cr;                             \
 })
 
-#define mtsp(gr, cr) \
-       __asm__ __volatile__("mtsp %0,%1" \
+#define mtsp(val, cr) \
+       { if (__builtin_constant_p(val) && ((val) == 0)) \
+        __asm__ __volatile__("mtsp %%r0,%0" : : "i" (cr) : "memory"); \
+       else \
+        __asm__ __volatile__("mtsp %0,%1" \
                : /* no outputs */ \
-               : "r" (gr), "i" (cr) : "memory")
+               : "r" (val), "i" (cr) : "memory"); }
 
 #endif /* __PARISC_SPECIAL_INSNS_H */