]> Pileus Git - ~andy/linux/blob - drivers/gpu/drm/radeon/radeon.h
Merge branch 'drm-intel-next' of git://people.freedesktop.org/~danvet/drm-intel into...
[~andy/linux] / drivers / gpu / drm / radeon / radeon.h
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #ifndef __RADEON_H__
29 #define __RADEON_H__
30
31 /* TODO: Here are things that needs to be done :
32  *      - surface allocator & initializer : (bit like scratch reg) should
33  *        initialize HDP_ stuff on RS600, R600, R700 hw, well anythings
34  *        related to surface
35  *      - WB : write back stuff (do it bit like scratch reg things)
36  *      - Vblank : look at Jesse's rework and what we should do
37  *      - r600/r700: gart & cp
38  *      - cs : clean cs ioctl use bitmap & things like that.
39  *      - power management stuff
40  *      - Barrier in gart code
41  *      - Unmappabled vram ?
42  *      - TESTING, TESTING, TESTING
43  */
44
45 /* Initialization path:
46  *  We expect that acceleration initialization might fail for various
47  *  reasons even thought we work hard to make it works on most
48  *  configurations. In order to still have a working userspace in such
49  *  situation the init path must succeed up to the memory controller
50  *  initialization point. Failure before this point are considered as
51  *  fatal error. Here is the init callchain :
52  *      radeon_device_init  perform common structure, mutex initialization
53  *      asic_init           setup the GPU memory layout and perform all
54  *                          one time initialization (failure in this
55  *                          function are considered fatal)
56  *      asic_startup        setup the GPU acceleration, in order to
57  *                          follow guideline the first thing this
58  *                          function should do is setting the GPU
59  *                          memory controller (only MC setup failure
60  *                          are considered as fatal)
61  */
62
63 #include <linux/atomic.h>
64 #include <linux/wait.h>
65 #include <linux/list.h>
66 #include <linux/kref.h>
67
68 #include <ttm/ttm_bo_api.h>
69 #include <ttm/ttm_bo_driver.h>
70 #include <ttm/ttm_placement.h>
71 #include <ttm/ttm_module.h>
72 #include <ttm/ttm_execbuf_util.h>
73
74 #include "radeon_family.h"
75 #include "radeon_mode.h"
76 #include "radeon_reg.h"
77
78 /*
79  * Modules parameters.
80  */
81 extern int radeon_no_wb;
82 extern int radeon_modeset;
83 extern int radeon_dynclks;
84 extern int radeon_r4xx_atom;
85 extern int radeon_agpmode;
86 extern int radeon_vram_limit;
87 extern int radeon_gart_size;
88 extern int radeon_benchmarking;
89 extern int radeon_testing;
90 extern int radeon_connector_table;
91 extern int radeon_tv;
92 extern int radeon_audio;
93 extern int radeon_disp_priority;
94 extern int radeon_hw_i2c;
95 extern int radeon_pcie_gen2;
96 extern int radeon_msi;
97 extern int radeon_lockup_timeout;
98 extern int radeon_fastfb;
99 extern int radeon_dpm;
100 extern int radeon_aspm;
101 extern int radeon_runtime_pm;
102 extern int radeon_hard_reset;
103
104 /*
105  * Copy from radeon_drv.h so we don't have to include both and have conflicting
106  * symbol;
107  */
108 #define RADEON_MAX_USEC_TIMEOUT                 100000  /* 100 ms */
109 #define RADEON_FENCE_JIFFIES_TIMEOUT            (HZ / 2)
110 /* RADEON_IB_POOL_SIZE must be a power of 2 */
111 #define RADEON_IB_POOL_SIZE                     16
112 #define RADEON_DEBUGFS_MAX_COMPONENTS           32
113 #define RADEONFB_CONN_LIMIT                     4
114 #define RADEON_BIOS_NUM_SCRATCH                 8
115
116 /* max number of rings */
117 #define RADEON_NUM_RINGS                        6
118
119 /* fence seq are set to this number when signaled */
120 #define RADEON_FENCE_SIGNALED_SEQ               0LL
121
122 /* internal ring indices */
123 /* r1xx+ has gfx CP ring */
124 #define RADEON_RING_TYPE_GFX_INDEX      0
125
126 /* cayman has 2 compute CP rings */
127 #define CAYMAN_RING_TYPE_CP1_INDEX      1
128 #define CAYMAN_RING_TYPE_CP2_INDEX      2
129
130 /* R600+ has an async dma ring */
131 #define R600_RING_TYPE_DMA_INDEX                3
132 /* cayman add a second async dma ring */
133 #define CAYMAN_RING_TYPE_DMA1_INDEX             4
134
135 /* R600+ */
136 #define R600_RING_TYPE_UVD_INDEX        5
137
138 /* hardcode those limit for now */
139 #define RADEON_VA_IB_OFFSET                     (1 << 20)
140 #define RADEON_VA_RESERVED_SIZE                 (8 << 20)
141 #define RADEON_IB_VM_MAX_SIZE                   (64 << 10)
142
143 /* hard reset data */
144 #define RADEON_ASIC_RESET_DATA                  0x39d5e86b
145
146 /* reset flags */
147 #define RADEON_RESET_GFX                        (1 << 0)
148 #define RADEON_RESET_COMPUTE                    (1 << 1)
149 #define RADEON_RESET_DMA                        (1 << 2)
150 #define RADEON_RESET_CP                         (1 << 3)
151 #define RADEON_RESET_GRBM                       (1 << 4)
152 #define RADEON_RESET_DMA1                       (1 << 5)
153 #define RADEON_RESET_RLC                        (1 << 6)
154 #define RADEON_RESET_SEM                        (1 << 7)
155 #define RADEON_RESET_IH                         (1 << 8)
156 #define RADEON_RESET_VMC                        (1 << 9)
157 #define RADEON_RESET_MC                         (1 << 10)
158 #define RADEON_RESET_DISPLAY                    (1 << 11)
159
160 /* CG block flags */
161 #define RADEON_CG_BLOCK_GFX                     (1 << 0)
162 #define RADEON_CG_BLOCK_MC                      (1 << 1)
163 #define RADEON_CG_BLOCK_SDMA                    (1 << 2)
164 #define RADEON_CG_BLOCK_UVD                     (1 << 3)
165 #define RADEON_CG_BLOCK_VCE                     (1 << 4)
166 #define RADEON_CG_BLOCK_HDP                     (1 << 5)
167 #define RADEON_CG_BLOCK_BIF                     (1 << 6)
168
169 /* CG flags */
170 #define RADEON_CG_SUPPORT_GFX_MGCG              (1 << 0)
171 #define RADEON_CG_SUPPORT_GFX_MGLS              (1 << 1)
172 #define RADEON_CG_SUPPORT_GFX_CGCG              (1 << 2)
173 #define RADEON_CG_SUPPORT_GFX_CGLS              (1 << 3)
174 #define RADEON_CG_SUPPORT_GFX_CGTS              (1 << 4)
175 #define RADEON_CG_SUPPORT_GFX_CGTS_LS           (1 << 5)
176 #define RADEON_CG_SUPPORT_GFX_CP_LS             (1 << 6)
177 #define RADEON_CG_SUPPORT_GFX_RLC_LS            (1 << 7)
178 #define RADEON_CG_SUPPORT_MC_LS                 (1 << 8)
179 #define RADEON_CG_SUPPORT_MC_MGCG               (1 << 9)
180 #define RADEON_CG_SUPPORT_SDMA_LS               (1 << 10)
181 #define RADEON_CG_SUPPORT_SDMA_MGCG             (1 << 11)
182 #define RADEON_CG_SUPPORT_BIF_LS                (1 << 12)
183 #define RADEON_CG_SUPPORT_UVD_MGCG              (1 << 13)
184 #define RADEON_CG_SUPPORT_VCE_MGCG              (1 << 14)
185 #define RADEON_CG_SUPPORT_HDP_LS                (1 << 15)
186 #define RADEON_CG_SUPPORT_HDP_MGCG              (1 << 16)
187
188 /* PG flags */
189 #define RADEON_PG_SUPPORT_GFX_PG                (1 << 0)
190 #define RADEON_PG_SUPPORT_GFX_SMG               (1 << 1)
191 #define RADEON_PG_SUPPORT_GFX_DMG               (1 << 2)
192 #define RADEON_PG_SUPPORT_UVD                   (1 << 3)
193 #define RADEON_PG_SUPPORT_VCE                   (1 << 4)
194 #define RADEON_PG_SUPPORT_CP                    (1 << 5)
195 #define RADEON_PG_SUPPORT_GDS                   (1 << 6)
196 #define RADEON_PG_SUPPORT_RLC_SMU_HS            (1 << 7)
197 #define RADEON_PG_SUPPORT_SDMA                  (1 << 8)
198 #define RADEON_PG_SUPPORT_ACP                   (1 << 9)
199 #define RADEON_PG_SUPPORT_SAMU                  (1 << 10)
200
201 /* max cursor sizes (in pixels) */
202 #define CURSOR_WIDTH 64
203 #define CURSOR_HEIGHT 64
204
205 #define CIK_CURSOR_WIDTH 128
206 #define CIK_CURSOR_HEIGHT 128
207
208 /*
209  * Errata workarounds.
210  */
211 enum radeon_pll_errata {
212         CHIP_ERRATA_R300_CG             = 0x00000001,
213         CHIP_ERRATA_PLL_DUMMYREADS      = 0x00000002,
214         CHIP_ERRATA_PLL_DELAY           = 0x00000004
215 };
216
217
218 struct radeon_device;
219
220
221 /*
222  * BIOS.
223  */
224 bool radeon_get_bios(struct radeon_device *rdev);
225
226 /*
227  * Dummy page
228  */
229 struct radeon_dummy_page {
230         struct page     *page;
231         dma_addr_t      addr;
232 };
233 int radeon_dummy_page_init(struct radeon_device *rdev);
234 void radeon_dummy_page_fini(struct radeon_device *rdev);
235
236
237 /*
238  * Clocks
239  */
240 struct radeon_clock {
241         struct radeon_pll p1pll;
242         struct radeon_pll p2pll;
243         struct radeon_pll dcpll;
244         struct radeon_pll spll;
245         struct radeon_pll mpll;
246         /* 10 Khz units */
247         uint32_t default_mclk;
248         uint32_t default_sclk;
249         uint32_t default_dispclk;
250         uint32_t current_dispclk;
251         uint32_t dp_extclk;
252         uint32_t max_pixel_clock;
253 };
254
255 /*
256  * Power management
257  */
258 int radeon_pm_init(struct radeon_device *rdev);
259 int radeon_pm_late_init(struct radeon_device *rdev);
260 void radeon_pm_fini(struct radeon_device *rdev);
261 void radeon_pm_compute_clocks(struct radeon_device *rdev);
262 void radeon_pm_suspend(struct radeon_device *rdev);
263 void radeon_pm_resume(struct radeon_device *rdev);
264 void radeon_combios_get_power_modes(struct radeon_device *rdev);
265 void radeon_atombios_get_power_modes(struct radeon_device *rdev);
266 int radeon_atom_get_clock_dividers(struct radeon_device *rdev,
267                                    u8 clock_type,
268                                    u32 clock,
269                                    bool strobe_mode,
270                                    struct atom_clock_dividers *dividers);
271 int radeon_atom_get_memory_pll_dividers(struct radeon_device *rdev,
272                                         u32 clock,
273                                         bool strobe_mode,
274                                         struct atom_mpll_param *mpll_param);
275 void radeon_atom_set_voltage(struct radeon_device *rdev, u16 voltage_level, u8 voltage_type);
276 int radeon_atom_get_voltage_gpio_settings(struct radeon_device *rdev,
277                                           u16 voltage_level, u8 voltage_type,
278                                           u32 *gpio_value, u32 *gpio_mask);
279 void radeon_atom_set_engine_dram_timings(struct radeon_device *rdev,
280                                          u32 eng_clock, u32 mem_clock);
281 int radeon_atom_get_voltage_step(struct radeon_device *rdev,
282                                  u8 voltage_type, u16 *voltage_step);
283 int radeon_atom_get_max_vddc(struct radeon_device *rdev, u8 voltage_type,
284                              u16 voltage_id, u16 *voltage);
285 int radeon_atom_get_leakage_vddc_based_on_leakage_idx(struct radeon_device *rdev,
286                                                       u16 *voltage,
287                                                       u16 leakage_idx);
288 int radeon_atom_get_leakage_id_from_vbios(struct radeon_device *rdev,
289                                           u16 *leakage_id);
290 int radeon_atom_get_leakage_vddc_based_on_leakage_params(struct radeon_device *rdev,
291                                                          u16 *vddc, u16 *vddci,
292                                                          u16 virtual_voltage_id,
293                                                          u16 vbios_voltage_id);
294 int radeon_atom_round_to_true_voltage(struct radeon_device *rdev,
295                                       u8 voltage_type,
296                                       u16 nominal_voltage,
297                                       u16 *true_voltage);
298 int radeon_atom_get_min_voltage(struct radeon_device *rdev,
299                                 u8 voltage_type, u16 *min_voltage);
300 int radeon_atom_get_max_voltage(struct radeon_device *rdev,
301                                 u8 voltage_type, u16 *max_voltage);
302 int radeon_atom_get_voltage_table(struct radeon_device *rdev,
303                                   u8 voltage_type, u8 voltage_mode,
304                                   struct atom_voltage_table *voltage_table);
305 bool radeon_atom_is_voltage_gpio(struct radeon_device *rdev,
306                                  u8 voltage_type, u8 voltage_mode);
307 void radeon_atom_update_memory_dll(struct radeon_device *rdev,
308                                    u32 mem_clock);
309 void radeon_atom_set_ac_timing(struct radeon_device *rdev,
310                                u32 mem_clock);
311 int radeon_atom_init_mc_reg_table(struct radeon_device *rdev,
312                                   u8 module_index,
313                                   struct atom_mc_reg_table *reg_table);
314 int radeon_atom_get_memory_info(struct radeon_device *rdev,
315                                 u8 module_index, struct atom_memory_info *mem_info);
316 int radeon_atom_get_mclk_range_table(struct radeon_device *rdev,
317                                      bool gddr5, u8 module_index,
318                                      struct atom_memory_clock_range_table *mclk_range_table);
319 int radeon_atom_get_max_vddc(struct radeon_device *rdev, u8 voltage_type,
320                              u16 voltage_id, u16 *voltage);
321 void rs690_pm_info(struct radeon_device *rdev);
322 extern void evergreen_tiling_fields(unsigned tiling_flags, unsigned *bankw,
323                                     unsigned *bankh, unsigned *mtaspect,
324                                     unsigned *tile_split);
325
326 /*
327  * Fences.
328  */
329 struct radeon_fence_driver {
330         uint32_t                        scratch_reg;
331         uint64_t                        gpu_addr;
332         volatile uint32_t               *cpu_addr;
333         /* sync_seq is protected by ring emission lock */
334         uint64_t                        sync_seq[RADEON_NUM_RINGS];
335         atomic64_t                      last_seq;
336         bool                            initialized;
337 };
338
339 struct radeon_fence {
340         struct radeon_device            *rdev;
341         struct kref                     kref;
342         /* protected by radeon_fence.lock */
343         uint64_t                        seq;
344         /* RB, DMA, etc. */
345         unsigned                        ring;
346 };
347
348 int radeon_fence_driver_start_ring(struct radeon_device *rdev, int ring);
349 int radeon_fence_driver_init(struct radeon_device *rdev);
350 void radeon_fence_driver_fini(struct radeon_device *rdev);
351 void radeon_fence_driver_force_completion(struct radeon_device *rdev);
352 int radeon_fence_emit(struct radeon_device *rdev, struct radeon_fence **fence, int ring);
353 void radeon_fence_process(struct radeon_device *rdev, int ring);
354 bool radeon_fence_signaled(struct radeon_fence *fence);
355 int radeon_fence_wait(struct radeon_fence *fence, bool interruptible);
356 int radeon_fence_wait_locked(struct radeon_fence *fence);
357 int radeon_fence_wait_next_locked(struct radeon_device *rdev, int ring);
358 int radeon_fence_wait_empty_locked(struct radeon_device *rdev, int ring);
359 int radeon_fence_wait_any(struct radeon_device *rdev,
360                           struct radeon_fence **fences,
361                           bool intr);
362 struct radeon_fence *radeon_fence_ref(struct radeon_fence *fence);
363 void radeon_fence_unref(struct radeon_fence **fence);
364 unsigned radeon_fence_count_emitted(struct radeon_device *rdev, int ring);
365 bool radeon_fence_need_sync(struct radeon_fence *fence, int ring);
366 void radeon_fence_note_sync(struct radeon_fence *fence, int ring);
367 static inline struct radeon_fence *radeon_fence_later(struct radeon_fence *a,
368                                                       struct radeon_fence *b)
369 {
370         if (!a) {
371                 return b;
372         }
373
374         if (!b) {
375                 return a;
376         }
377
378         BUG_ON(a->ring != b->ring);
379
380         if (a->seq > b->seq) {
381                 return a;
382         } else {
383                 return b;
384         }
385 }
386
387 static inline bool radeon_fence_is_earlier(struct radeon_fence *a,
388                                            struct radeon_fence *b)
389 {
390         if (!a) {
391                 return false;
392         }
393
394         if (!b) {
395                 return true;
396         }
397
398         BUG_ON(a->ring != b->ring);
399
400         return a->seq < b->seq;
401 }
402
403 /*
404  * Tiling registers
405  */
406 struct radeon_surface_reg {
407         struct radeon_bo *bo;
408 };
409
410 #define RADEON_GEM_MAX_SURFACES 8
411
412 /*
413  * TTM.
414  */
415 struct radeon_mman {
416         struct ttm_bo_global_ref        bo_global_ref;
417         struct drm_global_reference     mem_global_ref;
418         struct ttm_bo_device            bdev;
419         bool                            mem_global_referenced;
420         bool                            initialized;
421
422 #if defined(CONFIG_DEBUG_FS)
423         struct dentry                   *vram;
424         struct dentry                   *gtt;
425 #endif
426 };
427
428 /* bo virtual address in a specific vm */
429 struct radeon_bo_va {
430         /* protected by bo being reserved */
431         struct list_head                bo_list;
432         uint64_t                        soffset;
433         uint64_t                        eoffset;
434         uint32_t                        flags;
435         bool                            valid;
436         unsigned                        ref_count;
437
438         /* protected by vm mutex */
439         struct list_head                vm_list;
440
441         /* constant after initialization */
442         struct radeon_vm                *vm;
443         struct radeon_bo                *bo;
444 };
445
446 struct radeon_bo {
447         /* Protected by gem.mutex */
448         struct list_head                list;
449         /* Protected by tbo.reserved */
450         u32                             placements[3];
451         struct ttm_placement            placement;
452         struct ttm_buffer_object        tbo;
453         struct ttm_bo_kmap_obj          kmap;
454         unsigned                        pin_count;
455         void                            *kptr;
456         u32                             tiling_flags;
457         u32                             pitch;
458         int                             surface_reg;
459         /* list of all virtual address to which this bo
460          * is associated to
461          */
462         struct list_head                va;
463         /* Constant after initialization */
464         struct radeon_device            *rdev;
465         struct drm_gem_object           gem_base;
466
467         struct ttm_bo_kmap_obj          dma_buf_vmap;
468         pid_t                           pid;
469 };
470 #define gem_to_radeon_bo(gobj) container_of((gobj), struct radeon_bo, gem_base)
471
472 struct radeon_bo_list {
473         struct ttm_validate_buffer tv;
474         struct radeon_bo        *bo;
475         uint64_t                gpu_offset;
476         bool                    written;
477         unsigned                domain;
478         unsigned                alt_domain;
479         u32                     tiling_flags;
480 };
481
482 int radeon_gem_debugfs_init(struct radeon_device *rdev);
483
484 /* sub-allocation manager, it has to be protected by another lock.
485  * By conception this is an helper for other part of the driver
486  * like the indirect buffer or semaphore, which both have their
487  * locking.
488  *
489  * Principe is simple, we keep a list of sub allocation in offset
490  * order (first entry has offset == 0, last entry has the highest
491  * offset).
492  *
493  * When allocating new object we first check if there is room at
494  * the end total_size - (last_object_offset + last_object_size) >=
495  * alloc_size. If so we allocate new object there.
496  *
497  * When there is not enough room at the end, we start waiting for
498  * each sub object until we reach object_offset+object_size >=
499  * alloc_size, this object then become the sub object we return.
500  *
501  * Alignment can't be bigger than page size.
502  *
503  * Hole are not considered for allocation to keep things simple.
504  * Assumption is that there won't be hole (all object on same
505  * alignment).
506  */
507 struct radeon_sa_manager {
508         wait_queue_head_t       wq;
509         struct radeon_bo        *bo;
510         struct list_head        *hole;
511         struct list_head        flist[RADEON_NUM_RINGS];
512         struct list_head        olist;
513         unsigned                size;
514         uint64_t                gpu_addr;
515         void                    *cpu_ptr;
516         uint32_t                domain;
517         uint32_t                align;
518 };
519
520 struct radeon_sa_bo;
521
522 /* sub-allocation buffer */
523 struct radeon_sa_bo {
524         struct list_head                olist;
525         struct list_head                flist;
526         struct radeon_sa_manager        *manager;
527         unsigned                        soffset;
528         unsigned                        eoffset;
529         struct radeon_fence             *fence;
530 };
531
532 /*
533  * GEM objects.
534  */
535 struct radeon_gem {
536         struct mutex            mutex;
537         struct list_head        objects;
538 };
539
540 int radeon_gem_init(struct radeon_device *rdev);
541 void radeon_gem_fini(struct radeon_device *rdev);
542 int radeon_gem_object_create(struct radeon_device *rdev, int size,
543                                 int alignment, int initial_domain,
544                                 bool discardable, bool kernel,
545                                 struct drm_gem_object **obj);
546
547 int radeon_mode_dumb_create(struct drm_file *file_priv,
548                             struct drm_device *dev,
549                             struct drm_mode_create_dumb *args);
550 int radeon_mode_dumb_mmap(struct drm_file *filp,
551                           struct drm_device *dev,
552                           uint32_t handle, uint64_t *offset_p);
553
554 /*
555  * Semaphores.
556  */
557 /* everything here is constant */
558 struct radeon_semaphore {
559         struct radeon_sa_bo             *sa_bo;
560         signed                          waiters;
561         uint64_t                        gpu_addr;
562         struct radeon_fence             *sync_to[RADEON_NUM_RINGS];
563 };
564
565 int radeon_semaphore_create(struct radeon_device *rdev,
566                             struct radeon_semaphore **semaphore);
567 bool radeon_semaphore_emit_signal(struct radeon_device *rdev, int ring,
568                                   struct radeon_semaphore *semaphore);
569 bool radeon_semaphore_emit_wait(struct radeon_device *rdev, int ring,
570                                 struct radeon_semaphore *semaphore);
571 void radeon_semaphore_sync_to(struct radeon_semaphore *semaphore,
572                               struct radeon_fence *fence);
573 int radeon_semaphore_sync_rings(struct radeon_device *rdev,
574                                 struct radeon_semaphore *semaphore,
575                                 int waiting_ring);
576 void radeon_semaphore_free(struct radeon_device *rdev,
577                            struct radeon_semaphore **semaphore,
578                            struct radeon_fence *fence);
579
580 /*
581  * GART structures, functions & helpers
582  */
583 struct radeon_mc;
584
585 #define RADEON_GPU_PAGE_SIZE 4096
586 #define RADEON_GPU_PAGE_MASK (RADEON_GPU_PAGE_SIZE - 1)
587 #define RADEON_GPU_PAGE_SHIFT 12
588 #define RADEON_GPU_PAGE_ALIGN(a) (((a) + RADEON_GPU_PAGE_MASK) & ~RADEON_GPU_PAGE_MASK)
589
590 struct radeon_gart {
591         dma_addr_t                      table_addr;
592         struct radeon_bo                *robj;
593         void                            *ptr;
594         unsigned                        num_gpu_pages;
595         unsigned                        num_cpu_pages;
596         unsigned                        table_size;
597         struct page                     **pages;
598         dma_addr_t                      *pages_addr;
599         bool                            ready;
600 };
601
602 int radeon_gart_table_ram_alloc(struct radeon_device *rdev);
603 void radeon_gart_table_ram_free(struct radeon_device *rdev);
604 int radeon_gart_table_vram_alloc(struct radeon_device *rdev);
605 void radeon_gart_table_vram_free(struct radeon_device *rdev);
606 int radeon_gart_table_vram_pin(struct radeon_device *rdev);
607 void radeon_gart_table_vram_unpin(struct radeon_device *rdev);
608 int radeon_gart_init(struct radeon_device *rdev);
609 void radeon_gart_fini(struct radeon_device *rdev);
610 void radeon_gart_unbind(struct radeon_device *rdev, unsigned offset,
611                         int pages);
612 int radeon_gart_bind(struct radeon_device *rdev, unsigned offset,
613                      int pages, struct page **pagelist,
614                      dma_addr_t *dma_addr);
615 void radeon_gart_restore(struct radeon_device *rdev);
616
617
618 /*
619  * GPU MC structures, functions & helpers
620  */
621 struct radeon_mc {
622         resource_size_t         aper_size;
623         resource_size_t         aper_base;
624         resource_size_t         agp_base;
625         /* for some chips with <= 32MB we need to lie
626          * about vram size near mc fb location */
627         u64                     mc_vram_size;
628         u64                     visible_vram_size;
629         u64                     gtt_size;
630         u64                     gtt_start;
631         u64                     gtt_end;
632         u64                     vram_start;
633         u64                     vram_end;
634         unsigned                vram_width;
635         u64                     real_vram_size;
636         int                     vram_mtrr;
637         bool                    vram_is_ddr;
638         bool                    igp_sideport_enabled;
639         u64                     gtt_base_align;
640         u64                     mc_mask;
641 };
642
643 bool radeon_combios_sideport_present(struct radeon_device *rdev);
644 bool radeon_atombios_sideport_present(struct radeon_device *rdev);
645
646 /*
647  * GPU scratch registers structures, functions & helpers
648  */
649 struct radeon_scratch {
650         unsigned                num_reg;
651         uint32_t                reg_base;
652         bool                    free[32];
653         uint32_t                reg[32];
654 };
655
656 int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg);
657 void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg);
658
659 /*
660  * GPU doorbell structures, functions & helpers
661  */
662 #define RADEON_MAX_DOORBELLS 1024       /* Reserve at most 1024 doorbell slots for radeon-owned rings. */
663
664 struct radeon_doorbell {
665         /* doorbell mmio */
666         resource_size_t         base;
667         resource_size_t         size;
668         u32 __iomem             *ptr;
669         u32                     num_doorbells;  /* Number of doorbells actually reserved for radeon. */
670         unsigned long           used[DIV_ROUND_UP(RADEON_MAX_DOORBELLS, BITS_PER_LONG)];
671 };
672
673 int radeon_doorbell_get(struct radeon_device *rdev, u32 *page);
674 void radeon_doorbell_free(struct radeon_device *rdev, u32 doorbell);
675
676 /*
677  * IRQS.
678  */
679
680 struct radeon_unpin_work {
681         struct work_struct work;
682         struct radeon_device *rdev;
683         int crtc_id;
684         struct radeon_fence *fence;
685         struct drm_pending_vblank_event *event;
686         struct radeon_bo *old_rbo;
687         u64 new_crtc_base;
688 };
689
690 struct r500_irq_stat_regs {
691         u32 disp_int;
692         u32 hdmi0_status;
693 };
694
695 struct r600_irq_stat_regs {
696         u32 disp_int;
697         u32 disp_int_cont;
698         u32 disp_int_cont2;
699         u32 d1grph_int;
700         u32 d2grph_int;
701         u32 hdmi0_status;
702         u32 hdmi1_status;
703 };
704
705 struct evergreen_irq_stat_regs {
706         u32 disp_int;
707         u32 disp_int_cont;
708         u32 disp_int_cont2;
709         u32 disp_int_cont3;
710         u32 disp_int_cont4;
711         u32 disp_int_cont5;
712         u32 d1grph_int;
713         u32 d2grph_int;
714         u32 d3grph_int;
715         u32 d4grph_int;
716         u32 d5grph_int;
717         u32 d6grph_int;
718         u32 afmt_status1;
719         u32 afmt_status2;
720         u32 afmt_status3;
721         u32 afmt_status4;
722         u32 afmt_status5;
723         u32 afmt_status6;
724 };
725
726 struct cik_irq_stat_regs {
727         u32 disp_int;
728         u32 disp_int_cont;
729         u32 disp_int_cont2;
730         u32 disp_int_cont3;
731         u32 disp_int_cont4;
732         u32 disp_int_cont5;
733         u32 disp_int_cont6;
734 };
735
736 union radeon_irq_stat_regs {
737         struct r500_irq_stat_regs r500;
738         struct r600_irq_stat_regs r600;
739         struct evergreen_irq_stat_regs evergreen;
740         struct cik_irq_stat_regs cik;
741 };
742
743 #define RADEON_MAX_HPD_PINS 6
744 #define RADEON_MAX_CRTCS 6
745 #define RADEON_MAX_AFMT_BLOCKS 7
746
747 struct radeon_irq {
748         bool                            installed;
749         spinlock_t                      lock;
750         atomic_t                        ring_int[RADEON_NUM_RINGS];
751         bool                            crtc_vblank_int[RADEON_MAX_CRTCS];
752         atomic_t                        pflip[RADEON_MAX_CRTCS];
753         wait_queue_head_t               vblank_queue;
754         bool                            hpd[RADEON_MAX_HPD_PINS];
755         bool                            afmt[RADEON_MAX_AFMT_BLOCKS];
756         union radeon_irq_stat_regs      stat_regs;
757         bool                            dpm_thermal;
758 };
759
760 int radeon_irq_kms_init(struct radeon_device *rdev);
761 void radeon_irq_kms_fini(struct radeon_device *rdev);
762 void radeon_irq_kms_sw_irq_get(struct radeon_device *rdev, int ring);
763 void radeon_irq_kms_sw_irq_put(struct radeon_device *rdev, int ring);
764 void radeon_irq_kms_pflip_irq_get(struct radeon_device *rdev, int crtc);
765 void radeon_irq_kms_pflip_irq_put(struct radeon_device *rdev, int crtc);
766 void radeon_irq_kms_enable_afmt(struct radeon_device *rdev, int block);
767 void radeon_irq_kms_disable_afmt(struct radeon_device *rdev, int block);
768 void radeon_irq_kms_enable_hpd(struct radeon_device *rdev, unsigned hpd_mask);
769 void radeon_irq_kms_disable_hpd(struct radeon_device *rdev, unsigned hpd_mask);
770
771 /*
772  * CP & rings.
773  */
774
775 struct radeon_ib {
776         struct radeon_sa_bo             *sa_bo;
777         uint32_t                        length_dw;
778         uint64_t                        gpu_addr;
779         uint32_t                        *ptr;
780         int                             ring;
781         struct radeon_fence             *fence;
782         struct radeon_vm                *vm;
783         bool                            is_const_ib;
784         struct radeon_semaphore         *semaphore;
785 };
786
787 struct radeon_ring {
788         struct radeon_bo        *ring_obj;
789         volatile uint32_t       *ring;
790         unsigned                rptr;
791         unsigned                rptr_offs;
792         unsigned                rptr_save_reg;
793         u64                     next_rptr_gpu_addr;
794         volatile u32            *next_rptr_cpu_addr;
795         unsigned                wptr;
796         unsigned                wptr_old;
797         unsigned                ring_size;
798         unsigned                ring_free_dw;
799         int                     count_dw;
800         unsigned long           last_activity;
801         unsigned                last_rptr;
802         uint64_t                gpu_addr;
803         uint32_t                align_mask;
804         uint32_t                ptr_mask;
805         bool                    ready;
806         u32                     nop;
807         u32                     idx;
808         u64                     last_semaphore_signal_addr;
809         u64                     last_semaphore_wait_addr;
810         /* for CIK queues */
811         u32 me;
812         u32 pipe;
813         u32 queue;
814         struct radeon_bo        *mqd_obj;
815         u32 doorbell_index;
816         unsigned                wptr_offs;
817 };
818
819 struct radeon_mec {
820         struct radeon_bo        *hpd_eop_obj;
821         u64                     hpd_eop_gpu_addr;
822         u32 num_pipe;
823         u32 num_mec;
824         u32 num_queue;
825 };
826
827 /*
828  * VM
829  */
830
831 /* maximum number of VMIDs */
832 #define RADEON_NUM_VM   16
833
834 /* defines number of bits in page table versus page directory,
835  * a page is 4KB so we have 12 bits offset, 9 bits in the page
836  * table and the remaining 19 bits are in the page directory */
837 #define RADEON_VM_BLOCK_SIZE   9
838
839 /* number of entries in page table */
840 #define RADEON_VM_PTE_COUNT (1 << RADEON_VM_BLOCK_SIZE)
841
842 /* PTBs (Page Table Blocks) need to be aligned to 32K */
843 #define RADEON_VM_PTB_ALIGN_SIZE   32768
844 #define RADEON_VM_PTB_ALIGN_MASK (RADEON_VM_PTB_ALIGN_SIZE - 1)
845 #define RADEON_VM_PTB_ALIGN(a) (((a) + RADEON_VM_PTB_ALIGN_MASK) & ~RADEON_VM_PTB_ALIGN_MASK)
846
847 #define R600_PTE_VALID          (1 << 0)
848 #define R600_PTE_SYSTEM         (1 << 1)
849 #define R600_PTE_SNOOPED        (1 << 2)
850 #define R600_PTE_READABLE       (1 << 5)
851 #define R600_PTE_WRITEABLE      (1 << 6)
852
853 struct radeon_vm {
854         struct list_head                list;
855         struct list_head                va;
856         unsigned                        id;
857
858         /* contains the page directory */
859         struct radeon_sa_bo             *page_directory;
860         uint64_t                        pd_gpu_addr;
861
862         /* array of page tables, one for each page directory entry */
863         struct radeon_sa_bo             **page_tables;
864
865         struct mutex                    mutex;
866         /* last fence for cs using this vm */
867         struct radeon_fence             *fence;
868         /* last flush or NULL if we still need to flush */
869         struct radeon_fence             *last_flush;
870 };
871
872 struct radeon_vm_manager {
873         struct mutex                    lock;
874         struct list_head                lru_vm;
875         struct radeon_fence             *active[RADEON_NUM_VM];
876         struct radeon_sa_manager        sa_manager;
877         uint32_t                        max_pfn;
878         /* number of VMIDs */
879         unsigned                        nvm;
880         /* vram base address for page table entry  */
881         u64                             vram_base_offset;
882         /* is vm enabled? */
883         bool                            enabled;
884 };
885
886 /*
887  * file private structure
888  */
889 struct radeon_fpriv {
890         struct radeon_vm                vm;
891 };
892
893 /*
894  * R6xx+ IH ring
895  */
896 struct r600_ih {
897         struct radeon_bo        *ring_obj;
898         volatile uint32_t       *ring;
899         unsigned                rptr;
900         unsigned                ring_size;
901         uint64_t                gpu_addr;
902         uint32_t                ptr_mask;
903         atomic_t                lock;
904         bool                    enabled;
905 };
906
907 /*
908  * RLC stuff
909  */
910 #include "clearstate_defs.h"
911
912 struct radeon_rlc {
913         /* for power gating */
914         struct radeon_bo        *save_restore_obj;
915         uint64_t                save_restore_gpu_addr;
916         volatile uint32_t       *sr_ptr;
917         const u32               *reg_list;
918         u32                     reg_list_size;
919         /* for clear state */
920         struct radeon_bo        *clear_state_obj;
921         uint64_t                clear_state_gpu_addr;
922         volatile uint32_t       *cs_ptr;
923         const struct cs_section_def   *cs_data;
924         u32                     clear_state_size;
925         /* for cp tables */
926         struct radeon_bo        *cp_table_obj;
927         uint64_t                cp_table_gpu_addr;
928         volatile uint32_t       *cp_table_ptr;
929         u32                     cp_table_size;
930 };
931
932 int radeon_ib_get(struct radeon_device *rdev, int ring,
933                   struct radeon_ib *ib, struct radeon_vm *vm,
934                   unsigned size);
935 void radeon_ib_free(struct radeon_device *rdev, struct radeon_ib *ib);
936 int radeon_ib_schedule(struct radeon_device *rdev, struct radeon_ib *ib,
937                        struct radeon_ib *const_ib);
938 int radeon_ib_pool_init(struct radeon_device *rdev);
939 void radeon_ib_pool_fini(struct radeon_device *rdev);
940 int radeon_ib_ring_tests(struct radeon_device *rdev);
941 /* Ring access between begin & end cannot sleep */
942 bool radeon_ring_supports_scratch_reg(struct radeon_device *rdev,
943                                       struct radeon_ring *ring);
944 void radeon_ring_free_size(struct radeon_device *rdev, struct radeon_ring *cp);
945 int radeon_ring_alloc(struct radeon_device *rdev, struct radeon_ring *cp, unsigned ndw);
946 int radeon_ring_lock(struct radeon_device *rdev, struct radeon_ring *cp, unsigned ndw);
947 void radeon_ring_commit(struct radeon_device *rdev, struct radeon_ring *cp);
948 void radeon_ring_unlock_commit(struct radeon_device *rdev, struct radeon_ring *cp);
949 void radeon_ring_undo(struct radeon_ring *ring);
950 void radeon_ring_unlock_undo(struct radeon_device *rdev, struct radeon_ring *cp);
951 int radeon_ring_test(struct radeon_device *rdev, struct radeon_ring *cp);
952 void radeon_ring_force_activity(struct radeon_device *rdev, struct radeon_ring *ring);
953 void radeon_ring_lockup_update(struct radeon_ring *ring);
954 bool radeon_ring_test_lockup(struct radeon_device *rdev, struct radeon_ring *ring);
955 unsigned radeon_ring_backup(struct radeon_device *rdev, struct radeon_ring *ring,
956                             uint32_t **data);
957 int radeon_ring_restore(struct radeon_device *rdev, struct radeon_ring *ring,
958                         unsigned size, uint32_t *data);
959 int radeon_ring_init(struct radeon_device *rdev, struct radeon_ring *cp, unsigned ring_size,
960                      unsigned rptr_offs, u32 nop);
961 void radeon_ring_fini(struct radeon_device *rdev, struct radeon_ring *cp);
962
963
964 /* r600 async dma */
965 void r600_dma_stop(struct radeon_device *rdev);
966 int r600_dma_resume(struct radeon_device *rdev);
967 void r600_dma_fini(struct radeon_device *rdev);
968
969 void cayman_dma_stop(struct radeon_device *rdev);
970 int cayman_dma_resume(struct radeon_device *rdev);
971 void cayman_dma_fini(struct radeon_device *rdev);
972
973 /*
974  * CS.
975  */
976 struct radeon_cs_reloc {
977         struct drm_gem_object           *gobj;
978         struct radeon_bo                *robj;
979         struct radeon_bo_list           lobj;
980         uint32_t                        handle;
981         uint32_t                        flags;
982 };
983
984 struct radeon_cs_chunk {
985         uint32_t                chunk_id;
986         uint32_t                length_dw;
987         uint32_t                *kdata;
988         void __user             *user_ptr;
989 };
990
991 struct radeon_cs_parser {
992         struct device           *dev;
993         struct radeon_device    *rdev;
994         struct drm_file         *filp;
995         /* chunks */
996         unsigned                nchunks;
997         struct radeon_cs_chunk  *chunks;
998         uint64_t                *chunks_array;
999         /* IB */
1000         unsigned                idx;
1001         /* relocations */
1002         unsigned                nrelocs;
1003         struct radeon_cs_reloc  *relocs;
1004         struct radeon_cs_reloc  **relocs_ptr;
1005         struct list_head        validated;
1006         unsigned                dma_reloc_idx;
1007         /* indices of various chunks */
1008         int                     chunk_ib_idx;
1009         int                     chunk_relocs_idx;
1010         int                     chunk_flags_idx;
1011         int                     chunk_const_ib_idx;
1012         struct radeon_ib        ib;
1013         struct radeon_ib        const_ib;
1014         void                    *track;
1015         unsigned                family;
1016         int                     parser_error;
1017         u32                     cs_flags;
1018         u32                     ring;
1019         s32                     priority;
1020         struct ww_acquire_ctx   ticket;
1021 };
1022
1023 static inline u32 radeon_get_ib_value(struct radeon_cs_parser *p, int idx)
1024 {
1025         struct radeon_cs_chunk *ibc = &p->chunks[p->chunk_ib_idx];
1026
1027         if (ibc->kdata)
1028                 return ibc->kdata[idx];
1029         return p->ib.ptr[idx];
1030 }
1031
1032
1033 struct radeon_cs_packet {
1034         unsigned        idx;
1035         unsigned        type;
1036         unsigned        reg;
1037         unsigned        opcode;
1038         int             count;
1039         unsigned        one_reg_wr;
1040 };
1041
1042 typedef int (*radeon_packet0_check_t)(struct radeon_cs_parser *p,
1043                                       struct radeon_cs_packet *pkt,
1044                                       unsigned idx, unsigned reg);
1045 typedef int (*radeon_packet3_check_t)(struct radeon_cs_parser *p,
1046                                       struct radeon_cs_packet *pkt);
1047
1048
1049 /*
1050  * AGP
1051  */
1052 int radeon_agp_init(struct radeon_device *rdev);
1053 void radeon_agp_resume(struct radeon_device *rdev);
1054 void radeon_agp_suspend(struct radeon_device *rdev);
1055 void radeon_agp_fini(struct radeon_device *rdev);
1056
1057
1058 /*
1059  * Writeback
1060  */
1061 struct radeon_wb {
1062         struct radeon_bo        *wb_obj;
1063         volatile uint32_t       *wb;
1064         uint64_t                gpu_addr;
1065         bool                    enabled;
1066         bool                    use_event;
1067 };
1068
1069 #define RADEON_WB_SCRATCH_OFFSET 0
1070 #define RADEON_WB_RING0_NEXT_RPTR 256
1071 #define RADEON_WB_CP_RPTR_OFFSET 1024
1072 #define RADEON_WB_CP1_RPTR_OFFSET 1280
1073 #define RADEON_WB_CP2_RPTR_OFFSET 1536
1074 #define R600_WB_DMA_RPTR_OFFSET   1792
1075 #define R600_WB_IH_WPTR_OFFSET   2048
1076 #define CAYMAN_WB_DMA1_RPTR_OFFSET   2304
1077 #define R600_WB_EVENT_OFFSET     3072
1078 #define CIK_WB_CP1_WPTR_OFFSET     3328
1079 #define CIK_WB_CP2_WPTR_OFFSET     3584
1080
1081 /**
1082  * struct radeon_pm - power management datas
1083  * @max_bandwidth:      maximum bandwidth the gpu has (MByte/s)
1084  * @igp_sideport_mclk:  sideport memory clock Mhz (rs690,rs740,rs780,rs880)
1085  * @igp_system_mclk:    system clock Mhz (rs690,rs740,rs780,rs880)
1086  * @igp_ht_link_clk:    ht link clock Mhz (rs690,rs740,rs780,rs880)
1087  * @igp_ht_link_width:  ht link width in bits (rs690,rs740,rs780,rs880)
1088  * @k8_bandwidth:       k8 bandwidth the gpu has (MByte/s) (IGP)
1089  * @sideport_bandwidth: sideport bandwidth the gpu has (MByte/s) (IGP)
1090  * @ht_bandwidth:       ht bandwidth the gpu has (MByte/s) (IGP)
1091  * @core_bandwidth:     core GPU bandwidth the gpu has (MByte/s) (IGP)
1092  * @sclk:               GPU clock Mhz (core bandwidth depends of this clock)
1093  * @needed_bandwidth:   current bandwidth needs
1094  *
1095  * It keeps track of various data needed to take powermanagement decision.
1096  * Bandwidth need is used to determine minimun clock of the GPU and memory.
1097  * Equation between gpu/memory clock and available bandwidth is hw dependent
1098  * (type of memory, bus size, efficiency, ...)
1099  */
1100
1101 enum radeon_pm_method {
1102         PM_METHOD_PROFILE,
1103         PM_METHOD_DYNPM,
1104         PM_METHOD_DPM,
1105 };
1106
1107 enum radeon_dynpm_state {
1108         DYNPM_STATE_DISABLED,
1109         DYNPM_STATE_MINIMUM,
1110         DYNPM_STATE_PAUSED,
1111         DYNPM_STATE_ACTIVE,
1112         DYNPM_STATE_SUSPENDED,
1113 };
1114 enum radeon_dynpm_action {
1115         DYNPM_ACTION_NONE,
1116         DYNPM_ACTION_MINIMUM,
1117         DYNPM_ACTION_DOWNCLOCK,
1118         DYNPM_ACTION_UPCLOCK,
1119         DYNPM_ACTION_DEFAULT
1120 };
1121
1122 enum radeon_voltage_type {
1123         VOLTAGE_NONE = 0,
1124         VOLTAGE_GPIO,
1125         VOLTAGE_VDDC,
1126         VOLTAGE_SW
1127 };
1128
1129 enum radeon_pm_state_type {
1130         /* not used for dpm */
1131         POWER_STATE_TYPE_DEFAULT,
1132         POWER_STATE_TYPE_POWERSAVE,
1133         /* user selectable states */
1134         POWER_STATE_TYPE_BATTERY,
1135         POWER_STATE_TYPE_BALANCED,
1136         POWER_STATE_TYPE_PERFORMANCE,
1137         /* internal states */
1138         POWER_STATE_TYPE_INTERNAL_UVD,
1139         POWER_STATE_TYPE_INTERNAL_UVD_SD,
1140         POWER_STATE_TYPE_INTERNAL_UVD_HD,
1141         POWER_STATE_TYPE_INTERNAL_UVD_HD2,
1142         POWER_STATE_TYPE_INTERNAL_UVD_MVC,
1143         POWER_STATE_TYPE_INTERNAL_BOOT,
1144         POWER_STATE_TYPE_INTERNAL_THERMAL,
1145         POWER_STATE_TYPE_INTERNAL_ACPI,
1146         POWER_STATE_TYPE_INTERNAL_ULV,
1147         POWER_STATE_TYPE_INTERNAL_3DPERF,
1148 };
1149
1150 enum radeon_pm_profile_type {
1151         PM_PROFILE_DEFAULT,
1152         PM_PROFILE_AUTO,
1153         PM_PROFILE_LOW,
1154         PM_PROFILE_MID,
1155         PM_PROFILE_HIGH,
1156 };
1157
1158 #define PM_PROFILE_DEFAULT_IDX 0
1159 #define PM_PROFILE_LOW_SH_IDX  1
1160 #define PM_PROFILE_MID_SH_IDX  2
1161 #define PM_PROFILE_HIGH_SH_IDX 3
1162 #define PM_PROFILE_LOW_MH_IDX  4
1163 #define PM_PROFILE_MID_MH_IDX  5
1164 #define PM_PROFILE_HIGH_MH_IDX 6
1165 #define PM_PROFILE_MAX         7
1166
1167 struct radeon_pm_profile {
1168         int dpms_off_ps_idx;
1169         int dpms_on_ps_idx;
1170         int dpms_off_cm_idx;
1171         int dpms_on_cm_idx;
1172 };
1173
1174 enum radeon_int_thermal_type {
1175         THERMAL_TYPE_NONE,
1176         THERMAL_TYPE_EXTERNAL,
1177         THERMAL_TYPE_EXTERNAL_GPIO,
1178         THERMAL_TYPE_RV6XX,
1179         THERMAL_TYPE_RV770,
1180         THERMAL_TYPE_ADT7473_WITH_INTERNAL,
1181         THERMAL_TYPE_EVERGREEN,
1182         THERMAL_TYPE_SUMO,
1183         THERMAL_TYPE_NI,
1184         THERMAL_TYPE_SI,
1185         THERMAL_TYPE_EMC2103_WITH_INTERNAL,
1186         THERMAL_TYPE_CI,
1187         THERMAL_TYPE_KV,
1188 };
1189
1190 struct radeon_voltage {
1191         enum radeon_voltage_type type;
1192         /* gpio voltage */
1193         struct radeon_gpio_rec gpio;
1194         u32 delay; /* delay in usec from voltage drop to sclk change */
1195         bool active_high; /* voltage drop is active when bit is high */
1196         /* VDDC voltage */
1197         u8 vddc_id; /* index into vddc voltage table */
1198         u8 vddci_id; /* index into vddci voltage table */
1199         bool vddci_enabled;
1200         /* r6xx+ sw */
1201         u16 voltage;
1202         /* evergreen+ vddci */
1203         u16 vddci;
1204 };
1205
1206 /* clock mode flags */
1207 #define RADEON_PM_MODE_NO_DISPLAY          (1 << 0)
1208
1209 struct radeon_pm_clock_info {
1210         /* memory clock */
1211         u32 mclk;
1212         /* engine clock */
1213         u32 sclk;
1214         /* voltage info */
1215         struct radeon_voltage voltage;
1216         /* standardized clock flags */
1217         u32 flags;
1218 };
1219
1220 /* state flags */
1221 #define RADEON_PM_STATE_SINGLE_DISPLAY_ONLY (1 << 0)
1222
1223 struct radeon_power_state {
1224         enum radeon_pm_state_type type;
1225         struct radeon_pm_clock_info *clock_info;
1226         /* number of valid clock modes in this power state */
1227         int num_clock_modes;
1228         struct radeon_pm_clock_info *default_clock_mode;
1229         /* standardized state flags */
1230         u32 flags;
1231         u32 misc; /* vbios specific flags */
1232         u32 misc2; /* vbios specific flags */
1233         int pcie_lanes; /* pcie lanes */
1234 };
1235
1236 /*
1237  * Some modes are overclocked by very low value, accept them
1238  */
1239 #define RADEON_MODE_OVERCLOCK_MARGIN 500 /* 5 MHz */
1240
1241 enum radeon_dpm_auto_throttle_src {
1242         RADEON_DPM_AUTO_THROTTLE_SRC_THERMAL,
1243         RADEON_DPM_AUTO_THROTTLE_SRC_EXTERNAL
1244 };
1245
1246 enum radeon_dpm_event_src {
1247         RADEON_DPM_EVENT_SRC_ANALOG = 0,
1248         RADEON_DPM_EVENT_SRC_EXTERNAL = 1,
1249         RADEON_DPM_EVENT_SRC_DIGITAL = 2,
1250         RADEON_DPM_EVENT_SRC_ANALOG_OR_EXTERNAL = 3,
1251         RADEON_DPM_EVENT_SRC_DIGIAL_OR_EXTERNAL = 4
1252 };
1253
1254 struct radeon_ps {
1255         u32 caps; /* vbios flags */
1256         u32 class; /* vbios flags */
1257         u32 class2; /* vbios flags */
1258         /* UVD clocks */
1259         u32 vclk;
1260         u32 dclk;
1261         /* VCE clocks */
1262         u32 evclk;
1263         u32 ecclk;
1264         /* asic priv */
1265         void *ps_priv;
1266 };
1267
1268 struct radeon_dpm_thermal {
1269         /* thermal interrupt work */
1270         struct work_struct work;
1271         /* low temperature threshold */
1272         int                min_temp;
1273         /* high temperature threshold */
1274         int                max_temp;
1275         /* was interrupt low to high or high to low */
1276         bool               high_to_low;
1277 };
1278
1279 enum radeon_clk_action
1280 {
1281         RADEON_SCLK_UP = 1,
1282         RADEON_SCLK_DOWN
1283 };
1284
1285 struct radeon_blacklist_clocks
1286 {
1287         u32 sclk;
1288         u32 mclk;
1289         enum radeon_clk_action action;
1290 };
1291
1292 struct radeon_clock_and_voltage_limits {
1293         u32 sclk;
1294         u32 mclk;
1295         u16 vddc;
1296         u16 vddci;
1297 };
1298
1299 struct radeon_clock_array {
1300         u32 count;
1301         u32 *values;
1302 };
1303
1304 struct radeon_clock_voltage_dependency_entry {
1305         u32 clk;
1306         u16 v;
1307 };
1308
1309 struct radeon_clock_voltage_dependency_table {
1310         u32 count;
1311         struct radeon_clock_voltage_dependency_entry *entries;
1312 };
1313
1314 union radeon_cac_leakage_entry {
1315         struct {
1316                 u16 vddc;
1317                 u32 leakage;
1318         };
1319         struct {
1320                 u16 vddc1;
1321                 u16 vddc2;
1322                 u16 vddc3;
1323         };
1324 };
1325
1326 struct radeon_cac_leakage_table {
1327         u32 count;
1328         union radeon_cac_leakage_entry *entries;
1329 };
1330
1331 struct radeon_phase_shedding_limits_entry {
1332         u16 voltage;
1333         u32 sclk;
1334         u32 mclk;
1335 };
1336
1337 struct radeon_phase_shedding_limits_table {
1338         u32 count;
1339         struct radeon_phase_shedding_limits_entry *entries;
1340 };
1341
1342 struct radeon_uvd_clock_voltage_dependency_entry {
1343         u32 vclk;
1344         u32 dclk;
1345         u16 v;
1346 };
1347
1348 struct radeon_uvd_clock_voltage_dependency_table {
1349         u8 count;
1350         struct radeon_uvd_clock_voltage_dependency_entry *entries;
1351 };
1352
1353 struct radeon_vce_clock_voltage_dependency_entry {
1354         u32 ecclk;
1355         u32 evclk;
1356         u16 v;
1357 };
1358
1359 struct radeon_vce_clock_voltage_dependency_table {
1360         u8 count;
1361         struct radeon_vce_clock_voltage_dependency_entry *entries;
1362 };
1363
1364 struct radeon_ppm_table {
1365         u8 ppm_design;
1366         u16 cpu_core_number;
1367         u32 platform_tdp;
1368         u32 small_ac_platform_tdp;
1369         u32 platform_tdc;
1370         u32 small_ac_platform_tdc;
1371         u32 apu_tdp;
1372         u32 dgpu_tdp;
1373         u32 dgpu_ulv_power;
1374         u32 tj_max;
1375 };
1376
1377 struct radeon_cac_tdp_table {
1378         u16 tdp;
1379         u16 configurable_tdp;
1380         u16 tdc;
1381         u16 battery_power_limit;
1382         u16 small_power_limit;
1383         u16 low_cac_leakage;
1384         u16 high_cac_leakage;
1385         u16 maximum_power_delivery_limit;
1386 };
1387
1388 struct radeon_dpm_dynamic_state {
1389         struct radeon_clock_voltage_dependency_table vddc_dependency_on_sclk;
1390         struct radeon_clock_voltage_dependency_table vddci_dependency_on_mclk;
1391         struct radeon_clock_voltage_dependency_table vddc_dependency_on_mclk;
1392         struct radeon_clock_voltage_dependency_table mvdd_dependency_on_mclk;
1393         struct radeon_clock_voltage_dependency_table vddc_dependency_on_dispclk;
1394         struct radeon_uvd_clock_voltage_dependency_table uvd_clock_voltage_dependency_table;
1395         struct radeon_vce_clock_voltage_dependency_table vce_clock_voltage_dependency_table;
1396         struct radeon_clock_voltage_dependency_table samu_clock_voltage_dependency_table;
1397         struct radeon_clock_voltage_dependency_table acp_clock_voltage_dependency_table;
1398         struct radeon_clock_array valid_sclk_values;
1399         struct radeon_clock_array valid_mclk_values;
1400         struct radeon_clock_and_voltage_limits max_clock_voltage_on_dc;
1401         struct radeon_clock_and_voltage_limits max_clock_voltage_on_ac;
1402         u32 mclk_sclk_ratio;
1403         u32 sclk_mclk_delta;
1404         u16 vddc_vddci_delta;
1405         u16 min_vddc_for_pcie_gen2;
1406         struct radeon_cac_leakage_table cac_leakage_table;
1407         struct radeon_phase_shedding_limits_table phase_shedding_limits_table;
1408         struct radeon_ppm_table *ppm_table;
1409         struct radeon_cac_tdp_table *cac_tdp_table;
1410 };
1411
1412 struct radeon_dpm_fan {
1413         u16 t_min;
1414         u16 t_med;
1415         u16 t_high;
1416         u16 pwm_min;
1417         u16 pwm_med;
1418         u16 pwm_high;
1419         u8 t_hyst;
1420         u32 cycle_delay;
1421         u16 t_max;
1422         bool ucode_fan_control;
1423 };
1424
1425 enum radeon_pcie_gen {
1426         RADEON_PCIE_GEN1 = 0,
1427         RADEON_PCIE_GEN2 = 1,
1428         RADEON_PCIE_GEN3 = 2,
1429         RADEON_PCIE_GEN_INVALID = 0xffff
1430 };
1431
1432 enum radeon_dpm_forced_level {
1433         RADEON_DPM_FORCED_LEVEL_AUTO = 0,
1434         RADEON_DPM_FORCED_LEVEL_LOW = 1,
1435         RADEON_DPM_FORCED_LEVEL_HIGH = 2,
1436 };
1437
1438 struct radeon_dpm {
1439         struct radeon_ps        *ps;
1440         /* number of valid power states */
1441         int                     num_ps;
1442         /* current power state that is active */
1443         struct radeon_ps        *current_ps;
1444         /* requested power state */
1445         struct radeon_ps        *requested_ps;
1446         /* boot up power state */
1447         struct radeon_ps        *boot_ps;
1448         /* default uvd power state */
1449         struct radeon_ps        *uvd_ps;
1450         enum radeon_pm_state_type state;
1451         enum radeon_pm_state_type user_state;
1452         u32                     platform_caps;
1453         u32                     voltage_response_time;
1454         u32                     backbias_response_time;
1455         void                    *priv;
1456         u32                     new_active_crtcs;
1457         int                     new_active_crtc_count;
1458         u32                     current_active_crtcs;
1459         int                     current_active_crtc_count;
1460         struct radeon_dpm_dynamic_state dyn_state;
1461         struct radeon_dpm_fan fan;
1462         u32 tdp_limit;
1463         u32 near_tdp_limit;
1464         u32 near_tdp_limit_adjusted;
1465         u32 sq_ramping_threshold;
1466         u32 cac_leakage;
1467         u16 tdp_od_limit;
1468         u32 tdp_adjustment;
1469         u16 load_line_slope;
1470         bool power_control;
1471         bool ac_power;
1472         /* special states active */
1473         bool                    thermal_active;
1474         bool                    uvd_active;
1475         /* thermal handling */
1476         struct radeon_dpm_thermal thermal;
1477         /* forced levels */
1478         enum radeon_dpm_forced_level forced_level;
1479         /* track UVD streams */
1480         unsigned sd;
1481         unsigned hd;
1482 };
1483
1484 void radeon_dpm_enable_uvd(struct radeon_device *rdev, bool enable);
1485
1486 struct radeon_pm {
1487         struct mutex            mutex;
1488         /* write locked while reprogramming mclk */
1489         struct rw_semaphore     mclk_lock;
1490         u32                     active_crtcs;
1491         int                     active_crtc_count;
1492         int                     req_vblank;
1493         bool                    vblank_sync;
1494         fixed20_12              max_bandwidth;
1495         fixed20_12              igp_sideport_mclk;
1496         fixed20_12              igp_system_mclk;
1497         fixed20_12              igp_ht_link_clk;
1498         fixed20_12              igp_ht_link_width;
1499         fixed20_12              k8_bandwidth;
1500         fixed20_12              sideport_bandwidth;
1501         fixed20_12              ht_bandwidth;
1502         fixed20_12              core_bandwidth;
1503         fixed20_12              sclk;
1504         fixed20_12              mclk;
1505         fixed20_12              needed_bandwidth;
1506         struct radeon_power_state *power_state;
1507         /* number of valid power states */
1508         int                     num_power_states;
1509         int                     current_power_state_index;
1510         int                     current_clock_mode_index;
1511         int                     requested_power_state_index;
1512         int                     requested_clock_mode_index;
1513         int                     default_power_state_index;
1514         u32                     current_sclk;
1515         u32                     current_mclk;
1516         u16                     current_vddc;
1517         u16                     current_vddci;
1518         u32                     default_sclk;
1519         u32                     default_mclk;
1520         u16                     default_vddc;
1521         u16                     default_vddci;
1522         struct radeon_i2c_chan *i2c_bus;
1523         /* selected pm method */
1524         enum radeon_pm_method     pm_method;
1525         /* dynpm power management */
1526         struct delayed_work     dynpm_idle_work;
1527         enum radeon_dynpm_state dynpm_state;
1528         enum radeon_dynpm_action        dynpm_planned_action;
1529         unsigned long           dynpm_action_timeout;
1530         bool                    dynpm_can_upclock;
1531         bool                    dynpm_can_downclock;
1532         /* profile-based power management */
1533         enum radeon_pm_profile_type profile;
1534         int                     profile_index;
1535         struct radeon_pm_profile profiles[PM_PROFILE_MAX];
1536         /* internal thermal controller on rv6xx+ */
1537         enum radeon_int_thermal_type int_thermal_type;
1538         struct device           *int_hwmon_dev;
1539         /* dpm */
1540         bool                    dpm_enabled;
1541         struct radeon_dpm       dpm;
1542 };
1543
1544 int radeon_pm_get_type_index(struct radeon_device *rdev,
1545                              enum radeon_pm_state_type ps_type,
1546                              int instance);
1547 /*
1548  * UVD
1549  */
1550 #define RADEON_MAX_UVD_HANDLES  10
1551 #define RADEON_UVD_STACK_SIZE   (1024*1024)
1552 #define RADEON_UVD_HEAP_SIZE    (1024*1024)
1553
1554 struct radeon_uvd {
1555         struct radeon_bo        *vcpu_bo;
1556         void                    *cpu_addr;
1557         uint64_t                gpu_addr;
1558         void                    *saved_bo;
1559         atomic_t                handles[RADEON_MAX_UVD_HANDLES];
1560         struct drm_file         *filp[RADEON_MAX_UVD_HANDLES];
1561         unsigned                img_size[RADEON_MAX_UVD_HANDLES];
1562         struct delayed_work     idle_work;
1563 };
1564
1565 int radeon_uvd_init(struct radeon_device *rdev);
1566 void radeon_uvd_fini(struct radeon_device *rdev);
1567 int radeon_uvd_suspend(struct radeon_device *rdev);
1568 int radeon_uvd_resume(struct radeon_device *rdev);
1569 int radeon_uvd_get_create_msg(struct radeon_device *rdev, int ring,
1570                               uint32_t handle, struct radeon_fence **fence);
1571 int radeon_uvd_get_destroy_msg(struct radeon_device *rdev, int ring,
1572                                uint32_t handle, struct radeon_fence **fence);
1573 void radeon_uvd_force_into_uvd_segment(struct radeon_bo *rbo);
1574 void radeon_uvd_free_handles(struct radeon_device *rdev,
1575                              struct drm_file *filp);
1576 int radeon_uvd_cs_parse(struct radeon_cs_parser *parser);
1577 void radeon_uvd_note_usage(struct radeon_device *rdev);
1578 int radeon_uvd_calc_upll_dividers(struct radeon_device *rdev,
1579                                   unsigned vclk, unsigned dclk,
1580                                   unsigned vco_min, unsigned vco_max,
1581                                   unsigned fb_factor, unsigned fb_mask,
1582                                   unsigned pd_min, unsigned pd_max,
1583                                   unsigned pd_even,
1584                                   unsigned *optimal_fb_div,
1585                                   unsigned *optimal_vclk_div,
1586                                   unsigned *optimal_dclk_div);
1587 int radeon_uvd_send_upll_ctlreq(struct radeon_device *rdev,
1588                                 unsigned cg_upll_func_cntl);
1589
1590 struct r600_audio_pin {
1591         int                     channels;
1592         int                     rate;
1593         int                     bits_per_sample;
1594         u8                      status_bits;
1595         u8                      category_code;
1596         u32                     offset;
1597         bool                    connected;
1598         u32                     id;
1599 };
1600
1601 struct r600_audio {
1602         bool enabled;
1603         struct r600_audio_pin pin[RADEON_MAX_AFMT_BLOCKS];
1604         int num_pins;
1605 };
1606
1607 /*
1608  * Benchmarking
1609  */
1610 void radeon_benchmark(struct radeon_device *rdev, int test_number);
1611
1612
1613 /*
1614  * Testing
1615  */
1616 void radeon_test_moves(struct radeon_device *rdev);
1617 void radeon_test_ring_sync(struct radeon_device *rdev,
1618                            struct radeon_ring *cpA,
1619                            struct radeon_ring *cpB);
1620 void radeon_test_syncing(struct radeon_device *rdev);
1621
1622
1623 /*
1624  * Debugfs
1625  */
1626 struct radeon_debugfs {
1627         struct drm_info_list    *files;
1628         unsigned                num_files;
1629 };
1630
1631 int radeon_debugfs_add_files(struct radeon_device *rdev,
1632                              struct drm_info_list *files,
1633                              unsigned nfiles);
1634 int radeon_debugfs_fence_init(struct radeon_device *rdev);
1635
1636 /*
1637  * ASIC ring specific functions.
1638  */
1639 struct radeon_asic_ring {
1640         /* ring read/write ptr handling */
1641         u32 (*get_rptr)(struct radeon_device *rdev, struct radeon_ring *ring);
1642         u32 (*get_wptr)(struct radeon_device *rdev, struct radeon_ring *ring);
1643         void (*set_wptr)(struct radeon_device *rdev, struct radeon_ring *ring);
1644
1645         /* validating and patching of IBs */
1646         int (*ib_parse)(struct radeon_device *rdev, struct radeon_ib *ib);
1647         int (*cs_parse)(struct radeon_cs_parser *p);
1648
1649         /* command emmit functions */
1650         void (*ib_execute)(struct radeon_device *rdev, struct radeon_ib *ib);
1651         void (*emit_fence)(struct radeon_device *rdev, struct radeon_fence *fence);
1652         bool (*emit_semaphore)(struct radeon_device *rdev, struct radeon_ring *cp,
1653                                struct radeon_semaphore *semaphore, bool emit_wait);
1654         void (*vm_flush)(struct radeon_device *rdev, int ridx, struct radeon_vm *vm);
1655
1656         /* testing functions */
1657         int (*ring_test)(struct radeon_device *rdev, struct radeon_ring *cp);
1658         int (*ib_test)(struct radeon_device *rdev, struct radeon_ring *cp);
1659         bool (*is_lockup)(struct radeon_device *rdev, struct radeon_ring *cp);
1660
1661         /* deprecated */
1662         void (*ring_start)(struct radeon_device *rdev, struct radeon_ring *cp);
1663 };
1664
1665 /*
1666  * ASIC specific functions.
1667  */
1668 struct radeon_asic {
1669         int (*init)(struct radeon_device *rdev);
1670         void (*fini)(struct radeon_device *rdev);
1671         int (*resume)(struct radeon_device *rdev);
1672         int (*suspend)(struct radeon_device *rdev);
1673         void (*vga_set_state)(struct radeon_device *rdev, bool state);
1674         int (*asic_reset)(struct radeon_device *rdev);
1675         /* ioctl hw specific callback. Some hw might want to perform special
1676          * operation on specific ioctl. For instance on wait idle some hw
1677          * might want to perform and HDP flush through MMIO as it seems that
1678          * some R6XX/R7XX hw doesn't take HDP flush into account if programmed
1679          * through ring.
1680          */
1681         void (*ioctl_wait_idle)(struct radeon_device *rdev, struct radeon_bo *bo);
1682         /* check if 3D engine is idle */
1683         bool (*gui_idle)(struct radeon_device *rdev);
1684         /* wait for mc_idle */
1685         int (*mc_wait_for_idle)(struct radeon_device *rdev);
1686         /* get the reference clock */
1687         u32 (*get_xclk)(struct radeon_device *rdev);
1688         /* get the gpu clock counter */
1689         uint64_t (*get_gpu_clock_counter)(struct radeon_device *rdev);
1690         /* gart */
1691         struct {
1692                 void (*tlb_flush)(struct radeon_device *rdev);
1693                 int (*set_page)(struct radeon_device *rdev, int i, uint64_t addr);
1694         } gart;
1695         struct {
1696                 int (*init)(struct radeon_device *rdev);
1697                 void (*fini)(struct radeon_device *rdev);
1698                 void (*set_page)(struct radeon_device *rdev,
1699                                  struct radeon_ib *ib,
1700                                  uint64_t pe,
1701                                  uint64_t addr, unsigned count,
1702                                  uint32_t incr, uint32_t flags);
1703         } vm;
1704         /* ring specific callbacks */
1705         struct radeon_asic_ring *ring[RADEON_NUM_RINGS];
1706         /* irqs */
1707         struct {
1708                 int (*set)(struct radeon_device *rdev);
1709                 int (*process)(struct radeon_device *rdev);
1710         } irq;
1711         /* displays */
1712         struct {
1713                 /* display watermarks */
1714                 void (*bandwidth_update)(struct radeon_device *rdev);
1715                 /* get frame count */
1716                 u32 (*get_vblank_counter)(struct radeon_device *rdev, int crtc);
1717                 /* wait for vblank */
1718                 void (*wait_for_vblank)(struct radeon_device *rdev, int crtc);
1719                 /* set backlight level */
1720                 void (*set_backlight_level)(struct radeon_encoder *radeon_encoder, u8 level);
1721                 /* get backlight level */
1722                 u8 (*get_backlight_level)(struct radeon_encoder *radeon_encoder);
1723                 /* audio callbacks */
1724                 void (*hdmi_enable)(struct drm_encoder *encoder, bool enable);
1725                 void (*hdmi_setmode)(struct drm_encoder *encoder, struct drm_display_mode *mode);
1726         } display;
1727         /* copy functions for bo handling */
1728         struct {
1729                 int (*blit)(struct radeon_device *rdev,
1730                             uint64_t src_offset,
1731                             uint64_t dst_offset,
1732                             unsigned num_gpu_pages,
1733                             struct radeon_fence **fence);
1734                 u32 blit_ring_index;
1735                 int (*dma)(struct radeon_device *rdev,
1736                            uint64_t src_offset,
1737                            uint64_t dst_offset,
1738                            unsigned num_gpu_pages,
1739                            struct radeon_fence **fence);
1740                 u32 dma_ring_index;
1741                 /* method used for bo copy */
1742                 int (*copy)(struct radeon_device *rdev,
1743                             uint64_t src_offset,
1744                             uint64_t dst_offset,
1745                             unsigned num_gpu_pages,
1746                             struct radeon_fence **fence);
1747                 /* ring used for bo copies */
1748                 u32 copy_ring_index;
1749         } copy;
1750         /* surfaces */
1751         struct {
1752                 int (*set_reg)(struct radeon_device *rdev, int reg,
1753                                        uint32_t tiling_flags, uint32_t pitch,
1754                                        uint32_t offset, uint32_t obj_size);
1755                 void (*clear_reg)(struct radeon_device *rdev, int reg);
1756         } surface;
1757         /* hotplug detect */
1758         struct {
1759                 void (*init)(struct radeon_device *rdev);
1760                 void (*fini)(struct radeon_device *rdev);
1761                 bool (*sense)(struct radeon_device *rdev, enum radeon_hpd_id hpd);
1762                 void (*set_polarity)(struct radeon_device *rdev, enum radeon_hpd_id hpd);
1763         } hpd;
1764         /* static power management */
1765         struct {
1766                 void (*misc)(struct radeon_device *rdev);
1767                 void (*prepare)(struct radeon_device *rdev);
1768                 void (*finish)(struct radeon_device *rdev);
1769                 void (*init_profile)(struct radeon_device *rdev);
1770                 void (*get_dynpm_state)(struct radeon_device *rdev);
1771                 uint32_t (*get_engine_clock)(struct radeon_device *rdev);
1772                 void (*set_engine_clock)(struct radeon_device *rdev, uint32_t eng_clock);
1773                 uint32_t (*get_memory_clock)(struct radeon_device *rdev);
1774                 void (*set_memory_clock)(struct radeon_device *rdev, uint32_t mem_clock);
1775                 int (*get_pcie_lanes)(struct radeon_device *rdev);
1776                 void (*set_pcie_lanes)(struct radeon_device *rdev, int lanes);
1777                 void (*set_clock_gating)(struct radeon_device *rdev, int enable);
1778                 int (*set_uvd_clocks)(struct radeon_device *rdev, u32 vclk, u32 dclk);
1779                 int (*get_temperature)(struct radeon_device *rdev);
1780         } pm;
1781         /* dynamic power management */
1782         struct {
1783                 int (*init)(struct radeon_device *rdev);
1784                 void (*setup_asic)(struct radeon_device *rdev);
1785                 int (*enable)(struct radeon_device *rdev);
1786                 int (*late_enable)(struct radeon_device *rdev);
1787                 void (*disable)(struct radeon_device *rdev);
1788                 int (*pre_set_power_state)(struct radeon_device *rdev);
1789                 int (*set_power_state)(struct radeon_device *rdev);
1790                 void (*post_set_power_state)(struct radeon_device *rdev);
1791                 void (*display_configuration_changed)(struct radeon_device *rdev);
1792                 void (*fini)(struct radeon_device *rdev);
1793                 u32 (*get_sclk)(struct radeon_device *rdev, bool low);
1794                 u32 (*get_mclk)(struct radeon_device *rdev, bool low);
1795                 void (*print_power_state)(struct radeon_device *rdev, struct radeon_ps *ps);
1796                 void (*debugfs_print_current_performance_level)(struct radeon_device *rdev, struct seq_file *m);
1797                 int (*force_performance_level)(struct radeon_device *rdev, enum radeon_dpm_forced_level level);
1798                 bool (*vblank_too_short)(struct radeon_device *rdev);
1799                 void (*powergate_uvd)(struct radeon_device *rdev, bool gate);
1800                 void (*enable_bapm)(struct radeon_device *rdev, bool enable);
1801         } dpm;
1802         /* pageflipping */
1803         struct {
1804                 void (*pre_page_flip)(struct radeon_device *rdev, int crtc);
1805                 u32 (*page_flip)(struct radeon_device *rdev, int crtc, u64 crtc_base);
1806                 void (*post_page_flip)(struct radeon_device *rdev, int crtc);
1807         } pflip;
1808 };
1809
1810 /*
1811  * Asic structures
1812  */
1813 struct r100_asic {
1814         const unsigned          *reg_safe_bm;
1815         unsigned                reg_safe_bm_size;
1816         u32                     hdp_cntl;
1817 };
1818
1819 struct r300_asic {
1820         const unsigned          *reg_safe_bm;
1821         unsigned                reg_safe_bm_size;
1822         u32                     resync_scratch;
1823         u32                     hdp_cntl;
1824 };
1825
1826 struct r600_asic {
1827         unsigned                max_pipes;
1828         unsigned                max_tile_pipes;
1829         unsigned                max_simds;
1830         unsigned                max_backends;
1831         unsigned                max_gprs;
1832         unsigned                max_threads;
1833         unsigned                max_stack_entries;
1834         unsigned                max_hw_contexts;
1835         unsigned                max_gs_threads;
1836         unsigned                sx_max_export_size;
1837         unsigned                sx_max_export_pos_size;
1838         unsigned                sx_max_export_smx_size;
1839         unsigned                sq_num_cf_insts;
1840         unsigned                tiling_nbanks;
1841         unsigned                tiling_npipes;
1842         unsigned                tiling_group_size;
1843         unsigned                tile_config;
1844         unsigned                backend_map;
1845 };
1846
1847 struct rv770_asic {
1848         unsigned                max_pipes;
1849         unsigned                max_tile_pipes;
1850         unsigned                max_simds;
1851         unsigned                max_backends;
1852         unsigned                max_gprs;
1853         unsigned                max_threads;
1854         unsigned                max_stack_entries;
1855         unsigned                max_hw_contexts;
1856         unsigned                max_gs_threads;
1857         unsigned                sx_max_export_size;
1858         unsigned                sx_max_export_pos_size;
1859         unsigned                sx_max_export_smx_size;
1860         unsigned                sq_num_cf_insts;
1861         unsigned                sx_num_of_sets;
1862         unsigned                sc_prim_fifo_size;
1863         unsigned                sc_hiz_tile_fifo_size;
1864         unsigned                sc_earlyz_tile_fifo_fize;
1865         unsigned                tiling_nbanks;
1866         unsigned                tiling_npipes;
1867         unsigned                tiling_group_size;
1868         unsigned                tile_config;
1869         unsigned                backend_map;
1870 };
1871
1872 struct evergreen_asic {
1873         unsigned num_ses;
1874         unsigned max_pipes;
1875         unsigned max_tile_pipes;
1876         unsigned max_simds;
1877         unsigned max_backends;
1878         unsigned max_gprs;
1879         unsigned max_threads;
1880         unsigned max_stack_entries;
1881         unsigned max_hw_contexts;
1882         unsigned max_gs_threads;
1883         unsigned sx_max_export_size;
1884         unsigned sx_max_export_pos_size;
1885         unsigned sx_max_export_smx_size;
1886         unsigned sq_num_cf_insts;
1887         unsigned sx_num_of_sets;
1888         unsigned sc_prim_fifo_size;
1889         unsigned sc_hiz_tile_fifo_size;
1890         unsigned sc_earlyz_tile_fifo_size;
1891         unsigned tiling_nbanks;
1892         unsigned tiling_npipes;
1893         unsigned tiling_group_size;
1894         unsigned tile_config;
1895         unsigned backend_map;
1896 };
1897
1898 struct cayman_asic {
1899         unsigned max_shader_engines;
1900         unsigned max_pipes_per_simd;
1901         unsigned max_tile_pipes;
1902         unsigned max_simds_per_se;
1903         unsigned max_backends_per_se;
1904         unsigned max_texture_channel_caches;
1905         unsigned max_gprs;
1906         unsigned max_threads;
1907         unsigned max_gs_threads;
1908         unsigned max_stack_entries;
1909         unsigned sx_num_of_sets;
1910         unsigned sx_max_export_size;
1911         unsigned sx_max_export_pos_size;
1912         unsigned sx_max_export_smx_size;
1913         unsigned max_hw_contexts;
1914         unsigned sq_num_cf_insts;
1915         unsigned sc_prim_fifo_size;
1916         unsigned sc_hiz_tile_fifo_size;
1917         unsigned sc_earlyz_tile_fifo_size;
1918
1919         unsigned num_shader_engines;
1920         unsigned num_shader_pipes_per_simd;
1921         unsigned num_tile_pipes;
1922         unsigned num_simds_per_se;
1923         unsigned num_backends_per_se;
1924         unsigned backend_disable_mask_per_asic;
1925         unsigned backend_map;
1926         unsigned num_texture_channel_caches;
1927         unsigned mem_max_burst_length_bytes;
1928         unsigned mem_row_size_in_kb;
1929         unsigned shader_engine_tile_size;
1930         unsigned num_gpus;
1931         unsigned multi_gpu_tile_size;
1932
1933         unsigned tile_config;
1934 };
1935
1936 struct si_asic {
1937         unsigned max_shader_engines;
1938         unsigned max_tile_pipes;
1939         unsigned max_cu_per_sh;
1940         unsigned max_sh_per_se;
1941         unsigned max_backends_per_se;
1942         unsigned max_texture_channel_caches;
1943         unsigned max_gprs;
1944         unsigned max_gs_threads;
1945         unsigned max_hw_contexts;
1946         unsigned sc_prim_fifo_size_frontend;
1947         unsigned sc_prim_fifo_size_backend;
1948         unsigned sc_hiz_tile_fifo_size;
1949         unsigned sc_earlyz_tile_fifo_size;
1950
1951         unsigned num_tile_pipes;
1952         unsigned backend_enable_mask;
1953         unsigned backend_disable_mask_per_asic;
1954         unsigned backend_map;
1955         unsigned num_texture_channel_caches;
1956         unsigned mem_max_burst_length_bytes;
1957         unsigned mem_row_size_in_kb;
1958         unsigned shader_engine_tile_size;
1959         unsigned num_gpus;
1960         unsigned multi_gpu_tile_size;
1961
1962         unsigned tile_config;
1963         uint32_t tile_mode_array[32];
1964 };
1965
1966 struct cik_asic {
1967         unsigned max_shader_engines;
1968         unsigned max_tile_pipes;
1969         unsigned max_cu_per_sh;
1970         unsigned max_sh_per_se;
1971         unsigned max_backends_per_se;
1972         unsigned max_texture_channel_caches;
1973         unsigned max_gprs;
1974         unsigned max_gs_threads;
1975         unsigned max_hw_contexts;
1976         unsigned sc_prim_fifo_size_frontend;
1977         unsigned sc_prim_fifo_size_backend;
1978         unsigned sc_hiz_tile_fifo_size;
1979         unsigned sc_earlyz_tile_fifo_size;
1980
1981         unsigned num_tile_pipes;
1982         unsigned backend_enable_mask;
1983         unsigned backend_disable_mask_per_asic;
1984         unsigned backend_map;
1985         unsigned num_texture_channel_caches;
1986         unsigned mem_max_burst_length_bytes;
1987         unsigned mem_row_size_in_kb;
1988         unsigned shader_engine_tile_size;
1989         unsigned num_gpus;
1990         unsigned multi_gpu_tile_size;
1991
1992         unsigned tile_config;
1993         uint32_t tile_mode_array[32];
1994         uint32_t macrotile_mode_array[16];
1995 };
1996
1997 union radeon_asic_config {
1998         struct r300_asic        r300;
1999         struct r100_asic        r100;
2000         struct r600_asic        r600;
2001         struct rv770_asic       rv770;
2002         struct evergreen_asic   evergreen;
2003         struct cayman_asic      cayman;
2004         struct si_asic          si;
2005         struct cik_asic         cik;
2006 };
2007
2008 /*
2009  * asic initizalization from radeon_asic.c
2010  */
2011 void radeon_agp_disable(struct radeon_device *rdev);
2012 int radeon_asic_init(struct radeon_device *rdev);
2013
2014
2015 /*
2016  * IOCTL.
2017  */
2018 int radeon_gem_info_ioctl(struct drm_device *dev, void *data,
2019                           struct drm_file *filp);
2020 int radeon_gem_create_ioctl(struct drm_device *dev, void *data,
2021                             struct drm_file *filp);
2022 int radeon_gem_pin_ioctl(struct drm_device *dev, void *data,
2023                          struct drm_file *file_priv);
2024 int radeon_gem_unpin_ioctl(struct drm_device *dev, void *data,
2025                            struct drm_file *file_priv);
2026 int radeon_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2027                             struct drm_file *file_priv);
2028 int radeon_gem_pread_ioctl(struct drm_device *dev, void *data,
2029                            struct drm_file *file_priv);
2030 int radeon_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2031                                 struct drm_file *filp);
2032 int radeon_gem_mmap_ioctl(struct drm_device *dev, void *data,
2033                           struct drm_file *filp);
2034 int radeon_gem_busy_ioctl(struct drm_device *dev, void *data,
2035                           struct drm_file *filp);
2036 int radeon_gem_wait_idle_ioctl(struct drm_device *dev, void *data,
2037                               struct drm_file *filp);
2038 int radeon_gem_va_ioctl(struct drm_device *dev, void *data,
2039                           struct drm_file *filp);
2040 int radeon_cs_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
2041 int radeon_gem_set_tiling_ioctl(struct drm_device *dev, void *data,
2042                                 struct drm_file *filp);
2043 int radeon_gem_get_tiling_ioctl(struct drm_device *dev, void *data,
2044                                 struct drm_file *filp);
2045
2046 /* VRAM scratch page for HDP bug, default vram page */
2047 struct r600_vram_scratch {
2048         struct radeon_bo                *robj;
2049         volatile uint32_t               *ptr;
2050         u64                             gpu_addr;
2051 };
2052
2053 /*
2054  * ACPI
2055  */
2056 struct radeon_atif_notification_cfg {
2057         bool enabled;
2058         int command_code;
2059 };
2060
2061 struct radeon_atif_notifications {
2062         bool display_switch;
2063         bool expansion_mode_change;
2064         bool thermal_state;
2065         bool forced_power_state;
2066         bool system_power_state;
2067         bool display_conf_change;
2068         bool px_gfx_switch;
2069         bool brightness_change;
2070         bool dgpu_display_event;
2071 };
2072
2073 struct radeon_atif_functions {
2074         bool system_params;
2075         bool sbios_requests;
2076         bool select_active_disp;
2077         bool lid_state;
2078         bool get_tv_standard;
2079         bool set_tv_standard;
2080         bool get_panel_expansion_mode;
2081         bool set_panel_expansion_mode;
2082         bool temperature_change;
2083         bool graphics_device_types;
2084 };
2085
2086 struct radeon_atif {
2087         struct radeon_atif_notifications notifications;
2088         struct radeon_atif_functions functions;
2089         struct radeon_atif_notification_cfg notification_cfg;
2090         struct radeon_encoder *encoder_for_bl;
2091 };
2092
2093 struct radeon_atcs_functions {
2094         bool get_ext_state;
2095         bool pcie_perf_req;
2096         bool pcie_dev_rdy;
2097         bool pcie_bus_width;
2098 };
2099
2100 struct radeon_atcs {
2101         struct radeon_atcs_functions functions;
2102 };
2103
2104 /*
2105  * Core structure, functions and helpers.
2106  */
2107 typedef uint32_t (*radeon_rreg_t)(struct radeon_device*, uint32_t);
2108 typedef void (*radeon_wreg_t)(struct radeon_device*, uint32_t, uint32_t);
2109
2110 struct radeon_device {
2111         struct device                   *dev;
2112         struct drm_device               *ddev;
2113         struct pci_dev                  *pdev;
2114         struct rw_semaphore             exclusive_lock;
2115         /* ASIC */
2116         union radeon_asic_config        config;
2117         enum radeon_family              family;
2118         unsigned long                   flags;
2119         int                             usec_timeout;
2120         enum radeon_pll_errata          pll_errata;
2121         int                             num_gb_pipes;
2122         int                             num_z_pipes;
2123         int                             disp_priority;
2124         /* BIOS */
2125         uint8_t                         *bios;
2126         bool                            is_atom_bios;
2127         uint16_t                        bios_header_start;
2128         struct radeon_bo                *stollen_vga_memory;
2129         /* Register mmio */
2130         resource_size_t                 rmmio_base;
2131         resource_size_t                 rmmio_size;
2132         /* protects concurrent MM_INDEX/DATA based register access */
2133         spinlock_t mmio_idx_lock;
2134         /* protects concurrent SMC based register access */
2135         spinlock_t smc_idx_lock;
2136         /* protects concurrent PLL register access */
2137         spinlock_t pll_idx_lock;
2138         /* protects concurrent MC register access */
2139         spinlock_t mc_idx_lock;
2140         /* protects concurrent PCIE register access */
2141         spinlock_t pcie_idx_lock;
2142         /* protects concurrent PCIE_PORT register access */
2143         spinlock_t pciep_idx_lock;
2144         /* protects concurrent PIF register access */
2145         spinlock_t pif_idx_lock;
2146         /* protects concurrent CG register access */
2147         spinlock_t cg_idx_lock;
2148         /* protects concurrent UVD register access */
2149         spinlock_t uvd_idx_lock;
2150         /* protects concurrent RCU register access */
2151         spinlock_t rcu_idx_lock;
2152         /* protects concurrent DIDT register access */
2153         spinlock_t didt_idx_lock;
2154         /* protects concurrent ENDPOINT (audio) register access */
2155         spinlock_t end_idx_lock;
2156         void __iomem                    *rmmio;
2157         radeon_rreg_t                   mc_rreg;
2158         radeon_wreg_t                   mc_wreg;
2159         radeon_rreg_t                   pll_rreg;
2160         radeon_wreg_t                   pll_wreg;
2161         uint32_t                        pcie_reg_mask;
2162         radeon_rreg_t                   pciep_rreg;
2163         radeon_wreg_t                   pciep_wreg;
2164         /* io port */
2165         void __iomem                    *rio_mem;
2166         resource_size_t                 rio_mem_size;
2167         struct radeon_clock             clock;
2168         struct radeon_mc                mc;
2169         struct radeon_gart              gart;
2170         struct radeon_mode_info         mode_info;
2171         struct radeon_scratch           scratch;
2172         struct radeon_doorbell          doorbell;
2173         struct radeon_mman              mman;
2174         struct radeon_fence_driver      fence_drv[RADEON_NUM_RINGS];
2175         wait_queue_head_t               fence_queue;
2176         struct mutex                    ring_lock;
2177         struct radeon_ring              ring[RADEON_NUM_RINGS];
2178         bool                            ib_pool_ready;
2179         struct radeon_sa_manager        ring_tmp_bo;
2180         struct radeon_irq               irq;
2181         struct radeon_asic              *asic;
2182         struct radeon_gem               gem;
2183         struct radeon_pm                pm;
2184         struct radeon_uvd               uvd;
2185         uint32_t                        bios_scratch[RADEON_BIOS_NUM_SCRATCH];
2186         struct radeon_wb                wb;
2187         struct radeon_dummy_page        dummy_page;
2188         bool                            shutdown;
2189         bool                            suspend;
2190         bool                            need_dma32;
2191         bool                            accel_working;
2192         bool                            fastfb_working; /* IGP feature*/
2193         bool                            needs_reset;
2194         struct radeon_surface_reg surface_regs[RADEON_GEM_MAX_SURFACES];
2195         const struct firmware *me_fw;   /* all family ME firmware */
2196         const struct firmware *pfp_fw;  /* r6/700 PFP firmware */
2197         const struct firmware *rlc_fw;  /* r6/700 RLC firmware */
2198         const struct firmware *mc_fw;   /* NI MC firmware */
2199         const struct firmware *ce_fw;   /* SI CE firmware */
2200         const struct firmware *mec_fw;  /* CIK MEC firmware */
2201         const struct firmware *sdma_fw; /* CIK SDMA firmware */
2202         const struct firmware *smc_fw;  /* SMC firmware */
2203         const struct firmware *uvd_fw;  /* UVD firmware */
2204         struct r600_vram_scratch vram_scratch;
2205         int msi_enabled; /* msi enabled */
2206         struct r600_ih ih; /* r6/700 interrupt ring */
2207         struct radeon_rlc rlc;
2208         struct radeon_mec mec;
2209         struct work_struct hotplug_work;
2210         struct work_struct audio_work;
2211         struct work_struct reset_work;
2212         int num_crtc; /* number of crtcs */
2213         struct mutex dc_hw_i2c_mutex; /* display controller hw i2c mutex */
2214         bool has_uvd;
2215         struct r600_audio audio; /* audio stuff */
2216         struct notifier_block acpi_nb;
2217         /* only one userspace can use Hyperz features or CMASK at a time */
2218         struct drm_file *hyperz_filp;
2219         struct drm_file *cmask_filp;
2220         /* i2c buses */
2221         struct radeon_i2c_chan *i2c_bus[RADEON_MAX_I2C_BUS];
2222         /* debugfs */
2223         struct radeon_debugfs   debugfs[RADEON_DEBUGFS_MAX_COMPONENTS];
2224         unsigned                debugfs_count;
2225         /* virtual memory */
2226         struct radeon_vm_manager        vm_manager;
2227         struct mutex                    gpu_clock_mutex;
2228         /* ACPI interface */
2229         struct radeon_atif              atif;
2230         struct radeon_atcs              atcs;
2231         /* srbm instance registers */
2232         struct mutex                    srbm_mutex;
2233         /* clock, powergating flags */
2234         u32 cg_flags;
2235         u32 pg_flags;
2236
2237         struct dev_pm_domain vga_pm_domain;
2238         bool have_disp_power_ref;
2239 };
2240
2241 int radeon_device_init(struct radeon_device *rdev,
2242                        struct drm_device *ddev,
2243                        struct pci_dev *pdev,
2244                        uint32_t flags);
2245 void radeon_device_fini(struct radeon_device *rdev);
2246 int radeon_gpu_wait_for_idle(struct radeon_device *rdev);
2247
2248 uint32_t r100_mm_rreg(struct radeon_device *rdev, uint32_t reg,
2249                       bool always_indirect);
2250 void r100_mm_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v,
2251                   bool always_indirect);
2252 u32 r100_io_rreg(struct radeon_device *rdev, u32 reg);
2253 void r100_io_wreg(struct radeon_device *rdev, u32 reg, u32 v);
2254
2255 u32 cik_mm_rdoorbell(struct radeon_device *rdev, u32 index);
2256 void cik_mm_wdoorbell(struct radeon_device *rdev, u32 index, u32 v);
2257
2258 /*
2259  * Cast helper
2260  */
2261 #define to_radeon_fence(p) ((struct radeon_fence *)(p))
2262
2263 /*
2264  * Registers read & write functions.
2265  */
2266 #define RREG8(reg) readb((rdev->rmmio) + (reg))
2267 #define WREG8(reg, v) writeb(v, (rdev->rmmio) + (reg))
2268 #define RREG16(reg) readw((rdev->rmmio) + (reg))
2269 #define WREG16(reg, v) writew(v, (rdev->rmmio) + (reg))
2270 #define RREG32(reg) r100_mm_rreg(rdev, (reg), false)
2271 #define RREG32_IDX(reg) r100_mm_rreg(rdev, (reg), true)
2272 #define DREG32(reg) printk(KERN_INFO "REGISTER: " #reg " : 0x%08X\n", r100_mm_rreg(rdev, (reg), false))
2273 #define WREG32(reg, v) r100_mm_wreg(rdev, (reg), (v), false)
2274 #define WREG32_IDX(reg, v) r100_mm_wreg(rdev, (reg), (v), true)
2275 #define REG_SET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
2276 #define REG_GET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
2277 #define RREG32_PLL(reg) rdev->pll_rreg(rdev, (reg))
2278 #define WREG32_PLL(reg, v) rdev->pll_wreg(rdev, (reg), (v))
2279 #define RREG32_MC(reg) rdev->mc_rreg(rdev, (reg))
2280 #define WREG32_MC(reg, v) rdev->mc_wreg(rdev, (reg), (v))
2281 #define RREG32_PCIE(reg) rv370_pcie_rreg(rdev, (reg))
2282 #define WREG32_PCIE(reg, v) rv370_pcie_wreg(rdev, (reg), (v))
2283 #define RREG32_PCIE_PORT(reg) rdev->pciep_rreg(rdev, (reg))
2284 #define WREG32_PCIE_PORT(reg, v) rdev->pciep_wreg(rdev, (reg), (v))
2285 #define RREG32_SMC(reg) tn_smc_rreg(rdev, (reg))
2286 #define WREG32_SMC(reg, v) tn_smc_wreg(rdev, (reg), (v))
2287 #define RREG32_RCU(reg) r600_rcu_rreg(rdev, (reg))
2288 #define WREG32_RCU(reg, v) r600_rcu_wreg(rdev, (reg), (v))
2289 #define RREG32_CG(reg) eg_cg_rreg(rdev, (reg))
2290 #define WREG32_CG(reg, v) eg_cg_wreg(rdev, (reg), (v))
2291 #define RREG32_PIF_PHY0(reg) eg_pif_phy0_rreg(rdev, (reg))
2292 #define WREG32_PIF_PHY0(reg, v) eg_pif_phy0_wreg(rdev, (reg), (v))
2293 #define RREG32_PIF_PHY1(reg) eg_pif_phy1_rreg(rdev, (reg))
2294 #define WREG32_PIF_PHY1(reg, v) eg_pif_phy1_wreg(rdev, (reg), (v))
2295 #define RREG32_UVD_CTX(reg) r600_uvd_ctx_rreg(rdev, (reg))
2296 #define WREG32_UVD_CTX(reg, v) r600_uvd_ctx_wreg(rdev, (reg), (v))
2297 #define RREG32_DIDT(reg) cik_didt_rreg(rdev, (reg))
2298 #define WREG32_DIDT(reg, v) cik_didt_wreg(rdev, (reg), (v))
2299 #define WREG32_P(reg, val, mask)                                \
2300         do {                                                    \
2301                 uint32_t tmp_ = RREG32(reg);                    \
2302                 tmp_ &= (mask);                                 \
2303                 tmp_ |= ((val) & ~(mask));                      \
2304                 WREG32(reg, tmp_);                              \
2305         } while (0)
2306 #define WREG32_AND(reg, and) WREG32_P(reg, 0, and)
2307 #define WREG32_OR(reg, or) WREG32_P(reg, or, ~(or))
2308 #define WREG32_PLL_P(reg, val, mask)                            \
2309         do {                                                    \
2310                 uint32_t tmp_ = RREG32_PLL(reg);                \
2311                 tmp_ &= (mask);                                 \
2312                 tmp_ |= ((val) & ~(mask));                      \
2313                 WREG32_PLL(reg, tmp_);                          \
2314         } while (0)
2315 #define DREG32_SYS(sqf, rdev, reg) seq_printf((sqf), #reg " : 0x%08X\n", r100_mm_rreg((rdev), (reg), false))
2316 #define RREG32_IO(reg) r100_io_rreg(rdev, (reg))
2317 #define WREG32_IO(reg, v) r100_io_wreg(rdev, (reg), (v))
2318
2319 #define RDOORBELL32(index) cik_mm_rdoorbell(rdev, (index))
2320 #define WDOORBELL32(index, v) cik_mm_wdoorbell(rdev, (index), (v))
2321
2322 /*
2323  * Indirect registers accessor
2324  */
2325 static inline uint32_t rv370_pcie_rreg(struct radeon_device *rdev, uint32_t reg)
2326 {
2327         unsigned long flags;
2328         uint32_t r;
2329
2330         spin_lock_irqsave(&rdev->pcie_idx_lock, flags);
2331         WREG32(RADEON_PCIE_INDEX, ((reg) & rdev->pcie_reg_mask));
2332         r = RREG32(RADEON_PCIE_DATA);
2333         spin_unlock_irqrestore(&rdev->pcie_idx_lock, flags);
2334         return r;
2335 }
2336
2337 static inline void rv370_pcie_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
2338 {
2339         unsigned long flags;
2340
2341         spin_lock_irqsave(&rdev->pcie_idx_lock, flags);
2342         WREG32(RADEON_PCIE_INDEX, ((reg) & rdev->pcie_reg_mask));
2343         WREG32(RADEON_PCIE_DATA, (v));
2344         spin_unlock_irqrestore(&rdev->pcie_idx_lock, flags);
2345 }
2346
2347 static inline u32 tn_smc_rreg(struct radeon_device *rdev, u32 reg)
2348 {
2349         unsigned long flags;
2350         u32 r;
2351
2352         spin_lock_irqsave(&rdev->smc_idx_lock, flags);
2353         WREG32(TN_SMC_IND_INDEX_0, (reg));
2354         r = RREG32(TN_SMC_IND_DATA_0);
2355         spin_unlock_irqrestore(&rdev->smc_idx_lock, flags);
2356         return r;
2357 }
2358
2359 static inline void tn_smc_wreg(struct radeon_device *rdev, u32 reg, u32 v)
2360 {
2361         unsigned long flags;
2362
2363         spin_lock_irqsave(&rdev->smc_idx_lock, flags);
2364         WREG32(TN_SMC_IND_INDEX_0, (reg));
2365         WREG32(TN_SMC_IND_DATA_0, (v));
2366         spin_unlock_irqrestore(&rdev->smc_idx_lock, flags);
2367 }
2368
2369 static inline u32 r600_rcu_rreg(struct radeon_device *rdev, u32 reg)
2370 {
2371         unsigned long flags;
2372         u32 r;
2373
2374         spin_lock_irqsave(&rdev->rcu_idx_lock, flags);
2375         WREG32(R600_RCU_INDEX, ((reg) & 0x1fff));
2376         r = RREG32(R600_RCU_DATA);
2377         spin_unlock_irqrestore(&rdev->rcu_idx_lock, flags);
2378         return r;
2379 }
2380
2381 static inline void r600_rcu_wreg(struct radeon_device *rdev, u32 reg, u32 v)
2382 {
2383         unsigned long flags;
2384
2385         spin_lock_irqsave(&rdev->rcu_idx_lock, flags);
2386         WREG32(R600_RCU_INDEX, ((reg) & 0x1fff));
2387         WREG32(R600_RCU_DATA, (v));
2388         spin_unlock_irqrestore(&rdev->rcu_idx_lock, flags);
2389 }
2390
2391 static inline u32 eg_cg_rreg(struct radeon_device *rdev, u32 reg)
2392 {
2393         unsigned long flags;
2394         u32 r;
2395
2396         spin_lock_irqsave(&rdev->cg_idx_lock, flags);
2397         WREG32(EVERGREEN_CG_IND_ADDR, ((reg) & 0xffff));
2398         r = RREG32(EVERGREEN_CG_IND_DATA);
2399         spin_unlock_irqrestore(&rdev->cg_idx_lock, flags);
2400         return r;
2401 }
2402
2403 static inline void eg_cg_wreg(struct radeon_device *rdev, u32 reg, u32 v)
2404 {
2405         unsigned long flags;
2406
2407         spin_lock_irqsave(&rdev->cg_idx_lock, flags);
2408         WREG32(EVERGREEN_CG_IND_ADDR, ((reg) & 0xffff));
2409         WREG32(EVERGREEN_CG_IND_DATA, (v));
2410         spin_unlock_irqrestore(&rdev->cg_idx_lock, flags);
2411 }
2412
2413 static inline u32 eg_pif_phy0_rreg(struct radeon_device *rdev, u32 reg)
2414 {
2415         unsigned long flags;
2416         u32 r;
2417
2418         spin_lock_irqsave(&rdev->pif_idx_lock, flags);
2419         WREG32(EVERGREEN_PIF_PHY0_INDEX, ((reg) & 0xffff));
2420         r = RREG32(EVERGREEN_PIF_PHY0_DATA);
2421         spin_unlock_irqrestore(&rdev->pif_idx_lock, flags);
2422         return r;
2423 }
2424
2425 static inline void eg_pif_phy0_wreg(struct radeon_device *rdev, u32 reg, u32 v)
2426 {
2427         unsigned long flags;
2428
2429         spin_lock_irqsave(&rdev->pif_idx_lock, flags);
2430         WREG32(EVERGREEN_PIF_PHY0_INDEX, ((reg) & 0xffff));
2431         WREG32(EVERGREEN_PIF_PHY0_DATA, (v));
2432         spin_unlock_irqrestore(&rdev->pif_idx_lock, flags);
2433 }
2434
2435 static inline u32 eg_pif_phy1_rreg(struct radeon_device *rdev, u32 reg)
2436 {
2437         unsigned long flags;
2438         u32 r;
2439
2440         spin_lock_irqsave(&rdev->pif_idx_lock, flags);
2441         WREG32(EVERGREEN_PIF_PHY1_INDEX, ((reg) & 0xffff));
2442         r = RREG32(EVERGREEN_PIF_PHY1_DATA);
2443         spin_unlock_irqrestore(&rdev->pif_idx_lock, flags);
2444         return r;
2445 }
2446
2447 static inline void eg_pif_phy1_wreg(struct radeon_device *rdev, u32 reg, u32 v)
2448 {
2449         unsigned long flags;
2450
2451         spin_lock_irqsave(&rdev->pif_idx_lock, flags);
2452         WREG32(EVERGREEN_PIF_PHY1_INDEX, ((reg) & 0xffff));
2453         WREG32(EVERGREEN_PIF_PHY1_DATA, (v));
2454         spin_unlock_irqrestore(&rdev->pif_idx_lock, flags);
2455 }
2456
2457 static inline u32 r600_uvd_ctx_rreg(struct radeon_device *rdev, u32 reg)
2458 {
2459         unsigned long flags;
2460         u32 r;
2461
2462         spin_lock_irqsave(&rdev->uvd_idx_lock, flags);
2463         WREG32(R600_UVD_CTX_INDEX, ((reg) & 0x1ff));
2464         r = RREG32(R600_UVD_CTX_DATA);
2465         spin_unlock_irqrestore(&rdev->uvd_idx_lock, flags);
2466         return r;
2467 }
2468
2469 static inline void r600_uvd_ctx_wreg(struct radeon_device *rdev, u32 reg, u32 v)
2470 {
2471         unsigned long flags;
2472
2473         spin_lock_irqsave(&rdev->uvd_idx_lock, flags);
2474         WREG32(R600_UVD_CTX_INDEX, ((reg) & 0x1ff));
2475         WREG32(R600_UVD_CTX_DATA, (v));
2476         spin_unlock_irqrestore(&rdev->uvd_idx_lock, flags);
2477 }
2478
2479
2480 static inline u32 cik_didt_rreg(struct radeon_device *rdev, u32 reg)
2481 {
2482         unsigned long flags;
2483         u32 r;
2484
2485         spin_lock_irqsave(&rdev->didt_idx_lock, flags);
2486         WREG32(CIK_DIDT_IND_INDEX, (reg));
2487         r = RREG32(CIK_DIDT_IND_DATA);
2488         spin_unlock_irqrestore(&rdev->didt_idx_lock, flags);
2489         return r;
2490 }
2491
2492 static inline void cik_didt_wreg(struct radeon_device *rdev, u32 reg, u32 v)
2493 {
2494         unsigned long flags;
2495
2496         spin_lock_irqsave(&rdev->didt_idx_lock, flags);
2497         WREG32(CIK_DIDT_IND_INDEX, (reg));
2498         WREG32(CIK_DIDT_IND_DATA, (v));
2499         spin_unlock_irqrestore(&rdev->didt_idx_lock, flags);
2500 }
2501
2502 void r100_pll_errata_after_index(struct radeon_device *rdev);
2503
2504
2505 /*
2506  * ASICs helpers.
2507  */
2508 #define ASIC_IS_RN50(rdev) ((rdev->pdev->device == 0x515e) || \
2509                             (rdev->pdev->device == 0x5969))
2510 #define ASIC_IS_RV100(rdev) ((rdev->family == CHIP_RV100) || \
2511                 (rdev->family == CHIP_RV200) || \
2512                 (rdev->family == CHIP_RS100) || \
2513                 (rdev->family == CHIP_RS200) || \
2514                 (rdev->family == CHIP_RV250) || \
2515                 (rdev->family == CHIP_RV280) || \
2516                 (rdev->family == CHIP_RS300))
2517 #define ASIC_IS_R300(rdev) ((rdev->family == CHIP_R300)  ||     \
2518                 (rdev->family == CHIP_RV350) ||                 \
2519                 (rdev->family == CHIP_R350)  ||                 \
2520                 (rdev->family == CHIP_RV380) ||                 \
2521                 (rdev->family == CHIP_R420)  ||                 \
2522                 (rdev->family == CHIP_R423)  ||                 \
2523                 (rdev->family == CHIP_RV410) ||                 \
2524                 (rdev->family == CHIP_RS400) ||                 \
2525                 (rdev->family == CHIP_RS480))
2526 #define ASIC_IS_X2(rdev) ((rdev->ddev->pdev->device == 0x9441) || \
2527                 (rdev->ddev->pdev->device == 0x9443) || \
2528                 (rdev->ddev->pdev->device == 0x944B) || \
2529                 (rdev->ddev->pdev->device == 0x9506) || \
2530                 (rdev->ddev->pdev->device == 0x9509) || \
2531                 (rdev->ddev->pdev->device == 0x950F) || \
2532                 (rdev->ddev->pdev->device == 0x689C) || \
2533                 (rdev->ddev->pdev->device == 0x689D))
2534 #define ASIC_IS_AVIVO(rdev) ((rdev->family >= CHIP_RS600))
2535 #define ASIC_IS_DCE2(rdev) ((rdev->family == CHIP_RS600)  ||    \
2536                             (rdev->family == CHIP_RS690)  ||    \
2537                             (rdev->family == CHIP_RS740)  ||    \
2538                             (rdev->family >= CHIP_R600))
2539 #define ASIC_IS_DCE3(rdev) ((rdev->family >= CHIP_RV620))
2540 #define ASIC_IS_DCE32(rdev) ((rdev->family >= CHIP_RV730))
2541 #define ASIC_IS_DCE4(rdev) ((rdev->family >= CHIP_CEDAR))
2542 #define ASIC_IS_DCE41(rdev) ((rdev->family >= CHIP_PALM) && \
2543                              (rdev->flags & RADEON_IS_IGP))
2544 #define ASIC_IS_DCE5(rdev) ((rdev->family >= CHIP_BARTS))
2545 #define ASIC_IS_DCE6(rdev) ((rdev->family >= CHIP_ARUBA))
2546 #define ASIC_IS_DCE61(rdev) ((rdev->family >= CHIP_ARUBA) && \
2547                              (rdev->flags & RADEON_IS_IGP))
2548 #define ASIC_IS_DCE64(rdev) ((rdev->family == CHIP_OLAND))
2549 #define ASIC_IS_NODCE(rdev) ((rdev->family == CHIP_HAINAN))
2550 #define ASIC_IS_DCE8(rdev) ((rdev->family >= CHIP_BONAIRE))
2551
2552 #define ASIC_IS_LOMBOK(rdev) ((rdev->ddev->pdev->device == 0x6849) || \
2553                               (rdev->ddev->pdev->device == 0x6850) || \
2554                               (rdev->ddev->pdev->device == 0x6858) || \
2555                               (rdev->ddev->pdev->device == 0x6859) || \
2556                               (rdev->ddev->pdev->device == 0x6840) || \
2557                               (rdev->ddev->pdev->device == 0x6841) || \
2558                               (rdev->ddev->pdev->device == 0x6842) || \
2559                               (rdev->ddev->pdev->device == 0x6843))
2560
2561 /*
2562  * BIOS helpers.
2563  */
2564 #define RBIOS8(i) (rdev->bios[i])
2565 #define RBIOS16(i) (RBIOS8(i) | (RBIOS8((i)+1) << 8))
2566 #define RBIOS32(i) ((RBIOS16(i)) | (RBIOS16((i)+2) << 16))
2567
2568 int radeon_combios_init(struct radeon_device *rdev);
2569 void radeon_combios_fini(struct radeon_device *rdev);
2570 int radeon_atombios_init(struct radeon_device *rdev);
2571 void radeon_atombios_fini(struct radeon_device *rdev);
2572
2573
2574 /*
2575  * RING helpers.
2576  */
2577 #if DRM_DEBUG_CODE == 0
2578 static inline void radeon_ring_write(struct radeon_ring *ring, uint32_t v)
2579 {
2580         ring->ring[ring->wptr++] = v;
2581         ring->wptr &= ring->ptr_mask;
2582         ring->count_dw--;
2583         ring->ring_free_dw--;
2584 }
2585 #else
2586 /* With debugging this is just too big to inline */
2587 void radeon_ring_write(struct radeon_ring *ring, uint32_t v);
2588 #endif
2589
2590 /*
2591  * ASICs macro.
2592  */
2593 #define radeon_init(rdev) (rdev)->asic->init((rdev))
2594 #define radeon_fini(rdev) (rdev)->asic->fini((rdev))
2595 #define radeon_resume(rdev) (rdev)->asic->resume((rdev))
2596 #define radeon_suspend(rdev) (rdev)->asic->suspend((rdev))
2597 #define radeon_cs_parse(rdev, r, p) (rdev)->asic->ring[(r)]->cs_parse((p))
2598 #define radeon_vga_set_state(rdev, state) (rdev)->asic->vga_set_state((rdev), (state))
2599 #define radeon_asic_reset(rdev) (rdev)->asic->asic_reset((rdev))
2600 #define radeon_gart_tlb_flush(rdev) (rdev)->asic->gart.tlb_flush((rdev))
2601 #define radeon_gart_set_page(rdev, i, p) (rdev)->asic->gart.set_page((rdev), (i), (p))
2602 #define radeon_asic_vm_init(rdev) (rdev)->asic->vm.init((rdev))
2603 #define radeon_asic_vm_fini(rdev) (rdev)->asic->vm.fini((rdev))
2604 #define radeon_asic_vm_set_page(rdev, ib, pe, addr, count, incr, flags) ((rdev)->asic->vm.set_page((rdev), (ib), (pe), (addr), (count), (incr), (flags)))
2605 #define radeon_ring_start(rdev, r, cp) (rdev)->asic->ring[(r)]->ring_start((rdev), (cp))
2606 #define radeon_ring_test(rdev, r, cp) (rdev)->asic->ring[(r)]->ring_test((rdev), (cp))
2607 #define radeon_ib_test(rdev, r, cp) (rdev)->asic->ring[(r)]->ib_test((rdev), (cp))
2608 #define radeon_ring_ib_execute(rdev, r, ib) (rdev)->asic->ring[(r)]->ib_execute((rdev), (ib))
2609 #define radeon_ring_ib_parse(rdev, r, ib) (rdev)->asic->ring[(r)]->ib_parse((rdev), (ib))
2610 #define radeon_ring_is_lockup(rdev, r, cp) (rdev)->asic->ring[(r)]->is_lockup((rdev), (cp))
2611 #define radeon_ring_vm_flush(rdev, r, vm) (rdev)->asic->ring[(r)]->vm_flush((rdev), (r), (vm))
2612 #define radeon_ring_get_rptr(rdev, r) (rdev)->asic->ring[(r)->idx]->get_rptr((rdev), (r))
2613 #define radeon_ring_get_wptr(rdev, r) (rdev)->asic->ring[(r)->idx]->get_wptr((rdev), (r))
2614 #define radeon_ring_set_wptr(rdev, r) (rdev)->asic->ring[(r)->idx]->set_wptr((rdev), (r))
2615 #define radeon_irq_set(rdev) (rdev)->asic->irq.set((rdev))
2616 #define radeon_irq_process(rdev) (rdev)->asic->irq.process((rdev))
2617 #define radeon_get_vblank_counter(rdev, crtc) (rdev)->asic->display.get_vblank_counter((rdev), (crtc))
2618 #define radeon_set_backlight_level(rdev, e, l) (rdev)->asic->display.set_backlight_level((e), (l))
2619 #define radeon_get_backlight_level(rdev, e) (rdev)->asic->display.get_backlight_level((e))
2620 #define radeon_hdmi_enable(rdev, e, b) (rdev)->asic->display.hdmi_enable((e), (b))
2621 #define radeon_hdmi_setmode(rdev, e, m) (rdev)->asic->display.hdmi_setmode((e), (m))
2622 #define radeon_fence_ring_emit(rdev, r, fence) (rdev)->asic->ring[(r)]->emit_fence((rdev), (fence))
2623 #define radeon_semaphore_ring_emit(rdev, r, cp, semaphore, emit_wait) (rdev)->asic->ring[(r)]->emit_semaphore((rdev), (cp), (semaphore), (emit_wait))
2624 #define radeon_copy_blit(rdev, s, d, np, f) (rdev)->asic->copy.blit((rdev), (s), (d), (np), (f))
2625 #define radeon_copy_dma(rdev, s, d, np, f) (rdev)->asic->copy.dma((rdev), (s), (d), (np), (f))
2626 #define radeon_copy(rdev, s, d, np, f) (rdev)->asic->copy.copy((rdev), (s), (d), (np), (f))
2627 #define radeon_copy_blit_ring_index(rdev) (rdev)->asic->copy.blit_ring_index
2628 #define radeon_copy_dma_ring_index(rdev) (rdev)->asic->copy.dma_ring_index
2629 #define radeon_copy_ring_index(rdev) (rdev)->asic->copy.copy_ring_index
2630 #define radeon_get_engine_clock(rdev) (rdev)->asic->pm.get_engine_clock((rdev))
2631 #define radeon_set_engine_clock(rdev, e) (rdev)->asic->pm.set_engine_clock((rdev), (e))
2632 #define radeon_get_memory_clock(rdev) (rdev)->asic->pm.get_memory_clock((rdev))
2633 #define radeon_set_memory_clock(rdev, e) (rdev)->asic->pm.set_memory_clock((rdev), (e))
2634 #define radeon_get_pcie_lanes(rdev) (rdev)->asic->pm.get_pcie_lanes((rdev))
2635 #define radeon_set_pcie_lanes(rdev, l) (rdev)->asic->pm.set_pcie_lanes((rdev), (l))
2636 #define radeon_set_clock_gating(rdev, e) (rdev)->asic->pm.set_clock_gating((rdev), (e))
2637 #define radeon_set_uvd_clocks(rdev, v, d) (rdev)->asic->pm.set_uvd_clocks((rdev), (v), (d))
2638 #define radeon_get_temperature(rdev) (rdev)->asic->pm.get_temperature((rdev))
2639 #define radeon_set_surface_reg(rdev, r, f, p, o, s) ((rdev)->asic->surface.set_reg((rdev), (r), (f), (p), (o), (s)))
2640 #define radeon_clear_surface_reg(rdev, r) ((rdev)->asic->surface.clear_reg((rdev), (r)))
2641 #define radeon_bandwidth_update(rdev) (rdev)->asic->display.bandwidth_update((rdev))
2642 #define radeon_hpd_init(rdev) (rdev)->asic->hpd.init((rdev))
2643 #define radeon_hpd_fini(rdev) (rdev)->asic->hpd.fini((rdev))
2644 #define radeon_hpd_sense(rdev, h) (rdev)->asic->hpd.sense((rdev), (h))
2645 #define radeon_hpd_set_polarity(rdev, h) (rdev)->asic->hpd.set_polarity((rdev), (h))
2646 #define radeon_gui_idle(rdev) (rdev)->asic->gui_idle((rdev))
2647 #define radeon_pm_misc(rdev) (rdev)->asic->pm.misc((rdev))
2648 #define radeon_pm_prepare(rdev) (rdev)->asic->pm.prepare((rdev))
2649 #define radeon_pm_finish(rdev) (rdev)->asic->pm.finish((rdev))
2650 #define radeon_pm_init_profile(rdev) (rdev)->asic->pm.init_profile((rdev))
2651 #define radeon_pm_get_dynpm_state(rdev) (rdev)->asic->pm.get_dynpm_state((rdev))
2652 #define radeon_pre_page_flip(rdev, crtc) (rdev)->asic->pflip.pre_page_flip((rdev), (crtc))
2653 #define radeon_page_flip(rdev, crtc, base) (rdev)->asic->pflip.page_flip((rdev), (crtc), (base))
2654 #define radeon_post_page_flip(rdev, crtc) (rdev)->asic->pflip.post_page_flip((rdev), (crtc))
2655 #define radeon_wait_for_vblank(rdev, crtc) (rdev)->asic->display.wait_for_vblank((rdev), (crtc))
2656 #define radeon_mc_wait_for_idle(rdev) (rdev)->asic->mc_wait_for_idle((rdev))
2657 #define radeon_get_xclk(rdev) (rdev)->asic->get_xclk((rdev))
2658 #define radeon_get_gpu_clock_counter(rdev) (rdev)->asic->get_gpu_clock_counter((rdev))
2659 #define radeon_dpm_init(rdev) rdev->asic->dpm.init((rdev))
2660 #define radeon_dpm_setup_asic(rdev) rdev->asic->dpm.setup_asic((rdev))
2661 #define radeon_dpm_enable(rdev) rdev->asic->dpm.enable((rdev))
2662 #define radeon_dpm_late_enable(rdev) rdev->asic->dpm.late_enable((rdev))
2663 #define radeon_dpm_disable(rdev) rdev->asic->dpm.disable((rdev))
2664 #define radeon_dpm_pre_set_power_state(rdev) rdev->asic->dpm.pre_set_power_state((rdev))
2665 #define radeon_dpm_set_power_state(rdev) rdev->asic->dpm.set_power_state((rdev))
2666 #define radeon_dpm_post_set_power_state(rdev) rdev->asic->dpm.post_set_power_state((rdev))
2667 #define radeon_dpm_display_configuration_changed(rdev) rdev->asic->dpm.display_configuration_changed((rdev))
2668 #define radeon_dpm_fini(rdev) rdev->asic->dpm.fini((rdev))
2669 #define radeon_dpm_get_sclk(rdev, l) rdev->asic->dpm.get_sclk((rdev), (l))
2670 #define radeon_dpm_get_mclk(rdev, l) rdev->asic->dpm.get_mclk((rdev), (l))
2671 #define radeon_dpm_print_power_state(rdev, ps) rdev->asic->dpm.print_power_state((rdev), (ps))
2672 #define radeon_dpm_debugfs_print_current_performance_level(rdev, m) rdev->asic->dpm.debugfs_print_current_performance_level((rdev), (m))
2673 #define radeon_dpm_force_performance_level(rdev, l) rdev->asic->dpm.force_performance_level((rdev), (l))
2674 #define radeon_dpm_vblank_too_short(rdev) rdev->asic->dpm.vblank_too_short((rdev))
2675 #define radeon_dpm_powergate_uvd(rdev, g) rdev->asic->dpm.powergate_uvd((rdev), (g))
2676 #define radeon_dpm_enable_bapm(rdev, e) rdev->asic->dpm.enable_bapm((rdev), (e))
2677
2678 /* Common functions */
2679 /* AGP */
2680 extern int radeon_gpu_reset(struct radeon_device *rdev);
2681 extern void radeon_pci_config_reset(struct radeon_device *rdev);
2682 extern void r600_set_bios_scratch_engine_hung(struct radeon_device *rdev, bool hung);
2683 extern void radeon_agp_disable(struct radeon_device *rdev);
2684 extern int radeon_modeset_init(struct radeon_device *rdev);
2685 extern void radeon_modeset_fini(struct radeon_device *rdev);
2686 extern bool radeon_card_posted(struct radeon_device *rdev);
2687 extern void radeon_update_bandwidth_info(struct radeon_device *rdev);
2688 extern void radeon_update_display_priority(struct radeon_device *rdev);
2689 extern bool radeon_boot_test_post_card(struct radeon_device *rdev);
2690 extern void radeon_scratch_init(struct radeon_device *rdev);
2691 extern void radeon_wb_fini(struct radeon_device *rdev);
2692 extern int radeon_wb_init(struct radeon_device *rdev);
2693 extern void radeon_wb_disable(struct radeon_device *rdev);
2694 extern void radeon_surface_init(struct radeon_device *rdev);
2695 extern int radeon_cs_parser_init(struct radeon_cs_parser *p, void *data);
2696 extern void radeon_legacy_set_clock_gating(struct radeon_device *rdev, int enable);
2697 extern void radeon_atom_set_clock_gating(struct radeon_device *rdev, int enable);
2698 extern void radeon_ttm_placement_from_domain(struct radeon_bo *rbo, u32 domain);
2699 extern bool radeon_ttm_bo_is_radeon_bo(struct ttm_buffer_object *bo);
2700 extern void radeon_vram_location(struct radeon_device *rdev, struct radeon_mc *mc, u64 base);
2701 extern void radeon_gtt_location(struct radeon_device *rdev, struct radeon_mc *mc);
2702 extern int radeon_resume_kms(struct drm_device *dev, bool resume, bool fbcon);
2703 extern int radeon_suspend_kms(struct drm_device *dev, bool suspend, bool fbcon);
2704 extern void radeon_ttm_set_active_vram_size(struct radeon_device *rdev, u64 size);
2705 extern void radeon_program_register_sequence(struct radeon_device *rdev,
2706                                              const u32 *registers,
2707                                              const u32 array_size);
2708
2709 /*
2710  * vm
2711  */
2712 int radeon_vm_manager_init(struct radeon_device *rdev);
2713 void radeon_vm_manager_fini(struct radeon_device *rdev);
2714 void radeon_vm_init(struct radeon_device *rdev, struct radeon_vm *vm);
2715 void radeon_vm_fini(struct radeon_device *rdev, struct radeon_vm *vm);
2716 int radeon_vm_alloc_pt(struct radeon_device *rdev, struct radeon_vm *vm);
2717 void radeon_vm_add_to_lru(struct radeon_device *rdev, struct radeon_vm *vm);
2718 struct radeon_fence *radeon_vm_grab_id(struct radeon_device *rdev,
2719                                        struct radeon_vm *vm, int ring);
2720 void radeon_vm_fence(struct radeon_device *rdev,
2721                      struct radeon_vm *vm,
2722                      struct radeon_fence *fence);
2723 uint64_t radeon_vm_map_gart(struct radeon_device *rdev, uint64_t addr);
2724 int radeon_vm_bo_update(struct radeon_device *rdev,
2725                         struct radeon_vm *vm,
2726                         struct radeon_bo *bo,
2727                         struct ttm_mem_reg *mem);
2728 void radeon_vm_bo_invalidate(struct radeon_device *rdev,
2729                              struct radeon_bo *bo);
2730 struct radeon_bo_va *radeon_vm_bo_find(struct radeon_vm *vm,
2731                                        struct radeon_bo *bo);
2732 struct radeon_bo_va *radeon_vm_bo_add(struct radeon_device *rdev,
2733                                       struct radeon_vm *vm,
2734                                       struct radeon_bo *bo);
2735 int radeon_vm_bo_set_addr(struct radeon_device *rdev,
2736                           struct radeon_bo_va *bo_va,
2737                           uint64_t offset,
2738                           uint32_t flags);
2739 int radeon_vm_bo_rmv(struct radeon_device *rdev,
2740                      struct radeon_bo_va *bo_va);
2741
2742 /* audio */
2743 void r600_audio_update_hdmi(struct work_struct *work);
2744 struct r600_audio_pin *r600_audio_get_pin(struct radeon_device *rdev);
2745 struct r600_audio_pin *dce6_audio_get_pin(struct radeon_device *rdev);
2746
2747 /*
2748  * R600 vram scratch functions
2749  */
2750 int r600_vram_scratch_init(struct radeon_device *rdev);
2751 void r600_vram_scratch_fini(struct radeon_device *rdev);
2752
2753 /*
2754  * r600 cs checking helper
2755  */
2756 unsigned r600_mip_minify(unsigned size, unsigned level);
2757 bool r600_fmt_is_valid_color(u32 format);
2758 bool r600_fmt_is_valid_texture(u32 format, enum radeon_family family);
2759 int r600_fmt_get_blocksize(u32 format);
2760 int r600_fmt_get_nblocksx(u32 format, u32 w);
2761 int r600_fmt_get_nblocksy(u32 format, u32 h);
2762
2763 /*
2764  * r600 functions used by radeon_encoder.c
2765  */
2766 struct radeon_hdmi_acr {
2767         u32 clock;
2768
2769         int n_32khz;
2770         int cts_32khz;
2771
2772         int n_44_1khz;
2773         int cts_44_1khz;
2774
2775         int n_48khz;
2776         int cts_48khz;
2777
2778 };
2779
2780 extern struct radeon_hdmi_acr r600_hdmi_acr(uint32_t clock);
2781
2782 extern u32 r6xx_remap_render_backend(struct radeon_device *rdev,
2783                                      u32 tiling_pipe_num,
2784                                      u32 max_rb_num,
2785                                      u32 total_max_rb_num,
2786                                      u32 enabled_rb_mask);
2787
2788 /*
2789  * evergreen functions used by radeon_encoder.c
2790  */
2791
2792 extern int ni_init_microcode(struct radeon_device *rdev);
2793 extern int ni_mc_load_microcode(struct radeon_device *rdev);
2794
2795 /* radeon_acpi.c */
2796 #if defined(CONFIG_ACPI)
2797 extern int radeon_acpi_init(struct radeon_device *rdev);
2798 extern void radeon_acpi_fini(struct radeon_device *rdev);
2799 extern bool radeon_acpi_is_pcie_performance_request_supported(struct radeon_device *rdev);
2800 extern int radeon_acpi_pcie_performance_request(struct radeon_device *rdev,
2801                                                 u8 perf_req, bool advertise);
2802 extern int radeon_acpi_pcie_notify_device_ready(struct radeon_device *rdev);
2803 #else
2804 static inline int radeon_acpi_init(struct radeon_device *rdev) { return 0; }
2805 static inline void radeon_acpi_fini(struct radeon_device *rdev) { }
2806 #endif
2807
2808 int radeon_cs_packet_parse(struct radeon_cs_parser *p,
2809                            struct radeon_cs_packet *pkt,
2810                            unsigned idx);
2811 bool radeon_cs_packet_next_is_pkt3_nop(struct radeon_cs_parser *p);
2812 void radeon_cs_dump_packet(struct radeon_cs_parser *p,
2813                            struct radeon_cs_packet *pkt);
2814 int radeon_cs_packet_next_reloc(struct radeon_cs_parser *p,
2815                                 struct radeon_cs_reloc **cs_reloc,
2816                                 int nomm);
2817 int r600_cs_common_vline_parse(struct radeon_cs_parser *p,
2818                                uint32_t *vline_start_end,
2819                                uint32_t *vline_status);
2820
2821 #include "radeon_object.h"
2822
2823 #endif