]> Pileus Git - ~andy/linux/commit
drm/i915/intel_i2c: use INDEX cycles for i2c read transactions
authorDaniel Kurtz <djkurtz@chromium.org>
Fri, 30 Mar 2012 11:46:40 +0000 (19:46 +0800)
committerDaniel Vetter <daniel.vetter@ffwll.ch>
Thu, 12 Apr 2012 19:14:07 +0000 (21:14 +0200)
commit56f9eac05489912ac0165ffc0ebff0f8588f77d2
tree5866d4fe25e1e618ec8680e9eb25c0bbf85ec8ae
parent72d66afd1461effb143784a0f6cde2a9f9908b70
drm/i915/intel_i2c: use INDEX cycles for i2c read transactions

It is very common for an i2c device to require a small 1 or 2 byte write
followed by a read.  For example, when reading from an i2c EEPROM it is
common to write and address, offset or index followed by a reading some
values.

The i915 gmbus controller provides a special "INDEX" cycle for performing
such a small write followed by a read.  The INDEX can be either one or two
bytes long.  The advantage of using such a cycle is that the CPU has
slightly less work to do once the read with INDEX cycle is started.

Signed-off-by: Daniel Kurtz <djkurtz@chromium.org>
Reviewed-by: Chris Wilson <chris@chris-wilson.co.uk>
Signed-off-by: Daniel Vetter <daniel.vetter@ffwll.ch>
drivers/gpu/drm/i915/intel_i2c.c