]> Pileus Git - ~andy/linux/commitdiff
ASoC: tegra: update module reset list for Tegra124
authorStephen Warren <swarren@nvidia.com>
Wed, 4 Dec 2013 18:13:01 +0000 (11:13 -0700)
committerStephen Warren <swarren@nvidia.com>
Thu, 12 Dec 2013 19:56:39 +0000 (12:56 -0700)
Tegra124 adds a number of extra modules into the configlink bus, which
must be taken out of reset before the bus is used. Update the AHUB
driver to know about these extra modules (the AHUB HW module hosts the
configlink bus).

Based-on-work-by: Arun Shamanna Lakshmi <aruns@nvidia.com>
Based-on-work-by: Songhee Baek <sbaek@nvidia.com>
Signed-off-by: Stephen Warren <swarren@nvidia.com>
Acked-by: Mark Brown <broonie@linaro.org>
---
This patch depends on "ASoC: tegra: use reset framework" to compile,
which is ack'd and slated to go through a (large) topic branch in the
Tegra tree. So, we can either:

a) Merge that Tegra topic branch into the ASoC tree, then apply this.
   Note that I haven't created the topic branch yet, since I'm still
   waiting for DMA dependencies to be applied.

b) Apply this change to the Tegra tree too. This change isn't directly
   related to the changes in the Tegra tree; it just makes use of the new
   reset controller feature that's introduced there.

Documentation/devicetree/bindings/sound/nvidia,tegra30-ahub.txt
sound/soc/tegra/tegra30_ahub.c

index 32de7ec789aa5cb5d2a47b8d7f73438a7ea6703c..946e2ac46091c05dfd9266febfb8362ad646e0cc 100644 (file)
@@ -30,6 +30,15 @@ Required properties:
   Tegra114 and later additionally require:
   - amx
   - adx
+  Tegra124 and later additionally require:
+  - amx1
+  - adx1
+  - afc0
+  - afc1
+  - afc2
+  - afc3
+  - afc4
+  - afc5
 - ranges : The bus address mapping for the configlink register bus.
   Can be empty since the mapping is 1:1.
 - dmas : Must contain an entry for each entry in clock-names.
index 342cd4fff0a57667552fac321a9b750b99584bcc..d6f4c9940e0c64fee63b1e447ba11b40a5cfc2d1 100644 (file)
@@ -335,9 +335,13 @@ EXPORT_SYMBOL_GPL(tegra30_ahub_unset_rx_cif_source);
 
 #define MOD_LIST_MASK_TEGRA30  BIT(0)
 #define MOD_LIST_MASK_TEGRA114 BIT(1)
+#define MOD_LIST_MASK_TEGRA124 BIT(2)
 
 #define MOD_LIST_MASK_TEGRA30_OR_LATER \
-               (MOD_LIST_MASK_TEGRA30 | MOD_LIST_MASK_TEGRA114)
+               (MOD_LIST_MASK_TEGRA30 | MOD_LIST_MASK_TEGRA114 | \
+                       MOD_LIST_MASK_TEGRA124)
+#define MOD_LIST_MASK_TEGRA114_OR_LATER \
+               (MOD_LIST_MASK_TEGRA114 | MOD_LIST_MASK_TEGRA124)
 
 static const struct {
        const char *rst_name;
@@ -352,8 +356,16 @@ static const struct {
        { "dam1", MOD_LIST_MASK_TEGRA30_OR_LATER },
        { "dam2", MOD_LIST_MASK_TEGRA30_OR_LATER },
        { "spdif", MOD_LIST_MASK_TEGRA30_OR_LATER },
-       { "amx", MOD_LIST_MASK_TEGRA114 },
-       { "adx", MOD_LIST_MASK_TEGRA114 },
+       { "amx", MOD_LIST_MASK_TEGRA114_OR_LATER },
+       { "adx", MOD_LIST_MASK_TEGRA114_OR_LATER },
+       { "amx1", MOD_LIST_MASK_TEGRA124 },
+       { "adx1", MOD_LIST_MASK_TEGRA124 },
+       { "afc0", MOD_LIST_MASK_TEGRA124 },
+       { "afc1", MOD_LIST_MASK_TEGRA124 },
+       { "afc2", MOD_LIST_MASK_TEGRA124 },
+       { "afc3", MOD_LIST_MASK_TEGRA124 },
+       { "afc4", MOD_LIST_MASK_TEGRA124 },
+       { "afc5", MOD_LIST_MASK_TEGRA124 },
 };
 
 #define LAST_REG(name) \
@@ -492,7 +504,7 @@ static struct tegra30_ahub_soc_data soc_data_tegra114 = {
 };
 
 static struct tegra30_ahub_soc_data soc_data_tegra124 = {
-       .mod_list_mask = MOD_LIST_MASK_TEGRA114,
+       .mod_list_mask = MOD_LIST_MASK_TEGRA124,
        .set_audio_cif = tegra124_ahub_set_cif,
 };