]> Pileus Git - ~andy/linux/commitdiff
blackfin: cplb-nompu: fix ROM cplb size for bf609-ezkit
authorBob Liu <lliubbo@gmail.com>
Wed, 11 Jul 2012 07:28:11 +0000 (15:28 +0800)
committerBob Liu <lliubbo@gmail.com>
Tue, 24 Jul 2012 05:39:53 +0000 (13:39 +0800)
In user xip test, there is a cplb error when ROMKERNEL try to mount romfs
using 'mount -t romfs /dev/mtdblock2 /mnt', becasue the CPLB setting is not
correct.

Signed-off-by: Bob Liu <lliubbo@gmail.com>
arch/blackfin/kernel/cplb-nompu/cplbinit.c

index 3e366dc2d6e11593fc9a0b986ae3550cf162ec91..34e96ce02aa9671701197e7bc3b8f65902fbb5d5 100644 (file)
@@ -58,11 +58,19 @@ void __init generate_cplb_tables_cpu(unsigned int cpu)
 
 #ifdef CONFIG_ROMKERNEL
        /* Cover kernel XIP flash area */
+#ifdef CONFIG_BF60x
+       addr = CONFIG_ROM_BASE & ~(16 * 1024 * 1024 - 1);
+       d_tbl[i_d].addr = addr;
+       d_tbl[i_d++].data = SDRAM_DGENERIC | PAGE_SIZE_16MB;
+       i_tbl[i_i].addr = addr;
+       i_tbl[i_i++].data = SDRAM_IGENERIC | PAGE_SIZE_16MB;
+#else
        addr = CONFIG_ROM_BASE & ~(4 * 1024 * 1024 - 1);
        d_tbl[i_d].addr = addr;
        d_tbl[i_d++].data = SDRAM_DGENERIC | PAGE_SIZE_4MB;
        i_tbl[i_i].addr = addr;
        i_tbl[i_i++].data = SDRAM_IGENERIC | PAGE_SIZE_4MB;
+#endif
 #endif
 
        /* Cover L1 memory.  One 4M area for code and data each is enough.  */