]> Pileus Git - ~andy/linux/blobdiff - arch/powerpc/oprofile/op_model_cell.c
tree-wide: fix comment/printk typos
[~andy/linux] / arch / powerpc / oprofile / op_model_cell.c
index 7fd90d02d8c6d1917b53cfaaf5badb8818a076d7..c4d2b7167568bc99c9c5843de8700071a98debf4 100644 (file)
@@ -1469,7 +1469,7 @@ static int cell_global_start(struct op_counter_config *ctr)
  * The pm_interval register is setup to write the SPU PC value into the
  * trace buffer at the maximum rate possible.  The trace buffer is configured
  * to store the PCs, wrapping when it is full.  The performance counter is
- * intialized to the max hardware count minus the number of events, N, between
+ * initialized to the max hardware count minus the number of events, N, between
  * samples.  Once the N events have occured, a HW counter overflow occurs
  * causing the generation of a HW counter interrupt which also stops the
  * writing of the SPU PC values to the trace buffer.  Hence the last PC