]> Pileus Git - ~andy/linux/blobdiff - arch/mips/mti-malta/malta-smtc.c
Merge branch 'fixes' of git://git.kernel.org/pub/scm/linux/kernel/git/jesse/openvswitch
[~andy/linux] / arch / mips / mti-malta / malta-smtc.c
index 1efc8c3944860d29a6861231ad5bcacd5e917a99..becbf47506a59a0face9b35ba5ec7900e75e2d72 100644 (file)
@@ -126,7 +126,7 @@ int plat_set_irq_affinity(struct irq_data *d, const struct cpumask *affinity,
         * to the CPU daughterboard, and on the CoreFPGA2/3 34K models,
         * that signal is brought to IP2 of both VPEs. To avoid racing
         * concurrent interrupt service events, IP2 is enabled only on
-        * one VPE, by convention VPE0.  So long as no bits are ever
+        * one VPE, by convention VPE0.  So long as no bits are ever
         * cleared in the affinity mask, there will never be any
         * interrupt forwarding.  But as soon as a program or operator
         * sets affinity for one of the related IRQs, we need to make