]> Pileus Git - ~andy/linux/blob - include/linux/pci.h
PCI: Add support for AGP in cur/max bus speed
[~andy/linux] / include / linux / pci.h
1 /*
2  *      pci.h
3  *
4  *      PCI defines and function prototypes
5  *      Copyright 1994, Drew Eckhardt
6  *      Copyright 1997--1999 Martin Mares <mj@ucw.cz>
7  *
8  *      For more information, please consult the following manuals (look at
9  *      http://www.pcisig.com/ for how to get them):
10  *
11  *      PCI BIOS Specification
12  *      PCI Local Bus Specification
13  *      PCI to PCI Bridge Specification
14  *      PCI System Design Guide
15  */
16
17 #ifndef LINUX_PCI_H
18 #define LINUX_PCI_H
19
20 #include <linux/pci_regs.h>     /* The pci register defines */
21
22 /*
23  * The PCI interface treats multi-function devices as independent
24  * devices.  The slot/function address of each device is encoded
25  * in a single byte as follows:
26  *
27  *      7:3 = slot
28  *      2:0 = function
29  */
30 #define PCI_DEVFN(slot, func)   ((((slot) & 0x1f) << 3) | ((func) & 0x07))
31 #define PCI_SLOT(devfn)         (((devfn) >> 3) & 0x1f)
32 #define PCI_FUNC(devfn)         ((devfn) & 0x07)
33
34 /* Ioctls for /proc/bus/pci/X/Y nodes. */
35 #define PCIIOC_BASE             ('P' << 24 | 'C' << 16 | 'I' << 8)
36 #define PCIIOC_CONTROLLER       (PCIIOC_BASE | 0x00)    /* Get controller for PCI device. */
37 #define PCIIOC_MMAP_IS_IO       (PCIIOC_BASE | 0x01)    /* Set mmap state to I/O space. */
38 #define PCIIOC_MMAP_IS_MEM      (PCIIOC_BASE | 0x02)    /* Set mmap state to MEM space. */
39 #define PCIIOC_WRITE_COMBINE    (PCIIOC_BASE | 0x03)    /* Enable/disable write-combining. */
40
41 #ifdef __KERNEL__
42
43 #include <linux/mod_devicetable.h>
44
45 #include <linux/types.h>
46 #include <linux/init.h>
47 #include <linux/ioport.h>
48 #include <linux/list.h>
49 #include <linux/compiler.h>
50 #include <linux/errno.h>
51 #include <linux/kobject.h>
52 #include <asm/atomic.h>
53 #include <linux/device.h>
54 #include <linux/io.h>
55 #include <linux/irqreturn.h>
56
57 /* Include the ID list */
58 #include <linux/pci_ids.h>
59
60 /* pci_slot represents a physical slot */
61 struct pci_slot {
62         struct pci_bus *bus;            /* The bus this slot is on */
63         struct list_head list;          /* node in list of slots on this bus */
64         struct hotplug_slot *hotplug;   /* Hotplug info (migrate over time) */
65         unsigned char number;           /* PCI_SLOT(pci_dev->devfn) */
66         struct kobject kobj;
67 };
68
69 static inline const char *pci_slot_name(const struct pci_slot *slot)
70 {
71         return kobject_name(&slot->kobj);
72 }
73
74 /* File state for mmap()s on /proc/bus/pci/X/Y */
75 enum pci_mmap_state {
76         pci_mmap_io,
77         pci_mmap_mem
78 };
79
80 /* This defines the direction arg to the DMA mapping routines. */
81 #define PCI_DMA_BIDIRECTIONAL   0
82 #define PCI_DMA_TODEVICE        1
83 #define PCI_DMA_FROMDEVICE      2
84 #define PCI_DMA_NONE            3
85
86 /*
87  *  For PCI devices, the region numbers are assigned this way:
88  */
89 enum {
90         /* #0-5: standard PCI resources */
91         PCI_STD_RESOURCES,
92         PCI_STD_RESOURCE_END = 5,
93
94         /* #6: expansion ROM resource */
95         PCI_ROM_RESOURCE,
96
97         /* device specific resources */
98 #ifdef CONFIG_PCI_IOV
99         PCI_IOV_RESOURCES,
100         PCI_IOV_RESOURCE_END = PCI_IOV_RESOURCES + PCI_SRIOV_NUM_BARS - 1,
101 #endif
102
103         /* resources assigned to buses behind the bridge */
104 #define PCI_BRIDGE_RESOURCE_NUM 4
105
106         PCI_BRIDGE_RESOURCES,
107         PCI_BRIDGE_RESOURCE_END = PCI_BRIDGE_RESOURCES +
108                                   PCI_BRIDGE_RESOURCE_NUM - 1,
109
110         /* total resources associated with a PCI device */
111         PCI_NUM_RESOURCES,
112
113         /* preserve this for compatibility */
114         DEVICE_COUNT_RESOURCE
115 };
116
117 typedef int __bitwise pci_power_t;
118
119 #define PCI_D0          ((pci_power_t __force) 0)
120 #define PCI_D1          ((pci_power_t __force) 1)
121 #define PCI_D2          ((pci_power_t __force) 2)
122 #define PCI_D3hot       ((pci_power_t __force) 3)
123 #define PCI_D3cold      ((pci_power_t __force) 4)
124 #define PCI_UNKNOWN     ((pci_power_t __force) 5)
125 #define PCI_POWER_ERROR ((pci_power_t __force) -1)
126
127 /* Remember to update this when the list above changes! */
128 extern const char *pci_power_names[];
129
130 static inline const char *pci_power_name(pci_power_t state)
131 {
132         return pci_power_names[1 + (int) state];
133 }
134
135 #define PCI_PM_D2_DELAY 200
136 #define PCI_PM_D3_WAIT  10
137 #define PCI_PM_BUS_WAIT 50
138
139 /** The pci_channel state describes connectivity between the CPU and
140  *  the pci device.  If some PCI bus between here and the pci device
141  *  has crashed or locked up, this info is reflected here.
142  */
143 typedef unsigned int __bitwise pci_channel_state_t;
144
145 enum pci_channel_state {
146         /* I/O channel is in normal state */
147         pci_channel_io_normal = (__force pci_channel_state_t) 1,
148
149         /* I/O to channel is blocked */
150         pci_channel_io_frozen = (__force pci_channel_state_t) 2,
151
152         /* PCI card is dead */
153         pci_channel_io_perm_failure = (__force pci_channel_state_t) 3,
154 };
155
156 typedef unsigned int __bitwise pcie_reset_state_t;
157
158 enum pcie_reset_state {
159         /* Reset is NOT asserted (Use to deassert reset) */
160         pcie_deassert_reset = (__force pcie_reset_state_t) 1,
161
162         /* Use #PERST to reset PCI-E device */
163         pcie_warm_reset = (__force pcie_reset_state_t) 2,
164
165         /* Use PCI-E Hot Reset to reset device */
166         pcie_hot_reset = (__force pcie_reset_state_t) 3
167 };
168
169 typedef unsigned short __bitwise pci_dev_flags_t;
170 enum pci_dev_flags {
171         /* INTX_DISABLE in PCI_COMMAND register disables MSI
172          * generation too.
173          */
174         PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG = (__force pci_dev_flags_t) 1,
175         /* Device configuration is irrevocably lost if disabled into D3 */
176         PCI_DEV_FLAGS_NO_D3 = (__force pci_dev_flags_t) 2,
177 };
178
179 enum pci_irq_reroute_variant {
180         INTEL_IRQ_REROUTE_VARIANT = 1,
181         MAX_IRQ_REROUTE_VARIANTS = 3
182 };
183
184 typedef unsigned short __bitwise pci_bus_flags_t;
185 enum pci_bus_flags {
186         PCI_BUS_FLAGS_NO_MSI   = (__force pci_bus_flags_t) 1,
187         PCI_BUS_FLAGS_NO_MMRBC = (__force pci_bus_flags_t) 2,
188 };
189
190 /* Based on the PCI Hotplug Spec, but some values are made up by us */
191 enum pci_bus_speed {
192         PCI_SPEED_33MHz                 = 0x00,
193         PCI_SPEED_66MHz                 = 0x01,
194         PCI_SPEED_66MHz_PCIX            = 0x02,
195         PCI_SPEED_100MHz_PCIX           = 0x03,
196         PCI_SPEED_133MHz_PCIX           = 0x04,
197         PCI_SPEED_66MHz_PCIX_ECC        = 0x05,
198         PCI_SPEED_100MHz_PCIX_ECC       = 0x06,
199         PCI_SPEED_133MHz_PCIX_ECC       = 0x07,
200         PCI_SPEED_66MHz_PCIX_266        = 0x09,
201         PCI_SPEED_100MHz_PCIX_266       = 0x0a,
202         PCI_SPEED_133MHz_PCIX_266       = 0x0b,
203         AGP_UNKNOWN                     = 0x0c,
204         AGP_1X                          = 0x0d,
205         AGP_2X                          = 0x0e,
206         AGP_4X                          = 0x0f,
207         AGP_8X                          = 0x10,
208         PCI_SPEED_66MHz_PCIX_533        = 0x11,
209         PCI_SPEED_100MHz_PCIX_533       = 0x12,
210         PCI_SPEED_133MHz_PCIX_533       = 0x13,
211         PCIE_SPEED_2_5GT                = 0x14,
212         PCIE_SPEED_5_0GT                = 0x15,
213         PCI_SPEED_UNKNOWN               = 0xff,
214 };
215
216 struct pci_cap_saved_state {
217         struct hlist_node next;
218         char cap_nr;
219         u32 data[0];
220 };
221
222 struct pcie_link_state;
223 struct pci_vpd;
224 struct pci_sriov;
225 struct pci_ats;
226
227 /*
228  * The pci_dev structure is used to describe PCI devices.
229  */
230 struct pci_dev {
231         struct list_head bus_list;      /* node in per-bus list */
232         struct pci_bus  *bus;           /* bus this device is on */
233         struct pci_bus  *subordinate;   /* bus this device bridges to */
234
235         void            *sysdata;       /* hook for sys-specific extension */
236         struct proc_dir_entry *procent; /* device entry in /proc/bus/pci */
237         struct pci_slot *slot;          /* Physical slot this device is in */
238
239         unsigned int    devfn;          /* encoded device & function index */
240         unsigned short  vendor;
241         unsigned short  device;
242         unsigned short  subsystem_vendor;
243         unsigned short  subsystem_device;
244         unsigned int    class;          /* 3 bytes: (base,sub,prog-if) */
245         u8              revision;       /* PCI revision, low byte of class word */
246         u8              hdr_type;       /* PCI header type (`multi' flag masked out) */
247         u8              pcie_cap;       /* PCI-E capability offset */
248         u8              pcie_type;      /* PCI-E device/port type */
249         u8              rom_base_reg;   /* which config register controls the ROM */
250         u8              pin;            /* which interrupt pin this device uses */
251
252         struct pci_driver *driver;      /* which driver has allocated this device */
253         u64             dma_mask;       /* Mask of the bits of bus address this
254                                            device implements.  Normally this is
255                                            0xffffffff.  You only need to change
256                                            this if your device has broken DMA
257                                            or supports 64-bit transfers.  */
258
259         struct device_dma_parameters dma_parms;
260
261         pci_power_t     current_state;  /* Current operating state. In ACPI-speak,
262                                            this is D0-D3, D0 being fully functional,
263                                            and D3 being off. */
264         int             pm_cap;         /* PM capability offset in the
265                                            configuration space */
266         unsigned int    pme_support:5;  /* Bitmask of states from which PME#
267                                            can be generated */
268         unsigned int    d1_support:1;   /* Low power state D1 is supported */
269         unsigned int    d2_support:1;   /* Low power state D2 is supported */
270         unsigned int    no_d1d2:1;      /* Only allow D0 and D3 */
271         unsigned int    wakeup_prepared:1;
272         unsigned int    d3_delay;       /* D3->D0 transition time in ms */
273
274 #ifdef CONFIG_PCIEASPM
275         struct pcie_link_state  *link_state;    /* ASPM link state. */
276 #endif
277
278         pci_channel_state_t error_state;        /* current connectivity state */
279         struct  device  dev;            /* Generic device interface */
280
281         int             cfg_size;       /* Size of configuration space */
282
283         /*
284          * Instead of touching interrupt line and base address registers
285          * directly, use the values stored here. They might be different!
286          */
287         unsigned int    irq;
288         struct resource resource[DEVICE_COUNT_RESOURCE]; /* I/O and memory regions + expansion ROMs */
289
290         /* These fields are used by common fixups */
291         unsigned int    transparent:1;  /* Transparent PCI bridge */
292         unsigned int    multifunction:1;/* Part of multi-function device */
293         /* keep track of device state */
294         unsigned int    is_added:1;
295         unsigned int    is_busmaster:1; /* device is busmaster */
296         unsigned int    no_msi:1;       /* device may not use msi */
297         unsigned int    block_ucfg_access:1;    /* userspace config space access is blocked */
298         unsigned int    broken_parity_status:1; /* Device generates false positive parity */
299         unsigned int    irq_reroute_variant:2;  /* device needs IRQ rerouting variant */
300         unsigned int    msi_enabled:1;
301         unsigned int    msix_enabled:1;
302         unsigned int    ari_enabled:1;  /* ARI forwarding */
303         unsigned int    is_managed:1;
304         unsigned int    is_pcie:1;
305         unsigned int    needs_freset:1; /* Dev requires fundamental reset */
306         unsigned int    state_saved:1;
307         unsigned int    is_physfn:1;
308         unsigned int    is_virtfn:1;
309         unsigned int    reset_fn:1;
310         unsigned int    is_hotplug_bridge:1;
311         unsigned int    aer_firmware_first:1;
312         pci_dev_flags_t dev_flags;
313         atomic_t        enable_cnt;     /* pci_enable_device has been called */
314
315         u32             saved_config_space[16]; /* config space saved at suspend time */
316         struct hlist_head saved_cap_space;
317         struct bin_attribute *rom_attr; /* attribute descriptor for sysfs ROM entry */
318         int rom_attr_enabled;           /* has display of the rom attribute been enabled? */
319         struct bin_attribute *res_attr[DEVICE_COUNT_RESOURCE]; /* sysfs file for resources */
320         struct bin_attribute *res_attr_wc[DEVICE_COUNT_RESOURCE]; /* sysfs file for WC mapping of resources */
321 #ifdef CONFIG_PCI_MSI
322         struct list_head msi_list;
323 #endif
324         struct pci_vpd *vpd;
325 #ifdef CONFIG_PCI_IOV
326         union {
327                 struct pci_sriov *sriov;        /* SR-IOV capability related */
328                 struct pci_dev *physfn; /* the PF this VF is associated with */
329         };
330         struct pci_ats  *ats;   /* Address Translation Service */
331 #endif
332 };
333
334 extern struct pci_dev *alloc_pci_dev(void);
335
336 #define pci_dev_b(n) list_entry(n, struct pci_dev, bus_list)
337 #define to_pci_dev(n) container_of(n, struct pci_dev, dev)
338 #define for_each_pci_dev(d) while ((d = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, d)) != NULL)
339
340 static inline int pci_channel_offline(struct pci_dev *pdev)
341 {
342         return (pdev->error_state != pci_channel_io_normal);
343 }
344
345 static inline struct pci_cap_saved_state *pci_find_saved_cap(
346         struct pci_dev *pci_dev, char cap)
347 {
348         struct pci_cap_saved_state *tmp;
349         struct hlist_node *pos;
350
351         hlist_for_each_entry(tmp, pos, &pci_dev->saved_cap_space, next) {
352                 if (tmp->cap_nr == cap)
353                         return tmp;
354         }
355         return NULL;
356 }
357
358 static inline void pci_add_saved_cap(struct pci_dev *pci_dev,
359         struct pci_cap_saved_state *new_cap)
360 {
361         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
362 }
363
364 #ifndef PCI_BUS_NUM_RESOURCES
365 #define PCI_BUS_NUM_RESOURCES   16
366 #endif
367
368 #define PCI_REGION_FLAG_MASK    0x0fU   /* These bits of resource flags tell us the PCI region flags */
369
370 struct pci_bus {
371         struct list_head node;          /* node in list of buses */
372         struct pci_bus  *parent;        /* parent bus this bridge is on */
373         struct list_head children;      /* list of child buses */
374         struct list_head devices;       /* list of devices on this bus */
375         struct pci_dev  *self;          /* bridge device as seen by parent */
376         struct list_head slots;         /* list of slots on this bus */
377         struct resource *resource[PCI_BUS_NUM_RESOURCES];
378                                         /* address space routed to this bus */
379
380         struct pci_ops  *ops;           /* configuration access functions */
381         void            *sysdata;       /* hook for sys-specific extension */
382         struct proc_dir_entry *procdir; /* directory entry in /proc/bus/pci */
383
384         unsigned char   number;         /* bus number */
385         unsigned char   primary;        /* number of primary bridge */
386         unsigned char   secondary;      /* number of secondary bridge */
387         unsigned char   subordinate;    /* max number of subordinate buses */
388         unsigned char   max_bus_speed;  /* enum pci_bus_speed */
389         unsigned char   cur_bus_speed;  /* enum pci_bus_speed */
390
391         char            name[48];
392
393         unsigned short  bridge_ctl;     /* manage NO_ISA/FBB/et al behaviors */
394         pci_bus_flags_t bus_flags;      /* Inherited by child busses */
395         struct device           *bridge;
396         struct device           dev;
397         struct bin_attribute    *legacy_io; /* legacy I/O for this bus */
398         struct bin_attribute    *legacy_mem; /* legacy mem */
399         unsigned int            is_added:1;
400 };
401
402 #define pci_bus_b(n)    list_entry(n, struct pci_bus, node)
403 #define to_pci_bus(n)   container_of(n, struct pci_bus, dev)
404
405 /*
406  * Returns true if the pci bus is root (behind host-pci bridge),
407  * false otherwise
408  */
409 static inline bool pci_is_root_bus(struct pci_bus *pbus)
410 {
411         return !(pbus->parent);
412 }
413
414 #ifdef CONFIG_PCI_MSI
415 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev)
416 {
417         return pci_dev->msi_enabled || pci_dev->msix_enabled;
418 }
419 #else
420 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev) { return false; }
421 #endif
422
423 /*
424  * Error values that may be returned by PCI functions.
425  */
426 #define PCIBIOS_SUCCESSFUL              0x00
427 #define PCIBIOS_FUNC_NOT_SUPPORTED      0x81
428 #define PCIBIOS_BAD_VENDOR_ID           0x83
429 #define PCIBIOS_DEVICE_NOT_FOUND        0x86
430 #define PCIBIOS_BAD_REGISTER_NUMBER     0x87
431 #define PCIBIOS_SET_FAILED              0x88
432 #define PCIBIOS_BUFFER_TOO_SMALL        0x89
433
434 /* Low-level architecture-dependent routines */
435
436 struct pci_ops {
437         int (*read)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 *val);
438         int (*write)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 val);
439 };
440
441 /*
442  * ACPI needs to be able to access PCI config space before we've done a
443  * PCI bus scan and created pci_bus structures.
444  */
445 extern int raw_pci_read(unsigned int domain, unsigned int bus,
446                         unsigned int devfn, int reg, int len, u32 *val);
447 extern int raw_pci_write(unsigned int domain, unsigned int bus,
448                         unsigned int devfn, int reg, int len, u32 val);
449
450 struct pci_bus_region {
451         resource_size_t start;
452         resource_size_t end;
453 };
454
455 struct pci_dynids {
456         spinlock_t lock;            /* protects list, index */
457         struct list_head list;      /* for IDs added at runtime */
458 };
459
460 /* ---------------------------------------------------------------- */
461 /** PCI Error Recovery System (PCI-ERS).  If a PCI device driver provides
462  *  a set of callbacks in struct pci_error_handlers, then that device driver
463  *  will be notified of PCI bus errors, and will be driven to recovery
464  *  when an error occurs.
465  */
466
467 typedef unsigned int __bitwise pci_ers_result_t;
468
469 enum pci_ers_result {
470         /* no result/none/not supported in device driver */
471         PCI_ERS_RESULT_NONE = (__force pci_ers_result_t) 1,
472
473         /* Device driver can recover without slot reset */
474         PCI_ERS_RESULT_CAN_RECOVER = (__force pci_ers_result_t) 2,
475
476         /* Device driver wants slot to be reset. */
477         PCI_ERS_RESULT_NEED_RESET = (__force pci_ers_result_t) 3,
478
479         /* Device has completely failed, is unrecoverable */
480         PCI_ERS_RESULT_DISCONNECT = (__force pci_ers_result_t) 4,
481
482         /* Device driver is fully recovered and operational */
483         PCI_ERS_RESULT_RECOVERED = (__force pci_ers_result_t) 5,
484 };
485
486 /* PCI bus error event callbacks */
487 struct pci_error_handlers {
488         /* PCI bus error detected on this device */
489         pci_ers_result_t (*error_detected)(struct pci_dev *dev,
490                                            enum pci_channel_state error);
491
492         /* MMIO has been re-enabled, but not DMA */
493         pci_ers_result_t (*mmio_enabled)(struct pci_dev *dev);
494
495         /* PCI Express link has been reset */
496         pci_ers_result_t (*link_reset)(struct pci_dev *dev);
497
498         /* PCI slot has been reset */
499         pci_ers_result_t (*slot_reset)(struct pci_dev *dev);
500
501         /* Device driver may resume normal operations */
502         void (*resume)(struct pci_dev *dev);
503 };
504
505 /* ---------------------------------------------------------------- */
506
507 struct module;
508 struct pci_driver {
509         struct list_head node;
510         char *name;
511         const struct pci_device_id *id_table;   /* must be non-NULL for probe to be called */
512         int  (*probe)  (struct pci_dev *dev, const struct pci_device_id *id);   /* New device inserted */
513         void (*remove) (struct pci_dev *dev);   /* Device removed (NULL if not a hot-plug capable driver) */
514         int  (*suspend) (struct pci_dev *dev, pm_message_t state);      /* Device suspended */
515         int  (*suspend_late) (struct pci_dev *dev, pm_message_t state);
516         int  (*resume_early) (struct pci_dev *dev);
517         int  (*resume) (struct pci_dev *dev);                   /* Device woken up */
518         void (*shutdown) (struct pci_dev *dev);
519         struct pci_error_handlers *err_handler;
520         struct device_driver    driver;
521         struct pci_dynids dynids;
522 };
523
524 #define to_pci_driver(drv) container_of(drv, struct pci_driver, driver)
525
526 /**
527  * DEFINE_PCI_DEVICE_TABLE - macro used to describe a pci device table
528  * @_table: device table name
529  *
530  * This macro is used to create a struct pci_device_id array (a device table)
531  * in a generic manner.
532  */
533 #define DEFINE_PCI_DEVICE_TABLE(_table) \
534         const struct pci_device_id _table[] __devinitconst
535
536 /**
537  * PCI_DEVICE - macro used to describe a specific pci device
538  * @vend: the 16 bit PCI Vendor ID
539  * @dev: the 16 bit PCI Device ID
540  *
541  * This macro is used to create a struct pci_device_id that matches a
542  * specific device.  The subvendor and subdevice fields will be set to
543  * PCI_ANY_ID.
544  */
545 #define PCI_DEVICE(vend,dev) \
546         .vendor = (vend), .device = (dev), \
547         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
548
549 /**
550  * PCI_DEVICE_CLASS - macro used to describe a specific pci device class
551  * @dev_class: the class, subclass, prog-if triple for this device
552  * @dev_class_mask: the class mask for this device
553  *
554  * This macro is used to create a struct pci_device_id that matches a
555  * specific PCI class.  The vendor, device, subvendor, and subdevice
556  * fields will be set to PCI_ANY_ID.
557  */
558 #define PCI_DEVICE_CLASS(dev_class,dev_class_mask) \
559         .class = (dev_class), .class_mask = (dev_class_mask), \
560         .vendor = PCI_ANY_ID, .device = PCI_ANY_ID, \
561         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
562
563 /**
564  * PCI_VDEVICE - macro used to describe a specific pci device in short form
565  * @vendor: the vendor name
566  * @device: the 16 bit PCI Device ID
567  *
568  * This macro is used to create a struct pci_device_id that matches a
569  * specific PCI device.  The subvendor, and subdevice fields will be set
570  * to PCI_ANY_ID. The macro allows the next field to follow as the device
571  * private data.
572  */
573
574 #define PCI_VDEVICE(vendor, device)             \
575         PCI_VENDOR_ID_##vendor, (device),       \
576         PCI_ANY_ID, PCI_ANY_ID, 0, 0
577
578 /* these external functions are only available when PCI support is enabled */
579 #ifdef CONFIG_PCI
580
581 extern struct bus_type pci_bus_type;
582
583 /* Do NOT directly access these two variables, unless you are arch specific pci
584  * code, or pci core code. */
585 extern struct list_head pci_root_buses; /* list of all known PCI buses */
586 /* Some device drivers need know if pci is initiated */
587 extern int no_pci_devices(void);
588
589 void pcibios_fixup_bus(struct pci_bus *);
590 int __must_check pcibios_enable_device(struct pci_dev *, int mask);
591 char *pcibios_setup(char *str);
592
593 /* Used only when drivers/pci/setup.c is used */
594 void pcibios_align_resource(void *, struct resource *, resource_size_t,
595                                 resource_size_t);
596 void pcibios_update_irq(struct pci_dev *, int irq);
597
598 /* Weak but can be overriden by arch */
599 void pci_fixup_cardbus(struct pci_bus *);
600
601 /* Generic PCI functions used internally */
602
603 extern struct pci_bus *pci_find_bus(int domain, int busnr);
604 void pci_bus_add_devices(const struct pci_bus *bus);
605 struct pci_bus *pci_scan_bus_parented(struct device *parent, int bus,
606                                       struct pci_ops *ops, void *sysdata);
607 static inline struct pci_bus * __devinit pci_scan_bus(int bus, struct pci_ops *ops,
608                                            void *sysdata)
609 {
610         struct pci_bus *root_bus;
611         root_bus = pci_scan_bus_parented(NULL, bus, ops, sysdata);
612         if (root_bus)
613                 pci_bus_add_devices(root_bus);
614         return root_bus;
615 }
616 struct pci_bus *pci_create_bus(struct device *parent, int bus,
617                                struct pci_ops *ops, void *sysdata);
618 struct pci_bus *pci_add_new_bus(struct pci_bus *parent, struct pci_dev *dev,
619                                 int busnr);
620 void pcie_update_link_speed(struct pci_bus *bus, u16 link_status);
621 struct pci_slot *pci_create_slot(struct pci_bus *parent, int slot_nr,
622                                  const char *name,
623                                  struct hotplug_slot *hotplug);
624 void pci_destroy_slot(struct pci_slot *slot);
625 void pci_renumber_slot(struct pci_slot *slot, int slot_nr);
626 int pci_scan_slot(struct pci_bus *bus, int devfn);
627 struct pci_dev *pci_scan_single_device(struct pci_bus *bus, int devfn);
628 void pci_device_add(struct pci_dev *dev, struct pci_bus *bus);
629 unsigned int pci_scan_child_bus(struct pci_bus *bus);
630 int __must_check pci_bus_add_device(struct pci_dev *dev);
631 void pci_read_bridge_bases(struct pci_bus *child);
632 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
633                                           struct resource *res);
634 u8 pci_swizzle_interrupt_pin(struct pci_dev *dev, u8 pin);
635 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge);
636 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp);
637 extern struct pci_dev *pci_dev_get(struct pci_dev *dev);
638 extern void pci_dev_put(struct pci_dev *dev);
639 extern void pci_remove_bus(struct pci_bus *b);
640 extern void pci_remove_bus_device(struct pci_dev *dev);
641 extern void pci_stop_bus_device(struct pci_dev *dev);
642 void pci_setup_cardbus(struct pci_bus *bus);
643 extern void pci_sort_breadthfirst(void);
644
645 /* Generic PCI functions exported to card drivers */
646
647 #ifdef CONFIG_PCI_LEGACY
648 struct pci_dev __deprecated *pci_find_device(unsigned int vendor,
649                                              unsigned int device,
650                                              struct pci_dev *from);
651 #endif /* CONFIG_PCI_LEGACY */
652
653 enum pci_lost_interrupt_reason {
654         PCI_LOST_IRQ_NO_INFORMATION = 0,
655         PCI_LOST_IRQ_DISABLE_MSI,
656         PCI_LOST_IRQ_DISABLE_MSIX,
657         PCI_LOST_IRQ_DISABLE_ACPI,
658 };
659 enum pci_lost_interrupt_reason pci_lost_interrupt(struct pci_dev *dev);
660 int pci_find_capability(struct pci_dev *dev, int cap);
661 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap);
662 int pci_find_ext_capability(struct pci_dev *dev, int cap);
663 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap);
664 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap);
665 struct pci_bus *pci_find_next_bus(const struct pci_bus *from);
666
667 struct pci_dev *pci_get_device(unsigned int vendor, unsigned int device,
668                                 struct pci_dev *from);
669 struct pci_dev *pci_get_subsys(unsigned int vendor, unsigned int device,
670                                 unsigned int ss_vendor, unsigned int ss_device,
671                                 struct pci_dev *from);
672 struct pci_dev *pci_get_slot(struct pci_bus *bus, unsigned int devfn);
673 struct pci_dev *pci_get_domain_bus_and_slot(int domain, unsigned int bus,
674                                             unsigned int devfn);
675 static inline struct pci_dev *pci_get_bus_and_slot(unsigned int bus,
676                                                    unsigned int devfn)
677 {
678         return pci_get_domain_bus_and_slot(0, bus, devfn);
679 }
680 struct pci_dev *pci_get_class(unsigned int class, struct pci_dev *from);
681 int pci_dev_present(const struct pci_device_id *ids);
682
683 int pci_bus_read_config_byte(struct pci_bus *bus, unsigned int devfn,
684                              int where, u8 *val);
685 int pci_bus_read_config_word(struct pci_bus *bus, unsigned int devfn,
686                              int where, u16 *val);
687 int pci_bus_read_config_dword(struct pci_bus *bus, unsigned int devfn,
688                               int where, u32 *val);
689 int pci_bus_write_config_byte(struct pci_bus *bus, unsigned int devfn,
690                               int where, u8 val);
691 int pci_bus_write_config_word(struct pci_bus *bus, unsigned int devfn,
692                               int where, u16 val);
693 int pci_bus_write_config_dword(struct pci_bus *bus, unsigned int devfn,
694                                int where, u32 val);
695 struct pci_ops *pci_bus_set_ops(struct pci_bus *bus, struct pci_ops *ops);
696
697 static inline int pci_read_config_byte(struct pci_dev *dev, int where, u8 *val)
698 {
699         return pci_bus_read_config_byte(dev->bus, dev->devfn, where, val);
700 }
701 static inline int pci_read_config_word(struct pci_dev *dev, int where, u16 *val)
702 {
703         return pci_bus_read_config_word(dev->bus, dev->devfn, where, val);
704 }
705 static inline int pci_read_config_dword(struct pci_dev *dev, int where,
706                                         u32 *val)
707 {
708         return pci_bus_read_config_dword(dev->bus, dev->devfn, where, val);
709 }
710 static inline int pci_write_config_byte(struct pci_dev *dev, int where, u8 val)
711 {
712         return pci_bus_write_config_byte(dev->bus, dev->devfn, where, val);
713 }
714 static inline int pci_write_config_word(struct pci_dev *dev, int where, u16 val)
715 {
716         return pci_bus_write_config_word(dev->bus, dev->devfn, where, val);
717 }
718 static inline int pci_write_config_dword(struct pci_dev *dev, int where,
719                                          u32 val)
720 {
721         return pci_bus_write_config_dword(dev->bus, dev->devfn, where, val);
722 }
723
724 int __must_check pci_enable_device(struct pci_dev *dev);
725 int __must_check pci_enable_device_io(struct pci_dev *dev);
726 int __must_check pci_enable_device_mem(struct pci_dev *dev);
727 int __must_check pci_reenable_device(struct pci_dev *);
728 int __must_check pcim_enable_device(struct pci_dev *pdev);
729 void pcim_pin_device(struct pci_dev *pdev);
730
731 static inline int pci_is_enabled(struct pci_dev *pdev)
732 {
733         return (atomic_read(&pdev->enable_cnt) > 0);
734 }
735
736 static inline int pci_is_managed(struct pci_dev *pdev)
737 {
738         return pdev->is_managed;
739 }
740
741 void pci_disable_device(struct pci_dev *dev);
742 void pci_set_master(struct pci_dev *dev);
743 void pci_clear_master(struct pci_dev *dev);
744 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state);
745 int pci_set_cacheline_size(struct pci_dev *dev);
746 #define HAVE_PCI_SET_MWI
747 int __must_check pci_set_mwi(struct pci_dev *dev);
748 int pci_try_set_mwi(struct pci_dev *dev);
749 void pci_clear_mwi(struct pci_dev *dev);
750 void pci_intx(struct pci_dev *dev, int enable);
751 void pci_msi_off(struct pci_dev *dev);
752 int pci_set_dma_mask(struct pci_dev *dev, u64 mask);
753 int pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask);
754 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size);
755 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask);
756 int pcix_get_max_mmrbc(struct pci_dev *dev);
757 int pcix_get_mmrbc(struct pci_dev *dev);
758 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc);
759 int pcie_get_readrq(struct pci_dev *dev);
760 int pcie_set_readrq(struct pci_dev *dev, int rq);
761 int __pci_reset_function(struct pci_dev *dev);
762 int pci_reset_function(struct pci_dev *dev);
763 void pci_update_resource(struct pci_dev *dev, int resno);
764 int __must_check pci_assign_resource(struct pci_dev *dev, int i);
765 int pci_select_bars(struct pci_dev *dev, unsigned long flags);
766
767 /* ROM control related routines */
768 int pci_enable_rom(struct pci_dev *pdev);
769 void pci_disable_rom(struct pci_dev *pdev);
770 void __iomem __must_check *pci_map_rom(struct pci_dev *pdev, size_t *size);
771 void pci_unmap_rom(struct pci_dev *pdev, void __iomem *rom);
772 size_t pci_get_rom_size(struct pci_dev *pdev, void __iomem *rom, size_t size);
773
774 /* Power management related routines */
775 int pci_save_state(struct pci_dev *dev);
776 int pci_restore_state(struct pci_dev *dev);
777 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state);
778 int pci_set_power_state(struct pci_dev *dev, pci_power_t state);
779 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state);
780 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state);
781 void pci_pme_active(struct pci_dev *dev, bool enable);
782 int pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable);
783 int pci_wake_from_d3(struct pci_dev *dev, bool enable);
784 pci_power_t pci_target_state(struct pci_dev *dev);
785 int pci_prepare_to_sleep(struct pci_dev *dev);
786 int pci_back_from_sleep(struct pci_dev *dev);
787
788 /* For use by arch with custom probe code */
789 void set_pcie_port_type(struct pci_dev *pdev);
790 void set_pcie_hotplug_bridge(struct pci_dev *pdev);
791
792 /* Functions for PCI Hotplug drivers to use */
793 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap);
794 #ifdef CONFIG_HOTPLUG
795 unsigned int pci_rescan_bus(struct pci_bus *bus);
796 #endif
797
798 /* Vital product data routines */
799 ssize_t pci_read_vpd(struct pci_dev *dev, loff_t pos, size_t count, void *buf);
800 ssize_t pci_write_vpd(struct pci_dev *dev, loff_t pos, size_t count, const void *buf);
801 int pci_vpd_truncate(struct pci_dev *dev, size_t size);
802
803 /* Helper functions for low-level code (drivers/pci/setup-[bus,res].c) */
804 void pci_bus_assign_resources(const struct pci_bus *bus);
805 void pci_bus_size_bridges(struct pci_bus *bus);
806 int pci_claim_resource(struct pci_dev *, int);
807 void pci_assign_unassigned_resources(void);
808 void pdev_enable_device(struct pci_dev *);
809 void pdev_sort_resources(struct pci_dev *, struct resource_list *);
810 int pci_enable_resources(struct pci_dev *, int mask);
811 void pci_fixup_irqs(u8 (*)(struct pci_dev *, u8 *),
812                     int (*)(struct pci_dev *, u8, u8));
813 #define HAVE_PCI_REQ_REGIONS    2
814 int __must_check pci_request_regions(struct pci_dev *, const char *);
815 int __must_check pci_request_regions_exclusive(struct pci_dev *, const char *);
816 void pci_release_regions(struct pci_dev *);
817 int __must_check pci_request_region(struct pci_dev *, int, const char *);
818 int __must_check pci_request_region_exclusive(struct pci_dev *, int, const char *);
819 void pci_release_region(struct pci_dev *, int);
820 int pci_request_selected_regions(struct pci_dev *, int, const char *);
821 int pci_request_selected_regions_exclusive(struct pci_dev *, int, const char *);
822 void pci_release_selected_regions(struct pci_dev *, int);
823
824 /* drivers/pci/bus.c */
825 int __must_check pci_bus_alloc_resource(struct pci_bus *bus,
826                         struct resource *res, resource_size_t size,
827                         resource_size_t align, resource_size_t min,
828                         unsigned int type_mask,
829                         void (*alignf)(void *, struct resource *,
830                                 resource_size_t, resource_size_t),
831                         void *alignf_data);
832 void pci_enable_bridges(struct pci_bus *bus);
833
834 /* Proper probing supporting hot-pluggable devices */
835 int __must_check __pci_register_driver(struct pci_driver *, struct module *,
836                                        const char *mod_name);
837
838 /*
839  * pci_register_driver must be a macro so that KBUILD_MODNAME can be expanded
840  */
841 #define pci_register_driver(driver)             \
842         __pci_register_driver(driver, THIS_MODULE, KBUILD_MODNAME)
843
844 void pci_unregister_driver(struct pci_driver *dev);
845 void pci_remove_behind_bridge(struct pci_dev *dev);
846 struct pci_driver *pci_dev_driver(const struct pci_dev *dev);
847 int pci_add_dynid(struct pci_driver *drv,
848                   unsigned int vendor, unsigned int device,
849                   unsigned int subvendor, unsigned int subdevice,
850                   unsigned int class, unsigned int class_mask,
851                   unsigned long driver_data);
852 const struct pci_device_id *pci_match_id(const struct pci_device_id *ids,
853                                          struct pci_dev *dev);
854 int pci_scan_bridge(struct pci_bus *bus, struct pci_dev *dev, int max,
855                     int pass);
856
857 void pci_walk_bus(struct pci_bus *top, int (*cb)(struct pci_dev *, void *),
858                   void *userdata);
859 int pci_cfg_space_size_ext(struct pci_dev *dev);
860 int pci_cfg_space_size(struct pci_dev *dev);
861 unsigned char pci_bus_max_busnr(struct pci_bus *bus);
862
863 int pci_set_vga_state(struct pci_dev *pdev, bool decode,
864                       unsigned int command_bits, bool change_bridge);
865 /* kmem_cache style wrapper around pci_alloc_consistent() */
866
867 #include <linux/dmapool.h>
868
869 #define pci_pool dma_pool
870 #define pci_pool_create(name, pdev, size, align, allocation) \
871                 dma_pool_create(name, &pdev->dev, size, align, allocation)
872 #define pci_pool_destroy(pool) dma_pool_destroy(pool)
873 #define pci_pool_alloc(pool, flags, handle) dma_pool_alloc(pool, flags, handle)
874 #define pci_pool_free(pool, vaddr, addr) dma_pool_free(pool, vaddr, addr)
875
876 enum pci_dma_burst_strategy {
877         PCI_DMA_BURST_INFINITY, /* make bursts as large as possible,
878                                    strategy_parameter is N/A */
879         PCI_DMA_BURST_BOUNDARY, /* disconnect at every strategy_parameter
880                                    byte boundaries */
881         PCI_DMA_BURST_MULTIPLE, /* disconnect at some multiple of
882                                    strategy_parameter byte boundaries */
883 };
884
885 struct msix_entry {
886         u32     vector; /* kernel uses to write allocated vector */
887         u16     entry;  /* driver uses to specify entry, OS writes */
888 };
889
890
891 #ifndef CONFIG_PCI_MSI
892 static inline int pci_enable_msi_block(struct pci_dev *dev, unsigned int nvec)
893 {
894         return -1;
895 }
896
897 static inline void pci_msi_shutdown(struct pci_dev *dev)
898 { }
899 static inline void pci_disable_msi(struct pci_dev *dev)
900 { }
901
902 static inline int pci_msix_table_size(struct pci_dev *dev)
903 {
904         return 0;
905 }
906 static inline int pci_enable_msix(struct pci_dev *dev,
907                                   struct msix_entry *entries, int nvec)
908 {
909         return -1;
910 }
911
912 static inline void pci_msix_shutdown(struct pci_dev *dev)
913 { }
914 static inline void pci_disable_msix(struct pci_dev *dev)
915 { }
916
917 static inline void msi_remove_pci_irq_vectors(struct pci_dev *dev)
918 { }
919
920 static inline void pci_restore_msi_state(struct pci_dev *dev)
921 { }
922 static inline int pci_msi_enabled(void)
923 {
924         return 0;
925 }
926 #else
927 extern int pci_enable_msi_block(struct pci_dev *dev, unsigned int nvec);
928 extern void pci_msi_shutdown(struct pci_dev *dev);
929 extern void pci_disable_msi(struct pci_dev *dev);
930 extern int pci_msix_table_size(struct pci_dev *dev);
931 extern int pci_enable_msix(struct pci_dev *dev,
932         struct msix_entry *entries, int nvec);
933 extern void pci_msix_shutdown(struct pci_dev *dev);
934 extern void pci_disable_msix(struct pci_dev *dev);
935 extern void msi_remove_pci_irq_vectors(struct pci_dev *dev);
936 extern void pci_restore_msi_state(struct pci_dev *dev);
937 extern int pci_msi_enabled(void);
938 #endif
939
940 #ifndef CONFIG_PCIEASPM
941 static inline int pcie_aspm_enabled(void)
942 {
943         return 0;
944 }
945 #else
946 extern int pcie_aspm_enabled(void);
947 #endif
948
949 #ifndef CONFIG_PCIE_ECRC
950 static inline void pcie_set_ecrc_checking(struct pci_dev *dev)
951 {
952         return;
953 }
954 static inline void pcie_ecrc_get_policy(char *str) {};
955 #else
956 extern void pcie_set_ecrc_checking(struct pci_dev *dev);
957 extern void pcie_ecrc_get_policy(char *str);
958 #endif
959
960 #define pci_enable_msi(pdev)    pci_enable_msi_block(pdev, 1)
961
962 #ifdef CONFIG_HT_IRQ
963 /* The functions a driver should call */
964 int  ht_create_irq(struct pci_dev *dev, int idx);
965 void ht_destroy_irq(unsigned int irq);
966 #endif /* CONFIG_HT_IRQ */
967
968 extern void pci_block_user_cfg_access(struct pci_dev *dev);
969 extern void pci_unblock_user_cfg_access(struct pci_dev *dev);
970
971 /*
972  * PCI domain support.  Sometimes called PCI segment (eg by ACPI),
973  * a PCI domain is defined to be a set of PCI busses which share
974  * configuration space.
975  */
976 #ifdef CONFIG_PCI_DOMAINS
977 extern int pci_domains_supported;
978 #else
979 enum { pci_domains_supported = 0 };
980 static inline int pci_domain_nr(struct pci_bus *bus)
981 {
982         return 0;
983 }
984
985 static inline int pci_proc_domain(struct pci_bus *bus)
986 {
987         return 0;
988 }
989 #endif /* CONFIG_PCI_DOMAINS */
990
991 #else /* CONFIG_PCI is not enabled */
992
993 /*
994  *  If the system does not have PCI, clearly these return errors.  Define
995  *  these as simple inline functions to avoid hair in drivers.
996  */
997
998 #define _PCI_NOP(o, s, t) \
999         static inline int pci_##o##_config_##s(struct pci_dev *dev, \
1000                                                 int where, t val) \
1001                 { return PCIBIOS_FUNC_NOT_SUPPORTED; }
1002
1003 #define _PCI_NOP_ALL(o, x)      _PCI_NOP(o, byte, u8 x) \
1004                                 _PCI_NOP(o, word, u16 x) \
1005                                 _PCI_NOP(o, dword, u32 x)
1006 _PCI_NOP_ALL(read, *)
1007 _PCI_NOP_ALL(write,)
1008
1009 static inline struct pci_dev *pci_find_device(unsigned int vendor,
1010                                               unsigned int device,
1011                                               struct pci_dev *from)
1012 {
1013         return NULL;
1014 }
1015
1016 static inline struct pci_dev *pci_get_device(unsigned int vendor,
1017                                              unsigned int device,
1018                                              struct pci_dev *from)
1019 {
1020         return NULL;
1021 }
1022
1023 static inline struct pci_dev *pci_get_subsys(unsigned int vendor,
1024                                              unsigned int device,
1025                                              unsigned int ss_vendor,
1026                                              unsigned int ss_device,
1027                                              struct pci_dev *from)
1028 {
1029         return NULL;
1030 }
1031
1032 static inline struct pci_dev *pci_get_class(unsigned int class,
1033                                             struct pci_dev *from)
1034 {
1035         return NULL;
1036 }
1037
1038 #define pci_dev_present(ids)    (0)
1039 #define no_pci_devices()        (1)
1040 #define pci_dev_put(dev)        do { } while (0)
1041
1042 static inline void pci_set_master(struct pci_dev *dev)
1043 { }
1044
1045 static inline int pci_enable_device(struct pci_dev *dev)
1046 {
1047         return -EIO;
1048 }
1049
1050 static inline void pci_disable_device(struct pci_dev *dev)
1051 { }
1052
1053 static inline int pci_set_dma_mask(struct pci_dev *dev, u64 mask)
1054 {
1055         return -EIO;
1056 }
1057
1058 static inline int pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask)
1059 {
1060         return -EIO;
1061 }
1062
1063 static inline int pci_set_dma_max_seg_size(struct pci_dev *dev,
1064                                         unsigned int size)
1065 {
1066         return -EIO;
1067 }
1068
1069 static inline int pci_set_dma_seg_boundary(struct pci_dev *dev,
1070                                         unsigned long mask)
1071 {
1072         return -EIO;
1073 }
1074
1075 static inline int pci_assign_resource(struct pci_dev *dev, int i)
1076 {
1077         return -EBUSY;
1078 }
1079
1080 static inline int __pci_register_driver(struct pci_driver *drv,
1081                                         struct module *owner)
1082 {
1083         return 0;
1084 }
1085
1086 static inline int pci_register_driver(struct pci_driver *drv)
1087 {
1088         return 0;
1089 }
1090
1091 static inline void pci_unregister_driver(struct pci_driver *drv)
1092 { }
1093
1094 static inline int pci_find_capability(struct pci_dev *dev, int cap)
1095 {
1096         return 0;
1097 }
1098
1099 static inline int pci_find_next_capability(struct pci_dev *dev, u8 post,
1100                                            int cap)
1101 {
1102         return 0;
1103 }
1104
1105 static inline int pci_find_ext_capability(struct pci_dev *dev, int cap)
1106 {
1107         return 0;
1108 }
1109
1110 /* Power management related routines */
1111 static inline int pci_save_state(struct pci_dev *dev)
1112 {
1113         return 0;
1114 }
1115
1116 static inline int pci_restore_state(struct pci_dev *dev)
1117 {
1118         return 0;
1119 }
1120
1121 static inline int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1122 {
1123         return 0;
1124 }
1125
1126 static inline pci_power_t pci_choose_state(struct pci_dev *dev,
1127                                            pm_message_t state)
1128 {
1129         return PCI_D0;
1130 }
1131
1132 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1133                                   int enable)
1134 {
1135         return 0;
1136 }
1137
1138 static inline int pci_request_regions(struct pci_dev *dev, const char *res_name)
1139 {
1140         return -EIO;
1141 }
1142
1143 static inline void pci_release_regions(struct pci_dev *dev)
1144 { }
1145
1146 #define pci_dma_burst_advice(pdev, strat, strategy_parameter) do { } while (0)
1147
1148 static inline void pci_block_user_cfg_access(struct pci_dev *dev)
1149 { }
1150
1151 static inline void pci_unblock_user_cfg_access(struct pci_dev *dev)
1152 { }
1153
1154 static inline struct pci_bus *pci_find_next_bus(const struct pci_bus *from)
1155 { return NULL; }
1156
1157 static inline struct pci_dev *pci_get_slot(struct pci_bus *bus,
1158                                                 unsigned int devfn)
1159 { return NULL; }
1160
1161 static inline struct pci_dev *pci_get_bus_and_slot(unsigned int bus,
1162                                                 unsigned int devfn)
1163 { return NULL; }
1164
1165 #endif /* CONFIG_PCI */
1166
1167 /* Include architecture-dependent settings and functions */
1168
1169 #include <asm/pci.h>
1170
1171 #ifndef PCIBIOS_MAX_MEM_32
1172 #define PCIBIOS_MAX_MEM_32 (-1)
1173 #endif
1174
1175 /* these helpers provide future and backwards compatibility
1176  * for accessing popular PCI BAR info */
1177 #define pci_resource_start(dev, bar)    ((dev)->resource[(bar)].start)
1178 #define pci_resource_end(dev, bar)      ((dev)->resource[(bar)].end)
1179 #define pci_resource_flags(dev, bar)    ((dev)->resource[(bar)].flags)
1180 #define pci_resource_len(dev,bar) \
1181         ((pci_resource_start((dev), (bar)) == 0 &&      \
1182           pci_resource_end((dev), (bar)) ==             \
1183           pci_resource_start((dev), (bar))) ? 0 :       \
1184                                                         \
1185          (pci_resource_end((dev), (bar)) -              \
1186           pci_resource_start((dev), (bar)) + 1))
1187
1188 /* Similar to the helpers above, these manipulate per-pci_dev
1189  * driver-specific data.  They are really just a wrapper around
1190  * the generic device structure functions of these calls.
1191  */
1192 static inline void *pci_get_drvdata(struct pci_dev *pdev)
1193 {
1194         return dev_get_drvdata(&pdev->dev);
1195 }
1196
1197 static inline void pci_set_drvdata(struct pci_dev *pdev, void *data)
1198 {
1199         dev_set_drvdata(&pdev->dev, data);
1200 }
1201
1202 /* If you want to know what to call your pci_dev, ask this function.
1203  * Again, it's a wrapper around the generic device.
1204  */
1205 static inline const char *pci_name(const struct pci_dev *pdev)
1206 {
1207         return dev_name(&pdev->dev);
1208 }
1209
1210
1211 /* Some archs don't want to expose struct resource to userland as-is
1212  * in sysfs and /proc
1213  */
1214 #ifndef HAVE_ARCH_PCI_RESOURCE_TO_USER
1215 static inline void pci_resource_to_user(const struct pci_dev *dev, int bar,
1216                 const struct resource *rsrc, resource_size_t *start,
1217                 resource_size_t *end)
1218 {
1219         *start = rsrc->start;
1220         *end = rsrc->end;
1221 }
1222 #endif /* HAVE_ARCH_PCI_RESOURCE_TO_USER */
1223
1224
1225 /*
1226  *  The world is not perfect and supplies us with broken PCI devices.
1227  *  For at least a part of these bugs we need a work-around, so both
1228  *  generic (drivers/pci/quirks.c) and per-architecture code can define
1229  *  fixup hooks to be called for particular buggy devices.
1230  */
1231
1232 struct pci_fixup {
1233         u16 vendor, device;     /* You can use PCI_ANY_ID here of course */
1234         void (*hook)(struct pci_dev *dev);
1235 };
1236
1237 enum pci_fixup_pass {
1238         pci_fixup_early,        /* Before probing BARs */
1239         pci_fixup_header,       /* After reading configuration header */
1240         pci_fixup_final,        /* Final phase of device fixups */
1241         pci_fixup_enable,       /* pci_enable_device() time */
1242         pci_fixup_resume,       /* pci_device_resume() */
1243         pci_fixup_suspend,      /* pci_device_suspend */
1244         pci_fixup_resume_early, /* pci_device_resume_early() */
1245 };
1246
1247 /* Anonymous variables would be nice... */
1248 #define DECLARE_PCI_FIXUP_SECTION(section, name, vendor, device, hook)  \
1249         static const struct pci_fixup __pci_fixup_##name __used         \
1250         __attribute__((__section__(#section))) = { vendor, device, hook };
1251 #define DECLARE_PCI_FIXUP_EARLY(vendor, device, hook)                   \
1252         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
1253                         vendor##device##hook, vendor, device, hook)
1254 #define DECLARE_PCI_FIXUP_HEADER(vendor, device, hook)                  \
1255         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
1256                         vendor##device##hook, vendor, device, hook)
1257 #define DECLARE_PCI_FIXUP_FINAL(vendor, device, hook)                   \
1258         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
1259                         vendor##device##hook, vendor, device, hook)
1260 #define DECLARE_PCI_FIXUP_ENABLE(vendor, device, hook)                  \
1261         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
1262                         vendor##device##hook, vendor, device, hook)
1263 #define DECLARE_PCI_FIXUP_RESUME(vendor, device, hook)                  \
1264         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume,                    \
1265                         resume##vendor##device##hook, vendor, device, hook)
1266 #define DECLARE_PCI_FIXUP_RESUME_EARLY(vendor, device, hook)            \
1267         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume_early,              \
1268                         resume_early##vendor##device##hook, vendor, device, hook)
1269 #define DECLARE_PCI_FIXUP_SUSPEND(vendor, device, hook)                 \
1270         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend,                   \
1271                         suspend##vendor##device##hook, vendor, device, hook)
1272
1273
1274 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev);
1275
1276 void __iomem *pcim_iomap(struct pci_dev *pdev, int bar, unsigned long maxlen);
1277 void pcim_iounmap(struct pci_dev *pdev, void __iomem *addr);
1278 void __iomem * const *pcim_iomap_table(struct pci_dev *pdev);
1279 int pcim_iomap_regions(struct pci_dev *pdev, u16 mask, const char *name);
1280 int pcim_iomap_regions_request_all(struct pci_dev *pdev, u16 mask,
1281                                    const char *name);
1282 void pcim_iounmap_regions(struct pci_dev *pdev, u16 mask);
1283
1284 extern int pci_pci_problems;
1285 #define PCIPCI_FAIL             1       /* No PCI PCI DMA */
1286 #define PCIPCI_TRITON           2
1287 #define PCIPCI_NATOMA           4
1288 #define PCIPCI_VIAETBF          8
1289 #define PCIPCI_VSFX             16
1290 #define PCIPCI_ALIMAGIK         32      /* Need low latency setting */
1291 #define PCIAGP_FAIL             64      /* No PCI to AGP DMA */
1292
1293 extern unsigned long pci_cardbus_io_size;
1294 extern unsigned long pci_cardbus_mem_size;
1295 extern u8 __devinitdata pci_dfl_cache_line_size;
1296 extern u8 pci_cache_line_size;
1297
1298 extern unsigned long pci_hotplug_io_size;
1299 extern unsigned long pci_hotplug_mem_size;
1300
1301 int pcibios_add_platform_entries(struct pci_dev *dev);
1302 void pcibios_disable_device(struct pci_dev *dev);
1303 int pcibios_set_pcie_reset_state(struct pci_dev *dev,
1304                                  enum pcie_reset_state state);
1305
1306 #ifdef CONFIG_PCI_MMCONFIG
1307 extern void __init pci_mmcfg_early_init(void);
1308 extern void __init pci_mmcfg_late_init(void);
1309 #else
1310 static inline void pci_mmcfg_early_init(void) { }
1311 static inline void pci_mmcfg_late_init(void) { }
1312 #endif
1313
1314 int pci_ext_cfg_avail(struct pci_dev *dev);
1315
1316 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar);
1317
1318 #ifdef CONFIG_PCI_IOV
1319 extern int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn);
1320 extern void pci_disable_sriov(struct pci_dev *dev);
1321 extern irqreturn_t pci_sriov_migration(struct pci_dev *dev);
1322 #else
1323 static inline int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn)
1324 {
1325         return -ENODEV;
1326 }
1327 static inline void pci_disable_sriov(struct pci_dev *dev)
1328 {
1329 }
1330 static inline irqreturn_t pci_sriov_migration(struct pci_dev *dev)
1331 {
1332         return IRQ_NONE;
1333 }
1334 #endif
1335
1336 #if defined(CONFIG_HOTPLUG_PCI) || defined(CONFIG_HOTPLUG_PCI_MODULE)
1337 extern void pci_hp_create_module_link(struct pci_slot *pci_slot);
1338 extern void pci_hp_remove_module_link(struct pci_slot *pci_slot);
1339 #endif
1340
1341 /**
1342  * pci_pcie_cap - get the saved PCIe capability offset
1343  * @dev: PCI device
1344  *
1345  * PCIe capability offset is calculated at PCI device initialization
1346  * time and saved in the data structure. This function returns saved
1347  * PCIe capability offset. Using this instead of pci_find_capability()
1348  * reduces unnecessary search in the PCI configuration space. If you
1349  * need to calculate PCIe capability offset from raw device for some
1350  * reasons, please use pci_find_capability() instead.
1351  */
1352 static inline int pci_pcie_cap(struct pci_dev *dev)
1353 {
1354         return dev->pcie_cap;
1355 }
1356
1357 /**
1358  * pci_is_pcie - check if the PCI device is PCI Express capable
1359  * @dev: PCI device
1360  *
1361  * Retrun true if the PCI device is PCI Express capable, false otherwise.
1362  */
1363 static inline bool pci_is_pcie(struct pci_dev *dev)
1364 {
1365         return !!pci_pcie_cap(dev);
1366 }
1367
1368 void pci_request_acs(void);
1369
1370 #endif /* __KERNEL__ */
1371 #endif /* LINUX_PCI_H */