]> Pileus Git - ~andy/linux/blob - include/asm-x86/smp_64.h
x86: merge extern function definitions
[~andy/linux] / include / asm-x86 / smp_64.h
1 #ifndef __ASM_SMP_H
2 #define __ASM_SMP_H
3
4 #include <linux/cpumask.h>
5 #include <linux/init.h>
6
7 /*
8  * We need the APIC definitions automatically as part of 'smp.h'
9  */
10 #include <asm/apic.h>
11 #include <asm/io_apic.h>
12 #include <asm/mpspec.h>
13 #include <asm/pda.h>
14 #include <asm/thread_info.h>
15
16 extern cpumask_t cpu_callout_map;
17 extern cpumask_t cpu_initialized;
18
19 extern int smp_num_siblings;
20 extern unsigned int num_processors;
21
22 extern int smp_call_function_mask(cpumask_t mask, void (*func)(void *),
23                                   void *info, int wait);
24
25 extern u16 __initdata x86_cpu_to_apicid_init[];
26 extern u16 __initdata x86_bios_cpu_apicid_init[];
27 extern void *x86_cpu_to_apicid_early_ptr;
28 extern void *x86_bios_cpu_apicid_early_ptr;
29
30 DECLARE_PER_CPU(cpumask_t, cpu_sibling_map);
31 DECLARE_PER_CPU(cpumask_t, cpu_core_map);
32 DECLARE_PER_CPU(u16, cpu_llc_id);
33 DECLARE_PER_CPU(u16, x86_cpu_to_apicid);
34 DECLARE_PER_CPU(u16, x86_bios_cpu_apicid);
35
36 static inline int cpu_present_to_apicid(int mps_cpu)
37 {
38         if (cpu_present(mps_cpu))
39                 return (int)per_cpu(x86_bios_cpu_apicid, mps_cpu);
40         else
41                 return BAD_APICID;
42 }
43
44 #ifdef CONFIG_SMP
45
46 #define SMP_TRAMPOLINE_BASE 0x6000
47
48 extern int __cpu_disable(void);
49 extern void __cpu_die(unsigned int cpu);
50 extern void prefill_possible_map(void);
51 extern unsigned __cpuinitdata disabled_cpus;
52
53 #define raw_smp_processor_id()  read_pda(cpunumber)
54 #define cpu_physical_id(cpu)    per_cpu(x86_cpu_to_apicid, cpu)
55
56 #define stack_smp_processor_id()                                        \
57         ({                                                              \
58         struct thread_info *ti;                                         \
59         __asm__("andq %%rsp,%0; ":"=r" (ti) : "0" (CURRENT_MASK));      \
60         ti->cpu;                                                        \
61 })
62
63 /*
64  * On x86 all CPUs are mapped 1:1 to the APIC space. This simplifies
65  * scheduling and IPI sending and compresses data structures.
66  */
67 static inline int num_booting_cpus(void)
68 {
69         return cpus_weight(cpu_callout_map);
70 }
71
72 extern void smp_send_reschedule(int cpu);
73
74 #else /* CONFIG_SMP */
75
76 extern unsigned int boot_cpu_id;
77 #define cpu_physical_id(cpu)    boot_cpu_id
78 #define stack_smp_processor_id() 0
79
80 #endif /* !CONFIG_SMP */
81
82 #define safe_smp_processor_id()         smp_processor_id()
83
84 static __inline int logical_smp_processor_id(void)
85 {
86         /* we don't want to mark this access volatile - bad code generation */
87         return GET_APIC_LOGICAL_ID(*(u32 *)(APIC_BASE + APIC_LDR));
88 }
89
90 static inline int hard_smp_processor_id(void)
91 {
92         /* we don't want to mark this access volatile - bad code generation */
93         return GET_APIC_ID(*(u32 *)(APIC_BASE + APIC_ID));
94 }
95
96 #endif
97