]> Pileus Git - ~andy/linux/blob - include/asm-sh/pgtable.h
sh: Fixup various PAGE_SIZE == 4096 assumptions.
[~andy/linux] / include / asm-sh / pgtable.h
1 /*
2  * This file contains the functions and defines necessary to modify and
3  * use the SuperH page table tree.
4  *
5  * Copyright (C) 1999 Niibe Yutaka
6  * Copyright (C) 2002 - 2005 Paul Mundt
7  *
8  * This file is subject to the terms and conditions of the GNU General
9  * Public License.  See the file "COPYING" in the main directory of this
10  * archive for more details.
11  */
12 #ifndef __ASM_SH_PGTABLE_H
13 #define __ASM_SH_PGTABLE_H
14
15 #include <asm-generic/pgtable-nopmd.h>
16 #include <asm/page.h>
17
18 #ifndef __ASSEMBLY__
19 #include <asm/addrspace.h>
20 #include <asm/fixmap.h>
21
22 /*
23  * ZERO_PAGE is a global shared page that is always zero: used
24  * for zero-mapped memory areas etc..
25  */
26 extern unsigned long empty_zero_page[PAGE_SIZE / sizeof(unsigned long)];
27 #define ZERO_PAGE(vaddr) (virt_to_page(empty_zero_page))
28
29 #endif /* !__ASSEMBLY__ */
30
31 /*
32  * traditional two-level paging structure
33  */
34 /* PTE bits */
35 #ifdef CONFIG_X2TLB
36 # define PTE_MAGNITUDE  3       /* 64-bit PTEs on extended mode SH-X2 TLB */
37 #else
38 # define PTE_MAGNITUDE  2       /* 32-bit PTEs */
39 #endif
40 #define PTE_SHIFT       PAGE_SHIFT
41 #define PTE_BITS        (PTE_SHIFT - PTE_MAGNITUDE)
42
43 /* PGD bits */
44 #define PGDIR_SHIFT     (PTE_SHIFT + PTE_BITS)
45 #define PGDIR_BITS      (32 - PGDIR_SHIFT)
46 #define PGDIR_SIZE      (1 << PGDIR_SHIFT)
47 #define PGDIR_MASK      (~(PGDIR_SIZE-1))
48
49 /* Entries per level */
50 #define PTRS_PER_PTE    (PAGE_SIZE / 4)
51 #define PTRS_PER_PGD    (PAGE_SIZE / 4)
52
53 #define USER_PTRS_PER_PGD       (TASK_SIZE/PGDIR_SIZE)
54 #define FIRST_USER_ADDRESS      0
55
56 #define PTE_PHYS_MASK   0x1ffff000
57
58 /*
59  * First 1MB map is used by fixed purpose.
60  * Currently only 4-entry (16kB) is used (see arch/sh/mm/cache.c)
61  */
62 #define VMALLOC_START   (P3SEG+0x00100000)
63 #define VMALLOC_END     (FIXADDR_START-2*PAGE_SIZE)
64
65 /*
66  * Linux PTEL encoding.
67  *
68  * Hardware and software bit definitions for the PTEL value (see below for
69  * notes on SH-X2 MMUs and 64-bit PTEs):
70  *
71  * - Bits 0 and 7 are reserved on SH-3 (_PAGE_WT and _PAGE_SZ1 on SH-4).
72  *
73  * - Bit 1 is the SH-bit, but is unused on SH-3 due to an MMU bug (the
74  *   hardware PTEL value can't have the SH-bit set when MMUCR.IX is set,
75  *   which is the default in cpu-sh3/mmu_context.h:MMU_CONTROL_INIT).
76  *
77  *   In order to keep this relatively clean, do not use these for defining
78  *   SH-3 specific flags until all of the other unused bits have been
79  *   exhausted.
80  *
81  * - Bit 9 is reserved by everyone and used by _PAGE_PROTNONE.
82  *
83  * - Bits 10 and 11 are low bits of the PPN that are reserved on >= 4K pages.
84  *   Bit 10 is used for _PAGE_ACCESSED, bit 11 remains unused.
85  *
86  * - Bits 31, 30, and 29 remain unused by everyone and can be used for future
87  *   software flags, although care must be taken to update _PAGE_CLEAR_FLAGS.
88  *
89  * XXX: Leave the _PAGE_FILE and _PAGE_WT overhaul for a rainy day.
90  *
91  * SH-X2 MMUs and extended PTEs
92  *
93  * SH-X2 supports an extended mode TLB with split data arrays due to the
94  * number of bits needed for PR and SZ (now EPR and ESZ) encodings. The PR and
95  * SZ bit placeholders still exist in data array 1, but are implemented as
96  * reserved bits, with the real logic existing in data array 2.
97  *
98  * The downside to this is that we can no longer fit everything in to a 32-bit
99  * PTE encoding, so a 64-bit pte_t is necessary for these parts. On the plus
100  * side, this gives us quite a few spare bits to play with for future usage.
101  */
102 /* Legacy and compat mode bits */
103 #define _PAGE_WT        0x001           /* WT-bit on SH-4, 0 on SH-3 */
104 #define _PAGE_HW_SHARED 0x002           /* SH-bit  : shared among processes */
105 #define _PAGE_DIRTY     0x004           /* D-bit   : page changed */
106 #define _PAGE_CACHABLE  0x008           /* C-bit   : cachable */
107 #ifndef CONFIG_X2TLB
108 # define _PAGE_SZ0      0x010           /* SZ0-bit : Size of page */
109 # define _PAGE_RW       0x020           /* PR0-bit : write access allowed */
110 # define _PAGE_USER     0x040           /* PR1-bit : user space access allowed*/
111 # define _PAGE_SZ1      0x080           /* SZ1-bit : Size of page (on SH-4) */
112 #endif
113 #define _PAGE_PRESENT   0x100           /* V-bit   : page is valid */
114 #define _PAGE_PROTNONE  0x200           /* software: if not present  */
115 #define _PAGE_ACCESSED  0x400           /* software: page referenced */
116 #define _PAGE_FILE      _PAGE_WT        /* software: pagecache or swap? */
117
118 /* Extended mode bits */
119 #define _PAGE_EXT_ESZ0          0x0010  /* ESZ0-bit: Size of page */
120 #define _PAGE_EXT_ESZ1          0x0020  /* ESZ1-bit: Size of page */
121 #define _PAGE_EXT_ESZ2          0x0040  /* ESZ2-bit: Size of page */
122 #define _PAGE_EXT_ESZ3          0x0080  /* ESZ3-bit: Size of page */
123
124 #define _PAGE_EXT_USER_EXEC     0x0100  /* EPR0-bit: User space executable */
125 #define _PAGE_EXT_USER_WRITE    0x0200  /* EPR1-bit: User space writable */
126 #define _PAGE_EXT_USER_READ     0x0400  /* EPR2-bit: User space readable */
127
128 #define _PAGE_EXT_KERN_EXEC     0x0800  /* EPR3-bit: Kernel space executable */
129 #define _PAGE_EXT_KERN_WRITE    0x1000  /* EPR4-bit: Kernel space writable */
130 #define _PAGE_EXT_KERN_READ     0x2000  /* EPR5-bit: Kernel space readable */
131
132 /* Wrapper for extended mode pgprot twiddling */
133 #ifdef CONFIG_X2TLB
134 # define _PAGE_EXT(x)           ((unsigned long long)(x) << 32)
135 #else
136 # define _PAGE_EXT(x)           (0)
137 #endif
138
139 /* software: moves to PTEA.TC (Timing Control) */
140 #define _PAGE_PCC_AREA5 0x00000000      /* use BSC registers for area5 */
141 #define _PAGE_PCC_AREA6 0x80000000      /* use BSC registers for area6 */
142
143 /* software: moves to PTEA.SA[2:0] (Space Attributes) */
144 #define _PAGE_PCC_IODYN 0x00000001      /* IO space, dynamically sized bus */
145 #define _PAGE_PCC_IO8   0x20000000      /* IO space, 8 bit bus */
146 #define _PAGE_PCC_IO16  0x20000001      /* IO space, 16 bit bus */
147 #define _PAGE_PCC_COM8  0x40000000      /* Common Memory space, 8 bit bus */
148 #define _PAGE_PCC_COM16 0x40000001      /* Common Memory space, 16 bit bus */
149 #define _PAGE_PCC_ATR8  0x60000000      /* Attribute Memory space, 8 bit bus */
150 #define _PAGE_PCC_ATR16 0x60000001      /* Attribute Memory space, 6 bit bus */
151
152 /* Mask which drops unused bits from the PTEL value */
153 #ifdef CONFIG_CPU_SH3
154 #define _PAGE_CLEAR_FLAGS       (_PAGE_PROTNONE | _PAGE_ACCESSED| \
155                                  _PAGE_FILE     | _PAGE_SZ1     | \
156                                  _PAGE_HW_SHARED)
157 #else
158 #define _PAGE_CLEAR_FLAGS       (_PAGE_PROTNONE | _PAGE_ACCESSED | _PAGE_FILE)
159 #endif
160
161 #define _PAGE_FLAGS_HARDWARE_MASK       (0x1fffffff & ~(_PAGE_CLEAR_FLAGS))
162
163 /* Hardware flags, page size encoding */
164 #if defined(CONFIG_X2TLB)
165 # if defined(CONFIG_PAGE_SIZE_4KB)
166 #  define _PAGE_FLAGS_HARD      _PAGE_EXT(_PAGE_EXT_ESZ0)
167 # elif defined(CONFIG_PAGE_SIZE_8KB)
168 #  define _PAGE_FLAGS_HARD      _PAGE_EXT(_PAGE_EXT_ESZ1)
169 # elif defined(CONFIG_PAGE_SIZE_64KB)
170 #  define _PAGE_FLAGS_HARD      _PAGE_EXT(_PAGE_EXT_ESZ2)
171 # endif
172 #else
173 # if defined(CONFIG_PAGE_SIZE_4KB)
174 #  define _PAGE_FLAGS_HARD      _PAGE_SZ0
175 # elif defined(CONFIG_PAGE_SIZE_64KB)
176 #  define _PAGE_FLAGS_HARD      _PAGE_SZ1
177 # endif
178 #endif
179
180 #if defined(CONFIG_X2TLB)
181 # if defined(CONFIG_HUGETLB_PAGE_SIZE_64K)
182 #  define _PAGE_SZHUGE  (_PAGE_EXT_ESZ2)
183 # elif defined(CONFIG_HUGETLB_PAGE_SIZE_256K)
184 #  define _PAGE_SZHUGE  (_PAGE_EXT_ESZ0 | _PAGE_EXT_ESZ2)
185 # elif defined(CONFIG_HUGETLB_PAGE_SIZE_1MB)
186 #  define _PAGE_SZHUGE  (_PAGE_EXT_ESZ0 | _PAGE_EXT_ESZ1 | _PAGE_EXT_ESZ2)
187 # elif defined(CONFIG_HUGETLB_PAGE_SIZE_4MB)
188 #  define _PAGE_SZHUGE  (_PAGE_EXT_ESZ3)
189 # elif defined(CONFIG_HUGETLB_PAGE_SIZE_64MB)
190 #  define _PAGE_SZHUGE  (_PAGE_EXT_ESZ2 | _PAGE_EXT_ESZ3)
191 # endif
192 #else
193 # if defined(CONFIG_HUGETLB_PAGE_SIZE_64K)
194 #  define _PAGE_SZHUGE  (_PAGE_SZ1)
195 # elif defined(CONFIG_HUGETLB_PAGE_SIZE_1MB)
196 #  define _PAGE_SZHUGE  (_PAGE_SZ0 | _PAGE_SZ1)
197 # endif
198 #endif
199
200 #define _PAGE_CHG_MASK \
201         (PTE_MASK | _PAGE_ACCESSED | _PAGE_CACHABLE | _PAGE_DIRTY)
202
203 #ifndef __ASSEMBLY__
204
205 #if defined(CONFIG_X2TLB) /* SH-X2 TLB */
206 #define PAGE_NONE       __pgprot(_PAGE_PROTNONE | _PAGE_CACHABLE | \
207                                  _PAGE_ACCESSED | _PAGE_FLAGS_HARD)
208
209 #define PAGE_SHARED     __pgprot(_PAGE_PRESENT | _PAGE_ACCESSED | \
210                                  _PAGE_CACHABLE | _PAGE_FLAGS_HARD | \
211                                  _PAGE_EXT(_PAGE_EXT_USER_READ | \
212                                            _PAGE_EXT_USER_WRITE))
213
214 #define PAGE_EXECREAD   __pgprot(_PAGE_PRESENT | _PAGE_ACCESSED | \
215                                  _PAGE_CACHABLE | _PAGE_FLAGS_HARD | \
216                                  _PAGE_EXT(_PAGE_EXT_USER_EXEC | \
217                                            _PAGE_EXT_USER_READ))
218
219 #define PAGE_COPY       PAGE_EXECREAD
220
221 #define PAGE_READONLY   __pgprot(_PAGE_PRESENT | _PAGE_ACCESSED | \
222                                  _PAGE_CACHABLE | _PAGE_FLAGS_HARD | \
223                                  _PAGE_EXT(_PAGE_EXT_USER_READ))
224
225 #define PAGE_WRITEONLY  __pgprot(_PAGE_PRESENT | _PAGE_ACCESSED | \
226                                  _PAGE_CACHABLE | _PAGE_FLAGS_HARD | \
227                                  _PAGE_EXT(_PAGE_EXT_USER_WRITE))
228
229 #define PAGE_RWX        __pgprot(_PAGE_PRESENT | _PAGE_ACCESSED | \
230                                  _PAGE_CACHABLE | _PAGE_FLAGS_HARD | \
231                                  _PAGE_EXT(_PAGE_EXT_USER_WRITE | \
232                                            _PAGE_EXT_USER_READ  | \
233                                            _PAGE_EXT_USER_EXEC))
234
235 #define PAGE_KERNEL     __pgprot(_PAGE_PRESENT | _PAGE_CACHABLE | \
236                                  _PAGE_DIRTY | _PAGE_ACCESSED | \
237                                  _PAGE_HW_SHARED | _PAGE_FLAGS_HARD | \
238                                  _PAGE_EXT(_PAGE_EXT_KERN_READ | \
239                                            _PAGE_EXT_KERN_WRITE | \
240                                            _PAGE_EXT_KERN_EXEC))
241
242 #define PAGE_KERNEL_NOCACHE \
243                         __pgprot(_PAGE_PRESENT | _PAGE_DIRTY | \
244                                  _PAGE_ACCESSED | _PAGE_HW_SHARED | \
245                                  _PAGE_FLAGS_HARD | \
246                                  _PAGE_EXT(_PAGE_EXT_KERN_READ | \
247                                            _PAGE_EXT_KERN_WRITE | \
248                                            _PAGE_EXT_KERN_EXEC))
249
250 #define PAGE_KERNEL_RO  __pgprot(_PAGE_PRESENT | _PAGE_CACHABLE | \
251                                  _PAGE_DIRTY | _PAGE_ACCESSED | \
252                                  _PAGE_HW_SHARED | _PAGE_FLAGS_HARD | \
253                                  _PAGE_EXT(_PAGE_EXT_KERN_READ | \
254                                            _PAGE_EXT_KERN_EXEC))
255
256 #define PAGE_KERNEL_PCC(slot, type) \
257                         __pgprot(_PAGE_PRESENT | _PAGE_DIRTY | \
258                                  _PAGE_ACCESSED | _PAGE_FLAGS_HARD | \
259                                  _PAGE_EXT(_PAGE_EXT_KERN_READ | \
260                                            _PAGE_EXT_KERN_WRITE | \
261                                            _PAGE_EXT_KERN_EXEC) \
262                                  (slot ? _PAGE_PCC_AREA5 : _PAGE_PCC_AREA6) | \
263                                  (type))
264
265 #elif defined(CONFIG_MMU) /* SH-X TLB */
266 #define PAGE_NONE       __pgprot(_PAGE_PROTNONE | _PAGE_CACHABLE | \
267                                  _PAGE_ACCESSED | _PAGE_FLAGS_HARD)
268
269 #define PAGE_SHARED     __pgprot(_PAGE_PRESENT | _PAGE_RW | _PAGE_USER | \
270                                  _PAGE_CACHABLE | _PAGE_ACCESSED | \
271                                  _PAGE_FLAGS_HARD)
272
273 #define PAGE_COPY       __pgprot(_PAGE_PRESENT | _PAGE_USER | _PAGE_CACHABLE | \
274                                  _PAGE_ACCESSED | _PAGE_FLAGS_HARD)
275
276 #define PAGE_READONLY   __pgprot(_PAGE_PRESENT | _PAGE_USER | _PAGE_CACHABLE | \
277                                  _PAGE_ACCESSED | _PAGE_FLAGS_HARD)
278
279 #define PAGE_EXECREAD   PAGE_READONLY
280 #define PAGE_RWX        PAGE_SHARED
281 #define PAGE_WRITEONLY  PAGE_SHARED
282
283 #define PAGE_KERNEL     __pgprot(_PAGE_PRESENT | _PAGE_RW | _PAGE_CACHABLE | \
284                                  _PAGE_DIRTY | _PAGE_ACCESSED | \
285                                  _PAGE_HW_SHARED | _PAGE_FLAGS_HARD)
286
287 #define PAGE_KERNEL_NOCACHE \
288                         __pgprot(_PAGE_PRESENT | _PAGE_RW | _PAGE_DIRTY | \
289                                  _PAGE_ACCESSED | _PAGE_HW_SHARED | \
290                                  _PAGE_FLAGS_HARD)
291
292 #define PAGE_KERNEL_RO  __pgprot(_PAGE_PRESENT | _PAGE_CACHABLE | \
293                                  _PAGE_DIRTY | _PAGE_ACCESSED | \
294                                  _PAGE_HW_SHARED | _PAGE_FLAGS_HARD)
295
296 #define PAGE_KERNEL_PCC(slot, type) \
297                         __pgprot(_PAGE_PRESENT | _PAGE_RW | _PAGE_DIRTY | \
298                                  _PAGE_ACCESSED | _PAGE_FLAGS_HARD | \
299                                  (slot ? _PAGE_PCC_AREA5 : _PAGE_PCC_AREA6) | \
300                                  (type))
301 #else /* no mmu */
302 #define PAGE_NONE               __pgprot(0)
303 #define PAGE_SHARED             __pgprot(0)
304 #define PAGE_COPY               __pgprot(0)
305 #define PAGE_EXECREAD           __pgprot(0)
306 #define PAGE_RWX                __pgprot(0)
307 #define PAGE_READONLY           __pgprot(0)
308 #define PAGE_WRITEONLY          __pgprot(0)
309 #define PAGE_KERNEL             __pgprot(0)
310 #define PAGE_KERNEL_NOCACHE     __pgprot(0)
311 #define PAGE_KERNEL_RO          __pgprot(0)
312 #define PAGE_KERNEL_PCC         __pgprot(0)
313 #endif
314
315 #endif /* __ASSEMBLY__ */
316
317 /*
318  * SH-X and lower (legacy) SuperH parts (SH-3, SH-4, some SH-4A) can't do page
319  * protection for execute, and considers it the same as a read. Also, write
320  * permission implies read permission. This is the closest we can get..
321  *
322  * SH-X2 (SH7785) and later parts take this to the opposite end of the extreme,
323  * not only supporting separate execute, read, and write bits, but having
324  * completely separate permission bits for user and kernel space.
325  */
326          /*xwr*/
327 #define __P000  PAGE_NONE
328 #define __P001  PAGE_READONLY
329 #define __P010  PAGE_COPY
330 #define __P011  PAGE_COPY
331 #define __P100  PAGE_EXECREAD
332 #define __P101  PAGE_EXECREAD
333 #define __P110  PAGE_COPY
334 #define __P111  PAGE_COPY
335
336 #define __S000  PAGE_NONE
337 #define __S001  PAGE_READONLY
338 #define __S010  PAGE_WRITEONLY
339 #define __S011  PAGE_SHARED
340 #define __S100  PAGE_EXECREAD
341 #define __S101  PAGE_EXECREAD
342 #define __S110  PAGE_RWX
343 #define __S111  PAGE_RWX
344
345 #ifndef __ASSEMBLY__
346
347 /*
348  * Certain architectures need to do special things when PTEs
349  * within a page table are directly modified.  Thus, the following
350  * hook is made available.
351  */
352 #ifdef CONFIG_X2TLB
353 static inline void set_pte(pte_t *ptep, pte_t pte)
354 {
355         ptep->pte_high = pte.pte_high;
356         smp_wmb();
357         ptep->pte_low = pte.pte_low;
358 }
359 #else
360 #define set_pte(pteptr, pteval) (*(pteptr) = pteval)
361 #endif
362
363 #define set_pte_at(mm,addr,ptep,pteval) set_pte(ptep,pteval)
364
365 /*
366  * (pmds are folded into pgds so this doesn't get actually called,
367  * but the define is needed for a generic inline function.)
368  */
369 #define set_pmd(pmdptr, pmdval) (*(pmdptr) = pmdval)
370
371 #define pte_pfn(x)              ((unsigned long)(((x).pte_low >> PAGE_SHIFT)))
372 #define pfn_pte(pfn, prot)      __pte(((pfn) << PAGE_SHIFT) | pgprot_val(prot))
373 #define pfn_pmd(pfn, prot)      __pmd(((pfn) << PAGE_SHIFT) | pgprot_val(prot))
374
375 #define pte_none(x)     (!pte_val(x))
376 #define pte_present(x)  (pte_val(x) & (_PAGE_PRESENT | _PAGE_PROTNONE))
377 #define pte_clear(mm,addr,xp) do { set_pte_at(mm, addr, xp, __pte(0)); } while (0)
378
379 #define pmd_none(x)     (!pmd_val(x))
380 #define pmd_present(x)  (pmd_val(x))
381 #define pmd_clear(xp)   do { set_pmd(xp, __pmd(0)); } while (0)
382 #define pmd_bad(x)      (pmd_val(x) & ~PAGE_MASK)
383
384 #define pages_to_mb(x)  ((x) >> (20-PAGE_SHIFT))
385 #define pte_page(x)     phys_to_page(pte_val(x)&PTE_PHYS_MASK)
386
387 /*
388  * The following only work if pte_present() is true.
389  * Undefined behaviour if not..
390  */
391 #define pte_not_present(pte)    (!(pte_val(pte) & _PAGE_PRESENT))
392 #define pte_dirty(pte)          (pte_val(pte) & _PAGE_DIRTY)
393 #define pte_young(pte)          (pte_val(pte) & _PAGE_ACCESSED)
394 #define pte_file(pte)           (pte_val(pte) & _PAGE_FILE)
395
396 #ifdef CONFIG_X2TLB
397 #define pte_read(pte)           ((pte).pte_high & _PAGE_EXT_USER_READ)
398 #define pte_exec(pte)           ((pte).pte_high & _PAGE_EXT_USER_EXEC)
399 #define pte_write(pte)          ((pte).pte_high & _PAGE_EXT_USER_WRITE)
400 #else
401 #define pte_read(pte)           (pte_val(pte) & _PAGE_USER)
402 #define pte_exec(pte)           (pte_val(pte) & _PAGE_USER)
403 #define pte_write(pte)          (pte_val(pte) & _PAGE_RW)
404 #endif
405
406 #define PTE_BIT_FUNC(h,fn,op) \
407 static inline pte_t pte_##fn(pte_t pte) { pte.pte_##h op; return pte; }
408
409 #ifdef CONFIG_X2TLB
410 /*
411  * We cheat a bit in the SH-X2 TLB case. As the permission bits are
412  * individually toggled (and user permissions are entirely decoupled from
413  * kernel permissions), we attempt to couple them a bit more sanely here.
414  */
415 PTE_BIT_FUNC(high, rdprotect, &= ~_PAGE_EXT_USER_READ);
416 PTE_BIT_FUNC(high, mkread, |= _PAGE_EXT_USER_READ | _PAGE_EXT_KERN_READ);
417 PTE_BIT_FUNC(high, wrprotect, &= ~_PAGE_EXT_USER_WRITE);
418 PTE_BIT_FUNC(high, mkwrite, |= _PAGE_EXT_USER_WRITE | _PAGE_EXT_KERN_WRITE);
419 PTE_BIT_FUNC(high, exprotect, &= ~_PAGE_EXT_USER_EXEC);
420 PTE_BIT_FUNC(high, mkexec, |= _PAGE_EXT_USER_EXEC | _PAGE_EXT_KERN_EXEC);
421 PTE_BIT_FUNC(high, mkhuge, |= _PAGE_SZHUGE);
422 #else
423 PTE_BIT_FUNC(low, rdprotect, &= ~_PAGE_USER);
424 PTE_BIT_FUNC(low, mkread, |= _PAGE_USER);
425 PTE_BIT_FUNC(low, wrprotect, &= ~_PAGE_RW);
426 PTE_BIT_FUNC(low, mkwrite, |= _PAGE_RW);
427 PTE_BIT_FUNC(low, exprotect, &= ~_PAGE_USER);
428 PTE_BIT_FUNC(low, mkexec, |= _PAGE_USER);
429 PTE_BIT_FUNC(low, mkhuge, |= _PAGE_SZHUGE);
430 #endif
431
432 PTE_BIT_FUNC(low, mkclean, &= ~_PAGE_DIRTY);
433 PTE_BIT_FUNC(low, mkdirty, |= _PAGE_DIRTY);
434 PTE_BIT_FUNC(low, mkold, &= ~_PAGE_ACCESSED);
435 PTE_BIT_FUNC(low, mkyoung, |= _PAGE_ACCESSED);
436
437 /*
438  * Macro and implementation to make a page protection as uncachable.
439  */
440 #define pgprot_noncached pgprot_noncached
441
442 static inline pgprot_t pgprot_noncached(pgprot_t _prot)
443 {
444         unsigned long prot = pgprot_val(_prot);
445
446         prot &= ~_PAGE_CACHABLE;
447         return __pgprot(prot);
448 }
449
450 #define pgprot_writecombine(prot) __pgprot(pgprot_val(prot) & ~_PAGE_CACHABLE)
451
452 /*
453  * Conversion functions: convert a page and protection to a page entry,
454  * and a page entry and page directory to the page they refer to.
455  *
456  * extern pte_t mk_pte(struct page *page, pgprot_t pgprot)
457  */
458 #define mk_pte(page, pgprot)    pfn_pte(page_to_pfn(page), (pgprot))
459
460 static inline pte_t pte_modify(pte_t pte, pgprot_t newprot)
461 {
462         set_pte(&pte, __pte((pte_val(pte) & _PAGE_CHG_MASK) |
463                             pgprot_val(newprot)));
464         return pte;
465 }
466
467 #define pmd_page_vaddr(pmd)     pmd_val(pmd)
468 #define pmd_page(pmd)           (virt_to_page(pmd_val(pmd)))
469
470 /* to find an entry in a page-table-directory. */
471 #define pgd_index(address) (((address) >> PGDIR_SHIFT) & (PTRS_PER_PGD-1))
472 #define pgd_offset(mm, address) ((mm)->pgd+pgd_index(address))
473
474 /* to find an entry in a kernel page-table-directory */
475 #define pgd_offset_k(address) pgd_offset(&init_mm, address)
476
477 /* Find an entry in the third-level page table.. */
478 #define pte_index(address) \
479                 ((address >> PAGE_SHIFT) & (PTRS_PER_PTE - 1))
480 #define pte_offset_kernel(dir, address) \
481         ((pte_t *) pmd_page_vaddr(*(dir)) + pte_index(address))
482 #define pte_offset_map(dir, address) pte_offset_kernel(dir, address)
483 #define pte_offset_map_nested(dir, address) pte_offset_kernel(dir, address)
484 #define pte_unmap(pte)          do { } while (0)
485 #define pte_unmap_nested(pte)   do { } while (0)
486
487 #ifdef CONFIG_X2TLB
488 #define pte_ERROR(e) \
489         printk("%s:%d: bad pte %p(%08lx%08lx).\n", __FILE__, __LINE__, \
490                &(e), (e).pte_high, (e).pte_low)
491 #else
492 #define pte_ERROR(e) \
493         printk("%s:%d: bad pte %08lx.\n", __FILE__, __LINE__, pte_val(e))
494 #endif
495
496 #define pgd_ERROR(e) \
497         printk("%s:%d: bad pgd %08lx.\n", __FILE__, __LINE__, pgd_val(e))
498
499 struct vm_area_struct;
500 extern void update_mmu_cache(struct vm_area_struct * vma,
501                              unsigned long address, pte_t pte);
502
503 /* Encode and de-code a swap entry */
504 /*
505  * NOTE: We should set ZEROs at the position of _PAGE_PRESENT
506  *       and _PAGE_PROTNONE bits
507  */
508 #define __swp_type(x)           ((x).val & 0xff)
509 #define __swp_offset(x)         ((x).val >> 10)
510 #define __swp_entry(type, offset) ((swp_entry_t) { (type) | ((offset) << 10) })
511 #define __pte_to_swp_entry(pte) ((swp_entry_t) { pte_val(pte) >> 1 })
512 #define __swp_entry_to_pte(x)   ((pte_t) { (x).val << 1 })
513
514 /*
515  * Encode and decode a nonlinear file mapping entry
516  */
517 #define PTE_FILE_MAX_BITS       29
518 #define pte_to_pgoff(pte)       (pte_val(pte) >> 1)
519 #define pgoff_to_pte(off)       ((pte_t) { ((off) << 1) | _PAGE_FILE })
520
521 typedef pte_t *pte_addr_t;
522
523 #define kern_addr_valid(addr)   (1)
524
525 #define io_remap_pfn_range(vma, vaddr, pfn, size, prot)         \
526                 remap_pfn_range(vma, vaddr, pfn, size, prot)
527
528 #define MK_IOSPACE_PFN(space, pfn)      (pfn)
529 #define GET_IOSPACE(pfn)                0
530 #define GET_PFN(pfn)                    (pfn)
531
532 struct mm_struct;
533
534 /*
535  * No page table caches to initialise
536  */
537 #define pgtable_cache_init()    do { } while (0)
538
539 #ifndef CONFIG_MMU
540 extern unsigned int kobjsize(const void *objp);
541 #endif /* !CONFIG_MMU */
542
543 #if defined(CONFIG_CPU_SH4) || defined(CONFIG_SH7705_CACHE_32KB)
544 #define __HAVE_ARCH_PTEP_GET_AND_CLEAR
545 extern pte_t ptep_get_and_clear(struct mm_struct *mm, unsigned long addr, pte_t *ptep);
546 #endif
547
548 extern pgd_t swapper_pg_dir[PTRS_PER_PGD];
549 extern void paging_init(void);
550
551 #include <asm-generic/pgtable.h>
552
553 #endif /* !__ASSEMBLY__ */
554 #endif /* __ASM_SH_PAGE_H */