]> Pileus Git - ~andy/linux/blob - include/asm-sh/cache.h
sh: Use generic SMP_CACHE_BYTES/L1_CACHE_ALIGN.
[~andy/linux] / include / asm-sh / cache.h
1 /* $Id: cache.h,v 1.6 2004/03/11 18:08:05 lethal Exp $
2  *
3  * include/asm-sh/cache.h
4  *
5  * Copyright 1999 (C) Niibe Yutaka
6  * Copyright 2002, 2003 (C) Paul Mundt
7  */
8 #ifndef __ASM_SH_CACHE_H
9 #define __ASM_SH_CACHE_H
10 #ifdef __KERNEL__
11
12 #include <linux/init.h>
13 #include <asm/cpu/cache.h>
14
15 #define SH_CACHE_VALID          1
16 #define SH_CACHE_UPDATED        2
17 #define SH_CACHE_COMBINED       4
18 #define SH_CACHE_ASSOC          8
19
20 #define L1_CACHE_BYTES          (1 << L1_CACHE_SHIFT)
21
22 #ifndef __ASSEMBLY__
23 struct cache_info {
24         unsigned int ways;              /* Number of cache ways */
25         unsigned int sets;              /* Number of cache sets */
26         unsigned int linesz;            /* Cache line size (bytes) */
27
28         unsigned int way_size;          /* sets * line size */
29
30         /*
31          * way_incr is the address offset for accessing the next way
32          * in memory mapped cache array ops.
33          */
34         unsigned int way_incr;
35         unsigned int entry_shift;
36         unsigned int entry_mask;
37
38         /*
39          * Compute a mask which selects the address bits which overlap between
40          * 1. those used to select the cache set during indexing
41          * 2. those in the physical page number.
42          */
43         unsigned int alias_mask;
44
45         unsigned int n_aliases;         /* Number of aliases */
46
47         unsigned long flags;
48 };
49
50 int __init detect_cpu_and_cache_system(void);
51
52 #endif /* __ASSEMBLY__ */
53 #endif /* __KERNEL__ */
54 #endif /* __ASM_SH_CACHE_H */