]> Pileus Git - ~andy/linux/blob - drivers/watchdog/at91sam9_wdt.c
watchdog: at91sam9_wdt: avoid spurious watchdog reset during init
[~andy/linux] / drivers / watchdog / at91sam9_wdt.c
1 /*
2  * Watchdog driver for Atmel AT91SAM9x processors.
3  *
4  * Copyright (C) 2008 Renaud CERRATO r.cerrato@til-technologies.fr
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License
8  * as published by the Free Software Foundation; either version
9  * 2 of the License, or (at your option) any later version.
10  */
11
12 /*
13  * The Watchdog Timer Mode Register can be only written to once. If the
14  * timeout need to be set from Linux, be sure that the bootstrap or the
15  * bootloader doesn't write to this register.
16  */
17
18 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
19
20 #include <linux/errno.h>
21 #include <linux/init.h>
22 #include <linux/interrupt.h>
23 #include <linux/io.h>
24 #include <linux/kernel.h>
25 #include <linux/module.h>
26 #include <linux/moduleparam.h>
27 #include <linux/platform_device.h>
28 #include <linux/reboot.h>
29 #include <linux/types.h>
30 #include <linux/watchdog.h>
31 #include <linux/jiffies.h>
32 #include <linux/timer.h>
33 #include <linux/bitops.h>
34 #include <linux/uaccess.h>
35 #include <linux/of.h>
36 #include <linux/of_irq.h>
37
38 #include "at91sam9_wdt.h"
39
40 #define DRV_NAME "AT91SAM9 Watchdog"
41
42 #define wdt_read(wdt, field) \
43         __raw_readl((wdt)->base + (field))
44 #define wdt_write(wtd, field, val) \
45         __raw_writel((val), (wdt)->base + (field))
46
47 /* AT91SAM9 watchdog runs a 12bit counter @ 256Hz,
48  * use this to convert a watchdog
49  * value from/to milliseconds.
50  */
51 #define ticks_to_hz_rounddown(t)        ((((t) + 1) * HZ) >> 8)
52 #define ticks_to_hz_roundup(t)          (((((t) + 1) * HZ) + 255) >> 8)
53 #define ticks_to_secs(t)                (((t) + 1) >> 8)
54 #define secs_to_ticks(s)                ((s) ? (((s) << 8) - 1) : 0)
55
56 #define WDT_MR_RESET    0x3FFF2FFF
57
58 /* Watchdog max counter value in ticks */
59 #define WDT_COUNTER_MAX_TICKS   0xFFF
60
61 /* Watchdog max delta/value in secs */
62 #define WDT_COUNTER_MAX_SECS    ticks_to_secs(WDT_COUNTER_MAX_TICKS)
63
64 /* Hardware timeout in seconds */
65 #define WDT_HW_TIMEOUT 2
66
67 /* Timer heartbeat (500ms) */
68 #define WDT_TIMEOUT     (HZ/2)
69
70 /* User land timeout */
71 #define WDT_HEARTBEAT 15
72 static int heartbeat;
73 module_param(heartbeat, int, 0);
74 MODULE_PARM_DESC(heartbeat, "Watchdog heartbeats in seconds. "
75         "(default = " __MODULE_STRING(WDT_HEARTBEAT) ")");
76
77 static bool nowayout = WATCHDOG_NOWAYOUT;
78 module_param(nowayout, bool, 0);
79 MODULE_PARM_DESC(nowayout, "Watchdog cannot be stopped once started "
80         "(default=" __MODULE_STRING(WATCHDOG_NOWAYOUT) ")");
81
82 #define to_wdt(wdd) container_of(wdd, struct at91wdt, wdd)
83 struct at91wdt {
84         struct watchdog_device wdd;
85         void __iomem *base;
86         unsigned long next_heartbeat;   /* the next_heartbeat for the timer */
87         struct timer_list timer;        /* The timer that pings the watchdog */
88         u32 mr;
89         u32 mr_mask;
90         unsigned long heartbeat;        /* WDT heartbeat in jiffies */
91         bool nowayout;
92         unsigned int irq;
93 };
94
95 /* ......................................................................... */
96
97 static irqreturn_t wdt_interrupt(int irq, void *dev_id)
98 {
99         struct at91wdt *wdt = (struct at91wdt *)dev_id;
100
101         if (wdt_read(wdt, AT91_WDT_SR)) {
102                 pr_crit("at91sam9 WDT software reset\n");
103                 emergency_restart();
104                 pr_crit("Reboot didn't ?????\n");
105         }
106
107         return IRQ_HANDLED;
108 }
109
110 /*
111  * Reload the watchdog timer.  (ie, pat the watchdog)
112  */
113 static inline void at91_wdt_reset(struct at91wdt *wdt)
114 {
115         wdt_write(wdt, AT91_WDT_CR, AT91_WDT_KEY | AT91_WDT_WDRSTT);
116 }
117
118 /*
119  * Timer tick
120  */
121 static void at91_ping(unsigned long data)
122 {
123         struct at91wdt *wdt = (struct at91wdt *)data;
124         if (time_before(jiffies, wdt->next_heartbeat) ||
125             !watchdog_active(&wdt->wdd)) {
126                 at91_wdt_reset(wdt);
127                 mod_timer(&wdt->timer, jiffies + wdt->heartbeat);
128         } else {
129                 pr_crit("I will reset your machine !\n");
130         }
131 }
132
133 static int at91_wdt_start(struct watchdog_device *wdd)
134 {
135         struct at91wdt *wdt = to_wdt(wdd);
136         /* calculate when the next userspace timeout will be */
137         wdt->next_heartbeat = jiffies + wdd->timeout * HZ;
138         return 0;
139 }
140
141 static int at91_wdt_stop(struct watchdog_device *wdd)
142 {
143         /* The watchdog timer hardware can not be stopped... */
144         return 0;
145 }
146
147 static int at91_wdt_set_timeout(struct watchdog_device *wdd, unsigned int new_timeout)
148 {
149         wdd->timeout = new_timeout;
150         return at91_wdt_start(wdd);
151 }
152
153 static int at91_wdt_init(struct platform_device *pdev, struct at91wdt *wdt)
154 {
155         u32 tmp;
156         u32 delta;
157         u32 value;
158         int err;
159         u32 mask = wdt->mr_mask;
160         unsigned long min_heartbeat = 1;
161         struct device *dev = &pdev->dev;
162
163         tmp = wdt_read(wdt, AT91_WDT_MR);
164         if ((tmp & mask) != (wdt->mr & mask)) {
165                 if (tmp == WDT_MR_RESET) {
166                         wdt_write(wdt, AT91_WDT_MR, wdt->mr);
167                         tmp = wdt_read(wdt, AT91_WDT_MR);
168                 }
169         }
170
171         if (tmp & AT91_WDT_WDDIS) {
172                 if (wdt->mr & AT91_WDT_WDDIS)
173                         return 0;
174                 dev_err(dev, "watchdog is disabled\n");
175                 return -EINVAL;
176         }
177
178         value = tmp & AT91_WDT_WDV;
179         delta = (tmp & AT91_WDT_WDD) >> 16;
180
181         if (delta < value)
182                 min_heartbeat = ticks_to_hz_roundup(value - delta);
183
184         wdt->heartbeat = ticks_to_hz_rounddown(value);
185         if (!wdt->heartbeat) {
186                 dev_err(dev,
187                         "heartbeat is too small for the system to handle it correctly\n");
188                 return -EINVAL;
189         }
190
191         if (wdt->heartbeat < min_heartbeat + 4) {
192                 wdt->heartbeat = min_heartbeat;
193                 dev_warn(dev,
194                          "min heartbeat and max heartbeat might be too close for the system to handle it correctly\n");
195                 if (wdt->heartbeat < 4)
196                         dev_warn(dev,
197                                  "heartbeat might be too small for the system to handle it correctly\n");
198         } else {
199                 wdt->heartbeat -= 4;
200         }
201
202         if ((tmp & AT91_WDT_WDFIEN) && wdt->irq) {
203                 err = request_irq(wdt->irq, wdt_interrupt,
204                                   IRQF_SHARED | IRQF_IRQPOLL,
205                                   pdev->name, wdt);
206                 if (err)
207                         return err;
208         }
209
210         if ((tmp & wdt->mr_mask) != (wdt->mr & wdt->mr_mask))
211                 dev_warn(dev,
212                          "watchdog already configured differently (mr = %x expecting %x)\n",
213                          tmp & wdt->mr_mask, wdt->mr & wdt->mr_mask);
214
215         setup_timer(&wdt->timer, at91_ping, (unsigned long)wdt);
216
217         /*
218          * Use min_heartbeat the first time to avoid spurious watchdog reset:
219          * we don't know for how long the watchdog counter is running, and
220          *  - resetting it right now might trigger a watchdog fault reset
221          *  - waiting for heartbeat time might lead to a watchdog timeout
222          *    reset
223          */
224         mod_timer(&wdt->timer, jiffies + min_heartbeat);
225
226         /* Try to set timeout from device tree first */
227         if (watchdog_init_timeout(&wdt->wdd, 0, dev))
228                 watchdog_init_timeout(&wdt->wdd, heartbeat, dev);
229         watchdog_set_nowayout(&wdt->wdd, wdt->nowayout);
230         err = watchdog_register_device(&wdt->wdd);
231         if (err)
232                 goto out_stop_timer;
233
234         wdt->next_heartbeat = jiffies + wdt->wdd.timeout * HZ;
235
236         return 0;
237
238 out_stop_timer:
239         del_timer(&wdt->timer);
240         return err;
241 }
242
243 /* ......................................................................... */
244
245 static const struct watchdog_info at91_wdt_info = {
246         .identity       = DRV_NAME,
247         .options        = WDIOF_SETTIMEOUT | WDIOF_KEEPALIVEPING |
248                                                 WDIOF_MAGICCLOSE,
249 };
250
251 static const struct watchdog_ops at91_wdt_ops = {
252         .owner =        THIS_MODULE,
253         .start =        at91_wdt_start,
254         .stop =         at91_wdt_stop,
255         .set_timeout =  at91_wdt_set_timeout,
256 };
257
258 #if defined(CONFIG_OF)
259 static int of_at91wdt_init(struct device_node *np, struct at91wdt *wdt)
260 {
261         u32 min = 0;
262         u32 max = WDT_COUNTER_MAX_SECS;
263         const char *tmp;
264
265         /* Get the interrupts property */
266         wdt->irq = irq_of_parse_and_map(np, 0);
267         if (!wdt->irq)
268                 dev_warn(wdt->wdd.parent, "failed to get IRQ from DT\n");
269
270         if (!of_property_read_u32_index(np, "atmel,max-heartbeat-sec", 0,
271                                         &max)) {
272                 if (!max || max > WDT_COUNTER_MAX_SECS)
273                         max = WDT_COUNTER_MAX_SECS;
274
275                 if (!of_property_read_u32_index(np, "atmel,min-heartbeat-sec",
276                                                 0, &min)) {
277                         if (min >= max)
278                                 min = max - 1;
279                 }
280         }
281
282         min = secs_to_ticks(min);
283         max = secs_to_ticks(max);
284
285         wdt->mr_mask = 0x3FFFFFFF;
286         wdt->mr = 0;
287         if (!of_property_read_string(np, "atmel,watchdog-type", &tmp) &&
288             !strcmp(tmp, "software")) {
289                 wdt->mr |= AT91_WDT_WDFIEN;
290                 wdt->mr_mask &= ~AT91_WDT_WDRPROC;
291         } else {
292                 wdt->mr |= AT91_WDT_WDRSTEN;
293         }
294
295         if (!of_property_read_string(np, "atmel,reset-type", &tmp) &&
296             !strcmp(tmp, "proc"))
297                 wdt->mr |= AT91_WDT_WDRPROC;
298
299         if (of_property_read_bool(np, "atmel,disable")) {
300                 wdt->mr |= AT91_WDT_WDDIS;
301                 wdt->mr_mask &= AT91_WDT_WDDIS;
302         }
303
304         if (of_property_read_bool(np, "atmel,idle-halt"))
305                 wdt->mr |= AT91_WDT_WDIDLEHLT;
306
307         if (of_property_read_bool(np, "atmel,dbg-halt"))
308                 wdt->mr |= AT91_WDT_WDDBGHLT;
309
310         wdt->mr |= max | ((max - min) << 16);
311
312         return 0;
313 }
314 #else
315 static inline int of_at91wdt_init(struct device_node *np, struct at91wdt *wdt)
316 {
317         return 0;
318 }
319 #endif
320
321 static int __init at91wdt_probe(struct platform_device *pdev)
322 {
323         struct resource *r;
324         int err;
325         struct at91wdt *wdt;
326
327         wdt = devm_kzalloc(&pdev->dev, sizeof(*wdt), GFP_KERNEL);
328         if (!wdt)
329                 return -ENOMEM;
330
331         wdt->mr = (WDT_HW_TIMEOUT * 256) | AT91_WDT_WDRSTEN | AT91_WDT_WDD |
332                   AT91_WDT_WDDBGHLT | AT91_WDT_WDIDLEHLT;
333         wdt->mr_mask = 0x3FFFFFFF;
334         wdt->nowayout = nowayout;
335         wdt->wdd.parent = &pdev->dev;
336         wdt->wdd.info = &at91_wdt_info;
337         wdt->wdd.ops = &at91_wdt_ops;
338         wdt->wdd.timeout = WDT_HEARTBEAT;
339         wdt->wdd.min_timeout = 1;
340         wdt->wdd.max_timeout = 0xFFFF;
341
342         r = platform_get_resource(pdev, IORESOURCE_MEM, 0);
343         wdt->base = devm_ioremap_resource(&pdev->dev, r);
344         if (IS_ERR(wdt->base))
345                 return PTR_ERR(wdt->base);
346
347         if (pdev->dev.of_node) {
348                 err = of_at91wdt_init(pdev->dev.of_node, wdt);
349                 if (err)
350                         return err;
351         }
352
353         err = at91_wdt_init(pdev, wdt);
354         if (err)
355                 return err;
356
357         platform_set_drvdata(pdev, wdt);
358
359         pr_info("enabled (heartbeat=%d sec, nowayout=%d)\n",
360                 wdt->wdd.timeout, wdt->nowayout);
361
362         return 0;
363 }
364
365 static int __exit at91wdt_remove(struct platform_device *pdev)
366 {
367         struct at91wdt *wdt = platform_get_drvdata(pdev);
368         watchdog_unregister_device(&wdt->wdd);
369
370         pr_warn("I quit now, hardware will probably reboot!\n");
371         del_timer(&wdt->timer);
372
373         return 0;
374 }
375
376 #if defined(CONFIG_OF)
377 static const struct of_device_id at91_wdt_dt_ids[] = {
378         { .compatible = "atmel,at91sam9260-wdt" },
379         { /* sentinel */ }
380 };
381
382 MODULE_DEVICE_TABLE(of, at91_wdt_dt_ids);
383 #endif
384
385 static struct platform_driver at91wdt_driver = {
386         .remove         = __exit_p(at91wdt_remove),
387         .driver         = {
388                 .name   = "at91_wdt",
389                 .owner  = THIS_MODULE,
390                 .of_match_table = of_match_ptr(at91_wdt_dt_ids),
391         },
392 };
393
394 module_platform_driver_probe(at91wdt_driver, at91wdt_probe);
395
396 MODULE_AUTHOR("Renaud CERRATO <r.cerrato@til-technologies.fr>");
397 MODULE_DESCRIPTION("Watchdog driver for Atmel AT91SAM9x processors");
398 MODULE_LICENSE("GPL");