]> Pileus Git - ~andy/linux/blob - drivers/usb/host/ehci-pci.c
Merge branch 'nfsd-next' of git://linux-nfs.org/~bfields/linux
[~andy/linux] / drivers / usb / host / ehci-pci.c
1 /*
2  * EHCI HCD (Host Controller Driver) PCI Bus Glue.
3  *
4  * Copyright (c) 2000-2004 by David Brownell
5  *
6  * This program is free software; you can redistribute it and/or modify it
7  * under the terms of the GNU General Public License as published by the
8  * Free Software Foundation; either version 2 of the License, or (at your
9  * option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful, but
12  * WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
13  * or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
14  * for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software Foundation,
18  * Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
19  */
20
21 #include <linux/kernel.h>
22 #include <linux/module.h>
23 #include <linux/pci.h>
24 #include <linux/usb.h>
25 #include <linux/usb/hcd.h>
26
27 #include "ehci.h"
28 #include "pci-quirks.h"
29
30 #define DRIVER_DESC "EHCI PCI platform driver"
31
32 static const char hcd_name[] = "ehci-pci";
33
34 /* defined here to avoid adding to pci_ids.h for single instance use */
35 #define PCI_DEVICE_ID_INTEL_CE4100_USB  0x2e70
36
37 /*-------------------------------------------------------------------------*/
38
39 /* called after powerup, by probe or system-pm "wakeup" */
40 static int ehci_pci_reinit(struct ehci_hcd *ehci, struct pci_dev *pdev)
41 {
42         int                     retval;
43
44         /* we expect static quirk code to handle the "extended capabilities"
45          * (currently just BIOS handoff) allowed starting with EHCI 0.96
46          */
47
48         /* PCI Memory-Write-Invalidate cycle support is optional (uncommon) */
49         retval = pci_set_mwi(pdev);
50         if (!retval)
51                 ehci_dbg(ehci, "MWI active\n");
52
53         return 0;
54 }
55
56 /* called during probe() after chip reset completes */
57 static int ehci_pci_setup(struct usb_hcd *hcd)
58 {
59         struct ehci_hcd         *ehci = hcd_to_ehci(hcd);
60         struct pci_dev          *pdev = to_pci_dev(hcd->self.controller);
61         u32                     temp;
62         int                     retval;
63
64         ehci->caps = hcd->regs;
65
66         /*
67          * ehci_init() causes memory for DMA transfers to be
68          * allocated.  Thus, any vendor-specific workarounds based on
69          * limiting the type of memory used for DMA transfers must
70          * happen before ehci_setup() is called.
71          *
72          * Most other workarounds can be done either before or after
73          * init and reset; they are located here too.
74          */
75         switch (pdev->vendor) {
76         case PCI_VENDOR_ID_TOSHIBA_2:
77                 /* celleb's companion chip */
78                 if (pdev->device == 0x01b5) {
79 #ifdef CONFIG_USB_EHCI_BIG_ENDIAN_MMIO
80                         ehci->big_endian_mmio = 1;
81 #else
82                         ehci_warn(ehci,
83                                   "unsupported big endian Toshiba quirk\n");
84 #endif
85                 }
86                 break;
87         case PCI_VENDOR_ID_NVIDIA:
88                 /* NVidia reports that certain chips don't handle
89                  * QH, ITD, or SITD addresses above 2GB.  (But TD,
90                  * data buffer, and periodic schedule are normal.)
91                  */
92                 switch (pdev->device) {
93                 case 0x003c:    /* MCP04 */
94                 case 0x005b:    /* CK804 */
95                 case 0x00d8:    /* CK8 */
96                 case 0x00e8:    /* CK8S */
97                         if (pci_set_consistent_dma_mask(pdev,
98                                                 DMA_BIT_MASK(31)) < 0)
99                                 ehci_warn(ehci, "can't enable NVidia "
100                                         "workaround for >2GB RAM\n");
101                         break;
102
103                 /* Some NForce2 chips have problems with selective suspend;
104                  * fixed in newer silicon.
105                  */
106                 case 0x0068:
107                         if (pdev->revision < 0xa4)
108                                 ehci->no_selective_suspend = 1;
109                         break;
110                 }
111                 break;
112         case PCI_VENDOR_ID_INTEL:
113                 if (pdev->device == PCI_DEVICE_ID_INTEL_CE4100_USB)
114                         hcd->has_tt = 1;
115                 break;
116         case PCI_VENDOR_ID_TDI:
117                 if (pdev->device == PCI_DEVICE_ID_TDI_EHCI)
118                         hcd->has_tt = 1;
119                 break;
120         case PCI_VENDOR_ID_AMD:
121                 /* AMD PLL quirk */
122                 if (usb_amd_find_chipset_info())
123                         ehci->amd_pll_fix = 1;
124                 /* AMD8111 EHCI doesn't work, according to AMD errata */
125                 if (pdev->device == 0x7463) {
126                         ehci_info(ehci, "ignoring AMD8111 (errata)\n");
127                         retval = -EIO;
128                         goto done;
129                 }
130
131                 /*
132                  * EHCI controller on AMD SB700/SB800/Hudson-2/3 platforms may
133                  * read/write memory space which does not belong to it when
134                  * there is NULL pointer with T-bit set to 1 in the frame list
135                  * table. To avoid the issue, the frame list link pointer
136                  * should always contain a valid pointer to a inactive qh.
137                  */
138                 if (pdev->device == 0x7808) {
139                         ehci->use_dummy_qh = 1;
140                         ehci_info(ehci, "applying AMD SB700/SB800/Hudson-2/3 EHCI dummy qh workaround\n");
141                 }
142                 break;
143         case PCI_VENDOR_ID_VIA:
144                 if (pdev->device == 0x3104 && (pdev->revision & 0xf0) == 0x60) {
145                         u8 tmp;
146
147                         /* The VT6212 defaults to a 1 usec EHCI sleep time which
148                          * hogs the PCI bus *badly*. Setting bit 5 of 0x4B makes
149                          * that sleep time use the conventional 10 usec.
150                          */
151                         pci_read_config_byte(pdev, 0x4b, &tmp);
152                         if (tmp & 0x20)
153                                 break;
154                         pci_write_config_byte(pdev, 0x4b, tmp | 0x20);
155                 }
156                 break;
157         case PCI_VENDOR_ID_ATI:
158                 /* AMD PLL quirk */
159                 if (usb_amd_find_chipset_info())
160                         ehci->amd_pll_fix = 1;
161
162                 /*
163                  * EHCI controller on AMD SB700/SB800/Hudson-2/3 platforms may
164                  * read/write memory space which does not belong to it when
165                  * there is NULL pointer with T-bit set to 1 in the frame list
166                  * table. To avoid the issue, the frame list link pointer
167                  * should always contain a valid pointer to a inactive qh.
168                  */
169                 if (pdev->device == 0x4396) {
170                         ehci->use_dummy_qh = 1;
171                         ehci_info(ehci, "applying AMD SB700/SB800/Hudson-2/3 EHCI dummy qh workaround\n");
172                 }
173                 /* SB600 and old version of SB700 have a bug in EHCI controller,
174                  * which causes usb devices lose response in some cases.
175                  */
176                 if ((pdev->device == 0x4386 || pdev->device == 0x4396) &&
177                                 usb_amd_hang_symptom_quirk()) {
178                         u8 tmp;
179                         ehci_info(ehci, "applying AMD SB600/SB700 USB freeze workaround\n");
180                         pci_read_config_byte(pdev, 0x53, &tmp);
181                         pci_write_config_byte(pdev, 0x53, tmp | (1<<3));
182                 }
183                 break;
184         case PCI_VENDOR_ID_NETMOS:
185                 /* MosChip frame-index-register bug */
186                 ehci_info(ehci, "applying MosChip frame-index workaround\n");
187                 ehci->frame_index_bug = 1;
188                 break;
189         }
190
191         /* optional debug port, normally in the first BAR */
192         temp = pci_find_capability(pdev, PCI_CAP_ID_DBG);
193         if (temp) {
194                 pci_read_config_dword(pdev, temp, &temp);
195                 temp >>= 16;
196                 if (((temp >> 13) & 7) == 1) {
197                         u32 hcs_params = ehci_readl(ehci,
198                                                     &ehci->caps->hcs_params);
199
200                         temp &= 0x1fff;
201                         ehci->debug = hcd->regs + temp;
202                         temp = ehci_readl(ehci, &ehci->debug->control);
203                         ehci_info(ehci, "debug port %d%s\n",
204                                   HCS_DEBUG_PORT(hcs_params),
205                                   (temp & DBGP_ENABLED) ? " IN USE" : "");
206                         if (!(temp & DBGP_ENABLED))
207                                 ehci->debug = NULL;
208                 }
209         }
210
211         retval = ehci_setup(hcd);
212         if (retval)
213                 return retval;
214
215         /* These workarounds need to be applied after ehci_setup() */
216         switch (pdev->vendor) {
217         case PCI_VENDOR_ID_NEC:
218                 ehci->need_io_watchdog = 0;
219                 break;
220         case PCI_VENDOR_ID_INTEL:
221                 ehci->need_io_watchdog = 0;
222                 break;
223         case PCI_VENDOR_ID_NVIDIA:
224                 switch (pdev->device) {
225                 /* MCP89 chips on the MacBookAir3,1 give EPROTO when
226                  * fetching device descriptors unless LPM is disabled.
227                  * There are also intermittent problems enumerating
228                  * devices with PPCD enabled.
229                  */
230                 case 0x0d9d:
231                         ehci_info(ehci, "disable ppcd for nvidia mcp89\n");
232                         ehci->has_ppcd = 0;
233                         ehci->command &= ~CMD_PPCEE;
234                         break;
235                 }
236                 break;
237         }
238
239         /* at least the Genesys GL880S needs fixup here */
240         temp = HCS_N_CC(ehci->hcs_params) * HCS_N_PCC(ehci->hcs_params);
241         temp &= 0x0f;
242         if (temp && HCS_N_PORTS(ehci->hcs_params) > temp) {
243                 ehci_dbg(ehci, "bogus port configuration: "
244                         "cc=%d x pcc=%d < ports=%d\n",
245                         HCS_N_CC(ehci->hcs_params),
246                         HCS_N_PCC(ehci->hcs_params),
247                         HCS_N_PORTS(ehci->hcs_params));
248
249                 switch (pdev->vendor) {
250                 case 0x17a0:            /* GENESYS */
251                         /* GL880S: should be PORTS=2 */
252                         temp |= (ehci->hcs_params & ~0xf);
253                         ehci->hcs_params = temp;
254                         break;
255                 case PCI_VENDOR_ID_NVIDIA:
256                         /* NF4: should be PCC=10 */
257                         break;
258                 }
259         }
260
261         /* Serial Bus Release Number is at PCI 0x60 offset */
262         if (pdev->vendor == PCI_VENDOR_ID_STMICRO
263             && pdev->device == PCI_DEVICE_ID_STMICRO_USB_HOST)
264                 ;       /* ConneXT has no sbrn register */
265         else
266                 pci_read_config_byte(pdev, 0x60, &ehci->sbrn);
267
268         /* Keep this around for a while just in case some EHCI
269          * implementation uses legacy PCI PM support.  This test
270          * can be removed on 17 Dec 2009 if the dev_warn() hasn't
271          * been triggered by then.
272          */
273         if (!device_can_wakeup(&pdev->dev)) {
274                 u16     port_wake;
275
276                 pci_read_config_word(pdev, 0x62, &port_wake);
277                 if (port_wake & 0x0001) {
278                         dev_warn(&pdev->dev, "Enabling legacy PCI PM\n");
279                         device_set_wakeup_capable(&pdev->dev, 1);
280                 }
281         }
282
283 #ifdef  CONFIG_PM_RUNTIME
284         if (ehci->no_selective_suspend && device_can_wakeup(&pdev->dev))
285                 ehci_warn(ehci, "selective suspend/wakeup unavailable\n");
286 #endif
287
288         retval = ehci_pci_reinit(ehci, pdev);
289 done:
290         return retval;
291 }
292
293 /*-------------------------------------------------------------------------*/
294
295 #ifdef  CONFIG_PM
296
297 /* suspend/resume, section 4.3 */
298
299 /* These routines rely on the PCI bus glue
300  * to handle powerdown and wakeup, and currently also on
301  * transceivers that don't need any software attention to set up
302  * the right sort of wakeup.
303  * Also they depend on separate root hub suspend/resume.
304  */
305
306 static int ehci_pci_resume(struct usb_hcd *hcd, bool hibernated)
307 {
308         struct ehci_hcd         *ehci = hcd_to_ehci(hcd);
309         struct pci_dev          *pdev = to_pci_dev(hcd->self.controller);
310
311         if (ehci_resume(hcd, hibernated) != 0)
312                 (void) ehci_pci_reinit(ehci, pdev);
313         return 0;
314 }
315
316 #else
317
318 #define ehci_suspend            NULL
319 #define ehci_pci_resume         NULL
320 #endif  /* CONFIG_PM */
321
322 static struct hc_driver __read_mostly ehci_pci_hc_driver;
323
324 static const struct ehci_driver_overrides pci_overrides __initconst = {
325         .reset =                ehci_pci_setup,
326 };
327
328 /*-------------------------------------------------------------------------*/
329
330 /* PCI driver selection metadata; PCI hotplugging uses this */
331 static const struct pci_device_id pci_ids [] = { {
332         /* handle any USB 2.0 EHCI controller */
333         PCI_DEVICE_CLASS(PCI_CLASS_SERIAL_USB_EHCI, ~0),
334         .driver_data =  (unsigned long) &ehci_pci_hc_driver,
335         }, {
336         PCI_VDEVICE(STMICRO, PCI_DEVICE_ID_STMICRO_USB_HOST),
337         .driver_data = (unsigned long) &ehci_pci_hc_driver,
338         },
339         { /* end: all zeroes */ }
340 };
341 MODULE_DEVICE_TABLE(pci, pci_ids);
342
343 /* pci driver glue; this is a "new style" PCI driver module */
344 static struct pci_driver ehci_pci_driver = {
345         .name =         (char *) hcd_name,
346         .id_table =     pci_ids,
347
348         .probe =        usb_hcd_pci_probe,
349         .remove =       usb_hcd_pci_remove,
350         .shutdown =     usb_hcd_pci_shutdown,
351
352 #ifdef CONFIG_PM
353         .driver =       {
354                 .pm =   &usb_hcd_pci_pm_ops
355         },
356 #endif
357 };
358
359 static int __init ehci_pci_init(void)
360 {
361         if (usb_disabled())
362                 return -ENODEV;
363
364         pr_info("%s: " DRIVER_DESC "\n", hcd_name);
365
366         ehci_init_driver(&ehci_pci_hc_driver, &pci_overrides);
367
368         /* Entries for the PCI suspend/resume callbacks are special */
369         ehci_pci_hc_driver.pci_suspend = ehci_suspend;
370         ehci_pci_hc_driver.pci_resume = ehci_pci_resume;
371
372         return pci_register_driver(&ehci_pci_driver);
373 }
374 module_init(ehci_pci_init);
375
376 static void __exit ehci_pci_cleanup(void)
377 {
378         pci_unregister_driver(&ehci_pci_driver);
379 }
380 module_exit(ehci_pci_cleanup);
381
382 MODULE_DESCRIPTION(DRIVER_DESC);
383 MODULE_AUTHOR("David Brownell");
384 MODULE_AUTHOR("Alan Stern");
385 MODULE_LICENSE("GPL");