]> Pileus Git - ~andy/linux/blob - drivers/staging/vt6656/rf.c
Merge branch 'perf-urgent-for-linus' of git://git.kernel.org/pub/scm/linux/kernel...
[~andy/linux] / drivers / staging / vt6656 / rf.c
1 /*
2  * Copyright (c) 1996, 2003 VIA Networking Technologies, Inc.
3  * All rights reserved.
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License as published by
7  * the Free Software Foundation; either version 2 of the License, or
8  * (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License along
16  * with this program; if not, write to the Free Software Foundation, Inc.,
17  * 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA.
18  *
19  *
20  * File: rf.c
21  *
22  * Purpose: rf function code
23  *
24  * Author: Jerry Chen
25  *
26  * Date: Feb. 19, 2004
27  *
28  * Functions:
29  *      IFRFbWriteEmbedded      - Embedded write RF register via MAC
30  *
31  * Revision History:
32  *
33  */
34
35 #include "mac.h"
36 #include "rf.h"
37 #include "baseband.h"
38 #include "control.h"
39 #include "rndis.h"
40 #include "datarate.h"
41
42 static int          msglevel                =MSG_LEVEL_INFO;
43 //static int          msglevel                =MSG_LEVEL_DEBUG;
44 /*---------------------  Static Definitions -------------------------*/
45 #define BY_AL2230_REG_LEN     23 //24bit
46 #define CB_AL2230_INIT_SEQ    15
47 #define AL2230_PWR_IDX_LEN    64
48
49 #define BY_AL7230_REG_LEN     23 //24bit
50 #define CB_AL7230_INIT_SEQ    16
51 #define AL7230_PWR_IDX_LEN    64
52
53 //{{RobertYu:20051111
54 #define BY_VT3226_REG_LEN     23
55 #define CB_VT3226_INIT_SEQ    11
56 #define VT3226_PWR_IDX_LEN    64
57 //}}
58
59 //{{RobertYu:20060609
60 #define BY_VT3342_REG_LEN     23
61 #define CB_VT3342_INIT_SEQ    13
62 #define VT3342_PWR_IDX_LEN    64
63 //}}
64
65 /*---------------------  Static Classes  ----------------------------*/
66
67 /*---------------------  Static Variables  --------------------------*/
68
69
70
71
72 u8 abyAL2230InitTable[CB_AL2230_INIT_SEQ][3] = {
73     {0x03, 0xF7, 0x90},
74     {0x03, 0x33, 0x31},
75     {0x01, 0xB8, 0x02},
76     {0x00, 0xFF, 0xF3},
77     {0x00, 0x05, 0xA4},
78     {0x0F, 0x4D, 0xC5},   //RobertYu:20060814
79     {0x08, 0x05, 0xB6},
80     {0x01, 0x47, 0xC7},
81     {0x00, 0x06, 0x88},
82     {0x04, 0x03, 0xB9},
83     {0x00, 0xDB, 0xBA},
84     {0x00, 0x09, 0x9B},
85     {0x0B, 0xDF, 0xFC},
86     {0x00, 0x00, 0x0D},
87     {0x00, 0x58, 0x0F}
88     };
89
90 u8 abyAL2230ChannelTable0[CB_MAX_CHANNEL_24G][3] = {
91     {0x03, 0xF7, 0x90}, // channel = 1, Tf = 2412MHz
92     {0x03, 0xF7, 0x90}, // channel = 2, Tf = 2417MHz
93     {0x03, 0xE7, 0x90}, // channel = 3, Tf = 2422MHz
94     {0x03, 0xE7, 0x90}, // channel = 4, Tf = 2427MHz
95     {0x03, 0xF7, 0xA0}, // channel = 5, Tf = 2432MHz
96     {0x03, 0xF7, 0xA0}, // channel = 6, Tf = 2437MHz
97     {0x03, 0xE7, 0xA0}, // channel = 7, Tf = 2442MHz
98     {0x03, 0xE7, 0xA0}, // channel = 8, Tf = 2447MHz
99     {0x03, 0xF7, 0xB0}, // channel = 9, Tf = 2452MHz
100     {0x03, 0xF7, 0xB0}, // channel = 10, Tf = 2457MHz
101     {0x03, 0xE7, 0xB0}, // channel = 11, Tf = 2462MHz
102     {0x03, 0xE7, 0xB0}, // channel = 12, Tf = 2467MHz
103     {0x03, 0xF7, 0xC0}, // channel = 13, Tf = 2472MHz
104     {0x03, 0xE7, 0xC0}  // channel = 14, Tf = 2412M
105     };
106
107 u8 abyAL2230ChannelTable1[CB_MAX_CHANNEL_24G][3] = {
108     {0x03, 0x33, 0x31}, // channel = 1, Tf = 2412MHz
109     {0x0B, 0x33, 0x31}, // channel = 2, Tf = 2417MHz
110     {0x03, 0x33, 0x31}, // channel = 3, Tf = 2422MHz
111     {0x0B, 0x33, 0x31}, // channel = 4, Tf = 2427MHz
112     {0x03, 0x33, 0x31}, // channel = 5, Tf = 2432MHz
113     {0x0B, 0x33, 0x31}, // channel = 6, Tf = 2437MHz
114     {0x03, 0x33, 0x31}, // channel = 7, Tf = 2442MHz
115     {0x0B, 0x33, 0x31}, // channel = 8, Tf = 2447MHz
116     {0x03, 0x33, 0x31}, // channel = 9, Tf = 2452MHz
117     {0x0B, 0x33, 0x31}, // channel = 10, Tf = 2457MHz
118     {0x03, 0x33, 0x31}, // channel = 11, Tf = 2462MHz
119     {0x0B, 0x33, 0x31}, // channel = 12, Tf = 2467MHz
120     {0x03, 0x33, 0x31}, // channel = 13, Tf = 2472MHz
121     {0x06, 0x66, 0x61}  // channel = 14, Tf = 2412M
122     };
123
124 // 40MHz reference frequency
125 // Need to Pull PLLON(PE3) low when writing channel registers through 3-wire.
126 u8 abyAL7230InitTable[CB_AL7230_INIT_SEQ][3] = {
127     {0x20, 0x37, 0x90}, // Channel1 // Need modify for 11a
128     {0x13, 0x33, 0x31}, // Channel1 // Need modify for 11a
129     {0x84, 0x1F, 0xF2}, // Need modify for 11a: 451FE2
130     {0x3F, 0xDF, 0xA3}, // Need modify for 11a: 5FDFA3
131     {0x7F, 0xD7, 0x84}, // 11b/g    // Need modify for 11a
132     //0x802B4500+(BY_AL7230_REG_LEN<<3)+IFREGCTL_REGW, // Need modify for 11a: 8D1B45
133     // RoberYu:20050113, Rev0.47 Regsiter Setting Guide
134     {0x80, 0x2B, 0x55}, // Need modify for 11a: 8D1B55
135     {0x56, 0xAF, 0x36},
136     {0xCE, 0x02, 0x07}, // Need modify for 11a: 860207
137     {0x6E, 0xBC, 0x98},
138     {0x22, 0x1B, 0xB9},
139     {0xE0, 0x00, 0x0A}, // Need modify for 11a: E0600A
140     {0x08, 0x03, 0x1B}, // init 0x080B1B00 => 0x080F1B00 for 3 wire control TxGain(D10)
141     //0x00093C00+(BY_AL7230_REG_LEN<<3)+IFREGCTL_REGW, // Need modify for 11a: 00143C
142     // RoberYu:20050113, Rev0.47 Regsiter Setting Guide
143     {0x00, 0x0A, 0x3C}, // Need modify for 11a: 00143C
144     {0xFF, 0xFF, 0xFD},
145     {0x00, 0x00, 0x0E},
146     {0x1A, 0xBA, 0x8F} // Need modify for 11a: 12BACF
147     };
148
149 u8 abyAL7230InitTableAMode[CB_AL7230_INIT_SEQ][3] = {
150     {0x2F, 0xF5, 0x20}, // Channel184 // Need modify for 11b/g
151     {0x00, 0x00, 0x01}, // Channel184 // Need modify for 11b/g
152     {0x45, 0x1F, 0xE2}, // Need modify for 11b/g
153     {0x5F, 0xDF, 0xA3}, // Need modify for 11b/g
154     {0x6F, 0xD7, 0x84}, // 11a    // Need modify for 11b/g
155     {0x85, 0x3F, 0x55}, // Need modify for 11b/g, RoberYu:20050113
156     {0x56, 0xAF, 0x36},
157     {0xCE, 0x02, 0x07}, // Need modify for 11b/g
158     {0x6E, 0xBC, 0x98},
159     {0x22, 0x1B, 0xB9},
160     {0xE0, 0x60, 0x0A}, // Need modify for 11b/g
161     {0x08, 0x03, 0x1B}, // init 0x080B1B00 => 0x080F1B00 for 3 wire control TxGain(D10)
162     {0x00, 0x14, 0x7C}, // Need modify for 11b/g
163     {0xFF, 0xFF, 0xFD},
164     {0x00, 0x00, 0x0E},
165     {0x12, 0xBA, 0xCF} // Need modify for 11b/g
166     };
167
168 u8 abyAL7230ChannelTable0[CB_MAX_CHANNEL][3] = {
169     {0x20, 0x37, 0x90}, // channel =  1, Tf = 2412MHz
170     {0x20, 0x37, 0x90}, // channel =  2, Tf = 2417MHz
171     {0x20, 0x37, 0x90}, // channel =  3, Tf = 2422MHz
172     {0x20, 0x37, 0x90}, // channel =  4, Tf = 2427MHz
173     {0x20, 0x37, 0xA0}, // channel =  5, Tf = 2432MHz
174     {0x20, 0x37, 0xA0}, // channel =  6, Tf = 2437MHz
175     {0x20, 0x37, 0xA0}, // channel =  7, Tf = 2442MHz
176     {0x20, 0x37, 0xA0}, // channel =  8, Tf = 2447MHz //RobertYu: 20050218, update for APNode 0.49
177     {0x20, 0x37, 0xB0}, // channel =  9, Tf = 2452MHz //RobertYu: 20050218, update for APNode 0.49
178     {0x20, 0x37, 0xB0}, // channel = 10, Tf = 2457MHz //RobertYu: 20050218, update for APNode 0.49
179     {0x20, 0x37, 0xB0}, // channel = 11, Tf = 2462MHz //RobertYu: 20050218, update for APNode 0.49
180     {0x20, 0x37, 0xB0}, // channel = 12, Tf = 2467MHz //RobertYu: 20050218, update for APNode 0.49
181     {0x20, 0x37, 0xC0}, // channel = 13, Tf = 2472MHz //RobertYu: 20050218, update for APNode 0.49
182     {0x20, 0x37, 0xC0}, // channel = 14, Tf = 2484MHz
183
184     // 4.9G => Ch 183, 184, 185, 187, 188, 189, 192, 196  (Value:15 ~ 22)
185     {0x0F, 0xF5, 0x20}, // channel = 183, Tf = 4915MHz (15)
186     {0x2F, 0xF5, 0x20}, // channel = 184, Tf = 4920MHz (16)
187     {0x0F, 0xF5, 0x20}, // channel = 185, Tf = 4925MHz (17)
188     {0x0F, 0xF5, 0x20}, // channel = 187, Tf = 4935MHz (18)
189     {0x2F, 0xF5, 0x20}, // channel = 188, Tf = 4940MHz (19)
190     {0x0F, 0xF5, 0x20}, // channel = 189, Tf = 4945MHz (20)
191     {0x2F, 0xF5, 0x30}, // channel = 192, Tf = 4960MHz (21)
192     {0x2F, 0xF5, 0x30}, // channel = 196, Tf = 4980MHz (22)
193
194     // 5G => Ch 7, 8, 9, 11, 12, 16, 34, 36, 38, 40, 42, 44, 46, 48, 52, 56, 60, 64,
195     // 100, 104, 108, 112, 116, 120, 124, 128, 132, 136, 140, 149, 153, 157, 161, 165  (Value 23 ~ 56)
196
197     {0x0F, 0xF5, 0x40}, // channel =   7, Tf = 5035MHz (23)
198     {0x2F, 0xF5, 0x40}, // channel =   8, Tf = 5040MHz (24)
199     {0x0F, 0xF5, 0x40}, // channel =   9, Tf = 5045MHz (25)
200     {0x0F, 0xF5, 0x40}, // channel =  11, Tf = 5055MHz (26)
201     {0x2F, 0xF5, 0x40}, // channel =  12, Tf = 5060MHz (27)
202     {0x2F, 0xF5, 0x50}, // channel =  16, Tf = 5080MHz (28)
203     {0x2F, 0xF5, 0x60}, // channel =  34, Tf = 5170MHz (29)
204     {0x2F, 0xF5, 0x60}, // channel =  36, Tf = 5180MHz (30)
205     {0x2F, 0xF5, 0x70}, // channel =  38, Tf = 5190MHz (31) //RobertYu: 20050218, update for APNode 0.49
206     {0x2F, 0xF5, 0x70}, // channel =  40, Tf = 5200MHz (32)
207     {0x2F, 0xF5, 0x70}, // channel =  42, Tf = 5210MHz (33)
208     {0x2F, 0xF5, 0x70}, // channel =  44, Tf = 5220MHz (34)
209     {0x2F, 0xF5, 0x70}, // channel =  46, Tf = 5230MHz (35)
210     {0x2F, 0xF5, 0x70}, // channel =  48, Tf = 5240MHz (36)
211     {0x2F, 0xF5, 0x80}, // channel =  52, Tf = 5260MHz (37)
212     {0x2F, 0xF5, 0x80}, // channel =  56, Tf = 5280MHz (38)
213     {0x2F, 0xF5, 0x80}, // channel =  60, Tf = 5300MHz (39)
214     {0x2F, 0xF5, 0x90}, // channel =  64, Tf = 5320MHz (40)
215
216     {0x2F, 0xF5, 0xC0}, // channel = 100, Tf = 5500MHz (41)
217     {0x2F, 0xF5, 0xC0}, // channel = 104, Tf = 5520MHz (42)
218     {0x2F, 0xF5, 0xC0}, // channel = 108, Tf = 5540MHz (43)
219     {0x2F, 0xF5, 0xD0}, // channel = 112, Tf = 5560MHz (44)
220     {0x2F, 0xF5, 0xD0}, // channel = 116, Tf = 5580MHz (45)
221     {0x2F, 0xF5, 0xD0}, // channel = 120, Tf = 5600MHz (46)
222     {0x2F, 0xF5, 0xE0}, // channel = 124, Tf = 5620MHz (47)
223     {0x2F, 0xF5, 0xE0}, // channel = 128, Tf = 5640MHz (48)
224     {0x2F, 0xF5, 0xE0}, // channel = 132, Tf = 5660MHz (49)
225     {0x2F, 0xF5, 0xF0}, // channel = 136, Tf = 5680MHz (50)
226     {0x2F, 0xF5, 0xF0}, // channel = 140, Tf = 5700MHz (51)
227     {0x2F, 0xF6, 0x00}, // channel = 149, Tf = 5745MHz (52)
228     {0x2F, 0xF6, 0x00}, // channel = 153, Tf = 5765MHz (53)
229     {0x2F, 0xF6, 0x00}, // channel = 157, Tf = 5785MHz (54)
230     {0x2F, 0xF6, 0x10}, // channel = 161, Tf = 5805MHz (55)
231     {0x2F, 0xF6, 0x10} // channel = 165, Tf = 5825MHz (56)
232     };
233
234 u8 abyAL7230ChannelTable1[CB_MAX_CHANNEL][3] = {
235     {0x13, 0x33, 0x31}, // channel =  1, Tf = 2412MHz
236     {0x1B, 0x33, 0x31}, // channel =  2, Tf = 2417MHz
237     {0x03, 0x33, 0x31}, // channel =  3, Tf = 2422MHz
238     {0x0B, 0x33, 0x31}, // channel =  4, Tf = 2427MHz
239     {0x13, 0x33, 0x31}, // channel =  5, Tf = 2432MHz
240     {0x1B, 0x33, 0x31}, // channel =  6, Tf = 2437MHz
241     {0x03, 0x33, 0x31}, // channel =  7, Tf = 2442MHz
242     {0x0B, 0x33, 0x31}, // channel =  8, Tf = 2447MHz
243     {0x13, 0x33, 0x31}, // channel =  9, Tf = 2452MHz
244     {0x1B, 0x33, 0x31}, // channel = 10, Tf = 2457MHz
245     {0x03, 0x33, 0x31}, // channel = 11, Tf = 2462MHz
246     {0x0B, 0x33, 0x31}, // channel = 12, Tf = 2467MHz
247     {0x13, 0x33, 0x31}, // channel = 13, Tf = 2472MHz
248     {0x06, 0x66, 0x61}, // channel = 14, Tf = 2484MHz
249
250     // 4.9G => Ch 183, 184, 185, 187, 188, 189, 192, 196  (Value:15 ~ 22)
251     {0x1D, 0x55, 0x51}, // channel = 183, Tf = 4915MHz (15)
252     {0x00, 0x00, 0x01}, // channel = 184, Tf = 4920MHz (16)
253     {0x02, 0xAA, 0xA1}, // channel = 185, Tf = 4925MHz (17)
254     {0x08, 0x00, 0x01}, // channel = 187, Tf = 4935MHz (18)
255     {0x0A, 0xAA, 0xA1}, // channel = 188, Tf = 4940MHz (19)
256     {0x0D, 0x55, 0x51}, // channel = 189, Tf = 4945MHz (20)
257     {0x15, 0x55, 0x51}, // channel = 192, Tf = 4960MHz (21)
258     {0x00, 0x00, 0x01}, // channel = 196, Tf = 4980MHz (22)
259
260     // 5G => Ch 7, 8, 9, 11, 12, 16, 34, 36, 38, 40, 42, 44, 46, 48, 52, 56, 60, 64,
261     // 100, 104, 108, 112, 116, 120, 124, 128, 132, 136, 140, 149, 153, 157, 161, 165  (Value 23 ~ 56)
262     {0x1D, 0x55, 0x51}, // channel =   7, Tf = 5035MHz (23)
263     {0x00, 0x00, 0x01}, // channel =   8, Tf = 5040MHz (24)
264     {0x02, 0xAA, 0xA1}, // channel =   9, Tf = 5045MHz (25)
265     {0x08, 0x00, 0x01}, // channel =  11, Tf = 5055MHz (26)
266     {0x0A, 0xAA, 0xA1}, // channel =  12, Tf = 5060MHz (27)
267     {0x15, 0x55, 0x51}, // channel =  16, Tf = 5080MHz (28)
268     {0x05, 0x55, 0x51}, // channel =  34, Tf = 5170MHz (29)
269     {0x0A, 0xAA, 0xA1}, // channel =  36, Tf = 5180MHz (30)
270     {0x10, 0x00, 0x01}, // channel =  38, Tf = 5190MHz (31)
271     {0x15, 0x55, 0x51}, // channel =  40, Tf = 5200MHz (32)
272     {0x1A, 0xAA, 0xA1}, // channel =  42, Tf = 5210MHz (33)
273     {0x00, 0x00, 0x01}, // channel =  44, Tf = 5220MHz (34)
274     {0x05, 0x55, 0x51}, // channel =  46, Tf = 5230MHz (35)
275     {0x0A, 0xAA, 0xA1}, // channel =  48, Tf = 5240MHz (36)
276     {0x15, 0x55, 0x51}, // channel =  52, Tf = 5260MHz (37)
277     {0x00, 0x00, 0x01}, // channel =  56, Tf = 5280MHz (38)
278     {0x0A, 0xAA, 0xA1}, // channel =  60, Tf = 5300MHz (39)
279     {0x15, 0x55, 0x51}, // channel =  64, Tf = 5320MHz (40)
280     {0x15, 0x55, 0x51}, // channel = 100, Tf = 5500MHz (41)
281     {0x00, 0x00, 0x01}, // channel = 104, Tf = 5520MHz (42)
282     {0x0A, 0xAA, 0xA1}, // channel = 108, Tf = 5540MHz (43)
283     {0x15, 0x55, 0x51}, // channel = 112, Tf = 5560MHz (44)
284     {0x00, 0x00, 0x01}, // channel = 116, Tf = 5580MHz (45)
285     {0x0A, 0xAA, 0xA1}, // channel = 120, Tf = 5600MHz (46)
286     {0x15, 0x55, 0x51}, // channel = 124, Tf = 5620MHz (47)
287     {0x00, 0x00, 0x01}, // channel = 128, Tf = 5640MHz (48)
288     {0x0A, 0xAA, 0xA1}, // channel = 132, Tf = 5660MHz (49)
289     {0x15, 0x55, 0x51}, // channel = 136, Tf = 5680MHz (50)
290     {0x00, 0x00, 0x01}, // channel = 140, Tf = 5700MHz (51)
291     {0x18, 0x00, 0x01}, // channel = 149, Tf = 5745MHz (52)
292     {0x02, 0xAA, 0xA1}, // channel = 153, Tf = 5765MHz (53)
293     {0x0D, 0x55, 0x51}, // channel = 157, Tf = 5785MHz (54)
294     {0x18, 0x00, 0x01}, // channel = 161, Tf = 5805MHz (55)
295     {0x02, 0xAA, 0xB1}  // channel = 165, Tf = 5825MHz (56)
296     };
297
298 u8 abyAL7230ChannelTable2[CB_MAX_CHANNEL][3] = {
299     {0x7F, 0xD7, 0x84}, // channel =  1, Tf = 2412MHz
300     {0x7F, 0xD7, 0x84}, // channel =  2, Tf = 2417MHz
301     {0x7F, 0xD7, 0x84}, // channel =  3, Tf = 2422MHz
302     {0x7F, 0xD7, 0x84}, // channel =  4, Tf = 2427MHz
303     {0x7F, 0xD7, 0x84}, // channel =  5, Tf = 2432MHz
304     {0x7F, 0xD7, 0x84}, // channel =  6, Tf = 2437MHz
305     {0x7F, 0xD7, 0x84}, // channel =  7, Tf = 2442MHz
306     {0x7F, 0xD7, 0x84}, // channel =  8, Tf = 2447MHz
307     {0x7F, 0xD7, 0x84}, // channel =  9, Tf = 2452MHz
308     {0x7F, 0xD7, 0x84}, // channel = 10, Tf = 2457MHz
309     {0x7F, 0xD7, 0x84}, // channel = 11, Tf = 2462MHz
310     {0x7F, 0xD7, 0x84}, // channel = 12, Tf = 2467MHz
311     {0x7F, 0xD7, 0x84}, // channel = 13, Tf = 2472MHz
312     {0x7F, 0xD7, 0x84}, // channel = 14, Tf = 2484MHz
313
314     // 4.9G => Ch 183, 184, 185, 187, 188, 189, 192, 196  (Value:15 ~ 22)
315     {0x7F, 0xD7, 0x84}, // channel = 183, Tf = 4915MHz (15)
316     {0x6F, 0xD7, 0x84}, // channel = 184, Tf = 4920MHz (16)
317     {0x7F, 0xD7, 0x84}, // channel = 185, Tf = 4925MHz (17)
318     {0x7F, 0xD7, 0x84}, // channel = 187, Tf = 4935MHz (18)
319     {0x7F, 0xD7, 0x84}, // channel = 188, Tf = 4940MHz (19)
320     {0x7F, 0xD7, 0x84}, // channel = 189, Tf = 4945MHz (20)
321     {0x7F, 0xD7, 0x84}, // channel = 192, Tf = 4960MHz (21)
322     {0x6F, 0xD7, 0x84}, // channel = 196, Tf = 4980MHz (22)
323
324     // 5G => Ch 7, 8, 9, 11, 12, 16, 34, 36, 38, 40, 42, 44, 46, 48, 52, 56, 60, 64,
325     // 100, 104, 108, 112, 116, 120, 124, 128, 132, 136, 140, 149, 153, 157, 161, 165  (Value 23 ~ 56)
326     {0x7F, 0xD7, 0x84}, // channel =   7, Tf = 5035MHz (23)
327     {0x6F, 0xD7, 0x84}, // channel =   8, Tf = 5040MHz (24)
328     {0x7F, 0xD7, 0x84}, // channel =   9, Tf = 5045MHz (25)
329     {0x7F, 0xD7, 0x84}, // channel =  11, Tf = 5055MHz (26)
330     {0x7F, 0xD7, 0x84}, // channel =  12, Tf = 5060MHz (27)
331     {0x7F, 0xD7, 0x84}, // channel =  16, Tf = 5080MHz (28)
332     {0x7F, 0xD7, 0x84}, // channel =  34, Tf = 5170MHz (29)
333     {0x7F, 0xD7, 0x84}, // channel =  36, Tf = 5180MHz (30)
334     {0x7F, 0xD7, 0x84}, // channel =  38, Tf = 5190MHz (31)
335     {0x7F, 0xD7, 0x84}, // channel =  40, Tf = 5200MHz (32)
336     {0x7F, 0xD7, 0x84}, // channel =  42, Tf = 5210MHz (33)
337     {0x6F, 0xD7, 0x84}, // channel =  44, Tf = 5220MHz (34)
338     {0x7F, 0xD7, 0x84}, // channel =  46, Tf = 5230MHz (35)
339     {0x7F, 0xD7, 0x84}, // channel =  48, Tf = 5240MHz (36)
340     {0x7F, 0xD7, 0x84}, // channel =  52, Tf = 5260MHz (37)
341     {0x6F, 0xD7, 0x84}, // channel =  56, Tf = 5280MHz (38)
342     {0x7F, 0xD7, 0x84}, // channel =  60, Tf = 5300MHz (39)
343     {0x7F, 0xD7, 0x84}, // channel =  64, Tf = 5320MHz (40)
344     {0x7F, 0xD7, 0x84}, // channel = 100, Tf = 5500MHz (41)
345     {0x6F, 0xD7, 0x84}, // channel = 104, Tf = 5520MHz (42)
346     {0x7F, 0xD7, 0x84}, // channel = 108, Tf = 5540MHz (43)
347     {0x7F, 0xD7, 0x84}, // channel = 112, Tf = 5560MHz (44)
348     {0x6F, 0xD7, 0x84}, // channel = 116, Tf = 5580MHz (45)
349     {0x7F, 0xD7, 0x84}, // channel = 120, Tf = 5600MHz (46)
350     {0x7F, 0xD7, 0x84}, // channel = 124, Tf = 5620MHz (47)
351     {0x6F, 0xD7, 0x84}, // channel = 128, Tf = 5640MHz (48)
352     {0x7F, 0xD7, 0x84}, // channel = 132, Tf = 5660MHz (49)
353     {0x7F, 0xD7, 0x84}, // channel = 136, Tf = 5680MHz (50)
354     {0x6F, 0xD7, 0x84}, // channel = 140, Tf = 5700MHz (51)
355     {0x7F, 0xD7, 0x84}, // channel = 149, Tf = 5745MHz (52)
356     {0x7F, 0xD7, 0x84}, // channel = 153, Tf = 5765MHz (53)
357     {0x7F, 0xD7, 0x84}, // channel = 157, Tf = 5785MHz (54)
358     {0x7F, 0xD7, 0x84}, // channel = 161, Tf = 5805MHz (55)
359     {0x7F, 0xD7, 0x84}  // channel = 165, Tf = 5825MHz (56)
360     };
361
362 ///{{RobertYu:20051111
363 u8 abyVT3226_InitTable[CB_VT3226_INIT_SEQ][3] = {
364     {0x03, 0xFF, 0x80},
365     {0x02, 0x82, 0xA1},
366     {0x03, 0xC6, 0xA2},
367     {0x01, 0x97, 0x93},
368     {0x03, 0x66, 0x64},
369     {0x00, 0x61, 0xA5},
370     {0x01, 0x7B, 0xD6},
371     {0x00, 0x80, 0x17},
372     {0x03, 0xF8, 0x08},
373     {0x00, 0x02, 0x39},   //RobertYu:20051116
374     {0x02, 0x00, 0x2A}
375     };
376
377 u8 abyVT3226D0_InitTable[CB_VT3226_INIT_SEQ][3] = {
378     {0x03, 0xFF, 0x80},
379     {0x03, 0x02, 0x21}, //RobertYu:20060327
380     {0x03, 0xC6, 0xA2},
381     {0x01, 0x97, 0x93},
382     {0x03, 0x66, 0x64},
383     {0x00, 0x71, 0xA5}, //RobertYu:20060103
384     {0x01, 0x15, 0xC6}, //RobertYu:20060420
385     {0x01, 0x2E, 0x07}, //RobertYu:20060420
386     {0x00, 0x58, 0x08}, //RobertYu:20060111
387     {0x00, 0x02, 0x79}, //RobertYu:20060420
388     {0x02, 0x01, 0xAA}  //RobertYu:20060523
389     };
390
391
392 u8 abyVT3226_ChannelTable0[CB_MAX_CHANNEL_24G][3] = {
393     {0x01, 0x97, 0x83}, // channel = 1, Tf = 2412MHz
394     {0x01, 0x97, 0x83}, // channel = 2, Tf = 2417MHz
395     {0x01, 0x97, 0x93}, // channel = 3, Tf = 2422MHz
396     {0x01, 0x97, 0x93}, // channel = 4, Tf = 2427MHz
397     {0x01, 0x97, 0x93}, // channel = 5, Tf = 2432MHz
398     {0x01, 0x97, 0x93}, // channel = 6, Tf = 2437MHz
399     {0x01, 0x97, 0xA3}, // channel = 7, Tf = 2442MHz
400     {0x01, 0x97, 0xA3}, // channel = 8, Tf = 2447MHz
401     {0x01, 0x97, 0xA3}, // channel = 9, Tf = 2452MHz
402     {0x01, 0x97, 0xA3}, // channel = 10, Tf = 2457MHz
403     {0x01, 0x97, 0xB3}, // channel = 11, Tf = 2462MHz
404     {0x01, 0x97, 0xB3}, // channel = 12, Tf = 2467MHz
405     {0x01, 0x97, 0xB3}, // channel = 13, Tf = 2472MHz
406     {0x03, 0x37, 0xC3}  // channel = 14, Tf = 2484MHz
407     };
408
409 u8 abyVT3226_ChannelTable1[CB_MAX_CHANNEL_24G][3] = {
410     {0x02, 0x66, 0x64}, // channel = 1, Tf = 2412MHz
411     {0x03, 0x66, 0x64}, // channel = 2, Tf = 2417MHz
412     {0x00, 0x66, 0x64}, // channel = 3, Tf = 2422MHz
413     {0x01, 0x66, 0x64}, // channel = 4, Tf = 2427MHz
414     {0x02, 0x66, 0x64}, // channel = 5, Tf = 2432MHz
415     {0x03, 0x66, 0x64}, // channel = 6, Tf = 2437MHz
416     {0x00, 0x66, 0x64}, // channel = 7, Tf = 2442MHz
417     {0x01, 0x66, 0x64}, // channel = 8, Tf = 2447MHz
418     {0x02, 0x66, 0x64}, // channel = 9, Tf = 2452MHz
419     {0x03, 0x66, 0x64}, // channel = 10, Tf = 2457MHz
420     {0x00, 0x66, 0x64}, // channel = 11, Tf = 2462MHz
421     {0x01, 0x66, 0x64}, // channel = 12, Tf = 2467MHz
422     {0x02, 0x66, 0x64}, // channel = 13, Tf = 2472MHz
423     {0x00, 0xCC, 0xC4}  // channel = 14, Tf = 2484MHz
424     };
425 ///}}RobertYu
426
427
428 //{{RobertYu:20060502, TWIF 1.14, LO Current for 11b mode
429 u32 dwVT3226D0LoCurrentTable[CB_MAX_CHANNEL_24G] = {
430     0x0135C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 1, Tf = 2412MHz
431     0x0135C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 2, Tf = 2417MHz
432     0x0235C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 3, Tf = 2422MHz
433     0x0235C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 4, Tf = 2427MHz
434     0x0235C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 5, Tf = 2432MHz
435     0x0335C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 6, Tf = 2437MHz
436     0x0335C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 7, Tf = 2442MHz
437     0x0335C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 8, Tf = 2447MHz
438     0x0335C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 9, Tf = 2452MHz
439     0x0335C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 10, Tf = 2457MHz
440     0x0335C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 11, Tf = 2462MHz
441     0x0335C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 12, Tf = 2467MHz
442     0x0335C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW, // channel = 13, Tf = 2472MHz
443     0x0135C600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW  // channel = 14, Tf = 2484MHz
444 };
445 //}}
446
447
448 //{{RobertYu:20060609
449 u8 abyVT3342A0_InitTable[CB_VT3342_INIT_SEQ][3] = { /* 11b/g mode */
450     {0x03, 0xFF, 0x80}, //update for mode//
451     {0x02, 0x08, 0x81},
452     {0x00, 0xC6, 0x02},
453     {0x03, 0xC5, 0x13}, // channel6
454     {0x00, 0xEE, 0xE4}, // channel6
455     {0x00, 0x71, 0xA5},
456     {0x01, 0x75, 0x46},
457     {0x01, 0x40, 0x27},
458     {0x01, 0x54, 0x08},
459     {0x00, 0x01, 0x69},
460     {0x02, 0x00, 0xAA},
461     {0x00, 0x08, 0xCB},
462     {0x01, 0x70, 0x0C}
463     };
464
465  //11b/g mode: 0x03, 0xFF, 0x80,
466  //11a mode:   0x03, 0xFF, 0xC0,
467
468  // channel44, 5220MHz  0x00C402
469  // channel56, 5280MHz  0x00C402 for disable Frac
470  // other channels 0x00C602
471
472 u8 abyVT3342_ChannelTable0[CB_MAX_CHANNEL][3] = {
473     {0x02, 0x05, 0x03}, // channel = 1, Tf = 2412MHz
474     {0x01, 0x15, 0x03}, // channel = 2, Tf = 2417MHz
475     {0x03, 0xC5, 0x03}, // channel = 3, Tf = 2422MHz
476     {0x02, 0x65, 0x03}, // channel = 4, Tf = 2427MHz
477     {0x01, 0x15, 0x13}, // channel = 5, Tf = 2432MHz
478     {0x03, 0xC5, 0x13}, // channel = 6, Tf = 2437MHz
479     {0x02, 0x05, 0x13}, // channel = 7, Tf = 2442MHz
480     {0x01, 0x15, 0x13}, // channel = 8, Tf = 2447MHz
481     {0x03, 0xC5, 0x13}, // channel = 9, Tf = 2452MHz
482     {0x02, 0x65, 0x13}, // channel = 10, Tf = 2457MHz
483     {0x01, 0x15, 0x23}, // channel = 11, Tf = 2462MHz
484     {0x03, 0xC5, 0x23}, // channel = 12, Tf = 2467MHz
485     {0x02, 0x05, 0x23}, // channel = 13, Tf = 2472MHz
486     {0x00, 0xD5, 0x23}, // channel = 14, Tf = 2484MHz
487
488     // 4.9G => Ch 183, 184, 185, 187, 188, 189, 192, 196  (Value:15 ~ 22)
489     {0x01, 0x15, 0x13}, // channel = 183, Tf = 4915MHz (15), TBD
490     {0x01, 0x15, 0x13}, // channel = 184, Tf = 4920MHz (16), TBD
491     {0x01, 0x15, 0x13}, // channel = 185, Tf = 4925MHz (17), TBD
492     {0x01, 0x15, 0x13}, // channel = 187, Tf = 4935MHz (18), TBD
493     {0x01, 0x15, 0x13}, // channel = 188, Tf = 4940MHz (19), TBD
494     {0x01, 0x15, 0x13}, // channel = 189, Tf = 4945MHz (20), TBD
495     {0x01, 0x15, 0x13}, // channel = 192, Tf = 4960MHz (21), TBD
496     {0x01, 0x15, 0x13}, // channel = 196, Tf = 4980MHz (22), TBD
497
498     // 5G => Ch 7, 8, 9, 11, 12, 16, 34, 36, 38, 40, 42, 44, 46, 48, 52, 56, 60, 64,
499     // 100, 104, 108, 112, 116, 120, 124, 128, 132, 136, 140, 149, 153, 157, 161, 165  (Value 23 ~ 56)
500     {0x01, 0x15, 0x13}, // channel =   7, Tf = 5035MHz (23), TBD
501     {0x01, 0x15, 0x13}, // channel =   8, Tf = 5040MHz (24), TBD
502     {0x01, 0x15, 0x13}, // channel =   9, Tf = 5045MHz (25), TBD
503     {0x01, 0x15, 0x13}, // channel =  11, Tf = 5055MHz (26), TBD
504     {0x01, 0x15, 0x13}, // channel =  12, Tf = 5060MHz (27), TBD
505     {0x01, 0x15, 0x13}, // channel =  16, Tf = 5080MHz (28), TBD
506     {0x01, 0x15, 0x13}, // channel =  34, Tf = 5170MHz (29), TBD
507     {0x01, 0x55, 0x63}, // channel =  36, Tf = 5180MHz (30)
508     {0x01, 0x55, 0x63}, // channel =  38, Tf = 5190MHz (31), TBD
509     {0x02, 0xA5, 0x63}, // channel =  40, Tf = 5200MHz (32)
510     {0x02, 0xA5, 0x63}, // channel =  42, Tf = 5210MHz (33), TBD
511     {0x00, 0x05, 0x73}, // channel =  44, Tf = 5220MHz (34)
512     {0x00, 0x05, 0x73}, // channel =  46, Tf = 5230MHz (35), TBD
513     {0x01, 0x55, 0x73}, // channel =  48, Tf = 5240MHz (36)
514     {0x02, 0xA5, 0x73}, // channel =  52, Tf = 5260MHz (37)
515     {0x00, 0x05, 0x83}, // channel =  56, Tf = 5280MHz (38)
516     {0x01, 0x55, 0x83}, // channel =  60, Tf = 5300MHz (39)
517     {0x02, 0xA5, 0x83}, // channel =  64, Tf = 5320MHz (40)
518
519     {0x02, 0xA5, 0x83}, // channel = 100, Tf = 5500MHz (41), TBD
520     {0x02, 0xA5, 0x83}, // channel = 104, Tf = 5520MHz (42), TBD
521     {0x02, 0xA5, 0x83}, // channel = 108, Tf = 5540MHz (43), TBD
522     {0x02, 0xA5, 0x83}, // channel = 112, Tf = 5560MHz (44), TBD
523     {0x02, 0xA5, 0x83}, // channel = 116, Tf = 5580MHz (45), TBD
524     {0x02, 0xA5, 0x83}, // channel = 120, Tf = 5600MHz (46), TBD
525     {0x02, 0xA5, 0x83}, // channel = 124, Tf = 5620MHz (47), TBD
526     {0x02, 0xA5, 0x83}, // channel = 128, Tf = 5640MHz (48), TBD
527     {0x02, 0xA5, 0x83}, // channel = 132, Tf = 5660MHz (49), TBD
528     {0x02, 0xA5, 0x83}, // channel = 136, Tf = 5680MHz (50), TBD
529     {0x02, 0xA5, 0x83}, // channel = 140, Tf = 5700MHz (51), TBD
530
531     {0x00, 0x05, 0xF3}, // channel = 149, Tf = 5745MHz (52)
532     {0x01, 0x56, 0x03}, // channel = 153, Tf = 5765MHz (53)
533     {0x02, 0xA6, 0x03}, // channel = 157, Tf = 5785MHz (54)
534     {0x00, 0x06, 0x03}, // channel = 161, Tf = 5805MHz (55)
535     {0x00, 0x06, 0x03}  // channel = 165, Tf = 5825MHz (56), TBD
536     };
537
538 u8 abyVT3342_ChannelTable1[CB_MAX_CHANNEL][3] = {
539     {0x01, 0x99, 0x94}, // channel = 1, Tf = 2412MHz
540     {0x02, 0x44, 0x44}, // channel = 2, Tf = 2417MHz
541     {0x02, 0xEE, 0xE4}, // channel = 3, Tf = 2422MHz
542     {0x03, 0x99, 0x94}, // channel = 4, Tf = 2427MHz
543     {0x00, 0x44, 0x44}, // channel = 5, Tf = 2432MHz
544     {0x00, 0xEE, 0xE4}, // channel = 6, Tf = 2437MHz
545     {0x01, 0x99, 0x94}, // channel = 7, Tf = 2442MHz
546     {0x02, 0x44, 0x44}, // channel = 8, Tf = 2447MHz
547     {0x02, 0xEE, 0xE4}, // channel = 9, Tf = 2452MHz
548     {0x03, 0x99, 0x94}, // channel = 10, Tf = 2457MHz
549     {0x00, 0x44, 0x44}, // channel = 11, Tf = 2462MHz
550     {0x00, 0xEE, 0xE4}, // channel = 12, Tf = 2467MHz
551     {0x01, 0x99, 0x94}, // channel = 13, Tf = 2472MHz
552     {0x03, 0x33, 0x34}, // channel = 14, Tf = 2484MHz
553
554     // 4.9G => Ch 183, 184, 185, 187, 188, 189, 192, 196  (Value:15 ~ 22)
555     {0x00, 0x44, 0x44}, // channel = 183, Tf = 4915MHz (15), TBD
556     {0x00, 0x44, 0x44}, // channel = 184, Tf = 4920MHz (16), TBD
557     {0x00, 0x44, 0x44}, // channel = 185, Tf = 4925MHz (17), TBD
558     {0x00, 0x44, 0x44}, // channel = 187, Tf = 4935MHz (18), TBD
559     {0x00, 0x44, 0x44}, // channel = 188, Tf = 4940MHz (19), TBD
560     {0x00, 0x44, 0x44}, // channel = 189, Tf = 4945MHz (20), TBD
561     {0x00, 0x44, 0x44}, // channel = 192, Tf = 4960MHz (21), TBD
562     {0x00, 0x44, 0x44}, // channel = 196, Tf = 4980MHz (22), TBD
563
564     // 5G => Ch 7, 8, 9, 11, 12, 16, 34, 36, 38, 40, 42, 44, 46, 48, 52, 56, 60, 64,
565     // 100, 104, 108, 112, 116, 120, 124, 128, 132, 136, 140, 149, 153, 157, 161, 165  (Value 23 ~ 56)
566     {0x00, 0x44, 0x44}, // channel =   7, Tf = 5035MHz (23), TBD
567     {0x00, 0x44, 0x44}, // channel =   8, Tf = 5040MHz (24), TBD
568     {0x00, 0x44, 0x44}, // channel =   9, Tf = 5045MHz (25), TBD
569     {0x00, 0x44, 0x44}, // channel =  11, Tf = 5055MHz (26), TBD
570     {0x00, 0x44, 0x44}, // channel =  12, Tf = 5060MHz (27), TBD
571     {0x00, 0x44, 0x44}, // channel =  16, Tf = 5080MHz (28), TBD
572     {0x00, 0x44, 0x44}, // channel =  34, Tf = 5170MHz (29), TBD
573     {0x01, 0x55, 0x54}, // channel =  36, Tf = 5180MHz (30)
574     {0x01, 0x55, 0x54}, // channel =  38, Tf = 5190MHz (31), TBD
575     {0x02, 0xAA, 0xA4}, // channel =  40, Tf = 5200MHz (32)
576     {0x02, 0xAA, 0xA4}, // channel =  42, Tf = 5210MHz (33), TBD
577     {0x00, 0x00, 0x04}, // channel =  44, Tf = 5220MHz (34)
578     {0x00, 0x00, 0x04}, // channel =  46, Tf = 5230MHz (35), TBD
579     {0x01, 0x55, 0x54}, // channel =  48, Tf = 5240MHz (36)
580     {0x02, 0xAA, 0xA4}, // channel =  52, Tf = 5260MHz (37)
581     {0x00, 0x00, 0x04}, // channel =  56, Tf = 5280MHz (38)
582     {0x01, 0x55, 0x54}, // channel =  60, Tf = 5300MHz (39)
583     {0x02, 0xAA, 0xA4}, // channel =  64, Tf = 5320MHz (40)
584     {0x02, 0xAA, 0xA4}, // channel = 100, Tf = 5500MHz (41), TBD
585     {0x02, 0xAA, 0xA4}, // channel = 104, Tf = 5520MHz (42), TBD
586     {0x02, 0xAA, 0xA4}, // channel = 108, Tf = 5540MHz (43), TBD
587     {0x02, 0xAA, 0xA4}, // channel = 112, Tf = 5560MHz (44), TBD
588     {0x02, 0xAA, 0xA4}, // channel = 116, Tf = 5580MHz (45), TBD
589     {0x02, 0xAA, 0xA4}, // channel = 120, Tf = 5600MHz (46), TBD
590     {0x02, 0xAA, 0xA4}, // channel = 124, Tf = 5620MHz (47), TBD
591     {0x02, 0xAA, 0xA4}, // channel = 128, Tf = 5640MHz (48), TBD
592     {0x02, 0xAA, 0xA4}, // channel = 132, Tf = 5660MHz (49), TBD
593     {0x02, 0xAA, 0xA4}, // channel = 136, Tf = 5680MHz (50), TBD
594     {0x02, 0xAA, 0xA4}, // channel = 140, Tf = 5700MHz (51), TBD
595     {0x03, 0x00, 0x04}, // channel = 149, Tf = 5745MHz (52)
596     {0x00, 0x55, 0x54}, // channel = 153, Tf = 5765MHz (53)
597     {0x01, 0xAA, 0xA4}, // channel = 157, Tf = 5785MHz (54)
598     {0x03, 0x00, 0x04}, // channel = 161, Tf = 5805MHz (55)
599     {0x03, 0x00, 0x04}  // channel = 165, Tf = 5825MHz (56), TBD
600     };
601
602
603 /*+
604  *
605  * Power Table
606  *
607 -*/
608
609 const u32 dwAL2230PowerTable[AL2230_PWR_IDX_LEN] = {
610     0x04040900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
611     0x04041900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
612     0x04042900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
613     0x04043900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
614     0x04044900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
615     0x04045900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
616     0x04046900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
617     0x04047900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
618     0x04048900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
619     0x04049900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
620     0x0404A900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
621     0x0404B900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
622     0x0404C900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
623     0x0404D900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
624     0x0404E900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
625     0x0404F900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
626     0x04050900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
627     0x04051900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
628     0x04052900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
629     0x04053900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
630     0x04054900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
631     0x04055900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
632     0x04056900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
633     0x04057900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
634     0x04058900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
635     0x04059900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
636     0x0405A900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
637     0x0405B900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
638     0x0405C900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
639     0x0405D900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
640     0x0405E900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
641     0x0405F900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
642     0x04060900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
643     0x04061900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
644     0x04062900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
645     0x04063900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
646     0x04064900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
647     0x04065900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
648     0x04066900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
649     0x04067900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
650     0x04068900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
651     0x04069900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
652     0x0406A900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
653     0x0406B900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
654     0x0406C900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
655     0x0406D900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
656     0x0406E900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
657     0x0406F900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
658     0x04070900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
659     0x04071900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
660     0x04072900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
661     0x04073900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
662     0x04074900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
663     0x04075900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
664     0x04076900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
665     0x04077900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
666     0x04078900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
667     0x04079900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
668     0x0407A900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
669     0x0407B900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
670     0x0407C900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
671     0x0407D900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
672     0x0407E900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW,
673     0x0407F900+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW
674     };
675
676 /*---------------------  Static Functions  --------------------------*/
677
678 /*---------------------  Export Variables  --------------------------*/
679
680 //{{ RobertYu:20050103, Channel 11a Number To Index
681 // 4.9G => Ch 183, 184, 185, 187, 188, 189, 192, 196  (Value:15 ~ 22)
682 // 5G => Ch 7, 8, 9, 11, 12, 16, 34, 36, 38, 40, 42, 44, 46, 48, 52, 56, 60, 64,
683 // 100, 104, 108, 112, 116, 120, 124, 128, 132, 136, 140, 149, 153, 157, 161, 165  (Value 23 ~ 56)
684
685 const u8 RFaby11aChannelIndex[200] = {
686   // 1   2   3   4   5   6   7   8   9  10
687     00, 00, 00, 00, 00, 00, 23, 24, 25, 00,  // 10
688     26, 27, 00, 00, 00, 28, 00, 00, 00, 00,  // 20
689     00, 00, 00, 00, 00, 00, 00, 00, 00, 00,  // 30
690     00, 00, 00, 29, 00, 30, 00, 31, 00, 32,  // 40
691     00, 33, 00, 34, 00, 35, 00, 36, 00, 00,  // 50
692     00, 37, 00, 00, 00, 38, 00, 00, 00, 39,  // 60
693     00, 00, 00, 40, 00, 00, 00, 00, 00, 00,  // 70
694     00, 00, 00, 00, 00, 00, 00, 00, 00, 00,  // 80
695     00, 00, 00, 00, 00, 00, 00, 00, 00, 00,  // 90
696     00, 00, 00, 00, 00, 00, 00, 00, 00, 41,  //100
697
698     00, 00, 00, 42, 00, 00, 00, 43, 00, 00,  //110
699     00, 44, 00, 00, 00, 45, 00, 00, 00, 46,  //120
700     00, 00, 00, 47, 00, 00, 00, 48, 00, 00,  //130
701     00, 49, 00, 00, 00, 50, 00, 00, 00, 51,  //140
702     00, 00, 00, 00, 00, 00, 00, 00, 52, 00,  //150
703     00, 00, 53, 00, 00, 00, 54, 00, 00, 00,  //160
704     55, 00, 00, 00, 56, 00, 00, 00, 00, 00,  //170
705     00, 00, 00, 00, 00, 00, 00, 00, 00, 00,  //180
706     00, 00, 15, 16, 17, 00, 18, 19, 20, 00,  //190
707     00, 21, 00, 00, 00, 22, 00, 00, 00, 00   //200
708 };
709 //}} RobertYu
710
711 /*---------------------  Export Functions  --------------------------*/
712
713 /*
714  * Description: Write to IF/RF, by embedded programming
715  *
716  * Parameters:
717  *  In:
718  *      dwData      - data to write
719  *  Out:
720  *      none
721  *
722  * Return Value: true if succeeded; false if failed.
723  *
724  */
725 int IFRFbWriteEmbedded(struct vnt_private *pDevice, u32 dwData)
726 {
727         u8 pbyData[4];
728
729         pbyData[0] = (u8)dwData;
730         pbyData[1] = (u8)(dwData >> 8);
731         pbyData[2] = (u8)(dwData >> 16);
732         pbyData[3] = (u8)(dwData >> 24);
733
734         CONTROLnsRequestOut(pDevice,
735                 MESSAGE_TYPE_WRITE_IFRF, 0, 0, 4, pbyData);
736
737
738         return true;
739 }
740
741
742 /*
743  * Description: Set Tx power
744  *
745  * Parameters:
746  *  In:
747  *      dwIoBase       - I/O base address
748  *      dwRFPowerTable - RF Tx Power Setting
749  *  Out:
750  *      none
751  *
752  * Return Value: true if succeeded; false if failed.
753  *
754  */
755 int RFbSetPower(struct vnt_private *pDevice, u32 uRATE, u32 uCH)
756 {
757         int bResult = true;
758         u8 byPwr = pDevice->byCCKPwr;
759
760         if (pDevice->dwDiagRefCount)
761                 return true;
762
763         if (uCH == 0)
764                 return -EINVAL;
765
766     switch (uRATE) {
767     case RATE_1M:
768     case RATE_2M:
769     case RATE_5M:
770     case RATE_11M:
771         byPwr = pDevice->abyCCKPwrTbl[uCH-1];
772         break;
773     case RATE_6M:
774     case RATE_9M:
775     case RATE_18M:
776     case RATE_24M:
777     case RATE_36M:
778     case RATE_48M:
779     case RATE_54M:
780         if (uCH > CB_MAX_CHANNEL_24G) {
781             byPwr = pDevice->abyOFDMAPwrTbl[uCH-15];
782         } else {
783             byPwr = pDevice->abyOFDMPwrTbl[uCH-1];
784         }
785         break;
786     }
787
788     bResult = RFbRawSetPower(pDevice, byPwr, uRATE);
789
790     return bResult;
791 }
792
793
794 /*
795  * Description: Set Tx power
796  *
797  * Parameters:
798  *  In:
799  *      dwIoBase       - I/O base address
800  *      dwRFPowerTable - RF Tx Power Setting
801  *  Out:
802  *      none
803  *
804  * Return Value: true if succeeded; false if failed.
805  *
806  */
807
808 int RFbRawSetPower(struct vnt_private *pDevice, u8 byPwr, u32 uRATE)
809 {
810         int bResult = true;
811
812     if (pDevice->byCurPwr == byPwr)
813         return true;
814
815     pDevice->byCurPwr = byPwr;
816
817     switch (pDevice->byRFType) {
818
819         case RF_AL2230 :
820             if (pDevice->byCurPwr >= AL2230_PWR_IDX_LEN)
821                 return false;
822             bResult &= IFRFbWriteEmbedded(pDevice, dwAL2230PowerTable[pDevice->byCurPwr]);
823             if (uRATE <= RATE_11M)
824                 bResult &= IFRFbWriteEmbedded(pDevice, 0x0001B400+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW);
825             else
826                 bResult &= IFRFbWriteEmbedded(pDevice, 0x0005A400+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW);
827             break;
828
829         case RF_AL2230S :
830             if (pDevice->byCurPwr >= AL2230_PWR_IDX_LEN)
831                 return false;
832             bResult &= IFRFbWriteEmbedded(pDevice, dwAL2230PowerTable[pDevice->byCurPwr]);
833             if (uRATE <= RATE_11M) {
834                 bResult &= IFRFbWriteEmbedded(pDevice, 0x040C1400+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW);
835                 bResult &= IFRFbWriteEmbedded(pDevice, 0x00299B00+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW);
836             }else {
837                 bResult &= IFRFbWriteEmbedded(pDevice, 0x0005A400+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW);
838                 bResult &= IFRFbWriteEmbedded(pDevice, 0x00099B00+(BY_AL2230_REG_LEN<<3)+IFREGCTL_REGW);
839             }
840             break;
841
842
843         case RF_AIROHA7230:
844             {
845                 DWORD       dwMax7230Pwr;
846
847                 if (uRATE <= RATE_11M) { //RobertYu:20060426, for better 11b mask
848                     bResult &= IFRFbWriteEmbedded(pDevice, 0x111BB900+(BY_AL7230_REG_LEN<<3)+IFREGCTL_REGW);
849                 }
850                 else {
851                     bResult &= IFRFbWriteEmbedded(pDevice, 0x221BB900+(BY_AL7230_REG_LEN<<3)+IFREGCTL_REGW);
852                 }
853
854                 if (pDevice->byCurPwr > AL7230_PWR_IDX_LEN) return false;
855
856                 //  0x080F1B00 for 3 wire control TxGain(D10) and 0x31 as TX Gain value
857                 dwMax7230Pwr = 0x080C0B00 | ( (pDevice->byCurPwr) << 12 ) |
858                                  (BY_AL7230_REG_LEN << 3 )  | IFREGCTL_REGW;
859
860                 bResult &= IFRFbWriteEmbedded(pDevice, dwMax7230Pwr);
861                 break;
862             }
863             break;
864
865         case RF_VT3226: //RobertYu:20051111, VT3226C0 and before
866         {
867             DWORD       dwVT3226Pwr;
868
869             if (pDevice->byCurPwr >= VT3226_PWR_IDX_LEN)
870                 return false;
871             dwVT3226Pwr = ((0x3F-pDevice->byCurPwr) << 20 ) | ( 0x17 << 8 ) /* Reg7 */ |
872                            (BY_VT3226_REG_LEN << 3 )  | IFREGCTL_REGW;
873             bResult &= IFRFbWriteEmbedded(pDevice, dwVT3226Pwr);
874             break;
875         }
876
877         case RF_VT3226D0: //RobertYu:20051228
878         {
879             DWORD       dwVT3226Pwr;
880
881             if (pDevice->byCurPwr >= VT3226_PWR_IDX_LEN)
882                 return false;
883
884             if (uRATE <= RATE_11M) {
885
886                 dwVT3226Pwr = ((0x3F-pDevice->byCurPwr) << 20 ) | ( 0xE07 << 8 ) /* Reg7 */ |   //RobertYu:20060420, TWIF 1.10
887                                (BY_VT3226_REG_LEN << 3 )  | IFREGCTL_REGW;
888                 bResult &= IFRFbWriteEmbedded(pDevice, dwVT3226Pwr);
889
890                 bResult &= IFRFbWriteEmbedded(pDevice, 0x03C6A200+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW);
891                 if (pDevice->vnt_mgmt.eScanState != WMAC_NO_SCANNING) {
892                         /* scanning, channel number is pDevice->uScanChannel */
893                         DBG_PRT(MSG_LEVEL_DEBUG, KERN_INFO
894                                 "RFbRawSetPower> 11B mode uCurrChannel[%d]\n",
895                                 pDevice->vnt_mgmt.uScanChannel);
896                         bResult &= IFRFbWriteEmbedded(pDevice,
897                                 dwVT3226D0LoCurrentTable[pDevice->
898                                         vnt_mgmt.uScanChannel - 1]);
899                 } else {
900                         DBG_PRT(MSG_LEVEL_DEBUG, KERN_INFO
901                                 "RFbRawSetPower> 11B mode uCurrChannel[%d]\n",
902                                 pDevice->vnt_mgmt.uCurrChannel);
903                         bResult &= IFRFbWriteEmbedded(pDevice,
904                                 dwVT3226D0LoCurrentTable[pDevice->
905                                         vnt_mgmt.uCurrChannel - 1]);
906                 }
907
908                 bResult &= IFRFbWriteEmbedded(pDevice, 0x015C0800+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW); //RobertYu:20060420, ok now, new switching power (mini-pci can have bigger power consumption)
909             } else {
910                 DBG_PRT(MSG_LEVEL_DEBUG, KERN_INFO"@@@@ RFbRawSetPower> 11G mode\n");
911                 dwVT3226Pwr = ((0x3F-pDevice->byCurPwr) << 20 ) | ( 0x7 << 8 ) /* Reg7 */ |   //RobertYu:20060420, TWIF 1.10
912                                (BY_VT3226_REG_LEN << 3 )  | IFREGCTL_REGW;
913                 bResult &= IFRFbWriteEmbedded(pDevice, dwVT3226Pwr);
914                 bResult &= IFRFbWriteEmbedded(pDevice, 0x00C6A200+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW); //RobertYu:20060327
915                 bResult &= IFRFbWriteEmbedded(pDevice, 0x016BC600+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW); //RobertYu:20060111
916                 bResult &= IFRFbWriteEmbedded(pDevice, 0x00900800+(BY_VT3226_REG_LEN<<3)+IFREGCTL_REGW); //RobertYu:20060111
917             }
918             break;
919         }
920
921         //{{RobertYu:20060609
922         case RF_VT3342A0:
923         {
924             DWORD       dwVT3342Pwr;
925
926             if (pDevice->byCurPwr >= VT3342_PWR_IDX_LEN)
927                 return false;
928
929             dwVT3342Pwr =  ((0x3F-pDevice->byCurPwr) << 20 ) | ( 0x27 << 8 ) /* Reg7 */ |
930                             (BY_VT3342_REG_LEN << 3 )  | IFREGCTL_REGW;
931             bResult &= IFRFbWriteEmbedded(pDevice, dwVT3342Pwr);
932             break;
933         }
934
935         default :
936             break;
937     }
938     return bResult;
939 }
940
941 /*+
942  *
943  * Routine Description:
944  *     Translate RSSI to dBm
945  *
946  * Parameters:
947  *  In:
948  *      pDevice         - The adapter to be translated
949  *      byCurrRSSI      - RSSI to be translated
950  *  Out:
951  *      pdwdbm          - Translated dbm number
952  *
953  * Return Value: none
954  *
955 -*/
956 void RFvRSSITodBm(struct vnt_private *pDevice, u8 byCurrRSSI, long *pldBm)
957 {
958         u8 byIdx = (((byCurrRSSI & 0xC0) >> 6) & 0x03);
959         signed long b = (byCurrRSSI & 0x3F);
960         signed long a = 0;
961         u8 abyAIROHARF[4] = {0, 18, 0, 40};
962
963     switch (pDevice->byRFType) {
964         case RF_AL2230:
965         case RF_AL2230S:
966         case RF_AIROHA7230:
967         case RF_VT3226: //RobertYu:20051111
968         case RF_VT3226D0:
969         case RF_VT3342A0:   //RobertYu:20060609
970             a = abyAIROHARF[byIdx];
971             break;
972         default:
973             break;
974     }
975
976     *pldBm = -1 * (a + b * 2);
977 }
978
979
980
981 void RFbRFTableDownload(struct vnt_private *pDevice)
982 {
983         u16 wLength1 = 0, wLength2 = 0, wLength3 = 0;
984         u8 *pbyAddr1 = NULL, *pbyAddr2 = NULL, *pbyAddr3 = NULL;
985         u16 wLength, wValue;
986         u8 abyArray[256];
987
988     switch ( pDevice->byRFType ) {
989         case RF_AL2230:
990         case RF_AL2230S:
991             wLength1 = CB_AL2230_INIT_SEQ * 3;
992             wLength2 = CB_MAX_CHANNEL_24G * 3;
993             wLength3 = CB_MAX_CHANNEL_24G * 3;
994             pbyAddr1 = &(abyAL2230InitTable[0][0]);
995             pbyAddr2 = &(abyAL2230ChannelTable0[0][0]);
996             pbyAddr3 = &(abyAL2230ChannelTable1[0][0]);
997             break;
998         case RF_AIROHA7230:
999             wLength1 = CB_AL7230_INIT_SEQ * 3;
1000             wLength2 = CB_MAX_CHANNEL * 3;
1001             wLength3 = CB_MAX_CHANNEL * 3;
1002             pbyAddr1 = &(abyAL7230InitTable[0][0]);
1003             pbyAddr2 = &(abyAL7230ChannelTable0[0][0]);
1004             pbyAddr3 = &(abyAL7230ChannelTable1[0][0]);
1005             break;
1006         case RF_VT3226: //RobertYu:20051111
1007             wLength1 = CB_VT3226_INIT_SEQ * 3;
1008             wLength2 = CB_MAX_CHANNEL_24G * 3;
1009             wLength3 = CB_MAX_CHANNEL_24G * 3;
1010             pbyAddr1 = &(abyVT3226_InitTable[0][0]);
1011             pbyAddr2 = &(abyVT3226_ChannelTable0[0][0]);
1012             pbyAddr3 = &(abyVT3226_ChannelTable1[0][0]);
1013             break;
1014         case RF_VT3226D0: //RobertYu:20051114
1015             wLength1 = CB_VT3226_INIT_SEQ * 3;
1016             wLength2 = CB_MAX_CHANNEL_24G * 3;
1017             wLength3 = CB_MAX_CHANNEL_24G * 3;
1018             pbyAddr1 = &(abyVT3226D0_InitTable[0][0]);
1019             pbyAddr2 = &(abyVT3226_ChannelTable0[0][0]);
1020             pbyAddr3 = &(abyVT3226_ChannelTable1[0][0]);
1021             break;
1022         case RF_VT3342A0: //RobertYu:20060609
1023             wLength1 = CB_VT3342_INIT_SEQ * 3;
1024             wLength2 = CB_MAX_CHANNEL * 3;
1025             wLength3 = CB_MAX_CHANNEL * 3;
1026             pbyAddr1 = &(abyVT3342A0_InitTable[0][0]);
1027             pbyAddr2 = &(abyVT3342_ChannelTable0[0][0]);
1028             pbyAddr3 = &(abyVT3342_ChannelTable1[0][0]);
1029             break;
1030
1031     }
1032     //Init Table
1033
1034     memcpy(abyArray, pbyAddr1, wLength1);
1035     CONTROLnsRequestOut(pDevice,
1036                     MESSAGE_TYPE_WRITE,
1037                     0,
1038                     MESSAGE_REQUEST_RF_INIT,
1039                     wLength1,
1040                     abyArray
1041                     );
1042     //Channel Table 0
1043     wValue = 0;
1044     while ( wLength2 > 0 ) {
1045
1046         if ( wLength2 >= 64 ) {
1047             wLength = 64;
1048         } else {
1049             wLength = wLength2;
1050         }
1051         memcpy(abyArray, pbyAddr2, wLength);
1052         CONTROLnsRequestOut(pDevice,
1053                         MESSAGE_TYPE_WRITE,
1054                         wValue,
1055                         MESSAGE_REQUEST_RF_CH0,
1056                         wLength,
1057                         abyArray);
1058
1059         wLength2 -= wLength;
1060         wValue += wLength;
1061         pbyAddr2 += wLength;
1062     }
1063     //Channel table 1
1064     wValue = 0;
1065     while ( wLength3 > 0 ) {
1066
1067         if ( wLength3 >= 64 ) {
1068             wLength = 64;
1069         } else {
1070             wLength = wLength3;
1071         }
1072         memcpy(abyArray, pbyAddr3, wLength);
1073         CONTROLnsRequestOut(pDevice,
1074                         MESSAGE_TYPE_WRITE,
1075                         wValue,
1076                         MESSAGE_REQUEST_RF_CH1,
1077                         wLength,
1078                         abyArray);
1079
1080         wLength3 -= wLength;
1081         wValue += wLength;
1082         pbyAddr3 += wLength;
1083     }
1084
1085     //7230 needs 2 InitTable and 3 Channel Table
1086     if ( pDevice->byRFType == RF_AIROHA7230 ) {
1087         wLength1 = CB_AL7230_INIT_SEQ * 3;
1088         wLength2 = CB_MAX_CHANNEL * 3;
1089         pbyAddr1 = &(abyAL7230InitTableAMode[0][0]);
1090         pbyAddr2 = &(abyAL7230ChannelTable2[0][0]);
1091         memcpy(abyArray, pbyAddr1, wLength1);
1092         //Init Table 2
1093         CONTROLnsRequestOut(pDevice,
1094                     MESSAGE_TYPE_WRITE,
1095                     0,
1096                     MESSAGE_REQUEST_RF_INIT2,
1097                     wLength1,
1098                     abyArray);
1099
1100         //Channel Table 0
1101         wValue = 0;
1102         while ( wLength2 > 0 ) {
1103
1104             if ( wLength2 >= 64 ) {
1105                 wLength = 64;
1106             } else {
1107                 wLength = wLength2;
1108             }
1109             memcpy(abyArray, pbyAddr2, wLength);
1110             CONTROLnsRequestOut(pDevice,
1111                             MESSAGE_TYPE_WRITE,
1112                             wValue,
1113                             MESSAGE_REQUEST_RF_CH2,
1114                             wLength,
1115                             abyArray);
1116
1117             wLength2 -= wLength;
1118             wValue += wLength;
1119             pbyAddr2 += wLength;
1120         }
1121     }
1122
1123 }
1124
1125 int s_bVT3226D0_11bLoCurrentAdjust(struct vnt_private *pDevice, u8 byChannel,
1126         int b11bMode)
1127 {
1128         int bResult = true;
1129
1130         if (b11bMode)
1131                 bResult &= IFRFbWriteEmbedded(pDevice,
1132                         dwVT3226D0LoCurrentTable[byChannel-1]);
1133         else
1134                 bResult &= IFRFbWriteEmbedded(pDevice, 0x016bc600 +
1135                         (BY_VT3226_REG_LEN << 3) + IFREGCTL_REGW);
1136
1137         return bResult;
1138 }
1139
1140