]> Pileus Git - ~andy/linux/blob - drivers/scsi/sata_mv.c
[PATCH] libata: make code actually compile with debugging on
[~andy/linux] / drivers / scsi / sata_mv.c
1 /*
2  * sata_mv.c - Marvell SATA support
3  *
4  * Copyright 2005: EMC Corporation, all rights reserved.
5  * Copyright 2005 Red Hat, Inc.  All rights reserved.
6  *
7  * Please ALWAYS copy linux-ide@vger.kernel.org on emails.
8  *
9  * This program is free software; you can redistribute it and/or modify
10  * it under the terms of the GNU General Public License as published by
11  * the Free Software Foundation; version 2 of the License.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
21  *
22  */
23
24 #include <linux/kernel.h>
25 #include <linux/module.h>
26 #include <linux/pci.h>
27 #include <linux/init.h>
28 #include <linux/blkdev.h>
29 #include <linux/delay.h>
30 #include <linux/interrupt.h>
31 #include <linux/sched.h>
32 #include <linux/dma-mapping.h>
33 #include <linux/device.h>
34 #include <scsi/scsi_host.h>
35 #include <scsi/scsi_cmnd.h>
36 #include <linux/libata.h>
37 #include <asm/io.h>
38
39 #define DRV_NAME        "sata_mv"
40 #define DRV_VERSION     "0.6"
41
42 enum {
43         /* BAR's are enumerated in terms of pci_resource_start() terms */
44         MV_PRIMARY_BAR          = 0,    /* offset 0x10: memory space */
45         MV_IO_BAR               = 2,    /* offset 0x18: IO space */
46         MV_MISC_BAR             = 3,    /* offset 0x1c: FLASH, NVRAM, SRAM */
47
48         MV_MAJOR_REG_AREA_SZ    = 0x10000,      /* 64KB */
49         MV_MINOR_REG_AREA_SZ    = 0x2000,       /* 8KB */
50
51         MV_PCI_REG_BASE         = 0,
52         MV_IRQ_COAL_REG_BASE    = 0x18000,      /* 6xxx part only */
53         MV_SATAHC0_REG_BASE     = 0x20000,
54         MV_FLASH_CTL            = 0x1046c,
55         MV_GPIO_PORT_CTL        = 0x104f0,
56         MV_RESET_CFG            = 0x180d8,
57
58         MV_PCI_REG_SZ           = MV_MAJOR_REG_AREA_SZ,
59         MV_SATAHC_REG_SZ        = MV_MAJOR_REG_AREA_SZ,
60         MV_SATAHC_ARBTR_REG_SZ  = MV_MINOR_REG_AREA_SZ,         /* arbiter */
61         MV_PORT_REG_SZ          = MV_MINOR_REG_AREA_SZ,
62
63         MV_USE_Q_DEPTH          = ATA_DEF_QUEUE,
64
65         MV_MAX_Q_DEPTH          = 32,
66         MV_MAX_Q_DEPTH_MASK     = MV_MAX_Q_DEPTH - 1,
67
68         /* CRQB needs alignment on a 1KB boundary. Size == 1KB
69          * CRPB needs alignment on a 256B boundary. Size == 256B
70          * SG count of 176 leads to MV_PORT_PRIV_DMA_SZ == 4KB
71          * ePRD (SG) entries need alignment on a 16B boundary. Size == 16B
72          */
73         MV_CRQB_Q_SZ            = (32 * MV_MAX_Q_DEPTH),
74         MV_CRPB_Q_SZ            = (8 * MV_MAX_Q_DEPTH),
75         MV_MAX_SG_CT            = 176,
76         MV_SG_TBL_SZ            = (16 * MV_MAX_SG_CT),
77         MV_PORT_PRIV_DMA_SZ     = (MV_CRQB_Q_SZ + MV_CRPB_Q_SZ + MV_SG_TBL_SZ),
78
79         MV_PORTS_PER_HC         = 4,
80         /* == (port / MV_PORTS_PER_HC) to determine HC from 0-7 port */
81         MV_PORT_HC_SHIFT        = 2,
82         /* == (port % MV_PORTS_PER_HC) to determine hard port from 0-7 port */
83         MV_PORT_MASK            = 3,
84
85         /* Host Flags */
86         MV_FLAG_DUAL_HC         = (1 << 30),  /* two SATA Host Controllers */
87         MV_FLAG_IRQ_COALESCE    = (1 << 29),  /* IRQ coalescing capability */
88         MV_COMMON_FLAGS         = (ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
89                                    ATA_FLAG_SATA_RESET | ATA_FLAG_MMIO |
90                                    ATA_FLAG_NO_ATAPI),
91         MV_6XXX_FLAGS           = MV_FLAG_IRQ_COALESCE,
92
93         CRQB_FLAG_READ          = (1 << 0),
94         CRQB_TAG_SHIFT          = 1,
95         CRQB_CMD_ADDR_SHIFT     = 8,
96         CRQB_CMD_CS             = (0x2 << 11),
97         CRQB_CMD_LAST           = (1 << 15),
98
99         CRPB_FLAG_STATUS_SHIFT  = 8,
100
101         EPRD_FLAG_END_OF_TBL    = (1 << 31),
102
103         /* PCI interface registers */
104
105         PCI_COMMAND_OFS         = 0xc00,
106
107         PCI_MAIN_CMD_STS_OFS    = 0xd30,
108         STOP_PCI_MASTER         = (1 << 2),
109         PCI_MASTER_EMPTY        = (1 << 3),
110         GLOB_SFT_RST            = (1 << 4),
111
112         MV_PCI_MODE             = 0xd00,
113         MV_PCI_EXP_ROM_BAR_CTL  = 0xd2c,
114         MV_PCI_DISC_TIMER       = 0xd04,
115         MV_PCI_MSI_TRIGGER      = 0xc38,
116         MV_PCI_SERR_MASK        = 0xc28,
117         MV_PCI_XBAR_TMOUT       = 0x1d04,
118         MV_PCI_ERR_LOW_ADDRESS  = 0x1d40,
119         MV_PCI_ERR_HIGH_ADDRESS = 0x1d44,
120         MV_PCI_ERR_ATTRIBUTE    = 0x1d48,
121         MV_PCI_ERR_COMMAND      = 0x1d50,
122
123         PCI_IRQ_CAUSE_OFS               = 0x1d58,
124         PCI_IRQ_MASK_OFS                = 0x1d5c,
125         PCI_UNMASK_ALL_IRQS     = 0x7fffff,     /* bits 22-0 */
126
127         HC_MAIN_IRQ_CAUSE_OFS   = 0x1d60,
128         HC_MAIN_IRQ_MASK_OFS    = 0x1d64,
129         PORT0_ERR               = (1 << 0),     /* shift by port # */
130         PORT0_DONE              = (1 << 1),     /* shift by port # */
131         HC0_IRQ_PEND            = 0x1ff,        /* bits 0-8 = HC0's ports */
132         HC_SHIFT                = 9,            /* bits 9-17 = HC1's ports */
133         PCI_ERR                 = (1 << 18),
134         TRAN_LO_DONE            = (1 << 19),    /* 6xxx: IRQ coalescing */
135         TRAN_HI_DONE            = (1 << 20),    /* 6xxx: IRQ coalescing */
136         PORTS_0_7_COAL_DONE     = (1 << 21),    /* 6xxx: IRQ coalescing */
137         GPIO_INT                = (1 << 22),
138         SELF_INT                = (1 << 23),
139         TWSI_INT                = (1 << 24),
140         HC_MAIN_RSVD            = (0x7f << 25), /* bits 31-25 */
141         HC_MAIN_MASKED_IRQS     = (TRAN_LO_DONE | TRAN_HI_DONE |
142                                    PORTS_0_7_COAL_DONE | GPIO_INT | TWSI_INT |
143                                    HC_MAIN_RSVD),
144
145         /* SATAHC registers */
146         HC_CFG_OFS              = 0,
147
148         HC_IRQ_CAUSE_OFS        = 0x14,
149         CRPB_DMA_DONE           = (1 << 0),     /* shift by port # */
150         HC_IRQ_COAL             = (1 << 4),     /* IRQ coalescing */
151         DEV_IRQ                 = (1 << 8),     /* shift by port # */
152
153         /* Shadow block registers */
154         SHD_BLK_OFS             = 0x100,
155         SHD_CTL_AST_OFS         = 0x20,         /* ofs from SHD_BLK_OFS */
156
157         /* SATA registers */
158         SATA_STATUS_OFS         = 0x300,  /* ctrl, err regs follow status */
159         SATA_ACTIVE_OFS         = 0x350,
160         PHY_MODE3               = 0x310,
161         PHY_MODE4               = 0x314,
162         PHY_MODE2               = 0x330,
163         MV5_PHY_MODE            = 0x74,
164         MV5_LT_MODE             = 0x30,
165         MV5_PHY_CTL             = 0x0C,
166         SATA_INTERFACE_CTL      = 0x050,
167
168         MV_M2_PREAMP_MASK       = 0x7e0,
169
170         /* Port registers */
171         EDMA_CFG_OFS            = 0,
172         EDMA_CFG_Q_DEPTH        = 0,                    /* queueing disabled */
173         EDMA_CFG_NCQ            = (1 << 5),
174         EDMA_CFG_NCQ_GO_ON_ERR  = (1 << 14),            /* continue on error */
175         EDMA_CFG_RD_BRST_EXT    = (1 << 11),            /* read burst 512B */
176         EDMA_CFG_WR_BUFF_LEN    = (1 << 13),            /* write buffer 512B */
177
178         EDMA_ERR_IRQ_CAUSE_OFS  = 0x8,
179         EDMA_ERR_IRQ_MASK_OFS   = 0xc,
180         EDMA_ERR_D_PAR          = (1 << 0),
181         EDMA_ERR_PRD_PAR        = (1 << 1),
182         EDMA_ERR_DEV            = (1 << 2),
183         EDMA_ERR_DEV_DCON       = (1 << 3),
184         EDMA_ERR_DEV_CON        = (1 << 4),
185         EDMA_ERR_SERR           = (1 << 5),
186         EDMA_ERR_SELF_DIS       = (1 << 7),
187         EDMA_ERR_BIST_ASYNC     = (1 << 8),
188         EDMA_ERR_CRBQ_PAR       = (1 << 9),
189         EDMA_ERR_CRPB_PAR       = (1 << 10),
190         EDMA_ERR_INTRL_PAR      = (1 << 11),
191         EDMA_ERR_IORDY          = (1 << 12),
192         EDMA_ERR_LNK_CTRL_RX    = (0xf << 13),
193         EDMA_ERR_LNK_CTRL_RX_2  = (1 << 15),
194         EDMA_ERR_LNK_DATA_RX    = (0xf << 17),
195         EDMA_ERR_LNK_CTRL_TX    = (0x1f << 21),
196         EDMA_ERR_LNK_DATA_TX    = (0x1f << 26),
197         EDMA_ERR_TRANS_PROTO    = (1 << 31),
198         EDMA_ERR_FATAL          = (EDMA_ERR_D_PAR | EDMA_ERR_PRD_PAR |
199                                    EDMA_ERR_DEV_DCON | EDMA_ERR_CRBQ_PAR |
200                                    EDMA_ERR_CRPB_PAR | EDMA_ERR_INTRL_PAR |
201                                    EDMA_ERR_IORDY | EDMA_ERR_LNK_CTRL_RX_2 |
202                                    EDMA_ERR_LNK_DATA_RX |
203                                    EDMA_ERR_LNK_DATA_TX |
204                                    EDMA_ERR_TRANS_PROTO),
205
206         EDMA_REQ_Q_BASE_HI_OFS  = 0x10,
207         EDMA_REQ_Q_IN_PTR_OFS   = 0x14,         /* also contains BASE_LO */
208
209         EDMA_REQ_Q_OUT_PTR_OFS  = 0x18,
210         EDMA_REQ_Q_PTR_SHIFT    = 5,
211
212         EDMA_RSP_Q_BASE_HI_OFS  = 0x1c,
213         EDMA_RSP_Q_IN_PTR_OFS   = 0x20,
214         EDMA_RSP_Q_OUT_PTR_OFS  = 0x24,         /* also contains BASE_LO */
215         EDMA_RSP_Q_PTR_SHIFT    = 3,
216
217         EDMA_CMD_OFS            = 0x28,
218         EDMA_EN                 = (1 << 0),
219         EDMA_DS                 = (1 << 1),
220         ATA_RST                 = (1 << 2),
221
222         EDMA_IORDY_TMOUT        = 0x34,
223         EDMA_ARB_CFG            = 0x38,
224
225         /* Host private flags (hp_flags) */
226         MV_HP_FLAG_MSI          = (1 << 0),
227         MV_HP_ERRATA_50XXB0     = (1 << 1),
228         MV_HP_ERRATA_50XXB2     = (1 << 2),
229         MV_HP_ERRATA_60X1B2     = (1 << 3),
230         MV_HP_ERRATA_60X1C0     = (1 << 4),
231         MV_HP_ERRATA_XX42A0     = (1 << 5),
232         MV_HP_50XX              = (1 << 6),
233         MV_HP_GEN_IIE           = (1 << 7),
234
235         /* Port private flags (pp_flags) */
236         MV_PP_FLAG_EDMA_EN      = (1 << 0),
237         MV_PP_FLAG_EDMA_DS_ACT  = (1 << 1),
238 };
239
240 #define IS_50XX(hpriv) ((hpriv)->hp_flags & MV_HP_50XX)
241 #define IS_60XX(hpriv) (((hpriv)->hp_flags & MV_HP_50XX) == 0)
242 #define IS_GEN_I(hpriv) IS_50XX(hpriv)
243 #define IS_GEN_II(hpriv) IS_60XX(hpriv)
244 #define IS_GEN_IIE(hpriv) ((hpriv)->hp_flags & MV_HP_GEN_IIE)
245
246 enum {
247         /* Our DMA boundary is determined by an ePRD being unable to handle
248          * anything larger than 64KB
249          */
250         MV_DMA_BOUNDARY         = 0xffffU,
251
252         EDMA_REQ_Q_BASE_LO_MASK = 0xfffffc00U,
253
254         EDMA_RSP_Q_BASE_LO_MASK = 0xffffff00U,
255 };
256
257 enum chip_type {
258         chip_504x,
259         chip_508x,
260         chip_5080,
261         chip_604x,
262         chip_608x,
263         chip_6042,
264         chip_7042,
265 };
266
267 /* Command ReQuest Block: 32B */
268 struct mv_crqb {
269         u32                     sg_addr;
270         u32                     sg_addr_hi;
271         u16                     ctrl_flags;
272         u16                     ata_cmd[11];
273 };
274
275 struct mv_crqb_iie {
276         u32                     addr;
277         u32                     addr_hi;
278         u32                     flags;
279         u32                     len;
280         u32                     ata_cmd[4];
281 };
282
283 /* Command ResPonse Block: 8B */
284 struct mv_crpb {
285         u16                     id;
286         u16                     flags;
287         u32                     tmstmp;
288 };
289
290 /* EDMA Physical Region Descriptor (ePRD); A.K.A. SG */
291 struct mv_sg {
292         u32                     addr;
293         u32                     flags_size;
294         u32                     addr_hi;
295         u32                     reserved;
296 };
297
298 struct mv_port_priv {
299         struct mv_crqb          *crqb;
300         dma_addr_t              crqb_dma;
301         struct mv_crpb          *crpb;
302         dma_addr_t              crpb_dma;
303         struct mv_sg            *sg_tbl;
304         dma_addr_t              sg_tbl_dma;
305
306         unsigned                req_producer;           /* cp of req_in_ptr */
307         unsigned                rsp_consumer;           /* cp of rsp_out_ptr */
308         u32                     pp_flags;
309 };
310
311 struct mv_port_signal {
312         u32                     amps;
313         u32                     pre;
314 };
315
316 struct mv_host_priv;
317 struct mv_hw_ops {
318         void (*phy_errata)(struct mv_host_priv *hpriv, void __iomem *mmio,
319                            unsigned int port);
320         void (*enable_leds)(struct mv_host_priv *hpriv, void __iomem *mmio);
321         void (*read_preamp)(struct mv_host_priv *hpriv, int idx,
322                            void __iomem *mmio);
323         int (*reset_hc)(struct mv_host_priv *hpriv, void __iomem *mmio,
324                         unsigned int n_hc);
325         void (*reset_flash)(struct mv_host_priv *hpriv, void __iomem *mmio);
326         void (*reset_bus)(struct pci_dev *pdev, void __iomem *mmio);
327 };
328
329 struct mv_host_priv {
330         u32                     hp_flags;
331         struct mv_port_signal   signal[8];
332         const struct mv_hw_ops  *ops;
333 };
334
335 static void mv_irq_clear(struct ata_port *ap);
336 static u32 mv_scr_read(struct ata_port *ap, unsigned int sc_reg_in);
337 static void mv_scr_write(struct ata_port *ap, unsigned int sc_reg_in, u32 val);
338 static u32 mv5_scr_read(struct ata_port *ap, unsigned int sc_reg_in);
339 static void mv5_scr_write(struct ata_port *ap, unsigned int sc_reg_in, u32 val);
340 static void mv_phy_reset(struct ata_port *ap);
341 static void __mv_phy_reset(struct ata_port *ap, int can_sleep);
342 static void mv_host_stop(struct ata_host_set *host_set);
343 static int mv_port_start(struct ata_port *ap);
344 static void mv_port_stop(struct ata_port *ap);
345 static void mv_qc_prep(struct ata_queued_cmd *qc);
346 static void mv_qc_prep_iie(struct ata_queued_cmd *qc);
347 static unsigned int mv_qc_issue(struct ata_queued_cmd *qc);
348 static irqreturn_t mv_interrupt(int irq, void *dev_instance,
349                                 struct pt_regs *regs);
350 static void mv_eng_timeout(struct ata_port *ap);
351 static int mv_init_one(struct pci_dev *pdev, const struct pci_device_id *ent);
352
353 static void mv5_phy_errata(struct mv_host_priv *hpriv, void __iomem *mmio,
354                            unsigned int port);
355 static void mv5_enable_leds(struct mv_host_priv *hpriv, void __iomem *mmio);
356 static void mv5_read_preamp(struct mv_host_priv *hpriv, int idx,
357                            void __iomem *mmio);
358 static int mv5_reset_hc(struct mv_host_priv *hpriv, void __iomem *mmio,
359                         unsigned int n_hc);
360 static void mv5_reset_flash(struct mv_host_priv *hpriv, void __iomem *mmio);
361 static void mv5_reset_bus(struct pci_dev *pdev, void __iomem *mmio);
362
363 static void mv6_phy_errata(struct mv_host_priv *hpriv, void __iomem *mmio,
364                            unsigned int port);
365 static void mv6_enable_leds(struct mv_host_priv *hpriv, void __iomem *mmio);
366 static void mv6_read_preamp(struct mv_host_priv *hpriv, int idx,
367                            void __iomem *mmio);
368 static int mv6_reset_hc(struct mv_host_priv *hpriv, void __iomem *mmio,
369                         unsigned int n_hc);
370 static void mv6_reset_flash(struct mv_host_priv *hpriv, void __iomem *mmio);
371 static void mv_reset_pci_bus(struct pci_dev *pdev, void __iomem *mmio);
372 static void mv_channel_reset(struct mv_host_priv *hpriv, void __iomem *mmio,
373                              unsigned int port_no);
374 static void mv_stop_and_reset(struct ata_port *ap);
375
376 static struct scsi_host_template mv_sht = {
377         .module                 = THIS_MODULE,
378         .name                   = DRV_NAME,
379         .ioctl                  = ata_scsi_ioctl,
380         .queuecommand           = ata_scsi_queuecmd,
381         .eh_timed_out           = ata_scsi_timed_out,
382         .eh_strategy_handler    = ata_scsi_error,
383         .can_queue              = MV_USE_Q_DEPTH,
384         .this_id                = ATA_SHT_THIS_ID,
385         .sg_tablesize           = MV_MAX_SG_CT / 2,
386         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
387         .emulated               = ATA_SHT_EMULATED,
388         .use_clustering         = ATA_SHT_USE_CLUSTERING,
389         .proc_name              = DRV_NAME,
390         .dma_boundary           = MV_DMA_BOUNDARY,
391         .slave_configure        = ata_scsi_slave_config,
392         .bios_param             = ata_std_bios_param,
393 };
394
395 static const struct ata_port_operations mv5_ops = {
396         .port_disable           = ata_port_disable,
397
398         .tf_load                = ata_tf_load,
399         .tf_read                = ata_tf_read,
400         .check_status           = ata_check_status,
401         .exec_command           = ata_exec_command,
402         .dev_select             = ata_std_dev_select,
403
404         .phy_reset              = mv_phy_reset,
405
406         .qc_prep                = mv_qc_prep,
407         .qc_issue               = mv_qc_issue,
408
409         .eng_timeout            = mv_eng_timeout,
410
411         .irq_handler            = mv_interrupt,
412         .irq_clear              = mv_irq_clear,
413
414         .scr_read               = mv5_scr_read,
415         .scr_write              = mv5_scr_write,
416
417         .port_start             = mv_port_start,
418         .port_stop              = mv_port_stop,
419         .host_stop              = mv_host_stop,
420 };
421
422 static const struct ata_port_operations mv6_ops = {
423         .port_disable           = ata_port_disable,
424
425         .tf_load                = ata_tf_load,
426         .tf_read                = ata_tf_read,
427         .check_status           = ata_check_status,
428         .exec_command           = ata_exec_command,
429         .dev_select             = ata_std_dev_select,
430
431         .phy_reset              = mv_phy_reset,
432
433         .qc_prep                = mv_qc_prep,
434         .qc_issue               = mv_qc_issue,
435
436         .eng_timeout            = mv_eng_timeout,
437
438         .irq_handler            = mv_interrupt,
439         .irq_clear              = mv_irq_clear,
440
441         .scr_read               = mv_scr_read,
442         .scr_write              = mv_scr_write,
443
444         .port_start             = mv_port_start,
445         .port_stop              = mv_port_stop,
446         .host_stop              = mv_host_stop,
447 };
448
449 static const struct ata_port_operations mv_iie_ops = {
450         .port_disable           = ata_port_disable,
451
452         .tf_load                = ata_tf_load,
453         .tf_read                = ata_tf_read,
454         .check_status           = ata_check_status,
455         .exec_command           = ata_exec_command,
456         .dev_select             = ata_std_dev_select,
457
458         .phy_reset              = mv_phy_reset,
459
460         .qc_prep                = mv_qc_prep_iie,
461         .qc_issue               = mv_qc_issue,
462
463         .eng_timeout            = mv_eng_timeout,
464
465         .irq_handler            = mv_interrupt,
466         .irq_clear              = mv_irq_clear,
467
468         .scr_read               = mv_scr_read,
469         .scr_write              = mv_scr_write,
470
471         .port_start             = mv_port_start,
472         .port_stop              = mv_port_stop,
473         .host_stop              = mv_host_stop,
474 };
475
476 static const struct ata_port_info mv_port_info[] = {
477         {  /* chip_504x */
478                 .sht            = &mv_sht,
479                 .host_flags     = MV_COMMON_FLAGS,
480                 .pio_mask       = 0x1f, /* pio0-4 */
481                 .udma_mask      = 0x7f, /* udma0-6 */
482                 .port_ops       = &mv5_ops,
483         },
484         {  /* chip_508x */
485                 .sht            = &mv_sht,
486                 .host_flags     = (MV_COMMON_FLAGS | MV_FLAG_DUAL_HC),
487                 .pio_mask       = 0x1f, /* pio0-4 */
488                 .udma_mask      = 0x7f, /* udma0-6 */
489                 .port_ops       = &mv5_ops,
490         },
491         {  /* chip_5080 */
492                 .sht            = &mv_sht,
493                 .host_flags     = (MV_COMMON_FLAGS | MV_FLAG_DUAL_HC),
494                 .pio_mask       = 0x1f, /* pio0-4 */
495                 .udma_mask      = 0x7f, /* udma0-6 */
496                 .port_ops       = &mv5_ops,
497         },
498         {  /* chip_604x */
499                 .sht            = &mv_sht,
500                 .host_flags     = (MV_COMMON_FLAGS | MV_6XXX_FLAGS),
501                 .pio_mask       = 0x1f, /* pio0-4 */
502                 .udma_mask      = 0x7f, /* udma0-6 */
503                 .port_ops       = &mv6_ops,
504         },
505         {  /* chip_608x */
506                 .sht            = &mv_sht,
507                 .host_flags     = (MV_COMMON_FLAGS | MV_6XXX_FLAGS |
508                                    MV_FLAG_DUAL_HC),
509                 .pio_mask       = 0x1f, /* pio0-4 */
510                 .udma_mask      = 0x7f, /* udma0-6 */
511                 .port_ops       = &mv6_ops,
512         },
513         {  /* chip_6042 */
514                 .sht            = &mv_sht,
515                 .host_flags     = (MV_COMMON_FLAGS | MV_6XXX_FLAGS),
516                 .pio_mask       = 0x1f, /* pio0-4 */
517                 .udma_mask      = 0x7f, /* udma0-6 */
518                 .port_ops       = &mv_iie_ops,
519         },
520         {  /* chip_7042 */
521                 .sht            = &mv_sht,
522                 .host_flags     = (MV_COMMON_FLAGS | MV_6XXX_FLAGS |
523                                    MV_FLAG_DUAL_HC),
524                 .pio_mask       = 0x1f, /* pio0-4 */
525                 .udma_mask      = 0x7f, /* udma0-6 */
526                 .port_ops       = &mv_iie_ops,
527         },
528 };
529
530 static const struct pci_device_id mv_pci_tbl[] = {
531         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x5040), 0, 0, chip_504x},
532         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x5041), 0, 0, chip_504x},
533         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x5080), 0, 0, chip_5080},
534         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x5081), 0, 0, chip_508x},
535
536         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x6040), 0, 0, chip_604x},
537         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x6041), 0, 0, chip_604x},
538         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x6042), 0, 0, chip_6042},
539         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x6080), 0, 0, chip_608x},
540         {PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x6081), 0, 0, chip_608x},
541
542         {PCI_DEVICE(PCI_VENDOR_ID_ADAPTEC2, 0x0241), 0, 0, chip_604x},
543         {}                      /* terminate list */
544 };
545
546 static struct pci_driver mv_pci_driver = {
547         .name                   = DRV_NAME,
548         .id_table               = mv_pci_tbl,
549         .probe                  = mv_init_one,
550         .remove                 = ata_pci_remove_one,
551 };
552
553 static const struct mv_hw_ops mv5xxx_ops = {
554         .phy_errata             = mv5_phy_errata,
555         .enable_leds            = mv5_enable_leds,
556         .read_preamp            = mv5_read_preamp,
557         .reset_hc               = mv5_reset_hc,
558         .reset_flash            = mv5_reset_flash,
559         .reset_bus              = mv5_reset_bus,
560 };
561
562 static const struct mv_hw_ops mv6xxx_ops = {
563         .phy_errata             = mv6_phy_errata,
564         .enable_leds            = mv6_enable_leds,
565         .read_preamp            = mv6_read_preamp,
566         .reset_hc               = mv6_reset_hc,
567         .reset_flash            = mv6_reset_flash,
568         .reset_bus              = mv_reset_pci_bus,
569 };
570
571 /*
572  * module options
573  */
574 static int msi;       /* Use PCI msi; either zero (off, default) or non-zero */
575
576
577 /*
578  * Functions
579  */
580
581 static inline void writelfl(unsigned long data, void __iomem *addr)
582 {
583         writel(data, addr);
584         (void) readl(addr);     /* flush to avoid PCI posted write */
585 }
586
587 static inline void __iomem *mv_hc_base(void __iomem *base, unsigned int hc)
588 {
589         return (base + MV_SATAHC0_REG_BASE + (hc * MV_SATAHC_REG_SZ));
590 }
591
592 static inline unsigned int mv_hc_from_port(unsigned int port)
593 {
594         return port >> MV_PORT_HC_SHIFT;
595 }
596
597 static inline unsigned int mv_hardport_from_port(unsigned int port)
598 {
599         return port & MV_PORT_MASK;
600 }
601
602 static inline void __iomem *mv_hc_base_from_port(void __iomem *base,
603                                                  unsigned int port)
604 {
605         return mv_hc_base(base, mv_hc_from_port(port));
606 }
607
608 static inline void __iomem *mv_port_base(void __iomem *base, unsigned int port)
609 {
610         return  mv_hc_base_from_port(base, port) +
611                 MV_SATAHC_ARBTR_REG_SZ +
612                 (mv_hardport_from_port(port) * MV_PORT_REG_SZ);
613 }
614
615 static inline void __iomem *mv_ap_base(struct ata_port *ap)
616 {
617         return mv_port_base(ap->host_set->mmio_base, ap->port_no);
618 }
619
620 static inline int mv_get_hc_count(unsigned long host_flags)
621 {
622         return ((host_flags & MV_FLAG_DUAL_HC) ? 2 : 1);
623 }
624
625 static void mv_irq_clear(struct ata_port *ap)
626 {
627 }
628
629 /**
630  *      mv_start_dma - Enable eDMA engine
631  *      @base: port base address
632  *      @pp: port private data
633  *
634  *      Verify the local cache of the eDMA state is accurate with a
635  *      WARN_ON.
636  *
637  *      LOCKING:
638  *      Inherited from caller.
639  */
640 static void mv_start_dma(void __iomem *base, struct mv_port_priv *pp)
641 {
642         if (!(MV_PP_FLAG_EDMA_EN & pp->pp_flags)) {
643                 writelfl(EDMA_EN, base + EDMA_CMD_OFS);
644                 pp->pp_flags |= MV_PP_FLAG_EDMA_EN;
645         }
646         WARN_ON(!(EDMA_EN & readl(base + EDMA_CMD_OFS)));
647 }
648
649 /**
650  *      mv_stop_dma - Disable eDMA engine
651  *      @ap: ATA channel to manipulate
652  *
653  *      Verify the local cache of the eDMA state is accurate with a
654  *      WARN_ON.
655  *
656  *      LOCKING:
657  *      Inherited from caller.
658  */
659 static void mv_stop_dma(struct ata_port *ap)
660 {
661         void __iomem *port_mmio = mv_ap_base(ap);
662         struct mv_port_priv *pp = ap->private_data;
663         u32 reg;
664         int i;
665
666         if (MV_PP_FLAG_EDMA_EN & pp->pp_flags) {
667                 /* Disable EDMA if active.   The disable bit auto clears.
668                  */
669                 writelfl(EDMA_DS, port_mmio + EDMA_CMD_OFS);
670                 pp->pp_flags &= ~MV_PP_FLAG_EDMA_EN;
671         } else {
672                 WARN_ON(EDMA_EN & readl(port_mmio + EDMA_CMD_OFS));
673         }
674
675         /* now properly wait for the eDMA to stop */
676         for (i = 1000; i > 0; i--) {
677                 reg = readl(port_mmio + EDMA_CMD_OFS);
678                 if (!(EDMA_EN & reg)) {
679                         break;
680                 }
681                 udelay(100);
682         }
683
684         if (EDMA_EN & reg) {
685                 printk(KERN_ERR "ata%u: Unable to stop eDMA\n", ap->id);
686                 /* FIXME: Consider doing a reset here to recover */
687         }
688 }
689
690 #ifdef ATA_DEBUG
691 static void mv_dump_mem(void __iomem *start, unsigned bytes)
692 {
693         int b, w;
694         for (b = 0; b < bytes; ) {
695                 DPRINTK("%p: ", start + b);
696                 for (w = 0; b < bytes && w < 4; w++) {
697                         printk("%08x ",readl(start + b));
698                         b += sizeof(u32);
699                 }
700                 printk("\n");
701         }
702 }
703 #endif
704
705 static void mv_dump_pci_cfg(struct pci_dev *pdev, unsigned bytes)
706 {
707 #ifdef ATA_DEBUG
708         int b, w;
709         u32 dw;
710         for (b = 0; b < bytes; ) {
711                 DPRINTK("%02x: ", b);
712                 for (w = 0; b < bytes && w < 4; w++) {
713                         (void) pci_read_config_dword(pdev,b,&dw);
714                         printk("%08x ",dw);
715                         b += sizeof(u32);
716                 }
717                 printk("\n");
718         }
719 #endif
720 }
721 static void mv_dump_all_regs(void __iomem *mmio_base, int port,
722                              struct pci_dev *pdev)
723 {
724 #ifdef ATA_DEBUG
725         void __iomem *hc_base = mv_hc_base(mmio_base,
726                                            port >> MV_PORT_HC_SHIFT);
727         void __iomem *port_base;
728         int start_port, num_ports, p, start_hc, num_hcs, hc;
729
730         if (0 > port) {
731                 start_hc = start_port = 0;
732                 num_ports = 8;          /* shld be benign for 4 port devs */
733                 num_hcs = 2;
734         } else {
735                 start_hc = port >> MV_PORT_HC_SHIFT;
736                 start_port = port;
737                 num_ports = num_hcs = 1;
738         }
739         DPRINTK("All registers for port(s) %u-%u:\n", start_port,
740                 num_ports > 1 ? num_ports - 1 : start_port);
741
742         if (NULL != pdev) {
743                 DPRINTK("PCI config space regs:\n");
744                 mv_dump_pci_cfg(pdev, 0x68);
745         }
746         DPRINTK("PCI regs:\n");
747         mv_dump_mem(mmio_base+0xc00, 0x3c);
748         mv_dump_mem(mmio_base+0xd00, 0x34);
749         mv_dump_mem(mmio_base+0xf00, 0x4);
750         mv_dump_mem(mmio_base+0x1d00, 0x6c);
751         for (hc = start_hc; hc < start_hc + num_hcs; hc++) {
752                 hc_base = mv_hc_base(mmio_base, port >> MV_PORT_HC_SHIFT);
753                 DPRINTK("HC regs (HC %i):\n", hc);
754                 mv_dump_mem(hc_base, 0x1c);
755         }
756         for (p = start_port; p < start_port + num_ports; p++) {
757                 port_base = mv_port_base(mmio_base, p);
758                 DPRINTK("EDMA regs (port %i):\n",p);
759                 mv_dump_mem(port_base, 0x54);
760                 DPRINTK("SATA regs (port %i):\n",p);
761                 mv_dump_mem(port_base+0x300, 0x60);
762         }
763 #endif
764 }
765
766 static unsigned int mv_scr_offset(unsigned int sc_reg_in)
767 {
768         unsigned int ofs;
769
770         switch (sc_reg_in) {
771         case SCR_STATUS:
772         case SCR_CONTROL:
773         case SCR_ERROR:
774                 ofs = SATA_STATUS_OFS + (sc_reg_in * sizeof(u32));
775                 break;
776         case SCR_ACTIVE:
777                 ofs = SATA_ACTIVE_OFS;   /* active is not with the others */
778                 break;
779         default:
780                 ofs = 0xffffffffU;
781                 break;
782         }
783         return ofs;
784 }
785
786 static u32 mv_scr_read(struct ata_port *ap, unsigned int sc_reg_in)
787 {
788         unsigned int ofs = mv_scr_offset(sc_reg_in);
789
790         if (0xffffffffU != ofs) {
791                 return readl(mv_ap_base(ap) + ofs);
792         } else {
793                 return (u32) ofs;
794         }
795 }
796
797 static void mv_scr_write(struct ata_port *ap, unsigned int sc_reg_in, u32 val)
798 {
799         unsigned int ofs = mv_scr_offset(sc_reg_in);
800
801         if (0xffffffffU != ofs) {
802                 writelfl(val, mv_ap_base(ap) + ofs);
803         }
804 }
805
806 /**
807  *      mv_host_stop - Host specific cleanup/stop routine.
808  *      @host_set: host data structure
809  *
810  *      Disable ints, cleanup host memory, call general purpose
811  *      host_stop.
812  *
813  *      LOCKING:
814  *      Inherited from caller.
815  */
816 static void mv_host_stop(struct ata_host_set *host_set)
817 {
818         struct mv_host_priv *hpriv = host_set->private_data;
819         struct pci_dev *pdev = to_pci_dev(host_set->dev);
820
821         if (hpriv->hp_flags & MV_HP_FLAG_MSI) {
822                 pci_disable_msi(pdev);
823         } else {
824                 pci_intx(pdev, 0);
825         }
826         kfree(hpriv);
827         ata_host_stop(host_set);
828 }
829
830 static inline void mv_priv_free(struct mv_port_priv *pp, struct device *dev)
831 {
832         dma_free_coherent(dev, MV_PORT_PRIV_DMA_SZ, pp->crpb, pp->crpb_dma);
833 }
834
835 static void mv_edma_cfg(struct mv_host_priv *hpriv, void __iomem *port_mmio)
836 {
837         u32 cfg = readl(port_mmio + EDMA_CFG_OFS);
838
839         /* set up non-NCQ EDMA configuration */
840         cfg &= ~0x1f;           /* clear queue depth */
841         cfg &= ~EDMA_CFG_NCQ;   /* clear NCQ mode */
842         cfg &= ~(1 << 9);       /* disable equeue */
843
844         if (IS_GEN_I(hpriv))
845                 cfg |= (1 << 8);        /* enab config burst size mask */
846
847         else if (IS_GEN_II(hpriv))
848                 cfg |= EDMA_CFG_RD_BRST_EXT | EDMA_CFG_WR_BUFF_LEN;
849
850         else if (IS_GEN_IIE(hpriv)) {
851                 cfg |= (1 << 23);       /* dis RX PM port mask */
852                 cfg &= ~(1 << 16);      /* dis FIS-based switching (for now) */
853                 cfg &= ~(1 << 19);      /* dis 128-entry queue (for now?) */
854                 cfg |= (1 << 18);       /* enab early completion */
855                 cfg |= (1 << 17);       /* enab host q cache */
856                 cfg |= (1 << 22);       /* enab cutthrough */
857         }
858
859         writelfl(cfg, port_mmio + EDMA_CFG_OFS);
860 }
861
862 /**
863  *      mv_port_start - Port specific init/start routine.
864  *      @ap: ATA channel to manipulate
865  *
866  *      Allocate and point to DMA memory, init port private memory,
867  *      zero indices.
868  *
869  *      LOCKING:
870  *      Inherited from caller.
871  */
872 static int mv_port_start(struct ata_port *ap)
873 {
874         struct device *dev = ap->host_set->dev;
875         struct mv_host_priv *hpriv = ap->host_set->private_data;
876         struct mv_port_priv *pp;
877         void __iomem *port_mmio = mv_ap_base(ap);
878         void *mem;
879         dma_addr_t mem_dma;
880         int rc = -ENOMEM;
881
882         pp = kmalloc(sizeof(*pp), GFP_KERNEL);
883         if (!pp)
884                 goto err_out;
885         memset(pp, 0, sizeof(*pp));
886
887         mem = dma_alloc_coherent(dev, MV_PORT_PRIV_DMA_SZ, &mem_dma,
888                                  GFP_KERNEL);
889         if (!mem)
890                 goto err_out_pp;
891         memset(mem, 0, MV_PORT_PRIV_DMA_SZ);
892
893         rc = ata_pad_alloc(ap, dev);
894         if (rc)
895                 goto err_out_priv;
896
897         /* First item in chunk of DMA memory:
898          * 32-slot command request table (CRQB), 32 bytes each in size
899          */
900         pp->crqb = mem;
901         pp->crqb_dma = mem_dma;
902         mem += MV_CRQB_Q_SZ;
903         mem_dma += MV_CRQB_Q_SZ;
904
905         /* Second item:
906          * 32-slot command response table (CRPB), 8 bytes each in size
907          */
908         pp->crpb = mem;
909         pp->crpb_dma = mem_dma;
910         mem += MV_CRPB_Q_SZ;
911         mem_dma += MV_CRPB_Q_SZ;
912
913         /* Third item:
914          * Table of scatter-gather descriptors (ePRD), 16 bytes each
915          */
916         pp->sg_tbl = mem;
917         pp->sg_tbl_dma = mem_dma;
918
919         mv_edma_cfg(hpriv, port_mmio);
920
921         writel((pp->crqb_dma >> 16) >> 16, port_mmio + EDMA_REQ_Q_BASE_HI_OFS);
922         writelfl(pp->crqb_dma & EDMA_REQ_Q_BASE_LO_MASK,
923                  port_mmio + EDMA_REQ_Q_IN_PTR_OFS);
924
925         if (hpriv->hp_flags & MV_HP_ERRATA_XX42A0)
926                 writelfl(pp->crqb_dma & 0xffffffff,
927                          port_mmio + EDMA_REQ_Q_OUT_PTR_OFS);
928         else
929                 writelfl(0, port_mmio + EDMA_REQ_Q_OUT_PTR_OFS);
930
931         writel((pp->crpb_dma >> 16) >> 16, port_mmio + EDMA_RSP_Q_BASE_HI_OFS);
932
933         if (hpriv->hp_flags & MV_HP_ERRATA_XX42A0)
934                 writelfl(pp->crpb_dma & 0xffffffff,
935                          port_mmio + EDMA_RSP_Q_IN_PTR_OFS);
936         else
937                 writelfl(0, port_mmio + EDMA_RSP_Q_IN_PTR_OFS);
938
939         writelfl(pp->crpb_dma & EDMA_RSP_Q_BASE_LO_MASK,
940                  port_mmio + EDMA_RSP_Q_OUT_PTR_OFS);
941
942         pp->req_producer = pp->rsp_consumer = 0;
943
944         /* Don't turn on EDMA here...do it before DMA commands only.  Else
945          * we'll be unable to send non-data, PIO, etc due to restricted access
946          * to shadow regs.
947          */
948         ap->private_data = pp;
949         return 0;
950
951 err_out_priv:
952         mv_priv_free(pp, dev);
953 err_out_pp:
954         kfree(pp);
955 err_out:
956         return rc;
957 }
958
959 /**
960  *      mv_port_stop - Port specific cleanup/stop routine.
961  *      @ap: ATA channel to manipulate
962  *
963  *      Stop DMA, cleanup port memory.
964  *
965  *      LOCKING:
966  *      This routine uses the host_set lock to protect the DMA stop.
967  */
968 static void mv_port_stop(struct ata_port *ap)
969 {
970         struct device *dev = ap->host_set->dev;
971         struct mv_port_priv *pp = ap->private_data;
972         unsigned long flags;
973
974         spin_lock_irqsave(&ap->host_set->lock, flags);
975         mv_stop_dma(ap);
976         spin_unlock_irqrestore(&ap->host_set->lock, flags);
977
978         ap->private_data = NULL;
979         ata_pad_free(ap, dev);
980         mv_priv_free(pp, dev);
981         kfree(pp);
982 }
983
984 /**
985  *      mv_fill_sg - Fill out the Marvell ePRD (scatter gather) entries
986  *      @qc: queued command whose SG list to source from
987  *
988  *      Populate the SG list and mark the last entry.
989  *
990  *      LOCKING:
991  *      Inherited from caller.
992  */
993 static void mv_fill_sg(struct ata_queued_cmd *qc)
994 {
995         struct mv_port_priv *pp = qc->ap->private_data;
996         unsigned int i = 0;
997         struct scatterlist *sg;
998
999         ata_for_each_sg(sg, qc) {
1000                 dma_addr_t addr;
1001                 u32 sg_len, len, offset;
1002
1003                 addr = sg_dma_address(sg);
1004                 sg_len = sg_dma_len(sg);
1005
1006                 while (sg_len) {
1007                         offset = addr & MV_DMA_BOUNDARY;
1008                         len = sg_len;
1009                         if ((offset + sg_len) > 0x10000)
1010                                 len = 0x10000 - offset;
1011
1012                         pp->sg_tbl[i].addr = cpu_to_le32(addr & 0xffffffff);
1013                         pp->sg_tbl[i].addr_hi = cpu_to_le32((addr >> 16) >> 16);
1014                         pp->sg_tbl[i].flags_size = cpu_to_le32(len);
1015
1016                         sg_len -= len;
1017                         addr += len;
1018
1019                         if (!sg_len && ata_sg_is_last(sg, qc))
1020                                 pp->sg_tbl[i].flags_size |= cpu_to_le32(EPRD_FLAG_END_OF_TBL);
1021
1022                         i++;
1023                 }
1024         }
1025 }
1026
1027 static inline unsigned mv_inc_q_index(unsigned *index)
1028 {
1029         *index = (*index + 1) & MV_MAX_Q_DEPTH_MASK;
1030         return *index;
1031 }
1032
1033 static inline void mv_crqb_pack_cmd(u16 *cmdw, u8 data, u8 addr, unsigned last)
1034 {
1035         *cmdw = data | (addr << CRQB_CMD_ADDR_SHIFT) | CRQB_CMD_CS |
1036                 (last ? CRQB_CMD_LAST : 0);
1037 }
1038
1039 /**
1040  *      mv_qc_prep - Host specific command preparation.
1041  *      @qc: queued command to prepare
1042  *
1043  *      This routine simply redirects to the general purpose routine
1044  *      if command is not DMA.  Else, it handles prep of the CRQB
1045  *      (command request block), does some sanity checking, and calls
1046  *      the SG load routine.
1047  *
1048  *      LOCKING:
1049  *      Inherited from caller.
1050  */
1051 static void mv_qc_prep(struct ata_queued_cmd *qc)
1052 {
1053         struct ata_port *ap = qc->ap;
1054         struct mv_port_priv *pp = ap->private_data;
1055         u16 *cw;
1056         struct ata_taskfile *tf;
1057         u16 flags = 0;
1058
1059         if (ATA_PROT_DMA != qc->tf.protocol)
1060                 return;
1061
1062         /* the req producer index should be the same as we remember it */
1063         WARN_ON(((readl(mv_ap_base(qc->ap) + EDMA_REQ_Q_IN_PTR_OFS) >>
1064                   EDMA_REQ_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1065                 pp->req_producer);
1066
1067         /* Fill in command request block
1068          */
1069         if (!(qc->tf.flags & ATA_TFLAG_WRITE))
1070                 flags |= CRQB_FLAG_READ;
1071         WARN_ON(MV_MAX_Q_DEPTH <= qc->tag);
1072         flags |= qc->tag << CRQB_TAG_SHIFT;
1073
1074         pp->crqb[pp->req_producer].sg_addr =
1075                 cpu_to_le32(pp->sg_tbl_dma & 0xffffffff);
1076         pp->crqb[pp->req_producer].sg_addr_hi =
1077                 cpu_to_le32((pp->sg_tbl_dma >> 16) >> 16);
1078         pp->crqb[pp->req_producer].ctrl_flags = cpu_to_le16(flags);
1079
1080         cw = &pp->crqb[pp->req_producer].ata_cmd[0];
1081         tf = &qc->tf;
1082
1083         /* Sadly, the CRQB cannot accomodate all registers--there are
1084          * only 11 bytes...so we must pick and choose required
1085          * registers based on the command.  So, we drop feature and
1086          * hob_feature for [RW] DMA commands, but they are needed for
1087          * NCQ.  NCQ will drop hob_nsect.
1088          */
1089         switch (tf->command) {
1090         case ATA_CMD_READ:
1091         case ATA_CMD_READ_EXT:
1092         case ATA_CMD_WRITE:
1093         case ATA_CMD_WRITE_EXT:
1094         case ATA_CMD_WRITE_FUA_EXT:
1095                 mv_crqb_pack_cmd(cw++, tf->hob_nsect, ATA_REG_NSECT, 0);
1096                 break;
1097 #ifdef LIBATA_NCQ               /* FIXME: remove this line when NCQ added */
1098         case ATA_CMD_FPDMA_READ:
1099         case ATA_CMD_FPDMA_WRITE:
1100                 mv_crqb_pack_cmd(cw++, tf->hob_feature, ATA_REG_FEATURE, 0);
1101                 mv_crqb_pack_cmd(cw++, tf->feature, ATA_REG_FEATURE, 0);
1102                 break;
1103 #endif                          /* FIXME: remove this line when NCQ added */
1104         default:
1105                 /* The only other commands EDMA supports in non-queued and
1106                  * non-NCQ mode are: [RW] STREAM DMA and W DMA FUA EXT, none
1107                  * of which are defined/used by Linux.  If we get here, this
1108                  * driver needs work.
1109                  *
1110                  * FIXME: modify libata to give qc_prep a return value and
1111                  * return error here.
1112                  */
1113                 BUG_ON(tf->command);
1114                 break;
1115         }
1116         mv_crqb_pack_cmd(cw++, tf->nsect, ATA_REG_NSECT, 0);
1117         mv_crqb_pack_cmd(cw++, tf->hob_lbal, ATA_REG_LBAL, 0);
1118         mv_crqb_pack_cmd(cw++, tf->lbal, ATA_REG_LBAL, 0);
1119         mv_crqb_pack_cmd(cw++, tf->hob_lbam, ATA_REG_LBAM, 0);
1120         mv_crqb_pack_cmd(cw++, tf->lbam, ATA_REG_LBAM, 0);
1121         mv_crqb_pack_cmd(cw++, tf->hob_lbah, ATA_REG_LBAH, 0);
1122         mv_crqb_pack_cmd(cw++, tf->lbah, ATA_REG_LBAH, 0);
1123         mv_crqb_pack_cmd(cw++, tf->device, ATA_REG_DEVICE, 0);
1124         mv_crqb_pack_cmd(cw++, tf->command, ATA_REG_CMD, 1);    /* last */
1125
1126         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
1127                 return;
1128         mv_fill_sg(qc);
1129 }
1130
1131 /**
1132  *      mv_qc_prep_iie - Host specific command preparation.
1133  *      @qc: queued command to prepare
1134  *
1135  *      This routine simply redirects to the general purpose routine
1136  *      if command is not DMA.  Else, it handles prep of the CRQB
1137  *      (command request block), does some sanity checking, and calls
1138  *      the SG load routine.
1139  *
1140  *      LOCKING:
1141  *      Inherited from caller.
1142  */
1143 static void mv_qc_prep_iie(struct ata_queued_cmd *qc)
1144 {
1145         struct ata_port *ap = qc->ap;
1146         struct mv_port_priv *pp = ap->private_data;
1147         struct mv_crqb_iie *crqb;
1148         struct ata_taskfile *tf;
1149         u32 flags = 0;
1150
1151         if (ATA_PROT_DMA != qc->tf.protocol)
1152                 return;
1153
1154         /* the req producer index should be the same as we remember it */
1155         WARN_ON(((readl(mv_ap_base(qc->ap) + EDMA_REQ_Q_IN_PTR_OFS) >>
1156                   EDMA_REQ_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1157                 pp->req_producer);
1158
1159         /* Fill in Gen IIE command request block
1160          */
1161         if (!(qc->tf.flags & ATA_TFLAG_WRITE))
1162                 flags |= CRQB_FLAG_READ;
1163
1164         WARN_ON(MV_MAX_Q_DEPTH <= qc->tag);
1165         flags |= qc->tag << CRQB_TAG_SHIFT;
1166
1167         crqb = (struct mv_crqb_iie *) &pp->crqb[pp->req_producer];
1168         crqb->addr = cpu_to_le32(pp->sg_tbl_dma & 0xffffffff);
1169         crqb->addr_hi = cpu_to_le32((pp->sg_tbl_dma >> 16) >> 16);
1170         crqb->flags = cpu_to_le32(flags);
1171
1172         tf = &qc->tf;
1173         crqb->ata_cmd[0] = cpu_to_le32(
1174                         (tf->command << 16) |
1175                         (tf->feature << 24)
1176                 );
1177         crqb->ata_cmd[1] = cpu_to_le32(
1178                         (tf->lbal << 0) |
1179                         (tf->lbam << 8) |
1180                         (tf->lbah << 16) |
1181                         (tf->device << 24)
1182                 );
1183         crqb->ata_cmd[2] = cpu_to_le32(
1184                         (tf->hob_lbal << 0) |
1185                         (tf->hob_lbam << 8) |
1186                         (tf->hob_lbah << 16) |
1187                         (tf->hob_feature << 24)
1188                 );
1189         crqb->ata_cmd[3] = cpu_to_le32(
1190                         (tf->nsect << 0) |
1191                         (tf->hob_nsect << 8)
1192                 );
1193
1194         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
1195                 return;
1196         mv_fill_sg(qc);
1197 }
1198
1199 /**
1200  *      mv_qc_issue - Initiate a command to the host
1201  *      @qc: queued command to start
1202  *
1203  *      This routine simply redirects to the general purpose routine
1204  *      if command is not DMA.  Else, it sanity checks our local
1205  *      caches of the request producer/consumer indices then enables
1206  *      DMA and bumps the request producer index.
1207  *
1208  *      LOCKING:
1209  *      Inherited from caller.
1210  */
1211 static unsigned int mv_qc_issue(struct ata_queued_cmd *qc)
1212 {
1213         void __iomem *port_mmio = mv_ap_base(qc->ap);
1214         struct mv_port_priv *pp = qc->ap->private_data;
1215         u32 in_ptr;
1216
1217         if (ATA_PROT_DMA != qc->tf.protocol) {
1218                 /* We're about to send a non-EDMA capable command to the
1219                  * port.  Turn off EDMA so there won't be problems accessing
1220                  * shadow block, etc registers.
1221                  */
1222                 mv_stop_dma(qc->ap);
1223                 return ata_qc_issue_prot(qc);
1224         }
1225
1226         in_ptr = readl(port_mmio + EDMA_REQ_Q_IN_PTR_OFS);
1227
1228         /* the req producer index should be the same as we remember it */
1229         WARN_ON(((in_ptr >> EDMA_REQ_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1230                 pp->req_producer);
1231         /* until we do queuing, the queue should be empty at this point */
1232         WARN_ON(((in_ptr >> EDMA_REQ_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1233                 ((readl(port_mmio + EDMA_REQ_Q_OUT_PTR_OFS) >>
1234                   EDMA_REQ_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK));
1235
1236         mv_inc_q_index(&pp->req_producer);      /* now incr producer index */
1237
1238         mv_start_dma(port_mmio, pp);
1239
1240         /* and write the request in pointer to kick the EDMA to life */
1241         in_ptr &= EDMA_REQ_Q_BASE_LO_MASK;
1242         in_ptr |= pp->req_producer << EDMA_REQ_Q_PTR_SHIFT;
1243         writelfl(in_ptr, port_mmio + EDMA_REQ_Q_IN_PTR_OFS);
1244
1245         return 0;
1246 }
1247
1248 /**
1249  *      mv_get_crpb_status - get status from most recently completed cmd
1250  *      @ap: ATA channel to manipulate
1251  *
1252  *      This routine is for use when the port is in DMA mode, when it
1253  *      will be using the CRPB (command response block) method of
1254  *      returning command completion information.  We check indices
1255  *      are good, grab status, and bump the response consumer index to
1256  *      prove that we're up to date.
1257  *
1258  *      LOCKING:
1259  *      Inherited from caller.
1260  */
1261 static u8 mv_get_crpb_status(struct ata_port *ap)
1262 {
1263         void __iomem *port_mmio = mv_ap_base(ap);
1264         struct mv_port_priv *pp = ap->private_data;
1265         u32 out_ptr;
1266         u8 ata_status;
1267
1268         out_ptr = readl(port_mmio + EDMA_RSP_Q_OUT_PTR_OFS);
1269
1270         /* the response consumer index should be the same as we remember it */
1271         WARN_ON(((out_ptr >> EDMA_RSP_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1272                 pp->rsp_consumer);
1273
1274         ata_status = pp->crpb[pp->rsp_consumer].flags >> CRPB_FLAG_STATUS_SHIFT;
1275
1276         /* increment our consumer index... */
1277         pp->rsp_consumer = mv_inc_q_index(&pp->rsp_consumer);
1278
1279         /* and, until we do NCQ, there should only be 1 CRPB waiting */
1280         WARN_ON(((readl(port_mmio + EDMA_RSP_Q_IN_PTR_OFS) >>
1281                   EDMA_RSP_Q_PTR_SHIFT) & MV_MAX_Q_DEPTH_MASK) !=
1282                 pp->rsp_consumer);
1283
1284         /* write out our inc'd consumer index so EDMA knows we're caught up */
1285         out_ptr &= EDMA_RSP_Q_BASE_LO_MASK;
1286         out_ptr |= pp->rsp_consumer << EDMA_RSP_Q_PTR_SHIFT;
1287         writelfl(out_ptr, port_mmio + EDMA_RSP_Q_OUT_PTR_OFS);
1288
1289         /* Return ATA status register for completed CRPB */
1290         return ata_status;
1291 }
1292
1293 /**
1294  *      mv_err_intr - Handle error interrupts on the port
1295  *      @ap: ATA channel to manipulate
1296  *
1297  *      In most cases, just clear the interrupt and move on.  However,
1298  *      some cases require an eDMA reset, which is done right before
1299  *      the COMRESET in mv_phy_reset().  The SERR case requires a
1300  *      clear of pending errors in the SATA SERROR register.  Finally,
1301  *      if the port disabled DMA, update our cached copy to match.
1302  *
1303  *      LOCKING:
1304  *      Inherited from caller.
1305  */
1306 static void mv_err_intr(struct ata_port *ap)
1307 {
1308         void __iomem *port_mmio = mv_ap_base(ap);
1309         u32 edma_err_cause, serr = 0;
1310
1311         edma_err_cause = readl(port_mmio + EDMA_ERR_IRQ_CAUSE_OFS);
1312
1313         if (EDMA_ERR_SERR & edma_err_cause) {
1314                 serr = scr_read(ap, SCR_ERROR);
1315                 scr_write_flush(ap, SCR_ERROR, serr);
1316         }
1317         if (EDMA_ERR_SELF_DIS & edma_err_cause) {
1318                 struct mv_port_priv *pp = ap->private_data;
1319                 pp->pp_flags &= ~MV_PP_FLAG_EDMA_EN;
1320         }
1321         DPRINTK(KERN_ERR "ata%u: port error; EDMA err cause: 0x%08x "
1322                 "SERR: 0x%08x\n", ap->id, edma_err_cause, serr);
1323
1324         /* Clear EDMA now that SERR cleanup done */
1325         writelfl(0, port_mmio + EDMA_ERR_IRQ_CAUSE_OFS);
1326
1327         /* check for fatal here and recover if needed */
1328         if (EDMA_ERR_FATAL & edma_err_cause) {
1329                 mv_stop_and_reset(ap);
1330         }
1331 }
1332
1333 /**
1334  *      mv_host_intr - Handle all interrupts on the given host controller
1335  *      @host_set: host specific structure
1336  *      @relevant: port error bits relevant to this host controller
1337  *      @hc: which host controller we're to look at
1338  *
1339  *      Read then write clear the HC interrupt status then walk each
1340  *      port connected to the HC and see if it needs servicing.  Port
1341  *      success ints are reported in the HC interrupt status reg, the
1342  *      port error ints are reported in the higher level main
1343  *      interrupt status register and thus are passed in via the
1344  *      'relevant' argument.
1345  *
1346  *      LOCKING:
1347  *      Inherited from caller.
1348  */
1349 static void mv_host_intr(struct ata_host_set *host_set, u32 relevant,
1350                          unsigned int hc)
1351 {
1352         void __iomem *mmio = host_set->mmio_base;
1353         void __iomem *hc_mmio = mv_hc_base(mmio, hc);
1354         struct ata_port *ap;
1355         struct ata_queued_cmd *qc;
1356         u32 hc_irq_cause;
1357         int shift, port, port0, hard_port, handled;
1358         unsigned int err_mask;
1359
1360         if (hc == 0) {
1361                 port0 = 0;
1362         } else {
1363                 port0 = MV_PORTS_PER_HC;
1364         }
1365
1366         /* we'll need the HC success int register in most cases */
1367         hc_irq_cause = readl(hc_mmio + HC_IRQ_CAUSE_OFS);
1368         if (hc_irq_cause) {
1369                 writelfl(~hc_irq_cause, hc_mmio + HC_IRQ_CAUSE_OFS);
1370         }
1371
1372         VPRINTK("ENTER, hc%u relevant=0x%08x HC IRQ cause=0x%08x\n",
1373                 hc,relevant,hc_irq_cause);
1374
1375         for (port = port0; port < port0 + MV_PORTS_PER_HC; port++) {
1376                 u8 ata_status = 0;
1377                 ap = host_set->ports[port];
1378                 hard_port = port & MV_PORT_MASK;        /* range 0-3 */
1379                 handled = 0;    /* ensure ata_status is set if handled++ */
1380
1381                 if ((CRPB_DMA_DONE << hard_port) & hc_irq_cause) {
1382                         /* new CRPB on the queue; just one at a time until NCQ
1383                          */
1384                         ata_status = mv_get_crpb_status(ap);
1385                         handled++;
1386                 } else if ((DEV_IRQ << hard_port) & hc_irq_cause) {
1387                         /* received ATA IRQ; read the status reg to clear INTRQ
1388                          */
1389                         ata_status = readb((void __iomem *)
1390                                            ap->ioaddr.status_addr);
1391                         handled++;
1392                 }
1393
1394                 if (ap &&
1395                     (ap->flags & (ATA_FLAG_PORT_DISABLED | ATA_FLAG_NOINTR)))
1396                         continue;
1397
1398                 err_mask = ac_err_mask(ata_status);
1399
1400                 shift = port << 1;              /* (port * 2) */
1401                 if (port >= MV_PORTS_PER_HC) {
1402                         shift++;        /* skip bit 8 in the HC Main IRQ reg */
1403                 }
1404                 if ((PORT0_ERR << shift) & relevant) {
1405                         mv_err_intr(ap);
1406                         err_mask |= AC_ERR_OTHER;
1407                         handled++;
1408                 }
1409
1410                 if (handled && ap) {
1411                         qc = ata_qc_from_tag(ap, ap->active_tag);
1412                         if (NULL != qc) {
1413                                 VPRINTK("port %u IRQ found for qc, "
1414                                         "ata_status 0x%x\n", port,ata_status);
1415                                 /* mark qc status appropriately */
1416                                 if (!(qc->tf.ctl & ATA_NIEN)) {
1417                                         qc->err_mask |= err_mask;
1418                                         ata_qc_complete(qc);
1419                                 }
1420                         }
1421                 }
1422         }
1423         VPRINTK("EXIT\n");
1424 }
1425
1426 /**
1427  *      mv_interrupt -
1428  *      @irq: unused
1429  *      @dev_instance: private data; in this case the host structure
1430  *      @regs: unused
1431  *
1432  *      Read the read only register to determine if any host
1433  *      controllers have pending interrupts.  If so, call lower level
1434  *      routine to handle.  Also check for PCI errors which are only
1435  *      reported here.
1436  *
1437  *      LOCKING:
1438  *      This routine holds the host_set lock while processing pending
1439  *      interrupts.
1440  */
1441 static irqreturn_t mv_interrupt(int irq, void *dev_instance,
1442                                 struct pt_regs *regs)
1443 {
1444         struct ata_host_set *host_set = dev_instance;
1445         unsigned int hc, handled = 0, n_hcs;
1446         void __iomem *mmio = host_set->mmio_base;
1447         u32 irq_stat;
1448
1449         irq_stat = readl(mmio + HC_MAIN_IRQ_CAUSE_OFS);
1450
1451         /* check the cases where we either have nothing pending or have read
1452          * a bogus register value which can indicate HW removal or PCI fault
1453          */
1454         if (!irq_stat || (0xffffffffU == irq_stat)) {
1455                 return IRQ_NONE;
1456         }
1457
1458         n_hcs = mv_get_hc_count(host_set->ports[0]->flags);
1459         spin_lock(&host_set->lock);
1460
1461         for (hc = 0; hc < n_hcs; hc++) {
1462                 u32 relevant = irq_stat & (HC0_IRQ_PEND << (hc * HC_SHIFT));
1463                 if (relevant) {
1464                         mv_host_intr(host_set, relevant, hc);
1465                         handled++;
1466                 }
1467         }
1468         if (PCI_ERR & irq_stat) {
1469                 printk(KERN_ERR DRV_NAME ": PCI ERROR; PCI IRQ cause=0x%08x\n",
1470                        readl(mmio + PCI_IRQ_CAUSE_OFS));
1471
1472                 DPRINTK("All regs @ PCI error\n");
1473                 mv_dump_all_regs(mmio, -1, to_pci_dev(host_set->dev));
1474
1475                 writelfl(0, mmio + PCI_IRQ_CAUSE_OFS);
1476                 handled++;
1477         }
1478         spin_unlock(&host_set->lock);
1479
1480         return IRQ_RETVAL(handled);
1481 }
1482
1483 static void __iomem *mv5_phy_base(void __iomem *mmio, unsigned int port)
1484 {
1485         void __iomem *hc_mmio = mv_hc_base_from_port(mmio, port);
1486         unsigned long ofs = (mv_hardport_from_port(port) + 1) * 0x100UL;
1487
1488         return hc_mmio + ofs;
1489 }
1490
1491 static unsigned int mv5_scr_offset(unsigned int sc_reg_in)
1492 {
1493         unsigned int ofs;
1494
1495         switch (sc_reg_in) {
1496         case SCR_STATUS:
1497         case SCR_ERROR:
1498         case SCR_CONTROL:
1499                 ofs = sc_reg_in * sizeof(u32);
1500                 break;
1501         default:
1502                 ofs = 0xffffffffU;
1503                 break;
1504         }
1505         return ofs;
1506 }
1507
1508 static u32 mv5_scr_read(struct ata_port *ap, unsigned int sc_reg_in)
1509 {
1510         void __iomem *mmio = mv5_phy_base(ap->host_set->mmio_base, ap->port_no);
1511         unsigned int ofs = mv5_scr_offset(sc_reg_in);
1512
1513         if (ofs != 0xffffffffU)
1514                 return readl(mmio + ofs);
1515         else
1516                 return (u32) ofs;
1517 }
1518
1519 static void mv5_scr_write(struct ata_port *ap, unsigned int sc_reg_in, u32 val)
1520 {
1521         void __iomem *mmio = mv5_phy_base(ap->host_set->mmio_base, ap->port_no);
1522         unsigned int ofs = mv5_scr_offset(sc_reg_in);
1523
1524         if (ofs != 0xffffffffU)
1525                 writelfl(val, mmio + ofs);
1526 }
1527
1528 static void mv5_reset_bus(struct pci_dev *pdev, void __iomem *mmio)
1529 {
1530         u8 rev_id;
1531         int early_5080;
1532
1533         pci_read_config_byte(pdev, PCI_REVISION_ID, &rev_id);
1534
1535         early_5080 = (pdev->device == 0x5080) && (rev_id == 0);
1536
1537         if (!early_5080) {
1538                 u32 tmp = readl(mmio + MV_PCI_EXP_ROM_BAR_CTL);
1539                 tmp |= (1 << 0);
1540                 writel(tmp, mmio + MV_PCI_EXP_ROM_BAR_CTL);
1541         }
1542
1543         mv_reset_pci_bus(pdev, mmio);
1544 }
1545
1546 static void mv5_reset_flash(struct mv_host_priv *hpriv, void __iomem *mmio)
1547 {
1548         writel(0x0fcfffff, mmio + MV_FLASH_CTL);
1549 }
1550
1551 static void mv5_read_preamp(struct mv_host_priv *hpriv, int idx,
1552                            void __iomem *mmio)
1553 {
1554         void __iomem *phy_mmio = mv5_phy_base(mmio, idx);
1555         u32 tmp;
1556
1557         tmp = readl(phy_mmio + MV5_PHY_MODE);
1558
1559         hpriv->signal[idx].pre = tmp & 0x1800;  /* bits 12:11 */
1560         hpriv->signal[idx].amps = tmp & 0xe0;   /* bits 7:5 */
1561 }
1562
1563 static void mv5_enable_leds(struct mv_host_priv *hpriv, void __iomem *mmio)
1564 {
1565         u32 tmp;
1566
1567         writel(0, mmio + MV_GPIO_PORT_CTL);
1568
1569         /* FIXME: handle MV_HP_ERRATA_50XXB2 errata */
1570
1571         tmp = readl(mmio + MV_PCI_EXP_ROM_BAR_CTL);
1572         tmp |= ~(1 << 0);
1573         writel(tmp, mmio + MV_PCI_EXP_ROM_BAR_CTL);
1574 }
1575
1576 static void mv5_phy_errata(struct mv_host_priv *hpriv, void __iomem *mmio,
1577                            unsigned int port)
1578 {
1579         void __iomem *phy_mmio = mv5_phy_base(mmio, port);
1580         const u32 mask = (1<<12) | (1<<11) | (1<<7) | (1<<6) | (1<<5);
1581         u32 tmp;
1582         int fix_apm_sq = (hpriv->hp_flags & MV_HP_ERRATA_50XXB0);
1583
1584         if (fix_apm_sq) {
1585                 tmp = readl(phy_mmio + MV5_LT_MODE);
1586                 tmp |= (1 << 19);
1587                 writel(tmp, phy_mmio + MV5_LT_MODE);
1588
1589                 tmp = readl(phy_mmio + MV5_PHY_CTL);
1590                 tmp &= ~0x3;
1591                 tmp |= 0x1;
1592                 writel(tmp, phy_mmio + MV5_PHY_CTL);
1593         }
1594
1595         tmp = readl(phy_mmio + MV5_PHY_MODE);
1596         tmp &= ~mask;
1597         tmp |= hpriv->signal[port].pre;
1598         tmp |= hpriv->signal[port].amps;
1599         writel(tmp, phy_mmio + MV5_PHY_MODE);
1600 }
1601
1602
1603 #undef ZERO
1604 #define ZERO(reg) writel(0, port_mmio + (reg))
1605 static void mv5_reset_hc_port(struct mv_host_priv *hpriv, void __iomem *mmio,
1606                              unsigned int port)
1607 {
1608         void __iomem *port_mmio = mv_port_base(mmio, port);
1609
1610         writelfl(EDMA_DS, port_mmio + EDMA_CMD_OFS);
1611
1612         mv_channel_reset(hpriv, mmio, port);
1613
1614         ZERO(0x028);    /* command */
1615         writel(0x11f, port_mmio + EDMA_CFG_OFS);
1616         ZERO(0x004);    /* timer */
1617         ZERO(0x008);    /* irq err cause */
1618         ZERO(0x00c);    /* irq err mask */
1619         ZERO(0x010);    /* rq bah */
1620         ZERO(0x014);    /* rq inp */
1621         ZERO(0x018);    /* rq outp */
1622         ZERO(0x01c);    /* respq bah */
1623         ZERO(0x024);    /* respq outp */
1624         ZERO(0x020);    /* respq inp */
1625         ZERO(0x02c);    /* test control */
1626         writel(0xbc, port_mmio + EDMA_IORDY_TMOUT);
1627 }
1628 #undef ZERO
1629
1630 #define ZERO(reg) writel(0, hc_mmio + (reg))
1631 static void mv5_reset_one_hc(struct mv_host_priv *hpriv, void __iomem *mmio,
1632                         unsigned int hc)
1633 {
1634         void __iomem *hc_mmio = mv_hc_base(mmio, hc);
1635         u32 tmp;
1636
1637         ZERO(0x00c);
1638         ZERO(0x010);
1639         ZERO(0x014);
1640         ZERO(0x018);
1641
1642         tmp = readl(hc_mmio + 0x20);
1643         tmp &= 0x1c1c1c1c;
1644         tmp |= 0x03030303;
1645         writel(tmp, hc_mmio + 0x20);
1646 }
1647 #undef ZERO
1648
1649 static int mv5_reset_hc(struct mv_host_priv *hpriv, void __iomem *mmio,
1650                         unsigned int n_hc)
1651 {
1652         unsigned int hc, port;
1653
1654         for (hc = 0; hc < n_hc; hc++) {
1655                 for (port = 0; port < MV_PORTS_PER_HC; port++)
1656                         mv5_reset_hc_port(hpriv, mmio,
1657                                           (hc * MV_PORTS_PER_HC) + port);
1658
1659                 mv5_reset_one_hc(hpriv, mmio, hc);
1660         }
1661
1662         return 0;
1663 }
1664
1665 #undef ZERO
1666 #define ZERO(reg) writel(0, mmio + (reg))
1667 static void mv_reset_pci_bus(struct pci_dev *pdev, void __iomem *mmio)
1668 {
1669         u32 tmp;
1670
1671         tmp = readl(mmio + MV_PCI_MODE);
1672         tmp &= 0xff00ffff;
1673         writel(tmp, mmio + MV_PCI_MODE);
1674
1675         ZERO(MV_PCI_DISC_TIMER);
1676         ZERO(MV_PCI_MSI_TRIGGER);
1677         writel(0x000100ff, mmio + MV_PCI_XBAR_TMOUT);
1678         ZERO(HC_MAIN_IRQ_MASK_OFS);
1679         ZERO(MV_PCI_SERR_MASK);
1680         ZERO(PCI_IRQ_CAUSE_OFS);
1681         ZERO(PCI_IRQ_MASK_OFS);
1682         ZERO(MV_PCI_ERR_LOW_ADDRESS);
1683         ZERO(MV_PCI_ERR_HIGH_ADDRESS);
1684         ZERO(MV_PCI_ERR_ATTRIBUTE);
1685         ZERO(MV_PCI_ERR_COMMAND);
1686 }
1687 #undef ZERO
1688
1689 static void mv6_reset_flash(struct mv_host_priv *hpriv, void __iomem *mmio)
1690 {
1691         u32 tmp;
1692
1693         mv5_reset_flash(hpriv, mmio);
1694
1695         tmp = readl(mmio + MV_GPIO_PORT_CTL);
1696         tmp &= 0x3;
1697         tmp |= (1 << 5) | (1 << 6);
1698         writel(tmp, mmio + MV_GPIO_PORT_CTL);
1699 }
1700
1701 /**
1702  *      mv6_reset_hc - Perform the 6xxx global soft reset
1703  *      @mmio: base address of the HBA
1704  *
1705  *      This routine only applies to 6xxx parts.
1706  *
1707  *      LOCKING:
1708  *      Inherited from caller.
1709  */
1710 static int mv6_reset_hc(struct mv_host_priv *hpriv, void __iomem *mmio,
1711                         unsigned int n_hc)
1712 {
1713         void __iomem *reg = mmio + PCI_MAIN_CMD_STS_OFS;
1714         int i, rc = 0;
1715         u32 t;
1716
1717         /* Following procedure defined in PCI "main command and status
1718          * register" table.
1719          */
1720         t = readl(reg);
1721         writel(t | STOP_PCI_MASTER, reg);
1722
1723         for (i = 0; i < 1000; i++) {
1724                 udelay(1);
1725                 t = readl(reg);
1726                 if (PCI_MASTER_EMPTY & t) {
1727                         break;
1728                 }
1729         }
1730         if (!(PCI_MASTER_EMPTY & t)) {
1731                 printk(KERN_ERR DRV_NAME ": PCI master won't flush\n");
1732                 rc = 1;
1733                 goto done;
1734         }
1735
1736         /* set reset */
1737         i = 5;
1738         do {
1739                 writel(t | GLOB_SFT_RST, reg);
1740                 t = readl(reg);
1741                 udelay(1);
1742         } while (!(GLOB_SFT_RST & t) && (i-- > 0));
1743
1744         if (!(GLOB_SFT_RST & t)) {
1745                 printk(KERN_ERR DRV_NAME ": can't set global reset\n");
1746                 rc = 1;
1747                 goto done;
1748         }
1749
1750         /* clear reset and *reenable the PCI master* (not mentioned in spec) */
1751         i = 5;
1752         do {
1753                 writel(t & ~(GLOB_SFT_RST | STOP_PCI_MASTER), reg);
1754                 t = readl(reg);
1755                 udelay(1);
1756         } while ((GLOB_SFT_RST & t) && (i-- > 0));
1757
1758         if (GLOB_SFT_RST & t) {
1759                 printk(KERN_ERR DRV_NAME ": can't clear global reset\n");
1760                 rc = 1;
1761         }
1762 done:
1763         return rc;
1764 }
1765
1766 static void mv6_read_preamp(struct mv_host_priv *hpriv, int idx,
1767                            void __iomem *mmio)
1768 {
1769         void __iomem *port_mmio;
1770         u32 tmp;
1771
1772         tmp = readl(mmio + MV_RESET_CFG);
1773         if ((tmp & (1 << 0)) == 0) {
1774                 hpriv->signal[idx].amps = 0x7 << 8;
1775                 hpriv->signal[idx].pre = 0x1 << 5;
1776                 return;
1777         }
1778
1779         port_mmio = mv_port_base(mmio, idx);
1780         tmp = readl(port_mmio + PHY_MODE2);
1781
1782         hpriv->signal[idx].amps = tmp & 0x700;  /* bits 10:8 */
1783         hpriv->signal[idx].pre = tmp & 0xe0;    /* bits 7:5 */
1784 }
1785
1786 static void mv6_enable_leds(struct mv_host_priv *hpriv, void __iomem *mmio)
1787 {
1788         writel(0x00000060, mmio + MV_GPIO_PORT_CTL);
1789 }
1790
1791 static void mv6_phy_errata(struct mv_host_priv *hpriv, void __iomem *mmio,
1792                            unsigned int port)
1793 {
1794         void __iomem *port_mmio = mv_port_base(mmio, port);
1795
1796         u32 hp_flags = hpriv->hp_flags;
1797         int fix_phy_mode2 =
1798                 hp_flags & (MV_HP_ERRATA_60X1B2 | MV_HP_ERRATA_60X1C0);
1799         int fix_phy_mode4 =
1800                 hp_flags & (MV_HP_ERRATA_60X1B2 | MV_HP_ERRATA_60X1C0);
1801         u32 m2, tmp;
1802
1803         if (fix_phy_mode2) {
1804                 m2 = readl(port_mmio + PHY_MODE2);
1805                 m2 &= ~(1 << 16);
1806                 m2 |= (1 << 31);
1807                 writel(m2, port_mmio + PHY_MODE2);
1808
1809                 udelay(200);
1810
1811                 m2 = readl(port_mmio + PHY_MODE2);
1812                 m2 &= ~((1 << 16) | (1 << 31));
1813                 writel(m2, port_mmio + PHY_MODE2);
1814
1815                 udelay(200);
1816         }
1817
1818         /* who knows what this magic does */
1819         tmp = readl(port_mmio + PHY_MODE3);
1820         tmp &= ~0x7F800000;
1821         tmp |= 0x2A800000;
1822         writel(tmp, port_mmio + PHY_MODE3);
1823
1824         if (fix_phy_mode4) {
1825                 u32 m4;
1826
1827                 m4 = readl(port_mmio + PHY_MODE4);
1828
1829                 if (hp_flags & MV_HP_ERRATA_60X1B2)
1830                         tmp = readl(port_mmio + 0x310);
1831
1832                 m4 = (m4 & ~(1 << 1)) | (1 << 0);
1833
1834                 writel(m4, port_mmio + PHY_MODE4);
1835
1836                 if (hp_flags & MV_HP_ERRATA_60X1B2)
1837                         writel(tmp, port_mmio + 0x310);
1838         }
1839
1840         /* Revert values of pre-emphasis and signal amps to the saved ones */
1841         m2 = readl(port_mmio + PHY_MODE2);
1842
1843         m2 &= ~MV_M2_PREAMP_MASK;
1844         m2 |= hpriv->signal[port].amps;
1845         m2 |= hpriv->signal[port].pre;
1846         m2 &= ~(1 << 16);
1847
1848         /* according to mvSata 3.6.1, some IIE values are fixed */
1849         if (IS_GEN_IIE(hpriv)) {
1850                 m2 &= ~0xC30FF01F;
1851                 m2 |= 0x0000900F;
1852         }
1853
1854         writel(m2, port_mmio + PHY_MODE2);
1855 }
1856
1857 static void mv_channel_reset(struct mv_host_priv *hpriv, void __iomem *mmio,
1858                              unsigned int port_no)
1859 {
1860         void __iomem *port_mmio = mv_port_base(mmio, port_no);
1861
1862         writelfl(ATA_RST, port_mmio + EDMA_CMD_OFS);
1863
1864         if (IS_60XX(hpriv)) {
1865                 u32 ifctl = readl(port_mmio + SATA_INTERFACE_CTL);
1866                 ifctl |= (1 << 12) | (1 << 7);
1867                 writelfl(ifctl, port_mmio + SATA_INTERFACE_CTL);
1868         }
1869
1870         udelay(25);             /* allow reset propagation */
1871
1872         /* Spec never mentions clearing the bit.  Marvell's driver does
1873          * clear the bit, however.
1874          */
1875         writelfl(0, port_mmio + EDMA_CMD_OFS);
1876
1877         hpriv->ops->phy_errata(hpriv, mmio, port_no);
1878
1879         if (IS_50XX(hpriv))
1880                 mdelay(1);
1881 }
1882
1883 static void mv_stop_and_reset(struct ata_port *ap)
1884 {
1885         struct mv_host_priv *hpriv = ap->host_set->private_data;
1886         void __iomem *mmio = ap->host_set->mmio_base;
1887
1888         mv_stop_dma(ap);
1889
1890         mv_channel_reset(hpriv, mmio, ap->port_no);
1891
1892         __mv_phy_reset(ap, 0);
1893 }
1894
1895 static inline void __msleep(unsigned int msec, int can_sleep)
1896 {
1897         if (can_sleep)
1898                 msleep(msec);
1899         else
1900                 mdelay(msec);
1901 }
1902
1903 /**
1904  *      __mv_phy_reset - Perform eDMA reset followed by COMRESET
1905  *      @ap: ATA channel to manipulate
1906  *
1907  *      Part of this is taken from __sata_phy_reset and modified to
1908  *      not sleep since this routine gets called from interrupt level.
1909  *
1910  *      LOCKING:
1911  *      Inherited from caller.  This is coded to safe to call at
1912  *      interrupt level, i.e. it does not sleep.
1913  */
1914 static void __mv_phy_reset(struct ata_port *ap, int can_sleep)
1915 {
1916         struct mv_port_priv *pp = ap->private_data;
1917         struct mv_host_priv *hpriv = ap->host_set->private_data;
1918         void __iomem *port_mmio = mv_ap_base(ap);
1919         struct ata_taskfile tf;
1920         struct ata_device *dev = &ap->device[0];
1921         unsigned long timeout;
1922         int retry = 5;
1923         u32 sstatus;
1924
1925         VPRINTK("ENTER, port %u, mmio 0x%p\n", ap->port_no, port_mmio);
1926
1927         DPRINTK("S-regs after ATA_RST: SStat 0x%08x SErr 0x%08x "
1928                 "SCtrl 0x%08x\n", mv_scr_read(ap, SCR_STATUS),
1929                 mv_scr_read(ap, SCR_ERROR), mv_scr_read(ap, SCR_CONTROL));
1930
1931         /* Issue COMRESET via SControl */
1932 comreset_retry:
1933         scr_write_flush(ap, SCR_CONTROL, 0x301);
1934         __msleep(1, can_sleep);
1935
1936         scr_write_flush(ap, SCR_CONTROL, 0x300);
1937         __msleep(20, can_sleep);
1938
1939         timeout = jiffies + msecs_to_jiffies(200);
1940         do {
1941                 sstatus = scr_read(ap, SCR_STATUS) & 0x3;
1942                 if ((sstatus == 3) || (sstatus == 0))
1943                         break;
1944
1945                 __msleep(1, can_sleep);
1946         } while (time_before(jiffies, timeout));
1947
1948         /* work around errata */
1949         if (IS_60XX(hpriv) &&
1950             (sstatus != 0x0) && (sstatus != 0x113) && (sstatus != 0x123) &&
1951             (retry-- > 0))
1952                 goto comreset_retry;
1953
1954         DPRINTK("S-regs after PHY wake: SStat 0x%08x SErr 0x%08x "
1955                 "SCtrl 0x%08x\n", mv_scr_read(ap, SCR_STATUS),
1956                 mv_scr_read(ap, SCR_ERROR), mv_scr_read(ap, SCR_CONTROL));
1957
1958         if (sata_dev_present(ap)) {
1959                 ata_port_probe(ap);
1960         } else {
1961                 printk(KERN_INFO "ata%u: no device found (phy stat %08x)\n",
1962                        ap->id, scr_read(ap, SCR_STATUS));
1963                 ata_port_disable(ap);
1964                 return;
1965         }
1966         ap->cbl = ATA_CBL_SATA;
1967
1968         /* even after SStatus reflects that device is ready,
1969          * it seems to take a while for link to be fully
1970          * established (and thus Status no longer 0x80/0x7F),
1971          * so we poll a bit for that, here.
1972          */
1973         retry = 20;
1974         while (1) {
1975                 u8 drv_stat = ata_check_status(ap);
1976                 if ((drv_stat != 0x80) && (drv_stat != 0x7f))
1977                         break;
1978                 __msleep(500, can_sleep);
1979                 if (retry-- <= 0)
1980                         break;
1981         }
1982
1983         tf.lbah = readb((void __iomem *) ap->ioaddr.lbah_addr);
1984         tf.lbam = readb((void __iomem *) ap->ioaddr.lbam_addr);
1985         tf.lbal = readb((void __iomem *) ap->ioaddr.lbal_addr);
1986         tf.nsect = readb((void __iomem *) ap->ioaddr.nsect_addr);
1987
1988         dev->class = ata_dev_classify(&tf);
1989         if (!ata_dev_present(dev)) {
1990                 VPRINTK("Port disabled post-sig: No device present.\n");
1991                 ata_port_disable(ap);
1992         }
1993
1994         writelfl(0, port_mmio + EDMA_ERR_IRQ_CAUSE_OFS);
1995
1996         pp->pp_flags &= ~MV_PP_FLAG_EDMA_EN;
1997
1998         VPRINTK("EXIT\n");
1999 }
2000
2001 static void mv_phy_reset(struct ata_port *ap)
2002 {
2003         __mv_phy_reset(ap, 1);
2004 }
2005
2006 /**
2007  *      mv_eng_timeout - Routine called by libata when SCSI times out I/O
2008  *      @ap: ATA channel to manipulate
2009  *
2010  *      Intent is to clear all pending error conditions, reset the
2011  *      chip/bus, fail the command, and move on.
2012  *
2013  *      LOCKING:
2014  *      This routine holds the host_set lock while failing the command.
2015  */
2016 static void mv_eng_timeout(struct ata_port *ap)
2017 {
2018         struct ata_queued_cmd *qc;
2019
2020         printk(KERN_ERR "ata%u: Entering mv_eng_timeout\n",ap->id);
2021         DPRINTK("All regs @ start of eng_timeout\n");
2022         mv_dump_all_regs(ap->host_set->mmio_base, ap->port_no,
2023                          to_pci_dev(ap->host_set->dev));
2024
2025         qc = ata_qc_from_tag(ap, ap->active_tag);
2026         printk(KERN_ERR "mmio_base %p ap %p qc %p scsi_cmnd %p &cmnd %p\n",
2027                ap->host_set->mmio_base, ap, qc, qc->scsicmd,
2028                &qc->scsicmd->cmnd);
2029
2030         mv_err_intr(ap);
2031         mv_stop_and_reset(ap);
2032
2033         qc->err_mask |= AC_ERR_TIMEOUT;
2034         ata_eh_qc_complete(qc);
2035 }
2036
2037 /**
2038  *      mv_port_init - Perform some early initialization on a single port.
2039  *      @port: libata data structure storing shadow register addresses
2040  *      @port_mmio: base address of the port
2041  *
2042  *      Initialize shadow register mmio addresses, clear outstanding
2043  *      interrupts on the port, and unmask interrupts for the future
2044  *      start of the port.
2045  *
2046  *      LOCKING:
2047  *      Inherited from caller.
2048  */
2049 static void mv_port_init(struct ata_ioports *port,  void __iomem *port_mmio)
2050 {
2051         unsigned long shd_base = (unsigned long) port_mmio + SHD_BLK_OFS;
2052         unsigned serr_ofs;
2053
2054         /* PIO related setup
2055          */
2056         port->data_addr = shd_base + (sizeof(u32) * ATA_REG_DATA);
2057         port->error_addr =
2058                 port->feature_addr = shd_base + (sizeof(u32) * ATA_REG_ERR);
2059         port->nsect_addr = shd_base + (sizeof(u32) * ATA_REG_NSECT);
2060         port->lbal_addr = shd_base + (sizeof(u32) * ATA_REG_LBAL);
2061         port->lbam_addr = shd_base + (sizeof(u32) * ATA_REG_LBAM);
2062         port->lbah_addr = shd_base + (sizeof(u32) * ATA_REG_LBAH);
2063         port->device_addr = shd_base + (sizeof(u32) * ATA_REG_DEVICE);
2064         port->status_addr =
2065                 port->command_addr = shd_base + (sizeof(u32) * ATA_REG_STATUS);
2066         /* special case: control/altstatus doesn't have ATA_REG_ address */
2067         port->altstatus_addr = port->ctl_addr = shd_base + SHD_CTL_AST_OFS;
2068
2069         /* unused: */
2070         port->cmd_addr = port->bmdma_addr = port->scr_addr = 0;
2071
2072         /* Clear any currently outstanding port interrupt conditions */
2073         serr_ofs = mv_scr_offset(SCR_ERROR);
2074         writelfl(readl(port_mmio + serr_ofs), port_mmio + serr_ofs);
2075         writelfl(0, port_mmio + EDMA_ERR_IRQ_CAUSE_OFS);
2076
2077         /* unmask all EDMA error interrupts */
2078         writelfl(~0, port_mmio + EDMA_ERR_IRQ_MASK_OFS);
2079
2080         VPRINTK("EDMA cfg=0x%08x EDMA IRQ err cause/mask=0x%08x/0x%08x\n",
2081                 readl(port_mmio + EDMA_CFG_OFS),
2082                 readl(port_mmio + EDMA_ERR_IRQ_CAUSE_OFS),
2083                 readl(port_mmio + EDMA_ERR_IRQ_MASK_OFS));
2084 }
2085
2086 static int mv_chip_id(struct pci_dev *pdev, struct mv_host_priv *hpriv,
2087                       unsigned int board_idx)
2088 {
2089         u8 rev_id;
2090         u32 hp_flags = hpriv->hp_flags;
2091
2092         pci_read_config_byte(pdev, PCI_REVISION_ID, &rev_id);
2093
2094         switch(board_idx) {
2095         case chip_5080:
2096                 hpriv->ops = &mv5xxx_ops;
2097                 hp_flags |= MV_HP_50XX;
2098
2099                 switch (rev_id) {
2100                 case 0x1:
2101                         hp_flags |= MV_HP_ERRATA_50XXB0;
2102                         break;
2103                 case 0x3:
2104                         hp_flags |= MV_HP_ERRATA_50XXB2;
2105                         break;
2106                 default:
2107                         dev_printk(KERN_WARNING, &pdev->dev,
2108                            "Applying 50XXB2 workarounds to unknown rev\n");
2109                         hp_flags |= MV_HP_ERRATA_50XXB2;
2110                         break;
2111                 }
2112                 break;
2113
2114         case chip_504x:
2115         case chip_508x:
2116                 hpriv->ops = &mv5xxx_ops;
2117                 hp_flags |= MV_HP_50XX;
2118
2119                 switch (rev_id) {
2120                 case 0x0:
2121                         hp_flags |= MV_HP_ERRATA_50XXB0;
2122                         break;
2123                 case 0x3:
2124                         hp_flags |= MV_HP_ERRATA_50XXB2;
2125                         break;
2126                 default:
2127                         dev_printk(KERN_WARNING, &pdev->dev,
2128                            "Applying B2 workarounds to unknown rev\n");
2129                         hp_flags |= MV_HP_ERRATA_50XXB2;
2130                         break;
2131                 }
2132                 break;
2133
2134         case chip_604x:
2135         case chip_608x:
2136                 hpriv->ops = &mv6xxx_ops;
2137
2138                 switch (rev_id) {
2139                 case 0x7:
2140                         hp_flags |= MV_HP_ERRATA_60X1B2;
2141                         break;
2142                 case 0x9:
2143                         hp_flags |= MV_HP_ERRATA_60X1C0;
2144                         break;
2145                 default:
2146                         dev_printk(KERN_WARNING, &pdev->dev,
2147                                    "Applying B2 workarounds to unknown rev\n");
2148                         hp_flags |= MV_HP_ERRATA_60X1B2;
2149                         break;
2150                 }
2151                 break;
2152
2153         case chip_7042:
2154         case chip_6042:
2155                 hpriv->ops = &mv6xxx_ops;
2156
2157                 hp_flags |= MV_HP_GEN_IIE;
2158
2159                 switch (rev_id) {
2160                 case 0x0:
2161                         hp_flags |= MV_HP_ERRATA_XX42A0;
2162                         break;
2163                 case 0x1:
2164                         hp_flags |= MV_HP_ERRATA_60X1C0;
2165                         break;
2166                 default:
2167                         dev_printk(KERN_WARNING, &pdev->dev,
2168                            "Applying 60X1C0 workarounds to unknown rev\n");
2169                         hp_flags |= MV_HP_ERRATA_60X1C0;
2170                         break;
2171                 }
2172                 break;
2173
2174         default:
2175                 printk(KERN_ERR DRV_NAME ": BUG: invalid board index %u\n", board_idx);
2176                 return 1;
2177         }
2178
2179         hpriv->hp_flags = hp_flags;
2180
2181         return 0;
2182 }
2183
2184 /**
2185  *      mv_init_host - Perform some early initialization of the host.
2186  *      @pdev: host PCI device
2187  *      @probe_ent: early data struct representing the host
2188  *
2189  *      If possible, do an early global reset of the host.  Then do
2190  *      our port init and clear/unmask all/relevant host interrupts.
2191  *
2192  *      LOCKING:
2193  *      Inherited from caller.
2194  */
2195 static int mv_init_host(struct pci_dev *pdev, struct ata_probe_ent *probe_ent,
2196                         unsigned int board_idx)
2197 {
2198         int rc = 0, n_hc, port, hc;
2199         void __iomem *mmio = probe_ent->mmio_base;
2200         struct mv_host_priv *hpriv = probe_ent->private_data;
2201
2202         /* global interrupt mask */
2203         writel(0, mmio + HC_MAIN_IRQ_MASK_OFS);
2204
2205         rc = mv_chip_id(pdev, hpriv, board_idx);
2206         if (rc)
2207                 goto done;
2208
2209         n_hc = mv_get_hc_count(probe_ent->host_flags);
2210         probe_ent->n_ports = MV_PORTS_PER_HC * n_hc;
2211
2212         for (port = 0; port < probe_ent->n_ports; port++)
2213                 hpriv->ops->read_preamp(hpriv, port, mmio);
2214
2215         rc = hpriv->ops->reset_hc(hpriv, mmio, n_hc);
2216         if (rc)
2217                 goto done;
2218
2219         hpriv->ops->reset_flash(hpriv, mmio);
2220         hpriv->ops->reset_bus(pdev, mmio);
2221         hpriv->ops->enable_leds(hpriv, mmio);
2222
2223         for (port = 0; port < probe_ent->n_ports; port++) {
2224                 if (IS_60XX(hpriv)) {
2225                         void __iomem *port_mmio = mv_port_base(mmio, port);
2226
2227                         u32 ifctl = readl(port_mmio + SATA_INTERFACE_CTL);
2228                         ifctl |= (1 << 12);
2229                         writelfl(ifctl, port_mmio + SATA_INTERFACE_CTL);
2230                 }
2231
2232                 hpriv->ops->phy_errata(hpriv, mmio, port);
2233         }
2234
2235         for (port = 0; port < probe_ent->n_ports; port++) {
2236                 void __iomem *port_mmio = mv_port_base(mmio, port);
2237                 mv_port_init(&probe_ent->port[port], port_mmio);
2238         }
2239
2240         for (hc = 0; hc < n_hc; hc++) {
2241                 void __iomem *hc_mmio = mv_hc_base(mmio, hc);
2242
2243                 VPRINTK("HC%i: HC config=0x%08x HC IRQ cause "
2244                         "(before clear)=0x%08x\n", hc,
2245                         readl(hc_mmio + HC_CFG_OFS),
2246                         readl(hc_mmio + HC_IRQ_CAUSE_OFS));
2247
2248                 /* Clear any currently outstanding hc interrupt conditions */
2249                 writelfl(0, hc_mmio + HC_IRQ_CAUSE_OFS);
2250         }
2251
2252         /* Clear any currently outstanding host interrupt conditions */
2253         writelfl(0, mmio + PCI_IRQ_CAUSE_OFS);
2254
2255         /* and unmask interrupt generation for host regs */
2256         writelfl(PCI_UNMASK_ALL_IRQS, mmio + PCI_IRQ_MASK_OFS);
2257         writelfl(~HC_MAIN_MASKED_IRQS, mmio + HC_MAIN_IRQ_MASK_OFS);
2258
2259         VPRINTK("HC MAIN IRQ cause/mask=0x%08x/0x%08x "
2260                 "PCI int cause/mask=0x%08x/0x%08x\n",
2261                 readl(mmio + HC_MAIN_IRQ_CAUSE_OFS),
2262                 readl(mmio + HC_MAIN_IRQ_MASK_OFS),
2263                 readl(mmio + PCI_IRQ_CAUSE_OFS),
2264                 readl(mmio + PCI_IRQ_MASK_OFS));
2265
2266 done:
2267         return rc;
2268 }
2269
2270 /**
2271  *      mv_print_info - Dump key info to kernel log for perusal.
2272  *      @probe_ent: early data struct representing the host
2273  *
2274  *      FIXME: complete this.
2275  *
2276  *      LOCKING:
2277  *      Inherited from caller.
2278  */
2279 static void mv_print_info(struct ata_probe_ent *probe_ent)
2280 {
2281         struct pci_dev *pdev = to_pci_dev(probe_ent->dev);
2282         struct mv_host_priv *hpriv = probe_ent->private_data;
2283         u8 rev_id, scc;
2284         const char *scc_s;
2285
2286         /* Use this to determine the HW stepping of the chip so we know
2287          * what errata to workaround
2288          */
2289         pci_read_config_byte(pdev, PCI_REVISION_ID, &rev_id);
2290
2291         pci_read_config_byte(pdev, PCI_CLASS_DEVICE, &scc);
2292         if (scc == 0)
2293                 scc_s = "SCSI";
2294         else if (scc == 0x01)
2295                 scc_s = "RAID";
2296         else
2297                 scc_s = "unknown";
2298
2299         dev_printk(KERN_INFO, &pdev->dev,
2300                "%u slots %u ports %s mode IRQ via %s\n",
2301                (unsigned)MV_MAX_Q_DEPTH, probe_ent->n_ports,
2302                scc_s, (MV_HP_FLAG_MSI & hpriv->hp_flags) ? "MSI" : "INTx");
2303 }
2304
2305 /**
2306  *      mv_init_one - handle a positive probe of a Marvell host
2307  *      @pdev: PCI device found
2308  *      @ent: PCI device ID entry for the matched host
2309  *
2310  *      LOCKING:
2311  *      Inherited from caller.
2312  */
2313 static int mv_init_one(struct pci_dev *pdev, const struct pci_device_id *ent)
2314 {
2315         static int printed_version = 0;
2316         struct ata_probe_ent *probe_ent = NULL;
2317         struct mv_host_priv *hpriv;
2318         unsigned int board_idx = (unsigned int)ent->driver_data;
2319         void __iomem *mmio_base;
2320         int pci_dev_busy = 0, rc;
2321
2322         if (!printed_version++)
2323                 dev_printk(KERN_INFO, &pdev->dev, "version " DRV_VERSION "\n");
2324
2325         rc = pci_enable_device(pdev);
2326         if (rc) {
2327                 return rc;
2328         }
2329
2330         rc = pci_request_regions(pdev, DRV_NAME);
2331         if (rc) {
2332                 pci_dev_busy = 1;
2333                 goto err_out;
2334         }
2335
2336         probe_ent = kmalloc(sizeof(*probe_ent), GFP_KERNEL);
2337         if (probe_ent == NULL) {
2338                 rc = -ENOMEM;
2339                 goto err_out_regions;
2340         }
2341
2342         memset(probe_ent, 0, sizeof(*probe_ent));
2343         probe_ent->dev = pci_dev_to_dev(pdev);
2344         INIT_LIST_HEAD(&probe_ent->node);
2345
2346         mmio_base = pci_iomap(pdev, MV_PRIMARY_BAR, 0);
2347         if (mmio_base == NULL) {
2348                 rc = -ENOMEM;
2349                 goto err_out_free_ent;
2350         }
2351
2352         hpriv = kmalloc(sizeof(*hpriv), GFP_KERNEL);
2353         if (!hpriv) {
2354                 rc = -ENOMEM;
2355                 goto err_out_iounmap;
2356         }
2357         memset(hpriv, 0, sizeof(*hpriv));
2358
2359         probe_ent->sht = mv_port_info[board_idx].sht;
2360         probe_ent->host_flags = mv_port_info[board_idx].host_flags;
2361         probe_ent->pio_mask = mv_port_info[board_idx].pio_mask;
2362         probe_ent->udma_mask = mv_port_info[board_idx].udma_mask;
2363         probe_ent->port_ops = mv_port_info[board_idx].port_ops;
2364
2365         probe_ent->irq = pdev->irq;
2366         probe_ent->irq_flags = SA_SHIRQ;
2367         probe_ent->mmio_base = mmio_base;
2368         probe_ent->private_data = hpriv;
2369
2370         /* initialize adapter */
2371         rc = mv_init_host(pdev, probe_ent, board_idx);
2372         if (rc) {
2373                 goto err_out_hpriv;
2374         }
2375
2376         /* Enable interrupts */
2377         if (msi && pci_enable_msi(pdev) == 0) {
2378                 hpriv->hp_flags |= MV_HP_FLAG_MSI;
2379         } else {
2380                 pci_intx(pdev, 1);
2381         }
2382
2383         mv_dump_pci_cfg(pdev, 0x68);
2384         mv_print_info(probe_ent);
2385
2386         if (ata_device_add(probe_ent) == 0) {
2387                 rc = -ENODEV;           /* No devices discovered */
2388                 goto err_out_dev_add;
2389         }
2390
2391         kfree(probe_ent);
2392         return 0;
2393
2394 err_out_dev_add:
2395         if (MV_HP_FLAG_MSI & hpriv->hp_flags) {
2396                 pci_disable_msi(pdev);
2397         } else {
2398                 pci_intx(pdev, 0);
2399         }
2400 err_out_hpriv:
2401         kfree(hpriv);
2402 err_out_iounmap:
2403         pci_iounmap(pdev, mmio_base);
2404 err_out_free_ent:
2405         kfree(probe_ent);
2406 err_out_regions:
2407         pci_release_regions(pdev);
2408 err_out:
2409         if (!pci_dev_busy) {
2410                 pci_disable_device(pdev);
2411         }
2412
2413         return rc;
2414 }
2415
2416 static int __init mv_init(void)
2417 {
2418         return pci_module_init(&mv_pci_driver);
2419 }
2420
2421 static void __exit mv_exit(void)
2422 {
2423         pci_unregister_driver(&mv_pci_driver);
2424 }
2425
2426 MODULE_AUTHOR("Brett Russ");
2427 MODULE_DESCRIPTION("SCSI low-level driver for Marvell SATA controllers");
2428 MODULE_LICENSE("GPL");
2429 MODULE_DEVICE_TABLE(pci, mv_pci_tbl);
2430 MODULE_VERSION(DRV_VERSION);
2431
2432 module_param(msi, int, 0444);
2433 MODULE_PARM_DESC(msi, "Enable use of PCI MSI (0=off, 1=on)");
2434
2435 module_init(mv_init);
2436 module_exit(mv_exit);