]> Pileus Git - ~andy/linux/blob - drivers/scsi/bfa/bfa_defs.h
[SCSI] bfa: Add support to have mfg date as part of adapter attributes
[~andy/linux] / drivers / scsi / bfa / bfa_defs.h
1 /*
2  * Copyright (c) 2005-2010 Brocade Communications Systems, Inc.
3  * All rights reserved
4  * www.brocade.com
5  *
6  * Linux driver for Brocade Fibre Channel Host Bus Adapter.
7  *
8  * This program is free software; you can redistribute it and/or modify it
9  * under the terms of the GNU General Public License (GPL) Version 2 as
10  * published by the Free Software Foundation
11  *
12  * This program is distributed in the hope that it will be useful, but
13  * WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
15  * General Public License for more details.
16  */
17
18 #ifndef __BFA_DEFS_H__
19 #define __BFA_DEFS_H__
20
21 #include "bfa_fc.h"
22 #include "bfad_drv.h"
23
24 #define BFA_MFG_SERIALNUM_SIZE                  11
25 #define STRSZ(_n)                               (((_n) + 4) & ~3)
26
27 /*
28  * Manufacturing card type
29  */
30 enum {
31         BFA_MFG_TYPE_CB_MAX  = 825,      /*  Crossbow card type max     */
32         BFA_MFG_TYPE_FC8P2   = 825,      /*  8G 2port FC card           */
33         BFA_MFG_TYPE_FC8P1   = 815,      /*  8G 1port FC card           */
34         BFA_MFG_TYPE_FC4P2   = 425,      /*  4G 2port FC card           */
35         BFA_MFG_TYPE_FC4P1   = 415,      /*  4G 1port FC card           */
36         BFA_MFG_TYPE_CNA10P2 = 1020,     /*  10G 2port CNA card */
37         BFA_MFG_TYPE_CNA10P1 = 1010,     /*  10G 1port CNA card */
38         BFA_MFG_TYPE_JAYHAWK = 804,      /*  Jayhawk mezz card          */
39         BFA_MFG_TYPE_WANCHESE = 1007,    /*  Wanchese mezz card */
40         BFA_MFG_TYPE_ASTRA    = 807,     /*  Astra mezz card            */
41         BFA_MFG_TYPE_LIGHTNING_P0 = 902, /*  Lightning mezz card - old  */
42         BFA_MFG_TYPE_LIGHTNING = 1741,   /*  Lightning mezz card        */
43         BFA_MFG_TYPE_PROWLER_F = 1560,   /*  Prowler FC only cards      */
44         BFA_MFG_TYPE_PROWLER_N = 1410,   /*  Prowler NIC only cards     */
45         BFA_MFG_TYPE_PROWLER_C = 1710,   /*  Prowler CNA only cards     */
46         BFA_MFG_TYPE_PROWLER_D = 1860,   /*  Prowler Dual cards         */
47         BFA_MFG_TYPE_CHINOOK   = 1867,   /*  Chinook cards              */
48         BFA_MFG_TYPE_INVALID = 0,        /*  Invalid card type          */
49 };
50
51 #pragma pack(1)
52
53 /*
54  * Check if Mezz card
55  */
56 #define bfa_mfg_is_mezz(type) (( \
57         (type) == BFA_MFG_TYPE_JAYHAWK || \
58         (type) == BFA_MFG_TYPE_WANCHESE || \
59         (type) == BFA_MFG_TYPE_ASTRA || \
60         (type) == BFA_MFG_TYPE_LIGHTNING_P0 || \
61         (type) == BFA_MFG_TYPE_LIGHTNING || \
62         (type) == BFA_MFG_TYPE_CHINOOK))
63
64 /*
65  * Check if the card having old wwn/mac handling
66  */
67 #define bfa_mfg_is_old_wwn_mac_model(type) (( \
68         (type) == BFA_MFG_TYPE_FC8P2 || \
69         (type) == BFA_MFG_TYPE_FC8P1 || \
70         (type) == BFA_MFG_TYPE_FC4P2 || \
71         (type) == BFA_MFG_TYPE_FC4P1 || \
72         (type) == BFA_MFG_TYPE_CNA10P2 || \
73         (type) == BFA_MFG_TYPE_CNA10P1 || \
74         (type) == BFA_MFG_TYPE_JAYHAWK || \
75         (type) == BFA_MFG_TYPE_WANCHESE))
76
77 #define bfa_mfg_increment_wwn_mac(m, i)                         \
78 do {                                                            \
79         u32 t = ((u32)(m)[0] << 16) | ((u32)(m)[1] << 8) | \
80                 (u32)(m)[2];  \
81         t += (i);      \
82         (m)[0] = (t >> 16) & 0xFF;                              \
83         (m)[1] = (t >> 8) & 0xFF;                               \
84         (m)[2] = t & 0xFF;                                      \
85 } while (0)
86
87 /*
88  * VPD data length
89  */
90 #define BFA_MFG_VPD_LEN                 512
91
92 /*
93  * VPD vendor tag
94  */
95 enum {
96         BFA_MFG_VPD_UNKNOWN     = 0,     /*  vendor unknown             */
97         BFA_MFG_VPD_IBM         = 1,     /*  vendor IBM                 */
98         BFA_MFG_VPD_HP          = 2,     /*  vendor HP                  */
99         BFA_MFG_VPD_DELL        = 3,     /*  vendor DELL                */
100         BFA_MFG_VPD_PCI_IBM     = 0x08,  /*  PCI VPD IBM                */
101         BFA_MFG_VPD_PCI_HP      = 0x10,  /*  PCI VPD HP         */
102         BFA_MFG_VPD_PCI_DELL    = 0x20,  /*  PCI VPD DELL               */
103         BFA_MFG_VPD_PCI_BRCD    = 0xf8,  /*  PCI VPD Brocade            */
104 };
105
106 /*
107  * All numerical fields are in big-endian format.
108  */
109 struct bfa_mfg_vpd_s {
110         u8              version;        /*  vpd data version */
111         u8              vpd_sig[3];     /*  characters 'V', 'P', 'D' */
112         u8              chksum;         /*  u8 checksum */
113         u8              vendor;         /*  vendor */
114         u8      len;            /*  vpd data length excluding header */
115         u8      rsv;
116         u8              data[BFA_MFG_VPD_LEN];  /*  vpd data */
117 };
118
119 #pragma pack()
120
121 /*
122  * Status return values
123  */
124 enum bfa_status {
125         BFA_STATUS_OK           = 0,    /*  Success */
126         BFA_STATUS_FAILED       = 1,    /*  Operation failed */
127         BFA_STATUS_EINVAL       = 2,    /*  Invalid params Check input
128                                          *  parameters */
129         BFA_STATUS_ENOMEM       = 3,    /*  Out of resources */
130         BFA_STATUS_ETIMER       = 5,    /*  Timer expired - Retry, if persists,
131                                          *  contact support */
132         BFA_STATUS_EPROTOCOL    = 6,    /*  Protocol error */
133         BFA_STATUS_SFP_UNSUPP   = 10,   /*  Unsupported SFP - Replace SFP */
134         BFA_STATUS_UNKNOWN_VFID = 11,   /*  VF_ID not found */
135         BFA_STATUS_DATACORRUPTED = 12,  /*  Diag returned data corrupted */
136         BFA_STATUS_DEVBUSY      = 13,   /*  Device busy - Retry operation */
137         BFA_STATUS_HDMA_FAILED  = 16,   /* Host dma failed contact support */
138         BFA_STATUS_FLASH_BAD_LEN = 17,  /*  Flash bad length */
139         BFA_STATUS_UNKNOWN_LWWN = 18,   /*  LPORT PWWN not found */
140         BFA_STATUS_UNKNOWN_RWWN = 19,   /*  RPORT PWWN not found */
141         BFA_STATUS_VPORT_EXISTS = 21,   /*  VPORT already exists */
142         BFA_STATUS_VPORT_MAX    = 22,   /*  Reached max VPORT supported limit */
143         BFA_STATUS_UNSUPP_SPEED = 23,   /*  Invalid Speed Check speed setting */
144         BFA_STATUS_INVLD_DFSZ   = 24,   /*  Invalid Max data field size */
145         BFA_STATUS_CMD_NOTSUPP  = 26,   /*  Command/API not supported */
146         BFA_STATUS_FABRIC_RJT   = 29,   /*  Reject from attached fabric */
147         BFA_STATUS_UNKNOWN_VWWN = 30,   /*  VPORT PWWN not found */
148         BFA_STATUS_PORT_OFFLINE = 34,   /*  Port is not online */
149         BFA_STATUS_VPORT_WWN_BP = 46,   /*  WWN is same as base port's WWN */
150         BFA_STATUS_PORT_NOT_DISABLED = 47, /* Port not disabled disable port */
151         BFA_STATUS_NO_FCPIM_NEXUS = 52, /* No FCP Nexus exists with the rport */
152         BFA_STATUS_IOC_FAILURE  = 56,   /* IOC failure - Retry, if persists
153                                          * contact support */
154         BFA_STATUS_INVALID_WWN  = 57,   /*  Invalid WWN */
155         BFA_STATUS_ADAPTER_ENABLED = 60, /* Adapter is not disabled */
156         BFA_STATUS_IOC_NON_OP   = 61,   /* IOC is not operational */
157         BFA_STATUS_VERSION_FAIL = 70, /* Application/Driver version mismatch */
158         BFA_STATUS_DIAG_BUSY    = 71,   /*  diag busy */
159         BFA_STATUS_BEACON_ON    = 72,   /* Port Beacon already on */
160         BFA_STATUS_ENOFSAVE     = 78,   /*  No saved firmware trace */
161         BFA_STATUS_IOC_DISABLED = 82,   /* IOC is already disabled */
162         BFA_STATUS_ERROR_TRL_ENABLED  = 87,   /* TRL is enabled */
163         BFA_STATUS_ERROR_QOS_ENABLED  = 88,   /* QoS is enabled */
164         BFA_STATUS_NO_SFP_DEV = 89,     /* No SFP device check or replace SFP */
165         BFA_STATUS_MEMTEST_FAILED = 90, /* Memory test failed contact support */
166         BFA_STATUS_LEDTEST_OP = 109, /* LED test is operating */
167         BFA_STATUS_INVALID_MAC  = 134, /*  Invalid MAC address */
168         BFA_STATUS_PBC          = 154, /*  Operation not allowed for pre-boot
169                                         *  configuration */
170         BFA_STATUS_BAD_FWCFG = 156,     /* Bad firmware configuration */
171         BFA_STATUS_INVALID_VENDOR = 158, /* Invalid switch vendor */
172         BFA_STATUS_SFP_NOT_READY = 159, /* SFP info is not ready. Retry */
173         BFA_STATUS_TRUNK_ENABLED = 164, /* Trunk is already enabled on
174                                          * this adapter */
175         BFA_STATUS_TRUNK_DISABLED  = 165, /* Trunking is disabled on
176                                            * the adapter */
177         BFA_STATUS_IOPROFILE_OFF = 175, /* IO profile OFF */
178         BFA_STATUS_PHY_NOT_PRESENT = 183, /* PHY module not present */
179         BFA_STATUS_FEATURE_NOT_SUPPORTED = 192, /* Feature not supported */
180         BFA_STATUS_ENTRY_EXISTS = 193,  /* Entry already exists */
181         BFA_STATUS_ENTRY_NOT_EXISTS = 194, /* Entry does not exist */
182         BFA_STATUS_NO_CHANGE = 195,     /* Feature already in that state */
183         BFA_STATUS_FAA_ENABLED = 197,   /* FAA is already enabled */
184         BFA_STATUS_FAA_DISABLED = 198,  /* FAA is already disabled */
185         BFA_STATUS_FAA_ACQUIRED = 199,  /* FAA is already acquired */
186         BFA_STATUS_FAA_ACQ_ADDR = 200,  /* Acquiring addr */
187         BFA_STATUS_ERROR_TRUNK_ENABLED = 203,   /* Trunk enabled on adapter */
188         BFA_STATUS_MAX_ENTRY_REACHED = 212,     /* MAX entry reached */
189         BFA_STATUS_TOPOLOGY_LOOP = 230, /* Topology is set to Loop */
190         BFA_STATUS_LOOP_UNSUPP_MEZZ = 231, /* Loop topology is not supported
191                                             * on mezz cards */
192         BFA_STATUS_MAX_VAL              /* Unknown error code */
193 };
194 #define bfa_status_t enum bfa_status
195
196 enum bfa_eproto_status {
197         BFA_EPROTO_BAD_ACCEPT = 0,
198         BFA_EPROTO_UNKNOWN_RSP = 1
199 };
200 #define bfa_eproto_status_t enum bfa_eproto_status
201
202 enum bfa_boolean {
203         BFA_FALSE = 0,
204         BFA_TRUE  = 1
205 };
206 #define bfa_boolean_t enum bfa_boolean
207
208 #define BFA_STRING_32   32
209 #define BFA_VERSION_LEN 64
210
211 /*
212  * ---------------------- adapter definitions ------------
213  */
214
215 /*
216  * BFA adapter level attributes.
217  */
218 enum {
219         BFA_ADAPTER_SERIAL_NUM_LEN = STRSZ(BFA_MFG_SERIALNUM_SIZE),
220                                         /*
221                                          *!< adapter serial num length
222                                          */
223         BFA_ADAPTER_MODEL_NAME_LEN  = 16,  /*  model name length */
224         BFA_ADAPTER_MODEL_DESCR_LEN = 128, /*  model description length */
225         BFA_ADAPTER_MFG_NAME_LEN    = 8,   /*  manufacturer name length */
226         BFA_ADAPTER_SYM_NAME_LEN    = 64,  /*  adapter symbolic name length */
227         BFA_ADAPTER_OS_TYPE_LEN     = 64,  /*  adapter os type length */
228 };
229
230 struct bfa_adapter_attr_s {
231         char            manufacturer[BFA_ADAPTER_MFG_NAME_LEN];
232         char            serial_num[BFA_ADAPTER_SERIAL_NUM_LEN];
233         u32     card_type;
234         char            model[BFA_ADAPTER_MODEL_NAME_LEN];
235         char            model_descr[BFA_ADAPTER_MODEL_DESCR_LEN];
236         wwn_t           pwwn;
237         char            node_symname[FC_SYMNAME_MAX];
238         char            hw_ver[BFA_VERSION_LEN];
239         char            fw_ver[BFA_VERSION_LEN];
240         char            optrom_ver[BFA_VERSION_LEN];
241         char            os_type[BFA_ADAPTER_OS_TYPE_LEN];
242         struct bfa_mfg_vpd_s    vpd;
243         struct mac_s    mac;
244
245         u8              nports;
246         u8              max_speed;
247         u8              prototype;
248         char            asic_rev;
249
250         u8              pcie_gen;
251         u8              pcie_lanes_orig;
252         u8              pcie_lanes;
253         u8              cna_capable;
254
255         u8              is_mezz;
256         u8              trunk_capable;
257         u8              mfg_day;        /* manufacturing day */
258         u8              mfg_month;      /* manufacturing month */
259         u16             mfg_year;       /* manufacturing year */
260         u16             rsvd;
261 };
262
263 /*
264  * ---------------------- IOC definitions ------------
265  */
266
267 enum {
268         BFA_IOC_DRIVER_LEN      = 16,
269         BFA_IOC_CHIP_REV_LEN    = 8,
270 };
271
272 /*
273  * Driver and firmware versions.
274  */
275 struct bfa_ioc_driver_attr_s {
276         char            driver[BFA_IOC_DRIVER_LEN];     /*  driver name */
277         char            driver_ver[BFA_VERSION_LEN];    /*  driver version */
278         char            fw_ver[BFA_VERSION_LEN];        /*  firmware version */
279         char            bios_ver[BFA_VERSION_LEN];      /*  bios version */
280         char            efi_ver[BFA_VERSION_LEN];       /*  EFI version */
281         char            ob_ver[BFA_VERSION_LEN];        /*  openboot version */
282 };
283
284 /*
285  * IOC PCI device attributes
286  */
287 struct bfa_ioc_pci_attr_s {
288         u16     vendor_id;      /*  PCI vendor ID */
289         u16     device_id;      /*  PCI device ID */
290         u16     ssid;           /*  subsystem ID */
291         u16     ssvid;          /*  subsystem vendor ID */
292         u32     pcifn;          /*  PCI device function */
293         u32     rsvd;           /* padding */
294         char            chip_rev[BFA_IOC_CHIP_REV_LEN];  /*  chip revision */
295 };
296
297 /*
298  * IOC states
299  */
300 enum bfa_ioc_state {
301         BFA_IOC_UNINIT          = 1,    /*  IOC is in uninit state */
302         BFA_IOC_RESET           = 2,    /*  IOC is in reset state */
303         BFA_IOC_SEMWAIT         = 3,    /*  Waiting for IOC h/w semaphore */
304         BFA_IOC_HWINIT          = 4,    /*  IOC h/w is being initialized */
305         BFA_IOC_GETATTR         = 5,    /*  IOC is being configured */
306         BFA_IOC_OPERATIONAL     = 6,    /*  IOC is operational */
307         BFA_IOC_INITFAIL        = 7,    /*  IOC hardware failure */
308         BFA_IOC_FAIL            = 8,    /*  IOC heart-beat failure */
309         BFA_IOC_DISABLING       = 9,    /*  IOC is being disabled */
310         BFA_IOC_DISABLED        = 10,   /*  IOC is disabled */
311         BFA_IOC_FWMISMATCH      = 11,   /*  IOC f/w different from drivers */
312         BFA_IOC_ENABLING        = 12,   /*  IOC is being enabled */
313         BFA_IOC_HWFAIL          = 13,   /*  PCI mapping doesn't exist */
314         BFA_IOC_ACQ_ADDR        = 14,   /*  Acquiring addr from fabric */
315 };
316
317 /*
318  * IOC firmware stats
319  */
320 struct bfa_fw_ioc_stats_s {
321         u32     enable_reqs;
322         u32     disable_reqs;
323         u32     get_attr_reqs;
324         u32     dbg_sync;
325         u32     dbg_dump;
326         u32     unknown_reqs;
327 };
328
329 /*
330  * IOC driver stats
331  */
332 struct bfa_ioc_drv_stats_s {
333         u32     ioc_isrs;
334         u32     ioc_enables;
335         u32     ioc_disables;
336         u32     ioc_hbfails;
337         u32     ioc_boots;
338         u32     stats_tmos;
339         u32     hb_count;
340         u32     disable_reqs;
341         u32     enable_reqs;
342         u32     disable_replies;
343         u32     enable_replies;
344         u32     rsvd;
345 };
346
347 /*
348  * IOC statistics
349  */
350 struct bfa_ioc_stats_s {
351         struct bfa_ioc_drv_stats_s      drv_stats; /*  driver IOC stats */
352         struct bfa_fw_ioc_stats_s       fw_stats;  /*  firmware IOC stats */
353 };
354
355 enum bfa_ioc_type_e {
356         BFA_IOC_TYPE_FC         = 1,
357         BFA_IOC_TYPE_FCoE       = 2,
358         BFA_IOC_TYPE_LL         = 3,
359 };
360
361 /*
362  * IOC attributes returned in queries
363  */
364 struct bfa_ioc_attr_s {
365         enum bfa_ioc_type_e             ioc_type;
366         enum bfa_ioc_state              state;          /*  IOC state      */
367         struct bfa_adapter_attr_s       adapter_attr;   /*  HBA attributes */
368         struct bfa_ioc_driver_attr_s    driver_attr;    /*  driver attr    */
369         struct bfa_ioc_pci_attr_s       pci_attr;
370         u8                              port_id;        /*  port number    */
371         u8                              port_mode;      /*  bfa_mode_s  */
372         u8                              cap_bm;         /*  capability  */
373         u8                              port_mode_cfg;  /*  bfa_mode_s  */
374         u8                              rsvd[4];        /*  64bit align */
375 };
376
377 /*
378  *                      AEN related definitions
379  */
380 enum bfa_aen_category {
381         BFA_AEN_CAT_ADAPTER     = 1,
382         BFA_AEN_CAT_PORT        = 2,
383         BFA_AEN_CAT_LPORT       = 3,
384         BFA_AEN_CAT_RPORT       = 4,
385         BFA_AEN_CAT_ITNIM       = 5,
386         BFA_AEN_CAT_AUDIT       = 8,
387         BFA_AEN_CAT_IOC         = 9,
388 };
389
390 /* BFA adapter level events */
391 enum bfa_adapter_aen_event {
392         BFA_ADAPTER_AEN_ADD     = 1,    /* New Adapter found event */
393         BFA_ADAPTER_AEN_REMOVE  = 2,    /* Adapter removed event */
394 };
395
396 struct bfa_adapter_aen_data_s {
397         char    serial_num[BFA_ADAPTER_SERIAL_NUM_LEN];
398         u32     nports; /* Number of NPorts */
399         wwn_t   pwwn;   /* WWN of one of its physical port */
400 };
401
402 /* BFA physical port Level events */
403 enum bfa_port_aen_event {
404         BFA_PORT_AEN_ONLINE     = 1,    /* Physical Port online event */
405         BFA_PORT_AEN_OFFLINE    = 2,    /* Physical Port offline event */
406         BFA_PORT_AEN_RLIR       = 3,    /* RLIR event, not supported */
407         BFA_PORT_AEN_SFP_INSERT = 4,    /* SFP inserted event */
408         BFA_PORT_AEN_SFP_REMOVE = 5,    /* SFP removed event */
409         BFA_PORT_AEN_SFP_POM    = 6,    /* SFP POM event */
410         BFA_PORT_AEN_ENABLE     = 7,    /* Physical Port enable event */
411         BFA_PORT_AEN_DISABLE    = 8,    /* Physical Port disable event */
412         BFA_PORT_AEN_AUTH_ON    = 9,    /* Physical Port auth success event */
413         BFA_PORT_AEN_AUTH_OFF   = 10,   /* Physical Port auth fail event */
414         BFA_PORT_AEN_DISCONNECT = 11,   /* Physical Port disconnect event */
415         BFA_PORT_AEN_QOS_NEG    = 12,   /* Base Port QOS negotiation event */
416         BFA_PORT_AEN_FABRIC_NAME_CHANGE = 13, /* Fabric Name/WWN change */
417         BFA_PORT_AEN_SFP_ACCESS_ERROR   = 14, /* SFP read error event */
418         BFA_PORT_AEN_SFP_UNSUPPORT      = 15, /* Unsupported SFP event */
419 };
420
421 enum bfa_port_aen_sfp_pom {
422         BFA_PORT_AEN_SFP_POM_GREEN = 1, /* Normal */
423         BFA_PORT_AEN_SFP_POM_AMBER = 2, /* Warning */
424         BFA_PORT_AEN_SFP_POM_RED   = 3, /* Critical */
425         BFA_PORT_AEN_SFP_POM_MAX   = BFA_PORT_AEN_SFP_POM_RED
426 };
427
428 struct bfa_port_aen_data_s {
429         wwn_t           pwwn;           /* WWN of the physical port */
430         wwn_t           fwwn;           /* WWN of the fabric port */
431         u32             phy_port_num;   /* For SFP related events */
432         u16             ioc_type;
433         u16             level;          /* Only transitions will be informed */
434         mac_t           mac;            /* MAC address of the ethernet port */
435         u16             rsvd;
436 };
437
438 /* BFA AEN logical port events */
439 enum bfa_lport_aen_event {
440         BFA_LPORT_AEN_NEW       = 1,            /* LPort created event */
441         BFA_LPORT_AEN_DELETE    = 2,            /* LPort deleted event */
442         BFA_LPORT_AEN_ONLINE    = 3,            /* LPort online event */
443         BFA_LPORT_AEN_OFFLINE   = 4,            /* LPort offline event */
444         BFA_LPORT_AEN_DISCONNECT = 5,           /* LPort disconnect event */
445         BFA_LPORT_AEN_NEW_PROP  = 6,            /* VPort created event */
446         BFA_LPORT_AEN_DELETE_PROP = 7,          /* VPort deleted event */
447         BFA_LPORT_AEN_NEW_STANDARD = 8,         /* VPort created event */
448         BFA_LPORT_AEN_DELETE_STANDARD = 9,      /* VPort deleted event */
449         BFA_LPORT_AEN_NPIV_DUP_WWN = 10,        /* VPort with duplicate WWN */
450         BFA_LPORT_AEN_NPIV_FABRIC_MAX = 11,     /* Max NPIV in fabric/fport */
451         BFA_LPORT_AEN_NPIV_UNKNOWN = 12,        /* Unknown NPIV Error code */
452 };
453
454 struct bfa_lport_aen_data_s {
455         u16     vf_id;  /* vf_id of this logical port */
456         u16     roles;  /* Logical port mode,IM/TM/IP etc */
457         u32     rsvd;
458         wwn_t   ppwwn;  /* WWN of its physical port */
459         wwn_t   lpwwn;  /* WWN of this logical port */
460 };
461
462 /* BFA ITNIM events */
463 enum bfa_itnim_aen_event {
464         BFA_ITNIM_AEN_ONLINE     = 1,   /* Target online */
465         BFA_ITNIM_AEN_OFFLINE    = 2,   /* Target offline */
466         BFA_ITNIM_AEN_DISCONNECT = 3,   /* Target disconnected */
467 };
468
469 struct bfa_itnim_aen_data_s {
470         u16             vf_id;          /* vf_id of the IT nexus */
471         u16             rsvd[3];
472         wwn_t           ppwwn;          /* WWN of its physical port */
473         wwn_t           lpwwn;          /* WWN of logical port */
474         wwn_t           rpwwn;          /* WWN of remote(target) port */
475 };
476
477 /* BFA audit events */
478 enum bfa_audit_aen_event {
479         BFA_AUDIT_AEN_AUTH_ENABLE       = 1,
480         BFA_AUDIT_AEN_AUTH_DISABLE      = 2,
481         BFA_AUDIT_AEN_FLASH_ERASE       = 3,
482         BFA_AUDIT_AEN_FLASH_UPDATE      = 4,
483 };
484
485 struct bfa_audit_aen_data_s {
486         wwn_t   pwwn;
487         int     partition_inst;
488         int     partition_type;
489 };
490
491 /* BFA IOC level events */
492 enum bfa_ioc_aen_event {
493         BFA_IOC_AEN_HBGOOD  = 1,        /* Heart Beat restore event     */
494         BFA_IOC_AEN_HBFAIL  = 2,        /* Heart Beat failure event     */
495         BFA_IOC_AEN_ENABLE  = 3,        /* IOC enabled event            */
496         BFA_IOC_AEN_DISABLE = 4,        /* IOC disabled event           */
497         BFA_IOC_AEN_FWMISMATCH  = 5,    /* IOC firmware mismatch        */
498         BFA_IOC_AEN_FWCFG_ERROR = 6,    /* IOC firmware config error    */
499         BFA_IOC_AEN_INVALID_VENDOR = 7,
500         BFA_IOC_AEN_INVALID_NWWN = 8,   /* Zero NWWN                    */
501         BFA_IOC_AEN_INVALID_PWWN = 9    /* Zero PWWN                    */
502 };
503
504 struct bfa_ioc_aen_data_s {
505         wwn_t   pwwn;
506         u16     ioc_type;
507         mac_t   mac;
508 };
509
510 /*
511  * ---------------------- mfg definitions ------------
512  */
513
514 /*
515  * Checksum size
516  */
517 #define BFA_MFG_CHKSUM_SIZE                     16
518
519 #define BFA_MFG_PARTNUM_SIZE                    14
520 #define BFA_MFG_SUPPLIER_ID_SIZE                10
521 #define BFA_MFG_SUPPLIER_PARTNUM_SIZE           20
522 #define BFA_MFG_SUPPLIER_SERIALNUM_SIZE         20
523 #define BFA_MFG_SUPPLIER_REVISION_SIZE          4
524 /*
525  * Initial capability definition
526  */
527 #define BFA_MFG_IC_FC   0x01
528 #define BFA_MFG_IC_ETH  0x02
529
530 /*
531  * Adapter capability mask definition
532  */
533 #define BFA_CM_HBA      0x01
534 #define BFA_CM_CNA      0x02
535 #define BFA_CM_NIC      0x04
536 #define BFA_CM_FC16G    0x08
537 #define BFA_CM_SRIOV    0x10
538 #define BFA_CM_MEZZ     0x20
539
540 #pragma pack(1)
541
542 /*
543  * All numerical fields are in big-endian format.
544  */
545 struct bfa_mfg_block_s {
546         u8      version;    /*!< manufacturing block version */
547         u8     mfg_sig[3]; /*!< characters 'M', 'F', 'G' */
548         u16    mfgsize;    /*!< mfg block size */
549         u16    u16_chksum; /*!< old u16 checksum */
550         char        brcd_serialnum[STRSZ(BFA_MFG_SERIALNUM_SIZE)];
551         char        brcd_partnum[STRSZ(BFA_MFG_PARTNUM_SIZE)];
552         u8     mfg_day;    /*!< manufacturing day */
553         u8     mfg_month;  /*!< manufacturing month */
554         u16    mfg_year;   /*!< manufacturing year */
555         wwn_t       mfg_wwn;    /*!< wwn base for this adapter */
556         u8     num_wwn;    /*!< number of wwns assigned */
557         u8     mfg_speeds; /*!< speeds allowed for this adapter */
558         u8     rsv[2];
559         char    supplier_id[STRSZ(BFA_MFG_SUPPLIER_ID_SIZE)];
560         char    supplier_partnum[STRSZ(BFA_MFG_SUPPLIER_PARTNUM_SIZE)];
561         char    supplier_serialnum[STRSZ(BFA_MFG_SUPPLIER_SERIALNUM_SIZE)];
562         char    supplier_revision[STRSZ(BFA_MFG_SUPPLIER_REVISION_SIZE)];
563         mac_t       mfg_mac;    /*!< base mac address */
564         u8     num_mac;    /*!< number of mac addresses */
565         u8     rsv2;
566         u32    card_type;  /*!< card type          */
567         char        cap_nic;    /*!< capability nic     */
568         char        cap_cna;    /*!< capability cna     */
569         char        cap_hba;    /*!< capability hba     */
570         char        cap_fc16g;  /*!< capability fc 16g      */
571         char        cap_sriov;  /*!< capability sriov       */
572         char        cap_mezz;   /*!< capability mezz        */
573         u8     rsv3;
574         u8     mfg_nports; /*!< number of ports        */
575         char        media[8];   /*!< xfi/xaui           */
576         char        initial_mode[8]; /*!< initial mode: hba/cna/nic */
577         u8     rsv4[84];
578         u8     md5_chksum[BFA_MFG_CHKSUM_SIZE]; /*!< md5 checksum */
579 };
580
581 #pragma pack()
582
583 /*
584  * ---------------------- pci definitions ------------
585  */
586
587 /*
588  * PCI device and vendor ID information
589  */
590 enum {
591         BFA_PCI_VENDOR_ID_BROCADE       = 0x1657,
592         BFA_PCI_DEVICE_ID_FC_8G2P       = 0x13,
593         BFA_PCI_DEVICE_ID_FC_8G1P       = 0x17,
594         BFA_PCI_DEVICE_ID_CT            = 0x14,
595         BFA_PCI_DEVICE_ID_CT_FC         = 0x21,
596         BFA_PCI_DEVICE_ID_CT2           = 0x22,
597 };
598
599 #define bfa_asic_id_cb(__d)                     \
600         ((__d) == BFA_PCI_DEVICE_ID_FC_8G2P ||  \
601          (__d) == BFA_PCI_DEVICE_ID_FC_8G1P)
602 #define bfa_asic_id_ct(__d)                     \
603         ((__d) == BFA_PCI_DEVICE_ID_CT ||       \
604          (__d) == BFA_PCI_DEVICE_ID_CT_FC)
605 #define bfa_asic_id_ct2(__d)    ((__d) == BFA_PCI_DEVICE_ID_CT2)
606 #define bfa_asic_id_ctc(__d)    \
607         (bfa_asic_id_ct(__d) || bfa_asic_id_ct2(__d))
608
609 /*
610  * PCI sub-system device and vendor ID information
611  */
612 enum {
613         BFA_PCI_FCOE_SSDEVICE_ID        = 0x14,
614         BFA_PCI_CT2_SSID_FCoE           = 0x22,
615         BFA_PCI_CT2_SSID_ETH            = 0x23,
616         BFA_PCI_CT2_SSID_FC             = 0x24,
617 };
618
619 /*
620  * Maximum number of device address ranges mapped through different BAR(s)
621  */
622 #define BFA_PCI_ACCESS_RANGES 1
623
624 /*
625  *      Port speed settings. Each specific speed is a bit field. Use multiple
626  *      bits to specify speeds to be selected for auto-negotiation.
627  */
628 enum bfa_port_speed {
629         BFA_PORT_SPEED_UNKNOWN = 0,
630         BFA_PORT_SPEED_1GBPS    = 1,
631         BFA_PORT_SPEED_2GBPS    = 2,
632         BFA_PORT_SPEED_4GBPS    = 4,
633         BFA_PORT_SPEED_8GBPS    = 8,
634         BFA_PORT_SPEED_10GBPS   = 10,
635         BFA_PORT_SPEED_16GBPS   = 16,
636         BFA_PORT_SPEED_AUTO     = 0xf,
637 };
638 #define bfa_port_speed_t enum bfa_port_speed
639
640 enum {
641         BFA_BOOT_BOOTLUN_MAX = 4,       /*  maximum boot lun per IOC */
642         BFA_PREBOOT_BOOTLUN_MAX = 8,    /*  maximum preboot lun per IOC */
643 };
644
645 #define BOOT_CFG_REV1   1
646 #define BOOT_CFG_VLAN   1
647
648 /*
649  *      Boot options setting. Boot options setting determines from where
650  *      to get the boot lun information
651  */
652 enum bfa_boot_bootopt {
653         BFA_BOOT_AUTO_DISCOVER  = 0, /*  Boot from blun provided by fabric */
654         BFA_BOOT_STORED_BLUN = 1, /*  Boot from bluns stored in flash */
655         BFA_BOOT_FIRST_LUN      = 2, /*  Boot from first discovered blun */
656         BFA_BOOT_PBC    = 3, /*  Boot from pbc configured blun  */
657 };
658
659 #pragma pack(1)
660 /*
661  * Boot lun information.
662  */
663 struct bfa_boot_bootlun_s {
664         wwn_t   pwwn;           /*  port wwn of target */
665         struct scsi_lun   lun;  /*  64-bit lun */
666 };
667 #pragma pack()
668
669 /*
670  * BOOT boot configuraton
671  */
672 struct bfa_boot_cfg_s {
673         u8              version;
674         u8              rsvd1;
675         u16             chksum;
676         u8              enable;         /* enable/disable SAN boot */
677         u8              speed;          /* boot speed settings */
678         u8              topology;       /* boot topology setting */
679         u8              bootopt;        /* bfa_boot_bootopt_t */
680         u32             nbluns;         /* number of boot luns */
681         u32             rsvd2;
682         struct bfa_boot_bootlun_s blun[BFA_BOOT_BOOTLUN_MAX];
683         struct bfa_boot_bootlun_s blun_disc[BFA_BOOT_BOOTLUN_MAX];
684 };
685
686 struct bfa_boot_pbc_s {
687         u8              enable;         /*  enable/disable SAN boot */
688         u8              speed;          /*  boot speed settings */
689         u8              topology;       /*  boot topology setting */
690         u8              rsvd1;
691         u32     nbluns;         /*  number of boot luns */
692         struct bfa_boot_bootlun_s pblun[BFA_PREBOOT_BOOTLUN_MAX];
693 };
694
695 struct bfa_ethboot_cfg_s {
696         u8              version;
697         u8              rsvd1;
698         u16             chksum;
699         u8              enable; /* enable/disable Eth/PXE boot */
700         u8              rsvd2;
701         u16             vlan;
702 };
703
704 /*
705  * ASIC block configuration related structures
706  */
707 #define BFA_ABLK_MAX_PORTS      2
708 #define BFA_ABLK_MAX_PFS        16
709 #define BFA_ABLK_MAX            2
710
711 #pragma pack(1)
712 enum bfa_mode_s {
713         BFA_MODE_HBA    = 1,
714         BFA_MODE_CNA    = 2,
715         BFA_MODE_NIC    = 3
716 };
717
718 struct bfa_adapter_cfg_mode_s {
719         u16     max_pf;
720         u16     max_vf;
721         enum bfa_mode_s mode;
722 };
723
724 struct bfa_ablk_cfg_pf_s {
725         u16     pers;
726         u8      port_id;
727         u8      optrom;
728         u8      valid;
729         u8      sriov;
730         u8      max_vfs;
731         u8      rsvd[1];
732         u16     num_qpairs;
733         u16     num_vectors;
734         u32     bw;
735 };
736
737 struct bfa_ablk_cfg_port_s {
738         u8      mode;
739         u8      type;
740         u8      max_pfs;
741         u8      rsvd[5];
742 };
743
744 struct bfa_ablk_cfg_inst_s {
745         u8      nports;
746         u8      max_pfs;
747         u8      rsvd[6];
748         struct bfa_ablk_cfg_pf_s        pf_cfg[BFA_ABLK_MAX_PFS];
749         struct bfa_ablk_cfg_port_s      port_cfg[BFA_ABLK_MAX_PORTS];
750 };
751
752 struct bfa_ablk_cfg_s {
753         struct bfa_ablk_cfg_inst_s      inst[BFA_ABLK_MAX];
754 };
755
756
757 /*
758  *      SFP module specific
759  */
760 #define SFP_DIAGMON_SIZE        10 /* num bytes of diag monitor data */
761
762 /* SFP state change notification event */
763 #define BFA_SFP_SCN_REMOVED     0
764 #define BFA_SFP_SCN_INSERTED    1
765 #define BFA_SFP_SCN_POM         2
766 #define BFA_SFP_SCN_FAILED      3
767 #define BFA_SFP_SCN_UNSUPPORT   4
768 #define BFA_SFP_SCN_VALID       5
769
770 enum bfa_defs_sfp_media_e {
771         BFA_SFP_MEDIA_UNKNOWN   = 0x00,
772         BFA_SFP_MEDIA_CU        = 0x01,
773         BFA_SFP_MEDIA_LW        = 0x02,
774         BFA_SFP_MEDIA_SW        = 0x03,
775         BFA_SFP_MEDIA_EL        = 0x04,
776         BFA_SFP_MEDIA_UNSUPPORT = 0x05,
777 };
778
779 /*
780  * values for xmtr_tech above
781  */
782 enum {
783         SFP_XMTR_TECH_CU = (1 << 0),    /* copper FC-BaseT */
784         SFP_XMTR_TECH_CP = (1 << 1),    /* copper passive */
785         SFP_XMTR_TECH_CA = (1 << 2),    /* copper active */
786         SFP_XMTR_TECH_LL = (1 << 3),    /* longwave laser */
787         SFP_XMTR_TECH_SL = (1 << 4),    /* shortwave laser w/ OFC */
788         SFP_XMTR_TECH_SN = (1 << 5),    /* shortwave laser w/o OFC */
789         SFP_XMTR_TECH_EL_INTRA = (1 << 6), /* elec intra-enclosure */
790         SFP_XMTR_TECH_EL_INTER = (1 << 7), /* elec inter-enclosure */
791         SFP_XMTR_TECH_LC = (1 << 8),    /* longwave laser */
792         SFP_XMTR_TECH_SA = (1 << 9)
793 };
794
795 /*
796  * Serial ID: Data Fields -- Address A0h
797  * Basic ID field total 64 bytes
798  */
799 struct sfp_srlid_base_s {
800         u8      id;             /* 00: Identifier */
801         u8      extid;          /* 01: Extended Identifier */
802         u8      connector;      /* 02: Connector */
803         u8      xcvr[8];        /* 03-10: Transceiver */
804         u8      encoding;       /* 11: Encoding */
805         u8      br_norm;        /* 12: BR, Nominal */
806         u8      rate_id;        /* 13: Rate Identifier */
807         u8      len_km;         /* 14: Length single mode km */
808         u8      len_100m;       /* 15: Length single mode 100m */
809         u8      len_om2;        /* 16: Length om2 fiber 10m */
810         u8      len_om1;        /* 17: Length om1 fiber 10m */
811         u8      len_cu;         /* 18: Length copper 1m */
812         u8      len_om3;        /* 19: Length om3 fiber 10m */
813         u8      vendor_name[16];/* 20-35 */
814         u8      unalloc1;
815         u8      vendor_oui[3];  /* 37-39 */
816         u8      vendor_pn[16];  /* 40-55 */
817         u8      vendor_rev[4];  /* 56-59 */
818         u8      wavelen[2];     /* 60-61 */
819         u8      unalloc2;
820         u8      cc_base;        /* 63: check code for base id field */
821 };
822
823 /*
824  * Serial ID: Data Fields -- Address A0h
825  * Extended id field total 32 bytes
826  */
827 struct sfp_srlid_ext_s {
828         u8      options[2];
829         u8      br_max;
830         u8      br_min;
831         u8      vendor_sn[16];
832         u8      date_code[8];
833         u8      diag_mon_type;  /* 92: Diagnostic Monitoring type */
834         u8      en_options;
835         u8      sff_8472;
836         u8      cc_ext;
837 };
838
839 /*
840  * Diagnostic: Data Fields -- Address A2h
841  * Diagnostic and control/status base field total 96 bytes
842  */
843 struct sfp_diag_base_s {
844         /*
845          * Alarm and warning Thresholds 40 bytes
846          */
847         u8      temp_high_alarm[2]; /* 00-01 */
848         u8      temp_low_alarm[2];  /* 02-03 */
849         u8      temp_high_warning[2];   /* 04-05 */
850         u8      temp_low_warning[2];    /* 06-07 */
851
852         u8      volt_high_alarm[2]; /* 08-09 */
853         u8      volt_low_alarm[2];  /* 10-11 */
854         u8      volt_high_warning[2];   /* 12-13 */
855         u8      volt_low_warning[2];    /* 14-15 */
856
857         u8      bias_high_alarm[2]; /* 16-17 */
858         u8      bias_low_alarm[2];  /* 18-19 */
859         u8      bias_high_warning[2];   /* 20-21 */
860         u8      bias_low_warning[2];    /* 22-23 */
861
862         u8      tx_pwr_high_alarm[2];   /* 24-25 */
863         u8      tx_pwr_low_alarm[2];    /* 26-27 */
864         u8      tx_pwr_high_warning[2]; /* 28-29 */
865         u8      tx_pwr_low_warning[2];  /* 30-31 */
866
867         u8      rx_pwr_high_alarm[2];   /* 32-33 */
868         u8      rx_pwr_low_alarm[2];    /* 34-35 */
869         u8      rx_pwr_high_warning[2]; /* 36-37 */
870         u8      rx_pwr_low_warning[2];  /* 38-39 */
871
872         u8      unallocate_1[16];
873
874         /*
875          * ext_cal_const[36]
876          */
877         u8      rx_pwr[20];
878         u8      tx_i[4];
879         u8      tx_pwr[4];
880         u8      temp[4];
881         u8      volt[4];
882         u8      unallocate_2[3];
883         u8      cc_dmi;
884 };
885
886 /*
887  * Diagnostic: Data Fields -- Address A2h
888  * Diagnostic and control/status extended field total 24 bytes
889  */
890 struct sfp_diag_ext_s {
891         u8      diag[SFP_DIAGMON_SIZE];
892         u8      unalloc1[4];
893         u8      status_ctl;
894         u8      rsvd;
895         u8      alarm_flags[2];
896         u8      unalloc2[2];
897         u8      warning_flags[2];
898         u8      ext_status_ctl[2];
899 };
900
901 struct sfp_mem_s {
902         struct sfp_srlid_base_s srlid_base;
903         struct sfp_srlid_ext_s  srlid_ext;
904         struct sfp_diag_base_s  diag_base;
905         struct sfp_diag_ext_s   diag_ext;
906 };
907
908 /*
909  * transceiver codes (SFF-8472 Rev 10.2 Table 3.5)
910  */
911 union sfp_xcvr_e10g_code_u {
912         u8              b;
913         struct {
914 #ifdef __BIG_ENDIAN
915                 u8      e10g_unall:1;   /* 10G Ethernet compliance */
916                 u8      e10g_lrm:1;
917                 u8      e10g_lr:1;
918                 u8      e10g_sr:1;
919                 u8      ib_sx:1;    /* Infiniband compliance */
920                 u8      ib_lx:1;
921                 u8      ib_cu_a:1;
922                 u8      ib_cu_p:1;
923 #else
924                 u8      ib_cu_p:1;
925                 u8      ib_cu_a:1;
926                 u8      ib_lx:1;
927                 u8      ib_sx:1;    /* Infiniband compliance */
928                 u8      e10g_sr:1;
929                 u8      e10g_lr:1;
930                 u8      e10g_lrm:1;
931                 u8      e10g_unall:1;   /* 10G Ethernet compliance */
932 #endif
933         } r;
934 };
935
936 union sfp_xcvr_so1_code_u {
937         u8              b;
938         struct {
939                 u8      escon:2;    /* ESCON compliance code */
940                 u8      oc192_reach:1;  /* SONET compliance code */
941                 u8      so_reach:2;
942                 u8      oc48_reach:3;
943         } r;
944 };
945
946 union sfp_xcvr_so2_code_u {
947         u8              b;
948         struct {
949                 u8      reserved:1;
950                 u8      oc12_reach:3;   /* OC12 reach */
951                 u8      reserved1:1;
952                 u8      oc3_reach:3;    /* OC3 reach */
953         } r;
954 };
955
956 union sfp_xcvr_eth_code_u {
957         u8              b;
958         struct {
959                 u8      base_px:1;
960                 u8      base_bx10:1;
961                 u8      e100base_fx:1;
962                 u8      e100base_lx:1;
963                 u8      e1000base_t:1;
964                 u8      e1000base_cx:1;
965                 u8      e1000base_lx:1;
966                 u8      e1000base_sx:1;
967         } r;
968 };
969
970 struct sfp_xcvr_fc1_code_s {
971         u8      link_len:5; /* FC link length */
972         u8      xmtr_tech2:3;
973         u8      xmtr_tech1:7;   /* FC transmitter technology */
974         u8      reserved1:1;
975 };
976
977 union sfp_xcvr_fc2_code_u {
978         u8              b;
979         struct {
980                 u8      tw_media:1; /* twin axial pair (tw) */
981                 u8      tp_media:1; /* shielded twisted pair (sp) */
982                 u8      mi_media:1; /* miniature coax (mi) */
983                 u8      tv_media:1; /* video coax (tv) */
984                 u8      m6_media:1; /* multimode, 62.5m (m6) */
985                 u8      m5_media:1; /* multimode, 50m (m5) */
986                 u8      reserved:1;
987                 u8      sm_media:1; /* single mode (sm) */
988         } r;
989 };
990
991 union sfp_xcvr_fc3_code_u {
992         u8              b;
993         struct {
994 #ifdef __BIG_ENDIAN
995                 u8      rsv4:1;
996                 u8      mb800:1;    /* 800 Mbytes/sec */
997                 u8      mb1600:1;   /* 1600 Mbytes/sec */
998                 u8      mb400:1;    /* 400 Mbytes/sec */
999                 u8      rsv2:1;
1000                 u8      mb200:1;    /* 200 Mbytes/sec */
1001                 u8      rsv1:1;
1002                 u8      mb100:1;    /* 100 Mbytes/sec */
1003 #else
1004                 u8      mb100:1;    /* 100 Mbytes/sec */
1005                 u8      rsv1:1;
1006                 u8      mb200:1;    /* 200 Mbytes/sec */
1007                 u8      rsv2:1;
1008                 u8      mb400:1;    /* 400 Mbytes/sec */
1009                 u8      mb1600:1;   /* 1600 Mbytes/sec */
1010                 u8      mb800:1;    /* 800 Mbytes/sec */
1011                 u8      rsv4:1;
1012 #endif
1013         } r;
1014 };
1015
1016 struct sfp_xcvr_s {
1017         union sfp_xcvr_e10g_code_u      e10g;
1018         union sfp_xcvr_so1_code_u       so1;
1019         union sfp_xcvr_so2_code_u       so2;
1020         union sfp_xcvr_eth_code_u       eth;
1021         struct sfp_xcvr_fc1_code_s      fc1;
1022         union sfp_xcvr_fc2_code_u       fc2;
1023         union sfp_xcvr_fc3_code_u       fc3;
1024 };
1025
1026 /*
1027  *      Flash module specific
1028  */
1029 #define BFA_FLASH_PART_ENTRY_SIZE       32      /* partition entry size */
1030 #define BFA_FLASH_PART_MAX              32      /* maximal # of partitions */
1031
1032 enum bfa_flash_part_type {
1033         BFA_FLASH_PART_OPTROM   = 1,    /* option rom partition */
1034         BFA_FLASH_PART_FWIMG    = 2,    /* firmware image partition */
1035         BFA_FLASH_PART_FWCFG    = 3,    /* firmware tuneable config */
1036         BFA_FLASH_PART_DRV      = 4,    /* IOC driver config */
1037         BFA_FLASH_PART_BOOT     = 5,    /* boot config */
1038         BFA_FLASH_PART_ASIC     = 6,    /* asic bootstrap configuration */
1039         BFA_FLASH_PART_MFG      = 7,    /* manufacturing block partition */
1040         BFA_FLASH_PART_OPTROM2  = 8,    /* 2nd option rom partition */
1041         BFA_FLASH_PART_VPD      = 9,    /* vpd data of OEM info */
1042         BFA_FLASH_PART_PBC      = 10,   /* pre-boot config */
1043         BFA_FLASH_PART_BOOTOVL  = 11,   /* boot overlay partition */
1044         BFA_FLASH_PART_LOG      = 12,   /* firmware log partition */
1045         BFA_FLASH_PART_PXECFG   = 13,   /* pxe boot config partition */
1046         BFA_FLASH_PART_PXEOVL   = 14,   /* pxe boot overlay partition */
1047         BFA_FLASH_PART_PORTCFG  = 15,   /* port cfg partition */
1048         BFA_FLASH_PART_ASICBK   = 16,   /* asic backup partition */
1049 };
1050
1051 /*
1052  * flash partition attributes
1053  */
1054 struct bfa_flash_part_attr_s {
1055         u32     part_type;      /* partition type */
1056         u32     part_instance;  /* partition instance */
1057         u32     part_off;       /* partition offset */
1058         u32     part_size;      /* partition size */
1059         u32     part_len;       /* partition content length */
1060         u32     part_status;    /* partition status */
1061         char    rsv[BFA_FLASH_PART_ENTRY_SIZE - 24];
1062 };
1063
1064 /*
1065  * flash attributes
1066  */
1067 struct bfa_flash_attr_s {
1068         u32     status; /* flash overall status */
1069         u32     npart;  /* num of partitions */
1070         struct bfa_flash_part_attr_s part[BFA_FLASH_PART_MAX];
1071 };
1072
1073 /*
1074  *      DIAG module specific
1075  */
1076 #define LB_PATTERN_DEFAULT      0xB5B5B5B5
1077 #define QTEST_CNT_DEFAULT       10
1078 #define QTEST_PAT_DEFAULT       LB_PATTERN_DEFAULT
1079
1080 struct bfa_diag_memtest_s {
1081         u8      algo;
1082         u8      rsvd[7];
1083 };
1084
1085 struct bfa_diag_memtest_result {
1086         u32     status;
1087         u32     addr;
1088         u32     exp; /* expect value read from reg */
1089         u32     act; /* actually value read */
1090         u32     err_status;             /* error status reg */
1091         u32     err_status1;    /* extra error info reg */
1092         u32     err_addr; /* error address reg */
1093         u8      algo;
1094         u8      rsv[3];
1095 };
1096
1097 struct bfa_diag_loopback_result_s {
1098         u32     numtxmfrm;      /* no. of transmit frame */
1099         u32     numosffrm;      /* no. of outstanding frame */
1100         u32     numrcvfrm;      /* no. of received good frame */
1101         u32     badfrminf;      /* mis-match info */
1102         u32     badfrmnum;      /* mis-match fram number */
1103         u8      status;         /* loopback test result */
1104         u8      rsvd[3];
1105 };
1106
1107 struct bfa_diag_ledtest_s {
1108         u32     cmd;    /* bfa_led_op_t */
1109         u32     color;  /* bfa_led_color_t */
1110         u16     freq;   /* no. of blinks every 10 secs */
1111         u8      led;    /* bitmap of LEDs to be tested */
1112         u8      rsvd[5];
1113 };
1114
1115 struct bfa_diag_loopback_s {
1116         u32     loopcnt;
1117         u32     pattern;
1118         u8      lb_mode;    /* bfa_port_opmode_t */
1119         u8      speed;      /* bfa_port_speed_t */
1120         u8      rsvd[2];
1121 };
1122
1123 /*
1124  *      PHY module specific
1125  */
1126 enum bfa_phy_status_e {
1127         BFA_PHY_STATUS_GOOD     = 0, /* phy is good */
1128         BFA_PHY_STATUS_NOT_PRESENT      = 1, /* phy does not exist */
1129         BFA_PHY_STATUS_BAD      = 2, /* phy is bad */
1130 };
1131
1132 /*
1133  * phy attributes for phy query
1134  */
1135 struct bfa_phy_attr_s {
1136         u32     status;         /* phy present/absent status */
1137         u32     length;         /* firmware length */
1138         u32     fw_ver;         /* firmware version */
1139         u32     an_status;      /* AN status */
1140         u32     pma_pmd_status; /* PMA/PMD link status */
1141         u32     pma_pmd_signal; /* PMA/PMD signal detect */
1142         u32     pcs_status;     /* PCS link status */
1143 };
1144
1145 /*
1146  * phy stats
1147  */
1148 struct bfa_phy_stats_s {
1149         u32     status;         /* phy stats status */
1150         u32     link_breaks;    /* Num of link breaks after linkup */
1151         u32     pma_pmd_fault;  /* NPMA/PMD fault */
1152         u32     pcs_fault;      /* PCS fault */
1153         u32     speed_neg;      /* Num of speed negotiation */
1154         u32     tx_eq_training; /* Num of TX EQ training */
1155         u32     tx_eq_timeout;  /* Num of TX EQ timeout */
1156         u32     crc_error;      /* Num of CRC errors */
1157 };
1158
1159 #pragma pack()
1160
1161 #endif /* __BFA_DEFS_H__ */