]> Pileus Git - ~andy/linux/blob - drivers/scsi/bfa/bfa_defs.h
[SCSI] bfa: Add diagnostic port (D-Port) support
[~andy/linux] / drivers / scsi / bfa / bfa_defs.h
1 /*
2  * Copyright (c) 2005-2010 Brocade Communications Systems, Inc.
3  * All rights reserved
4  * www.brocade.com
5  *
6  * Linux driver for Brocade Fibre Channel Host Bus Adapter.
7  *
8  * This program is free software; you can redistribute it and/or modify it
9  * under the terms of the GNU General Public License (GPL) Version 2 as
10  * published by the Free Software Foundation
11  *
12  * This program is distributed in the hope that it will be useful, but
13  * WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
15  * General Public License for more details.
16  */
17
18 #ifndef __BFA_DEFS_H__
19 #define __BFA_DEFS_H__
20
21 #include "bfa_fc.h"
22 #include "bfad_drv.h"
23
24 #define BFA_MFG_SERIALNUM_SIZE                  11
25 #define STRSZ(_n)                               (((_n) + 4) & ~3)
26
27 /*
28  * Manufacturing card type
29  */
30 enum {
31         BFA_MFG_TYPE_CB_MAX  = 825,      /*  Crossbow card type max     */
32         BFA_MFG_TYPE_FC8P2   = 825,      /*  8G 2port FC card           */
33         BFA_MFG_TYPE_FC8P1   = 815,      /*  8G 1port FC card           */
34         BFA_MFG_TYPE_FC4P2   = 425,      /*  4G 2port FC card           */
35         BFA_MFG_TYPE_FC4P1   = 415,      /*  4G 1port FC card           */
36         BFA_MFG_TYPE_CNA10P2 = 1020,     /*  10G 2port CNA card */
37         BFA_MFG_TYPE_CNA10P1 = 1010,     /*  10G 1port CNA card */
38         BFA_MFG_TYPE_JAYHAWK = 804,      /*  Jayhawk mezz card          */
39         BFA_MFG_TYPE_WANCHESE = 1007,    /*  Wanchese mezz card */
40         BFA_MFG_TYPE_ASTRA    = 807,     /*  Astra mezz card            */
41         BFA_MFG_TYPE_LIGHTNING_P0 = 902, /*  Lightning mezz card - old  */
42         BFA_MFG_TYPE_LIGHTNING = 1741,   /*  Lightning mezz card        */
43         BFA_MFG_TYPE_PROWLER_F = 1560,   /*  Prowler FC only cards      */
44         BFA_MFG_TYPE_PROWLER_N = 1410,   /*  Prowler NIC only cards     */
45         BFA_MFG_TYPE_PROWLER_C = 1710,   /*  Prowler CNA only cards     */
46         BFA_MFG_TYPE_PROWLER_D = 1860,   /*  Prowler Dual cards         */
47         BFA_MFG_TYPE_CHINOOK   = 1867,   /*  Chinook cards              */
48         BFA_MFG_TYPE_INVALID = 0,        /*  Invalid card type          */
49 };
50
51 #pragma pack(1)
52
53 /*
54  * Check if Mezz card
55  */
56 #define bfa_mfg_is_mezz(type) (( \
57         (type) == BFA_MFG_TYPE_JAYHAWK || \
58         (type) == BFA_MFG_TYPE_WANCHESE || \
59         (type) == BFA_MFG_TYPE_ASTRA || \
60         (type) == BFA_MFG_TYPE_LIGHTNING_P0 || \
61         (type) == BFA_MFG_TYPE_LIGHTNING || \
62         (type) == BFA_MFG_TYPE_CHINOOK))
63
64 /*
65  * Check if the card having old wwn/mac handling
66  */
67 #define bfa_mfg_is_old_wwn_mac_model(type) (( \
68         (type) == BFA_MFG_TYPE_FC8P2 || \
69         (type) == BFA_MFG_TYPE_FC8P1 || \
70         (type) == BFA_MFG_TYPE_FC4P2 || \
71         (type) == BFA_MFG_TYPE_FC4P1 || \
72         (type) == BFA_MFG_TYPE_CNA10P2 || \
73         (type) == BFA_MFG_TYPE_CNA10P1 || \
74         (type) == BFA_MFG_TYPE_JAYHAWK || \
75         (type) == BFA_MFG_TYPE_WANCHESE))
76
77 #define bfa_mfg_increment_wwn_mac(m, i)                         \
78 do {                                                            \
79         u32 t = ((u32)(m)[0] << 16) | ((u32)(m)[1] << 8) | \
80                 (u32)(m)[2];  \
81         t += (i);      \
82         (m)[0] = (t >> 16) & 0xFF;                              \
83         (m)[1] = (t >> 8) & 0xFF;                               \
84         (m)[2] = t & 0xFF;                                      \
85 } while (0)
86
87 /*
88  * VPD data length
89  */
90 #define BFA_MFG_VPD_LEN                 512
91
92 /*
93  * VPD vendor tag
94  */
95 enum {
96         BFA_MFG_VPD_UNKNOWN     = 0,     /*  vendor unknown             */
97         BFA_MFG_VPD_IBM         = 1,     /*  vendor IBM                 */
98         BFA_MFG_VPD_HP          = 2,     /*  vendor HP                  */
99         BFA_MFG_VPD_DELL        = 3,     /*  vendor DELL                */
100         BFA_MFG_VPD_PCI_IBM     = 0x08,  /*  PCI VPD IBM                */
101         BFA_MFG_VPD_PCI_HP      = 0x10,  /*  PCI VPD HP         */
102         BFA_MFG_VPD_PCI_DELL    = 0x20,  /*  PCI VPD DELL               */
103         BFA_MFG_VPD_PCI_BRCD    = 0xf8,  /*  PCI VPD Brocade            */
104 };
105
106 /*
107  * All numerical fields are in big-endian format.
108  */
109 struct bfa_mfg_vpd_s {
110         u8              version;        /*  vpd data version */
111         u8              vpd_sig[3];     /*  characters 'V', 'P', 'D' */
112         u8              chksum;         /*  u8 checksum */
113         u8              vendor;         /*  vendor */
114         u8      len;            /*  vpd data length excluding header */
115         u8      rsv;
116         u8              data[BFA_MFG_VPD_LEN];  /*  vpd data */
117 };
118
119 #pragma pack()
120
121 /*
122  * Status return values
123  */
124 enum bfa_status {
125         BFA_STATUS_OK           = 0,    /*  Success */
126         BFA_STATUS_FAILED       = 1,    /*  Operation failed */
127         BFA_STATUS_EINVAL       = 2,    /*  Invalid params Check input
128                                          *  parameters */
129         BFA_STATUS_ENOMEM       = 3,    /*  Out of resources */
130         BFA_STATUS_ETIMER       = 5,    /*  Timer expired - Retry, if persists,
131                                          *  contact support */
132         BFA_STATUS_EPROTOCOL    = 6,    /*  Protocol error */
133         BFA_STATUS_SFP_UNSUPP   = 10,   /*  Unsupported SFP - Replace SFP */
134         BFA_STATUS_UNKNOWN_VFID = 11,   /*  VF_ID not found */
135         BFA_STATUS_DATACORRUPTED = 12,  /*  Diag returned data corrupted */
136         BFA_STATUS_DEVBUSY      = 13,   /*  Device busy - Retry operation */
137         BFA_STATUS_HDMA_FAILED  = 16,   /* Host dma failed contact support */
138         BFA_STATUS_FLASH_BAD_LEN = 17,  /*  Flash bad length */
139         BFA_STATUS_UNKNOWN_LWWN = 18,   /*  LPORT PWWN not found */
140         BFA_STATUS_UNKNOWN_RWWN = 19,   /*  RPORT PWWN not found */
141         BFA_STATUS_VPORT_EXISTS = 21,   /*  VPORT already exists */
142         BFA_STATUS_VPORT_MAX    = 22,   /*  Reached max VPORT supported limit */
143         BFA_STATUS_UNSUPP_SPEED = 23,   /*  Invalid Speed Check speed setting */
144         BFA_STATUS_INVLD_DFSZ   = 24,   /*  Invalid Max data field size */
145         BFA_STATUS_CMD_NOTSUPP  = 26,   /*  Command/API not supported */
146         BFA_STATUS_FABRIC_RJT   = 29,   /*  Reject from attached fabric */
147         BFA_STATUS_UNKNOWN_VWWN = 30,   /*  VPORT PWWN not found */
148         BFA_STATUS_PORT_OFFLINE = 34,   /*  Port is not online */
149         BFA_STATUS_VPORT_WWN_BP = 46,   /*  WWN is same as base port's WWN */
150         BFA_STATUS_PORT_NOT_DISABLED = 47, /* Port not disabled disable port */
151         BFA_STATUS_NO_FCPIM_NEXUS = 52, /* No FCP Nexus exists with the rport */
152         BFA_STATUS_IOC_FAILURE  = 56,   /* IOC failure - Retry, if persists
153                                          * contact support */
154         BFA_STATUS_INVALID_WWN  = 57,   /*  Invalid WWN */
155         BFA_STATUS_ADAPTER_ENABLED = 60, /* Adapter is not disabled */
156         BFA_STATUS_IOC_NON_OP   = 61,   /* IOC is not operational */
157         BFA_STATUS_VERSION_FAIL = 70, /* Application/Driver version mismatch */
158         BFA_STATUS_DIAG_BUSY    = 71,   /*  diag busy */
159         BFA_STATUS_BEACON_ON    = 72,   /* Port Beacon already on */
160         BFA_STATUS_ENOFSAVE     = 78,   /*  No saved firmware trace */
161         BFA_STATUS_IOC_DISABLED = 82,   /* IOC is already disabled */
162         BFA_STATUS_ERROR_TRL_ENABLED  = 87,   /* TRL is enabled */
163         BFA_STATUS_ERROR_QOS_ENABLED  = 88,   /* QoS is enabled */
164         BFA_STATUS_NO_SFP_DEV = 89,     /* No SFP device check or replace SFP */
165         BFA_STATUS_MEMTEST_FAILED = 90, /* Memory test failed contact support */
166         BFA_STATUS_LEDTEST_OP = 109, /* LED test is operating */
167         BFA_STATUS_INVALID_MAC  = 134, /*  Invalid MAC address */
168         BFA_STATUS_CMD_NOTSUPP_CNA = 146, /* Command not supported for CNA */
169         BFA_STATUS_PBC          = 154, /*  Operation not allowed for pre-boot
170                                         *  configuration */
171         BFA_STATUS_BAD_FWCFG = 156,     /* Bad firmware configuration */
172         BFA_STATUS_INVALID_VENDOR = 158, /* Invalid switch vendor */
173         BFA_STATUS_SFP_NOT_READY = 159, /* SFP info is not ready. Retry */
174         BFA_STATUS_TRUNK_ENABLED = 164, /* Trunk is already enabled on
175                                          * this adapter */
176         BFA_STATUS_TRUNK_DISABLED  = 165, /* Trunking is disabled on
177                                            * the adapter */
178         BFA_STATUS_IOPROFILE_OFF = 175, /* IO profile OFF */
179         BFA_STATUS_PHY_NOT_PRESENT = 183, /* PHY module not present */
180         BFA_STATUS_FEATURE_NOT_SUPPORTED = 192, /* Feature not supported */
181         BFA_STATUS_ENTRY_EXISTS = 193,  /* Entry already exists */
182         BFA_STATUS_ENTRY_NOT_EXISTS = 194, /* Entry does not exist */
183         BFA_STATUS_NO_CHANGE = 195,     /* Feature already in that state */
184         BFA_STATUS_FAA_ENABLED = 197,   /* FAA is already enabled */
185         BFA_STATUS_FAA_DISABLED = 198,  /* FAA is already disabled */
186         BFA_STATUS_FAA_ACQUIRED = 199,  /* FAA is already acquired */
187         BFA_STATUS_FAA_ACQ_ADDR = 200,  /* Acquiring addr */
188         BFA_STATUS_ERROR_TRUNK_ENABLED = 203,   /* Trunk enabled on adapter */
189         BFA_STATUS_MAX_ENTRY_REACHED = 212,     /* MAX entry reached */
190         BFA_STATUS_TOPOLOGY_LOOP = 230, /* Topology is set to Loop */
191         BFA_STATUS_LOOP_UNSUPP_MEZZ = 231, /* Loop topology is not supported
192                                             * on mezz cards */
193         BFA_STATUS_DPORT_ENABLED = 235, /* D-port mode is already enabled */
194         BFA_STATUS_DPORT_DISABLED = 236, /* D-port mode is already disabled */
195         BFA_STATUS_CMD_NOTSUPP_MEZZ = 239, /* Cmd not supported for MEZZ card */
196         BFA_STATUS_DPORT_ERR = 245,     /* D-port mode is enabled */
197         BFA_STATUS_MAX_VAL              /* Unknown error code */
198 };
199 #define bfa_status_t enum bfa_status
200
201 enum bfa_eproto_status {
202         BFA_EPROTO_BAD_ACCEPT = 0,
203         BFA_EPROTO_UNKNOWN_RSP = 1
204 };
205 #define bfa_eproto_status_t enum bfa_eproto_status
206
207 enum bfa_boolean {
208         BFA_FALSE = 0,
209         BFA_TRUE  = 1
210 };
211 #define bfa_boolean_t enum bfa_boolean
212
213 #define BFA_STRING_32   32
214 #define BFA_VERSION_LEN 64
215
216 /*
217  * ---------------------- adapter definitions ------------
218  */
219
220 /*
221  * BFA adapter level attributes.
222  */
223 enum {
224         BFA_ADAPTER_SERIAL_NUM_LEN = STRSZ(BFA_MFG_SERIALNUM_SIZE),
225                                         /*
226                                          *!< adapter serial num length
227                                          */
228         BFA_ADAPTER_MODEL_NAME_LEN  = 16,  /*  model name length */
229         BFA_ADAPTER_MODEL_DESCR_LEN = 128, /*  model description length */
230         BFA_ADAPTER_MFG_NAME_LEN    = 8,   /*  manufacturer name length */
231         BFA_ADAPTER_SYM_NAME_LEN    = 64,  /*  adapter symbolic name length */
232         BFA_ADAPTER_OS_TYPE_LEN     = 64,  /*  adapter os type length */
233 };
234
235 struct bfa_adapter_attr_s {
236         char            manufacturer[BFA_ADAPTER_MFG_NAME_LEN];
237         char            serial_num[BFA_ADAPTER_SERIAL_NUM_LEN];
238         u32     card_type;
239         char            model[BFA_ADAPTER_MODEL_NAME_LEN];
240         char            model_descr[BFA_ADAPTER_MODEL_DESCR_LEN];
241         wwn_t           pwwn;
242         char            node_symname[FC_SYMNAME_MAX];
243         char            hw_ver[BFA_VERSION_LEN];
244         char            fw_ver[BFA_VERSION_LEN];
245         char            optrom_ver[BFA_VERSION_LEN];
246         char            os_type[BFA_ADAPTER_OS_TYPE_LEN];
247         struct bfa_mfg_vpd_s    vpd;
248         struct mac_s    mac;
249
250         u8              nports;
251         u8              max_speed;
252         u8              prototype;
253         char            asic_rev;
254
255         u8              pcie_gen;
256         u8              pcie_lanes_orig;
257         u8              pcie_lanes;
258         u8              cna_capable;
259
260         u8              is_mezz;
261         u8              trunk_capable;
262         u8              mfg_day;        /* manufacturing day */
263         u8              mfg_month;      /* manufacturing month */
264         u16             mfg_year;       /* manufacturing year */
265         u16             rsvd;
266 };
267
268 /*
269  * ---------------------- IOC definitions ------------
270  */
271
272 enum {
273         BFA_IOC_DRIVER_LEN      = 16,
274         BFA_IOC_CHIP_REV_LEN    = 8,
275 };
276
277 /*
278  * Driver and firmware versions.
279  */
280 struct bfa_ioc_driver_attr_s {
281         char            driver[BFA_IOC_DRIVER_LEN];     /*  driver name */
282         char            driver_ver[BFA_VERSION_LEN];    /*  driver version */
283         char            fw_ver[BFA_VERSION_LEN];        /*  firmware version */
284         char            bios_ver[BFA_VERSION_LEN];      /*  bios version */
285         char            efi_ver[BFA_VERSION_LEN];       /*  EFI version */
286         char            ob_ver[BFA_VERSION_LEN];        /*  openboot version */
287 };
288
289 /*
290  * IOC PCI device attributes
291  */
292 struct bfa_ioc_pci_attr_s {
293         u16     vendor_id;      /*  PCI vendor ID */
294         u16     device_id;      /*  PCI device ID */
295         u16     ssid;           /*  subsystem ID */
296         u16     ssvid;          /*  subsystem vendor ID */
297         u32     pcifn;          /*  PCI device function */
298         u32     rsvd;           /* padding */
299         char            chip_rev[BFA_IOC_CHIP_REV_LEN];  /*  chip revision */
300 };
301
302 /*
303  * IOC states
304  */
305 enum bfa_ioc_state {
306         BFA_IOC_UNINIT          = 1,    /*  IOC is in uninit state */
307         BFA_IOC_RESET           = 2,    /*  IOC is in reset state */
308         BFA_IOC_SEMWAIT         = 3,    /*  Waiting for IOC h/w semaphore */
309         BFA_IOC_HWINIT          = 4,    /*  IOC h/w is being initialized */
310         BFA_IOC_GETATTR         = 5,    /*  IOC is being configured */
311         BFA_IOC_OPERATIONAL     = 6,    /*  IOC is operational */
312         BFA_IOC_INITFAIL        = 7,    /*  IOC hardware failure */
313         BFA_IOC_FAIL            = 8,    /*  IOC heart-beat failure */
314         BFA_IOC_DISABLING       = 9,    /*  IOC is being disabled */
315         BFA_IOC_DISABLED        = 10,   /*  IOC is disabled */
316         BFA_IOC_FWMISMATCH      = 11,   /*  IOC f/w different from drivers */
317         BFA_IOC_ENABLING        = 12,   /*  IOC is being enabled */
318         BFA_IOC_HWFAIL          = 13,   /*  PCI mapping doesn't exist */
319         BFA_IOC_ACQ_ADDR        = 14,   /*  Acquiring addr from fabric */
320 };
321
322 /*
323  * IOC firmware stats
324  */
325 struct bfa_fw_ioc_stats_s {
326         u32     enable_reqs;
327         u32     disable_reqs;
328         u32     get_attr_reqs;
329         u32     dbg_sync;
330         u32     dbg_dump;
331         u32     unknown_reqs;
332 };
333
334 /*
335  * IOC driver stats
336  */
337 struct bfa_ioc_drv_stats_s {
338         u32     ioc_isrs;
339         u32     ioc_enables;
340         u32     ioc_disables;
341         u32     ioc_hbfails;
342         u32     ioc_boots;
343         u32     stats_tmos;
344         u32     hb_count;
345         u32     disable_reqs;
346         u32     enable_reqs;
347         u32     disable_replies;
348         u32     enable_replies;
349         u32     rsvd;
350 };
351
352 /*
353  * IOC statistics
354  */
355 struct bfa_ioc_stats_s {
356         struct bfa_ioc_drv_stats_s      drv_stats; /*  driver IOC stats */
357         struct bfa_fw_ioc_stats_s       fw_stats;  /*  firmware IOC stats */
358 };
359
360 enum bfa_ioc_type_e {
361         BFA_IOC_TYPE_FC         = 1,
362         BFA_IOC_TYPE_FCoE       = 2,
363         BFA_IOC_TYPE_LL         = 3,
364 };
365
366 /*
367  * IOC attributes returned in queries
368  */
369 struct bfa_ioc_attr_s {
370         enum bfa_ioc_type_e             ioc_type;
371         enum bfa_ioc_state              state;          /*  IOC state      */
372         struct bfa_adapter_attr_s       adapter_attr;   /*  HBA attributes */
373         struct bfa_ioc_driver_attr_s    driver_attr;    /*  driver attr    */
374         struct bfa_ioc_pci_attr_s       pci_attr;
375         u8                              port_id;        /*  port number    */
376         u8                              port_mode;      /*  bfa_mode_s  */
377         u8                              cap_bm;         /*  capability  */
378         u8                              port_mode_cfg;  /*  bfa_mode_s  */
379         u8                              rsvd[4];        /*  64bit align */
380 };
381
382 /*
383  *                      AEN related definitions
384  */
385 enum bfa_aen_category {
386         BFA_AEN_CAT_ADAPTER     = 1,
387         BFA_AEN_CAT_PORT        = 2,
388         BFA_AEN_CAT_LPORT       = 3,
389         BFA_AEN_CAT_RPORT       = 4,
390         BFA_AEN_CAT_ITNIM       = 5,
391         BFA_AEN_CAT_AUDIT       = 8,
392         BFA_AEN_CAT_IOC         = 9,
393 };
394
395 /* BFA adapter level events */
396 enum bfa_adapter_aen_event {
397         BFA_ADAPTER_AEN_ADD     = 1,    /* New Adapter found event */
398         BFA_ADAPTER_AEN_REMOVE  = 2,    /* Adapter removed event */
399 };
400
401 struct bfa_adapter_aen_data_s {
402         char    serial_num[BFA_ADAPTER_SERIAL_NUM_LEN];
403         u32     nports; /* Number of NPorts */
404         wwn_t   pwwn;   /* WWN of one of its physical port */
405 };
406
407 /* BFA physical port Level events */
408 enum bfa_port_aen_event {
409         BFA_PORT_AEN_ONLINE     = 1,    /* Physical Port online event */
410         BFA_PORT_AEN_OFFLINE    = 2,    /* Physical Port offline event */
411         BFA_PORT_AEN_RLIR       = 3,    /* RLIR event, not supported */
412         BFA_PORT_AEN_SFP_INSERT = 4,    /* SFP inserted event */
413         BFA_PORT_AEN_SFP_REMOVE = 5,    /* SFP removed event */
414         BFA_PORT_AEN_SFP_POM    = 6,    /* SFP POM event */
415         BFA_PORT_AEN_ENABLE     = 7,    /* Physical Port enable event */
416         BFA_PORT_AEN_DISABLE    = 8,    /* Physical Port disable event */
417         BFA_PORT_AEN_AUTH_ON    = 9,    /* Physical Port auth success event */
418         BFA_PORT_AEN_AUTH_OFF   = 10,   /* Physical Port auth fail event */
419         BFA_PORT_AEN_DISCONNECT = 11,   /* Physical Port disconnect event */
420         BFA_PORT_AEN_QOS_NEG    = 12,   /* Base Port QOS negotiation event */
421         BFA_PORT_AEN_FABRIC_NAME_CHANGE = 13, /* Fabric Name/WWN change */
422         BFA_PORT_AEN_SFP_ACCESS_ERROR   = 14, /* SFP read error event */
423         BFA_PORT_AEN_SFP_UNSUPPORT      = 15, /* Unsupported SFP event */
424 };
425
426 enum bfa_port_aen_sfp_pom {
427         BFA_PORT_AEN_SFP_POM_GREEN = 1, /* Normal */
428         BFA_PORT_AEN_SFP_POM_AMBER = 2, /* Warning */
429         BFA_PORT_AEN_SFP_POM_RED   = 3, /* Critical */
430         BFA_PORT_AEN_SFP_POM_MAX   = BFA_PORT_AEN_SFP_POM_RED
431 };
432
433 struct bfa_port_aen_data_s {
434         wwn_t           pwwn;           /* WWN of the physical port */
435         wwn_t           fwwn;           /* WWN of the fabric port */
436         u32             phy_port_num;   /* For SFP related events */
437         u16             ioc_type;
438         u16             level;          /* Only transitions will be informed */
439         mac_t           mac;            /* MAC address of the ethernet port */
440         u16             rsvd;
441 };
442
443 /* BFA AEN logical port events */
444 enum bfa_lport_aen_event {
445         BFA_LPORT_AEN_NEW       = 1,            /* LPort created event */
446         BFA_LPORT_AEN_DELETE    = 2,            /* LPort deleted event */
447         BFA_LPORT_AEN_ONLINE    = 3,            /* LPort online event */
448         BFA_LPORT_AEN_OFFLINE   = 4,            /* LPort offline event */
449         BFA_LPORT_AEN_DISCONNECT = 5,           /* LPort disconnect event */
450         BFA_LPORT_AEN_NEW_PROP  = 6,            /* VPort created event */
451         BFA_LPORT_AEN_DELETE_PROP = 7,          /* VPort deleted event */
452         BFA_LPORT_AEN_NEW_STANDARD = 8,         /* VPort created event */
453         BFA_LPORT_AEN_DELETE_STANDARD = 9,      /* VPort deleted event */
454         BFA_LPORT_AEN_NPIV_DUP_WWN = 10,        /* VPort with duplicate WWN */
455         BFA_LPORT_AEN_NPIV_FABRIC_MAX = 11,     /* Max NPIV in fabric/fport */
456         BFA_LPORT_AEN_NPIV_UNKNOWN = 12,        /* Unknown NPIV Error code */
457 };
458
459 struct bfa_lport_aen_data_s {
460         u16     vf_id;  /* vf_id of this logical port */
461         u16     roles;  /* Logical port mode,IM/TM/IP etc */
462         u32     rsvd;
463         wwn_t   ppwwn;  /* WWN of its physical port */
464         wwn_t   lpwwn;  /* WWN of this logical port */
465 };
466
467 /* BFA ITNIM events */
468 enum bfa_itnim_aen_event {
469         BFA_ITNIM_AEN_ONLINE     = 1,   /* Target online */
470         BFA_ITNIM_AEN_OFFLINE    = 2,   /* Target offline */
471         BFA_ITNIM_AEN_DISCONNECT = 3,   /* Target disconnected */
472 };
473
474 struct bfa_itnim_aen_data_s {
475         u16             vf_id;          /* vf_id of the IT nexus */
476         u16             rsvd[3];
477         wwn_t           ppwwn;          /* WWN of its physical port */
478         wwn_t           lpwwn;          /* WWN of logical port */
479         wwn_t           rpwwn;          /* WWN of remote(target) port */
480 };
481
482 /* BFA audit events */
483 enum bfa_audit_aen_event {
484         BFA_AUDIT_AEN_AUTH_ENABLE       = 1,
485         BFA_AUDIT_AEN_AUTH_DISABLE      = 2,
486         BFA_AUDIT_AEN_FLASH_ERASE       = 3,
487         BFA_AUDIT_AEN_FLASH_UPDATE      = 4,
488 };
489
490 struct bfa_audit_aen_data_s {
491         wwn_t   pwwn;
492         int     partition_inst;
493         int     partition_type;
494 };
495
496 /* BFA IOC level events */
497 enum bfa_ioc_aen_event {
498         BFA_IOC_AEN_HBGOOD  = 1,        /* Heart Beat restore event     */
499         BFA_IOC_AEN_HBFAIL  = 2,        /* Heart Beat failure event     */
500         BFA_IOC_AEN_ENABLE  = 3,        /* IOC enabled event            */
501         BFA_IOC_AEN_DISABLE = 4,        /* IOC disabled event           */
502         BFA_IOC_AEN_FWMISMATCH  = 5,    /* IOC firmware mismatch        */
503         BFA_IOC_AEN_FWCFG_ERROR = 6,    /* IOC firmware config error    */
504         BFA_IOC_AEN_INVALID_VENDOR = 7,
505         BFA_IOC_AEN_INVALID_NWWN = 8,   /* Zero NWWN                    */
506         BFA_IOC_AEN_INVALID_PWWN = 9    /* Zero PWWN                    */
507 };
508
509 struct bfa_ioc_aen_data_s {
510         wwn_t   pwwn;
511         u16     ioc_type;
512         mac_t   mac;
513 };
514
515 /*
516  *      D-port states
517  *
518 */
519 enum bfa_dport_state {
520         BFA_DPORT_ST_DISABLED   = 0,    /* D-port is Disabled */
521         BFA_DPORT_ST_DISABLING  = 1,    /* D-port is Disabling */
522         BFA_DPORT_ST_ENABLING   = 2,    /* D-port is Enabling */
523         BFA_DPORT_ST_ENABLED    = 3,    /* D-port is Enabled */
524 };
525
526 /*
527  * ---------------------- mfg definitions ------------
528  */
529
530 /*
531  * Checksum size
532  */
533 #define BFA_MFG_CHKSUM_SIZE                     16
534
535 #define BFA_MFG_PARTNUM_SIZE                    14
536 #define BFA_MFG_SUPPLIER_ID_SIZE                10
537 #define BFA_MFG_SUPPLIER_PARTNUM_SIZE           20
538 #define BFA_MFG_SUPPLIER_SERIALNUM_SIZE         20
539 #define BFA_MFG_SUPPLIER_REVISION_SIZE          4
540 /*
541  * Initial capability definition
542  */
543 #define BFA_MFG_IC_FC   0x01
544 #define BFA_MFG_IC_ETH  0x02
545
546 /*
547  * Adapter capability mask definition
548  */
549 #define BFA_CM_HBA      0x01
550 #define BFA_CM_CNA      0x02
551 #define BFA_CM_NIC      0x04
552 #define BFA_CM_FC16G    0x08
553 #define BFA_CM_SRIOV    0x10
554 #define BFA_CM_MEZZ     0x20
555
556 #pragma pack(1)
557
558 /*
559  * All numerical fields are in big-endian format.
560  */
561 struct bfa_mfg_block_s {
562         u8      version;    /*!< manufacturing block version */
563         u8     mfg_sig[3]; /*!< characters 'M', 'F', 'G' */
564         u16    mfgsize;    /*!< mfg block size */
565         u16    u16_chksum; /*!< old u16 checksum */
566         char        brcd_serialnum[STRSZ(BFA_MFG_SERIALNUM_SIZE)];
567         char        brcd_partnum[STRSZ(BFA_MFG_PARTNUM_SIZE)];
568         u8     mfg_day;    /*!< manufacturing day */
569         u8     mfg_month;  /*!< manufacturing month */
570         u16    mfg_year;   /*!< manufacturing year */
571         wwn_t       mfg_wwn;    /*!< wwn base for this adapter */
572         u8     num_wwn;    /*!< number of wwns assigned */
573         u8     mfg_speeds; /*!< speeds allowed for this adapter */
574         u8     rsv[2];
575         char    supplier_id[STRSZ(BFA_MFG_SUPPLIER_ID_SIZE)];
576         char    supplier_partnum[STRSZ(BFA_MFG_SUPPLIER_PARTNUM_SIZE)];
577         char    supplier_serialnum[STRSZ(BFA_MFG_SUPPLIER_SERIALNUM_SIZE)];
578         char    supplier_revision[STRSZ(BFA_MFG_SUPPLIER_REVISION_SIZE)];
579         mac_t       mfg_mac;    /*!< base mac address */
580         u8     num_mac;    /*!< number of mac addresses */
581         u8     rsv2;
582         u32    card_type;  /*!< card type          */
583         char        cap_nic;    /*!< capability nic     */
584         char        cap_cna;    /*!< capability cna     */
585         char        cap_hba;    /*!< capability hba     */
586         char        cap_fc16g;  /*!< capability fc 16g      */
587         char        cap_sriov;  /*!< capability sriov       */
588         char        cap_mezz;   /*!< capability mezz        */
589         u8     rsv3;
590         u8     mfg_nports; /*!< number of ports        */
591         char        media[8];   /*!< xfi/xaui           */
592         char        initial_mode[8]; /*!< initial mode: hba/cna/nic */
593         u8     rsv4[84];
594         u8     md5_chksum[BFA_MFG_CHKSUM_SIZE]; /*!< md5 checksum */
595 };
596
597 #pragma pack()
598
599 /*
600  * ---------------------- pci definitions ------------
601  */
602
603 /*
604  * PCI device and vendor ID information
605  */
606 enum {
607         BFA_PCI_VENDOR_ID_BROCADE       = 0x1657,
608         BFA_PCI_DEVICE_ID_FC_8G2P       = 0x13,
609         BFA_PCI_DEVICE_ID_FC_8G1P       = 0x17,
610         BFA_PCI_DEVICE_ID_CT            = 0x14,
611         BFA_PCI_DEVICE_ID_CT_FC         = 0x21,
612         BFA_PCI_DEVICE_ID_CT2           = 0x22,
613 };
614
615 #define bfa_asic_id_cb(__d)                     \
616         ((__d) == BFA_PCI_DEVICE_ID_FC_8G2P ||  \
617          (__d) == BFA_PCI_DEVICE_ID_FC_8G1P)
618 #define bfa_asic_id_ct(__d)                     \
619         ((__d) == BFA_PCI_DEVICE_ID_CT ||       \
620          (__d) == BFA_PCI_DEVICE_ID_CT_FC)
621 #define bfa_asic_id_ct2(__d)    ((__d) == BFA_PCI_DEVICE_ID_CT2)
622 #define bfa_asic_id_ctc(__d)    \
623         (bfa_asic_id_ct(__d) || bfa_asic_id_ct2(__d))
624
625 /*
626  * PCI sub-system device and vendor ID information
627  */
628 enum {
629         BFA_PCI_FCOE_SSDEVICE_ID        = 0x14,
630         BFA_PCI_CT2_SSID_FCoE           = 0x22,
631         BFA_PCI_CT2_SSID_ETH            = 0x23,
632         BFA_PCI_CT2_SSID_FC             = 0x24,
633 };
634
635 /*
636  * Maximum number of device address ranges mapped through different BAR(s)
637  */
638 #define BFA_PCI_ACCESS_RANGES 1
639
640 /*
641  *      Port speed settings. Each specific speed is a bit field. Use multiple
642  *      bits to specify speeds to be selected for auto-negotiation.
643  */
644 enum bfa_port_speed {
645         BFA_PORT_SPEED_UNKNOWN = 0,
646         BFA_PORT_SPEED_1GBPS    = 1,
647         BFA_PORT_SPEED_2GBPS    = 2,
648         BFA_PORT_SPEED_4GBPS    = 4,
649         BFA_PORT_SPEED_8GBPS    = 8,
650         BFA_PORT_SPEED_10GBPS   = 10,
651         BFA_PORT_SPEED_16GBPS   = 16,
652         BFA_PORT_SPEED_AUTO     = 0xf,
653 };
654 #define bfa_port_speed_t enum bfa_port_speed
655
656 enum {
657         BFA_BOOT_BOOTLUN_MAX = 4,       /*  maximum boot lun per IOC */
658         BFA_PREBOOT_BOOTLUN_MAX = 8,    /*  maximum preboot lun per IOC */
659 };
660
661 #define BOOT_CFG_REV1   1
662 #define BOOT_CFG_VLAN   1
663
664 /*
665  *      Boot options setting. Boot options setting determines from where
666  *      to get the boot lun information
667  */
668 enum bfa_boot_bootopt {
669         BFA_BOOT_AUTO_DISCOVER  = 0, /*  Boot from blun provided by fabric */
670         BFA_BOOT_STORED_BLUN = 1, /*  Boot from bluns stored in flash */
671         BFA_BOOT_FIRST_LUN      = 2, /*  Boot from first discovered blun */
672         BFA_BOOT_PBC    = 3, /*  Boot from pbc configured blun  */
673 };
674
675 #pragma pack(1)
676 /*
677  * Boot lun information.
678  */
679 struct bfa_boot_bootlun_s {
680         wwn_t   pwwn;           /*  port wwn of target */
681         struct scsi_lun   lun;  /*  64-bit lun */
682 };
683 #pragma pack()
684
685 /*
686  * BOOT boot configuraton
687  */
688 struct bfa_boot_cfg_s {
689         u8              version;
690         u8              rsvd1;
691         u16             chksum;
692         u8              enable;         /* enable/disable SAN boot */
693         u8              speed;          /* boot speed settings */
694         u8              topology;       /* boot topology setting */
695         u8              bootopt;        /* bfa_boot_bootopt_t */
696         u32             nbluns;         /* number of boot luns */
697         u32             rsvd2;
698         struct bfa_boot_bootlun_s blun[BFA_BOOT_BOOTLUN_MAX];
699         struct bfa_boot_bootlun_s blun_disc[BFA_BOOT_BOOTLUN_MAX];
700 };
701
702 struct bfa_boot_pbc_s {
703         u8              enable;         /*  enable/disable SAN boot */
704         u8              speed;          /*  boot speed settings */
705         u8              topology;       /*  boot topology setting */
706         u8              rsvd1;
707         u32     nbluns;         /*  number of boot luns */
708         struct bfa_boot_bootlun_s pblun[BFA_PREBOOT_BOOTLUN_MAX];
709 };
710
711 struct bfa_ethboot_cfg_s {
712         u8              version;
713         u8              rsvd1;
714         u16             chksum;
715         u8              enable; /* enable/disable Eth/PXE boot */
716         u8              rsvd2;
717         u16             vlan;
718 };
719
720 /*
721  * ASIC block configuration related structures
722  */
723 #define BFA_ABLK_MAX_PORTS      2
724 #define BFA_ABLK_MAX_PFS        16
725 #define BFA_ABLK_MAX            2
726
727 #pragma pack(1)
728 enum bfa_mode_s {
729         BFA_MODE_HBA    = 1,
730         BFA_MODE_CNA    = 2,
731         BFA_MODE_NIC    = 3
732 };
733
734 struct bfa_adapter_cfg_mode_s {
735         u16     max_pf;
736         u16     max_vf;
737         enum bfa_mode_s mode;
738 };
739
740 struct bfa_ablk_cfg_pf_s {
741         u16     pers;
742         u8      port_id;
743         u8      optrom;
744         u8      valid;
745         u8      sriov;
746         u8      max_vfs;
747         u8      rsvd[1];
748         u16     num_qpairs;
749         u16     num_vectors;
750         u32     bw;
751 };
752
753 struct bfa_ablk_cfg_port_s {
754         u8      mode;
755         u8      type;
756         u8      max_pfs;
757         u8      rsvd[5];
758 };
759
760 struct bfa_ablk_cfg_inst_s {
761         u8      nports;
762         u8      max_pfs;
763         u8      rsvd[6];
764         struct bfa_ablk_cfg_pf_s        pf_cfg[BFA_ABLK_MAX_PFS];
765         struct bfa_ablk_cfg_port_s      port_cfg[BFA_ABLK_MAX_PORTS];
766 };
767
768 struct bfa_ablk_cfg_s {
769         struct bfa_ablk_cfg_inst_s      inst[BFA_ABLK_MAX];
770 };
771
772
773 /*
774  *      SFP module specific
775  */
776 #define SFP_DIAGMON_SIZE        10 /* num bytes of diag monitor data */
777
778 /* SFP state change notification event */
779 #define BFA_SFP_SCN_REMOVED     0
780 #define BFA_SFP_SCN_INSERTED    1
781 #define BFA_SFP_SCN_POM         2
782 #define BFA_SFP_SCN_FAILED      3
783 #define BFA_SFP_SCN_UNSUPPORT   4
784 #define BFA_SFP_SCN_VALID       5
785
786 enum bfa_defs_sfp_media_e {
787         BFA_SFP_MEDIA_UNKNOWN   = 0x00,
788         BFA_SFP_MEDIA_CU        = 0x01,
789         BFA_SFP_MEDIA_LW        = 0x02,
790         BFA_SFP_MEDIA_SW        = 0x03,
791         BFA_SFP_MEDIA_EL        = 0x04,
792         BFA_SFP_MEDIA_UNSUPPORT = 0x05,
793 };
794
795 /*
796  * values for xmtr_tech above
797  */
798 enum {
799         SFP_XMTR_TECH_CU = (1 << 0),    /* copper FC-BaseT */
800         SFP_XMTR_TECH_CP = (1 << 1),    /* copper passive */
801         SFP_XMTR_TECH_CA = (1 << 2),    /* copper active */
802         SFP_XMTR_TECH_LL = (1 << 3),    /* longwave laser */
803         SFP_XMTR_TECH_SL = (1 << 4),    /* shortwave laser w/ OFC */
804         SFP_XMTR_TECH_SN = (1 << 5),    /* shortwave laser w/o OFC */
805         SFP_XMTR_TECH_EL_INTRA = (1 << 6), /* elec intra-enclosure */
806         SFP_XMTR_TECH_EL_INTER = (1 << 7), /* elec inter-enclosure */
807         SFP_XMTR_TECH_LC = (1 << 8),    /* longwave laser */
808         SFP_XMTR_TECH_SA = (1 << 9)
809 };
810
811 /*
812  * Serial ID: Data Fields -- Address A0h
813  * Basic ID field total 64 bytes
814  */
815 struct sfp_srlid_base_s {
816         u8      id;             /* 00: Identifier */
817         u8      extid;          /* 01: Extended Identifier */
818         u8      connector;      /* 02: Connector */
819         u8      xcvr[8];        /* 03-10: Transceiver */
820         u8      encoding;       /* 11: Encoding */
821         u8      br_norm;        /* 12: BR, Nominal */
822         u8      rate_id;        /* 13: Rate Identifier */
823         u8      len_km;         /* 14: Length single mode km */
824         u8      len_100m;       /* 15: Length single mode 100m */
825         u8      len_om2;        /* 16: Length om2 fiber 10m */
826         u8      len_om1;        /* 17: Length om1 fiber 10m */
827         u8      len_cu;         /* 18: Length copper 1m */
828         u8      len_om3;        /* 19: Length om3 fiber 10m */
829         u8      vendor_name[16];/* 20-35 */
830         u8      unalloc1;
831         u8      vendor_oui[3];  /* 37-39 */
832         u8      vendor_pn[16];  /* 40-55 */
833         u8      vendor_rev[4];  /* 56-59 */
834         u8      wavelen[2];     /* 60-61 */
835         u8      unalloc2;
836         u8      cc_base;        /* 63: check code for base id field */
837 };
838
839 /*
840  * Serial ID: Data Fields -- Address A0h
841  * Extended id field total 32 bytes
842  */
843 struct sfp_srlid_ext_s {
844         u8      options[2];
845         u8      br_max;
846         u8      br_min;
847         u8      vendor_sn[16];
848         u8      date_code[8];
849         u8      diag_mon_type;  /* 92: Diagnostic Monitoring type */
850         u8      en_options;
851         u8      sff_8472;
852         u8      cc_ext;
853 };
854
855 /*
856  * Diagnostic: Data Fields -- Address A2h
857  * Diagnostic and control/status base field total 96 bytes
858  */
859 struct sfp_diag_base_s {
860         /*
861          * Alarm and warning Thresholds 40 bytes
862          */
863         u8      temp_high_alarm[2]; /* 00-01 */
864         u8      temp_low_alarm[2];  /* 02-03 */
865         u8      temp_high_warning[2];   /* 04-05 */
866         u8      temp_low_warning[2];    /* 06-07 */
867
868         u8      volt_high_alarm[2]; /* 08-09 */
869         u8      volt_low_alarm[2];  /* 10-11 */
870         u8      volt_high_warning[2];   /* 12-13 */
871         u8      volt_low_warning[2];    /* 14-15 */
872
873         u8      bias_high_alarm[2]; /* 16-17 */
874         u8      bias_low_alarm[2];  /* 18-19 */
875         u8      bias_high_warning[2];   /* 20-21 */
876         u8      bias_low_warning[2];    /* 22-23 */
877
878         u8      tx_pwr_high_alarm[2];   /* 24-25 */
879         u8      tx_pwr_low_alarm[2];    /* 26-27 */
880         u8      tx_pwr_high_warning[2]; /* 28-29 */
881         u8      tx_pwr_low_warning[2];  /* 30-31 */
882
883         u8      rx_pwr_high_alarm[2];   /* 32-33 */
884         u8      rx_pwr_low_alarm[2];    /* 34-35 */
885         u8      rx_pwr_high_warning[2]; /* 36-37 */
886         u8      rx_pwr_low_warning[2];  /* 38-39 */
887
888         u8      unallocate_1[16];
889
890         /*
891          * ext_cal_const[36]
892          */
893         u8      rx_pwr[20];
894         u8      tx_i[4];
895         u8      tx_pwr[4];
896         u8      temp[4];
897         u8      volt[4];
898         u8      unallocate_2[3];
899         u8      cc_dmi;
900 };
901
902 /*
903  * Diagnostic: Data Fields -- Address A2h
904  * Diagnostic and control/status extended field total 24 bytes
905  */
906 struct sfp_diag_ext_s {
907         u8      diag[SFP_DIAGMON_SIZE];
908         u8      unalloc1[4];
909         u8      status_ctl;
910         u8      rsvd;
911         u8      alarm_flags[2];
912         u8      unalloc2[2];
913         u8      warning_flags[2];
914         u8      ext_status_ctl[2];
915 };
916
917 struct sfp_mem_s {
918         struct sfp_srlid_base_s srlid_base;
919         struct sfp_srlid_ext_s  srlid_ext;
920         struct sfp_diag_base_s  diag_base;
921         struct sfp_diag_ext_s   diag_ext;
922 };
923
924 /*
925  * transceiver codes (SFF-8472 Rev 10.2 Table 3.5)
926  */
927 union sfp_xcvr_e10g_code_u {
928         u8              b;
929         struct {
930 #ifdef __BIG_ENDIAN
931                 u8      e10g_unall:1;   /* 10G Ethernet compliance */
932                 u8      e10g_lrm:1;
933                 u8      e10g_lr:1;
934                 u8      e10g_sr:1;
935                 u8      ib_sx:1;    /* Infiniband compliance */
936                 u8      ib_lx:1;
937                 u8      ib_cu_a:1;
938                 u8      ib_cu_p:1;
939 #else
940                 u8      ib_cu_p:1;
941                 u8      ib_cu_a:1;
942                 u8      ib_lx:1;
943                 u8      ib_sx:1;    /* Infiniband compliance */
944                 u8      e10g_sr:1;
945                 u8      e10g_lr:1;
946                 u8      e10g_lrm:1;
947                 u8      e10g_unall:1;   /* 10G Ethernet compliance */
948 #endif
949         } r;
950 };
951
952 union sfp_xcvr_so1_code_u {
953         u8              b;
954         struct {
955                 u8      escon:2;    /* ESCON compliance code */
956                 u8      oc192_reach:1;  /* SONET compliance code */
957                 u8      so_reach:2;
958                 u8      oc48_reach:3;
959         } r;
960 };
961
962 union sfp_xcvr_so2_code_u {
963         u8              b;
964         struct {
965                 u8      reserved:1;
966                 u8      oc12_reach:3;   /* OC12 reach */
967                 u8      reserved1:1;
968                 u8      oc3_reach:3;    /* OC3 reach */
969         } r;
970 };
971
972 union sfp_xcvr_eth_code_u {
973         u8              b;
974         struct {
975                 u8      base_px:1;
976                 u8      base_bx10:1;
977                 u8      e100base_fx:1;
978                 u8      e100base_lx:1;
979                 u8      e1000base_t:1;
980                 u8      e1000base_cx:1;
981                 u8      e1000base_lx:1;
982                 u8      e1000base_sx:1;
983         } r;
984 };
985
986 struct sfp_xcvr_fc1_code_s {
987         u8      link_len:5; /* FC link length */
988         u8      xmtr_tech2:3;
989         u8      xmtr_tech1:7;   /* FC transmitter technology */
990         u8      reserved1:1;
991 };
992
993 union sfp_xcvr_fc2_code_u {
994         u8              b;
995         struct {
996                 u8      tw_media:1; /* twin axial pair (tw) */
997                 u8      tp_media:1; /* shielded twisted pair (sp) */
998                 u8      mi_media:1; /* miniature coax (mi) */
999                 u8      tv_media:1; /* video coax (tv) */
1000                 u8      m6_media:1; /* multimode, 62.5m (m6) */
1001                 u8      m5_media:1; /* multimode, 50m (m5) */
1002                 u8      reserved:1;
1003                 u8      sm_media:1; /* single mode (sm) */
1004         } r;
1005 };
1006
1007 union sfp_xcvr_fc3_code_u {
1008         u8              b;
1009         struct {
1010 #ifdef __BIG_ENDIAN
1011                 u8      rsv4:1;
1012                 u8      mb800:1;    /* 800 Mbytes/sec */
1013                 u8      mb1600:1;   /* 1600 Mbytes/sec */
1014                 u8      mb400:1;    /* 400 Mbytes/sec */
1015                 u8      rsv2:1;
1016                 u8      mb200:1;    /* 200 Mbytes/sec */
1017                 u8      rsv1:1;
1018                 u8      mb100:1;    /* 100 Mbytes/sec */
1019 #else
1020                 u8      mb100:1;    /* 100 Mbytes/sec */
1021                 u8      rsv1:1;
1022                 u8      mb200:1;    /* 200 Mbytes/sec */
1023                 u8      rsv2:1;
1024                 u8      mb400:1;    /* 400 Mbytes/sec */
1025                 u8      mb1600:1;   /* 1600 Mbytes/sec */
1026                 u8      mb800:1;    /* 800 Mbytes/sec */
1027                 u8      rsv4:1;
1028 #endif
1029         } r;
1030 };
1031
1032 struct sfp_xcvr_s {
1033         union sfp_xcvr_e10g_code_u      e10g;
1034         union sfp_xcvr_so1_code_u       so1;
1035         union sfp_xcvr_so2_code_u       so2;
1036         union sfp_xcvr_eth_code_u       eth;
1037         struct sfp_xcvr_fc1_code_s      fc1;
1038         union sfp_xcvr_fc2_code_u       fc2;
1039         union sfp_xcvr_fc3_code_u       fc3;
1040 };
1041
1042 /*
1043  *      Flash module specific
1044  */
1045 #define BFA_FLASH_PART_ENTRY_SIZE       32      /* partition entry size */
1046 #define BFA_FLASH_PART_MAX              32      /* maximal # of partitions */
1047
1048 enum bfa_flash_part_type {
1049         BFA_FLASH_PART_OPTROM   = 1,    /* option rom partition */
1050         BFA_FLASH_PART_FWIMG    = 2,    /* firmware image partition */
1051         BFA_FLASH_PART_FWCFG    = 3,    /* firmware tuneable config */
1052         BFA_FLASH_PART_DRV      = 4,    /* IOC driver config */
1053         BFA_FLASH_PART_BOOT     = 5,    /* boot config */
1054         BFA_FLASH_PART_ASIC     = 6,    /* asic bootstrap configuration */
1055         BFA_FLASH_PART_MFG      = 7,    /* manufacturing block partition */
1056         BFA_FLASH_PART_OPTROM2  = 8,    /* 2nd option rom partition */
1057         BFA_FLASH_PART_VPD      = 9,    /* vpd data of OEM info */
1058         BFA_FLASH_PART_PBC      = 10,   /* pre-boot config */
1059         BFA_FLASH_PART_BOOTOVL  = 11,   /* boot overlay partition */
1060         BFA_FLASH_PART_LOG      = 12,   /* firmware log partition */
1061         BFA_FLASH_PART_PXECFG   = 13,   /* pxe boot config partition */
1062         BFA_FLASH_PART_PXEOVL   = 14,   /* pxe boot overlay partition */
1063         BFA_FLASH_PART_PORTCFG  = 15,   /* port cfg partition */
1064         BFA_FLASH_PART_ASICBK   = 16,   /* asic backup partition */
1065 };
1066
1067 /*
1068  * flash partition attributes
1069  */
1070 struct bfa_flash_part_attr_s {
1071         u32     part_type;      /* partition type */
1072         u32     part_instance;  /* partition instance */
1073         u32     part_off;       /* partition offset */
1074         u32     part_size;      /* partition size */
1075         u32     part_len;       /* partition content length */
1076         u32     part_status;    /* partition status */
1077         char    rsv[BFA_FLASH_PART_ENTRY_SIZE - 24];
1078 };
1079
1080 /*
1081  * flash attributes
1082  */
1083 struct bfa_flash_attr_s {
1084         u32     status; /* flash overall status */
1085         u32     npart;  /* num of partitions */
1086         struct bfa_flash_part_attr_s part[BFA_FLASH_PART_MAX];
1087 };
1088
1089 /*
1090  *      DIAG module specific
1091  */
1092 #define LB_PATTERN_DEFAULT      0xB5B5B5B5
1093 #define QTEST_CNT_DEFAULT       10
1094 #define QTEST_PAT_DEFAULT       LB_PATTERN_DEFAULT
1095
1096 struct bfa_diag_memtest_s {
1097         u8      algo;
1098         u8      rsvd[7];
1099 };
1100
1101 struct bfa_diag_memtest_result {
1102         u32     status;
1103         u32     addr;
1104         u32     exp; /* expect value read from reg */
1105         u32     act; /* actually value read */
1106         u32     err_status;             /* error status reg */
1107         u32     err_status1;    /* extra error info reg */
1108         u32     err_addr; /* error address reg */
1109         u8      algo;
1110         u8      rsv[3];
1111 };
1112
1113 struct bfa_diag_loopback_result_s {
1114         u32     numtxmfrm;      /* no. of transmit frame */
1115         u32     numosffrm;      /* no. of outstanding frame */
1116         u32     numrcvfrm;      /* no. of received good frame */
1117         u32     badfrminf;      /* mis-match info */
1118         u32     badfrmnum;      /* mis-match fram number */
1119         u8      status;         /* loopback test result */
1120         u8      rsvd[3];
1121 };
1122
1123 struct bfa_diag_ledtest_s {
1124         u32     cmd;    /* bfa_led_op_t */
1125         u32     color;  /* bfa_led_color_t */
1126         u16     freq;   /* no. of blinks every 10 secs */
1127         u8      led;    /* bitmap of LEDs to be tested */
1128         u8      rsvd[5];
1129 };
1130
1131 struct bfa_diag_loopback_s {
1132         u32     loopcnt;
1133         u32     pattern;
1134         u8      lb_mode;    /* bfa_port_opmode_t */
1135         u8      speed;      /* bfa_port_speed_t */
1136         u8      rsvd[2];
1137 };
1138
1139 /*
1140  *      PHY module specific
1141  */
1142 enum bfa_phy_status_e {
1143         BFA_PHY_STATUS_GOOD     = 0, /* phy is good */
1144         BFA_PHY_STATUS_NOT_PRESENT      = 1, /* phy does not exist */
1145         BFA_PHY_STATUS_BAD      = 2, /* phy is bad */
1146 };
1147
1148 /*
1149  * phy attributes for phy query
1150  */
1151 struct bfa_phy_attr_s {
1152         u32     status;         /* phy present/absent status */
1153         u32     length;         /* firmware length */
1154         u32     fw_ver;         /* firmware version */
1155         u32     an_status;      /* AN status */
1156         u32     pma_pmd_status; /* PMA/PMD link status */
1157         u32     pma_pmd_signal; /* PMA/PMD signal detect */
1158         u32     pcs_status;     /* PCS link status */
1159 };
1160
1161 /*
1162  * phy stats
1163  */
1164 struct bfa_phy_stats_s {
1165         u32     status;         /* phy stats status */
1166         u32     link_breaks;    /* Num of link breaks after linkup */
1167         u32     pma_pmd_fault;  /* NPMA/PMD fault */
1168         u32     pcs_fault;      /* PCS fault */
1169         u32     speed_neg;      /* Num of speed negotiation */
1170         u32     tx_eq_training; /* Num of TX EQ training */
1171         u32     tx_eq_timeout;  /* Num of TX EQ timeout */
1172         u32     crc_error;      /* Num of CRC errors */
1173 };
1174
1175 #pragma pack()
1176
1177 #endif /* __BFA_DEFS_H__ */