]> Pileus Git - ~andy/linux/blob - drivers/scsi/bfa/bfa_defs.h
[SCSI] bfa: Support Power on Hours display and diag temp sensor fixes
[~andy/linux] / drivers / scsi / bfa / bfa_defs.h
1 /*
2  * Copyright (c) 2005-2010 Brocade Communications Systems, Inc.
3  * All rights reserved
4  * www.brocade.com
5  *
6  * Linux driver for Brocade Fibre Channel Host Bus Adapter.
7  *
8  * This program is free software; you can redistribute it and/or modify it
9  * under the terms of the GNU General Public License (GPL) Version 2 as
10  * published by the Free Software Foundation
11  *
12  * This program is distributed in the hope that it will be useful, but
13  * WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
15  * General Public License for more details.
16  */
17
18 #ifndef __BFA_DEFS_H__
19 #define __BFA_DEFS_H__
20
21 #include "bfa_fc.h"
22 #include "bfad_drv.h"
23
24 #define BFA_MFG_SERIALNUM_SIZE                  11
25 #define STRSZ(_n)                               (((_n) + 4) & ~3)
26
27 /*
28  * Manufacturing card type
29  */
30 enum {
31         BFA_MFG_TYPE_CB_MAX  = 825,      /*  Crossbow card type max     */
32         BFA_MFG_TYPE_FC8P2   = 825,      /*  8G 2port FC card           */
33         BFA_MFG_TYPE_FC8P1   = 815,      /*  8G 1port FC card           */
34         BFA_MFG_TYPE_FC4P2   = 425,      /*  4G 2port FC card           */
35         BFA_MFG_TYPE_FC4P1   = 415,      /*  4G 1port FC card           */
36         BFA_MFG_TYPE_CNA10P2 = 1020,     /*  10G 2port CNA card */
37         BFA_MFG_TYPE_CNA10P1 = 1010,     /*  10G 1port CNA card */
38         BFA_MFG_TYPE_JAYHAWK = 804,      /*  Jayhawk mezz card          */
39         BFA_MFG_TYPE_WANCHESE = 1007,    /*  Wanchese mezz card */
40         BFA_MFG_TYPE_ASTRA    = 807,     /*  Astra mezz card            */
41         BFA_MFG_TYPE_LIGHTNING_P0 = 902, /*  Lightning mezz card - old  */
42         BFA_MFG_TYPE_LIGHTNING = 1741,   /*  Lightning mezz card        */
43         BFA_MFG_TYPE_PROWLER_F = 1560,   /*  Prowler FC only cards      */
44         BFA_MFG_TYPE_PROWLER_N = 1410,   /*  Prowler NIC only cards     */
45         BFA_MFG_TYPE_PROWLER_C = 1710,   /*  Prowler CNA only cards     */
46         BFA_MFG_TYPE_PROWLER_D = 1860,   /*  Prowler Dual cards         */
47         BFA_MFG_TYPE_CHINOOK   = 1867,   /*  Chinook cards              */
48         BFA_MFG_TYPE_INVALID = 0,        /*  Invalid card type          */
49 };
50
51 #pragma pack(1)
52
53 /*
54  * Check if Mezz card
55  */
56 #define bfa_mfg_is_mezz(type) (( \
57         (type) == BFA_MFG_TYPE_JAYHAWK || \
58         (type) == BFA_MFG_TYPE_WANCHESE || \
59         (type) == BFA_MFG_TYPE_ASTRA || \
60         (type) == BFA_MFG_TYPE_LIGHTNING_P0 || \
61         (type) == BFA_MFG_TYPE_LIGHTNING || \
62         (type) == BFA_MFG_TYPE_CHINOOK))
63
64 /*
65  * Check if the card having old wwn/mac handling
66  */
67 #define bfa_mfg_is_old_wwn_mac_model(type) (( \
68         (type) == BFA_MFG_TYPE_FC8P2 || \
69         (type) == BFA_MFG_TYPE_FC8P1 || \
70         (type) == BFA_MFG_TYPE_FC4P2 || \
71         (type) == BFA_MFG_TYPE_FC4P1 || \
72         (type) == BFA_MFG_TYPE_CNA10P2 || \
73         (type) == BFA_MFG_TYPE_CNA10P1 || \
74         (type) == BFA_MFG_TYPE_JAYHAWK || \
75         (type) == BFA_MFG_TYPE_WANCHESE))
76
77 #define bfa_mfg_increment_wwn_mac(m, i)                         \
78 do {                                                            \
79         u32 t = ((u32)(m)[0] << 16) | ((u32)(m)[1] << 8) | \
80                 (u32)(m)[2];  \
81         t += (i);      \
82         (m)[0] = (t >> 16) & 0xFF;                              \
83         (m)[1] = (t >> 8) & 0xFF;                               \
84         (m)[2] = t & 0xFF;                                      \
85 } while (0)
86
87 /*
88  * VPD data length
89  */
90 #define BFA_MFG_VPD_LEN                 512
91
92 /*
93  * VPD vendor tag
94  */
95 enum {
96         BFA_MFG_VPD_UNKNOWN     = 0,     /*  vendor unknown             */
97         BFA_MFG_VPD_IBM         = 1,     /*  vendor IBM                 */
98         BFA_MFG_VPD_HP          = 2,     /*  vendor HP                  */
99         BFA_MFG_VPD_DELL        = 3,     /*  vendor DELL                */
100         BFA_MFG_VPD_PCI_IBM     = 0x08,  /*  PCI VPD IBM                */
101         BFA_MFG_VPD_PCI_HP      = 0x10,  /*  PCI VPD HP         */
102         BFA_MFG_VPD_PCI_DELL    = 0x20,  /*  PCI VPD DELL               */
103         BFA_MFG_VPD_PCI_BRCD    = 0xf8,  /*  PCI VPD Brocade            */
104 };
105
106 /*
107  * All numerical fields are in big-endian format.
108  */
109 struct bfa_mfg_vpd_s {
110         u8              version;        /*  vpd data version */
111         u8              vpd_sig[3];     /*  characters 'V', 'P', 'D' */
112         u8              chksum;         /*  u8 checksum */
113         u8              vendor;         /*  vendor */
114         u8      len;            /*  vpd data length excluding header */
115         u8      rsv;
116         u8              data[BFA_MFG_VPD_LEN];  /*  vpd data */
117 };
118
119 #pragma pack()
120
121 /*
122  * Status return values
123  */
124 enum bfa_status {
125         BFA_STATUS_OK           = 0,    /*  Success */
126         BFA_STATUS_FAILED       = 1,    /*  Operation failed */
127         BFA_STATUS_EINVAL       = 2,    /*  Invalid params Check input
128                                          *  parameters */
129         BFA_STATUS_ENOMEM       = 3,    /*  Out of resources */
130         BFA_STATUS_ETIMER       = 5,    /*  Timer expired - Retry, if persists,
131                                          *  contact support */
132         BFA_STATUS_EPROTOCOL    = 6,    /*  Protocol error */
133         BFA_STATUS_SFP_UNSUPP   = 10,   /*  Unsupported SFP - Replace SFP */
134         BFA_STATUS_UNKNOWN_VFID = 11,   /*  VF_ID not found */
135         BFA_STATUS_DATACORRUPTED = 12,  /*  Diag returned data corrupted */
136         BFA_STATUS_DEVBUSY      = 13,   /*  Device busy - Retry operation */
137         BFA_STATUS_HDMA_FAILED  = 16,   /* Host dma failed contact support */
138         BFA_STATUS_FLASH_BAD_LEN = 17,  /*  Flash bad length */
139         BFA_STATUS_UNKNOWN_LWWN = 18,   /*  LPORT PWWN not found */
140         BFA_STATUS_UNKNOWN_RWWN = 19,   /*  RPORT PWWN not found */
141         BFA_STATUS_VPORT_EXISTS = 21,   /*  VPORT already exists */
142         BFA_STATUS_VPORT_MAX    = 22,   /*  Reached max VPORT supported limit */
143         BFA_STATUS_UNSUPP_SPEED = 23,   /*  Invalid Speed Check speed setting */
144         BFA_STATUS_INVLD_DFSZ   = 24,   /*  Invalid Max data field size */
145         BFA_STATUS_CMD_NOTSUPP  = 26,   /*  Command/API not supported */
146         BFA_STATUS_FABRIC_RJT   = 29,   /*  Reject from attached fabric */
147         BFA_STATUS_UNKNOWN_VWWN = 30,   /*  VPORT PWWN not found */
148         BFA_STATUS_PORT_OFFLINE = 34,   /*  Port is not online */
149         BFA_STATUS_VPORT_WWN_BP = 46,   /*  WWN is same as base port's WWN */
150         BFA_STATUS_PORT_NOT_DISABLED = 47, /* Port not disabled disable port */
151         BFA_STATUS_NO_FCPIM_NEXUS = 52, /* No FCP Nexus exists with the rport */
152         BFA_STATUS_IOC_FAILURE  = 56,   /* IOC failure - Retry, if persists
153                                          * contact support */
154         BFA_STATUS_INVALID_WWN  = 57,   /*  Invalid WWN */
155         BFA_STATUS_ADAPTER_ENABLED = 60, /* Adapter is not disabled */
156         BFA_STATUS_IOC_NON_OP   = 61,   /* IOC is not operational */
157         BFA_STATUS_VERSION_FAIL = 70, /* Application/Driver version mismatch */
158         BFA_STATUS_DIAG_BUSY    = 71,   /*  diag busy */
159         BFA_STATUS_BEACON_ON    = 72,   /* Port Beacon already on */
160         BFA_STATUS_ENOFSAVE     = 78,   /*  No saved firmware trace */
161         BFA_STATUS_IOC_DISABLED = 82,   /* IOC is already disabled */
162         BFA_STATUS_ERROR_TRL_ENABLED  = 87,   /* TRL is enabled */
163         BFA_STATUS_ERROR_QOS_ENABLED  = 88,   /* QoS is enabled */
164         BFA_STATUS_NO_SFP_DEV = 89,     /* No SFP device check or replace SFP */
165         BFA_STATUS_MEMTEST_FAILED = 90, /* Memory test failed contact support */
166         BFA_STATUS_LEDTEST_OP = 109, /* LED test is operating */
167         BFA_STATUS_INVALID_MAC  = 134, /*  Invalid MAC address */
168         BFA_STATUS_CMD_NOTSUPP_CNA = 146, /* Command not supported for CNA */
169         BFA_STATUS_PBC          = 154, /*  Operation not allowed for pre-boot
170                                         *  configuration */
171         BFA_STATUS_BAD_FWCFG = 156,     /* Bad firmware configuration */
172         BFA_STATUS_INVALID_VENDOR = 158, /* Invalid switch vendor */
173         BFA_STATUS_SFP_NOT_READY = 159, /* SFP info is not ready. Retry */
174         BFA_STATUS_TRUNK_ENABLED = 164, /* Trunk is already enabled on
175                                          * this adapter */
176         BFA_STATUS_TRUNK_DISABLED  = 165, /* Trunking is disabled on
177                                            * the adapter */
178         BFA_STATUS_IOPROFILE_OFF = 175, /* IO profile OFF */
179         BFA_STATUS_PHY_NOT_PRESENT = 183, /* PHY module not present */
180         BFA_STATUS_FEATURE_NOT_SUPPORTED = 192, /* Feature not supported */
181         BFA_STATUS_ENTRY_EXISTS = 193,  /* Entry already exists */
182         BFA_STATUS_ENTRY_NOT_EXISTS = 194, /* Entry does not exist */
183         BFA_STATUS_NO_CHANGE = 195,     /* Feature already in that state */
184         BFA_STATUS_FAA_ENABLED = 197,   /* FAA is already enabled */
185         BFA_STATUS_FAA_DISABLED = 198,  /* FAA is already disabled */
186         BFA_STATUS_FAA_ACQUIRED = 199,  /* FAA is already acquired */
187         BFA_STATUS_FAA_ACQ_ADDR = 200,  /* Acquiring addr */
188         BFA_STATUS_ERROR_TRUNK_ENABLED = 203,   /* Trunk enabled on adapter */
189         BFA_STATUS_MAX_ENTRY_REACHED = 212,     /* MAX entry reached */
190         BFA_STATUS_TOPOLOGY_LOOP = 230, /* Topology is set to Loop */
191         BFA_STATUS_LOOP_UNSUPP_MEZZ = 231, /* Loop topology is not supported
192                                             * on mezz cards */
193         BFA_STATUS_INVALID_BW = 233,    /* Invalid bandwidth value */
194         BFA_STATUS_QOS_BW_INVALID = 234,   /* Invalid QOS bandwidth
195                                             * configuration */
196         BFA_STATUS_DPORT_ENABLED = 235, /* D-port mode is already enabled */
197         BFA_STATUS_DPORT_DISABLED = 236, /* D-port mode is already disabled */
198         BFA_STATUS_CMD_NOTSUPP_MEZZ = 239, /* Cmd not supported for MEZZ card */
199         BFA_STATUS_DPORT_ERR = 245,     /* D-port mode is enabled */
200         BFA_STATUS_MAX_VAL              /* Unknown error code */
201 };
202 #define bfa_status_t enum bfa_status
203
204 enum bfa_eproto_status {
205         BFA_EPROTO_BAD_ACCEPT = 0,
206         BFA_EPROTO_UNKNOWN_RSP = 1
207 };
208 #define bfa_eproto_status_t enum bfa_eproto_status
209
210 enum bfa_boolean {
211         BFA_FALSE = 0,
212         BFA_TRUE  = 1
213 };
214 #define bfa_boolean_t enum bfa_boolean
215
216 #define BFA_STRING_32   32
217 #define BFA_VERSION_LEN 64
218
219 /*
220  * ---------------------- adapter definitions ------------
221  */
222
223 /*
224  * BFA adapter level attributes.
225  */
226 enum {
227         BFA_ADAPTER_SERIAL_NUM_LEN = STRSZ(BFA_MFG_SERIALNUM_SIZE),
228                                         /*
229                                          *!< adapter serial num length
230                                          */
231         BFA_ADAPTER_MODEL_NAME_LEN  = 16,  /*  model name length */
232         BFA_ADAPTER_MODEL_DESCR_LEN = 128, /*  model description length */
233         BFA_ADAPTER_MFG_NAME_LEN    = 8,   /*  manufacturer name length */
234         BFA_ADAPTER_SYM_NAME_LEN    = 64,  /*  adapter symbolic name length */
235         BFA_ADAPTER_OS_TYPE_LEN     = 64,  /*  adapter os type length */
236 };
237
238 struct bfa_adapter_attr_s {
239         char            manufacturer[BFA_ADAPTER_MFG_NAME_LEN];
240         char            serial_num[BFA_ADAPTER_SERIAL_NUM_LEN];
241         u32     card_type;
242         char            model[BFA_ADAPTER_MODEL_NAME_LEN];
243         char            model_descr[BFA_ADAPTER_MODEL_DESCR_LEN];
244         wwn_t           pwwn;
245         char            node_symname[FC_SYMNAME_MAX];
246         char            hw_ver[BFA_VERSION_LEN];
247         char            fw_ver[BFA_VERSION_LEN];
248         char            optrom_ver[BFA_VERSION_LEN];
249         char            os_type[BFA_ADAPTER_OS_TYPE_LEN];
250         struct bfa_mfg_vpd_s    vpd;
251         struct mac_s    mac;
252
253         u8              nports;
254         u8              max_speed;
255         u8              prototype;
256         char            asic_rev;
257
258         u8              pcie_gen;
259         u8              pcie_lanes_orig;
260         u8              pcie_lanes;
261         u8              cna_capable;
262
263         u8              is_mezz;
264         u8              trunk_capable;
265         u8              mfg_day;        /* manufacturing day */
266         u8              mfg_month;      /* manufacturing month */
267         u16             mfg_year;       /* manufacturing year */
268         u16             rsvd;
269 };
270
271 /*
272  * ---------------------- IOC definitions ------------
273  */
274
275 enum {
276         BFA_IOC_DRIVER_LEN      = 16,
277         BFA_IOC_CHIP_REV_LEN    = 8,
278 };
279
280 /*
281  * Driver and firmware versions.
282  */
283 struct bfa_ioc_driver_attr_s {
284         char            driver[BFA_IOC_DRIVER_LEN];     /*  driver name */
285         char            driver_ver[BFA_VERSION_LEN];    /*  driver version */
286         char            fw_ver[BFA_VERSION_LEN];        /*  firmware version */
287         char            bios_ver[BFA_VERSION_LEN];      /*  bios version */
288         char            efi_ver[BFA_VERSION_LEN];       /*  EFI version */
289         char            ob_ver[BFA_VERSION_LEN];        /*  openboot version */
290 };
291
292 /*
293  * IOC PCI device attributes
294  */
295 struct bfa_ioc_pci_attr_s {
296         u16     vendor_id;      /*  PCI vendor ID */
297         u16     device_id;      /*  PCI device ID */
298         u16     ssid;           /*  subsystem ID */
299         u16     ssvid;          /*  subsystem vendor ID */
300         u32     pcifn;          /*  PCI device function */
301         u32     rsvd;           /* padding */
302         char            chip_rev[BFA_IOC_CHIP_REV_LEN];  /*  chip revision */
303 };
304
305 /*
306  * IOC states
307  */
308 enum bfa_ioc_state {
309         BFA_IOC_UNINIT          = 1,    /*  IOC is in uninit state */
310         BFA_IOC_RESET           = 2,    /*  IOC is in reset state */
311         BFA_IOC_SEMWAIT         = 3,    /*  Waiting for IOC h/w semaphore */
312         BFA_IOC_HWINIT          = 4,    /*  IOC h/w is being initialized */
313         BFA_IOC_GETATTR         = 5,    /*  IOC is being configured */
314         BFA_IOC_OPERATIONAL     = 6,    /*  IOC is operational */
315         BFA_IOC_INITFAIL        = 7,    /*  IOC hardware failure */
316         BFA_IOC_FAIL            = 8,    /*  IOC heart-beat failure */
317         BFA_IOC_DISABLING       = 9,    /*  IOC is being disabled */
318         BFA_IOC_DISABLED        = 10,   /*  IOC is disabled */
319         BFA_IOC_FWMISMATCH      = 11,   /*  IOC f/w different from drivers */
320         BFA_IOC_ENABLING        = 12,   /*  IOC is being enabled */
321         BFA_IOC_HWFAIL          = 13,   /*  PCI mapping doesn't exist */
322         BFA_IOC_ACQ_ADDR        = 14,   /*  Acquiring addr from fabric */
323 };
324
325 /*
326  * IOC firmware stats
327  */
328 struct bfa_fw_ioc_stats_s {
329         u32     enable_reqs;
330         u32     disable_reqs;
331         u32     get_attr_reqs;
332         u32     dbg_sync;
333         u32     dbg_dump;
334         u32     unknown_reqs;
335 };
336
337 /*
338  * IOC driver stats
339  */
340 struct bfa_ioc_drv_stats_s {
341         u32     ioc_isrs;
342         u32     ioc_enables;
343         u32     ioc_disables;
344         u32     ioc_hbfails;
345         u32     ioc_boots;
346         u32     stats_tmos;
347         u32     hb_count;
348         u32     disable_reqs;
349         u32     enable_reqs;
350         u32     disable_replies;
351         u32     enable_replies;
352         u32     rsvd;
353 };
354
355 /*
356  * IOC statistics
357  */
358 struct bfa_ioc_stats_s {
359         struct bfa_ioc_drv_stats_s      drv_stats; /*  driver IOC stats */
360         struct bfa_fw_ioc_stats_s       fw_stats;  /*  firmware IOC stats */
361 };
362
363 enum bfa_ioc_type_e {
364         BFA_IOC_TYPE_FC         = 1,
365         BFA_IOC_TYPE_FCoE       = 2,
366         BFA_IOC_TYPE_LL         = 3,
367 };
368
369 /*
370  * IOC attributes returned in queries
371  */
372 struct bfa_ioc_attr_s {
373         enum bfa_ioc_type_e             ioc_type;
374         enum bfa_ioc_state              state;          /*  IOC state      */
375         struct bfa_adapter_attr_s       adapter_attr;   /*  HBA attributes */
376         struct bfa_ioc_driver_attr_s    driver_attr;    /*  driver attr    */
377         struct bfa_ioc_pci_attr_s       pci_attr;
378         u8                              port_id;        /*  port number    */
379         u8                              port_mode;      /*  bfa_mode_s  */
380         u8                              cap_bm;         /*  capability  */
381         u8                              port_mode_cfg;  /*  bfa_mode_s  */
382         u8                              rsvd[4];        /*  64bit align */
383 };
384
385 /*
386  *                      AEN related definitions
387  */
388 enum bfa_aen_category {
389         BFA_AEN_CAT_ADAPTER     = 1,
390         BFA_AEN_CAT_PORT        = 2,
391         BFA_AEN_CAT_LPORT       = 3,
392         BFA_AEN_CAT_RPORT       = 4,
393         BFA_AEN_CAT_ITNIM       = 5,
394         BFA_AEN_CAT_AUDIT       = 8,
395         BFA_AEN_CAT_IOC         = 9,
396 };
397
398 /* BFA adapter level events */
399 enum bfa_adapter_aen_event {
400         BFA_ADAPTER_AEN_ADD     = 1,    /* New Adapter found event */
401         BFA_ADAPTER_AEN_REMOVE  = 2,    /* Adapter removed event */
402 };
403
404 struct bfa_adapter_aen_data_s {
405         char    serial_num[BFA_ADAPTER_SERIAL_NUM_LEN];
406         u32     nports; /* Number of NPorts */
407         wwn_t   pwwn;   /* WWN of one of its physical port */
408 };
409
410 /* BFA physical port Level events */
411 enum bfa_port_aen_event {
412         BFA_PORT_AEN_ONLINE     = 1,    /* Physical Port online event */
413         BFA_PORT_AEN_OFFLINE    = 2,    /* Physical Port offline event */
414         BFA_PORT_AEN_RLIR       = 3,    /* RLIR event, not supported */
415         BFA_PORT_AEN_SFP_INSERT = 4,    /* SFP inserted event */
416         BFA_PORT_AEN_SFP_REMOVE = 5,    /* SFP removed event */
417         BFA_PORT_AEN_SFP_POM    = 6,    /* SFP POM event */
418         BFA_PORT_AEN_ENABLE     = 7,    /* Physical Port enable event */
419         BFA_PORT_AEN_DISABLE    = 8,    /* Physical Port disable event */
420         BFA_PORT_AEN_AUTH_ON    = 9,    /* Physical Port auth success event */
421         BFA_PORT_AEN_AUTH_OFF   = 10,   /* Physical Port auth fail event */
422         BFA_PORT_AEN_DISCONNECT = 11,   /* Physical Port disconnect event */
423         BFA_PORT_AEN_QOS_NEG    = 12,   /* Base Port QOS negotiation event */
424         BFA_PORT_AEN_FABRIC_NAME_CHANGE = 13, /* Fabric Name/WWN change */
425         BFA_PORT_AEN_SFP_ACCESS_ERROR   = 14, /* SFP read error event */
426         BFA_PORT_AEN_SFP_UNSUPPORT      = 15, /* Unsupported SFP event */
427 };
428
429 enum bfa_port_aen_sfp_pom {
430         BFA_PORT_AEN_SFP_POM_GREEN = 1, /* Normal */
431         BFA_PORT_AEN_SFP_POM_AMBER = 2, /* Warning */
432         BFA_PORT_AEN_SFP_POM_RED   = 3, /* Critical */
433         BFA_PORT_AEN_SFP_POM_MAX   = BFA_PORT_AEN_SFP_POM_RED
434 };
435
436 struct bfa_port_aen_data_s {
437         wwn_t           pwwn;           /* WWN of the physical port */
438         wwn_t           fwwn;           /* WWN of the fabric port */
439         u32             phy_port_num;   /* For SFP related events */
440         u16             ioc_type;
441         u16             level;          /* Only transitions will be informed */
442         mac_t           mac;            /* MAC address of the ethernet port */
443         u16             rsvd;
444 };
445
446 /* BFA AEN logical port events */
447 enum bfa_lport_aen_event {
448         BFA_LPORT_AEN_NEW       = 1,            /* LPort created event */
449         BFA_LPORT_AEN_DELETE    = 2,            /* LPort deleted event */
450         BFA_LPORT_AEN_ONLINE    = 3,            /* LPort online event */
451         BFA_LPORT_AEN_OFFLINE   = 4,            /* LPort offline event */
452         BFA_LPORT_AEN_DISCONNECT = 5,           /* LPort disconnect event */
453         BFA_LPORT_AEN_NEW_PROP  = 6,            /* VPort created event */
454         BFA_LPORT_AEN_DELETE_PROP = 7,          /* VPort deleted event */
455         BFA_LPORT_AEN_NEW_STANDARD = 8,         /* VPort created event */
456         BFA_LPORT_AEN_DELETE_STANDARD = 9,      /* VPort deleted event */
457         BFA_LPORT_AEN_NPIV_DUP_WWN = 10,        /* VPort with duplicate WWN */
458         BFA_LPORT_AEN_NPIV_FABRIC_MAX = 11,     /* Max NPIV in fabric/fport */
459         BFA_LPORT_AEN_NPIV_UNKNOWN = 12,        /* Unknown NPIV Error code */
460 };
461
462 struct bfa_lport_aen_data_s {
463         u16     vf_id;  /* vf_id of this logical port */
464         u16     roles;  /* Logical port mode,IM/TM/IP etc */
465         u32     rsvd;
466         wwn_t   ppwwn;  /* WWN of its physical port */
467         wwn_t   lpwwn;  /* WWN of this logical port */
468 };
469
470 /* BFA ITNIM events */
471 enum bfa_itnim_aen_event {
472         BFA_ITNIM_AEN_ONLINE     = 1,   /* Target online */
473         BFA_ITNIM_AEN_OFFLINE    = 2,   /* Target offline */
474         BFA_ITNIM_AEN_DISCONNECT = 3,   /* Target disconnected */
475 };
476
477 struct bfa_itnim_aen_data_s {
478         u16             vf_id;          /* vf_id of the IT nexus */
479         u16             rsvd[3];
480         wwn_t           ppwwn;          /* WWN of its physical port */
481         wwn_t           lpwwn;          /* WWN of logical port */
482         wwn_t           rpwwn;          /* WWN of remote(target) port */
483 };
484
485 /* BFA audit events */
486 enum bfa_audit_aen_event {
487         BFA_AUDIT_AEN_AUTH_ENABLE       = 1,
488         BFA_AUDIT_AEN_AUTH_DISABLE      = 2,
489         BFA_AUDIT_AEN_FLASH_ERASE       = 3,
490         BFA_AUDIT_AEN_FLASH_UPDATE      = 4,
491 };
492
493 struct bfa_audit_aen_data_s {
494         wwn_t   pwwn;
495         int     partition_inst;
496         int     partition_type;
497 };
498
499 /* BFA IOC level events */
500 enum bfa_ioc_aen_event {
501         BFA_IOC_AEN_HBGOOD  = 1,        /* Heart Beat restore event     */
502         BFA_IOC_AEN_HBFAIL  = 2,        /* Heart Beat failure event     */
503         BFA_IOC_AEN_ENABLE  = 3,        /* IOC enabled event            */
504         BFA_IOC_AEN_DISABLE = 4,        /* IOC disabled event           */
505         BFA_IOC_AEN_FWMISMATCH  = 5,    /* IOC firmware mismatch        */
506         BFA_IOC_AEN_FWCFG_ERROR = 6,    /* IOC firmware config error    */
507         BFA_IOC_AEN_INVALID_VENDOR = 7,
508         BFA_IOC_AEN_INVALID_NWWN = 8,   /* Zero NWWN                    */
509         BFA_IOC_AEN_INVALID_PWWN = 9    /* Zero PWWN                    */
510 };
511
512 struct bfa_ioc_aen_data_s {
513         wwn_t   pwwn;
514         u16     ioc_type;
515         mac_t   mac;
516 };
517
518 /*
519  *      D-port states
520  *
521 */
522 enum bfa_dport_state {
523         BFA_DPORT_ST_DISABLED   = 0,    /* D-port is Disabled */
524         BFA_DPORT_ST_DISABLING  = 1,    /* D-port is Disabling */
525         BFA_DPORT_ST_ENABLING   = 2,    /* D-port is Enabling */
526         BFA_DPORT_ST_ENABLED    = 3,    /* D-port is Enabled */
527 };
528
529 /*
530  * ---------------------- mfg definitions ------------
531  */
532
533 /*
534  * Checksum size
535  */
536 #define BFA_MFG_CHKSUM_SIZE                     16
537
538 #define BFA_MFG_PARTNUM_SIZE                    14
539 #define BFA_MFG_SUPPLIER_ID_SIZE                10
540 #define BFA_MFG_SUPPLIER_PARTNUM_SIZE           20
541 #define BFA_MFG_SUPPLIER_SERIALNUM_SIZE         20
542 #define BFA_MFG_SUPPLIER_REVISION_SIZE          4
543 /*
544  * Initial capability definition
545  */
546 #define BFA_MFG_IC_FC   0x01
547 #define BFA_MFG_IC_ETH  0x02
548
549 /*
550  * Adapter capability mask definition
551  */
552 #define BFA_CM_HBA      0x01
553 #define BFA_CM_CNA      0x02
554 #define BFA_CM_NIC      0x04
555 #define BFA_CM_FC16G    0x08
556 #define BFA_CM_SRIOV    0x10
557 #define BFA_CM_MEZZ     0x20
558
559 #pragma pack(1)
560
561 /*
562  * All numerical fields are in big-endian format.
563  */
564 struct bfa_mfg_block_s {
565         u8      version;    /*!< manufacturing block version */
566         u8     mfg_sig[3]; /*!< characters 'M', 'F', 'G' */
567         u16    mfgsize;    /*!< mfg block size */
568         u16    u16_chksum; /*!< old u16 checksum */
569         char        brcd_serialnum[STRSZ(BFA_MFG_SERIALNUM_SIZE)];
570         char        brcd_partnum[STRSZ(BFA_MFG_PARTNUM_SIZE)];
571         u8     mfg_day;    /*!< manufacturing day */
572         u8     mfg_month;  /*!< manufacturing month */
573         u16    mfg_year;   /*!< manufacturing year */
574         wwn_t       mfg_wwn;    /*!< wwn base for this adapter */
575         u8     num_wwn;    /*!< number of wwns assigned */
576         u8     mfg_speeds; /*!< speeds allowed for this adapter */
577         u8     rsv[2];
578         char    supplier_id[STRSZ(BFA_MFG_SUPPLIER_ID_SIZE)];
579         char    supplier_partnum[STRSZ(BFA_MFG_SUPPLIER_PARTNUM_SIZE)];
580         char    supplier_serialnum[STRSZ(BFA_MFG_SUPPLIER_SERIALNUM_SIZE)];
581         char    supplier_revision[STRSZ(BFA_MFG_SUPPLIER_REVISION_SIZE)];
582         mac_t       mfg_mac;    /*!< base mac address */
583         u8     num_mac;    /*!< number of mac addresses */
584         u8     rsv2;
585         u32    card_type;  /*!< card type          */
586         char        cap_nic;    /*!< capability nic     */
587         char        cap_cna;    /*!< capability cna     */
588         char        cap_hba;    /*!< capability hba     */
589         char        cap_fc16g;  /*!< capability fc 16g      */
590         char        cap_sriov;  /*!< capability sriov       */
591         char        cap_mezz;   /*!< capability mezz        */
592         u8     rsv3;
593         u8     mfg_nports; /*!< number of ports        */
594         char        media[8];   /*!< xfi/xaui           */
595         char        initial_mode[8]; /*!< initial mode: hba/cna/nic */
596         u8     rsv4[84];
597         u8     md5_chksum[BFA_MFG_CHKSUM_SIZE]; /*!< md5 checksum */
598 };
599
600 #pragma pack()
601
602 /*
603  * ---------------------- pci definitions ------------
604  */
605
606 /*
607  * PCI device and vendor ID information
608  */
609 enum {
610         BFA_PCI_VENDOR_ID_BROCADE       = 0x1657,
611         BFA_PCI_DEVICE_ID_FC_8G2P       = 0x13,
612         BFA_PCI_DEVICE_ID_FC_8G1P       = 0x17,
613         BFA_PCI_DEVICE_ID_CT            = 0x14,
614         BFA_PCI_DEVICE_ID_CT_FC         = 0x21,
615         BFA_PCI_DEVICE_ID_CT2           = 0x22,
616 };
617
618 #define bfa_asic_id_cb(__d)                     \
619         ((__d) == BFA_PCI_DEVICE_ID_FC_8G2P ||  \
620          (__d) == BFA_PCI_DEVICE_ID_FC_8G1P)
621 #define bfa_asic_id_ct(__d)                     \
622         ((__d) == BFA_PCI_DEVICE_ID_CT ||       \
623          (__d) == BFA_PCI_DEVICE_ID_CT_FC)
624 #define bfa_asic_id_ct2(__d)    ((__d) == BFA_PCI_DEVICE_ID_CT2)
625 #define bfa_asic_id_ctc(__d)    \
626         (bfa_asic_id_ct(__d) || bfa_asic_id_ct2(__d))
627
628 /*
629  * PCI sub-system device and vendor ID information
630  */
631 enum {
632         BFA_PCI_FCOE_SSDEVICE_ID        = 0x14,
633         BFA_PCI_CT2_SSID_FCoE           = 0x22,
634         BFA_PCI_CT2_SSID_ETH            = 0x23,
635         BFA_PCI_CT2_SSID_FC             = 0x24,
636 };
637
638 /*
639  * Maximum number of device address ranges mapped through different BAR(s)
640  */
641 #define BFA_PCI_ACCESS_RANGES 1
642
643 /*
644  *      Port speed settings. Each specific speed is a bit field. Use multiple
645  *      bits to specify speeds to be selected for auto-negotiation.
646  */
647 enum bfa_port_speed {
648         BFA_PORT_SPEED_UNKNOWN = 0,
649         BFA_PORT_SPEED_1GBPS    = 1,
650         BFA_PORT_SPEED_2GBPS    = 2,
651         BFA_PORT_SPEED_4GBPS    = 4,
652         BFA_PORT_SPEED_8GBPS    = 8,
653         BFA_PORT_SPEED_10GBPS   = 10,
654         BFA_PORT_SPEED_16GBPS   = 16,
655         BFA_PORT_SPEED_AUTO     = 0xf,
656 };
657 #define bfa_port_speed_t enum bfa_port_speed
658
659 enum {
660         BFA_BOOT_BOOTLUN_MAX = 4,       /*  maximum boot lun per IOC */
661         BFA_PREBOOT_BOOTLUN_MAX = 8,    /*  maximum preboot lun per IOC */
662 };
663
664 #define BOOT_CFG_REV1   1
665 #define BOOT_CFG_VLAN   1
666
667 /*
668  *      Boot options setting. Boot options setting determines from where
669  *      to get the boot lun information
670  */
671 enum bfa_boot_bootopt {
672         BFA_BOOT_AUTO_DISCOVER  = 0, /*  Boot from blun provided by fabric */
673         BFA_BOOT_STORED_BLUN = 1, /*  Boot from bluns stored in flash */
674         BFA_BOOT_FIRST_LUN      = 2, /*  Boot from first discovered blun */
675         BFA_BOOT_PBC    = 3, /*  Boot from pbc configured blun  */
676 };
677
678 #pragma pack(1)
679 /*
680  * Boot lun information.
681  */
682 struct bfa_boot_bootlun_s {
683         wwn_t   pwwn;           /*  port wwn of target */
684         struct scsi_lun   lun;  /*  64-bit lun */
685 };
686 #pragma pack()
687
688 /*
689  * BOOT boot configuraton
690  */
691 struct bfa_boot_cfg_s {
692         u8              version;
693         u8              rsvd1;
694         u16             chksum;
695         u8              enable;         /* enable/disable SAN boot */
696         u8              speed;          /* boot speed settings */
697         u8              topology;       /* boot topology setting */
698         u8              bootopt;        /* bfa_boot_bootopt_t */
699         u32             nbluns;         /* number of boot luns */
700         u32             rsvd2;
701         struct bfa_boot_bootlun_s blun[BFA_BOOT_BOOTLUN_MAX];
702         struct bfa_boot_bootlun_s blun_disc[BFA_BOOT_BOOTLUN_MAX];
703 };
704
705 struct bfa_boot_pbc_s {
706         u8              enable;         /*  enable/disable SAN boot */
707         u8              speed;          /*  boot speed settings */
708         u8              topology;       /*  boot topology setting */
709         u8              rsvd1;
710         u32     nbluns;         /*  number of boot luns */
711         struct bfa_boot_bootlun_s pblun[BFA_PREBOOT_BOOTLUN_MAX];
712 };
713
714 struct bfa_ethboot_cfg_s {
715         u8              version;
716         u8              rsvd1;
717         u16             chksum;
718         u8              enable; /* enable/disable Eth/PXE boot */
719         u8              rsvd2;
720         u16             vlan;
721 };
722
723 /*
724  * ASIC block configuration related structures
725  */
726 #define BFA_ABLK_MAX_PORTS      2
727 #define BFA_ABLK_MAX_PFS        16
728 #define BFA_ABLK_MAX            2
729
730 #pragma pack(1)
731 enum bfa_mode_s {
732         BFA_MODE_HBA    = 1,
733         BFA_MODE_CNA    = 2,
734         BFA_MODE_NIC    = 3
735 };
736
737 struct bfa_adapter_cfg_mode_s {
738         u16     max_pf;
739         u16     max_vf;
740         enum bfa_mode_s mode;
741 };
742
743 struct bfa_ablk_cfg_pf_s {
744         u16     pers;
745         u8      port_id;
746         u8      optrom;
747         u8      valid;
748         u8      sriov;
749         u8      max_vfs;
750         u8      rsvd[1];
751         u16     num_qpairs;
752         u16     num_vectors;
753         u16     bw_min;
754         u16     bw_max;
755 };
756
757 struct bfa_ablk_cfg_port_s {
758         u8      mode;
759         u8      type;
760         u8      max_pfs;
761         u8      rsvd[5];
762 };
763
764 struct bfa_ablk_cfg_inst_s {
765         u8      nports;
766         u8      max_pfs;
767         u8      rsvd[6];
768         struct bfa_ablk_cfg_pf_s        pf_cfg[BFA_ABLK_MAX_PFS];
769         struct bfa_ablk_cfg_port_s      port_cfg[BFA_ABLK_MAX_PORTS];
770 };
771
772 struct bfa_ablk_cfg_s {
773         struct bfa_ablk_cfg_inst_s      inst[BFA_ABLK_MAX];
774 };
775
776
777 /*
778  *      SFP module specific
779  */
780 #define SFP_DIAGMON_SIZE        10 /* num bytes of diag monitor data */
781
782 /* SFP state change notification event */
783 #define BFA_SFP_SCN_REMOVED     0
784 #define BFA_SFP_SCN_INSERTED    1
785 #define BFA_SFP_SCN_POM         2
786 #define BFA_SFP_SCN_FAILED      3
787 #define BFA_SFP_SCN_UNSUPPORT   4
788 #define BFA_SFP_SCN_VALID       5
789
790 enum bfa_defs_sfp_media_e {
791         BFA_SFP_MEDIA_UNKNOWN   = 0x00,
792         BFA_SFP_MEDIA_CU        = 0x01,
793         BFA_SFP_MEDIA_LW        = 0x02,
794         BFA_SFP_MEDIA_SW        = 0x03,
795         BFA_SFP_MEDIA_EL        = 0x04,
796         BFA_SFP_MEDIA_UNSUPPORT = 0x05,
797 };
798
799 /*
800  * values for xmtr_tech above
801  */
802 enum {
803         SFP_XMTR_TECH_CU = (1 << 0),    /* copper FC-BaseT */
804         SFP_XMTR_TECH_CP = (1 << 1),    /* copper passive */
805         SFP_XMTR_TECH_CA = (1 << 2),    /* copper active */
806         SFP_XMTR_TECH_LL = (1 << 3),    /* longwave laser */
807         SFP_XMTR_TECH_SL = (1 << 4),    /* shortwave laser w/ OFC */
808         SFP_XMTR_TECH_SN = (1 << 5),    /* shortwave laser w/o OFC */
809         SFP_XMTR_TECH_EL_INTRA = (1 << 6), /* elec intra-enclosure */
810         SFP_XMTR_TECH_EL_INTER = (1 << 7), /* elec inter-enclosure */
811         SFP_XMTR_TECH_LC = (1 << 8),    /* longwave laser */
812         SFP_XMTR_TECH_SA = (1 << 9)
813 };
814
815 /*
816  * Serial ID: Data Fields -- Address A0h
817  * Basic ID field total 64 bytes
818  */
819 struct sfp_srlid_base_s {
820         u8      id;             /* 00: Identifier */
821         u8      extid;          /* 01: Extended Identifier */
822         u8      connector;      /* 02: Connector */
823         u8      xcvr[8];        /* 03-10: Transceiver */
824         u8      encoding;       /* 11: Encoding */
825         u8      br_norm;        /* 12: BR, Nominal */
826         u8      rate_id;        /* 13: Rate Identifier */
827         u8      len_km;         /* 14: Length single mode km */
828         u8      len_100m;       /* 15: Length single mode 100m */
829         u8      len_om2;        /* 16: Length om2 fiber 10m */
830         u8      len_om1;        /* 17: Length om1 fiber 10m */
831         u8      len_cu;         /* 18: Length copper 1m */
832         u8      len_om3;        /* 19: Length om3 fiber 10m */
833         u8      vendor_name[16];/* 20-35 */
834         u8      unalloc1;
835         u8      vendor_oui[3];  /* 37-39 */
836         u8      vendor_pn[16];  /* 40-55 */
837         u8      vendor_rev[4];  /* 56-59 */
838         u8      wavelen[2];     /* 60-61 */
839         u8      unalloc2;
840         u8      cc_base;        /* 63: check code for base id field */
841 };
842
843 /*
844  * Serial ID: Data Fields -- Address A0h
845  * Extended id field total 32 bytes
846  */
847 struct sfp_srlid_ext_s {
848         u8      options[2];
849         u8      br_max;
850         u8      br_min;
851         u8      vendor_sn[16];
852         u8      date_code[8];
853         u8      diag_mon_type;  /* 92: Diagnostic Monitoring type */
854         u8      en_options;
855         u8      sff_8472;
856         u8      cc_ext;
857 };
858
859 /*
860  * Diagnostic: Data Fields -- Address A2h
861  * Diagnostic and control/status base field total 96 bytes
862  */
863 struct sfp_diag_base_s {
864         /*
865          * Alarm and warning Thresholds 40 bytes
866          */
867         u8      temp_high_alarm[2]; /* 00-01 */
868         u8      temp_low_alarm[2];  /* 02-03 */
869         u8      temp_high_warning[2];   /* 04-05 */
870         u8      temp_low_warning[2];    /* 06-07 */
871
872         u8      volt_high_alarm[2]; /* 08-09 */
873         u8      volt_low_alarm[2];  /* 10-11 */
874         u8      volt_high_warning[2];   /* 12-13 */
875         u8      volt_low_warning[2];    /* 14-15 */
876
877         u8      bias_high_alarm[2]; /* 16-17 */
878         u8      bias_low_alarm[2];  /* 18-19 */
879         u8      bias_high_warning[2];   /* 20-21 */
880         u8      bias_low_warning[2];    /* 22-23 */
881
882         u8      tx_pwr_high_alarm[2];   /* 24-25 */
883         u8      tx_pwr_low_alarm[2];    /* 26-27 */
884         u8      tx_pwr_high_warning[2]; /* 28-29 */
885         u8      tx_pwr_low_warning[2];  /* 30-31 */
886
887         u8      rx_pwr_high_alarm[2];   /* 32-33 */
888         u8      rx_pwr_low_alarm[2];    /* 34-35 */
889         u8      rx_pwr_high_warning[2]; /* 36-37 */
890         u8      rx_pwr_low_warning[2];  /* 38-39 */
891
892         u8      unallocate_1[16];
893
894         /*
895          * ext_cal_const[36]
896          */
897         u8      rx_pwr[20];
898         u8      tx_i[4];
899         u8      tx_pwr[4];
900         u8      temp[4];
901         u8      volt[4];
902         u8      unallocate_2[3];
903         u8      cc_dmi;
904 };
905
906 /*
907  * Diagnostic: Data Fields -- Address A2h
908  * Diagnostic and control/status extended field total 24 bytes
909  */
910 struct sfp_diag_ext_s {
911         u8      diag[SFP_DIAGMON_SIZE];
912         u8      unalloc1[4];
913         u8      status_ctl;
914         u8      rsvd;
915         u8      alarm_flags[2];
916         u8      unalloc2[2];
917         u8      warning_flags[2];
918         u8      ext_status_ctl[2];
919 };
920
921 /*
922  * Diagnostic: Data Fields -- Address A2h
923  * General Use Fields: User Writable Table - Features's Control Registers
924  * Total 32 bytes
925  */
926 struct sfp_usr_eeprom_s {
927         u8      rsvd1[2];       /* 128-129 */
928         u8      ewrap;          /* 130 */
929         u8      rsvd2[2];       /*  */
930         u8      owrap;          /* 133 */
931         u8      rsvd3[2];       /*  */
932         u8      prbs;           /* 136: PRBS 7 generator */
933         u8      rsvd4[2];       /*  */
934         u8      tx_eqz_16;      /* 139: TX Equalizer (16xFC) */
935         u8      tx_eqz_8;       /* 140: TX Equalizer (8xFC) */
936         u8      rsvd5[2];       /*  */
937         u8      rx_emp_16;      /* 143: RX Emphasis (16xFC) */
938         u8      rx_emp_8;       /* 144: RX Emphasis (8xFC) */
939         u8      rsvd6[2];       /*  */
940         u8      tx_eye_adj;     /* 147: TX eye Threshold Adjust */
941         u8      rsvd7[3];       /*  */
942         u8      tx_eye_qctl;    /* 151: TX eye Quality Control */
943         u8      tx_eye_qres;    /* 152: TX eye Quality Result */
944         u8      rsvd8[2];       /*  */
945         u8      poh[3];         /* 155-157: Power On Hours */
946         u8      rsvd9[2];       /*  */
947 };
948
949 struct sfp_mem_s {
950         struct sfp_srlid_base_s srlid_base;
951         struct sfp_srlid_ext_s  srlid_ext;
952         struct sfp_diag_base_s  diag_base;
953         struct sfp_diag_ext_s   diag_ext;
954         struct sfp_usr_eeprom_s usr_eeprom;
955 };
956
957 /*
958  * transceiver codes (SFF-8472 Rev 10.2 Table 3.5)
959  */
960 union sfp_xcvr_e10g_code_u {
961         u8              b;
962         struct {
963 #ifdef __BIG_ENDIAN
964                 u8      e10g_unall:1;   /* 10G Ethernet compliance */
965                 u8      e10g_lrm:1;
966                 u8      e10g_lr:1;
967                 u8      e10g_sr:1;
968                 u8      ib_sx:1;    /* Infiniband compliance */
969                 u8      ib_lx:1;
970                 u8      ib_cu_a:1;
971                 u8      ib_cu_p:1;
972 #else
973                 u8      ib_cu_p:1;
974                 u8      ib_cu_a:1;
975                 u8      ib_lx:1;
976                 u8      ib_sx:1;    /* Infiniband compliance */
977                 u8      e10g_sr:1;
978                 u8      e10g_lr:1;
979                 u8      e10g_lrm:1;
980                 u8      e10g_unall:1;   /* 10G Ethernet compliance */
981 #endif
982         } r;
983 };
984
985 union sfp_xcvr_so1_code_u {
986         u8              b;
987         struct {
988                 u8      escon:2;    /* ESCON compliance code */
989                 u8      oc192_reach:1;  /* SONET compliance code */
990                 u8      so_reach:2;
991                 u8      oc48_reach:3;
992         } r;
993 };
994
995 union sfp_xcvr_so2_code_u {
996         u8              b;
997         struct {
998                 u8      reserved:1;
999                 u8      oc12_reach:3;   /* OC12 reach */
1000                 u8      reserved1:1;
1001                 u8      oc3_reach:3;    /* OC3 reach */
1002         } r;
1003 };
1004
1005 union sfp_xcvr_eth_code_u {
1006         u8              b;
1007         struct {
1008                 u8      base_px:1;
1009                 u8      base_bx10:1;
1010                 u8      e100base_fx:1;
1011                 u8      e100base_lx:1;
1012                 u8      e1000base_t:1;
1013                 u8      e1000base_cx:1;
1014                 u8      e1000base_lx:1;
1015                 u8      e1000base_sx:1;
1016         } r;
1017 };
1018
1019 struct sfp_xcvr_fc1_code_s {
1020         u8      link_len:5; /* FC link length */
1021         u8      xmtr_tech2:3;
1022         u8      xmtr_tech1:7;   /* FC transmitter technology */
1023         u8      reserved1:1;
1024 };
1025
1026 union sfp_xcvr_fc2_code_u {
1027         u8              b;
1028         struct {
1029                 u8      tw_media:1; /* twin axial pair (tw) */
1030                 u8      tp_media:1; /* shielded twisted pair (sp) */
1031                 u8      mi_media:1; /* miniature coax (mi) */
1032                 u8      tv_media:1; /* video coax (tv) */
1033                 u8      m6_media:1; /* multimode, 62.5m (m6) */
1034                 u8      m5_media:1; /* multimode, 50m (m5) */
1035                 u8      reserved:1;
1036                 u8      sm_media:1; /* single mode (sm) */
1037         } r;
1038 };
1039
1040 union sfp_xcvr_fc3_code_u {
1041         u8              b;
1042         struct {
1043 #ifdef __BIG_ENDIAN
1044                 u8      rsv4:1;
1045                 u8      mb800:1;    /* 800 Mbytes/sec */
1046                 u8      mb1600:1;   /* 1600 Mbytes/sec */
1047                 u8      mb400:1;    /* 400 Mbytes/sec */
1048                 u8      rsv2:1;
1049                 u8      mb200:1;    /* 200 Mbytes/sec */
1050                 u8      rsv1:1;
1051                 u8      mb100:1;    /* 100 Mbytes/sec */
1052 #else
1053                 u8      mb100:1;    /* 100 Mbytes/sec */
1054                 u8      rsv1:1;
1055                 u8      mb200:1;    /* 200 Mbytes/sec */
1056                 u8      rsv2:1;
1057                 u8      mb400:1;    /* 400 Mbytes/sec */
1058                 u8      mb1600:1;   /* 1600 Mbytes/sec */
1059                 u8      mb800:1;    /* 800 Mbytes/sec */
1060                 u8      rsv4:1;
1061 #endif
1062         } r;
1063 };
1064
1065 struct sfp_xcvr_s {
1066         union sfp_xcvr_e10g_code_u      e10g;
1067         union sfp_xcvr_so1_code_u       so1;
1068         union sfp_xcvr_so2_code_u       so2;
1069         union sfp_xcvr_eth_code_u       eth;
1070         struct sfp_xcvr_fc1_code_s      fc1;
1071         union sfp_xcvr_fc2_code_u       fc2;
1072         union sfp_xcvr_fc3_code_u       fc3;
1073 };
1074
1075 /*
1076  *      Flash module specific
1077  */
1078 #define BFA_FLASH_PART_ENTRY_SIZE       32      /* partition entry size */
1079 #define BFA_FLASH_PART_MAX              32      /* maximal # of partitions */
1080
1081 enum bfa_flash_part_type {
1082         BFA_FLASH_PART_OPTROM   = 1,    /* option rom partition */
1083         BFA_FLASH_PART_FWIMG    = 2,    /* firmware image partition */
1084         BFA_FLASH_PART_FWCFG    = 3,    /* firmware tuneable config */
1085         BFA_FLASH_PART_DRV      = 4,    /* IOC driver config */
1086         BFA_FLASH_PART_BOOT     = 5,    /* boot config */
1087         BFA_FLASH_PART_ASIC     = 6,    /* asic bootstrap configuration */
1088         BFA_FLASH_PART_MFG      = 7,    /* manufacturing block partition */
1089         BFA_FLASH_PART_OPTROM2  = 8,    /* 2nd option rom partition */
1090         BFA_FLASH_PART_VPD      = 9,    /* vpd data of OEM info */
1091         BFA_FLASH_PART_PBC      = 10,   /* pre-boot config */
1092         BFA_FLASH_PART_BOOTOVL  = 11,   /* boot overlay partition */
1093         BFA_FLASH_PART_LOG      = 12,   /* firmware log partition */
1094         BFA_FLASH_PART_PXECFG   = 13,   /* pxe boot config partition */
1095         BFA_FLASH_PART_PXEOVL   = 14,   /* pxe boot overlay partition */
1096         BFA_FLASH_PART_PORTCFG  = 15,   /* port cfg partition */
1097         BFA_FLASH_PART_ASICBK   = 16,   /* asic backup partition */
1098 };
1099
1100 /*
1101  * flash partition attributes
1102  */
1103 struct bfa_flash_part_attr_s {
1104         u32     part_type;      /* partition type */
1105         u32     part_instance;  /* partition instance */
1106         u32     part_off;       /* partition offset */
1107         u32     part_size;      /* partition size */
1108         u32     part_len;       /* partition content length */
1109         u32     part_status;    /* partition status */
1110         char    rsv[BFA_FLASH_PART_ENTRY_SIZE - 24];
1111 };
1112
1113 /*
1114  * flash attributes
1115  */
1116 struct bfa_flash_attr_s {
1117         u32     status; /* flash overall status */
1118         u32     npart;  /* num of partitions */
1119         struct bfa_flash_part_attr_s part[BFA_FLASH_PART_MAX];
1120 };
1121
1122 /*
1123  *      DIAG module specific
1124  */
1125 #define LB_PATTERN_DEFAULT      0xB5B5B5B5
1126 #define QTEST_CNT_DEFAULT       10
1127 #define QTEST_PAT_DEFAULT       LB_PATTERN_DEFAULT
1128
1129 struct bfa_diag_memtest_s {
1130         u8      algo;
1131         u8      rsvd[7];
1132 };
1133
1134 struct bfa_diag_memtest_result {
1135         u32     status;
1136         u32     addr;
1137         u32     exp; /* expect value read from reg */
1138         u32     act; /* actually value read */
1139         u32     err_status;             /* error status reg */
1140         u32     err_status1;    /* extra error info reg */
1141         u32     err_addr; /* error address reg */
1142         u8      algo;
1143         u8      rsv[3];
1144 };
1145
1146 struct bfa_diag_loopback_result_s {
1147         u32     numtxmfrm;      /* no. of transmit frame */
1148         u32     numosffrm;      /* no. of outstanding frame */
1149         u32     numrcvfrm;      /* no. of received good frame */
1150         u32     badfrminf;      /* mis-match info */
1151         u32     badfrmnum;      /* mis-match fram number */
1152         u8      status;         /* loopback test result */
1153         u8      rsvd[3];
1154 };
1155
1156 struct bfa_diag_ledtest_s {
1157         u32     cmd;    /* bfa_led_op_t */
1158         u32     color;  /* bfa_led_color_t */
1159         u16     freq;   /* no. of blinks every 10 secs */
1160         u8      led;    /* bitmap of LEDs to be tested */
1161         u8      rsvd[5];
1162 };
1163
1164 struct bfa_diag_loopback_s {
1165         u32     loopcnt;
1166         u32     pattern;
1167         u8      lb_mode;    /* bfa_port_opmode_t */
1168         u8      speed;      /* bfa_port_speed_t */
1169         u8      rsvd[2];
1170 };
1171
1172 /*
1173  *      PHY module specific
1174  */
1175 enum bfa_phy_status_e {
1176         BFA_PHY_STATUS_GOOD     = 0, /* phy is good */
1177         BFA_PHY_STATUS_NOT_PRESENT      = 1, /* phy does not exist */
1178         BFA_PHY_STATUS_BAD      = 2, /* phy is bad */
1179 };
1180
1181 /*
1182  * phy attributes for phy query
1183  */
1184 struct bfa_phy_attr_s {
1185         u32     status;         /* phy present/absent status */
1186         u32     length;         /* firmware length */
1187         u32     fw_ver;         /* firmware version */
1188         u32     an_status;      /* AN status */
1189         u32     pma_pmd_status; /* PMA/PMD link status */
1190         u32     pma_pmd_signal; /* PMA/PMD signal detect */
1191         u32     pcs_status;     /* PCS link status */
1192 };
1193
1194 /*
1195  * phy stats
1196  */
1197 struct bfa_phy_stats_s {
1198         u32     status;         /* phy stats status */
1199         u32     link_breaks;    /* Num of link breaks after linkup */
1200         u32     pma_pmd_fault;  /* NPMA/PMD fault */
1201         u32     pcs_fault;      /* PCS fault */
1202         u32     speed_neg;      /* Num of speed negotiation */
1203         u32     tx_eq_training; /* Num of TX EQ training */
1204         u32     tx_eq_timeout;  /* Num of TX EQ timeout */
1205         u32     crc_error;      /* Num of CRC errors */
1206 };
1207
1208 #pragma pack()
1209
1210 #endif /* __BFA_DEFS_H__ */