]> Pileus Git - ~andy/linux/blob - drivers/pci/pci.c
Merge branch 'pci/misc' into next
[~andy/linux] / drivers / pci / pci.c
1 /*
2  *      PCI Bus Services, see include/linux/pci.h for further explanation.
3  *
4  *      Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
5  *      David Mosberger-Tang
6  *
7  *      Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
8  */
9
10 #include <linux/kernel.h>
11 #include <linux/delay.h>
12 #include <linux/init.h>
13 #include <linux/pci.h>
14 #include <linux/pm.h>
15 #include <linux/slab.h>
16 #include <linux/module.h>
17 #include <linux/spinlock.h>
18 #include <linux/string.h>
19 #include <linux/log2.h>
20 #include <linux/pci-aspm.h>
21 #include <linux/pm_wakeup.h>
22 #include <linux/interrupt.h>
23 #include <linux/device.h>
24 #include <linux/pm_runtime.h>
25 #include <linux/pci_hotplug.h>
26 #include <asm-generic/pci-bridge.h>
27 #include <asm/setup.h>
28 #include "pci.h"
29
30 const char *pci_power_names[] = {
31         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
32 };
33 EXPORT_SYMBOL_GPL(pci_power_names);
34
35 int isa_dma_bridge_buggy;
36 EXPORT_SYMBOL(isa_dma_bridge_buggy);
37
38 int pci_pci_problems;
39 EXPORT_SYMBOL(pci_pci_problems);
40
41 unsigned int pci_pm_d3_delay;
42
43 static void pci_pme_list_scan(struct work_struct *work);
44
45 static LIST_HEAD(pci_pme_list);
46 static DEFINE_MUTEX(pci_pme_list_mutex);
47 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
48
49 struct pci_pme_device {
50         struct list_head list;
51         struct pci_dev *dev;
52 };
53
54 #define PME_TIMEOUT 1000 /* How long between PME checks */
55
56 static void pci_dev_d3_sleep(struct pci_dev *dev)
57 {
58         unsigned int delay = dev->d3_delay;
59
60         if (delay < pci_pm_d3_delay)
61                 delay = pci_pm_d3_delay;
62
63         msleep(delay);
64 }
65
66 #ifdef CONFIG_PCI_DOMAINS
67 int pci_domains_supported = 1;
68 #endif
69
70 #define DEFAULT_CARDBUS_IO_SIZE         (256)
71 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
72 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
73 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
74 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
75
76 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
77 #define DEFAULT_HOTPLUG_MEM_SIZE        (2*1024*1024)
78 /* pci=hpmemsize=nnM,hpiosize=nn can override this */
79 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
80 unsigned long pci_hotplug_mem_size = DEFAULT_HOTPLUG_MEM_SIZE;
81
82 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_TUNE_OFF;
83
84 /*
85  * The default CLS is used if arch didn't set CLS explicitly and not
86  * all pci devices agree on the same value.  Arch can override either
87  * the dfl or actual value as it sees fit.  Don't forget this is
88  * measured in 32-bit words, not bytes.
89  */
90 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
91 u8 pci_cache_line_size;
92
93 /*
94  * If we set up a device for bus mastering, we need to check the latency
95  * timer as certain BIOSes forget to set it properly.
96  */
97 unsigned int pcibios_max_latency = 255;
98
99 /* If set, the PCIe ARI capability will not be used. */
100 static bool pcie_ari_disabled;
101
102 /**
103  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
104  * @bus: pointer to PCI bus structure to search
105  *
106  * Given a PCI bus, returns the highest PCI bus number present in the set
107  * including the given PCI bus and its list of child PCI buses.
108  */
109 unsigned char pci_bus_max_busnr(struct pci_bus* bus)
110 {
111         struct list_head *tmp;
112         unsigned char max, n;
113
114         max = bus->busn_res.end;
115         list_for_each(tmp, &bus->children) {
116                 n = pci_bus_max_busnr(pci_bus_b(tmp));
117                 if(n > max)
118                         max = n;
119         }
120         return max;
121 }
122 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
123
124 #ifdef CONFIG_HAS_IOMEM
125 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
126 {
127         /*
128          * Make sure the BAR is actually a memory resource, not an IO resource
129          */
130         if (!(pci_resource_flags(pdev, bar) & IORESOURCE_MEM)) {
131                 WARN_ON(1);
132                 return NULL;
133         }
134         return ioremap_nocache(pci_resource_start(pdev, bar),
135                                      pci_resource_len(pdev, bar));
136 }
137 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
138 #endif
139
140 #define PCI_FIND_CAP_TTL        48
141
142 static int __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
143                                    u8 pos, int cap, int *ttl)
144 {
145         u8 id;
146
147         while ((*ttl)--) {
148                 pci_bus_read_config_byte(bus, devfn, pos, &pos);
149                 if (pos < 0x40)
150                         break;
151                 pos &= ~3;
152                 pci_bus_read_config_byte(bus, devfn, pos + PCI_CAP_LIST_ID,
153                                          &id);
154                 if (id == 0xff)
155                         break;
156                 if (id == cap)
157                         return pos;
158                 pos += PCI_CAP_LIST_NEXT;
159         }
160         return 0;
161 }
162
163 static int __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
164                                u8 pos, int cap)
165 {
166         int ttl = PCI_FIND_CAP_TTL;
167
168         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
169 }
170
171 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
172 {
173         return __pci_find_next_cap(dev->bus, dev->devfn,
174                                    pos + PCI_CAP_LIST_NEXT, cap);
175 }
176 EXPORT_SYMBOL_GPL(pci_find_next_capability);
177
178 static int __pci_bus_find_cap_start(struct pci_bus *bus,
179                                     unsigned int devfn, u8 hdr_type)
180 {
181         u16 status;
182
183         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
184         if (!(status & PCI_STATUS_CAP_LIST))
185                 return 0;
186
187         switch (hdr_type) {
188         case PCI_HEADER_TYPE_NORMAL:
189         case PCI_HEADER_TYPE_BRIDGE:
190                 return PCI_CAPABILITY_LIST;
191         case PCI_HEADER_TYPE_CARDBUS:
192                 return PCI_CB_CAPABILITY_LIST;
193         default:
194                 return 0;
195         }
196
197         return 0;
198 }
199
200 /**
201  * pci_find_capability - query for devices' capabilities 
202  * @dev: PCI device to query
203  * @cap: capability code
204  *
205  * Tell if a device supports a given PCI capability.
206  * Returns the address of the requested capability structure within the
207  * device's PCI configuration space or 0 in case the device does not
208  * support it.  Possible values for @cap:
209  *
210  *  %PCI_CAP_ID_PM           Power Management 
211  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port 
212  *  %PCI_CAP_ID_VPD          Vital Product Data 
213  *  %PCI_CAP_ID_SLOTID       Slot Identification 
214  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
215  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap 
216  *  %PCI_CAP_ID_PCIX         PCI-X
217  *  %PCI_CAP_ID_EXP          PCI Express
218  */
219 int pci_find_capability(struct pci_dev *dev, int cap)
220 {
221         int pos;
222
223         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
224         if (pos)
225                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
226
227         return pos;
228 }
229
230 /**
231  * pci_bus_find_capability - query for devices' capabilities 
232  * @bus:   the PCI bus to query
233  * @devfn: PCI device to query
234  * @cap:   capability code
235  *
236  * Like pci_find_capability() but works for pci devices that do not have a
237  * pci_dev structure set up yet. 
238  *
239  * Returns the address of the requested capability structure within the
240  * device's PCI configuration space or 0 in case the device does not
241  * support it.
242  */
243 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
244 {
245         int pos;
246         u8 hdr_type;
247
248         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
249
250         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
251         if (pos)
252                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
253
254         return pos;
255 }
256
257 /**
258  * pci_find_next_ext_capability - Find an extended capability
259  * @dev: PCI device to query
260  * @start: address at which to start looking (0 to start at beginning of list)
261  * @cap: capability code
262  *
263  * Returns the address of the next matching extended capability structure
264  * within the device's PCI configuration space or 0 if the device does
265  * not support it.  Some capabilities can occur several times, e.g., the
266  * vendor-specific capability, and this provides a way to find them all.
267  */
268 int pci_find_next_ext_capability(struct pci_dev *dev, int start, int cap)
269 {
270         u32 header;
271         int ttl;
272         int pos = PCI_CFG_SPACE_SIZE;
273
274         /* minimum 8 bytes per capability */
275         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
276
277         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
278                 return 0;
279
280         if (start)
281                 pos = start;
282
283         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
284                 return 0;
285
286         /*
287          * If we have no capabilities, this is indicated by cap ID,
288          * cap version and next pointer all being 0.
289          */
290         if (header == 0)
291                 return 0;
292
293         while (ttl-- > 0) {
294                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
295                         return pos;
296
297                 pos = PCI_EXT_CAP_NEXT(header);
298                 if (pos < PCI_CFG_SPACE_SIZE)
299                         break;
300
301                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
302                         break;
303         }
304
305         return 0;
306 }
307 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
308
309 /**
310  * pci_find_ext_capability - Find an extended capability
311  * @dev: PCI device to query
312  * @cap: capability code
313  *
314  * Returns the address of the requested extended capability structure
315  * within the device's PCI configuration space or 0 if the device does
316  * not support it.  Possible values for @cap:
317  *
318  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
319  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
320  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
321  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
322  */
323 int pci_find_ext_capability(struct pci_dev *dev, int cap)
324 {
325         return pci_find_next_ext_capability(dev, 0, cap);
326 }
327 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
328
329 static int __pci_find_next_ht_cap(struct pci_dev *dev, int pos, int ht_cap)
330 {
331         int rc, ttl = PCI_FIND_CAP_TTL;
332         u8 cap, mask;
333
334         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
335                 mask = HT_3BIT_CAP_MASK;
336         else
337                 mask = HT_5BIT_CAP_MASK;
338
339         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
340                                       PCI_CAP_ID_HT, &ttl);
341         while (pos) {
342                 rc = pci_read_config_byte(dev, pos + 3, &cap);
343                 if (rc != PCIBIOS_SUCCESSFUL)
344                         return 0;
345
346                 if ((cap & mask) == ht_cap)
347                         return pos;
348
349                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
350                                               pos + PCI_CAP_LIST_NEXT,
351                                               PCI_CAP_ID_HT, &ttl);
352         }
353
354         return 0;
355 }
356 /**
357  * pci_find_next_ht_capability - query a device's Hypertransport capabilities
358  * @dev: PCI device to query
359  * @pos: Position from which to continue searching
360  * @ht_cap: Hypertransport capability code
361  *
362  * To be used in conjunction with pci_find_ht_capability() to search for
363  * all capabilities matching @ht_cap. @pos should always be a value returned
364  * from pci_find_ht_capability().
365  *
366  * NB. To be 100% safe against broken PCI devices, the caller should take
367  * steps to avoid an infinite loop.
368  */
369 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap)
370 {
371         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
372 }
373 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
374
375 /**
376  * pci_find_ht_capability - query a device's Hypertransport capabilities
377  * @dev: PCI device to query
378  * @ht_cap: Hypertransport capability code
379  *
380  * Tell if a device supports a given Hypertransport capability.
381  * Returns an address within the device's PCI configuration space
382  * or 0 in case the device does not support the request capability.
383  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
384  * which has a Hypertransport capability matching @ht_cap.
385  */
386 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
387 {
388         int pos;
389
390         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
391         if (pos)
392                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
393
394         return pos;
395 }
396 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
397
398 /**
399  * pci_find_parent_resource - return resource region of parent bus of given region
400  * @dev: PCI device structure contains resources to be searched
401  * @res: child resource record for which parent is sought
402  *
403  *  For given resource region of given device, return the resource
404  *  region of parent bus the given region is contained in or where
405  *  it should be allocated from.
406  */
407 struct resource *
408 pci_find_parent_resource(const struct pci_dev *dev, struct resource *res)
409 {
410         const struct pci_bus *bus = dev->bus;
411         int i;
412         struct resource *best = NULL, *r;
413
414         pci_bus_for_each_resource(bus, r, i) {
415                 if (!r)
416                         continue;
417                 if (res->start && !(res->start >= r->start && res->end <= r->end))
418                         continue;       /* Not contained */
419                 if ((res->flags ^ r->flags) & (IORESOURCE_IO | IORESOURCE_MEM))
420                         continue;       /* Wrong type */
421                 if (!((res->flags ^ r->flags) & IORESOURCE_PREFETCH))
422                         return r;       /* Exact match */
423                 /* We can't insert a non-prefetch resource inside a prefetchable parent .. */
424                 if (r->flags & IORESOURCE_PREFETCH)
425                         continue;
426                 /* .. but we can put a prefetchable resource inside a non-prefetchable one */
427                 if (!best)
428                         best = r;
429         }
430         return best;
431 }
432
433 /**
434  * pci_restore_bars - restore a devices BAR values (e.g. after wake-up)
435  * @dev: PCI device to have its BARs restored
436  *
437  * Restore the BAR values for a given device, so as to make it
438  * accessible by its driver.
439  */
440 static void
441 pci_restore_bars(struct pci_dev *dev)
442 {
443         int i;
444
445         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
446                 pci_update_resource(dev, i);
447 }
448
449 static struct pci_platform_pm_ops *pci_platform_pm;
450
451 int pci_set_platform_pm(struct pci_platform_pm_ops *ops)
452 {
453         if (!ops->is_manageable || !ops->set_state || !ops->choose_state
454             || !ops->sleep_wake)
455                 return -EINVAL;
456         pci_platform_pm = ops;
457         return 0;
458 }
459
460 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
461 {
462         return pci_platform_pm ? pci_platform_pm->is_manageable(dev) : false;
463 }
464
465 static inline int platform_pci_set_power_state(struct pci_dev *dev,
466                                                 pci_power_t t)
467 {
468         return pci_platform_pm ? pci_platform_pm->set_state(dev, t) : -ENOSYS;
469 }
470
471 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
472 {
473         return pci_platform_pm ?
474                         pci_platform_pm->choose_state(dev) : PCI_POWER_ERROR;
475 }
476
477 static inline int platform_pci_sleep_wake(struct pci_dev *dev, bool enable)
478 {
479         return pci_platform_pm ?
480                         pci_platform_pm->sleep_wake(dev, enable) : -ENODEV;
481 }
482
483 static inline int platform_pci_run_wake(struct pci_dev *dev, bool enable)
484 {
485         return pci_platform_pm ?
486                         pci_platform_pm->run_wake(dev, enable) : -ENODEV;
487 }
488
489 /**
490  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
491  *                           given PCI device
492  * @dev: PCI device to handle.
493  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
494  *
495  * RETURN VALUE:
496  * -EINVAL if the requested state is invalid.
497  * -EIO if device does not support PCI PM or its PM capabilities register has a
498  * wrong version, or device doesn't support the requested state.
499  * 0 if device already is in the requested state.
500  * 0 if device's power state has been successfully changed.
501  */
502 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
503 {
504         u16 pmcsr;
505         bool need_restore = false;
506
507         /* Check if we're already there */
508         if (dev->current_state == state)
509                 return 0;
510
511         if (!dev->pm_cap)
512                 return -EIO;
513
514         if (state < PCI_D0 || state > PCI_D3hot)
515                 return -EINVAL;
516
517         /* Validate current state:
518          * Can enter D0 from any state, but if we can only go deeper 
519          * to sleep if we're already in a low power state
520          */
521         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
522             && dev->current_state > state) {
523                 dev_err(&dev->dev, "invalid power transition "
524                         "(from state %d to %d)\n", dev->current_state, state);
525                 return -EINVAL;
526         }
527
528         /* check if this device supports the desired state */
529         if ((state == PCI_D1 && !dev->d1_support)
530            || (state == PCI_D2 && !dev->d2_support))
531                 return -EIO;
532
533         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
534
535         /* If we're (effectively) in D3, force entire word to 0.
536          * This doesn't affect PME_Status, disables PME_En, and
537          * sets PowerState to 0.
538          */
539         switch (dev->current_state) {
540         case PCI_D0:
541         case PCI_D1:
542         case PCI_D2:
543                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
544                 pmcsr |= state;
545                 break;
546         case PCI_D3hot:
547         case PCI_D3cold:
548         case PCI_UNKNOWN: /* Boot-up */
549                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
550                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
551                         need_restore = true;
552                 /* Fall-through: force to D0 */
553         default:
554                 pmcsr = 0;
555                 break;
556         }
557
558         /* enter specified state */
559         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
560
561         /* Mandatory power management transition delays */
562         /* see PCI PM 1.1 5.6.1 table 18 */
563         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
564                 pci_dev_d3_sleep(dev);
565         else if (state == PCI_D2 || dev->current_state == PCI_D2)
566                 udelay(PCI_PM_D2_DELAY);
567
568         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
569         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
570         if (dev->current_state != state && printk_ratelimit())
571                 dev_info(&dev->dev, "Refused to change power state, "
572                         "currently in D%d\n", dev->current_state);
573
574         /*
575          * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
576          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
577          * from D3hot to D0 _may_ perform an internal reset, thereby
578          * going to "D0 Uninitialized" rather than "D0 Initialized".
579          * For example, at least some versions of the 3c905B and the
580          * 3c556B exhibit this behaviour.
581          *
582          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
583          * devices in a D3hot state at boot.  Consequently, we need to
584          * restore at least the BARs so that the device will be
585          * accessible to its driver.
586          */
587         if (need_restore)
588                 pci_restore_bars(dev);
589
590         if (dev->bus->self)
591                 pcie_aspm_pm_state_change(dev->bus->self);
592
593         return 0;
594 }
595
596 /**
597  * pci_update_current_state - Read PCI power state of given device from its
598  *                            PCI PM registers and cache it
599  * @dev: PCI device to handle.
600  * @state: State to cache in case the device doesn't have the PM capability
601  */
602 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
603 {
604         if (dev->pm_cap) {
605                 u16 pmcsr;
606
607                 /*
608                  * Configuration space is not accessible for device in
609                  * D3cold, so just keep or set D3cold for safety
610                  */
611                 if (dev->current_state == PCI_D3cold)
612                         return;
613                 if (state == PCI_D3cold) {
614                         dev->current_state = PCI_D3cold;
615                         return;
616                 }
617                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
618                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
619         } else {
620                 dev->current_state = state;
621         }
622 }
623
624 /**
625  * pci_power_up - Put the given device into D0 forcibly
626  * @dev: PCI device to power up
627  */
628 void pci_power_up(struct pci_dev *dev)
629 {
630         if (platform_pci_power_manageable(dev))
631                 platform_pci_set_power_state(dev, PCI_D0);
632
633         pci_raw_set_power_state(dev, PCI_D0);
634         pci_update_current_state(dev, PCI_D0);
635 }
636
637 /**
638  * pci_platform_power_transition - Use platform to change device power state
639  * @dev: PCI device to handle.
640  * @state: State to put the device into.
641  */
642 static int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
643 {
644         int error;
645
646         if (platform_pci_power_manageable(dev)) {
647                 error = platform_pci_set_power_state(dev, state);
648                 if (!error)
649                         pci_update_current_state(dev, state);
650         } else
651                 error = -ENODEV;
652
653         if (error && !dev->pm_cap) /* Fall back to PCI_D0 */
654                 dev->current_state = PCI_D0;
655
656         return error;
657 }
658
659 /**
660  * __pci_start_power_transition - Start power transition of a PCI device
661  * @dev: PCI device to handle.
662  * @state: State to put the device into.
663  */
664 static void __pci_start_power_transition(struct pci_dev *dev, pci_power_t state)
665 {
666         if (state == PCI_D0) {
667                 pci_platform_power_transition(dev, PCI_D0);
668                 /*
669                  * Mandatory power management transition delays, see
670                  * PCI Express Base Specification Revision 2.0 Section
671                  * 6.6.1: Conventional Reset.  Do not delay for
672                  * devices powered on/off by corresponding bridge,
673                  * because have already delayed for the bridge.
674                  */
675                 if (dev->runtime_d3cold) {
676                         msleep(dev->d3cold_delay);
677                         /*
678                          * When powering on a bridge from D3cold, the
679                          * whole hierarchy may be powered on into
680                          * D0uninitialized state, resume them to give
681                          * them a chance to suspend again
682                          */
683                         pci_wakeup_bus(dev->subordinate);
684                 }
685         }
686 }
687
688 /**
689  * __pci_dev_set_current_state - Set current state of a PCI device
690  * @dev: Device to handle
691  * @data: pointer to state to be set
692  */
693 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
694 {
695         pci_power_t state = *(pci_power_t *)data;
696
697         dev->current_state = state;
698         return 0;
699 }
700
701 /**
702  * __pci_bus_set_current_state - Walk given bus and set current state of devices
703  * @bus: Top bus of the subtree to walk.
704  * @state: state to be set
705  */
706 static void __pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
707 {
708         if (bus)
709                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
710 }
711
712 /**
713  * __pci_complete_power_transition - Complete power transition of a PCI device
714  * @dev: PCI device to handle.
715  * @state: State to put the device into.
716  *
717  * This function should not be called directly by device drivers.
718  */
719 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state)
720 {
721         int ret;
722
723         if (state <= PCI_D0)
724                 return -EINVAL;
725         ret = pci_platform_power_transition(dev, state);
726         /* Power off the bridge may power off the whole hierarchy */
727         if (!ret && state == PCI_D3cold)
728                 __pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
729         return ret;
730 }
731 EXPORT_SYMBOL_GPL(__pci_complete_power_transition);
732
733 /**
734  * pci_set_power_state - Set the power state of a PCI device
735  * @dev: PCI device to handle.
736  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
737  *
738  * Transition a device to a new power state, using the platform firmware and/or
739  * the device's PCI PM registers.
740  *
741  * RETURN VALUE:
742  * -EINVAL if the requested state is invalid.
743  * -EIO if device does not support PCI PM or its PM capabilities register has a
744  * wrong version, or device doesn't support the requested state.
745  * 0 if device already is in the requested state.
746  * 0 if device's power state has been successfully changed.
747  */
748 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
749 {
750         int error;
751
752         /* bound the state we're entering */
753         if (state > PCI_D3cold)
754                 state = PCI_D3cold;
755         else if (state < PCI_D0)
756                 state = PCI_D0;
757         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
758                 /*
759                  * If the device or the parent bridge do not support PCI PM,
760                  * ignore the request if we're doing anything other than putting
761                  * it into D0 (which would only happen on boot).
762                  */
763                 return 0;
764
765         /* Check if we're already there */
766         if (dev->current_state == state)
767                 return 0;
768
769         __pci_start_power_transition(dev, state);
770
771         /* This device is quirked not to be put into D3, so
772            don't put it in D3 */
773         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
774                 return 0;
775
776         /*
777          * To put device in D3cold, we put device into D3hot in native
778          * way, then put device into D3cold with platform ops
779          */
780         error = pci_raw_set_power_state(dev, state > PCI_D3hot ?
781                                         PCI_D3hot : state);
782
783         if (!__pci_complete_power_transition(dev, state))
784                 error = 0;
785         /*
786          * When aspm_policy is "powersave" this call ensures
787          * that ASPM is configured.
788          */
789         if (!error && dev->bus->self)
790                 pcie_aspm_powersave_config_link(dev->bus->self);
791
792         return error;
793 }
794
795 /**
796  * pci_choose_state - Choose the power state of a PCI device
797  * @dev: PCI device to be suspended
798  * @state: target sleep state for the whole system. This is the value
799  *      that is passed to suspend() function.
800  *
801  * Returns PCI power state suitable for given device and given system
802  * message.
803  */
804
805 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
806 {
807         pci_power_t ret;
808
809         if (!dev->pm_cap)
810                 return PCI_D0;
811
812         ret = platform_pci_choose_state(dev);
813         if (ret != PCI_POWER_ERROR)
814                 return ret;
815
816         switch (state.event) {
817         case PM_EVENT_ON:
818                 return PCI_D0;
819         case PM_EVENT_FREEZE:
820         case PM_EVENT_PRETHAW:
821                 /* REVISIT both freeze and pre-thaw "should" use D0 */
822         case PM_EVENT_SUSPEND:
823         case PM_EVENT_HIBERNATE:
824                 return PCI_D3hot;
825         default:
826                 dev_info(&dev->dev, "unrecognized suspend event %d\n",
827                          state.event);
828                 BUG();
829         }
830         return PCI_D0;
831 }
832
833 EXPORT_SYMBOL(pci_choose_state);
834
835 #define PCI_EXP_SAVE_REGS       7
836
837
838 static struct pci_cap_saved_state *pci_find_saved_cap(
839         struct pci_dev *pci_dev, char cap)
840 {
841         struct pci_cap_saved_state *tmp;
842
843         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
844                 if (tmp->cap.cap_nr == cap)
845                         return tmp;
846         }
847         return NULL;
848 }
849
850 static int pci_save_pcie_state(struct pci_dev *dev)
851 {
852         int i = 0;
853         struct pci_cap_saved_state *save_state;
854         u16 *cap;
855
856         if (!pci_is_pcie(dev))
857                 return 0;
858
859         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
860         if (!save_state) {
861                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
862                 return -ENOMEM;
863         }
864
865         cap = (u16 *)&save_state->cap.data[0];
866         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
867         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
868         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
869         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
870         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
871         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
872         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
873
874         return 0;
875 }
876
877 static void pci_restore_pcie_state(struct pci_dev *dev)
878 {
879         int i = 0;
880         struct pci_cap_saved_state *save_state;
881         u16 *cap;
882
883         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
884         if (!save_state)
885                 return;
886
887         cap = (u16 *)&save_state->cap.data[0];
888         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
889         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
890         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
891         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
892         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
893         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
894         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
895 }
896
897
898 static int pci_save_pcix_state(struct pci_dev *dev)
899 {
900         int pos;
901         struct pci_cap_saved_state *save_state;
902
903         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
904         if (pos <= 0)
905                 return 0;
906
907         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
908         if (!save_state) {
909                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
910                 return -ENOMEM;
911         }
912
913         pci_read_config_word(dev, pos + PCI_X_CMD,
914                              (u16 *)save_state->cap.data);
915
916         return 0;
917 }
918
919 static void pci_restore_pcix_state(struct pci_dev *dev)
920 {
921         int i = 0, pos;
922         struct pci_cap_saved_state *save_state;
923         u16 *cap;
924
925         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
926         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
927         if (!save_state || pos <= 0)
928                 return;
929         cap = (u16 *)&save_state->cap.data[0];
930
931         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
932 }
933
934
935 /**
936  * pci_save_state - save the PCI configuration space of a device before suspending
937  * @dev: - PCI device that we're dealing with
938  */
939 int
940 pci_save_state(struct pci_dev *dev)
941 {
942         int i;
943         /* XXX: 100% dword access ok here? */
944         for (i = 0; i < 16; i++)
945                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
946         dev->state_saved = true;
947         if ((i = pci_save_pcie_state(dev)) != 0)
948                 return i;
949         if ((i = pci_save_pcix_state(dev)) != 0)
950                 return i;
951         return 0;
952 }
953
954 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
955                                      u32 saved_val, int retry)
956 {
957         u32 val;
958
959         pci_read_config_dword(pdev, offset, &val);
960         if (val == saved_val)
961                 return;
962
963         for (;;) {
964                 dev_dbg(&pdev->dev, "restoring config space at offset "
965                         "%#x (was %#x, writing %#x)\n", offset, val, saved_val);
966                 pci_write_config_dword(pdev, offset, saved_val);
967                 if (retry-- <= 0)
968                         return;
969
970                 pci_read_config_dword(pdev, offset, &val);
971                 if (val == saved_val)
972                         return;
973
974                 mdelay(1);
975         }
976 }
977
978 static void pci_restore_config_space_range(struct pci_dev *pdev,
979                                            int start, int end, int retry)
980 {
981         int index;
982
983         for (index = end; index >= start; index--)
984                 pci_restore_config_dword(pdev, 4 * index,
985                                          pdev->saved_config_space[index],
986                                          retry);
987 }
988
989 static void pci_restore_config_space(struct pci_dev *pdev)
990 {
991         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
992                 pci_restore_config_space_range(pdev, 10, 15, 0);
993                 /* Restore BARs before the command register. */
994                 pci_restore_config_space_range(pdev, 4, 9, 10);
995                 pci_restore_config_space_range(pdev, 0, 3, 0);
996         } else {
997                 pci_restore_config_space_range(pdev, 0, 15, 0);
998         }
999 }
1000
1001 /** 
1002  * pci_restore_state - Restore the saved state of a PCI device
1003  * @dev: - PCI device that we're dealing with
1004  */
1005 void pci_restore_state(struct pci_dev *dev)
1006 {
1007         if (!dev->state_saved)
1008                 return;
1009
1010         /* PCI Express register must be restored first */
1011         pci_restore_pcie_state(dev);
1012         pci_restore_ats_state(dev);
1013
1014         pci_restore_config_space(dev);
1015
1016         pci_restore_pcix_state(dev);
1017         pci_restore_msi_state(dev);
1018         pci_restore_iov_state(dev);
1019
1020         dev->state_saved = false;
1021 }
1022
1023 struct pci_saved_state {
1024         u32 config_space[16];
1025         struct pci_cap_saved_data cap[0];
1026 };
1027
1028 /**
1029  * pci_store_saved_state - Allocate and return an opaque struct containing
1030  *                         the device saved state.
1031  * @dev: PCI device that we're dealing with
1032  *
1033  * Rerturn NULL if no state or error.
1034  */
1035 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1036 {
1037         struct pci_saved_state *state;
1038         struct pci_cap_saved_state *tmp;
1039         struct pci_cap_saved_data *cap;
1040         size_t size;
1041
1042         if (!dev->state_saved)
1043                 return NULL;
1044
1045         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1046
1047         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1048                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1049
1050         state = kzalloc(size, GFP_KERNEL);
1051         if (!state)
1052                 return NULL;
1053
1054         memcpy(state->config_space, dev->saved_config_space,
1055                sizeof(state->config_space));
1056
1057         cap = state->cap;
1058         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1059                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1060                 memcpy(cap, &tmp->cap, len);
1061                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1062         }
1063         /* Empty cap_save terminates list */
1064
1065         return state;
1066 }
1067 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1068
1069 /**
1070  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1071  * @dev: PCI device that we're dealing with
1072  * @state: Saved state returned from pci_store_saved_state()
1073  */
1074 int pci_load_saved_state(struct pci_dev *dev, struct pci_saved_state *state)
1075 {
1076         struct pci_cap_saved_data *cap;
1077
1078         dev->state_saved = false;
1079
1080         if (!state)
1081                 return 0;
1082
1083         memcpy(dev->saved_config_space, state->config_space,
1084                sizeof(state->config_space));
1085
1086         cap = state->cap;
1087         while (cap->size) {
1088                 struct pci_cap_saved_state *tmp;
1089
1090                 tmp = pci_find_saved_cap(dev, cap->cap_nr);
1091                 if (!tmp || tmp->cap.size != cap->size)
1092                         return -EINVAL;
1093
1094                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1095                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1096                        sizeof(struct pci_cap_saved_data) + cap->size);
1097         }
1098
1099         dev->state_saved = true;
1100         return 0;
1101 }
1102 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1103
1104 /**
1105  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1106  *                                 and free the memory allocated for it.
1107  * @dev: PCI device that we're dealing with
1108  * @state: Pointer to saved state returned from pci_store_saved_state()
1109  */
1110 int pci_load_and_free_saved_state(struct pci_dev *dev,
1111                                   struct pci_saved_state **state)
1112 {
1113         int ret = pci_load_saved_state(dev, *state);
1114         kfree(*state);
1115         *state = NULL;
1116         return ret;
1117 }
1118 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1119
1120 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1121 {
1122         int err;
1123
1124         err = pci_set_power_state(dev, PCI_D0);
1125         if (err < 0 && err != -EIO)
1126                 return err;
1127         err = pcibios_enable_device(dev, bars);
1128         if (err < 0)
1129                 return err;
1130         pci_fixup_device(pci_fixup_enable, dev);
1131
1132         return 0;
1133 }
1134
1135 /**
1136  * pci_reenable_device - Resume abandoned device
1137  * @dev: PCI device to be resumed
1138  *
1139  *  Note this function is a backend of pci_default_resume and is not supposed
1140  *  to be called by normal code, write proper resume handler and use it instead.
1141  */
1142 int pci_reenable_device(struct pci_dev *dev)
1143 {
1144         if (pci_is_enabled(dev))
1145                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1146         return 0;
1147 }
1148
1149 static void pci_enable_bridge(struct pci_dev *dev)
1150 {
1151         int retval;
1152
1153         if (!dev)
1154                 return;
1155
1156         pci_enable_bridge(dev->bus->self);
1157
1158         if (pci_is_enabled(dev))
1159                 return;
1160         retval = pci_enable_device(dev);
1161         if (retval)
1162                 dev_err(&dev->dev, "Error enabling bridge (%d), continuing\n",
1163                         retval);
1164         pci_set_master(dev);
1165 }
1166
1167 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1168 {
1169         int err;
1170         int i, bars = 0;
1171
1172         /*
1173          * Power state could be unknown at this point, either due to a fresh
1174          * boot or a device removal call.  So get the current power state
1175          * so that things like MSI message writing will behave as expected
1176          * (e.g. if the device really is in D0 at enable time).
1177          */
1178         if (dev->pm_cap) {
1179                 u16 pmcsr;
1180                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1181                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1182         }
1183
1184         if (atomic_inc_return(&dev->enable_cnt) > 1)
1185                 return 0;               /* already enabled */
1186
1187         pci_enable_bridge(dev->bus->self);
1188
1189         /* only skip sriov related */
1190         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1191                 if (dev->resource[i].flags & flags)
1192                         bars |= (1 << i);
1193         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1194                 if (dev->resource[i].flags & flags)
1195                         bars |= (1 << i);
1196
1197         err = do_pci_enable_device(dev, bars);
1198         if (err < 0)
1199                 atomic_dec(&dev->enable_cnt);
1200         return err;
1201 }
1202
1203 /**
1204  * pci_enable_device_io - Initialize a device for use with IO space
1205  * @dev: PCI device to be initialized
1206  *
1207  *  Initialize device before it's used by a driver. Ask low-level code
1208  *  to enable I/O resources. Wake up the device if it was suspended.
1209  *  Beware, this function can fail.
1210  */
1211 int pci_enable_device_io(struct pci_dev *dev)
1212 {
1213         return pci_enable_device_flags(dev, IORESOURCE_IO);
1214 }
1215
1216 /**
1217  * pci_enable_device_mem - Initialize a device for use with Memory space
1218  * @dev: PCI device to be initialized
1219  *
1220  *  Initialize device before it's used by a driver. Ask low-level code
1221  *  to enable Memory resources. Wake up the device if it was suspended.
1222  *  Beware, this function can fail.
1223  */
1224 int pci_enable_device_mem(struct pci_dev *dev)
1225 {
1226         return pci_enable_device_flags(dev, IORESOURCE_MEM);
1227 }
1228
1229 /**
1230  * pci_enable_device - Initialize device before it's used by a driver.
1231  * @dev: PCI device to be initialized
1232  *
1233  *  Initialize device before it's used by a driver. Ask low-level code
1234  *  to enable I/O and memory. Wake up the device if it was suspended.
1235  *  Beware, this function can fail.
1236  *
1237  *  Note we don't actually enable the device many times if we call
1238  *  this function repeatedly (we just increment the count).
1239  */
1240 int pci_enable_device(struct pci_dev *dev)
1241 {
1242         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
1243 }
1244
1245 /*
1246  * Managed PCI resources.  This manages device on/off, intx/msi/msix
1247  * on/off and BAR regions.  pci_dev itself records msi/msix status, so
1248  * there's no need to track it separately.  pci_devres is initialized
1249  * when a device is enabled using managed PCI device enable interface.
1250  */
1251 struct pci_devres {
1252         unsigned int enabled:1;
1253         unsigned int pinned:1;
1254         unsigned int orig_intx:1;
1255         unsigned int restore_intx:1;
1256         u32 region_mask;
1257 };
1258
1259 static void pcim_release(struct device *gendev, void *res)
1260 {
1261         struct pci_dev *dev = container_of(gendev, struct pci_dev, dev);
1262         struct pci_devres *this = res;
1263         int i;
1264
1265         if (dev->msi_enabled)
1266                 pci_disable_msi(dev);
1267         if (dev->msix_enabled)
1268                 pci_disable_msix(dev);
1269
1270         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
1271                 if (this->region_mask & (1 << i))
1272                         pci_release_region(dev, i);
1273
1274         if (this->restore_intx)
1275                 pci_intx(dev, this->orig_intx);
1276
1277         if (this->enabled && !this->pinned)
1278                 pci_disable_device(dev);
1279 }
1280
1281 static struct pci_devres * get_pci_dr(struct pci_dev *pdev)
1282 {
1283         struct pci_devres *dr, *new_dr;
1284
1285         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
1286         if (dr)
1287                 return dr;
1288
1289         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
1290         if (!new_dr)
1291                 return NULL;
1292         return devres_get(&pdev->dev, new_dr, NULL, NULL);
1293 }
1294
1295 static struct pci_devres * find_pci_dr(struct pci_dev *pdev)
1296 {
1297         if (pci_is_managed(pdev))
1298                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
1299         return NULL;
1300 }
1301
1302 /**
1303  * pcim_enable_device - Managed pci_enable_device()
1304  * @pdev: PCI device to be initialized
1305  *
1306  * Managed pci_enable_device().
1307  */
1308 int pcim_enable_device(struct pci_dev *pdev)
1309 {
1310         struct pci_devres *dr;
1311         int rc;
1312
1313         dr = get_pci_dr(pdev);
1314         if (unlikely(!dr))
1315                 return -ENOMEM;
1316         if (dr->enabled)
1317                 return 0;
1318
1319         rc = pci_enable_device(pdev);
1320         if (!rc) {
1321                 pdev->is_managed = 1;
1322                 dr->enabled = 1;
1323         }
1324         return rc;
1325 }
1326
1327 /**
1328  * pcim_pin_device - Pin managed PCI device
1329  * @pdev: PCI device to pin
1330  *
1331  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
1332  * driver detach.  @pdev must have been enabled with
1333  * pcim_enable_device().
1334  */
1335 void pcim_pin_device(struct pci_dev *pdev)
1336 {
1337         struct pci_devres *dr;
1338
1339         dr = find_pci_dr(pdev);
1340         WARN_ON(!dr || !dr->enabled);
1341         if (dr)
1342                 dr->pinned = 1;
1343 }
1344
1345 /*
1346  * pcibios_add_device - provide arch specific hooks when adding device dev
1347  * @dev: the PCI device being added
1348  *
1349  * Permits the platform to provide architecture specific functionality when
1350  * devices are added. This is the default implementation. Architecture
1351  * implementations can override this.
1352  */
1353 int __weak pcibios_add_device (struct pci_dev *dev)
1354 {
1355         return 0;
1356 }
1357
1358 /**
1359  * pcibios_release_device - provide arch specific hooks when releasing device dev
1360  * @dev: the PCI device being released
1361  *
1362  * Permits the platform to provide architecture specific functionality when
1363  * devices are released. This is the default implementation. Architecture
1364  * implementations can override this.
1365  */
1366 void __weak pcibios_release_device(struct pci_dev *dev) {}
1367
1368 /**
1369  * pcibios_disable_device - disable arch specific PCI resources for device dev
1370  * @dev: the PCI device to disable
1371  *
1372  * Disables architecture specific PCI resources for the device. This
1373  * is the default implementation. Architecture implementations can
1374  * override this.
1375  */
1376 void __weak pcibios_disable_device (struct pci_dev *dev) {}
1377
1378 static void do_pci_disable_device(struct pci_dev *dev)
1379 {
1380         u16 pci_command;
1381
1382         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
1383         if (pci_command & PCI_COMMAND_MASTER) {
1384                 pci_command &= ~PCI_COMMAND_MASTER;
1385                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
1386         }
1387
1388         pcibios_disable_device(dev);
1389 }
1390
1391 /**
1392  * pci_disable_enabled_device - Disable device without updating enable_cnt
1393  * @dev: PCI device to disable
1394  *
1395  * NOTE: This function is a backend of PCI power management routines and is
1396  * not supposed to be called drivers.
1397  */
1398 void pci_disable_enabled_device(struct pci_dev *dev)
1399 {
1400         if (pci_is_enabled(dev))
1401                 do_pci_disable_device(dev);
1402 }
1403
1404 /**
1405  * pci_disable_device - Disable PCI device after use
1406  * @dev: PCI device to be disabled
1407  *
1408  * Signal to the system that the PCI device is not in use by the system
1409  * anymore.  This only involves disabling PCI bus-mastering, if active.
1410  *
1411  * Note we don't actually disable the device until all callers of
1412  * pci_enable_device() have called pci_disable_device().
1413  */
1414 void
1415 pci_disable_device(struct pci_dev *dev)
1416 {
1417         struct pci_devres *dr;
1418
1419         dr = find_pci_dr(dev);
1420         if (dr)
1421                 dr->enabled = 0;
1422
1423         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
1424                       "disabling already-disabled device");
1425
1426         if (atomic_dec_return(&dev->enable_cnt) != 0)
1427                 return;
1428
1429         do_pci_disable_device(dev);
1430
1431         dev->is_busmaster = 0;
1432 }
1433
1434 /**
1435  * pcibios_set_pcie_reset_state - set reset state for device dev
1436  * @dev: the PCIe device reset
1437  * @state: Reset state to enter into
1438  *
1439  *
1440  * Sets the PCIe reset state for the device. This is the default
1441  * implementation. Architecture implementations can override this.
1442  */
1443 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
1444                                         enum pcie_reset_state state)
1445 {
1446         return -EINVAL;
1447 }
1448
1449 /**
1450  * pci_set_pcie_reset_state - set reset state for device dev
1451  * @dev: the PCIe device reset
1452  * @state: Reset state to enter into
1453  *
1454  *
1455  * Sets the PCI reset state for the device.
1456  */
1457 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
1458 {
1459         return pcibios_set_pcie_reset_state(dev, state);
1460 }
1461
1462 /**
1463  * pci_check_pme_status - Check if given device has generated PME.
1464  * @dev: Device to check.
1465  *
1466  * Check the PME status of the device and if set, clear it and clear PME enable
1467  * (if set).  Return 'true' if PME status and PME enable were both set or
1468  * 'false' otherwise.
1469  */
1470 bool pci_check_pme_status(struct pci_dev *dev)
1471 {
1472         int pmcsr_pos;
1473         u16 pmcsr;
1474         bool ret = false;
1475
1476         if (!dev->pm_cap)
1477                 return false;
1478
1479         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
1480         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
1481         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
1482                 return false;
1483
1484         /* Clear PME status. */
1485         pmcsr |= PCI_PM_CTRL_PME_STATUS;
1486         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
1487                 /* Disable PME to avoid interrupt flood. */
1488                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1489                 ret = true;
1490         }
1491
1492         pci_write_config_word(dev, pmcsr_pos, pmcsr);
1493
1494         return ret;
1495 }
1496
1497 /**
1498  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
1499  * @dev: Device to handle.
1500  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
1501  *
1502  * Check if @dev has generated PME and queue a resume request for it in that
1503  * case.
1504  */
1505 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
1506 {
1507         if (pme_poll_reset && dev->pme_poll)
1508                 dev->pme_poll = false;
1509
1510         if (pci_check_pme_status(dev)) {
1511                 pci_wakeup_event(dev);
1512                 pm_request_resume(&dev->dev);
1513         }
1514         return 0;
1515 }
1516
1517 /**
1518  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
1519  * @bus: Top bus of the subtree to walk.
1520  */
1521 void pci_pme_wakeup_bus(struct pci_bus *bus)
1522 {
1523         if (bus)
1524                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
1525 }
1526
1527 /**
1528  * pci_wakeup - Wake up a PCI device
1529  * @pci_dev: Device to handle.
1530  * @ign: ignored parameter
1531  */
1532 static int pci_wakeup(struct pci_dev *pci_dev, void *ign)
1533 {
1534         pci_wakeup_event(pci_dev);
1535         pm_request_resume(&pci_dev->dev);
1536         return 0;
1537 }
1538
1539 /**
1540  * pci_wakeup_bus - Walk given bus and wake up devices on it
1541  * @bus: Top bus of the subtree to walk.
1542  */
1543 void pci_wakeup_bus(struct pci_bus *bus)
1544 {
1545         if (bus)
1546                 pci_walk_bus(bus, pci_wakeup, NULL);
1547 }
1548
1549 /**
1550  * pci_pme_capable - check the capability of PCI device to generate PME#
1551  * @dev: PCI device to handle.
1552  * @state: PCI state from which device will issue PME#.
1553  */
1554 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
1555 {
1556         if (!dev->pm_cap)
1557                 return false;
1558
1559         return !!(dev->pme_support & (1 << state));
1560 }
1561
1562 static void pci_pme_list_scan(struct work_struct *work)
1563 {
1564         struct pci_pme_device *pme_dev, *n;
1565
1566         mutex_lock(&pci_pme_list_mutex);
1567         if (!list_empty(&pci_pme_list)) {
1568                 list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
1569                         if (pme_dev->dev->pme_poll) {
1570                                 struct pci_dev *bridge;
1571
1572                                 bridge = pme_dev->dev->bus->self;
1573                                 /*
1574                                  * If bridge is in low power state, the
1575                                  * configuration space of subordinate devices
1576                                  * may be not accessible
1577                                  */
1578                                 if (bridge && bridge->current_state != PCI_D0)
1579                                         continue;
1580                                 pci_pme_wakeup(pme_dev->dev, NULL);
1581                         } else {
1582                                 list_del(&pme_dev->list);
1583                                 kfree(pme_dev);
1584                         }
1585                 }
1586                 if (!list_empty(&pci_pme_list))
1587                         schedule_delayed_work(&pci_pme_work,
1588                                               msecs_to_jiffies(PME_TIMEOUT));
1589         }
1590         mutex_unlock(&pci_pme_list_mutex);
1591 }
1592
1593 /**
1594  * pci_pme_active - enable or disable PCI device's PME# function
1595  * @dev: PCI device to handle.
1596  * @enable: 'true' to enable PME# generation; 'false' to disable it.
1597  *
1598  * The caller must verify that the device is capable of generating PME# before
1599  * calling this function with @enable equal to 'true'.
1600  */
1601 void pci_pme_active(struct pci_dev *dev, bool enable)
1602 {
1603         u16 pmcsr;
1604
1605         if (!dev->pme_support)
1606                 return;
1607
1608         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1609         /* Clear PME_Status by writing 1 to it and enable PME# */
1610         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
1611         if (!enable)
1612                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1613
1614         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1615
1616         /*
1617          * PCI (as opposed to PCIe) PME requires that the device have
1618          * its PME# line hooked up correctly. Not all hardware vendors
1619          * do this, so the PME never gets delivered and the device
1620          * remains asleep. The easiest way around this is to
1621          * periodically walk the list of suspended devices and check
1622          * whether any have their PME flag set. The assumption is that
1623          * we'll wake up often enough anyway that this won't be a huge
1624          * hit, and the power savings from the devices will still be a
1625          * win.
1626          *
1627          * Although PCIe uses in-band PME message instead of PME# line
1628          * to report PME, PME does not work for some PCIe devices in
1629          * reality.  For example, there are devices that set their PME
1630          * status bits, but don't really bother to send a PME message;
1631          * there are PCI Express Root Ports that don't bother to
1632          * trigger interrupts when they receive PME messages from the
1633          * devices below.  So PME poll is used for PCIe devices too.
1634          */
1635
1636         if (dev->pme_poll) {
1637                 struct pci_pme_device *pme_dev;
1638                 if (enable) {
1639                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
1640                                           GFP_KERNEL);
1641                         if (!pme_dev) {
1642                                 dev_warn(&dev->dev, "can't enable PME#\n");
1643                                 return;
1644                         }
1645                         pme_dev->dev = dev;
1646                         mutex_lock(&pci_pme_list_mutex);
1647                         list_add(&pme_dev->list, &pci_pme_list);
1648                         if (list_is_singular(&pci_pme_list))
1649                                 schedule_delayed_work(&pci_pme_work,
1650                                                       msecs_to_jiffies(PME_TIMEOUT));
1651                         mutex_unlock(&pci_pme_list_mutex);
1652                 } else {
1653                         mutex_lock(&pci_pme_list_mutex);
1654                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
1655                                 if (pme_dev->dev == dev) {
1656                                         list_del(&pme_dev->list);
1657                                         kfree(pme_dev);
1658                                         break;
1659                                 }
1660                         }
1661                         mutex_unlock(&pci_pme_list_mutex);
1662                 }
1663         }
1664
1665         dev_dbg(&dev->dev, "PME# %s\n", enable ? "enabled" : "disabled");
1666 }
1667
1668 /**
1669  * __pci_enable_wake - enable PCI device as wakeup event source
1670  * @dev: PCI device affected
1671  * @state: PCI state from which device will issue wakeup events
1672  * @runtime: True if the events are to be generated at run time
1673  * @enable: True to enable event generation; false to disable
1674  *
1675  * This enables the device as a wakeup event source, or disables it.
1676  * When such events involves platform-specific hooks, those hooks are
1677  * called automatically by this routine.
1678  *
1679  * Devices with legacy power management (no standard PCI PM capabilities)
1680  * always require such platform hooks.
1681  *
1682  * RETURN VALUE:
1683  * 0 is returned on success
1684  * -EINVAL is returned if device is not supposed to wake up the system
1685  * Error code depending on the platform is returned if both the platform and
1686  * the native mechanism fail to enable the generation of wake-up events
1687  */
1688 int __pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1689                       bool runtime, bool enable)
1690 {
1691         int ret = 0;
1692
1693         if (enable && !runtime && !device_may_wakeup(&dev->dev))
1694                 return -EINVAL;
1695
1696         /* Don't do the same thing twice in a row for one device. */
1697         if (!!enable == !!dev->wakeup_prepared)
1698                 return 0;
1699
1700         /*
1701          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
1702          * Anderson we should be doing PME# wake enable followed by ACPI wake
1703          * enable.  To disable wake-up we call the platform first, for symmetry.
1704          */
1705
1706         if (enable) {
1707                 int error;
1708
1709                 if (pci_pme_capable(dev, state))
1710                         pci_pme_active(dev, true);
1711                 else
1712                         ret = 1;
1713                 error = runtime ? platform_pci_run_wake(dev, true) :
1714                                         platform_pci_sleep_wake(dev, true);
1715                 if (ret)
1716                         ret = error;
1717                 if (!ret)
1718                         dev->wakeup_prepared = true;
1719         } else {
1720                 if (runtime)
1721                         platform_pci_run_wake(dev, false);
1722                 else
1723                         platform_pci_sleep_wake(dev, false);
1724                 pci_pme_active(dev, false);
1725                 dev->wakeup_prepared = false;
1726         }
1727
1728         return ret;
1729 }
1730 EXPORT_SYMBOL(__pci_enable_wake);
1731
1732 /**
1733  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
1734  * @dev: PCI device to prepare
1735  * @enable: True to enable wake-up event generation; false to disable
1736  *
1737  * Many drivers want the device to wake up the system from D3_hot or D3_cold
1738  * and this function allows them to set that up cleanly - pci_enable_wake()
1739  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
1740  * ordering constraints.
1741  *
1742  * This function only returns error code if the device is not capable of
1743  * generating PME# from both D3_hot and D3_cold, and the platform is unable to
1744  * enable wake-up power for it.
1745  */
1746 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
1747 {
1748         return pci_pme_capable(dev, PCI_D3cold) ?
1749                         pci_enable_wake(dev, PCI_D3cold, enable) :
1750                         pci_enable_wake(dev, PCI_D3hot, enable);
1751 }
1752
1753 /**
1754  * pci_target_state - find an appropriate low power state for a given PCI dev
1755  * @dev: PCI device
1756  *
1757  * Use underlying platform code to find a supported low power state for @dev.
1758  * If the platform can't manage @dev, return the deepest state from which it
1759  * can generate wake events, based on any available PME info.
1760  */
1761 pci_power_t pci_target_state(struct pci_dev *dev)
1762 {
1763         pci_power_t target_state = PCI_D3hot;
1764
1765         if (platform_pci_power_manageable(dev)) {
1766                 /*
1767                  * Call the platform to choose the target state of the device
1768                  * and enable wake-up from this state if supported.
1769                  */
1770                 pci_power_t state = platform_pci_choose_state(dev);
1771
1772                 switch (state) {
1773                 case PCI_POWER_ERROR:
1774                 case PCI_UNKNOWN:
1775                         break;
1776                 case PCI_D1:
1777                 case PCI_D2:
1778                         if (pci_no_d1d2(dev))
1779                                 break;
1780                 default:
1781                         target_state = state;
1782                 }
1783         } else if (!dev->pm_cap) {
1784                 target_state = PCI_D0;
1785         } else if (device_may_wakeup(&dev->dev)) {
1786                 /*
1787                  * Find the deepest state from which the device can generate
1788                  * wake-up events, make it the target state and enable device
1789                  * to generate PME#.
1790                  */
1791                 if (dev->pme_support) {
1792                         while (target_state
1793                               && !(dev->pme_support & (1 << target_state)))
1794                                 target_state--;
1795                 }
1796         }
1797
1798         return target_state;
1799 }
1800
1801 /**
1802  * pci_prepare_to_sleep - prepare PCI device for system-wide transition into a sleep state
1803  * @dev: Device to handle.
1804  *
1805  * Choose the power state appropriate for the device depending on whether
1806  * it can wake up the system and/or is power manageable by the platform
1807  * (PCI_D3hot is the default) and put the device into that state.
1808  */
1809 int pci_prepare_to_sleep(struct pci_dev *dev)
1810 {
1811         pci_power_t target_state = pci_target_state(dev);
1812         int error;
1813
1814         if (target_state == PCI_POWER_ERROR)
1815                 return -EIO;
1816
1817         /* D3cold during system suspend/hibernate is not supported */
1818         if (target_state > PCI_D3hot)
1819                 target_state = PCI_D3hot;
1820
1821         pci_enable_wake(dev, target_state, device_may_wakeup(&dev->dev));
1822
1823         error = pci_set_power_state(dev, target_state);
1824
1825         if (error)
1826                 pci_enable_wake(dev, target_state, false);
1827
1828         return error;
1829 }
1830
1831 /**
1832  * pci_back_from_sleep - turn PCI device on during system-wide transition into working state
1833  * @dev: Device to handle.
1834  *
1835  * Disable device's system wake-up capability and put it into D0.
1836  */
1837 int pci_back_from_sleep(struct pci_dev *dev)
1838 {
1839         pci_enable_wake(dev, PCI_D0, false);
1840         return pci_set_power_state(dev, PCI_D0);
1841 }
1842
1843 /**
1844  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
1845  * @dev: PCI device being suspended.
1846  *
1847  * Prepare @dev to generate wake-up events at run time and put it into a low
1848  * power state.
1849  */
1850 int pci_finish_runtime_suspend(struct pci_dev *dev)
1851 {
1852         pci_power_t target_state = pci_target_state(dev);
1853         int error;
1854
1855         if (target_state == PCI_POWER_ERROR)
1856                 return -EIO;
1857
1858         dev->runtime_d3cold = target_state == PCI_D3cold;
1859
1860         __pci_enable_wake(dev, target_state, true, pci_dev_run_wake(dev));
1861
1862         error = pci_set_power_state(dev, target_state);
1863
1864         if (error) {
1865                 __pci_enable_wake(dev, target_state, true, false);
1866                 dev->runtime_d3cold = false;
1867         }
1868
1869         return error;
1870 }
1871
1872 /**
1873  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
1874  * @dev: Device to check.
1875  *
1876  * Return true if the device itself is cabable of generating wake-up events
1877  * (through the platform or using the native PCIe PME) or if the device supports
1878  * PME and one of its upstream bridges can generate wake-up events.
1879  */
1880 bool pci_dev_run_wake(struct pci_dev *dev)
1881 {
1882         struct pci_bus *bus = dev->bus;
1883
1884         if (device_run_wake(&dev->dev))
1885                 return true;
1886
1887         if (!dev->pme_support)
1888                 return false;
1889
1890         while (bus->parent) {
1891                 struct pci_dev *bridge = bus->self;
1892
1893                 if (device_run_wake(&bridge->dev))
1894                         return true;
1895
1896                 bus = bus->parent;
1897         }
1898
1899         /* We have reached the root bus. */
1900         if (bus->bridge)
1901                 return device_run_wake(bus->bridge);
1902
1903         return false;
1904 }
1905 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
1906
1907 void pci_config_pm_runtime_get(struct pci_dev *pdev)
1908 {
1909         struct device *dev = &pdev->dev;
1910         struct device *parent = dev->parent;
1911
1912         if (parent)
1913                 pm_runtime_get_sync(parent);
1914         pm_runtime_get_noresume(dev);
1915         /*
1916          * pdev->current_state is set to PCI_D3cold during suspending,
1917          * so wait until suspending completes
1918          */
1919         pm_runtime_barrier(dev);
1920         /*
1921          * Only need to resume devices in D3cold, because config
1922          * registers are still accessible for devices suspended but
1923          * not in D3cold.
1924          */
1925         if (pdev->current_state == PCI_D3cold)
1926                 pm_runtime_resume(dev);
1927 }
1928
1929 void pci_config_pm_runtime_put(struct pci_dev *pdev)
1930 {
1931         struct device *dev = &pdev->dev;
1932         struct device *parent = dev->parent;
1933
1934         pm_runtime_put(dev);
1935         if (parent)
1936                 pm_runtime_put_sync(parent);
1937 }
1938
1939 /**
1940  * pci_pm_init - Initialize PM functions of given PCI device
1941  * @dev: PCI device to handle.
1942  */
1943 void pci_pm_init(struct pci_dev *dev)
1944 {
1945         int pm;
1946         u16 pmc;
1947
1948         pm_runtime_forbid(&dev->dev);
1949         pm_runtime_set_active(&dev->dev);
1950         pm_runtime_enable(&dev->dev);
1951         device_enable_async_suspend(&dev->dev);
1952         dev->wakeup_prepared = false;
1953
1954         dev->pm_cap = 0;
1955         dev->pme_support = 0;
1956
1957         /* find PCI PM capability in list */
1958         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
1959         if (!pm)
1960                 return;
1961         /* Check device's ability to generate PME# */
1962         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
1963
1964         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
1965                 dev_err(&dev->dev, "unsupported PM cap regs version (%u)\n",
1966                         pmc & PCI_PM_CAP_VER_MASK);
1967                 return;
1968         }
1969
1970         dev->pm_cap = pm;
1971         dev->d3_delay = PCI_PM_D3_WAIT;
1972         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
1973         dev->d3cold_allowed = true;
1974
1975         dev->d1_support = false;
1976         dev->d2_support = false;
1977         if (!pci_no_d1d2(dev)) {
1978                 if (pmc & PCI_PM_CAP_D1)
1979                         dev->d1_support = true;
1980                 if (pmc & PCI_PM_CAP_D2)
1981                         dev->d2_support = true;
1982
1983                 if (dev->d1_support || dev->d2_support)
1984                         dev_printk(KERN_DEBUG, &dev->dev, "supports%s%s\n",
1985                                    dev->d1_support ? " D1" : "",
1986                                    dev->d2_support ? " D2" : "");
1987         }
1988
1989         pmc &= PCI_PM_CAP_PME_MASK;
1990         if (pmc) {
1991                 dev_printk(KERN_DEBUG, &dev->dev,
1992                          "PME# supported from%s%s%s%s%s\n",
1993                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
1994                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
1995                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
1996                          (pmc & PCI_PM_CAP_PME_D3) ? " D3hot" : "",
1997                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
1998                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
1999                 dev->pme_poll = true;
2000                 /*
2001                  * Make device's PM flags reflect the wake-up capability, but
2002                  * let the user space enable it to wake up the system as needed.
2003                  */
2004                 device_set_wakeup_capable(&dev->dev, true);
2005                 /* Disable the PME# generation functionality */
2006                 pci_pme_active(dev, false);
2007         }
2008 }
2009
2010 static void pci_add_saved_cap(struct pci_dev *pci_dev,
2011         struct pci_cap_saved_state *new_cap)
2012 {
2013         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
2014 }
2015
2016 /**
2017  * pci_add_cap_save_buffer - allocate buffer for saving given capability registers
2018  * @dev: the PCI device
2019  * @cap: the capability to allocate the buffer for
2020  * @size: requested size of the buffer
2021  */
2022 static int pci_add_cap_save_buffer(
2023         struct pci_dev *dev, char cap, unsigned int size)
2024 {
2025         int pos;
2026         struct pci_cap_saved_state *save_state;
2027
2028         pos = pci_find_capability(dev, cap);
2029         if (pos <= 0)
2030                 return 0;
2031
2032         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
2033         if (!save_state)
2034                 return -ENOMEM;
2035
2036         save_state->cap.cap_nr = cap;
2037         save_state->cap.size = size;
2038         pci_add_saved_cap(dev, save_state);
2039
2040         return 0;
2041 }
2042
2043 /**
2044  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
2045  * @dev: the PCI device
2046  */
2047 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
2048 {
2049         int error;
2050
2051         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
2052                                         PCI_EXP_SAVE_REGS * sizeof(u16));
2053         if (error)
2054                 dev_err(&dev->dev,
2055                         "unable to preallocate PCI Express save buffer\n");
2056
2057         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
2058         if (error)
2059                 dev_err(&dev->dev,
2060                         "unable to preallocate PCI-X save buffer\n");
2061 }
2062
2063 void pci_free_cap_save_buffers(struct pci_dev *dev)
2064 {
2065         struct pci_cap_saved_state *tmp;
2066         struct hlist_node *n;
2067
2068         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
2069                 kfree(tmp);
2070 }
2071
2072 /**
2073  * pci_configure_ari - enable or disable ARI forwarding
2074  * @dev: the PCI device
2075  *
2076  * If @dev and its upstream bridge both support ARI, enable ARI in the
2077  * bridge.  Otherwise, disable ARI in the bridge.
2078  */
2079 void pci_configure_ari(struct pci_dev *dev)
2080 {
2081         u32 cap;
2082         struct pci_dev *bridge;
2083
2084         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
2085                 return;
2086
2087         bridge = dev->bus->self;
2088         if (!bridge)
2089                 return;
2090
2091         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
2092         if (!(cap & PCI_EXP_DEVCAP2_ARI))
2093                 return;
2094
2095         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
2096                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
2097                                          PCI_EXP_DEVCTL2_ARI);
2098                 bridge->ari_enabled = 1;
2099         } else {
2100                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
2101                                            PCI_EXP_DEVCTL2_ARI);
2102                 bridge->ari_enabled = 0;
2103         }
2104 }
2105
2106 /**
2107  * pci_enable_ido - enable ID-based Ordering on a device
2108  * @dev: the PCI device
2109  * @type: which types of IDO to enable
2110  *
2111  * Enable ID-based ordering on @dev.  @type can contain the bits
2112  * %PCI_EXP_IDO_REQUEST and/or %PCI_EXP_IDO_COMPLETION to indicate
2113  * which types of transactions are allowed to be re-ordered.
2114  */
2115 void pci_enable_ido(struct pci_dev *dev, unsigned long type)
2116 {
2117         u16 ctrl = 0;
2118
2119         if (type & PCI_EXP_IDO_REQUEST)
2120                 ctrl |= PCI_EXP_DEVCTL2_IDO_REQ_EN;
2121         if (type & PCI_EXP_IDO_COMPLETION)
2122                 ctrl |= PCI_EXP_DEVCTL2_IDO_CMP_EN;
2123         if (ctrl)
2124                 pcie_capability_set_word(dev, PCI_EXP_DEVCTL2, ctrl);
2125 }
2126 EXPORT_SYMBOL(pci_enable_ido);
2127
2128 /**
2129  * pci_disable_ido - disable ID-based ordering on a device
2130  * @dev: the PCI device
2131  * @type: which types of IDO to disable
2132  */
2133 void pci_disable_ido(struct pci_dev *dev, unsigned long type)
2134 {
2135         u16 ctrl = 0;
2136
2137         if (type & PCI_EXP_IDO_REQUEST)
2138                 ctrl |= PCI_EXP_DEVCTL2_IDO_REQ_EN;
2139         if (type & PCI_EXP_IDO_COMPLETION)
2140                 ctrl |= PCI_EXP_DEVCTL2_IDO_CMP_EN;
2141         if (ctrl)
2142                 pcie_capability_clear_word(dev, PCI_EXP_DEVCTL2, ctrl);
2143 }
2144 EXPORT_SYMBOL(pci_disable_ido);
2145
2146 /**
2147  * pci_enable_obff - enable optimized buffer flush/fill
2148  * @dev: PCI device
2149  * @type: type of signaling to use
2150  *
2151  * Try to enable @type OBFF signaling on @dev.  It will try using WAKE#
2152  * signaling if possible, falling back to message signaling only if
2153  * WAKE# isn't supported.  @type should indicate whether the PCIe link
2154  * be brought out of L0s or L1 to send the message.  It should be either
2155  * %PCI_EXP_OBFF_SIGNAL_ALWAYS or %PCI_OBFF_SIGNAL_L0.
2156  *
2157  * If your device can benefit from receiving all messages, even at the
2158  * power cost of bringing the link back up from a low power state, use
2159  * %PCI_EXP_OBFF_SIGNAL_ALWAYS.  Otherwise, use %PCI_OBFF_SIGNAL_L0 (the
2160  * preferred type).
2161  *
2162  * RETURNS:
2163  * Zero on success, appropriate error number on failure.
2164  */
2165 int pci_enable_obff(struct pci_dev *dev, enum pci_obff_signal_type type)
2166 {
2167         u32 cap;
2168         u16 ctrl;
2169         int ret;
2170
2171         pcie_capability_read_dword(dev, PCI_EXP_DEVCAP2, &cap);
2172         if (!(cap & PCI_EXP_DEVCAP2_OBFF_MASK))
2173                 return -ENOTSUPP; /* no OBFF support at all */
2174
2175         /* Make sure the topology supports OBFF as well */
2176         if (dev->bus->self) {
2177                 ret = pci_enable_obff(dev->bus->self, type);
2178                 if (ret)
2179                         return ret;
2180         }
2181
2182         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &ctrl);
2183         if (cap & PCI_EXP_DEVCAP2_OBFF_WAKE)
2184                 ctrl |= PCI_EXP_DEVCTL2_OBFF_WAKE_EN;
2185         else {
2186                 switch (type) {
2187                 case PCI_EXP_OBFF_SIGNAL_L0:
2188                         if (!(ctrl & PCI_EXP_DEVCTL2_OBFF_WAKE_EN))
2189                                 ctrl |= PCI_EXP_DEVCTL2_OBFF_MSGA_EN;
2190                         break;
2191                 case PCI_EXP_OBFF_SIGNAL_ALWAYS:
2192                         ctrl &= ~PCI_EXP_DEVCTL2_OBFF_WAKE_EN;
2193                         ctrl |= PCI_EXP_DEVCTL2_OBFF_MSGB_EN;
2194                         break;
2195                 default:
2196                         WARN(1, "bad OBFF signal type\n");
2197                         return -ENOTSUPP;
2198                 }
2199         }
2200         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, ctrl);
2201
2202         return 0;
2203 }
2204 EXPORT_SYMBOL(pci_enable_obff);
2205
2206 /**
2207  * pci_disable_obff - disable optimized buffer flush/fill
2208  * @dev: PCI device
2209  *
2210  * Disable OBFF on @dev.
2211  */
2212 void pci_disable_obff(struct pci_dev *dev)
2213 {
2214         pcie_capability_clear_word(dev, PCI_EXP_DEVCTL2,
2215                                    PCI_EXP_DEVCTL2_OBFF_WAKE_EN);
2216 }
2217 EXPORT_SYMBOL(pci_disable_obff);
2218
2219 /**
2220  * pci_ltr_supported - check whether a device supports LTR
2221  * @dev: PCI device
2222  *
2223  * RETURNS:
2224  * True if @dev supports latency tolerance reporting, false otherwise.
2225  */
2226 static bool pci_ltr_supported(struct pci_dev *dev)
2227 {
2228         u32 cap;
2229
2230         pcie_capability_read_dword(dev, PCI_EXP_DEVCAP2, &cap);
2231
2232         return cap & PCI_EXP_DEVCAP2_LTR;
2233 }
2234
2235 /**
2236  * pci_enable_ltr - enable latency tolerance reporting
2237  * @dev: PCI device
2238  *
2239  * Enable LTR on @dev if possible, which means enabling it first on
2240  * upstream ports.
2241  *
2242  * RETURNS:
2243  * Zero on success, errno on failure.
2244  */
2245 int pci_enable_ltr(struct pci_dev *dev)
2246 {
2247         int ret;
2248
2249         /* Only primary function can enable/disable LTR */
2250         if (PCI_FUNC(dev->devfn) != 0)
2251                 return -EINVAL;
2252
2253         if (!pci_ltr_supported(dev))
2254                 return -ENOTSUPP;
2255
2256         /* Enable upstream ports first */
2257         if (dev->bus->self) {
2258                 ret = pci_enable_ltr(dev->bus->self);
2259                 if (ret)
2260                         return ret;
2261         }
2262
2263         return pcie_capability_set_word(dev, PCI_EXP_DEVCTL2,
2264                                         PCI_EXP_DEVCTL2_LTR_EN);
2265 }
2266 EXPORT_SYMBOL(pci_enable_ltr);
2267
2268 /**
2269  * pci_disable_ltr - disable latency tolerance reporting
2270  * @dev: PCI device
2271  */
2272 void pci_disable_ltr(struct pci_dev *dev)
2273 {
2274         /* Only primary function can enable/disable LTR */
2275         if (PCI_FUNC(dev->devfn) != 0)
2276                 return;
2277
2278         if (!pci_ltr_supported(dev))
2279                 return;
2280
2281         pcie_capability_clear_word(dev, PCI_EXP_DEVCTL2,
2282                                    PCI_EXP_DEVCTL2_LTR_EN);
2283 }
2284 EXPORT_SYMBOL(pci_disable_ltr);
2285
2286 static int __pci_ltr_scale(int *val)
2287 {
2288         int scale = 0;
2289
2290         while (*val > 1023) {
2291                 *val = (*val + 31) / 32;
2292                 scale++;
2293         }
2294         return scale;
2295 }
2296
2297 /**
2298  * pci_set_ltr - set LTR latency values
2299  * @dev: PCI device
2300  * @snoop_lat_ns: snoop latency in nanoseconds
2301  * @nosnoop_lat_ns: nosnoop latency in nanoseconds
2302  *
2303  * Figure out the scale and set the LTR values accordingly.
2304  */
2305 int pci_set_ltr(struct pci_dev *dev, int snoop_lat_ns, int nosnoop_lat_ns)
2306 {
2307         int pos, ret, snoop_scale, nosnoop_scale;
2308         u16 val;
2309
2310         if (!pci_ltr_supported(dev))
2311                 return -ENOTSUPP;
2312
2313         snoop_scale = __pci_ltr_scale(&snoop_lat_ns);
2314         nosnoop_scale = __pci_ltr_scale(&nosnoop_lat_ns);
2315
2316         if (snoop_lat_ns > PCI_LTR_VALUE_MASK ||
2317             nosnoop_lat_ns > PCI_LTR_VALUE_MASK)
2318                 return -EINVAL;
2319
2320         if ((snoop_scale > (PCI_LTR_SCALE_MASK >> PCI_LTR_SCALE_SHIFT)) ||
2321             (nosnoop_scale > (PCI_LTR_SCALE_MASK >> PCI_LTR_SCALE_SHIFT)))
2322                 return -EINVAL;
2323
2324         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
2325         if (!pos)
2326                 return -ENOTSUPP;
2327
2328         val = (snoop_scale << PCI_LTR_SCALE_SHIFT) | snoop_lat_ns;
2329         ret = pci_write_config_word(dev, pos + PCI_LTR_MAX_SNOOP_LAT, val);
2330         if (ret != 4)
2331                 return -EIO;
2332
2333         val = (nosnoop_scale << PCI_LTR_SCALE_SHIFT) | nosnoop_lat_ns;
2334         ret = pci_write_config_word(dev, pos + PCI_LTR_MAX_NOSNOOP_LAT, val);
2335         if (ret != 4)
2336                 return -EIO;
2337
2338         return 0;
2339 }
2340 EXPORT_SYMBOL(pci_set_ltr);
2341
2342 static int pci_acs_enable;
2343
2344 /**
2345  * pci_request_acs - ask for ACS to be enabled if supported
2346  */
2347 void pci_request_acs(void)
2348 {
2349         pci_acs_enable = 1;
2350 }
2351
2352 /**
2353  * pci_enable_acs - enable ACS if hardware support it
2354  * @dev: the PCI device
2355  */
2356 void pci_enable_acs(struct pci_dev *dev)
2357 {
2358         int pos;
2359         u16 cap;
2360         u16 ctrl;
2361
2362         if (!pci_acs_enable)
2363                 return;
2364
2365         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
2366         if (!pos)
2367                 return;
2368
2369         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
2370         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
2371
2372         /* Source Validation */
2373         ctrl |= (cap & PCI_ACS_SV);
2374
2375         /* P2P Request Redirect */
2376         ctrl |= (cap & PCI_ACS_RR);
2377
2378         /* P2P Completion Redirect */
2379         ctrl |= (cap & PCI_ACS_CR);
2380
2381         /* Upstream Forwarding */
2382         ctrl |= (cap & PCI_ACS_UF);
2383
2384         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
2385 }
2386
2387 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
2388 {
2389         int pos;
2390         u16 cap, ctrl;
2391
2392         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_ACS);
2393         if (!pos)
2394                 return false;
2395
2396         /*
2397          * Except for egress control, capabilities are either required
2398          * or only required if controllable.  Features missing from the
2399          * capability field can therefore be assumed as hard-wired enabled.
2400          */
2401         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
2402         acs_flags &= (cap | PCI_ACS_EC);
2403
2404         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
2405         return (ctrl & acs_flags) == acs_flags;
2406 }
2407
2408 /**
2409  * pci_acs_enabled - test ACS against required flags for a given device
2410  * @pdev: device to test
2411  * @acs_flags: required PCI ACS flags
2412  *
2413  * Return true if the device supports the provided flags.  Automatically
2414  * filters out flags that are not implemented on multifunction devices.
2415  *
2416  * Note that this interface checks the effective ACS capabilities of the
2417  * device rather than the actual capabilities.  For instance, most single
2418  * function endpoints are not required to support ACS because they have no
2419  * opportunity for peer-to-peer access.  We therefore return 'true'
2420  * regardless of whether the device exposes an ACS capability.  This makes
2421  * it much easier for callers of this function to ignore the actual type
2422  * or topology of the device when testing ACS support.
2423  */
2424 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
2425 {
2426         int ret;
2427
2428         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
2429         if (ret >= 0)
2430                 return ret > 0;
2431
2432         /*
2433          * Conventional PCI and PCI-X devices never support ACS, either
2434          * effectively or actually.  The shared bus topology implies that
2435          * any device on the bus can receive or snoop DMA.
2436          */
2437         if (!pci_is_pcie(pdev))
2438                 return false;
2439
2440         switch (pci_pcie_type(pdev)) {
2441         /*
2442          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
2443          * but since their primary inteface is PCI/X, we conservatively
2444          * handle them as we would a non-PCIe device.
2445          */
2446         case PCI_EXP_TYPE_PCIE_BRIDGE:
2447         /*
2448          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
2449          * applicable... must never implement an ACS Extended Capability...".
2450          * This seems arbitrary, but we take a conservative interpretation
2451          * of this statement.
2452          */
2453         case PCI_EXP_TYPE_PCI_BRIDGE:
2454         case PCI_EXP_TYPE_RC_EC:
2455                 return false;
2456         /*
2457          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
2458          * implement ACS in order to indicate their peer-to-peer capabilities,
2459          * regardless of whether they are single- or multi-function devices.
2460          */
2461         case PCI_EXP_TYPE_DOWNSTREAM:
2462         case PCI_EXP_TYPE_ROOT_PORT:
2463                 return pci_acs_flags_enabled(pdev, acs_flags);
2464         /*
2465          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
2466          * implemented by the remaining PCIe types to indicate peer-to-peer
2467          * capabilities, but only when they are part of a multifunciton
2468          * device.  The footnote for section 6.12 indicates the specific
2469          * PCIe types included here.
2470          */
2471         case PCI_EXP_TYPE_ENDPOINT:
2472         case PCI_EXP_TYPE_UPSTREAM:
2473         case PCI_EXP_TYPE_LEG_END:
2474         case PCI_EXP_TYPE_RC_END:
2475                 if (!pdev->multifunction)
2476                         break;
2477
2478                 return pci_acs_flags_enabled(pdev, acs_flags);
2479         }
2480
2481         /*
2482          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilties are applicable
2483          * to single function devices with the exception of downstream ports.
2484          */
2485         return true;
2486 }
2487
2488 /**
2489  * pci_acs_path_enable - test ACS flags from start to end in a hierarchy
2490  * @start: starting downstream device
2491  * @end: ending upstream device or NULL to search to the root bus
2492  * @acs_flags: required flags
2493  *
2494  * Walk up a device tree from start to end testing PCI ACS support.  If
2495  * any step along the way does not support the required flags, return false.
2496  */
2497 bool pci_acs_path_enabled(struct pci_dev *start,
2498                           struct pci_dev *end, u16 acs_flags)
2499 {
2500         struct pci_dev *pdev, *parent = start;
2501
2502         do {
2503                 pdev = parent;
2504
2505                 if (!pci_acs_enabled(pdev, acs_flags))
2506                         return false;
2507
2508                 if (pci_is_root_bus(pdev->bus))
2509                         return (end == NULL);
2510
2511                 parent = pdev->bus->self;
2512         } while (pdev != end);
2513
2514         return true;
2515 }
2516
2517 /**
2518  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
2519  * @dev: the PCI device
2520  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
2521  *
2522  * Perform INTx swizzling for a device behind one level of bridge.  This is
2523  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
2524  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
2525  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
2526  * the PCI Express Base Specification, Revision 2.1)
2527  */
2528 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
2529 {
2530         int slot;
2531
2532         if (pci_ari_enabled(dev->bus))
2533                 slot = 0;
2534         else
2535                 slot = PCI_SLOT(dev->devfn);
2536
2537         return (((pin - 1) + slot) % 4) + 1;
2538 }
2539
2540 int
2541 pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
2542 {
2543         u8 pin;
2544
2545         pin = dev->pin;
2546         if (!pin)
2547                 return -1;
2548
2549         while (!pci_is_root_bus(dev->bus)) {
2550                 pin = pci_swizzle_interrupt_pin(dev, pin);
2551                 dev = dev->bus->self;
2552         }
2553         *bridge = dev;
2554         return pin;
2555 }
2556
2557 /**
2558  * pci_common_swizzle - swizzle INTx all the way to root bridge
2559  * @dev: the PCI device
2560  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
2561  *
2562  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
2563  * bridges all the way up to a PCI root bus.
2564  */
2565 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
2566 {
2567         u8 pin = *pinp;
2568
2569         while (!pci_is_root_bus(dev->bus)) {
2570                 pin = pci_swizzle_interrupt_pin(dev, pin);
2571                 dev = dev->bus->self;
2572         }
2573         *pinp = pin;
2574         return PCI_SLOT(dev->devfn);
2575 }
2576
2577 /**
2578  *      pci_release_region - Release a PCI bar
2579  *      @pdev: PCI device whose resources were previously reserved by pci_request_region
2580  *      @bar: BAR to release
2581  *
2582  *      Releases the PCI I/O and memory resources previously reserved by a
2583  *      successful call to pci_request_region.  Call this function only
2584  *      after all use of the PCI regions has ceased.
2585  */
2586 void pci_release_region(struct pci_dev *pdev, int bar)
2587 {
2588         struct pci_devres *dr;
2589
2590         if (pci_resource_len(pdev, bar) == 0)
2591                 return;
2592         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
2593                 release_region(pci_resource_start(pdev, bar),
2594                                 pci_resource_len(pdev, bar));
2595         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
2596                 release_mem_region(pci_resource_start(pdev, bar),
2597                                 pci_resource_len(pdev, bar));
2598
2599         dr = find_pci_dr(pdev);
2600         if (dr)
2601                 dr->region_mask &= ~(1 << bar);
2602 }
2603
2604 /**
2605  *      __pci_request_region - Reserved PCI I/O and memory resource
2606  *      @pdev: PCI device whose resources are to be reserved
2607  *      @bar: BAR to be reserved
2608  *      @res_name: Name to be associated with resource.
2609  *      @exclusive: whether the region access is exclusive or not
2610  *
2611  *      Mark the PCI region associated with PCI device @pdev BR @bar as
2612  *      being reserved by owner @res_name.  Do not access any
2613  *      address inside the PCI regions unless this call returns
2614  *      successfully.
2615  *
2616  *      If @exclusive is set, then the region is marked so that userspace
2617  *      is explicitly not allowed to map the resource via /dev/mem or
2618  *      sysfs MMIO access.
2619  *
2620  *      Returns 0 on success, or %EBUSY on error.  A warning
2621  *      message is also printed on failure.
2622  */
2623 static int __pci_request_region(struct pci_dev *pdev, int bar, const char *res_name,
2624                                                                         int exclusive)
2625 {
2626         struct pci_devres *dr;
2627
2628         if (pci_resource_len(pdev, bar) == 0)
2629                 return 0;
2630                 
2631         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
2632                 if (!request_region(pci_resource_start(pdev, bar),
2633                             pci_resource_len(pdev, bar), res_name))
2634                         goto err_out;
2635         }
2636         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
2637                 if (!__request_mem_region(pci_resource_start(pdev, bar),
2638                                         pci_resource_len(pdev, bar), res_name,
2639                                         exclusive))
2640                         goto err_out;
2641         }
2642
2643         dr = find_pci_dr(pdev);
2644         if (dr)
2645                 dr->region_mask |= 1 << bar;
2646
2647         return 0;
2648
2649 err_out:
2650         dev_warn(&pdev->dev, "BAR %d: can't reserve %pR\n", bar,
2651                  &pdev->resource[bar]);
2652         return -EBUSY;
2653 }
2654
2655 /**
2656  *      pci_request_region - Reserve PCI I/O and memory resource
2657  *      @pdev: PCI device whose resources are to be reserved
2658  *      @bar: BAR to be reserved
2659  *      @res_name: Name to be associated with resource
2660  *
2661  *      Mark the PCI region associated with PCI device @pdev BAR @bar as
2662  *      being reserved by owner @res_name.  Do not access any
2663  *      address inside the PCI regions unless this call returns
2664  *      successfully.
2665  *
2666  *      Returns 0 on success, or %EBUSY on error.  A warning
2667  *      message is also printed on failure.
2668  */
2669 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
2670 {
2671         return __pci_request_region(pdev, bar, res_name, 0);
2672 }
2673
2674 /**
2675  *      pci_request_region_exclusive - Reserved PCI I/O and memory resource
2676  *      @pdev: PCI device whose resources are to be reserved
2677  *      @bar: BAR to be reserved
2678  *      @res_name: Name to be associated with resource.
2679  *
2680  *      Mark the PCI region associated with PCI device @pdev BR @bar as
2681  *      being reserved by owner @res_name.  Do not access any
2682  *      address inside the PCI regions unless this call returns
2683  *      successfully.
2684  *
2685  *      Returns 0 on success, or %EBUSY on error.  A warning
2686  *      message is also printed on failure.
2687  *
2688  *      The key difference that _exclusive makes it that userspace is
2689  *      explicitly not allowed to map the resource via /dev/mem or
2690  *      sysfs.
2691  */
2692 int pci_request_region_exclusive(struct pci_dev *pdev, int bar, const char *res_name)
2693 {
2694         return __pci_request_region(pdev, bar, res_name, IORESOURCE_EXCLUSIVE);
2695 }
2696 /**
2697  * pci_release_selected_regions - Release selected PCI I/O and memory resources
2698  * @pdev: PCI device whose resources were previously reserved
2699  * @bars: Bitmask of BARs to be released
2700  *
2701  * Release selected PCI I/O and memory resources previously reserved.
2702  * Call this function only after all use of the PCI regions has ceased.
2703  */
2704 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
2705 {
2706         int i;
2707
2708         for (i = 0; i < 6; i++)
2709                 if (bars & (1 << i))
2710                         pci_release_region(pdev, i);
2711 }
2712
2713 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
2714                                  const char *res_name, int excl)
2715 {
2716         int i;
2717
2718         for (i = 0; i < 6; i++)
2719                 if (bars & (1 << i))
2720                         if (__pci_request_region(pdev, i, res_name, excl))
2721                                 goto err_out;
2722         return 0;
2723
2724 err_out:
2725         while(--i >= 0)
2726                 if (bars & (1 << i))
2727                         pci_release_region(pdev, i);
2728
2729         return -EBUSY;
2730 }
2731
2732
2733 /**
2734  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
2735  * @pdev: PCI device whose resources are to be reserved
2736  * @bars: Bitmask of BARs to be requested
2737  * @res_name: Name to be associated with resource
2738  */
2739 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
2740                                  const char *res_name)
2741 {
2742         return __pci_request_selected_regions(pdev, bars, res_name, 0);
2743 }
2744
2745 int pci_request_selected_regions_exclusive(struct pci_dev *pdev,
2746                                  int bars, const char *res_name)
2747 {
2748         return __pci_request_selected_regions(pdev, bars, res_name,
2749                         IORESOURCE_EXCLUSIVE);
2750 }
2751
2752 /**
2753  *      pci_release_regions - Release reserved PCI I/O and memory resources
2754  *      @pdev: PCI device whose resources were previously reserved by pci_request_regions
2755  *
2756  *      Releases all PCI I/O and memory resources previously reserved by a
2757  *      successful call to pci_request_regions.  Call this function only
2758  *      after all use of the PCI regions has ceased.
2759  */
2760
2761 void pci_release_regions(struct pci_dev *pdev)
2762 {
2763         pci_release_selected_regions(pdev, (1 << 6) - 1);
2764 }
2765
2766 /**
2767  *      pci_request_regions - Reserved PCI I/O and memory resources
2768  *      @pdev: PCI device whose resources are to be reserved
2769  *      @res_name: Name to be associated with resource.
2770  *
2771  *      Mark all PCI regions associated with PCI device @pdev as
2772  *      being reserved by owner @res_name.  Do not access any
2773  *      address inside the PCI regions unless this call returns
2774  *      successfully.
2775  *
2776  *      Returns 0 on success, or %EBUSY on error.  A warning
2777  *      message is also printed on failure.
2778  */
2779 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
2780 {
2781         return pci_request_selected_regions(pdev, ((1 << 6) - 1), res_name);
2782 }
2783
2784 /**
2785  *      pci_request_regions_exclusive - Reserved PCI I/O and memory resources
2786  *      @pdev: PCI device whose resources are to be reserved
2787  *      @res_name: Name to be associated with resource.
2788  *
2789  *      Mark all PCI regions associated with PCI device @pdev as
2790  *      being reserved by owner @res_name.  Do not access any
2791  *      address inside the PCI regions unless this call returns
2792  *      successfully.
2793  *
2794  *      pci_request_regions_exclusive() will mark the region so that
2795  *      /dev/mem and the sysfs MMIO access will not be allowed.
2796  *
2797  *      Returns 0 on success, or %EBUSY on error.  A warning
2798  *      message is also printed on failure.
2799  */
2800 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
2801 {
2802         return pci_request_selected_regions_exclusive(pdev,
2803                                         ((1 << 6) - 1), res_name);
2804 }
2805
2806 static void __pci_set_master(struct pci_dev *dev, bool enable)
2807 {
2808         u16 old_cmd, cmd;
2809
2810         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
2811         if (enable)
2812                 cmd = old_cmd | PCI_COMMAND_MASTER;
2813         else
2814                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
2815         if (cmd != old_cmd) {
2816                 dev_dbg(&dev->dev, "%s bus mastering\n",
2817                         enable ? "enabling" : "disabling");
2818                 pci_write_config_word(dev, PCI_COMMAND, cmd);
2819         }
2820         dev->is_busmaster = enable;
2821 }
2822
2823 /**
2824  * pcibios_setup - process "pci=" kernel boot arguments
2825  * @str: string used to pass in "pci=" kernel boot arguments
2826  *
2827  * Process kernel boot arguments.  This is the default implementation.
2828  * Architecture specific implementations can override this as necessary.
2829  */
2830 char * __weak __init pcibios_setup(char *str)
2831 {
2832         return str;
2833 }
2834
2835 /**
2836  * pcibios_set_master - enable PCI bus-mastering for device dev
2837  * @dev: the PCI device to enable
2838  *
2839  * Enables PCI bus-mastering for the device.  This is the default
2840  * implementation.  Architecture specific implementations can override
2841  * this if necessary.
2842  */
2843 void __weak pcibios_set_master(struct pci_dev *dev)
2844 {
2845         u8 lat;
2846
2847         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
2848         if (pci_is_pcie(dev))
2849                 return;
2850
2851         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
2852         if (lat < 16)
2853                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
2854         else if (lat > pcibios_max_latency)
2855                 lat = pcibios_max_latency;
2856         else
2857                 return;
2858
2859         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
2860 }
2861
2862 /**
2863  * pci_set_master - enables bus-mastering for device dev
2864  * @dev: the PCI device to enable
2865  *
2866  * Enables bus-mastering on the device and calls pcibios_set_master()
2867  * to do the needed arch specific settings.
2868  */
2869 void pci_set_master(struct pci_dev *dev)
2870 {
2871         __pci_set_master(dev, true);
2872         pcibios_set_master(dev);
2873 }
2874
2875 /**
2876  * pci_clear_master - disables bus-mastering for device dev
2877  * @dev: the PCI device to disable
2878  */
2879 void pci_clear_master(struct pci_dev *dev)
2880 {
2881         __pci_set_master(dev, false);
2882 }
2883
2884 /**
2885  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
2886  * @dev: the PCI device for which MWI is to be enabled
2887  *
2888  * Helper function for pci_set_mwi.
2889  * Originally copied from drivers/net/acenic.c.
2890  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
2891  *
2892  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
2893  */
2894 int pci_set_cacheline_size(struct pci_dev *dev)
2895 {
2896         u8 cacheline_size;
2897
2898         if (!pci_cache_line_size)
2899                 return -EINVAL;
2900
2901         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
2902            equal to or multiple of the right value. */
2903         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
2904         if (cacheline_size >= pci_cache_line_size &&
2905             (cacheline_size % pci_cache_line_size) == 0)
2906                 return 0;
2907
2908         /* Write the correct value. */
2909         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
2910         /* Read it back. */
2911         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
2912         if (cacheline_size == pci_cache_line_size)
2913                 return 0;
2914
2915         dev_printk(KERN_DEBUG, &dev->dev, "cache line size of %d is not "
2916                    "supported\n", pci_cache_line_size << 2);
2917
2918         return -EINVAL;
2919 }
2920 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
2921
2922 #ifdef PCI_DISABLE_MWI
2923 int pci_set_mwi(struct pci_dev *dev)
2924 {
2925         return 0;
2926 }
2927
2928 int pci_try_set_mwi(struct pci_dev *dev)
2929 {
2930         return 0;
2931 }
2932
2933 void pci_clear_mwi(struct pci_dev *dev)
2934 {
2935 }
2936
2937 #else
2938
2939 /**
2940  * pci_set_mwi - enables memory-write-invalidate PCI transaction
2941  * @dev: the PCI device for which MWI is enabled
2942  *
2943  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
2944  *
2945  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
2946  */
2947 int
2948 pci_set_mwi(struct pci_dev *dev)
2949 {
2950         int rc;
2951         u16 cmd;
2952
2953         rc = pci_set_cacheline_size(dev);
2954         if (rc)
2955                 return rc;
2956
2957         pci_read_config_word(dev, PCI_COMMAND, &cmd);
2958         if (! (cmd & PCI_COMMAND_INVALIDATE)) {
2959                 dev_dbg(&dev->dev, "enabling Mem-Wr-Inval\n");
2960                 cmd |= PCI_COMMAND_INVALIDATE;
2961                 pci_write_config_word(dev, PCI_COMMAND, cmd);
2962         }
2963         
2964         return 0;
2965 }
2966
2967 /**
2968  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
2969  * @dev: the PCI device for which MWI is enabled
2970  *
2971  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
2972  * Callers are not required to check the return value.
2973  *
2974  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
2975  */
2976 int pci_try_set_mwi(struct pci_dev *dev)
2977 {
2978         int rc = pci_set_mwi(dev);
2979         return rc;
2980 }
2981
2982 /**
2983  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
2984  * @dev: the PCI device to disable
2985  *
2986  * Disables PCI Memory-Write-Invalidate transaction on the device
2987  */
2988 void
2989 pci_clear_mwi(struct pci_dev *dev)
2990 {
2991         u16 cmd;
2992
2993         pci_read_config_word(dev, PCI_COMMAND, &cmd);
2994         if (cmd & PCI_COMMAND_INVALIDATE) {
2995                 cmd &= ~PCI_COMMAND_INVALIDATE;
2996                 pci_write_config_word(dev, PCI_COMMAND, cmd);
2997         }
2998 }
2999 #endif /* ! PCI_DISABLE_MWI */
3000
3001 /**
3002  * pci_intx - enables/disables PCI INTx for device dev
3003  * @pdev: the PCI device to operate on
3004  * @enable: boolean: whether to enable or disable PCI INTx
3005  *
3006  * Enables/disables PCI INTx for device dev
3007  */
3008 void
3009 pci_intx(struct pci_dev *pdev, int enable)
3010 {
3011         u16 pci_command, new;
3012
3013         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
3014
3015         if (enable) {
3016                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
3017         } else {
3018                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
3019         }
3020
3021         if (new != pci_command) {
3022                 struct pci_devres *dr;
3023
3024                 pci_write_config_word(pdev, PCI_COMMAND, new);
3025
3026                 dr = find_pci_dr(pdev);
3027                 if (dr && !dr->restore_intx) {
3028                         dr->restore_intx = 1;
3029                         dr->orig_intx = !enable;
3030                 }
3031         }
3032 }
3033
3034 /**
3035  * pci_intx_mask_supported - probe for INTx masking support
3036  * @dev: the PCI device to operate on
3037  *
3038  * Check if the device dev support INTx masking via the config space
3039  * command word.
3040  */
3041 bool pci_intx_mask_supported(struct pci_dev *dev)
3042 {
3043         bool mask_supported = false;
3044         u16 orig, new;
3045
3046         if (dev->broken_intx_masking)
3047                 return false;
3048
3049         pci_cfg_access_lock(dev);
3050
3051         pci_read_config_word(dev, PCI_COMMAND, &orig);
3052         pci_write_config_word(dev, PCI_COMMAND,
3053                               orig ^ PCI_COMMAND_INTX_DISABLE);
3054         pci_read_config_word(dev, PCI_COMMAND, &new);
3055
3056         /*
3057          * There's no way to protect against hardware bugs or detect them
3058          * reliably, but as long as we know what the value should be, let's
3059          * go ahead and check it.
3060          */
3061         if ((new ^ orig) & ~PCI_COMMAND_INTX_DISABLE) {
3062                 dev_err(&dev->dev, "Command register changed from "
3063                         "0x%x to 0x%x: driver or hardware bug?\n", orig, new);
3064         } else if ((new ^ orig) & PCI_COMMAND_INTX_DISABLE) {
3065                 mask_supported = true;
3066                 pci_write_config_word(dev, PCI_COMMAND, orig);
3067         }
3068
3069         pci_cfg_access_unlock(dev);
3070         return mask_supported;
3071 }
3072 EXPORT_SYMBOL_GPL(pci_intx_mask_supported);
3073
3074 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
3075 {
3076         struct pci_bus *bus = dev->bus;
3077         bool mask_updated = true;
3078         u32 cmd_status_dword;
3079         u16 origcmd, newcmd;
3080         unsigned long flags;
3081         bool irq_pending;
3082
3083         /*
3084          * We do a single dword read to retrieve both command and status.
3085          * Document assumptions that make this possible.
3086          */
3087         BUILD_BUG_ON(PCI_COMMAND % 4);
3088         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
3089
3090         raw_spin_lock_irqsave(&pci_lock, flags);
3091
3092         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
3093
3094         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
3095
3096         /*
3097          * Check interrupt status register to see whether our device
3098          * triggered the interrupt (when masking) or the next IRQ is
3099          * already pending (when unmasking).
3100          */
3101         if (mask != irq_pending) {
3102                 mask_updated = false;
3103                 goto done;
3104         }
3105
3106         origcmd = cmd_status_dword;
3107         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
3108         if (mask)
3109                 newcmd |= PCI_COMMAND_INTX_DISABLE;
3110         if (newcmd != origcmd)
3111                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
3112
3113 done:
3114         raw_spin_unlock_irqrestore(&pci_lock, flags);
3115
3116         return mask_updated;
3117 }
3118
3119 /**
3120  * pci_check_and_mask_intx - mask INTx on pending interrupt
3121  * @dev: the PCI device to operate on
3122  *
3123  * Check if the device dev has its INTx line asserted, mask it and
3124  * return true in that case. False is returned if not interrupt was
3125  * pending.
3126  */
3127 bool pci_check_and_mask_intx(struct pci_dev *dev)
3128 {
3129         return pci_check_and_set_intx_mask(dev, true);
3130 }
3131 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
3132
3133 /**
3134  * pci_check_and_mask_intx - unmask INTx of no interrupt is pending
3135  * @dev: the PCI device to operate on
3136  *
3137  * Check if the device dev has its INTx line asserted, unmask it if not
3138  * and return true. False is returned and the mask remains active if
3139  * there was still an interrupt pending.
3140  */
3141 bool pci_check_and_unmask_intx(struct pci_dev *dev)
3142 {
3143         return pci_check_and_set_intx_mask(dev, false);
3144 }
3145 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
3146
3147 /**
3148  * pci_msi_off - disables any MSI or MSI-X capabilities
3149  * @dev: the PCI device to operate on
3150  *
3151  * If you want to use MSI, see pci_enable_msi() and friends.
3152  * This is a lower-level primitive that allows us to disable
3153  * MSI operation at the device level.
3154  */
3155 void pci_msi_off(struct pci_dev *dev)
3156 {
3157         int pos;
3158         u16 control;
3159
3160         /*
3161          * This looks like it could go in msi.c, but we need it even when
3162          * CONFIG_PCI_MSI=n.  For the same reason, we can't use
3163          * dev->msi_cap or dev->msix_cap here.
3164          */
3165         pos = pci_find_capability(dev, PCI_CAP_ID_MSI);
3166         if (pos) {
3167                 pci_read_config_word(dev, pos + PCI_MSI_FLAGS, &control);
3168                 control &= ~PCI_MSI_FLAGS_ENABLE;
3169                 pci_write_config_word(dev, pos + PCI_MSI_FLAGS, control);
3170         }
3171         pos = pci_find_capability(dev, PCI_CAP_ID_MSIX);
3172         if (pos) {
3173                 pci_read_config_word(dev, pos + PCI_MSIX_FLAGS, &control);
3174                 control &= ~PCI_MSIX_FLAGS_ENABLE;
3175                 pci_write_config_word(dev, pos + PCI_MSIX_FLAGS, control);
3176         }
3177 }
3178 EXPORT_SYMBOL_GPL(pci_msi_off);
3179
3180 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size)
3181 {
3182         return dma_set_max_seg_size(&dev->dev, size);
3183 }
3184 EXPORT_SYMBOL(pci_set_dma_max_seg_size);
3185
3186 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask)
3187 {
3188         return dma_set_seg_boundary(&dev->dev, mask);
3189 }
3190 EXPORT_SYMBOL(pci_set_dma_seg_boundary);
3191
3192 /**
3193  * pci_wait_for_pending_transaction - waits for pending transaction
3194  * @dev: the PCI device to operate on
3195  *
3196  * Return 0 if transaction is pending 1 otherwise.
3197  */
3198 int pci_wait_for_pending_transaction(struct pci_dev *dev)
3199 {
3200         int i;
3201         u16 status;
3202
3203         /* Wait for Transaction Pending bit clean */
3204         for (i = 0; i < 4; i++) {
3205                 if (i)
3206                         msleep((1 << (i - 1)) * 100);
3207
3208                 pcie_capability_read_word(dev, PCI_EXP_DEVSTA, &status);
3209                 if (!(status & PCI_EXP_DEVSTA_TRPND))
3210                         return 1;
3211         }
3212
3213         return 0;
3214 }
3215 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
3216
3217 static int pcie_flr(struct pci_dev *dev, int probe)
3218 {
3219         u32 cap;
3220
3221         pcie_capability_read_dword(dev, PCI_EXP_DEVCAP, &cap);
3222         if (!(cap & PCI_EXP_DEVCAP_FLR))
3223                 return -ENOTTY;
3224
3225         if (probe)
3226                 return 0;
3227
3228         if (!pci_wait_for_pending_transaction(dev))
3229                 dev_err(&dev->dev, "transaction is not cleared; proceeding with reset anyway\n");
3230
3231         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
3232
3233         msleep(100);
3234
3235         return 0;
3236 }
3237
3238 static int pci_af_flr(struct pci_dev *dev, int probe)
3239 {
3240         int i;
3241         int pos;
3242         u8 cap;
3243         u8 status;
3244
3245         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
3246         if (!pos)
3247                 return -ENOTTY;
3248
3249         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
3250         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
3251                 return -ENOTTY;
3252
3253         if (probe)
3254                 return 0;
3255
3256         /* Wait for Transaction Pending bit clean */
3257         for (i = 0; i < 4; i++) {
3258                 if (i)
3259                         msleep((1 << (i - 1)) * 100);
3260
3261                 pci_read_config_byte(dev, pos + PCI_AF_STATUS, &status);
3262                 if (!(status & PCI_AF_STATUS_TP))
3263                         goto clear;
3264         }
3265
3266         dev_err(&dev->dev, "transaction is not cleared; "
3267                         "proceeding with reset anyway\n");
3268
3269 clear:
3270         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
3271         msleep(100);
3272
3273         return 0;
3274 }
3275
3276 /**
3277  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
3278  * @dev: Device to reset.
3279  * @probe: If set, only check if the device can be reset this way.
3280  *
3281  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
3282  * unset, it will be reinitialized internally when going from PCI_D3hot to
3283  * PCI_D0.  If that's the case and the device is not in a low-power state
3284  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
3285  *
3286  * NOTE: This causes the caller to sleep for twice the device power transition
3287  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
3288  * by devault (i.e. unless the @dev's d3_delay field has a different value).
3289  * Moreover, only devices in D0 can be reset by this function.
3290  */
3291 static int pci_pm_reset(struct pci_dev *dev, int probe)
3292 {
3293         u16 csr;
3294
3295         if (!dev->pm_cap)
3296                 return -ENOTTY;
3297
3298         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
3299         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
3300                 return -ENOTTY;
3301
3302         if (probe)
3303                 return 0;
3304
3305         if (dev->current_state != PCI_D0)
3306                 return -EINVAL;
3307
3308         csr &= ~PCI_PM_CTRL_STATE_MASK;
3309         csr |= PCI_D3hot;
3310         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
3311         pci_dev_d3_sleep(dev);
3312
3313         csr &= ~PCI_PM_CTRL_STATE_MASK;
3314         csr |= PCI_D0;
3315         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
3316         pci_dev_d3_sleep(dev);
3317
3318         return 0;
3319 }
3320
3321 /**
3322  * pci_reset_bridge_secondary_bus - Reset the secondary bus on a PCI bridge.
3323  * @dev: Bridge device
3324  *
3325  * Use the bridge control register to assert reset on the secondary bus.
3326  * Devices on the secondary bus are left in power-on state.
3327  */
3328 void pci_reset_bridge_secondary_bus(struct pci_dev *dev)
3329 {
3330         u16 ctrl;
3331
3332         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
3333         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
3334         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
3335         /*
3336          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
3337          * this to 2ms to ensure that we meet the minium requirement.
3338          */
3339         msleep(2);
3340
3341         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
3342         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
3343
3344         /*
3345          * Trhfa for conventional PCI is 2^25 clock cycles.
3346          * Assuming a minimum 33MHz clock this results in a 1s
3347          * delay before we can consider subordinate devices to
3348          * be re-initialized.  PCIe has some ways to shorten this,
3349          * but we don't make use of them yet.
3350          */
3351         ssleep(1);
3352 }
3353 EXPORT_SYMBOL_GPL(pci_reset_bridge_secondary_bus);
3354
3355 static int pci_parent_bus_reset(struct pci_dev *dev, int probe)
3356 {
3357         struct pci_dev *pdev;
3358
3359         if (pci_is_root_bus(dev->bus) || dev->subordinate || !dev->bus->self)
3360                 return -ENOTTY;
3361
3362         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
3363                 if (pdev != dev)
3364                         return -ENOTTY;
3365
3366         if (probe)
3367                 return 0;
3368
3369         pci_reset_bridge_secondary_bus(dev->bus->self);
3370
3371         return 0;
3372 }
3373
3374 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, int probe)
3375 {
3376         int rc = -ENOTTY;
3377
3378         if (!hotplug || !try_module_get(hotplug->ops->owner))
3379                 return rc;
3380
3381         if (hotplug->ops->reset_slot)
3382                 rc = hotplug->ops->reset_slot(hotplug, probe);
3383
3384         module_put(hotplug->ops->owner);
3385
3386         return rc;
3387 }
3388
3389 static int pci_dev_reset_slot_function(struct pci_dev *dev, int probe)
3390 {
3391         struct pci_dev *pdev;
3392
3393         if (dev->subordinate || !dev->slot)
3394                 return -ENOTTY;
3395
3396         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
3397                 if (pdev != dev && pdev->slot == dev->slot)
3398                         return -ENOTTY;
3399
3400         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
3401 }
3402
3403 static int __pci_dev_reset(struct pci_dev *dev, int probe)
3404 {
3405         int rc;
3406
3407         might_sleep();
3408
3409         rc = pci_dev_specific_reset(dev, probe);
3410         if (rc != -ENOTTY)
3411                 goto done;
3412
3413         rc = pcie_flr(dev, probe);
3414         if (rc != -ENOTTY)
3415                 goto done;
3416
3417         rc = pci_af_flr(dev, probe);
3418         if (rc != -ENOTTY)
3419                 goto done;
3420
3421         rc = pci_pm_reset(dev, probe);
3422         if (rc != -ENOTTY)
3423                 goto done;
3424
3425         rc = pci_dev_reset_slot_function(dev, probe);
3426         if (rc != -ENOTTY)
3427                 goto done;
3428
3429         rc = pci_parent_bus_reset(dev, probe);
3430 done:
3431         return rc;
3432 }
3433
3434 static void pci_dev_lock(struct pci_dev *dev)
3435 {
3436         pci_cfg_access_lock(dev);
3437         /* block PM suspend, driver probe, etc. */
3438         device_lock(&dev->dev);
3439 }
3440
3441 static void pci_dev_unlock(struct pci_dev *dev)
3442 {
3443         device_unlock(&dev->dev);
3444         pci_cfg_access_unlock(dev);
3445 }
3446
3447 static void pci_dev_save_and_disable(struct pci_dev *dev)
3448 {
3449         /*
3450          * Wake-up device prior to save.  PM registers default to D0 after
3451          * reset and a simple register restore doesn't reliably return
3452          * to a non-D0 state anyway.
3453          */
3454         pci_set_power_state(dev, PCI_D0);
3455
3456         pci_save_state(dev);
3457         /*
3458          * Disable the device by clearing the Command register, except for
3459          * INTx-disable which is set.  This not only disables MMIO and I/O port
3460          * BARs, but also prevents the device from being Bus Master, preventing
3461          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
3462          * compliant devices, INTx-disable prevents legacy interrupts.
3463          */
3464         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
3465 }
3466
3467 static void pci_dev_restore(struct pci_dev *dev)
3468 {
3469         pci_restore_state(dev);
3470 }
3471
3472 static int pci_dev_reset(struct pci_dev *dev, int probe)
3473 {
3474         int rc;
3475
3476         if (!probe)
3477                 pci_dev_lock(dev);
3478
3479         rc = __pci_dev_reset(dev, probe);
3480
3481         if (!probe)
3482                 pci_dev_unlock(dev);
3483
3484         return rc;
3485 }
3486 /**
3487  * __pci_reset_function - reset a PCI device function
3488  * @dev: PCI device to reset
3489  *
3490  * Some devices allow an individual function to be reset without affecting
3491  * other functions in the same device.  The PCI device must be responsive
3492  * to PCI config space in order to use this function.
3493  *
3494  * The device function is presumed to be unused when this function is called.
3495  * Resetting the device will make the contents of PCI configuration space
3496  * random, so any caller of this must be prepared to reinitialise the
3497  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
3498  * etc.
3499  *
3500  * Returns 0 if the device function was successfully reset or negative if the
3501  * device doesn't support resetting a single function.
3502  */
3503 int __pci_reset_function(struct pci_dev *dev)
3504 {
3505         return pci_dev_reset(dev, 0);
3506 }
3507 EXPORT_SYMBOL_GPL(__pci_reset_function);
3508
3509 /**
3510  * __pci_reset_function_locked - reset a PCI device function while holding
3511  * the @dev mutex lock.
3512  * @dev: PCI device to reset
3513  *
3514  * Some devices allow an individual function to be reset without affecting
3515  * other functions in the same device.  The PCI device must be responsive
3516  * to PCI config space in order to use this function.
3517  *
3518  * The device function is presumed to be unused and the caller is holding
3519  * the device mutex lock when this function is called.
3520  * Resetting the device will make the contents of PCI configuration space
3521  * random, so any caller of this must be prepared to reinitialise the
3522  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
3523  * etc.
3524  *
3525  * Returns 0 if the device function was successfully reset or negative if the
3526  * device doesn't support resetting a single function.
3527  */
3528 int __pci_reset_function_locked(struct pci_dev *dev)
3529 {
3530         return __pci_dev_reset(dev, 0);
3531 }
3532 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
3533
3534 /**
3535  * pci_probe_reset_function - check whether the device can be safely reset
3536  * @dev: PCI device to reset
3537  *
3538  * Some devices allow an individual function to be reset without affecting
3539  * other functions in the same device.  The PCI device must be responsive
3540  * to PCI config space in order to use this function.
3541  *
3542  * Returns 0 if the device function can be reset or negative if the
3543  * device doesn't support resetting a single function.
3544  */
3545 int pci_probe_reset_function(struct pci_dev *dev)
3546 {
3547         return pci_dev_reset(dev, 1);
3548 }
3549
3550 /**
3551  * pci_reset_function - quiesce and reset a PCI device function
3552  * @dev: PCI device to reset
3553  *
3554  * Some devices allow an individual function to be reset without affecting
3555  * other functions in the same device.  The PCI device must be responsive
3556  * to PCI config space in order to use this function.
3557  *
3558  * This function does not just reset the PCI portion of a device, but
3559  * clears all the state associated with the device.  This function differs
3560  * from __pci_reset_function in that it saves and restores device state
3561  * over the reset.
3562  *
3563  * Returns 0 if the device function was successfully reset or negative if the
3564  * device doesn't support resetting a single function.
3565  */
3566 int pci_reset_function(struct pci_dev *dev)
3567 {
3568         int rc;
3569
3570         rc = pci_dev_reset(dev, 1);
3571         if (rc)
3572                 return rc;
3573
3574         pci_dev_save_and_disable(dev);
3575
3576         rc = pci_dev_reset(dev, 0);
3577
3578         pci_dev_restore(dev);
3579
3580         return rc;
3581 }
3582 EXPORT_SYMBOL_GPL(pci_reset_function);
3583
3584 /* Lock devices from the top of the tree down */
3585 static void pci_bus_lock(struct pci_bus *bus)
3586 {
3587         struct pci_dev *dev;
3588
3589         list_for_each_entry(dev, &bus->devices, bus_list) {
3590                 pci_dev_lock(dev);
3591                 if (dev->subordinate)
3592                         pci_bus_lock(dev->subordinate);
3593         }
3594 }
3595
3596 /* Unlock devices from the bottom of the tree up */
3597 static void pci_bus_unlock(struct pci_bus *bus)
3598 {
3599         struct pci_dev *dev;
3600
3601         list_for_each_entry(dev, &bus->devices, bus_list) {
3602                 if (dev->subordinate)
3603                         pci_bus_unlock(dev->subordinate);
3604                 pci_dev_unlock(dev);
3605         }
3606 }
3607
3608 /* Lock devices from the top of the tree down */
3609 static void pci_slot_lock(struct pci_slot *slot)
3610 {
3611         struct pci_dev *dev;
3612
3613         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3614                 if (!dev->slot || dev->slot != slot)
3615                         continue;
3616                 pci_dev_lock(dev);
3617                 if (dev->subordinate)
3618                         pci_bus_lock(dev->subordinate);
3619         }
3620 }
3621
3622 /* Unlock devices from the bottom of the tree up */
3623 static void pci_slot_unlock(struct pci_slot *slot)
3624 {
3625         struct pci_dev *dev;
3626
3627         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3628                 if (!dev->slot || dev->slot != slot)
3629                         continue;
3630                 if (dev->subordinate)
3631                         pci_bus_unlock(dev->subordinate);
3632                 pci_dev_unlock(dev);
3633         }
3634 }
3635
3636 /* Save and disable devices from the top of the tree down */
3637 static void pci_bus_save_and_disable(struct pci_bus *bus)
3638 {
3639         struct pci_dev *dev;
3640
3641         list_for_each_entry(dev, &bus->devices, bus_list) {
3642                 pci_dev_save_and_disable(dev);
3643                 if (dev->subordinate)
3644                         pci_bus_save_and_disable(dev->subordinate);
3645         }
3646 }
3647
3648 /*
3649  * Restore devices from top of the tree down - parent bridges need to be
3650  * restored before we can get to subordinate devices.
3651  */
3652 static void pci_bus_restore(struct pci_bus *bus)
3653 {
3654         struct pci_dev *dev;
3655
3656         list_for_each_entry(dev, &bus->devices, bus_list) {
3657                 pci_dev_restore(dev);
3658                 if (dev->subordinate)
3659                         pci_bus_restore(dev->subordinate);
3660         }
3661 }
3662
3663 /* Save and disable devices from the top of the tree down */
3664 static void pci_slot_save_and_disable(struct pci_slot *slot)
3665 {
3666         struct pci_dev *dev;
3667
3668         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3669                 if (!dev->slot || dev->slot != slot)
3670                         continue;
3671                 pci_dev_save_and_disable(dev);
3672                 if (dev->subordinate)
3673                         pci_bus_save_and_disable(dev->subordinate);
3674         }
3675 }
3676
3677 /*
3678  * Restore devices from top of the tree down - parent bridges need to be
3679  * restored before we can get to subordinate devices.
3680  */
3681 static void pci_slot_restore(struct pci_slot *slot)
3682 {
3683         struct pci_dev *dev;
3684
3685         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3686                 if (!dev->slot || dev->slot != slot)
3687                         continue;
3688                 pci_dev_restore(dev);
3689                 if (dev->subordinate)
3690                         pci_bus_restore(dev->subordinate);
3691         }
3692 }
3693
3694 static int pci_slot_reset(struct pci_slot *slot, int probe)
3695 {
3696         int rc;
3697
3698         if (!slot)
3699                 return -ENOTTY;
3700
3701         if (!probe)
3702                 pci_slot_lock(slot);
3703
3704         might_sleep();
3705
3706         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
3707
3708         if (!probe)
3709                 pci_slot_unlock(slot);
3710
3711         return rc;
3712 }
3713
3714 /**
3715  * pci_probe_reset_slot - probe whether a PCI slot can be reset
3716  * @slot: PCI slot to probe
3717  *
3718  * Return 0 if slot can be reset, negative if a slot reset is not supported.
3719  */
3720 int pci_probe_reset_slot(struct pci_slot *slot)
3721 {
3722         return pci_slot_reset(slot, 1);
3723 }
3724 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
3725
3726 /**
3727  * pci_reset_slot - reset a PCI slot
3728  * @slot: PCI slot to reset
3729  *
3730  * A PCI bus may host multiple slots, each slot may support a reset mechanism
3731  * independent of other slots.  For instance, some slots may support slot power
3732  * control.  In the case of a 1:1 bus to slot architecture, this function may
3733  * wrap the bus reset to avoid spurious slot related events such as hotplug.
3734  * Generally a slot reset should be attempted before a bus reset.  All of the
3735  * function of the slot and any subordinate buses behind the slot are reset
3736  * through this function.  PCI config space of all devices in the slot and
3737  * behind the slot is saved before and restored after reset.
3738  *
3739  * Return 0 on success, non-zero on error.
3740  */
3741 int pci_reset_slot(struct pci_slot *slot)
3742 {
3743         int rc;
3744
3745         rc = pci_slot_reset(slot, 1);
3746         if (rc)
3747                 return rc;
3748
3749         pci_slot_save_and_disable(slot);
3750
3751         rc = pci_slot_reset(slot, 0);
3752
3753         pci_slot_restore(slot);
3754
3755         return rc;
3756 }
3757 EXPORT_SYMBOL_GPL(pci_reset_slot);
3758
3759 static int pci_bus_reset(struct pci_bus *bus, int probe)
3760 {
3761         if (!bus->self)
3762                 return -ENOTTY;
3763
3764         if (probe)
3765                 return 0;
3766
3767         pci_bus_lock(bus);
3768
3769         might_sleep();
3770
3771         pci_reset_bridge_secondary_bus(bus->self);
3772
3773         pci_bus_unlock(bus);
3774
3775         return 0;
3776 }
3777
3778 /**
3779  * pci_probe_reset_bus - probe whether a PCI bus can be reset
3780  * @bus: PCI bus to probe
3781  *
3782  * Return 0 if bus can be reset, negative if a bus reset is not supported.
3783  */
3784 int pci_probe_reset_bus(struct pci_bus *bus)
3785 {
3786         return pci_bus_reset(bus, 1);
3787 }
3788 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
3789
3790 /**
3791  * pci_reset_bus - reset a PCI bus
3792  * @bus: top level PCI bus to reset
3793  *
3794  * Do a bus reset on the given bus and any subordinate buses, saving
3795  * and restoring state of all devices.
3796  *
3797  * Return 0 on success, non-zero on error.
3798  */
3799 int pci_reset_bus(struct pci_bus *bus)
3800 {
3801         int rc;
3802
3803         rc = pci_bus_reset(bus, 1);
3804         if (rc)
3805                 return rc;
3806
3807         pci_bus_save_and_disable(bus);
3808
3809         rc = pci_bus_reset(bus, 0);
3810
3811         pci_bus_restore(bus);
3812
3813         return rc;
3814 }
3815 EXPORT_SYMBOL_GPL(pci_reset_bus);
3816
3817 /**
3818  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
3819  * @dev: PCI device to query
3820  *
3821  * Returns mmrbc: maximum designed memory read count in bytes
3822  *    or appropriate error value.
3823  */
3824 int pcix_get_max_mmrbc(struct pci_dev *dev)
3825 {
3826         int cap;
3827         u32 stat;
3828
3829         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
3830         if (!cap)
3831                 return -EINVAL;
3832
3833         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
3834                 return -EINVAL;
3835
3836         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
3837 }
3838 EXPORT_SYMBOL(pcix_get_max_mmrbc);
3839
3840 /**
3841  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
3842  * @dev: PCI device to query
3843  *
3844  * Returns mmrbc: maximum memory read count in bytes
3845  *    or appropriate error value.
3846  */
3847 int pcix_get_mmrbc(struct pci_dev *dev)
3848 {
3849         int cap;
3850         u16 cmd;
3851
3852         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
3853         if (!cap)
3854                 return -EINVAL;
3855
3856         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
3857                 return -EINVAL;
3858
3859         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
3860 }
3861 EXPORT_SYMBOL(pcix_get_mmrbc);
3862
3863 /**
3864  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
3865  * @dev: PCI device to query
3866  * @mmrbc: maximum memory read count in bytes
3867  *    valid values are 512, 1024, 2048, 4096
3868  *
3869  * If possible sets maximum memory read byte count, some bridges have erratas
3870  * that prevent this.
3871  */
3872 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
3873 {
3874         int cap;
3875         u32 stat, v, o;
3876         u16 cmd;
3877
3878         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
3879                 return -EINVAL;
3880
3881         v = ffs(mmrbc) - 10;
3882
3883         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
3884         if (!cap)
3885                 return -EINVAL;
3886
3887         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
3888                 return -EINVAL;
3889
3890         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
3891                 return -E2BIG;
3892
3893         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
3894                 return -EINVAL;
3895
3896         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
3897         if (o != v) {
3898                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
3899                         return -EIO;
3900
3901                 cmd &= ~PCI_X_CMD_MAX_READ;
3902                 cmd |= v << 2;
3903                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
3904                         return -EIO;
3905         }
3906         return 0;
3907 }
3908 EXPORT_SYMBOL(pcix_set_mmrbc);
3909
3910 /**
3911  * pcie_get_readrq - get PCI Express read request size
3912  * @dev: PCI device to query
3913  *
3914  * Returns maximum memory read request in bytes
3915  *    or appropriate error value.
3916  */
3917 int pcie_get_readrq(struct pci_dev *dev)
3918 {
3919         u16 ctl;
3920
3921         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
3922
3923         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
3924 }
3925 EXPORT_SYMBOL(pcie_get_readrq);
3926
3927 /**
3928  * pcie_set_readrq - set PCI Express maximum memory read request
3929  * @dev: PCI device to query
3930  * @rq: maximum memory read count in bytes
3931  *    valid values are 128, 256, 512, 1024, 2048, 4096
3932  *
3933  * If possible sets maximum memory read request in bytes
3934  */
3935 int pcie_set_readrq(struct pci_dev *dev, int rq)
3936 {
3937         u16 v;
3938
3939         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
3940                 return -EINVAL;
3941
3942         /*
3943          * If using the "performance" PCIe config, we clamp the
3944          * read rq size to the max packet size to prevent the
3945          * host bridge generating requests larger than we can
3946          * cope with
3947          */
3948         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
3949                 int mps = pcie_get_mps(dev);
3950
3951                 if (mps < rq)
3952                         rq = mps;
3953         }
3954
3955         v = (ffs(rq) - 8) << 12;
3956
3957         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
3958                                                   PCI_EXP_DEVCTL_READRQ, v);
3959 }
3960 EXPORT_SYMBOL(pcie_set_readrq);
3961
3962 /**
3963  * pcie_get_mps - get PCI Express maximum payload size
3964  * @dev: PCI device to query
3965  *
3966  * Returns maximum payload size in bytes
3967  */
3968 int pcie_get_mps(struct pci_dev *dev)
3969 {
3970         u16 ctl;
3971
3972         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
3973
3974         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
3975 }
3976 EXPORT_SYMBOL(pcie_get_mps);
3977
3978 /**
3979  * pcie_set_mps - set PCI Express maximum payload size
3980  * @dev: PCI device to query
3981  * @mps: maximum payload size in bytes
3982  *    valid values are 128, 256, 512, 1024, 2048, 4096
3983  *
3984  * If possible sets maximum payload size
3985  */
3986 int pcie_set_mps(struct pci_dev *dev, int mps)
3987 {
3988         u16 v;
3989
3990         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
3991                 return -EINVAL;
3992
3993         v = ffs(mps) - 8;
3994         if (v > dev->pcie_mpss) 
3995                 return -EINVAL;
3996         v <<= 5;
3997
3998         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
3999                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
4000 }
4001 EXPORT_SYMBOL(pcie_set_mps);
4002
4003 /**
4004  * pcie_get_minimum_link - determine minimum link settings of a PCI device
4005  * @dev: PCI device to query
4006  * @speed: storage for minimum speed
4007  * @width: storage for minimum width
4008  *
4009  * This function will walk up the PCI device chain and determine the minimum
4010  * link width and speed of the device.
4011  */
4012 int pcie_get_minimum_link(struct pci_dev *dev, enum pci_bus_speed *speed,
4013                           enum pcie_link_width *width)
4014 {
4015         int ret;
4016
4017         *speed = PCI_SPEED_UNKNOWN;
4018         *width = PCIE_LNK_WIDTH_UNKNOWN;
4019
4020         while (dev) {
4021                 u16 lnksta;
4022                 enum pci_bus_speed next_speed;
4023                 enum pcie_link_width next_width;
4024
4025                 ret = pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
4026                 if (ret)
4027                         return ret;
4028
4029                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
4030                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
4031                         PCI_EXP_LNKSTA_NLW_SHIFT;
4032
4033                 if (next_speed < *speed)
4034                         *speed = next_speed;
4035
4036                 if (next_width < *width)
4037                         *width = next_width;
4038
4039                 dev = dev->bus->self;
4040         }
4041
4042         return 0;
4043 }
4044 EXPORT_SYMBOL(pcie_get_minimum_link);
4045
4046 /**
4047  * pci_select_bars - Make BAR mask from the type of resource
4048  * @dev: the PCI device for which BAR mask is made
4049  * @flags: resource type mask to be selected
4050  *
4051  * This helper routine makes bar mask from the type of resource.
4052  */
4053 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
4054 {
4055         int i, bars = 0;
4056         for (i = 0; i < PCI_NUM_RESOURCES; i++)
4057                 if (pci_resource_flags(dev, i) & flags)
4058                         bars |= (1 << i);
4059         return bars;
4060 }
4061
4062 /**
4063  * pci_resource_bar - get position of the BAR associated with a resource
4064  * @dev: the PCI device
4065  * @resno: the resource number
4066  * @type: the BAR type to be filled in
4067  *
4068  * Returns BAR position in config space, or 0 if the BAR is invalid.
4069  */
4070 int pci_resource_bar(struct pci_dev *dev, int resno, enum pci_bar_type *type)
4071 {
4072         int reg;
4073
4074         if (resno < PCI_ROM_RESOURCE) {
4075                 *type = pci_bar_unknown;
4076                 return PCI_BASE_ADDRESS_0 + 4 * resno;
4077         } else if (resno == PCI_ROM_RESOURCE) {
4078                 *type = pci_bar_mem32;
4079                 return dev->rom_base_reg;
4080         } else if (resno < PCI_BRIDGE_RESOURCES) {
4081                 /* device specific resource */
4082                 reg = pci_iov_resource_bar(dev, resno, type);
4083                 if (reg)
4084                         return reg;
4085         }
4086
4087         dev_err(&dev->dev, "BAR %d: invalid resource\n", resno);
4088         return 0;
4089 }
4090
4091 /* Some architectures require additional programming to enable VGA */
4092 static arch_set_vga_state_t arch_set_vga_state;
4093
4094 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
4095 {
4096         arch_set_vga_state = func;      /* NULL disables */
4097 }
4098
4099 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
4100                       unsigned int command_bits, u32 flags)
4101 {
4102         if (arch_set_vga_state)
4103                 return arch_set_vga_state(dev, decode, command_bits,
4104                                                 flags);
4105         return 0;
4106 }
4107
4108 /**
4109  * pci_set_vga_state - set VGA decode state on device and parents if requested
4110  * @dev: the PCI device
4111  * @decode: true = enable decoding, false = disable decoding
4112  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
4113  * @flags: traverse ancestors and change bridges
4114  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
4115  */
4116 int pci_set_vga_state(struct pci_dev *dev, bool decode,
4117                       unsigned int command_bits, u32 flags)
4118 {
4119         struct pci_bus *bus;
4120         struct pci_dev *bridge;
4121         u16 cmd;
4122         int rc;
4123
4124         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) & (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
4125
4126         /* ARCH specific VGA enables */
4127         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
4128         if (rc)
4129                 return rc;
4130
4131         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
4132                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
4133                 if (decode == true)
4134                         cmd |= command_bits;
4135                 else
4136                         cmd &= ~command_bits;
4137                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4138         }
4139
4140         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
4141                 return 0;
4142
4143         bus = dev->bus;
4144         while (bus) {
4145                 bridge = bus->self;
4146                 if (bridge) {
4147                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
4148                                              &cmd);
4149                         if (decode == true)
4150                                 cmd |= PCI_BRIDGE_CTL_VGA;
4151                         else
4152                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
4153                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
4154                                               cmd);
4155                 }
4156                 bus = bus->parent;
4157         }
4158         return 0;
4159 }
4160
4161 #define RESOURCE_ALIGNMENT_PARAM_SIZE COMMAND_LINE_SIZE
4162 static char resource_alignment_param[RESOURCE_ALIGNMENT_PARAM_SIZE] = {0};
4163 static DEFINE_SPINLOCK(resource_alignment_lock);
4164
4165 /**
4166  * pci_specified_resource_alignment - get resource alignment specified by user.
4167  * @dev: the PCI device to get
4168  *
4169  * RETURNS: Resource alignment if it is specified.
4170  *          Zero if it is not specified.
4171  */
4172 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev)
4173 {
4174         int seg, bus, slot, func, align_order, count;
4175         resource_size_t align = 0;
4176         char *p;
4177
4178         spin_lock(&resource_alignment_lock);
4179         p = resource_alignment_param;
4180         while (*p) {
4181                 count = 0;
4182                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
4183                                                         p[count] == '@') {
4184                         p += count + 1;
4185                 } else {
4186                         align_order = -1;
4187                 }
4188                 if (sscanf(p, "%x:%x:%x.%x%n",
4189                         &seg, &bus, &slot, &func, &count) != 4) {
4190                         seg = 0;
4191                         if (sscanf(p, "%x:%x.%x%n",
4192                                         &bus, &slot, &func, &count) != 3) {
4193                                 /* Invalid format */
4194                                 printk(KERN_ERR "PCI: Can't parse resource_alignment parameter: %s\n",
4195                                         p);
4196                                 break;
4197                         }
4198                 }
4199                 p += count;
4200                 if (seg == pci_domain_nr(dev->bus) &&
4201                         bus == dev->bus->number &&
4202                         slot == PCI_SLOT(dev->devfn) &&
4203                         func == PCI_FUNC(dev->devfn)) {
4204                         if (align_order == -1) {
4205                                 align = PAGE_SIZE;
4206                         } else {
4207                                 align = 1 << align_order;
4208                         }
4209                         /* Found */
4210                         break;
4211                 }
4212                 if (*p != ';' && *p != ',') {
4213                         /* End of param or invalid format */
4214                         break;
4215                 }
4216                 p++;
4217         }
4218         spin_unlock(&resource_alignment_lock);
4219         return align;
4220 }
4221
4222 /*
4223  * This function disables memory decoding and releases memory resources
4224  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
4225  * It also rounds up size to specified alignment.
4226  * Later on, the kernel will assign page-aligned memory resource back
4227  * to the device.
4228  */
4229 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
4230 {
4231         int i;
4232         struct resource *r;
4233         resource_size_t align, size;
4234         u16 command;
4235
4236         /* check if specified PCI is target device to reassign */
4237         align = pci_specified_resource_alignment(dev);
4238         if (!align)
4239                 return;
4240
4241         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
4242             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
4243                 dev_warn(&dev->dev,
4244                         "Can't reassign resources to host bridge.\n");
4245                 return;
4246         }
4247
4248         dev_info(&dev->dev,
4249                 "Disabling memory decoding and releasing memory resources.\n");
4250         pci_read_config_word(dev, PCI_COMMAND, &command);
4251         command &= ~PCI_COMMAND_MEMORY;
4252         pci_write_config_word(dev, PCI_COMMAND, command);
4253
4254         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++) {
4255                 r = &dev->resource[i];
4256                 if (!(r->flags & IORESOURCE_MEM))
4257                         continue;
4258                 size = resource_size(r);
4259                 if (size < align) {
4260                         size = align;
4261                         dev_info(&dev->dev,
4262                                 "Rounding up size of resource #%d to %#llx.\n",
4263                                 i, (unsigned long long)size);
4264                 }
4265                 r->end = size - 1;
4266                 r->start = 0;
4267         }
4268         /* Need to disable bridge's resource window,
4269          * to enable the kernel to reassign new resource
4270          * window later on.
4271          */
4272         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE &&
4273             (dev->class >> 8) == PCI_CLASS_BRIDGE_PCI) {
4274                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
4275                         r = &dev->resource[i];
4276                         if (!(r->flags & IORESOURCE_MEM))
4277                                 continue;
4278                         r->end = resource_size(r) - 1;
4279                         r->start = 0;
4280                 }
4281                 pci_disable_bridge_window(dev);
4282         }
4283 }
4284
4285 static ssize_t pci_set_resource_alignment_param(const char *buf, size_t count)
4286 {
4287         if (count > RESOURCE_ALIGNMENT_PARAM_SIZE - 1)
4288                 count = RESOURCE_ALIGNMENT_PARAM_SIZE - 1;
4289         spin_lock(&resource_alignment_lock);
4290         strncpy(resource_alignment_param, buf, count);
4291         resource_alignment_param[count] = '\0';
4292         spin_unlock(&resource_alignment_lock);
4293         return count;
4294 }
4295
4296 static ssize_t pci_get_resource_alignment_param(char *buf, size_t size)
4297 {
4298         size_t count;
4299         spin_lock(&resource_alignment_lock);
4300         count = snprintf(buf, size, "%s", resource_alignment_param);
4301         spin_unlock(&resource_alignment_lock);
4302         return count;
4303 }
4304
4305 static ssize_t pci_resource_alignment_show(struct bus_type *bus, char *buf)
4306 {
4307         return pci_get_resource_alignment_param(buf, PAGE_SIZE);
4308 }
4309
4310 static ssize_t pci_resource_alignment_store(struct bus_type *bus,
4311                                         const char *buf, size_t count)
4312 {
4313         return pci_set_resource_alignment_param(buf, count);
4314 }
4315
4316 BUS_ATTR(resource_alignment, 0644, pci_resource_alignment_show,
4317                                         pci_resource_alignment_store);
4318
4319 static int __init pci_resource_alignment_sysfs_init(void)
4320 {
4321         return bus_create_file(&pci_bus_type,
4322                                         &bus_attr_resource_alignment);
4323 }
4324
4325 late_initcall(pci_resource_alignment_sysfs_init);
4326
4327 static void pci_no_domains(void)
4328 {
4329 #ifdef CONFIG_PCI_DOMAINS
4330         pci_domains_supported = 0;
4331 #endif
4332 }
4333
4334 /**
4335  * pci_ext_cfg_avail - can we access extended PCI config space?
4336  *
4337  * Returns 1 if we can access PCI extended config space (offsets
4338  * greater than 0xff). This is the default implementation. Architecture
4339  * implementations can override this.
4340  */
4341 int __weak pci_ext_cfg_avail(void)
4342 {
4343         return 1;
4344 }
4345
4346 void __weak pci_fixup_cardbus(struct pci_bus *bus)
4347 {
4348 }
4349 EXPORT_SYMBOL(pci_fixup_cardbus);
4350
4351 static int __init pci_setup(char *str)
4352 {
4353         while (str) {
4354                 char *k = strchr(str, ',');
4355                 if (k)
4356                         *k++ = 0;
4357                 if (*str && (str = pcibios_setup(str)) && *str) {
4358                         if (!strcmp(str, "nomsi")) {
4359                                 pci_no_msi();
4360                         } else if (!strcmp(str, "noaer")) {
4361                                 pci_no_aer();
4362                         } else if (!strncmp(str, "realloc=", 8)) {
4363                                 pci_realloc_get_opt(str + 8);
4364                         } else if (!strncmp(str, "realloc", 7)) {
4365                                 pci_realloc_get_opt("on");
4366                         } else if (!strcmp(str, "nodomains")) {
4367                                 pci_no_domains();
4368                         } else if (!strncmp(str, "noari", 5)) {
4369                                 pcie_ari_disabled = true;
4370                         } else if (!strncmp(str, "cbiosize=", 9)) {
4371                                 pci_cardbus_io_size = memparse(str + 9, &str);
4372                         } else if (!strncmp(str, "cbmemsize=", 10)) {
4373                                 pci_cardbus_mem_size = memparse(str + 10, &str);
4374                         } else if (!strncmp(str, "resource_alignment=", 19)) {
4375                                 pci_set_resource_alignment_param(str + 19,
4376                                                         strlen(str + 19));
4377                         } else if (!strncmp(str, "ecrc=", 5)) {
4378                                 pcie_ecrc_get_policy(str + 5);
4379                         } else if (!strncmp(str, "hpiosize=", 9)) {
4380                                 pci_hotplug_io_size = memparse(str + 9, &str);
4381                         } else if (!strncmp(str, "hpmemsize=", 10)) {
4382                                 pci_hotplug_mem_size = memparse(str + 10, &str);
4383                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
4384                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
4385                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
4386                                 pcie_bus_config = PCIE_BUS_SAFE;
4387                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
4388                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
4389                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
4390                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
4391                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
4392                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
4393                         } else {
4394                                 printk(KERN_ERR "PCI: Unknown option `%s'\n",
4395                                                 str);
4396                         }
4397                 }
4398                 str = k;
4399         }
4400         return 0;
4401 }
4402 early_param("pci", pci_setup);
4403
4404 EXPORT_SYMBOL(pci_reenable_device);
4405 EXPORT_SYMBOL(pci_enable_device_io);
4406 EXPORT_SYMBOL(pci_enable_device_mem);
4407 EXPORT_SYMBOL(pci_enable_device);
4408 EXPORT_SYMBOL(pcim_enable_device);
4409 EXPORT_SYMBOL(pcim_pin_device);
4410 EXPORT_SYMBOL(pci_disable_device);
4411 EXPORT_SYMBOL(pci_find_capability);
4412 EXPORT_SYMBOL(pci_bus_find_capability);
4413 EXPORT_SYMBOL(pci_release_regions);
4414 EXPORT_SYMBOL(pci_request_regions);
4415 EXPORT_SYMBOL(pci_request_regions_exclusive);
4416 EXPORT_SYMBOL(pci_release_region);
4417 EXPORT_SYMBOL(pci_request_region);
4418 EXPORT_SYMBOL(pci_request_region_exclusive);
4419 EXPORT_SYMBOL(pci_release_selected_regions);
4420 EXPORT_SYMBOL(pci_request_selected_regions);
4421 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
4422 EXPORT_SYMBOL(pci_set_master);
4423 EXPORT_SYMBOL(pci_clear_master);
4424 EXPORT_SYMBOL(pci_set_mwi);
4425 EXPORT_SYMBOL(pci_try_set_mwi);
4426 EXPORT_SYMBOL(pci_clear_mwi);
4427 EXPORT_SYMBOL_GPL(pci_intx);
4428 EXPORT_SYMBOL(pci_assign_resource);
4429 EXPORT_SYMBOL(pci_find_parent_resource);
4430 EXPORT_SYMBOL(pci_select_bars);
4431
4432 EXPORT_SYMBOL(pci_set_power_state);
4433 EXPORT_SYMBOL(pci_save_state);
4434 EXPORT_SYMBOL(pci_restore_state);
4435 EXPORT_SYMBOL(pci_pme_capable);
4436 EXPORT_SYMBOL(pci_pme_active);
4437 EXPORT_SYMBOL(pci_wake_from_d3);
4438 EXPORT_SYMBOL(pci_target_state);
4439 EXPORT_SYMBOL(pci_prepare_to_sleep);
4440 EXPORT_SYMBOL(pci_back_from_sleep);
4441 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);