]> Pileus Git - ~andy/linux/blob - drivers/pci/pci.c
PCI: Remove unused Latency Tolerance Reporting support
[~andy/linux] / drivers / pci / pci.c
1 /*
2  *      PCI Bus Services, see include/linux/pci.h for further explanation.
3  *
4  *      Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
5  *      David Mosberger-Tang
6  *
7  *      Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
8  */
9
10 #include <linux/kernel.h>
11 #include <linux/delay.h>
12 #include <linux/init.h>
13 #include <linux/pci.h>
14 #include <linux/pm.h>
15 #include <linux/slab.h>
16 #include <linux/module.h>
17 #include <linux/spinlock.h>
18 #include <linux/string.h>
19 #include <linux/log2.h>
20 #include <linux/pci-aspm.h>
21 #include <linux/pm_wakeup.h>
22 #include <linux/interrupt.h>
23 #include <linux/device.h>
24 #include <linux/pm_runtime.h>
25 #include <linux/pci_hotplug.h>
26 #include <asm-generic/pci-bridge.h>
27 #include <asm/setup.h>
28 #include "pci.h"
29
30 const char *pci_power_names[] = {
31         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
32 };
33 EXPORT_SYMBOL_GPL(pci_power_names);
34
35 int isa_dma_bridge_buggy;
36 EXPORT_SYMBOL(isa_dma_bridge_buggy);
37
38 int pci_pci_problems;
39 EXPORT_SYMBOL(pci_pci_problems);
40
41 unsigned int pci_pm_d3_delay;
42
43 static void pci_pme_list_scan(struct work_struct *work);
44
45 static LIST_HEAD(pci_pme_list);
46 static DEFINE_MUTEX(pci_pme_list_mutex);
47 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
48
49 struct pci_pme_device {
50         struct list_head list;
51         struct pci_dev *dev;
52 };
53
54 #define PME_TIMEOUT 1000 /* How long between PME checks */
55
56 static void pci_dev_d3_sleep(struct pci_dev *dev)
57 {
58         unsigned int delay = dev->d3_delay;
59
60         if (delay < pci_pm_d3_delay)
61                 delay = pci_pm_d3_delay;
62
63         msleep(delay);
64 }
65
66 #ifdef CONFIG_PCI_DOMAINS
67 int pci_domains_supported = 1;
68 #endif
69
70 #define DEFAULT_CARDBUS_IO_SIZE         (256)
71 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
72 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
73 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
74 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
75
76 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
77 #define DEFAULT_HOTPLUG_MEM_SIZE        (2*1024*1024)
78 /* pci=hpmemsize=nnM,hpiosize=nn can override this */
79 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
80 unsigned long pci_hotplug_mem_size = DEFAULT_HOTPLUG_MEM_SIZE;
81
82 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_TUNE_OFF;
83
84 /*
85  * The default CLS is used if arch didn't set CLS explicitly and not
86  * all pci devices agree on the same value.  Arch can override either
87  * the dfl or actual value as it sees fit.  Don't forget this is
88  * measured in 32-bit words, not bytes.
89  */
90 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
91 u8 pci_cache_line_size;
92
93 /*
94  * If we set up a device for bus mastering, we need to check the latency
95  * timer as certain BIOSes forget to set it properly.
96  */
97 unsigned int pcibios_max_latency = 255;
98
99 /* If set, the PCIe ARI capability will not be used. */
100 static bool pcie_ari_disabled;
101
102 /**
103  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
104  * @bus: pointer to PCI bus structure to search
105  *
106  * Given a PCI bus, returns the highest PCI bus number present in the set
107  * including the given PCI bus and its list of child PCI buses.
108  */
109 unsigned char pci_bus_max_busnr(struct pci_bus* bus)
110 {
111         struct list_head *tmp;
112         unsigned char max, n;
113
114         max = bus->busn_res.end;
115         list_for_each(tmp, &bus->children) {
116                 n = pci_bus_max_busnr(pci_bus_b(tmp));
117                 if(n > max)
118                         max = n;
119         }
120         return max;
121 }
122 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
123
124 #ifdef CONFIG_HAS_IOMEM
125 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
126 {
127         /*
128          * Make sure the BAR is actually a memory resource, not an IO resource
129          */
130         if (!(pci_resource_flags(pdev, bar) & IORESOURCE_MEM)) {
131                 WARN_ON(1);
132                 return NULL;
133         }
134         return ioremap_nocache(pci_resource_start(pdev, bar),
135                                      pci_resource_len(pdev, bar));
136 }
137 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
138 #endif
139
140 #define PCI_FIND_CAP_TTL        48
141
142 static int __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
143                                    u8 pos, int cap, int *ttl)
144 {
145         u8 id;
146
147         while ((*ttl)--) {
148                 pci_bus_read_config_byte(bus, devfn, pos, &pos);
149                 if (pos < 0x40)
150                         break;
151                 pos &= ~3;
152                 pci_bus_read_config_byte(bus, devfn, pos + PCI_CAP_LIST_ID,
153                                          &id);
154                 if (id == 0xff)
155                         break;
156                 if (id == cap)
157                         return pos;
158                 pos += PCI_CAP_LIST_NEXT;
159         }
160         return 0;
161 }
162
163 static int __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
164                                u8 pos, int cap)
165 {
166         int ttl = PCI_FIND_CAP_TTL;
167
168         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
169 }
170
171 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
172 {
173         return __pci_find_next_cap(dev->bus, dev->devfn,
174                                    pos + PCI_CAP_LIST_NEXT, cap);
175 }
176 EXPORT_SYMBOL_GPL(pci_find_next_capability);
177
178 static int __pci_bus_find_cap_start(struct pci_bus *bus,
179                                     unsigned int devfn, u8 hdr_type)
180 {
181         u16 status;
182
183         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
184         if (!(status & PCI_STATUS_CAP_LIST))
185                 return 0;
186
187         switch (hdr_type) {
188         case PCI_HEADER_TYPE_NORMAL:
189         case PCI_HEADER_TYPE_BRIDGE:
190                 return PCI_CAPABILITY_LIST;
191         case PCI_HEADER_TYPE_CARDBUS:
192                 return PCI_CB_CAPABILITY_LIST;
193         default:
194                 return 0;
195         }
196
197         return 0;
198 }
199
200 /**
201  * pci_find_capability - query for devices' capabilities
202  * @dev: PCI device to query
203  * @cap: capability code
204  *
205  * Tell if a device supports a given PCI capability.
206  * Returns the address of the requested capability structure within the
207  * device's PCI configuration space or 0 in case the device does not
208  * support it.  Possible values for @cap:
209  *
210  *  %PCI_CAP_ID_PM           Power Management
211  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
212  *  %PCI_CAP_ID_VPD          Vital Product Data
213  *  %PCI_CAP_ID_SLOTID       Slot Identification
214  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
215  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
216  *  %PCI_CAP_ID_PCIX         PCI-X
217  *  %PCI_CAP_ID_EXP          PCI Express
218  */
219 int pci_find_capability(struct pci_dev *dev, int cap)
220 {
221         int pos;
222
223         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
224         if (pos)
225                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
226
227         return pos;
228 }
229
230 /**
231  * pci_bus_find_capability - query for devices' capabilities
232  * @bus:   the PCI bus to query
233  * @devfn: PCI device to query
234  * @cap:   capability code
235  *
236  * Like pci_find_capability() but works for pci devices that do not have a
237  * pci_dev structure set up yet.
238  *
239  * Returns the address of the requested capability structure within the
240  * device's PCI configuration space or 0 in case the device does not
241  * support it.
242  */
243 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
244 {
245         int pos;
246         u8 hdr_type;
247
248         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
249
250         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
251         if (pos)
252                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
253
254         return pos;
255 }
256
257 /**
258  * pci_find_next_ext_capability - Find an extended capability
259  * @dev: PCI device to query
260  * @start: address at which to start looking (0 to start at beginning of list)
261  * @cap: capability code
262  *
263  * Returns the address of the next matching extended capability structure
264  * within the device's PCI configuration space or 0 if the device does
265  * not support it.  Some capabilities can occur several times, e.g., the
266  * vendor-specific capability, and this provides a way to find them all.
267  */
268 int pci_find_next_ext_capability(struct pci_dev *dev, int start, int cap)
269 {
270         u32 header;
271         int ttl;
272         int pos = PCI_CFG_SPACE_SIZE;
273
274         /* minimum 8 bytes per capability */
275         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
276
277         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
278                 return 0;
279
280         if (start)
281                 pos = start;
282
283         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
284                 return 0;
285
286         /*
287          * If we have no capabilities, this is indicated by cap ID,
288          * cap version and next pointer all being 0.
289          */
290         if (header == 0)
291                 return 0;
292
293         while (ttl-- > 0) {
294                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
295                         return pos;
296
297                 pos = PCI_EXT_CAP_NEXT(header);
298                 if (pos < PCI_CFG_SPACE_SIZE)
299                         break;
300
301                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
302                         break;
303         }
304
305         return 0;
306 }
307 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
308
309 /**
310  * pci_find_ext_capability - Find an extended capability
311  * @dev: PCI device to query
312  * @cap: capability code
313  *
314  * Returns the address of the requested extended capability structure
315  * within the device's PCI configuration space or 0 if the device does
316  * not support it.  Possible values for @cap:
317  *
318  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
319  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
320  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
321  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
322  */
323 int pci_find_ext_capability(struct pci_dev *dev, int cap)
324 {
325         return pci_find_next_ext_capability(dev, 0, cap);
326 }
327 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
328
329 static int __pci_find_next_ht_cap(struct pci_dev *dev, int pos, int ht_cap)
330 {
331         int rc, ttl = PCI_FIND_CAP_TTL;
332         u8 cap, mask;
333
334         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
335                 mask = HT_3BIT_CAP_MASK;
336         else
337                 mask = HT_5BIT_CAP_MASK;
338
339         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
340                                       PCI_CAP_ID_HT, &ttl);
341         while (pos) {
342                 rc = pci_read_config_byte(dev, pos + 3, &cap);
343                 if (rc != PCIBIOS_SUCCESSFUL)
344                         return 0;
345
346                 if ((cap & mask) == ht_cap)
347                         return pos;
348
349                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
350                                               pos + PCI_CAP_LIST_NEXT,
351                                               PCI_CAP_ID_HT, &ttl);
352         }
353
354         return 0;
355 }
356 /**
357  * pci_find_next_ht_capability - query a device's Hypertransport capabilities
358  * @dev: PCI device to query
359  * @pos: Position from which to continue searching
360  * @ht_cap: Hypertransport capability code
361  *
362  * To be used in conjunction with pci_find_ht_capability() to search for
363  * all capabilities matching @ht_cap. @pos should always be a value returned
364  * from pci_find_ht_capability().
365  *
366  * NB. To be 100% safe against broken PCI devices, the caller should take
367  * steps to avoid an infinite loop.
368  */
369 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap)
370 {
371         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
372 }
373 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
374
375 /**
376  * pci_find_ht_capability - query a device's Hypertransport capabilities
377  * @dev: PCI device to query
378  * @ht_cap: Hypertransport capability code
379  *
380  * Tell if a device supports a given Hypertransport capability.
381  * Returns an address within the device's PCI configuration space
382  * or 0 in case the device does not support the request capability.
383  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
384  * which has a Hypertransport capability matching @ht_cap.
385  */
386 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
387 {
388         int pos;
389
390         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
391         if (pos)
392                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
393
394         return pos;
395 }
396 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
397
398 /**
399  * pci_find_parent_resource - return resource region of parent bus of given region
400  * @dev: PCI device structure contains resources to be searched
401  * @res: child resource record for which parent is sought
402  *
403  *  For given resource region of given device, return the resource
404  *  region of parent bus the given region is contained in or where
405  *  it should be allocated from.
406  */
407 struct resource *
408 pci_find_parent_resource(const struct pci_dev *dev, struct resource *res)
409 {
410         const struct pci_bus *bus = dev->bus;
411         int i;
412         struct resource *best = NULL, *r;
413
414         pci_bus_for_each_resource(bus, r, i) {
415                 if (!r)
416                         continue;
417                 if (res->start && !(res->start >= r->start && res->end <= r->end))
418                         continue;       /* Not contained */
419                 if ((res->flags ^ r->flags) & (IORESOURCE_IO | IORESOURCE_MEM))
420                         continue;       /* Wrong type */
421                 if (!((res->flags ^ r->flags) & IORESOURCE_PREFETCH))
422                         return r;       /* Exact match */
423                 /* We can't insert a non-prefetch resource inside a prefetchable parent .. */
424                 if (r->flags & IORESOURCE_PREFETCH)
425                         continue;
426                 /* .. but we can put a prefetchable resource inside a non-prefetchable one */
427                 if (!best)
428                         best = r;
429         }
430         return best;
431 }
432
433 /**
434  * pci_restore_bars - restore a devices BAR values (e.g. after wake-up)
435  * @dev: PCI device to have its BARs restored
436  *
437  * Restore the BAR values for a given device, so as to make it
438  * accessible by its driver.
439  */
440 static void
441 pci_restore_bars(struct pci_dev *dev)
442 {
443         int i;
444
445         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
446                 pci_update_resource(dev, i);
447 }
448
449 static struct pci_platform_pm_ops *pci_platform_pm;
450
451 int pci_set_platform_pm(struct pci_platform_pm_ops *ops)
452 {
453         if (!ops->is_manageable || !ops->set_state || !ops->choose_state
454             || !ops->sleep_wake)
455                 return -EINVAL;
456         pci_platform_pm = ops;
457         return 0;
458 }
459
460 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
461 {
462         return pci_platform_pm ? pci_platform_pm->is_manageable(dev) : false;
463 }
464
465 static inline int platform_pci_set_power_state(struct pci_dev *dev,
466                                                 pci_power_t t)
467 {
468         return pci_platform_pm ? pci_platform_pm->set_state(dev, t) : -ENOSYS;
469 }
470
471 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
472 {
473         return pci_platform_pm ?
474                         pci_platform_pm->choose_state(dev) : PCI_POWER_ERROR;
475 }
476
477 static inline int platform_pci_sleep_wake(struct pci_dev *dev, bool enable)
478 {
479         return pci_platform_pm ?
480                         pci_platform_pm->sleep_wake(dev, enable) : -ENODEV;
481 }
482
483 static inline int platform_pci_run_wake(struct pci_dev *dev, bool enable)
484 {
485         return pci_platform_pm ?
486                         pci_platform_pm->run_wake(dev, enable) : -ENODEV;
487 }
488
489 /**
490  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
491  *                           given PCI device
492  * @dev: PCI device to handle.
493  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
494  *
495  * RETURN VALUE:
496  * -EINVAL if the requested state is invalid.
497  * -EIO if device does not support PCI PM or its PM capabilities register has a
498  * wrong version, or device doesn't support the requested state.
499  * 0 if device already is in the requested state.
500  * 0 if device's power state has been successfully changed.
501  */
502 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
503 {
504         u16 pmcsr;
505         bool need_restore = false;
506
507         /* Check if we're already there */
508         if (dev->current_state == state)
509                 return 0;
510
511         if (!dev->pm_cap)
512                 return -EIO;
513
514         if (state < PCI_D0 || state > PCI_D3hot)
515                 return -EINVAL;
516
517         /* Validate current state:
518          * Can enter D0 from any state, but if we can only go deeper
519          * to sleep if we're already in a low power state
520          */
521         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
522             && dev->current_state > state) {
523                 dev_err(&dev->dev, "invalid power transition "
524                         "(from state %d to %d)\n", dev->current_state, state);
525                 return -EINVAL;
526         }
527
528         /* check if this device supports the desired state */
529         if ((state == PCI_D1 && !dev->d1_support)
530            || (state == PCI_D2 && !dev->d2_support))
531                 return -EIO;
532
533         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
534
535         /* If we're (effectively) in D3, force entire word to 0.
536          * This doesn't affect PME_Status, disables PME_En, and
537          * sets PowerState to 0.
538          */
539         switch (dev->current_state) {
540         case PCI_D0:
541         case PCI_D1:
542         case PCI_D2:
543                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
544                 pmcsr |= state;
545                 break;
546         case PCI_D3hot:
547         case PCI_D3cold:
548         case PCI_UNKNOWN: /* Boot-up */
549                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
550                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
551                         need_restore = true;
552                 /* Fall-through: force to D0 */
553         default:
554                 pmcsr = 0;
555                 break;
556         }
557
558         /* enter specified state */
559         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
560
561         /* Mandatory power management transition delays */
562         /* see PCI PM 1.1 5.6.1 table 18 */
563         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
564                 pci_dev_d3_sleep(dev);
565         else if (state == PCI_D2 || dev->current_state == PCI_D2)
566                 udelay(PCI_PM_D2_DELAY);
567
568         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
569         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
570         if (dev->current_state != state && printk_ratelimit())
571                 dev_info(&dev->dev, "Refused to change power state, "
572                         "currently in D%d\n", dev->current_state);
573
574         /*
575          * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
576          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
577          * from D3hot to D0 _may_ perform an internal reset, thereby
578          * going to "D0 Uninitialized" rather than "D0 Initialized".
579          * For example, at least some versions of the 3c905B and the
580          * 3c556B exhibit this behaviour.
581          *
582          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
583          * devices in a D3hot state at boot.  Consequently, we need to
584          * restore at least the BARs so that the device will be
585          * accessible to its driver.
586          */
587         if (need_restore)
588                 pci_restore_bars(dev);
589
590         if (dev->bus->self)
591                 pcie_aspm_pm_state_change(dev->bus->self);
592
593         return 0;
594 }
595
596 /**
597  * pci_update_current_state - Read PCI power state of given device from its
598  *                            PCI PM registers and cache it
599  * @dev: PCI device to handle.
600  * @state: State to cache in case the device doesn't have the PM capability
601  */
602 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
603 {
604         if (dev->pm_cap) {
605                 u16 pmcsr;
606
607                 /*
608                  * Configuration space is not accessible for device in
609                  * D3cold, so just keep or set D3cold for safety
610                  */
611                 if (dev->current_state == PCI_D3cold)
612                         return;
613                 if (state == PCI_D3cold) {
614                         dev->current_state = PCI_D3cold;
615                         return;
616                 }
617                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
618                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
619         } else {
620                 dev->current_state = state;
621         }
622 }
623
624 /**
625  * pci_power_up - Put the given device into D0 forcibly
626  * @dev: PCI device to power up
627  */
628 void pci_power_up(struct pci_dev *dev)
629 {
630         if (platform_pci_power_manageable(dev))
631                 platform_pci_set_power_state(dev, PCI_D0);
632
633         pci_raw_set_power_state(dev, PCI_D0);
634         pci_update_current_state(dev, PCI_D0);
635 }
636
637 /**
638  * pci_platform_power_transition - Use platform to change device power state
639  * @dev: PCI device to handle.
640  * @state: State to put the device into.
641  */
642 static int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
643 {
644         int error;
645
646         if (platform_pci_power_manageable(dev)) {
647                 error = platform_pci_set_power_state(dev, state);
648                 if (!error)
649                         pci_update_current_state(dev, state);
650         } else
651                 error = -ENODEV;
652
653         if (error && !dev->pm_cap) /* Fall back to PCI_D0 */
654                 dev->current_state = PCI_D0;
655
656         return error;
657 }
658
659 /**
660  * __pci_start_power_transition - Start power transition of a PCI device
661  * @dev: PCI device to handle.
662  * @state: State to put the device into.
663  */
664 static void __pci_start_power_transition(struct pci_dev *dev, pci_power_t state)
665 {
666         if (state == PCI_D0) {
667                 pci_platform_power_transition(dev, PCI_D0);
668                 /*
669                  * Mandatory power management transition delays, see
670                  * PCI Express Base Specification Revision 2.0 Section
671                  * 6.6.1: Conventional Reset.  Do not delay for
672                  * devices powered on/off by corresponding bridge,
673                  * because have already delayed for the bridge.
674                  */
675                 if (dev->runtime_d3cold) {
676                         msleep(dev->d3cold_delay);
677                         /*
678                          * When powering on a bridge from D3cold, the
679                          * whole hierarchy may be powered on into
680                          * D0uninitialized state, resume them to give
681                          * them a chance to suspend again
682                          */
683                         pci_wakeup_bus(dev->subordinate);
684                 }
685         }
686 }
687
688 /**
689  * __pci_dev_set_current_state - Set current state of a PCI device
690  * @dev: Device to handle
691  * @data: pointer to state to be set
692  */
693 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
694 {
695         pci_power_t state = *(pci_power_t *)data;
696
697         dev->current_state = state;
698         return 0;
699 }
700
701 /**
702  * __pci_bus_set_current_state - Walk given bus and set current state of devices
703  * @bus: Top bus of the subtree to walk.
704  * @state: state to be set
705  */
706 static void __pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
707 {
708         if (bus)
709                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
710 }
711
712 /**
713  * __pci_complete_power_transition - Complete power transition of a PCI device
714  * @dev: PCI device to handle.
715  * @state: State to put the device into.
716  *
717  * This function should not be called directly by device drivers.
718  */
719 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state)
720 {
721         int ret;
722
723         if (state <= PCI_D0)
724                 return -EINVAL;
725         ret = pci_platform_power_transition(dev, state);
726         /* Power off the bridge may power off the whole hierarchy */
727         if (!ret && state == PCI_D3cold)
728                 __pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
729         return ret;
730 }
731 EXPORT_SYMBOL_GPL(__pci_complete_power_transition);
732
733 /**
734  * pci_set_power_state - Set the power state of a PCI device
735  * @dev: PCI device to handle.
736  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
737  *
738  * Transition a device to a new power state, using the platform firmware and/or
739  * the device's PCI PM registers.
740  *
741  * RETURN VALUE:
742  * -EINVAL if the requested state is invalid.
743  * -EIO if device does not support PCI PM or its PM capabilities register has a
744  * wrong version, or device doesn't support the requested state.
745  * 0 if device already is in the requested state.
746  * 0 if device's power state has been successfully changed.
747  */
748 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
749 {
750         int error;
751
752         /* bound the state we're entering */
753         if (state > PCI_D3cold)
754                 state = PCI_D3cold;
755         else if (state < PCI_D0)
756                 state = PCI_D0;
757         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
758                 /*
759                  * If the device or the parent bridge do not support PCI PM,
760                  * ignore the request if we're doing anything other than putting
761                  * it into D0 (which would only happen on boot).
762                  */
763                 return 0;
764
765         /* Check if we're already there */
766         if (dev->current_state == state)
767                 return 0;
768
769         __pci_start_power_transition(dev, state);
770
771         /* This device is quirked not to be put into D3, so
772            don't put it in D3 */
773         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
774                 return 0;
775
776         /*
777          * To put device in D3cold, we put device into D3hot in native
778          * way, then put device into D3cold with platform ops
779          */
780         error = pci_raw_set_power_state(dev, state > PCI_D3hot ?
781                                         PCI_D3hot : state);
782
783         if (!__pci_complete_power_transition(dev, state))
784                 error = 0;
785         /*
786          * When aspm_policy is "powersave" this call ensures
787          * that ASPM is configured.
788          */
789         if (!error && dev->bus->self)
790                 pcie_aspm_powersave_config_link(dev->bus->self);
791
792         return error;
793 }
794
795 /**
796  * pci_choose_state - Choose the power state of a PCI device
797  * @dev: PCI device to be suspended
798  * @state: target sleep state for the whole system. This is the value
799  *      that is passed to suspend() function.
800  *
801  * Returns PCI power state suitable for given device and given system
802  * message.
803  */
804
805 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
806 {
807         pci_power_t ret;
808
809         if (!dev->pm_cap)
810                 return PCI_D0;
811
812         ret = platform_pci_choose_state(dev);
813         if (ret != PCI_POWER_ERROR)
814                 return ret;
815
816         switch (state.event) {
817         case PM_EVENT_ON:
818                 return PCI_D0;
819         case PM_EVENT_FREEZE:
820         case PM_EVENT_PRETHAW:
821                 /* REVISIT both freeze and pre-thaw "should" use D0 */
822         case PM_EVENT_SUSPEND:
823         case PM_EVENT_HIBERNATE:
824                 return PCI_D3hot;
825         default:
826                 dev_info(&dev->dev, "unrecognized suspend event %d\n",
827                          state.event);
828                 BUG();
829         }
830         return PCI_D0;
831 }
832
833 EXPORT_SYMBOL(pci_choose_state);
834
835 #define PCI_EXP_SAVE_REGS       7
836
837
838 static struct pci_cap_saved_state *pci_find_saved_cap(
839         struct pci_dev *pci_dev, char cap)
840 {
841         struct pci_cap_saved_state *tmp;
842
843         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
844                 if (tmp->cap.cap_nr == cap)
845                         return tmp;
846         }
847         return NULL;
848 }
849
850 static int pci_save_pcie_state(struct pci_dev *dev)
851 {
852         int i = 0;
853         struct pci_cap_saved_state *save_state;
854         u16 *cap;
855
856         if (!pci_is_pcie(dev))
857                 return 0;
858
859         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
860         if (!save_state) {
861                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
862                 return -ENOMEM;
863         }
864
865         cap = (u16 *)&save_state->cap.data[0];
866         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
867         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
868         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
869         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
870         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
871         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
872         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
873
874         return 0;
875 }
876
877 static void pci_restore_pcie_state(struct pci_dev *dev)
878 {
879         int i = 0;
880         struct pci_cap_saved_state *save_state;
881         u16 *cap;
882
883         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
884         if (!save_state)
885                 return;
886
887         cap = (u16 *)&save_state->cap.data[0];
888         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
889         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
890         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
891         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
892         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
893         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
894         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
895 }
896
897
898 static int pci_save_pcix_state(struct pci_dev *dev)
899 {
900         int pos;
901         struct pci_cap_saved_state *save_state;
902
903         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
904         if (pos <= 0)
905                 return 0;
906
907         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
908         if (!save_state) {
909                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
910                 return -ENOMEM;
911         }
912
913         pci_read_config_word(dev, pos + PCI_X_CMD,
914                              (u16 *)save_state->cap.data);
915
916         return 0;
917 }
918
919 static void pci_restore_pcix_state(struct pci_dev *dev)
920 {
921         int i = 0, pos;
922         struct pci_cap_saved_state *save_state;
923         u16 *cap;
924
925         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
926         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
927         if (!save_state || pos <= 0)
928                 return;
929         cap = (u16 *)&save_state->cap.data[0];
930
931         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
932 }
933
934
935 /**
936  * pci_save_state - save the PCI configuration space of a device before suspending
937  * @dev: - PCI device that we're dealing with
938  */
939 int
940 pci_save_state(struct pci_dev *dev)
941 {
942         int i;
943         /* XXX: 100% dword access ok here? */
944         for (i = 0; i < 16; i++)
945                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
946         dev->state_saved = true;
947         if ((i = pci_save_pcie_state(dev)) != 0)
948                 return i;
949         if ((i = pci_save_pcix_state(dev)) != 0)
950                 return i;
951         return 0;
952 }
953
954 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
955                                      u32 saved_val, int retry)
956 {
957         u32 val;
958
959         pci_read_config_dword(pdev, offset, &val);
960         if (val == saved_val)
961                 return;
962
963         for (;;) {
964                 dev_dbg(&pdev->dev, "restoring config space at offset "
965                         "%#x (was %#x, writing %#x)\n", offset, val, saved_val);
966                 pci_write_config_dword(pdev, offset, saved_val);
967                 if (retry-- <= 0)
968                         return;
969
970                 pci_read_config_dword(pdev, offset, &val);
971                 if (val == saved_val)
972                         return;
973
974                 mdelay(1);
975         }
976 }
977
978 static void pci_restore_config_space_range(struct pci_dev *pdev,
979                                            int start, int end, int retry)
980 {
981         int index;
982
983         for (index = end; index >= start; index--)
984                 pci_restore_config_dword(pdev, 4 * index,
985                                          pdev->saved_config_space[index],
986                                          retry);
987 }
988
989 static void pci_restore_config_space(struct pci_dev *pdev)
990 {
991         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
992                 pci_restore_config_space_range(pdev, 10, 15, 0);
993                 /* Restore BARs before the command register. */
994                 pci_restore_config_space_range(pdev, 4, 9, 10);
995                 pci_restore_config_space_range(pdev, 0, 3, 0);
996         } else {
997                 pci_restore_config_space_range(pdev, 0, 15, 0);
998         }
999 }
1000
1001 /**
1002  * pci_restore_state - Restore the saved state of a PCI device
1003  * @dev: - PCI device that we're dealing with
1004  */
1005 void pci_restore_state(struct pci_dev *dev)
1006 {
1007         if (!dev->state_saved)
1008                 return;
1009
1010         /* PCI Express register must be restored first */
1011         pci_restore_pcie_state(dev);
1012         pci_restore_ats_state(dev);
1013
1014         pci_restore_config_space(dev);
1015
1016         pci_restore_pcix_state(dev);
1017         pci_restore_msi_state(dev);
1018         pci_restore_iov_state(dev);
1019
1020         dev->state_saved = false;
1021 }
1022
1023 struct pci_saved_state {
1024         u32 config_space[16];
1025         struct pci_cap_saved_data cap[0];
1026 };
1027
1028 /**
1029  * pci_store_saved_state - Allocate and return an opaque struct containing
1030  *                         the device saved state.
1031  * @dev: PCI device that we're dealing with
1032  *
1033  * Return NULL if no state or error.
1034  */
1035 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1036 {
1037         struct pci_saved_state *state;
1038         struct pci_cap_saved_state *tmp;
1039         struct pci_cap_saved_data *cap;
1040         size_t size;
1041
1042         if (!dev->state_saved)
1043                 return NULL;
1044
1045         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1046
1047         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1048                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1049
1050         state = kzalloc(size, GFP_KERNEL);
1051         if (!state)
1052                 return NULL;
1053
1054         memcpy(state->config_space, dev->saved_config_space,
1055                sizeof(state->config_space));
1056
1057         cap = state->cap;
1058         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1059                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1060                 memcpy(cap, &tmp->cap, len);
1061                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1062         }
1063         /* Empty cap_save terminates list */
1064
1065         return state;
1066 }
1067 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1068
1069 /**
1070  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1071  * @dev: PCI device that we're dealing with
1072  * @state: Saved state returned from pci_store_saved_state()
1073  */
1074 int pci_load_saved_state(struct pci_dev *dev, struct pci_saved_state *state)
1075 {
1076         struct pci_cap_saved_data *cap;
1077
1078         dev->state_saved = false;
1079
1080         if (!state)
1081                 return 0;
1082
1083         memcpy(dev->saved_config_space, state->config_space,
1084                sizeof(state->config_space));
1085
1086         cap = state->cap;
1087         while (cap->size) {
1088                 struct pci_cap_saved_state *tmp;
1089
1090                 tmp = pci_find_saved_cap(dev, cap->cap_nr);
1091                 if (!tmp || tmp->cap.size != cap->size)
1092                         return -EINVAL;
1093
1094                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1095                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1096                        sizeof(struct pci_cap_saved_data) + cap->size);
1097         }
1098
1099         dev->state_saved = true;
1100         return 0;
1101 }
1102 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1103
1104 /**
1105  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1106  *                                 and free the memory allocated for it.
1107  * @dev: PCI device that we're dealing with
1108  * @state: Pointer to saved state returned from pci_store_saved_state()
1109  */
1110 int pci_load_and_free_saved_state(struct pci_dev *dev,
1111                                   struct pci_saved_state **state)
1112 {
1113         int ret = pci_load_saved_state(dev, *state);
1114         kfree(*state);
1115         *state = NULL;
1116         return ret;
1117 }
1118 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1119
1120 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1121 {
1122         int err;
1123
1124         err = pci_set_power_state(dev, PCI_D0);
1125         if (err < 0 && err != -EIO)
1126                 return err;
1127         err = pcibios_enable_device(dev, bars);
1128         if (err < 0)
1129                 return err;
1130         pci_fixup_device(pci_fixup_enable, dev);
1131
1132         return 0;
1133 }
1134
1135 /**
1136  * pci_reenable_device - Resume abandoned device
1137  * @dev: PCI device to be resumed
1138  *
1139  *  Note this function is a backend of pci_default_resume and is not supposed
1140  *  to be called by normal code, write proper resume handler and use it instead.
1141  */
1142 int pci_reenable_device(struct pci_dev *dev)
1143 {
1144         if (pci_is_enabled(dev))
1145                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1146         return 0;
1147 }
1148
1149 static void pci_enable_bridge(struct pci_dev *dev)
1150 {
1151         struct pci_dev *bridge;
1152         int retval;
1153
1154         bridge = pci_upstream_bridge(dev);
1155         if (bridge)
1156                 pci_enable_bridge(bridge);
1157
1158         if (pci_is_enabled(dev)) {
1159                 if (!dev->is_busmaster)
1160                         pci_set_master(dev);
1161                 return;
1162         }
1163
1164         retval = pci_enable_device(dev);
1165         if (retval)
1166                 dev_err(&dev->dev, "Error enabling bridge (%d), continuing\n",
1167                         retval);
1168         pci_set_master(dev);
1169 }
1170
1171 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1172 {
1173         struct pci_dev *bridge;
1174         int err;
1175         int i, bars = 0;
1176
1177         /*
1178          * Power state could be unknown at this point, either due to a fresh
1179          * boot or a device removal call.  So get the current power state
1180          * so that things like MSI message writing will behave as expected
1181          * (e.g. if the device really is in D0 at enable time).
1182          */
1183         if (dev->pm_cap) {
1184                 u16 pmcsr;
1185                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1186                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1187         }
1188
1189         if (atomic_inc_return(&dev->enable_cnt) > 1)
1190                 return 0;               /* already enabled */
1191
1192         bridge = pci_upstream_bridge(dev);
1193         if (bridge)
1194                 pci_enable_bridge(bridge);
1195
1196         /* only skip sriov related */
1197         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1198                 if (dev->resource[i].flags & flags)
1199                         bars |= (1 << i);
1200         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1201                 if (dev->resource[i].flags & flags)
1202                         bars |= (1 << i);
1203
1204         err = do_pci_enable_device(dev, bars);
1205         if (err < 0)
1206                 atomic_dec(&dev->enable_cnt);
1207         return err;
1208 }
1209
1210 /**
1211  * pci_enable_device_io - Initialize a device for use with IO space
1212  * @dev: PCI device to be initialized
1213  *
1214  *  Initialize device before it's used by a driver. Ask low-level code
1215  *  to enable I/O resources. Wake up the device if it was suspended.
1216  *  Beware, this function can fail.
1217  */
1218 int pci_enable_device_io(struct pci_dev *dev)
1219 {
1220         return pci_enable_device_flags(dev, IORESOURCE_IO);
1221 }
1222
1223 /**
1224  * pci_enable_device_mem - Initialize a device for use with Memory space
1225  * @dev: PCI device to be initialized
1226  *
1227  *  Initialize device before it's used by a driver. Ask low-level code
1228  *  to enable Memory resources. Wake up the device if it was suspended.
1229  *  Beware, this function can fail.
1230  */
1231 int pci_enable_device_mem(struct pci_dev *dev)
1232 {
1233         return pci_enable_device_flags(dev, IORESOURCE_MEM);
1234 }
1235
1236 /**
1237  * pci_enable_device - Initialize device before it's used by a driver.
1238  * @dev: PCI device to be initialized
1239  *
1240  *  Initialize device before it's used by a driver. Ask low-level code
1241  *  to enable I/O and memory. Wake up the device if it was suspended.
1242  *  Beware, this function can fail.
1243  *
1244  *  Note we don't actually enable the device many times if we call
1245  *  this function repeatedly (we just increment the count).
1246  */
1247 int pci_enable_device(struct pci_dev *dev)
1248 {
1249         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
1250 }
1251
1252 /*
1253  * Managed PCI resources.  This manages device on/off, intx/msi/msix
1254  * on/off and BAR regions.  pci_dev itself records msi/msix status, so
1255  * there's no need to track it separately.  pci_devres is initialized
1256  * when a device is enabled using managed PCI device enable interface.
1257  */
1258 struct pci_devres {
1259         unsigned int enabled:1;
1260         unsigned int pinned:1;
1261         unsigned int orig_intx:1;
1262         unsigned int restore_intx:1;
1263         u32 region_mask;
1264 };
1265
1266 static void pcim_release(struct device *gendev, void *res)
1267 {
1268         struct pci_dev *dev = container_of(gendev, struct pci_dev, dev);
1269         struct pci_devres *this = res;
1270         int i;
1271
1272         if (dev->msi_enabled)
1273                 pci_disable_msi(dev);
1274         if (dev->msix_enabled)
1275                 pci_disable_msix(dev);
1276
1277         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
1278                 if (this->region_mask & (1 << i))
1279                         pci_release_region(dev, i);
1280
1281         if (this->restore_intx)
1282                 pci_intx(dev, this->orig_intx);
1283
1284         if (this->enabled && !this->pinned)
1285                 pci_disable_device(dev);
1286 }
1287
1288 static struct pci_devres * get_pci_dr(struct pci_dev *pdev)
1289 {
1290         struct pci_devres *dr, *new_dr;
1291
1292         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
1293         if (dr)
1294                 return dr;
1295
1296         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
1297         if (!new_dr)
1298                 return NULL;
1299         return devres_get(&pdev->dev, new_dr, NULL, NULL);
1300 }
1301
1302 static struct pci_devres * find_pci_dr(struct pci_dev *pdev)
1303 {
1304         if (pci_is_managed(pdev))
1305                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
1306         return NULL;
1307 }
1308
1309 /**
1310  * pcim_enable_device - Managed pci_enable_device()
1311  * @pdev: PCI device to be initialized
1312  *
1313  * Managed pci_enable_device().
1314  */
1315 int pcim_enable_device(struct pci_dev *pdev)
1316 {
1317         struct pci_devres *dr;
1318         int rc;
1319
1320         dr = get_pci_dr(pdev);
1321         if (unlikely(!dr))
1322                 return -ENOMEM;
1323         if (dr->enabled)
1324                 return 0;
1325
1326         rc = pci_enable_device(pdev);
1327         if (!rc) {
1328                 pdev->is_managed = 1;
1329                 dr->enabled = 1;
1330         }
1331         return rc;
1332 }
1333
1334 /**
1335  * pcim_pin_device - Pin managed PCI device
1336  * @pdev: PCI device to pin
1337  *
1338  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
1339  * driver detach.  @pdev must have been enabled with
1340  * pcim_enable_device().
1341  */
1342 void pcim_pin_device(struct pci_dev *pdev)
1343 {
1344         struct pci_devres *dr;
1345
1346         dr = find_pci_dr(pdev);
1347         WARN_ON(!dr || !dr->enabled);
1348         if (dr)
1349                 dr->pinned = 1;
1350 }
1351
1352 /*
1353  * pcibios_add_device - provide arch specific hooks when adding device dev
1354  * @dev: the PCI device being added
1355  *
1356  * Permits the platform to provide architecture specific functionality when
1357  * devices are added. This is the default implementation. Architecture
1358  * implementations can override this.
1359  */
1360 int __weak pcibios_add_device (struct pci_dev *dev)
1361 {
1362         return 0;
1363 }
1364
1365 /**
1366  * pcibios_release_device - provide arch specific hooks when releasing device dev
1367  * @dev: the PCI device being released
1368  *
1369  * Permits the platform to provide architecture specific functionality when
1370  * devices are released. This is the default implementation. Architecture
1371  * implementations can override this.
1372  */
1373 void __weak pcibios_release_device(struct pci_dev *dev) {}
1374
1375 /**
1376  * pcibios_disable_device - disable arch specific PCI resources for device dev
1377  * @dev: the PCI device to disable
1378  *
1379  * Disables architecture specific PCI resources for the device. This
1380  * is the default implementation. Architecture implementations can
1381  * override this.
1382  */
1383 void __weak pcibios_disable_device (struct pci_dev *dev) {}
1384
1385 static void do_pci_disable_device(struct pci_dev *dev)
1386 {
1387         u16 pci_command;
1388
1389         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
1390         if (pci_command & PCI_COMMAND_MASTER) {
1391                 pci_command &= ~PCI_COMMAND_MASTER;
1392                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
1393         }
1394
1395         pcibios_disable_device(dev);
1396 }
1397
1398 /**
1399  * pci_disable_enabled_device - Disable device without updating enable_cnt
1400  * @dev: PCI device to disable
1401  *
1402  * NOTE: This function is a backend of PCI power management routines and is
1403  * not supposed to be called drivers.
1404  */
1405 void pci_disable_enabled_device(struct pci_dev *dev)
1406 {
1407         if (pci_is_enabled(dev))
1408                 do_pci_disable_device(dev);
1409 }
1410
1411 /**
1412  * pci_disable_device - Disable PCI device after use
1413  * @dev: PCI device to be disabled
1414  *
1415  * Signal to the system that the PCI device is not in use by the system
1416  * anymore.  This only involves disabling PCI bus-mastering, if active.
1417  *
1418  * Note we don't actually disable the device until all callers of
1419  * pci_enable_device() have called pci_disable_device().
1420  */
1421 void
1422 pci_disable_device(struct pci_dev *dev)
1423 {
1424         struct pci_devres *dr;
1425
1426         dr = find_pci_dr(dev);
1427         if (dr)
1428                 dr->enabled = 0;
1429
1430         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
1431                       "disabling already-disabled device");
1432
1433         if (atomic_dec_return(&dev->enable_cnt) != 0)
1434                 return;
1435
1436         do_pci_disable_device(dev);
1437
1438         dev->is_busmaster = 0;
1439 }
1440
1441 /**
1442  * pcibios_set_pcie_reset_state - set reset state for device dev
1443  * @dev: the PCIe device reset
1444  * @state: Reset state to enter into
1445  *
1446  *
1447  * Sets the PCIe reset state for the device. This is the default
1448  * implementation. Architecture implementations can override this.
1449  */
1450 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
1451                                         enum pcie_reset_state state)
1452 {
1453         return -EINVAL;
1454 }
1455
1456 /**
1457  * pci_set_pcie_reset_state - set reset state for device dev
1458  * @dev: the PCIe device reset
1459  * @state: Reset state to enter into
1460  *
1461  *
1462  * Sets the PCI reset state for the device.
1463  */
1464 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
1465 {
1466         return pcibios_set_pcie_reset_state(dev, state);
1467 }
1468
1469 /**
1470  * pci_check_pme_status - Check if given device has generated PME.
1471  * @dev: Device to check.
1472  *
1473  * Check the PME status of the device and if set, clear it and clear PME enable
1474  * (if set).  Return 'true' if PME status and PME enable were both set or
1475  * 'false' otherwise.
1476  */
1477 bool pci_check_pme_status(struct pci_dev *dev)
1478 {
1479         int pmcsr_pos;
1480         u16 pmcsr;
1481         bool ret = false;
1482
1483         if (!dev->pm_cap)
1484                 return false;
1485
1486         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
1487         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
1488         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
1489                 return false;
1490
1491         /* Clear PME status. */
1492         pmcsr |= PCI_PM_CTRL_PME_STATUS;
1493         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
1494                 /* Disable PME to avoid interrupt flood. */
1495                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1496                 ret = true;
1497         }
1498
1499         pci_write_config_word(dev, pmcsr_pos, pmcsr);
1500
1501         return ret;
1502 }
1503
1504 /**
1505  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
1506  * @dev: Device to handle.
1507  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
1508  *
1509  * Check if @dev has generated PME and queue a resume request for it in that
1510  * case.
1511  */
1512 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
1513 {
1514         if (pme_poll_reset && dev->pme_poll)
1515                 dev->pme_poll = false;
1516
1517         if (pci_check_pme_status(dev)) {
1518                 pci_wakeup_event(dev);
1519                 pm_request_resume(&dev->dev);
1520         }
1521         return 0;
1522 }
1523
1524 /**
1525  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
1526  * @bus: Top bus of the subtree to walk.
1527  */
1528 void pci_pme_wakeup_bus(struct pci_bus *bus)
1529 {
1530         if (bus)
1531                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
1532 }
1533
1534 /**
1535  * pci_wakeup - Wake up a PCI device
1536  * @pci_dev: Device to handle.
1537  * @ign: ignored parameter
1538  */
1539 static int pci_wakeup(struct pci_dev *pci_dev, void *ign)
1540 {
1541         pci_wakeup_event(pci_dev);
1542         pm_request_resume(&pci_dev->dev);
1543         return 0;
1544 }
1545
1546 /**
1547  * pci_wakeup_bus - Walk given bus and wake up devices on it
1548  * @bus: Top bus of the subtree to walk.
1549  */
1550 void pci_wakeup_bus(struct pci_bus *bus)
1551 {
1552         if (bus)
1553                 pci_walk_bus(bus, pci_wakeup, NULL);
1554 }
1555
1556 /**
1557  * pci_pme_capable - check the capability of PCI device to generate PME#
1558  * @dev: PCI device to handle.
1559  * @state: PCI state from which device will issue PME#.
1560  */
1561 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
1562 {
1563         if (!dev->pm_cap)
1564                 return false;
1565
1566         return !!(dev->pme_support & (1 << state));
1567 }
1568
1569 static void pci_pme_list_scan(struct work_struct *work)
1570 {
1571         struct pci_pme_device *pme_dev, *n;
1572
1573         mutex_lock(&pci_pme_list_mutex);
1574         if (!list_empty(&pci_pme_list)) {
1575                 list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
1576                         if (pme_dev->dev->pme_poll) {
1577                                 struct pci_dev *bridge;
1578
1579                                 bridge = pme_dev->dev->bus->self;
1580                                 /*
1581                                  * If bridge is in low power state, the
1582                                  * configuration space of subordinate devices
1583                                  * may be not accessible
1584                                  */
1585                                 if (bridge && bridge->current_state != PCI_D0)
1586                                         continue;
1587                                 pci_pme_wakeup(pme_dev->dev, NULL);
1588                         } else {
1589                                 list_del(&pme_dev->list);
1590                                 kfree(pme_dev);
1591                         }
1592                 }
1593                 if (!list_empty(&pci_pme_list))
1594                         schedule_delayed_work(&pci_pme_work,
1595                                               msecs_to_jiffies(PME_TIMEOUT));
1596         }
1597         mutex_unlock(&pci_pme_list_mutex);
1598 }
1599
1600 /**
1601  * pci_pme_active - enable or disable PCI device's PME# function
1602  * @dev: PCI device to handle.
1603  * @enable: 'true' to enable PME# generation; 'false' to disable it.
1604  *
1605  * The caller must verify that the device is capable of generating PME# before
1606  * calling this function with @enable equal to 'true'.
1607  */
1608 void pci_pme_active(struct pci_dev *dev, bool enable)
1609 {
1610         u16 pmcsr;
1611
1612         if (!dev->pme_support)
1613                 return;
1614
1615         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1616         /* Clear PME_Status by writing 1 to it and enable PME# */
1617         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
1618         if (!enable)
1619                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1620
1621         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1622
1623         /*
1624          * PCI (as opposed to PCIe) PME requires that the device have
1625          * its PME# line hooked up correctly. Not all hardware vendors
1626          * do this, so the PME never gets delivered and the device
1627          * remains asleep. The easiest way around this is to
1628          * periodically walk the list of suspended devices and check
1629          * whether any have their PME flag set. The assumption is that
1630          * we'll wake up often enough anyway that this won't be a huge
1631          * hit, and the power savings from the devices will still be a
1632          * win.
1633          *
1634          * Although PCIe uses in-band PME message instead of PME# line
1635          * to report PME, PME does not work for some PCIe devices in
1636          * reality.  For example, there are devices that set their PME
1637          * status bits, but don't really bother to send a PME message;
1638          * there are PCI Express Root Ports that don't bother to
1639          * trigger interrupts when they receive PME messages from the
1640          * devices below.  So PME poll is used for PCIe devices too.
1641          */
1642
1643         if (dev->pme_poll) {
1644                 struct pci_pme_device *pme_dev;
1645                 if (enable) {
1646                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
1647                                           GFP_KERNEL);
1648                         if (!pme_dev) {
1649                                 dev_warn(&dev->dev, "can't enable PME#\n");
1650                                 return;
1651                         }
1652                         pme_dev->dev = dev;
1653                         mutex_lock(&pci_pme_list_mutex);
1654                         list_add(&pme_dev->list, &pci_pme_list);
1655                         if (list_is_singular(&pci_pme_list))
1656                                 schedule_delayed_work(&pci_pme_work,
1657                                                       msecs_to_jiffies(PME_TIMEOUT));
1658                         mutex_unlock(&pci_pme_list_mutex);
1659                 } else {
1660                         mutex_lock(&pci_pme_list_mutex);
1661                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
1662                                 if (pme_dev->dev == dev) {
1663                                         list_del(&pme_dev->list);
1664                                         kfree(pme_dev);
1665                                         break;
1666                                 }
1667                         }
1668                         mutex_unlock(&pci_pme_list_mutex);
1669                 }
1670         }
1671
1672         dev_dbg(&dev->dev, "PME# %s\n", enable ? "enabled" : "disabled");
1673 }
1674
1675 /**
1676  * __pci_enable_wake - enable PCI device as wakeup event source
1677  * @dev: PCI device affected
1678  * @state: PCI state from which device will issue wakeup events
1679  * @runtime: True if the events are to be generated at run time
1680  * @enable: True to enable event generation; false to disable
1681  *
1682  * This enables the device as a wakeup event source, or disables it.
1683  * When such events involves platform-specific hooks, those hooks are
1684  * called automatically by this routine.
1685  *
1686  * Devices with legacy power management (no standard PCI PM capabilities)
1687  * always require such platform hooks.
1688  *
1689  * RETURN VALUE:
1690  * 0 is returned on success
1691  * -EINVAL is returned if device is not supposed to wake up the system
1692  * Error code depending on the platform is returned if both the platform and
1693  * the native mechanism fail to enable the generation of wake-up events
1694  */
1695 int __pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1696                       bool runtime, bool enable)
1697 {
1698         int ret = 0;
1699
1700         if (enable && !runtime && !device_may_wakeup(&dev->dev))
1701                 return -EINVAL;
1702
1703         /* Don't do the same thing twice in a row for one device. */
1704         if (!!enable == !!dev->wakeup_prepared)
1705                 return 0;
1706
1707         /*
1708          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
1709          * Anderson we should be doing PME# wake enable followed by ACPI wake
1710          * enable.  To disable wake-up we call the platform first, for symmetry.
1711          */
1712
1713         if (enable) {
1714                 int error;
1715
1716                 if (pci_pme_capable(dev, state))
1717                         pci_pme_active(dev, true);
1718                 else
1719                         ret = 1;
1720                 error = runtime ? platform_pci_run_wake(dev, true) :
1721                                         platform_pci_sleep_wake(dev, true);
1722                 if (ret)
1723                         ret = error;
1724                 if (!ret)
1725                         dev->wakeup_prepared = true;
1726         } else {
1727                 if (runtime)
1728                         platform_pci_run_wake(dev, false);
1729                 else
1730                         platform_pci_sleep_wake(dev, false);
1731                 pci_pme_active(dev, false);
1732                 dev->wakeup_prepared = false;
1733         }
1734
1735         return ret;
1736 }
1737 EXPORT_SYMBOL(__pci_enable_wake);
1738
1739 /**
1740  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
1741  * @dev: PCI device to prepare
1742  * @enable: True to enable wake-up event generation; false to disable
1743  *
1744  * Many drivers want the device to wake up the system from D3_hot or D3_cold
1745  * and this function allows them to set that up cleanly - pci_enable_wake()
1746  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
1747  * ordering constraints.
1748  *
1749  * This function only returns error code if the device is not capable of
1750  * generating PME# from both D3_hot and D3_cold, and the platform is unable to
1751  * enable wake-up power for it.
1752  */
1753 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
1754 {
1755         return pci_pme_capable(dev, PCI_D3cold) ?
1756                         pci_enable_wake(dev, PCI_D3cold, enable) :
1757                         pci_enable_wake(dev, PCI_D3hot, enable);
1758 }
1759
1760 /**
1761  * pci_target_state - find an appropriate low power state for a given PCI dev
1762  * @dev: PCI device
1763  *
1764  * Use underlying platform code to find a supported low power state for @dev.
1765  * If the platform can't manage @dev, return the deepest state from which it
1766  * can generate wake events, based on any available PME info.
1767  */
1768 pci_power_t pci_target_state(struct pci_dev *dev)
1769 {
1770         pci_power_t target_state = PCI_D3hot;
1771
1772         if (platform_pci_power_manageable(dev)) {
1773                 /*
1774                  * Call the platform to choose the target state of the device
1775                  * and enable wake-up from this state if supported.
1776                  */
1777                 pci_power_t state = platform_pci_choose_state(dev);
1778
1779                 switch (state) {
1780                 case PCI_POWER_ERROR:
1781                 case PCI_UNKNOWN:
1782                         break;
1783                 case PCI_D1:
1784                 case PCI_D2:
1785                         if (pci_no_d1d2(dev))
1786                                 break;
1787                 default:
1788                         target_state = state;
1789                 }
1790         } else if (!dev->pm_cap) {
1791                 target_state = PCI_D0;
1792         } else if (device_may_wakeup(&dev->dev)) {
1793                 /*
1794                  * Find the deepest state from which the device can generate
1795                  * wake-up events, make it the target state and enable device
1796                  * to generate PME#.
1797                  */
1798                 if (dev->pme_support) {
1799                         while (target_state
1800                               && !(dev->pme_support & (1 << target_state)))
1801                                 target_state--;
1802                 }
1803         }
1804
1805         return target_state;
1806 }
1807
1808 /**
1809  * pci_prepare_to_sleep - prepare PCI device for system-wide transition into a sleep state
1810  * @dev: Device to handle.
1811  *
1812  * Choose the power state appropriate for the device depending on whether
1813  * it can wake up the system and/or is power manageable by the platform
1814  * (PCI_D3hot is the default) and put the device into that state.
1815  */
1816 int pci_prepare_to_sleep(struct pci_dev *dev)
1817 {
1818         pci_power_t target_state = pci_target_state(dev);
1819         int error;
1820
1821         if (target_state == PCI_POWER_ERROR)
1822                 return -EIO;
1823
1824         /* D3cold during system suspend/hibernate is not supported */
1825         if (target_state > PCI_D3hot)
1826                 target_state = PCI_D3hot;
1827
1828         pci_enable_wake(dev, target_state, device_may_wakeup(&dev->dev));
1829
1830         error = pci_set_power_state(dev, target_state);
1831
1832         if (error)
1833                 pci_enable_wake(dev, target_state, false);
1834
1835         return error;
1836 }
1837
1838 /**
1839  * pci_back_from_sleep - turn PCI device on during system-wide transition into working state
1840  * @dev: Device to handle.
1841  *
1842  * Disable device's system wake-up capability and put it into D0.
1843  */
1844 int pci_back_from_sleep(struct pci_dev *dev)
1845 {
1846         pci_enable_wake(dev, PCI_D0, false);
1847         return pci_set_power_state(dev, PCI_D0);
1848 }
1849
1850 /**
1851  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
1852  * @dev: PCI device being suspended.
1853  *
1854  * Prepare @dev to generate wake-up events at run time and put it into a low
1855  * power state.
1856  */
1857 int pci_finish_runtime_suspend(struct pci_dev *dev)
1858 {
1859         pci_power_t target_state = pci_target_state(dev);
1860         int error;
1861
1862         if (target_state == PCI_POWER_ERROR)
1863                 return -EIO;
1864
1865         dev->runtime_d3cold = target_state == PCI_D3cold;
1866
1867         __pci_enable_wake(dev, target_state, true, pci_dev_run_wake(dev));
1868
1869         error = pci_set_power_state(dev, target_state);
1870
1871         if (error) {
1872                 __pci_enable_wake(dev, target_state, true, false);
1873                 dev->runtime_d3cold = false;
1874         }
1875
1876         return error;
1877 }
1878
1879 /**
1880  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
1881  * @dev: Device to check.
1882  *
1883  * Return true if the device itself is capable of generating wake-up events
1884  * (through the platform or using the native PCIe PME) or if the device supports
1885  * PME and one of its upstream bridges can generate wake-up events.
1886  */
1887 bool pci_dev_run_wake(struct pci_dev *dev)
1888 {
1889         struct pci_bus *bus = dev->bus;
1890
1891         if (device_run_wake(&dev->dev))
1892                 return true;
1893
1894         if (!dev->pme_support)
1895                 return false;
1896
1897         while (bus->parent) {
1898                 struct pci_dev *bridge = bus->self;
1899
1900                 if (device_run_wake(&bridge->dev))
1901                         return true;
1902
1903                 bus = bus->parent;
1904         }
1905
1906         /* We have reached the root bus. */
1907         if (bus->bridge)
1908                 return device_run_wake(bus->bridge);
1909
1910         return false;
1911 }
1912 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
1913
1914 void pci_config_pm_runtime_get(struct pci_dev *pdev)
1915 {
1916         struct device *dev = &pdev->dev;
1917         struct device *parent = dev->parent;
1918
1919         if (parent)
1920                 pm_runtime_get_sync(parent);
1921         pm_runtime_get_noresume(dev);
1922         /*
1923          * pdev->current_state is set to PCI_D3cold during suspending,
1924          * so wait until suspending completes
1925          */
1926         pm_runtime_barrier(dev);
1927         /*
1928          * Only need to resume devices in D3cold, because config
1929          * registers are still accessible for devices suspended but
1930          * not in D3cold.
1931          */
1932         if (pdev->current_state == PCI_D3cold)
1933                 pm_runtime_resume(dev);
1934 }
1935
1936 void pci_config_pm_runtime_put(struct pci_dev *pdev)
1937 {
1938         struct device *dev = &pdev->dev;
1939         struct device *parent = dev->parent;
1940
1941         pm_runtime_put(dev);
1942         if (parent)
1943                 pm_runtime_put_sync(parent);
1944 }
1945
1946 /**
1947  * pci_pm_init - Initialize PM functions of given PCI device
1948  * @dev: PCI device to handle.
1949  */
1950 void pci_pm_init(struct pci_dev *dev)
1951 {
1952         int pm;
1953         u16 pmc;
1954
1955         pm_runtime_forbid(&dev->dev);
1956         pm_runtime_set_active(&dev->dev);
1957         pm_runtime_enable(&dev->dev);
1958         device_enable_async_suspend(&dev->dev);
1959         dev->wakeup_prepared = false;
1960
1961         dev->pm_cap = 0;
1962         dev->pme_support = 0;
1963
1964         /* find PCI PM capability in list */
1965         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
1966         if (!pm)
1967                 return;
1968         /* Check device's ability to generate PME# */
1969         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
1970
1971         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
1972                 dev_err(&dev->dev, "unsupported PM cap regs version (%u)\n",
1973                         pmc & PCI_PM_CAP_VER_MASK);
1974                 return;
1975         }
1976
1977         dev->pm_cap = pm;
1978         dev->d3_delay = PCI_PM_D3_WAIT;
1979         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
1980         dev->d3cold_allowed = true;
1981
1982         dev->d1_support = false;
1983         dev->d2_support = false;
1984         if (!pci_no_d1d2(dev)) {
1985                 if (pmc & PCI_PM_CAP_D1)
1986                         dev->d1_support = true;
1987                 if (pmc & PCI_PM_CAP_D2)
1988                         dev->d2_support = true;
1989
1990                 if (dev->d1_support || dev->d2_support)
1991                         dev_printk(KERN_DEBUG, &dev->dev, "supports%s%s\n",
1992                                    dev->d1_support ? " D1" : "",
1993                                    dev->d2_support ? " D2" : "");
1994         }
1995
1996         pmc &= PCI_PM_CAP_PME_MASK;
1997         if (pmc) {
1998                 dev_printk(KERN_DEBUG, &dev->dev,
1999                          "PME# supported from%s%s%s%s%s\n",
2000                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
2001                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
2002                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
2003                          (pmc & PCI_PM_CAP_PME_D3) ? " D3hot" : "",
2004                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
2005                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
2006                 dev->pme_poll = true;
2007                 /*
2008                  * Make device's PM flags reflect the wake-up capability, but
2009                  * let the user space enable it to wake up the system as needed.
2010                  */
2011                 device_set_wakeup_capable(&dev->dev, true);
2012                 /* Disable the PME# generation functionality */
2013                 pci_pme_active(dev, false);
2014         }
2015 }
2016
2017 static void pci_add_saved_cap(struct pci_dev *pci_dev,
2018         struct pci_cap_saved_state *new_cap)
2019 {
2020         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
2021 }
2022
2023 /**
2024  * pci_add_cap_save_buffer - allocate buffer for saving given capability registers
2025  * @dev: the PCI device
2026  * @cap: the capability to allocate the buffer for
2027  * @size: requested size of the buffer
2028  */
2029 static int pci_add_cap_save_buffer(
2030         struct pci_dev *dev, char cap, unsigned int size)
2031 {
2032         int pos;
2033         struct pci_cap_saved_state *save_state;
2034
2035         pos = pci_find_capability(dev, cap);
2036         if (pos <= 0)
2037                 return 0;
2038
2039         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
2040         if (!save_state)
2041                 return -ENOMEM;
2042
2043         save_state->cap.cap_nr = cap;
2044         save_state->cap.size = size;
2045         pci_add_saved_cap(dev, save_state);
2046
2047         return 0;
2048 }
2049
2050 /**
2051  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
2052  * @dev: the PCI device
2053  */
2054 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
2055 {
2056         int error;
2057
2058         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
2059                                         PCI_EXP_SAVE_REGS * sizeof(u16));
2060         if (error)
2061                 dev_err(&dev->dev,
2062                         "unable to preallocate PCI Express save buffer\n");
2063
2064         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
2065         if (error)
2066                 dev_err(&dev->dev,
2067                         "unable to preallocate PCI-X save buffer\n");
2068 }
2069
2070 void pci_free_cap_save_buffers(struct pci_dev *dev)
2071 {
2072         struct pci_cap_saved_state *tmp;
2073         struct hlist_node *n;
2074
2075         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
2076                 kfree(tmp);
2077 }
2078
2079 /**
2080  * pci_configure_ari - enable or disable ARI forwarding
2081  * @dev: the PCI device
2082  *
2083  * If @dev and its upstream bridge both support ARI, enable ARI in the
2084  * bridge.  Otherwise, disable ARI in the bridge.
2085  */
2086 void pci_configure_ari(struct pci_dev *dev)
2087 {
2088         u32 cap;
2089         struct pci_dev *bridge;
2090
2091         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
2092                 return;
2093
2094         bridge = dev->bus->self;
2095         if (!bridge)
2096                 return;
2097
2098         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
2099         if (!(cap & PCI_EXP_DEVCAP2_ARI))
2100                 return;
2101
2102         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
2103                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
2104                                          PCI_EXP_DEVCTL2_ARI);
2105                 bridge->ari_enabled = 1;
2106         } else {
2107                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
2108                                            PCI_EXP_DEVCTL2_ARI);
2109                 bridge->ari_enabled = 0;
2110         }
2111 }
2112
2113 /**
2114  * pci_enable_ido - enable ID-based Ordering on a device
2115  * @dev: the PCI device
2116  * @type: which types of IDO to enable
2117  *
2118  * Enable ID-based ordering on @dev.  @type can contain the bits
2119  * %PCI_EXP_IDO_REQUEST and/or %PCI_EXP_IDO_COMPLETION to indicate
2120  * which types of transactions are allowed to be re-ordered.
2121  */
2122 void pci_enable_ido(struct pci_dev *dev, unsigned long type)
2123 {
2124         u16 ctrl = 0;
2125
2126         if (type & PCI_EXP_IDO_REQUEST)
2127                 ctrl |= PCI_EXP_DEVCTL2_IDO_REQ_EN;
2128         if (type & PCI_EXP_IDO_COMPLETION)
2129                 ctrl |= PCI_EXP_DEVCTL2_IDO_CMP_EN;
2130         if (ctrl)
2131                 pcie_capability_set_word(dev, PCI_EXP_DEVCTL2, ctrl);
2132 }
2133 EXPORT_SYMBOL(pci_enable_ido);
2134
2135 /**
2136  * pci_disable_ido - disable ID-based ordering on a device
2137  * @dev: the PCI device
2138  * @type: which types of IDO to disable
2139  */
2140 void pci_disable_ido(struct pci_dev *dev, unsigned long type)
2141 {
2142         u16 ctrl = 0;
2143
2144         if (type & PCI_EXP_IDO_REQUEST)
2145                 ctrl |= PCI_EXP_DEVCTL2_IDO_REQ_EN;
2146         if (type & PCI_EXP_IDO_COMPLETION)
2147                 ctrl |= PCI_EXP_DEVCTL2_IDO_CMP_EN;
2148         if (ctrl)
2149                 pcie_capability_clear_word(dev, PCI_EXP_DEVCTL2, ctrl);
2150 }
2151 EXPORT_SYMBOL(pci_disable_ido);
2152
2153 /**
2154  * pci_enable_obff - enable optimized buffer flush/fill
2155  * @dev: PCI device
2156  * @type: type of signaling to use
2157  *
2158  * Try to enable @type OBFF signaling on @dev.  It will try using WAKE#
2159  * signaling if possible, falling back to message signaling only if
2160  * WAKE# isn't supported.  @type should indicate whether the PCIe link
2161  * be brought out of L0s or L1 to send the message.  It should be either
2162  * %PCI_EXP_OBFF_SIGNAL_ALWAYS or %PCI_OBFF_SIGNAL_L0.
2163  *
2164  * If your device can benefit from receiving all messages, even at the
2165  * power cost of bringing the link back up from a low power state, use
2166  * %PCI_EXP_OBFF_SIGNAL_ALWAYS.  Otherwise, use %PCI_OBFF_SIGNAL_L0 (the
2167  * preferred type).
2168  *
2169  * RETURNS:
2170  * Zero on success, appropriate error number on failure.
2171  */
2172 int pci_enable_obff(struct pci_dev *dev, enum pci_obff_signal_type type)
2173 {
2174         u32 cap;
2175         u16 ctrl;
2176         int ret;
2177
2178         pcie_capability_read_dword(dev, PCI_EXP_DEVCAP2, &cap);
2179         if (!(cap & PCI_EXP_DEVCAP2_OBFF_MASK))
2180                 return -ENOTSUPP; /* no OBFF support at all */
2181
2182         /* Make sure the topology supports OBFF as well */
2183         if (dev->bus->self) {
2184                 ret = pci_enable_obff(dev->bus->self, type);
2185                 if (ret)
2186                         return ret;
2187         }
2188
2189         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &ctrl);
2190         if (cap & PCI_EXP_DEVCAP2_OBFF_WAKE)
2191                 ctrl |= PCI_EXP_DEVCTL2_OBFF_WAKE_EN;
2192         else {
2193                 switch (type) {
2194                 case PCI_EXP_OBFF_SIGNAL_L0:
2195                         if (!(ctrl & PCI_EXP_DEVCTL2_OBFF_WAKE_EN))
2196                                 ctrl |= PCI_EXP_DEVCTL2_OBFF_MSGA_EN;
2197                         break;
2198                 case PCI_EXP_OBFF_SIGNAL_ALWAYS:
2199                         ctrl &= ~PCI_EXP_DEVCTL2_OBFF_WAKE_EN;
2200                         ctrl |= PCI_EXP_DEVCTL2_OBFF_MSGB_EN;
2201                         break;
2202                 default:
2203                         WARN(1, "bad OBFF signal type\n");
2204                         return -ENOTSUPP;
2205                 }
2206         }
2207         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, ctrl);
2208
2209         return 0;
2210 }
2211 EXPORT_SYMBOL(pci_enable_obff);
2212
2213 /**
2214  * pci_disable_obff - disable optimized buffer flush/fill
2215  * @dev: PCI device
2216  *
2217  * Disable OBFF on @dev.
2218  */
2219 void pci_disable_obff(struct pci_dev *dev)
2220 {
2221         pcie_capability_clear_word(dev, PCI_EXP_DEVCTL2,
2222                                    PCI_EXP_DEVCTL2_OBFF_WAKE_EN);
2223 }
2224 EXPORT_SYMBOL(pci_disable_obff);
2225
2226 static int pci_acs_enable;
2227
2228 /**
2229  * pci_request_acs - ask for ACS to be enabled if supported
2230  */
2231 void pci_request_acs(void)
2232 {
2233         pci_acs_enable = 1;
2234 }
2235
2236 /**
2237  * pci_enable_acs - enable ACS if hardware support it
2238  * @dev: the PCI device
2239  */
2240 void pci_enable_acs(struct pci_dev *dev)
2241 {
2242         int pos;
2243         u16 cap;
2244         u16 ctrl;
2245
2246         if (!pci_acs_enable)
2247                 return;
2248
2249         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
2250         if (!pos)
2251                 return;
2252
2253         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
2254         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
2255
2256         /* Source Validation */
2257         ctrl |= (cap & PCI_ACS_SV);
2258
2259         /* P2P Request Redirect */
2260         ctrl |= (cap & PCI_ACS_RR);
2261
2262         /* P2P Completion Redirect */
2263         ctrl |= (cap & PCI_ACS_CR);
2264
2265         /* Upstream Forwarding */
2266         ctrl |= (cap & PCI_ACS_UF);
2267
2268         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
2269 }
2270
2271 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
2272 {
2273         int pos;
2274         u16 cap, ctrl;
2275
2276         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_ACS);
2277         if (!pos)
2278                 return false;
2279
2280         /*
2281          * Except for egress control, capabilities are either required
2282          * or only required if controllable.  Features missing from the
2283          * capability field can therefore be assumed as hard-wired enabled.
2284          */
2285         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
2286         acs_flags &= (cap | PCI_ACS_EC);
2287
2288         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
2289         return (ctrl & acs_flags) == acs_flags;
2290 }
2291
2292 /**
2293  * pci_acs_enabled - test ACS against required flags for a given device
2294  * @pdev: device to test
2295  * @acs_flags: required PCI ACS flags
2296  *
2297  * Return true if the device supports the provided flags.  Automatically
2298  * filters out flags that are not implemented on multifunction devices.
2299  *
2300  * Note that this interface checks the effective ACS capabilities of the
2301  * device rather than the actual capabilities.  For instance, most single
2302  * function endpoints are not required to support ACS because they have no
2303  * opportunity for peer-to-peer access.  We therefore return 'true'
2304  * regardless of whether the device exposes an ACS capability.  This makes
2305  * it much easier for callers of this function to ignore the actual type
2306  * or topology of the device when testing ACS support.
2307  */
2308 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
2309 {
2310         int ret;
2311
2312         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
2313         if (ret >= 0)
2314                 return ret > 0;
2315
2316         /*
2317          * Conventional PCI and PCI-X devices never support ACS, either
2318          * effectively or actually.  The shared bus topology implies that
2319          * any device on the bus can receive or snoop DMA.
2320          */
2321         if (!pci_is_pcie(pdev))
2322                 return false;
2323
2324         switch (pci_pcie_type(pdev)) {
2325         /*
2326          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
2327          * but since their primary interface is PCI/X, we conservatively
2328          * handle them as we would a non-PCIe device.
2329          */
2330         case PCI_EXP_TYPE_PCIE_BRIDGE:
2331         /*
2332          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
2333          * applicable... must never implement an ACS Extended Capability...".
2334          * This seems arbitrary, but we take a conservative interpretation
2335          * of this statement.
2336          */
2337         case PCI_EXP_TYPE_PCI_BRIDGE:
2338         case PCI_EXP_TYPE_RC_EC:
2339                 return false;
2340         /*
2341          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
2342          * implement ACS in order to indicate their peer-to-peer capabilities,
2343          * regardless of whether they are single- or multi-function devices.
2344          */
2345         case PCI_EXP_TYPE_DOWNSTREAM:
2346         case PCI_EXP_TYPE_ROOT_PORT:
2347                 return pci_acs_flags_enabled(pdev, acs_flags);
2348         /*
2349          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
2350          * implemented by the remaining PCIe types to indicate peer-to-peer
2351          * capabilities, but only when they are part of a multifunction
2352          * device.  The footnote for section 6.12 indicates the specific
2353          * PCIe types included here.
2354          */
2355         case PCI_EXP_TYPE_ENDPOINT:
2356         case PCI_EXP_TYPE_UPSTREAM:
2357         case PCI_EXP_TYPE_LEG_END:
2358         case PCI_EXP_TYPE_RC_END:
2359                 if (!pdev->multifunction)
2360                         break;
2361
2362                 return pci_acs_flags_enabled(pdev, acs_flags);
2363         }
2364
2365         /*
2366          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
2367          * to single function devices with the exception of downstream ports.
2368          */
2369         return true;
2370 }
2371
2372 /**
2373  * pci_acs_path_enable - test ACS flags from start to end in a hierarchy
2374  * @start: starting downstream device
2375  * @end: ending upstream device or NULL to search to the root bus
2376  * @acs_flags: required flags
2377  *
2378  * Walk up a device tree from start to end testing PCI ACS support.  If
2379  * any step along the way does not support the required flags, return false.
2380  */
2381 bool pci_acs_path_enabled(struct pci_dev *start,
2382                           struct pci_dev *end, u16 acs_flags)
2383 {
2384         struct pci_dev *pdev, *parent = start;
2385
2386         do {
2387                 pdev = parent;
2388
2389                 if (!pci_acs_enabled(pdev, acs_flags))
2390                         return false;
2391
2392                 if (pci_is_root_bus(pdev->bus))
2393                         return (end == NULL);
2394
2395                 parent = pdev->bus->self;
2396         } while (pdev != end);
2397
2398         return true;
2399 }
2400
2401 /**
2402  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
2403  * @dev: the PCI device
2404  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
2405  *
2406  * Perform INTx swizzling for a device behind one level of bridge.  This is
2407  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
2408  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
2409  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
2410  * the PCI Express Base Specification, Revision 2.1)
2411  */
2412 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
2413 {
2414         int slot;
2415
2416         if (pci_ari_enabled(dev->bus))
2417                 slot = 0;
2418         else
2419                 slot = PCI_SLOT(dev->devfn);
2420
2421         return (((pin - 1) + slot) % 4) + 1;
2422 }
2423
2424 int
2425 pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
2426 {
2427         u8 pin;
2428
2429         pin = dev->pin;
2430         if (!pin)
2431                 return -1;
2432
2433         while (!pci_is_root_bus(dev->bus)) {
2434                 pin = pci_swizzle_interrupt_pin(dev, pin);
2435                 dev = dev->bus->self;
2436         }
2437         *bridge = dev;
2438         return pin;
2439 }
2440
2441 /**
2442  * pci_common_swizzle - swizzle INTx all the way to root bridge
2443  * @dev: the PCI device
2444  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
2445  *
2446  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
2447  * bridges all the way up to a PCI root bus.
2448  */
2449 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
2450 {
2451         u8 pin = *pinp;
2452
2453         while (!pci_is_root_bus(dev->bus)) {
2454                 pin = pci_swizzle_interrupt_pin(dev, pin);
2455                 dev = dev->bus->self;
2456         }
2457         *pinp = pin;
2458         return PCI_SLOT(dev->devfn);
2459 }
2460
2461 /**
2462  *      pci_release_region - Release a PCI bar
2463  *      @pdev: PCI device whose resources were previously reserved by pci_request_region
2464  *      @bar: BAR to release
2465  *
2466  *      Releases the PCI I/O and memory resources previously reserved by a
2467  *      successful call to pci_request_region.  Call this function only
2468  *      after all use of the PCI regions has ceased.
2469  */
2470 void pci_release_region(struct pci_dev *pdev, int bar)
2471 {
2472         struct pci_devres *dr;
2473
2474         if (pci_resource_len(pdev, bar) == 0)
2475                 return;
2476         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
2477                 release_region(pci_resource_start(pdev, bar),
2478                                 pci_resource_len(pdev, bar));
2479         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
2480                 release_mem_region(pci_resource_start(pdev, bar),
2481                                 pci_resource_len(pdev, bar));
2482
2483         dr = find_pci_dr(pdev);
2484         if (dr)
2485                 dr->region_mask &= ~(1 << bar);
2486 }
2487
2488 /**
2489  *      __pci_request_region - Reserved PCI I/O and memory resource
2490  *      @pdev: PCI device whose resources are to be reserved
2491  *      @bar: BAR to be reserved
2492  *      @res_name: Name to be associated with resource.
2493  *      @exclusive: whether the region access is exclusive or not
2494  *
2495  *      Mark the PCI region associated with PCI device @pdev BR @bar as
2496  *      being reserved by owner @res_name.  Do not access any
2497  *      address inside the PCI regions unless this call returns
2498  *      successfully.
2499  *
2500  *      If @exclusive is set, then the region is marked so that userspace
2501  *      is explicitly not allowed to map the resource via /dev/mem or
2502  *      sysfs MMIO access.
2503  *
2504  *      Returns 0 on success, or %EBUSY on error.  A warning
2505  *      message is also printed on failure.
2506  */
2507 static int __pci_request_region(struct pci_dev *pdev, int bar, const char *res_name,
2508                                                                         int exclusive)
2509 {
2510         struct pci_devres *dr;
2511
2512         if (pci_resource_len(pdev, bar) == 0)
2513                 return 0;
2514
2515         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
2516                 if (!request_region(pci_resource_start(pdev, bar),
2517                             pci_resource_len(pdev, bar), res_name))
2518                         goto err_out;
2519         }
2520         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
2521                 if (!__request_mem_region(pci_resource_start(pdev, bar),
2522                                         pci_resource_len(pdev, bar), res_name,
2523                                         exclusive))
2524                         goto err_out;
2525         }
2526
2527         dr = find_pci_dr(pdev);
2528         if (dr)
2529                 dr->region_mask |= 1 << bar;
2530
2531         return 0;
2532
2533 err_out:
2534         dev_warn(&pdev->dev, "BAR %d: can't reserve %pR\n", bar,
2535                  &pdev->resource[bar]);
2536         return -EBUSY;
2537 }
2538
2539 /**
2540  *      pci_request_region - Reserve PCI I/O and memory resource
2541  *      @pdev: PCI device whose resources are to be reserved
2542  *      @bar: BAR to be reserved
2543  *      @res_name: Name to be associated with resource
2544  *
2545  *      Mark the PCI region associated with PCI device @pdev BAR @bar as
2546  *      being reserved by owner @res_name.  Do not access any
2547  *      address inside the PCI regions unless this call returns
2548  *      successfully.
2549  *
2550  *      Returns 0 on success, or %EBUSY on error.  A warning
2551  *      message is also printed on failure.
2552  */
2553 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
2554 {
2555         return __pci_request_region(pdev, bar, res_name, 0);
2556 }
2557
2558 /**
2559  *      pci_request_region_exclusive - Reserved PCI I/O and memory resource
2560  *      @pdev: PCI device whose resources are to be reserved
2561  *      @bar: BAR to be reserved
2562  *      @res_name: Name to be associated with resource.
2563  *
2564  *      Mark the PCI region associated with PCI device @pdev BR @bar as
2565  *      being reserved by owner @res_name.  Do not access any
2566  *      address inside the PCI regions unless this call returns
2567  *      successfully.
2568  *
2569  *      Returns 0 on success, or %EBUSY on error.  A warning
2570  *      message is also printed on failure.
2571  *
2572  *      The key difference that _exclusive makes it that userspace is
2573  *      explicitly not allowed to map the resource via /dev/mem or
2574  *      sysfs.
2575  */
2576 int pci_request_region_exclusive(struct pci_dev *pdev, int bar, const char *res_name)
2577 {
2578         return __pci_request_region(pdev, bar, res_name, IORESOURCE_EXCLUSIVE);
2579 }
2580 /**
2581  * pci_release_selected_regions - Release selected PCI I/O and memory resources
2582  * @pdev: PCI device whose resources were previously reserved
2583  * @bars: Bitmask of BARs to be released
2584  *
2585  * Release selected PCI I/O and memory resources previously reserved.
2586  * Call this function only after all use of the PCI regions has ceased.
2587  */
2588 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
2589 {
2590         int i;
2591
2592         for (i = 0; i < 6; i++)
2593                 if (bars & (1 << i))
2594                         pci_release_region(pdev, i);
2595 }
2596
2597 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
2598                                  const char *res_name, int excl)
2599 {
2600         int i;
2601
2602         for (i = 0; i < 6; i++)
2603                 if (bars & (1 << i))
2604                         if (__pci_request_region(pdev, i, res_name, excl))
2605                                 goto err_out;
2606         return 0;
2607
2608 err_out:
2609         while(--i >= 0)
2610                 if (bars & (1 << i))
2611                         pci_release_region(pdev, i);
2612
2613         return -EBUSY;
2614 }
2615
2616
2617 /**
2618  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
2619  * @pdev: PCI device whose resources are to be reserved
2620  * @bars: Bitmask of BARs to be requested
2621  * @res_name: Name to be associated with resource
2622  */
2623 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
2624                                  const char *res_name)
2625 {
2626         return __pci_request_selected_regions(pdev, bars, res_name, 0);
2627 }
2628
2629 int pci_request_selected_regions_exclusive(struct pci_dev *pdev,
2630                                  int bars, const char *res_name)
2631 {
2632         return __pci_request_selected_regions(pdev, bars, res_name,
2633                         IORESOURCE_EXCLUSIVE);
2634 }
2635
2636 /**
2637  *      pci_release_regions - Release reserved PCI I/O and memory resources
2638  *      @pdev: PCI device whose resources were previously reserved by pci_request_regions
2639  *
2640  *      Releases all PCI I/O and memory resources previously reserved by a
2641  *      successful call to pci_request_regions.  Call this function only
2642  *      after all use of the PCI regions has ceased.
2643  */
2644
2645 void pci_release_regions(struct pci_dev *pdev)
2646 {
2647         pci_release_selected_regions(pdev, (1 << 6) - 1);
2648 }
2649
2650 /**
2651  *      pci_request_regions - Reserved PCI I/O and memory resources
2652  *      @pdev: PCI device whose resources are to be reserved
2653  *      @res_name: Name to be associated with resource.
2654  *
2655  *      Mark all PCI regions associated with PCI device @pdev as
2656  *      being reserved by owner @res_name.  Do not access any
2657  *      address inside the PCI regions unless this call returns
2658  *      successfully.
2659  *
2660  *      Returns 0 on success, or %EBUSY on error.  A warning
2661  *      message is also printed on failure.
2662  */
2663 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
2664 {
2665         return pci_request_selected_regions(pdev, ((1 << 6) - 1), res_name);
2666 }
2667
2668 /**
2669  *      pci_request_regions_exclusive - Reserved PCI I/O and memory resources
2670  *      @pdev: PCI device whose resources are to be reserved
2671  *      @res_name: Name to be associated with resource.
2672  *
2673  *      Mark all PCI regions associated with PCI device @pdev as
2674  *      being reserved by owner @res_name.  Do not access any
2675  *      address inside the PCI regions unless this call returns
2676  *      successfully.
2677  *
2678  *      pci_request_regions_exclusive() will mark the region so that
2679  *      /dev/mem and the sysfs MMIO access will not be allowed.
2680  *
2681  *      Returns 0 on success, or %EBUSY on error.  A warning
2682  *      message is also printed on failure.
2683  */
2684 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
2685 {
2686         return pci_request_selected_regions_exclusive(pdev,
2687                                         ((1 << 6) - 1), res_name);
2688 }
2689
2690 static void __pci_set_master(struct pci_dev *dev, bool enable)
2691 {
2692         u16 old_cmd, cmd;
2693
2694         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
2695         if (enable)
2696                 cmd = old_cmd | PCI_COMMAND_MASTER;
2697         else
2698                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
2699         if (cmd != old_cmd) {
2700                 dev_dbg(&dev->dev, "%s bus mastering\n",
2701                         enable ? "enabling" : "disabling");
2702                 pci_write_config_word(dev, PCI_COMMAND, cmd);
2703         }
2704         dev->is_busmaster = enable;
2705 }
2706
2707 /**
2708  * pcibios_setup - process "pci=" kernel boot arguments
2709  * @str: string used to pass in "pci=" kernel boot arguments
2710  *
2711  * Process kernel boot arguments.  This is the default implementation.
2712  * Architecture specific implementations can override this as necessary.
2713  */
2714 char * __weak __init pcibios_setup(char *str)
2715 {
2716         return str;
2717 }
2718
2719 /**
2720  * pcibios_set_master - enable PCI bus-mastering for device dev
2721  * @dev: the PCI device to enable
2722  *
2723  * Enables PCI bus-mastering for the device.  This is the default
2724  * implementation.  Architecture specific implementations can override
2725  * this if necessary.
2726  */
2727 void __weak pcibios_set_master(struct pci_dev *dev)
2728 {
2729         u8 lat;
2730
2731         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
2732         if (pci_is_pcie(dev))
2733                 return;
2734
2735         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
2736         if (lat < 16)
2737                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
2738         else if (lat > pcibios_max_latency)
2739                 lat = pcibios_max_latency;
2740         else
2741                 return;
2742
2743         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
2744 }
2745
2746 /**
2747  * pci_set_master - enables bus-mastering for device dev
2748  * @dev: the PCI device to enable
2749  *
2750  * Enables bus-mastering on the device and calls pcibios_set_master()
2751  * to do the needed arch specific settings.
2752  */
2753 void pci_set_master(struct pci_dev *dev)
2754 {
2755         __pci_set_master(dev, true);
2756         pcibios_set_master(dev);
2757 }
2758
2759 /**
2760  * pci_clear_master - disables bus-mastering for device dev
2761  * @dev: the PCI device to disable
2762  */
2763 void pci_clear_master(struct pci_dev *dev)
2764 {
2765         __pci_set_master(dev, false);
2766 }
2767
2768 /**
2769  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
2770  * @dev: the PCI device for which MWI is to be enabled
2771  *
2772  * Helper function for pci_set_mwi.
2773  * Originally copied from drivers/net/acenic.c.
2774  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
2775  *
2776  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
2777  */
2778 int pci_set_cacheline_size(struct pci_dev *dev)
2779 {
2780         u8 cacheline_size;
2781
2782         if (!pci_cache_line_size)
2783                 return -EINVAL;
2784
2785         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
2786            equal to or multiple of the right value. */
2787         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
2788         if (cacheline_size >= pci_cache_line_size &&
2789             (cacheline_size % pci_cache_line_size) == 0)
2790                 return 0;
2791
2792         /* Write the correct value. */
2793         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
2794         /* Read it back. */
2795         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
2796         if (cacheline_size == pci_cache_line_size)
2797                 return 0;
2798
2799         dev_printk(KERN_DEBUG, &dev->dev, "cache line size of %d is not "
2800                    "supported\n", pci_cache_line_size << 2);
2801
2802         return -EINVAL;
2803 }
2804 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
2805
2806 #ifdef PCI_DISABLE_MWI
2807 int pci_set_mwi(struct pci_dev *dev)
2808 {
2809         return 0;
2810 }
2811
2812 int pci_try_set_mwi(struct pci_dev *dev)
2813 {
2814         return 0;
2815 }
2816
2817 void pci_clear_mwi(struct pci_dev *dev)
2818 {
2819 }
2820
2821 #else
2822
2823 /**
2824  * pci_set_mwi - enables memory-write-invalidate PCI transaction
2825  * @dev: the PCI device for which MWI is enabled
2826  *
2827  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
2828  *
2829  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
2830  */
2831 int
2832 pci_set_mwi(struct pci_dev *dev)
2833 {
2834         int rc;
2835         u16 cmd;
2836
2837         rc = pci_set_cacheline_size(dev);
2838         if (rc)
2839                 return rc;
2840
2841         pci_read_config_word(dev, PCI_COMMAND, &cmd);
2842         if (! (cmd & PCI_COMMAND_INVALIDATE)) {
2843                 dev_dbg(&dev->dev, "enabling Mem-Wr-Inval\n");
2844                 cmd |= PCI_COMMAND_INVALIDATE;
2845                 pci_write_config_word(dev, PCI_COMMAND, cmd);
2846         }
2847
2848         return 0;
2849 }
2850
2851 /**
2852  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
2853  * @dev: the PCI device for which MWI is enabled
2854  *
2855  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
2856  * Callers are not required to check the return value.
2857  *
2858  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
2859  */
2860 int pci_try_set_mwi(struct pci_dev *dev)
2861 {
2862         int rc = pci_set_mwi(dev);
2863         return rc;
2864 }
2865
2866 /**
2867  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
2868  * @dev: the PCI device to disable
2869  *
2870  * Disables PCI Memory-Write-Invalidate transaction on the device
2871  */
2872 void
2873 pci_clear_mwi(struct pci_dev *dev)
2874 {
2875         u16 cmd;
2876
2877         pci_read_config_word(dev, PCI_COMMAND, &cmd);
2878         if (cmd & PCI_COMMAND_INVALIDATE) {
2879                 cmd &= ~PCI_COMMAND_INVALIDATE;
2880                 pci_write_config_word(dev, PCI_COMMAND, cmd);
2881         }
2882 }
2883 #endif /* ! PCI_DISABLE_MWI */
2884
2885 /**
2886  * pci_intx - enables/disables PCI INTx for device dev
2887  * @pdev: the PCI device to operate on
2888  * @enable: boolean: whether to enable or disable PCI INTx
2889  *
2890  * Enables/disables PCI INTx for device dev
2891  */
2892 void
2893 pci_intx(struct pci_dev *pdev, int enable)
2894 {
2895         u16 pci_command, new;
2896
2897         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
2898
2899         if (enable) {
2900                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
2901         } else {
2902                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
2903         }
2904
2905         if (new != pci_command) {
2906                 struct pci_devres *dr;
2907
2908                 pci_write_config_word(pdev, PCI_COMMAND, new);
2909
2910                 dr = find_pci_dr(pdev);
2911                 if (dr && !dr->restore_intx) {
2912                         dr->restore_intx = 1;
2913                         dr->orig_intx = !enable;
2914                 }
2915         }
2916 }
2917
2918 /**
2919  * pci_intx_mask_supported - probe for INTx masking support
2920  * @dev: the PCI device to operate on
2921  *
2922  * Check if the device dev support INTx masking via the config space
2923  * command word.
2924  */
2925 bool pci_intx_mask_supported(struct pci_dev *dev)
2926 {
2927         bool mask_supported = false;
2928         u16 orig, new;
2929
2930         if (dev->broken_intx_masking)
2931                 return false;
2932
2933         pci_cfg_access_lock(dev);
2934
2935         pci_read_config_word(dev, PCI_COMMAND, &orig);
2936         pci_write_config_word(dev, PCI_COMMAND,
2937                               orig ^ PCI_COMMAND_INTX_DISABLE);
2938         pci_read_config_word(dev, PCI_COMMAND, &new);
2939
2940         /*
2941          * There's no way to protect against hardware bugs or detect them
2942          * reliably, but as long as we know what the value should be, let's
2943          * go ahead and check it.
2944          */
2945         if ((new ^ orig) & ~PCI_COMMAND_INTX_DISABLE) {
2946                 dev_err(&dev->dev, "Command register changed from "
2947                         "0x%x to 0x%x: driver or hardware bug?\n", orig, new);
2948         } else if ((new ^ orig) & PCI_COMMAND_INTX_DISABLE) {
2949                 mask_supported = true;
2950                 pci_write_config_word(dev, PCI_COMMAND, orig);
2951         }
2952
2953         pci_cfg_access_unlock(dev);
2954         return mask_supported;
2955 }
2956 EXPORT_SYMBOL_GPL(pci_intx_mask_supported);
2957
2958 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
2959 {
2960         struct pci_bus *bus = dev->bus;
2961         bool mask_updated = true;
2962         u32 cmd_status_dword;
2963         u16 origcmd, newcmd;
2964         unsigned long flags;
2965         bool irq_pending;
2966
2967         /*
2968          * We do a single dword read to retrieve both command and status.
2969          * Document assumptions that make this possible.
2970          */
2971         BUILD_BUG_ON(PCI_COMMAND % 4);
2972         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
2973
2974         raw_spin_lock_irqsave(&pci_lock, flags);
2975
2976         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
2977
2978         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
2979
2980         /*
2981          * Check interrupt status register to see whether our device
2982          * triggered the interrupt (when masking) or the next IRQ is
2983          * already pending (when unmasking).
2984          */
2985         if (mask != irq_pending) {
2986                 mask_updated = false;
2987                 goto done;
2988         }
2989
2990         origcmd = cmd_status_dword;
2991         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
2992         if (mask)
2993                 newcmd |= PCI_COMMAND_INTX_DISABLE;
2994         if (newcmd != origcmd)
2995                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
2996
2997 done:
2998         raw_spin_unlock_irqrestore(&pci_lock, flags);
2999
3000         return mask_updated;
3001 }
3002
3003 /**
3004  * pci_check_and_mask_intx - mask INTx on pending interrupt
3005  * @dev: the PCI device to operate on
3006  *
3007  * Check if the device dev has its INTx line asserted, mask it and
3008  * return true in that case. False is returned if not interrupt was
3009  * pending.
3010  */
3011 bool pci_check_and_mask_intx(struct pci_dev *dev)
3012 {
3013         return pci_check_and_set_intx_mask(dev, true);
3014 }
3015 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
3016
3017 /**
3018  * pci_check_and_mask_intx - unmask INTx of no interrupt is pending
3019  * @dev: the PCI device to operate on
3020  *
3021  * Check if the device dev has its INTx line asserted, unmask it if not
3022  * and return true. False is returned and the mask remains active if
3023  * there was still an interrupt pending.
3024  */
3025 bool pci_check_and_unmask_intx(struct pci_dev *dev)
3026 {
3027         return pci_check_and_set_intx_mask(dev, false);
3028 }
3029 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
3030
3031 /**
3032  * pci_msi_off - disables any MSI or MSI-X capabilities
3033  * @dev: the PCI device to operate on
3034  *
3035  * If you want to use MSI, see pci_enable_msi() and friends.
3036  * This is a lower-level primitive that allows us to disable
3037  * MSI operation at the device level.
3038  */
3039 void pci_msi_off(struct pci_dev *dev)
3040 {
3041         int pos;
3042         u16 control;
3043
3044         /*
3045          * This looks like it could go in msi.c, but we need it even when
3046          * CONFIG_PCI_MSI=n.  For the same reason, we can't use
3047          * dev->msi_cap or dev->msix_cap here.
3048          */
3049         pos = pci_find_capability(dev, PCI_CAP_ID_MSI);
3050         if (pos) {
3051                 pci_read_config_word(dev, pos + PCI_MSI_FLAGS, &control);
3052                 control &= ~PCI_MSI_FLAGS_ENABLE;
3053                 pci_write_config_word(dev, pos + PCI_MSI_FLAGS, control);
3054         }
3055         pos = pci_find_capability(dev, PCI_CAP_ID_MSIX);
3056         if (pos) {
3057                 pci_read_config_word(dev, pos + PCI_MSIX_FLAGS, &control);
3058                 control &= ~PCI_MSIX_FLAGS_ENABLE;
3059                 pci_write_config_word(dev, pos + PCI_MSIX_FLAGS, control);
3060         }
3061 }
3062 EXPORT_SYMBOL_GPL(pci_msi_off);
3063
3064 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size)
3065 {
3066         return dma_set_max_seg_size(&dev->dev, size);
3067 }
3068 EXPORT_SYMBOL(pci_set_dma_max_seg_size);
3069
3070 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask)
3071 {
3072         return dma_set_seg_boundary(&dev->dev, mask);
3073 }
3074 EXPORT_SYMBOL(pci_set_dma_seg_boundary);
3075
3076 /**
3077  * pci_wait_for_pending_transaction - waits for pending transaction
3078  * @dev: the PCI device to operate on
3079  *
3080  * Return 0 if transaction is pending 1 otherwise.
3081  */
3082 int pci_wait_for_pending_transaction(struct pci_dev *dev)
3083 {
3084         int i;
3085         u16 status;
3086
3087         /* Wait for Transaction Pending bit clean */
3088         for (i = 0; i < 4; i++) {
3089                 if (i)
3090                         msleep((1 << (i - 1)) * 100);
3091
3092                 pcie_capability_read_word(dev, PCI_EXP_DEVSTA, &status);
3093                 if (!(status & PCI_EXP_DEVSTA_TRPND))
3094                         return 1;
3095         }
3096
3097         return 0;
3098 }
3099 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
3100
3101 static int pcie_flr(struct pci_dev *dev, int probe)
3102 {
3103         u32 cap;
3104
3105         pcie_capability_read_dword(dev, PCI_EXP_DEVCAP, &cap);
3106         if (!(cap & PCI_EXP_DEVCAP_FLR))
3107                 return -ENOTTY;
3108
3109         if (probe)
3110                 return 0;
3111
3112         if (!pci_wait_for_pending_transaction(dev))
3113                 dev_err(&dev->dev, "transaction is not cleared; proceeding with reset anyway\n");
3114
3115         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
3116
3117         msleep(100);
3118
3119         return 0;
3120 }
3121
3122 static int pci_af_flr(struct pci_dev *dev, int probe)
3123 {
3124         int i;
3125         int pos;
3126         u8 cap;
3127         u8 status;
3128
3129         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
3130         if (!pos)
3131                 return -ENOTTY;
3132
3133         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
3134         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
3135                 return -ENOTTY;
3136
3137         if (probe)
3138                 return 0;
3139
3140         /* Wait for Transaction Pending bit clean */
3141         for (i = 0; i < 4; i++) {
3142                 if (i)
3143                         msleep((1 << (i - 1)) * 100);
3144
3145                 pci_read_config_byte(dev, pos + PCI_AF_STATUS, &status);
3146                 if (!(status & PCI_AF_STATUS_TP))
3147                         goto clear;
3148         }
3149
3150         dev_err(&dev->dev, "transaction is not cleared; "
3151                         "proceeding with reset anyway\n");
3152
3153 clear:
3154         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
3155         msleep(100);
3156
3157         return 0;
3158 }
3159
3160 /**
3161  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
3162  * @dev: Device to reset.
3163  * @probe: If set, only check if the device can be reset this way.
3164  *
3165  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
3166  * unset, it will be reinitialized internally when going from PCI_D3hot to
3167  * PCI_D0.  If that's the case and the device is not in a low-power state
3168  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
3169  *
3170  * NOTE: This causes the caller to sleep for twice the device power transition
3171  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
3172  * by default (i.e. unless the @dev's d3_delay field has a different value).
3173  * Moreover, only devices in D0 can be reset by this function.
3174  */
3175 static int pci_pm_reset(struct pci_dev *dev, int probe)
3176 {
3177         u16 csr;
3178
3179         if (!dev->pm_cap)
3180                 return -ENOTTY;
3181
3182         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
3183         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
3184                 return -ENOTTY;
3185
3186         if (probe)
3187                 return 0;
3188
3189         if (dev->current_state != PCI_D0)
3190                 return -EINVAL;
3191
3192         csr &= ~PCI_PM_CTRL_STATE_MASK;
3193         csr |= PCI_D3hot;
3194         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
3195         pci_dev_d3_sleep(dev);
3196
3197         csr &= ~PCI_PM_CTRL_STATE_MASK;
3198         csr |= PCI_D0;
3199         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
3200         pci_dev_d3_sleep(dev);
3201
3202         return 0;
3203 }
3204
3205 /**
3206  * pci_reset_bridge_secondary_bus - Reset the secondary bus on a PCI bridge.
3207  * @dev: Bridge device
3208  *
3209  * Use the bridge control register to assert reset on the secondary bus.
3210  * Devices on the secondary bus are left in power-on state.
3211  */
3212 void pci_reset_bridge_secondary_bus(struct pci_dev *dev)
3213 {
3214         u16 ctrl;
3215
3216         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
3217         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
3218         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
3219         /*
3220          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
3221          * this to 2ms to ensure that we meet the minimum requirement.
3222          */
3223         msleep(2);
3224
3225         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
3226         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
3227
3228         /*
3229          * Trhfa for conventional PCI is 2^25 clock cycles.
3230          * Assuming a minimum 33MHz clock this results in a 1s
3231          * delay before we can consider subordinate devices to
3232          * be re-initialized.  PCIe has some ways to shorten this,
3233          * but we don't make use of them yet.
3234          */
3235         ssleep(1);
3236 }
3237 EXPORT_SYMBOL_GPL(pci_reset_bridge_secondary_bus);
3238
3239 static int pci_parent_bus_reset(struct pci_dev *dev, int probe)
3240 {
3241         struct pci_dev *pdev;
3242
3243         if (pci_is_root_bus(dev->bus) || dev->subordinate || !dev->bus->self)
3244                 return -ENOTTY;
3245
3246         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
3247                 if (pdev != dev)
3248                         return -ENOTTY;
3249
3250         if (probe)
3251                 return 0;
3252
3253         pci_reset_bridge_secondary_bus(dev->bus->self);
3254
3255         return 0;
3256 }
3257
3258 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, int probe)
3259 {
3260         int rc = -ENOTTY;
3261
3262         if (!hotplug || !try_module_get(hotplug->ops->owner))
3263                 return rc;
3264
3265         if (hotplug->ops->reset_slot)
3266                 rc = hotplug->ops->reset_slot(hotplug, probe);
3267
3268         module_put(hotplug->ops->owner);
3269
3270         return rc;
3271 }
3272
3273 static int pci_dev_reset_slot_function(struct pci_dev *dev, int probe)
3274 {
3275         struct pci_dev *pdev;
3276
3277         if (dev->subordinate || !dev->slot)
3278                 return -ENOTTY;
3279
3280         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
3281                 if (pdev != dev && pdev->slot == dev->slot)
3282                         return -ENOTTY;
3283
3284         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
3285 }
3286
3287 static int __pci_dev_reset(struct pci_dev *dev, int probe)
3288 {
3289         int rc;
3290
3291         might_sleep();
3292
3293         rc = pci_dev_specific_reset(dev, probe);
3294         if (rc != -ENOTTY)
3295                 goto done;
3296
3297         rc = pcie_flr(dev, probe);
3298         if (rc != -ENOTTY)
3299                 goto done;
3300
3301         rc = pci_af_flr(dev, probe);
3302         if (rc != -ENOTTY)
3303                 goto done;
3304
3305         rc = pci_pm_reset(dev, probe);
3306         if (rc != -ENOTTY)
3307                 goto done;
3308
3309         rc = pci_dev_reset_slot_function(dev, probe);
3310         if (rc != -ENOTTY)
3311                 goto done;
3312
3313         rc = pci_parent_bus_reset(dev, probe);
3314 done:
3315         return rc;
3316 }
3317
3318 static void pci_dev_lock(struct pci_dev *dev)
3319 {
3320         pci_cfg_access_lock(dev);
3321         /* block PM suspend, driver probe, etc. */
3322         device_lock(&dev->dev);
3323 }
3324
3325 static void pci_dev_unlock(struct pci_dev *dev)
3326 {
3327         device_unlock(&dev->dev);
3328         pci_cfg_access_unlock(dev);
3329 }
3330
3331 static void pci_dev_save_and_disable(struct pci_dev *dev)
3332 {
3333         /*
3334          * Wake-up device prior to save.  PM registers default to D0 after
3335          * reset and a simple register restore doesn't reliably return
3336          * to a non-D0 state anyway.
3337          */
3338         pci_set_power_state(dev, PCI_D0);
3339
3340         pci_save_state(dev);
3341         /*
3342          * Disable the device by clearing the Command register, except for
3343          * INTx-disable which is set.  This not only disables MMIO and I/O port
3344          * BARs, but also prevents the device from being Bus Master, preventing
3345          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
3346          * compliant devices, INTx-disable prevents legacy interrupts.
3347          */
3348         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
3349 }
3350
3351 static void pci_dev_restore(struct pci_dev *dev)
3352 {
3353         pci_restore_state(dev);
3354 }
3355
3356 static int pci_dev_reset(struct pci_dev *dev, int probe)
3357 {
3358         int rc;
3359
3360         if (!probe)
3361                 pci_dev_lock(dev);
3362
3363         rc = __pci_dev_reset(dev, probe);
3364
3365         if (!probe)
3366                 pci_dev_unlock(dev);
3367
3368         return rc;
3369 }
3370 /**
3371  * __pci_reset_function - reset a PCI device function
3372  * @dev: PCI device to reset
3373  *
3374  * Some devices allow an individual function to be reset without affecting
3375  * other functions in the same device.  The PCI device must be responsive
3376  * to PCI config space in order to use this function.
3377  *
3378  * The device function is presumed to be unused when this function is called.
3379  * Resetting the device will make the contents of PCI configuration space
3380  * random, so any caller of this must be prepared to reinitialise the
3381  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
3382  * etc.
3383  *
3384  * Returns 0 if the device function was successfully reset or negative if the
3385  * device doesn't support resetting a single function.
3386  */
3387 int __pci_reset_function(struct pci_dev *dev)
3388 {
3389         return pci_dev_reset(dev, 0);
3390 }
3391 EXPORT_SYMBOL_GPL(__pci_reset_function);
3392
3393 /**
3394  * __pci_reset_function_locked - reset a PCI device function while holding
3395  * the @dev mutex lock.
3396  * @dev: PCI device to reset
3397  *
3398  * Some devices allow an individual function to be reset without affecting
3399  * other functions in the same device.  The PCI device must be responsive
3400  * to PCI config space in order to use this function.
3401  *
3402  * The device function is presumed to be unused and the caller is holding
3403  * the device mutex lock when this function is called.
3404  * Resetting the device will make the contents of PCI configuration space
3405  * random, so any caller of this must be prepared to reinitialise the
3406  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
3407  * etc.
3408  *
3409  * Returns 0 if the device function was successfully reset or negative if the
3410  * device doesn't support resetting a single function.
3411  */
3412 int __pci_reset_function_locked(struct pci_dev *dev)
3413 {
3414         return __pci_dev_reset(dev, 0);
3415 }
3416 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
3417
3418 /**
3419  * pci_probe_reset_function - check whether the device can be safely reset
3420  * @dev: PCI device to reset
3421  *
3422  * Some devices allow an individual function to be reset without affecting
3423  * other functions in the same device.  The PCI device must be responsive
3424  * to PCI config space in order to use this function.
3425  *
3426  * Returns 0 if the device function can be reset or negative if the
3427  * device doesn't support resetting a single function.
3428  */
3429 int pci_probe_reset_function(struct pci_dev *dev)
3430 {
3431         return pci_dev_reset(dev, 1);
3432 }
3433
3434 /**
3435  * pci_reset_function - quiesce and reset a PCI device function
3436  * @dev: PCI device to reset
3437  *
3438  * Some devices allow an individual function to be reset without affecting
3439  * other functions in the same device.  The PCI device must be responsive
3440  * to PCI config space in order to use this function.
3441  *
3442  * This function does not just reset the PCI portion of a device, but
3443  * clears all the state associated with the device.  This function differs
3444  * from __pci_reset_function in that it saves and restores device state
3445  * over the reset.
3446  *
3447  * Returns 0 if the device function was successfully reset or negative if the
3448  * device doesn't support resetting a single function.
3449  */
3450 int pci_reset_function(struct pci_dev *dev)
3451 {
3452         int rc;
3453
3454         rc = pci_dev_reset(dev, 1);
3455         if (rc)
3456                 return rc;
3457
3458         pci_dev_save_and_disable(dev);
3459
3460         rc = pci_dev_reset(dev, 0);
3461
3462         pci_dev_restore(dev);
3463
3464         return rc;
3465 }
3466 EXPORT_SYMBOL_GPL(pci_reset_function);
3467
3468 /* Lock devices from the top of the tree down */
3469 static void pci_bus_lock(struct pci_bus *bus)
3470 {
3471         struct pci_dev *dev;
3472
3473         list_for_each_entry(dev, &bus->devices, bus_list) {
3474                 pci_dev_lock(dev);
3475                 if (dev->subordinate)
3476                         pci_bus_lock(dev->subordinate);
3477         }
3478 }
3479
3480 /* Unlock devices from the bottom of the tree up */
3481 static void pci_bus_unlock(struct pci_bus *bus)
3482 {
3483         struct pci_dev *dev;
3484
3485         list_for_each_entry(dev, &bus->devices, bus_list) {
3486                 if (dev->subordinate)
3487                         pci_bus_unlock(dev->subordinate);
3488                 pci_dev_unlock(dev);
3489         }
3490 }
3491
3492 /* Lock devices from the top of the tree down */
3493 static void pci_slot_lock(struct pci_slot *slot)
3494 {
3495         struct pci_dev *dev;
3496
3497         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3498                 if (!dev->slot || dev->slot != slot)
3499                         continue;
3500                 pci_dev_lock(dev);
3501                 if (dev->subordinate)
3502                         pci_bus_lock(dev->subordinate);
3503         }
3504 }
3505
3506 /* Unlock devices from the bottom of the tree up */
3507 static void pci_slot_unlock(struct pci_slot *slot)
3508 {
3509         struct pci_dev *dev;
3510
3511         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3512                 if (!dev->slot || dev->slot != slot)
3513                         continue;
3514                 if (dev->subordinate)
3515                         pci_bus_unlock(dev->subordinate);
3516                 pci_dev_unlock(dev);
3517         }
3518 }
3519
3520 /* Save and disable devices from the top of the tree down */
3521 static void pci_bus_save_and_disable(struct pci_bus *bus)
3522 {
3523         struct pci_dev *dev;
3524
3525         list_for_each_entry(dev, &bus->devices, bus_list) {
3526                 pci_dev_save_and_disable(dev);
3527                 if (dev->subordinate)
3528                         pci_bus_save_and_disable(dev->subordinate);
3529         }
3530 }
3531
3532 /*
3533  * Restore devices from top of the tree down - parent bridges need to be
3534  * restored before we can get to subordinate devices.
3535  */
3536 static void pci_bus_restore(struct pci_bus *bus)
3537 {
3538         struct pci_dev *dev;
3539
3540         list_for_each_entry(dev, &bus->devices, bus_list) {
3541                 pci_dev_restore(dev);
3542                 if (dev->subordinate)
3543                         pci_bus_restore(dev->subordinate);
3544         }
3545 }
3546
3547 /* Save and disable devices from the top of the tree down */
3548 static void pci_slot_save_and_disable(struct pci_slot *slot)
3549 {
3550         struct pci_dev *dev;
3551
3552         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3553                 if (!dev->slot || dev->slot != slot)
3554                         continue;
3555                 pci_dev_save_and_disable(dev);
3556                 if (dev->subordinate)
3557                         pci_bus_save_and_disable(dev->subordinate);
3558         }
3559 }
3560
3561 /*
3562  * Restore devices from top of the tree down - parent bridges need to be
3563  * restored before we can get to subordinate devices.
3564  */
3565 static void pci_slot_restore(struct pci_slot *slot)
3566 {
3567         struct pci_dev *dev;
3568
3569         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
3570                 if (!dev->slot || dev->slot != slot)
3571                         continue;
3572                 pci_dev_restore(dev);
3573                 if (dev->subordinate)
3574                         pci_bus_restore(dev->subordinate);
3575         }
3576 }
3577
3578 static int pci_slot_reset(struct pci_slot *slot, int probe)
3579 {
3580         int rc;
3581
3582         if (!slot)
3583                 return -ENOTTY;
3584
3585         if (!probe)
3586                 pci_slot_lock(slot);
3587
3588         might_sleep();
3589
3590         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
3591
3592         if (!probe)
3593                 pci_slot_unlock(slot);
3594
3595         return rc;
3596 }
3597
3598 /**
3599  * pci_probe_reset_slot - probe whether a PCI slot can be reset
3600  * @slot: PCI slot to probe
3601  *
3602  * Return 0 if slot can be reset, negative if a slot reset is not supported.
3603  */
3604 int pci_probe_reset_slot(struct pci_slot *slot)
3605 {
3606         return pci_slot_reset(slot, 1);
3607 }
3608 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
3609
3610 /**
3611  * pci_reset_slot - reset a PCI slot
3612  * @slot: PCI slot to reset
3613  *
3614  * A PCI bus may host multiple slots, each slot may support a reset mechanism
3615  * independent of other slots.  For instance, some slots may support slot power
3616  * control.  In the case of a 1:1 bus to slot architecture, this function may
3617  * wrap the bus reset to avoid spurious slot related events such as hotplug.
3618  * Generally a slot reset should be attempted before a bus reset.  All of the
3619  * function of the slot and any subordinate buses behind the slot are reset
3620  * through this function.  PCI config space of all devices in the slot and
3621  * behind the slot is saved before and restored after reset.
3622  *
3623  * Return 0 on success, non-zero on error.
3624  */
3625 int pci_reset_slot(struct pci_slot *slot)
3626 {
3627         int rc;
3628
3629         rc = pci_slot_reset(slot, 1);
3630         if (rc)
3631                 return rc;
3632
3633         pci_slot_save_and_disable(slot);
3634
3635         rc = pci_slot_reset(slot, 0);
3636
3637         pci_slot_restore(slot);
3638
3639         return rc;
3640 }
3641 EXPORT_SYMBOL_GPL(pci_reset_slot);
3642
3643 static int pci_bus_reset(struct pci_bus *bus, int probe)
3644 {
3645         if (!bus->self)
3646                 return -ENOTTY;
3647
3648         if (probe)
3649                 return 0;
3650
3651         pci_bus_lock(bus);
3652
3653         might_sleep();
3654
3655         pci_reset_bridge_secondary_bus(bus->self);
3656
3657         pci_bus_unlock(bus);
3658
3659         return 0;
3660 }
3661
3662 /**
3663  * pci_probe_reset_bus - probe whether a PCI bus can be reset
3664  * @bus: PCI bus to probe
3665  *
3666  * Return 0 if bus can be reset, negative if a bus reset is not supported.
3667  */
3668 int pci_probe_reset_bus(struct pci_bus *bus)
3669 {
3670         return pci_bus_reset(bus, 1);
3671 }
3672 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
3673
3674 /**
3675  * pci_reset_bus - reset a PCI bus
3676  * @bus: top level PCI bus to reset
3677  *
3678  * Do a bus reset on the given bus and any subordinate buses, saving
3679  * and restoring state of all devices.
3680  *
3681  * Return 0 on success, non-zero on error.
3682  */
3683 int pci_reset_bus(struct pci_bus *bus)
3684 {
3685         int rc;
3686
3687         rc = pci_bus_reset(bus, 1);
3688         if (rc)
3689                 return rc;
3690
3691         pci_bus_save_and_disable(bus);
3692
3693         rc = pci_bus_reset(bus, 0);
3694
3695         pci_bus_restore(bus);
3696
3697         return rc;
3698 }
3699 EXPORT_SYMBOL_GPL(pci_reset_bus);
3700
3701 /**
3702  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
3703  * @dev: PCI device to query
3704  *
3705  * Returns mmrbc: maximum designed memory read count in bytes
3706  *    or appropriate error value.
3707  */
3708 int pcix_get_max_mmrbc(struct pci_dev *dev)
3709 {
3710         int cap;
3711         u32 stat;
3712
3713         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
3714         if (!cap)
3715                 return -EINVAL;
3716
3717         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
3718                 return -EINVAL;
3719
3720         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
3721 }
3722 EXPORT_SYMBOL(pcix_get_max_mmrbc);
3723
3724 /**
3725  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
3726  * @dev: PCI device to query
3727  *
3728  * Returns mmrbc: maximum memory read count in bytes
3729  *    or appropriate error value.
3730  */
3731 int pcix_get_mmrbc(struct pci_dev *dev)
3732 {
3733         int cap;
3734         u16 cmd;
3735
3736         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
3737         if (!cap)
3738                 return -EINVAL;
3739
3740         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
3741                 return -EINVAL;
3742
3743         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
3744 }
3745 EXPORT_SYMBOL(pcix_get_mmrbc);
3746
3747 /**
3748  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
3749  * @dev: PCI device to query
3750  * @mmrbc: maximum memory read count in bytes
3751  *    valid values are 512, 1024, 2048, 4096
3752  *
3753  * If possible sets maximum memory read byte count, some bridges have erratas
3754  * that prevent this.
3755  */
3756 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
3757 {
3758         int cap;
3759         u32 stat, v, o;
3760         u16 cmd;
3761
3762         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
3763                 return -EINVAL;
3764
3765         v = ffs(mmrbc) - 10;
3766
3767         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
3768         if (!cap)
3769                 return -EINVAL;
3770
3771         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
3772                 return -EINVAL;
3773
3774         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
3775                 return -E2BIG;
3776
3777         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
3778                 return -EINVAL;
3779
3780         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
3781         if (o != v) {
3782                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
3783                         return -EIO;
3784
3785                 cmd &= ~PCI_X_CMD_MAX_READ;
3786                 cmd |= v << 2;
3787                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
3788                         return -EIO;
3789         }
3790         return 0;
3791 }
3792 EXPORT_SYMBOL(pcix_set_mmrbc);
3793
3794 /**
3795  * pcie_get_readrq - get PCI Express read request size
3796  * @dev: PCI device to query
3797  *
3798  * Returns maximum memory read request in bytes
3799  *    or appropriate error value.
3800  */
3801 int pcie_get_readrq(struct pci_dev *dev)
3802 {
3803         u16 ctl;
3804
3805         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
3806
3807         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
3808 }
3809 EXPORT_SYMBOL(pcie_get_readrq);
3810
3811 /**
3812  * pcie_set_readrq - set PCI Express maximum memory read request
3813  * @dev: PCI device to query
3814  * @rq: maximum memory read count in bytes
3815  *    valid values are 128, 256, 512, 1024, 2048, 4096
3816  *
3817  * If possible sets maximum memory read request in bytes
3818  */
3819 int pcie_set_readrq(struct pci_dev *dev, int rq)
3820 {
3821         u16 v;
3822
3823         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
3824                 return -EINVAL;
3825
3826         /*
3827          * If using the "performance" PCIe config, we clamp the
3828          * read rq size to the max packet size to prevent the
3829          * host bridge generating requests larger than we can
3830          * cope with
3831          */
3832         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
3833                 int mps = pcie_get_mps(dev);
3834
3835                 if (mps < rq)
3836                         rq = mps;
3837         }
3838
3839         v = (ffs(rq) - 8) << 12;
3840
3841         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
3842                                                   PCI_EXP_DEVCTL_READRQ, v);
3843 }
3844 EXPORT_SYMBOL(pcie_set_readrq);
3845
3846 /**
3847  * pcie_get_mps - get PCI Express maximum payload size
3848  * @dev: PCI device to query
3849  *
3850  * Returns maximum payload size in bytes
3851  */
3852 int pcie_get_mps(struct pci_dev *dev)
3853 {
3854         u16 ctl;
3855
3856         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
3857
3858         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
3859 }
3860 EXPORT_SYMBOL(pcie_get_mps);
3861
3862 /**
3863  * pcie_set_mps - set PCI Express maximum payload size
3864  * @dev: PCI device to query
3865  * @mps: maximum payload size in bytes
3866  *    valid values are 128, 256, 512, 1024, 2048, 4096
3867  *
3868  * If possible sets maximum payload size
3869  */
3870 int pcie_set_mps(struct pci_dev *dev, int mps)
3871 {
3872         u16 v;
3873
3874         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
3875                 return -EINVAL;
3876
3877         v = ffs(mps) - 8;
3878         if (v > dev->pcie_mpss)
3879                 return -EINVAL;
3880         v <<= 5;
3881
3882         return pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
3883                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
3884 }
3885 EXPORT_SYMBOL(pcie_set_mps);
3886
3887 /**
3888  * pcie_get_minimum_link - determine minimum link settings of a PCI device
3889  * @dev: PCI device to query
3890  * @speed: storage for minimum speed
3891  * @width: storage for minimum width
3892  *
3893  * This function will walk up the PCI device chain and determine the minimum
3894  * link width and speed of the device.
3895  */
3896 int pcie_get_minimum_link(struct pci_dev *dev, enum pci_bus_speed *speed,
3897                           enum pcie_link_width *width)
3898 {
3899         int ret;
3900
3901         *speed = PCI_SPEED_UNKNOWN;
3902         *width = PCIE_LNK_WIDTH_UNKNOWN;
3903
3904         while (dev) {
3905                 u16 lnksta;
3906                 enum pci_bus_speed next_speed;
3907                 enum pcie_link_width next_width;
3908
3909                 ret = pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
3910                 if (ret)
3911                         return ret;
3912
3913                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
3914                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
3915                         PCI_EXP_LNKSTA_NLW_SHIFT;
3916
3917                 if (next_speed < *speed)
3918                         *speed = next_speed;
3919
3920                 if (next_width < *width)
3921                         *width = next_width;
3922
3923                 dev = dev->bus->self;
3924         }
3925
3926         return 0;
3927 }
3928 EXPORT_SYMBOL(pcie_get_minimum_link);
3929
3930 /**
3931  * pci_select_bars - Make BAR mask from the type of resource
3932  * @dev: the PCI device for which BAR mask is made
3933  * @flags: resource type mask to be selected
3934  *
3935  * This helper routine makes bar mask from the type of resource.
3936  */
3937 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
3938 {
3939         int i, bars = 0;
3940         for (i = 0; i < PCI_NUM_RESOURCES; i++)
3941                 if (pci_resource_flags(dev, i) & flags)
3942                         bars |= (1 << i);
3943         return bars;
3944 }
3945
3946 /**
3947  * pci_resource_bar - get position of the BAR associated with a resource
3948  * @dev: the PCI device
3949  * @resno: the resource number
3950  * @type: the BAR type to be filled in
3951  *
3952  * Returns BAR position in config space, or 0 if the BAR is invalid.
3953  */
3954 int pci_resource_bar(struct pci_dev *dev, int resno, enum pci_bar_type *type)
3955 {
3956         int reg;
3957
3958         if (resno < PCI_ROM_RESOURCE) {
3959                 *type = pci_bar_unknown;
3960                 return PCI_BASE_ADDRESS_0 + 4 * resno;
3961         } else if (resno == PCI_ROM_RESOURCE) {
3962                 *type = pci_bar_mem32;
3963                 return dev->rom_base_reg;
3964         } else if (resno < PCI_BRIDGE_RESOURCES) {
3965                 /* device specific resource */
3966                 reg = pci_iov_resource_bar(dev, resno, type);
3967                 if (reg)
3968                         return reg;
3969         }
3970
3971         dev_err(&dev->dev, "BAR %d: invalid resource\n", resno);
3972         return 0;
3973 }
3974
3975 /* Some architectures require additional programming to enable VGA */
3976 static arch_set_vga_state_t arch_set_vga_state;
3977
3978 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
3979 {
3980         arch_set_vga_state = func;      /* NULL disables */
3981 }
3982
3983 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
3984                       unsigned int command_bits, u32 flags)
3985 {
3986         if (arch_set_vga_state)
3987                 return arch_set_vga_state(dev, decode, command_bits,
3988                                                 flags);
3989         return 0;
3990 }
3991
3992 /**
3993  * pci_set_vga_state - set VGA decode state on device and parents if requested
3994  * @dev: the PCI device
3995  * @decode: true = enable decoding, false = disable decoding
3996  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
3997  * @flags: traverse ancestors and change bridges
3998  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
3999  */
4000 int pci_set_vga_state(struct pci_dev *dev, bool decode,
4001                       unsigned int command_bits, u32 flags)
4002 {
4003         struct pci_bus *bus;
4004         struct pci_dev *bridge;
4005         u16 cmd;
4006         int rc;
4007
4008         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) & (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
4009
4010         /* ARCH specific VGA enables */
4011         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
4012         if (rc)
4013                 return rc;
4014
4015         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
4016                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
4017                 if (decode == true)
4018                         cmd |= command_bits;
4019                 else
4020                         cmd &= ~command_bits;
4021                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4022         }
4023
4024         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
4025                 return 0;
4026
4027         bus = dev->bus;
4028         while (bus) {
4029                 bridge = bus->self;
4030                 if (bridge) {
4031                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
4032                                              &cmd);
4033                         if (decode == true)
4034                                 cmd |= PCI_BRIDGE_CTL_VGA;
4035                         else
4036                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
4037                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
4038                                               cmd);
4039                 }
4040                 bus = bus->parent;
4041         }
4042         return 0;
4043 }
4044
4045 #define RESOURCE_ALIGNMENT_PARAM_SIZE COMMAND_LINE_SIZE
4046 static char resource_alignment_param[RESOURCE_ALIGNMENT_PARAM_SIZE] = {0};
4047 static DEFINE_SPINLOCK(resource_alignment_lock);
4048
4049 /**
4050  * pci_specified_resource_alignment - get resource alignment specified by user.
4051  * @dev: the PCI device to get
4052  *
4053  * RETURNS: Resource alignment if it is specified.
4054  *          Zero if it is not specified.
4055  */
4056 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev)
4057 {
4058         int seg, bus, slot, func, align_order, count;
4059         resource_size_t align = 0;
4060         char *p;
4061
4062         spin_lock(&resource_alignment_lock);
4063         p = resource_alignment_param;
4064         while (*p) {
4065                 count = 0;
4066                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
4067                                                         p[count] == '@') {
4068                         p += count + 1;
4069                 } else {
4070                         align_order = -1;
4071                 }
4072                 if (sscanf(p, "%x:%x:%x.%x%n",
4073                         &seg, &bus, &slot, &func, &count) != 4) {
4074                         seg = 0;
4075                         if (sscanf(p, "%x:%x.%x%n",
4076                                         &bus, &slot, &func, &count) != 3) {
4077                                 /* Invalid format */
4078                                 printk(KERN_ERR "PCI: Can't parse resource_alignment parameter: %s\n",
4079                                         p);
4080                                 break;
4081                         }
4082                 }
4083                 p += count;
4084                 if (seg == pci_domain_nr(dev->bus) &&
4085                         bus == dev->bus->number &&
4086                         slot == PCI_SLOT(dev->devfn) &&
4087                         func == PCI_FUNC(dev->devfn)) {
4088                         if (align_order == -1) {
4089                                 align = PAGE_SIZE;
4090                         } else {
4091                                 align = 1 << align_order;
4092                         }
4093                         /* Found */
4094                         break;
4095                 }
4096                 if (*p != ';' && *p != ',') {
4097                         /* End of param or invalid format */
4098                         break;
4099                 }
4100                 p++;
4101         }
4102         spin_unlock(&resource_alignment_lock);
4103         return align;
4104 }
4105
4106 /*
4107  * This function disables memory decoding and releases memory resources
4108  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
4109  * It also rounds up size to specified alignment.
4110  * Later on, the kernel will assign page-aligned memory resource back
4111  * to the device.
4112  */
4113 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
4114 {
4115         int i;
4116         struct resource *r;
4117         resource_size_t align, size;
4118         u16 command;
4119
4120         /* check if specified PCI is target device to reassign */
4121         align = pci_specified_resource_alignment(dev);
4122         if (!align)
4123                 return;
4124
4125         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
4126             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
4127                 dev_warn(&dev->dev,
4128                         "Can't reassign resources to host bridge.\n");
4129                 return;
4130         }
4131
4132         dev_info(&dev->dev,
4133                 "Disabling memory decoding and releasing memory resources.\n");
4134         pci_read_config_word(dev, PCI_COMMAND, &command);
4135         command &= ~PCI_COMMAND_MEMORY;
4136         pci_write_config_word(dev, PCI_COMMAND, command);
4137
4138         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++) {
4139                 r = &dev->resource[i];
4140                 if (!(r->flags & IORESOURCE_MEM))
4141                         continue;
4142                 size = resource_size(r);
4143                 if (size < align) {
4144                         size = align;
4145                         dev_info(&dev->dev,
4146                                 "Rounding up size of resource #%d to %#llx.\n",
4147                                 i, (unsigned long long)size);
4148                 }
4149                 r->end = size - 1;
4150                 r->start = 0;
4151         }
4152         /* Need to disable bridge's resource window,
4153          * to enable the kernel to reassign new resource
4154          * window later on.
4155          */
4156         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE &&
4157             (dev->class >> 8) == PCI_CLASS_BRIDGE_PCI) {
4158                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
4159                         r = &dev->resource[i];
4160                         if (!(r->flags & IORESOURCE_MEM))
4161                                 continue;
4162                         r->end = resource_size(r) - 1;
4163                         r->start = 0;
4164                 }
4165                 pci_disable_bridge_window(dev);
4166         }
4167 }
4168
4169 static ssize_t pci_set_resource_alignment_param(const char *buf, size_t count)
4170 {
4171         if (count > RESOURCE_ALIGNMENT_PARAM_SIZE - 1)
4172                 count = RESOURCE_ALIGNMENT_PARAM_SIZE - 1;
4173         spin_lock(&resource_alignment_lock);
4174         strncpy(resource_alignment_param, buf, count);
4175         resource_alignment_param[count] = '\0';
4176         spin_unlock(&resource_alignment_lock);
4177         return count;
4178 }
4179
4180 static ssize_t pci_get_resource_alignment_param(char *buf, size_t size)
4181 {
4182         size_t count;
4183         spin_lock(&resource_alignment_lock);
4184         count = snprintf(buf, size, "%s", resource_alignment_param);
4185         spin_unlock(&resource_alignment_lock);
4186         return count;
4187 }
4188
4189 static ssize_t pci_resource_alignment_show(struct bus_type *bus, char *buf)
4190 {
4191         return pci_get_resource_alignment_param(buf, PAGE_SIZE);
4192 }
4193
4194 static ssize_t pci_resource_alignment_store(struct bus_type *bus,
4195                                         const char *buf, size_t count)
4196 {
4197         return pci_set_resource_alignment_param(buf, count);
4198 }
4199
4200 BUS_ATTR(resource_alignment, 0644, pci_resource_alignment_show,
4201                                         pci_resource_alignment_store);
4202
4203 static int __init pci_resource_alignment_sysfs_init(void)
4204 {
4205         return bus_create_file(&pci_bus_type,
4206                                         &bus_attr_resource_alignment);
4207 }
4208
4209 late_initcall(pci_resource_alignment_sysfs_init);
4210
4211 static void pci_no_domains(void)
4212 {
4213 #ifdef CONFIG_PCI_DOMAINS
4214         pci_domains_supported = 0;
4215 #endif
4216 }
4217
4218 /**
4219  * pci_ext_cfg_avail - can we access extended PCI config space?
4220  *
4221  * Returns 1 if we can access PCI extended config space (offsets
4222  * greater than 0xff). This is the default implementation. Architecture
4223  * implementations can override this.
4224  */
4225 int __weak pci_ext_cfg_avail(void)
4226 {
4227         return 1;
4228 }
4229
4230 void __weak pci_fixup_cardbus(struct pci_bus *bus)
4231 {
4232 }
4233 EXPORT_SYMBOL(pci_fixup_cardbus);
4234
4235 static int __init pci_setup(char *str)
4236 {
4237         while (str) {
4238                 char *k = strchr(str, ',');
4239                 if (k)
4240                         *k++ = 0;
4241                 if (*str && (str = pcibios_setup(str)) && *str) {
4242                         if (!strcmp(str, "nomsi")) {
4243                                 pci_no_msi();
4244                         } else if (!strcmp(str, "noaer")) {
4245                                 pci_no_aer();
4246                         } else if (!strncmp(str, "realloc=", 8)) {
4247                                 pci_realloc_get_opt(str + 8);
4248                         } else if (!strncmp(str, "realloc", 7)) {
4249                                 pci_realloc_get_opt("on");
4250                         } else if (!strcmp(str, "nodomains")) {
4251                                 pci_no_domains();
4252                         } else if (!strncmp(str, "noari", 5)) {
4253                                 pcie_ari_disabled = true;
4254                         } else if (!strncmp(str, "cbiosize=", 9)) {
4255                                 pci_cardbus_io_size = memparse(str + 9, &str);
4256                         } else if (!strncmp(str, "cbmemsize=", 10)) {
4257                                 pci_cardbus_mem_size = memparse(str + 10, &str);
4258                         } else if (!strncmp(str, "resource_alignment=", 19)) {
4259                                 pci_set_resource_alignment_param(str + 19,
4260                                                         strlen(str + 19));
4261                         } else if (!strncmp(str, "ecrc=", 5)) {
4262                                 pcie_ecrc_get_policy(str + 5);
4263                         } else if (!strncmp(str, "hpiosize=", 9)) {
4264                                 pci_hotplug_io_size = memparse(str + 9, &str);
4265                         } else if (!strncmp(str, "hpmemsize=", 10)) {
4266                                 pci_hotplug_mem_size = memparse(str + 10, &str);
4267                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
4268                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
4269                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
4270                                 pcie_bus_config = PCIE_BUS_SAFE;
4271                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
4272                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
4273                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
4274                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
4275                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
4276                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
4277                         } else {
4278                                 printk(KERN_ERR "PCI: Unknown option `%s'\n",
4279                                                 str);
4280                         }
4281                 }
4282                 str = k;
4283         }
4284         return 0;
4285 }
4286 early_param("pci", pci_setup);
4287
4288 EXPORT_SYMBOL(pci_reenable_device);
4289 EXPORT_SYMBOL(pci_enable_device_io);
4290 EXPORT_SYMBOL(pci_enable_device_mem);
4291 EXPORT_SYMBOL(pci_enable_device);
4292 EXPORT_SYMBOL(pcim_enable_device);
4293 EXPORT_SYMBOL(pcim_pin_device);
4294 EXPORT_SYMBOL(pci_disable_device);
4295 EXPORT_SYMBOL(pci_find_capability);
4296 EXPORT_SYMBOL(pci_bus_find_capability);
4297 EXPORT_SYMBOL(pci_release_regions);
4298 EXPORT_SYMBOL(pci_request_regions);
4299 EXPORT_SYMBOL(pci_request_regions_exclusive);
4300 EXPORT_SYMBOL(pci_release_region);
4301 EXPORT_SYMBOL(pci_request_region);
4302 EXPORT_SYMBOL(pci_request_region_exclusive);
4303 EXPORT_SYMBOL(pci_release_selected_regions);
4304 EXPORT_SYMBOL(pci_request_selected_regions);
4305 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
4306 EXPORT_SYMBOL(pci_set_master);
4307 EXPORT_SYMBOL(pci_clear_master);
4308 EXPORT_SYMBOL(pci_set_mwi);
4309 EXPORT_SYMBOL(pci_try_set_mwi);
4310 EXPORT_SYMBOL(pci_clear_mwi);
4311 EXPORT_SYMBOL_GPL(pci_intx);
4312 EXPORT_SYMBOL(pci_assign_resource);
4313 EXPORT_SYMBOL(pci_find_parent_resource);
4314 EXPORT_SYMBOL(pci_select_bars);
4315
4316 EXPORT_SYMBOL(pci_set_power_state);
4317 EXPORT_SYMBOL(pci_save_state);
4318 EXPORT_SYMBOL(pci_restore_state);
4319 EXPORT_SYMBOL(pci_pme_capable);
4320 EXPORT_SYMBOL(pci_pme_active);
4321 EXPORT_SYMBOL(pci_wake_from_d3);
4322 EXPORT_SYMBOL(pci_target_state);
4323 EXPORT_SYMBOL(pci_prepare_to_sleep);
4324 EXPORT_SYMBOL(pci_back_from_sleep);
4325 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);