]> Pileus Git - ~andy/linux/blob - drivers/net/wireless/ath/ath9k/xmit.c
Merge branch 'for-john' of git://git.kernel.org/pub/scm/linux/kernel/git/iwlwifi...
[~andy/linux] / drivers / net / wireless / ath / ath9k / xmit.c
1 /*
2  * Copyright (c) 2008-2011 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #include <linux/dma-mapping.h>
18 #include "ath9k.h"
19 #include "ar9003_mac.h"
20
21 #define BITS_PER_BYTE           8
22 #define OFDM_PLCP_BITS          22
23 #define HT_RC_2_STREAMS(_rc)    ((((_rc) & 0x78) >> 3) + 1)
24 #define L_STF                   8
25 #define L_LTF                   8
26 #define L_SIG                   4
27 #define HT_SIG                  8
28 #define HT_STF                  4
29 #define HT_LTF(_ns)             (4 * (_ns))
30 #define SYMBOL_TIME(_ns)        ((_ns) << 2) /* ns * 4 us */
31 #define SYMBOL_TIME_HALFGI(_ns) (((_ns) * 18 + 4) / 5)  /* ns * 3.6 us */
32 #define TIME_SYMBOLS(t)         ((t) >> 2)
33 #define TIME_SYMBOLS_HALFGI(t)  (((t) * 5 - 4) / 18)
34 #define NUM_SYMBOLS_PER_USEC(_usec) (_usec >> 2)
35 #define NUM_SYMBOLS_PER_USEC_HALFGI(_usec) (((_usec*5)-4)/18)
36
37
38 static u16 bits_per_symbol[][2] = {
39         /* 20MHz 40MHz */
40         {    26,   54 },     /*  0: BPSK */
41         {    52,  108 },     /*  1: QPSK 1/2 */
42         {    78,  162 },     /*  2: QPSK 3/4 */
43         {   104,  216 },     /*  3: 16-QAM 1/2 */
44         {   156,  324 },     /*  4: 16-QAM 3/4 */
45         {   208,  432 },     /*  5: 64-QAM 2/3 */
46         {   234,  486 },     /*  6: 64-QAM 3/4 */
47         {   260,  540 },     /*  7: 64-QAM 5/6 */
48 };
49
50 #define IS_HT_RATE(_rate)     ((_rate) & 0x80)
51
52 static void ath_tx_send_normal(struct ath_softc *sc, struct ath_txq *txq,
53                                struct ath_atx_tid *tid, struct sk_buff *skb);
54 static void ath_tx_complete(struct ath_softc *sc, struct sk_buff *skb,
55                             int tx_flags, struct ath_txq *txq);
56 static void ath_tx_complete_buf(struct ath_softc *sc, struct ath_buf *bf,
57                                 struct ath_txq *txq, struct list_head *bf_q,
58                                 struct ath_tx_status *ts, int txok);
59 static void ath_tx_txqaddbuf(struct ath_softc *sc, struct ath_txq *txq,
60                              struct list_head *head, bool internal);
61 static void ath_tx_rc_status(struct ath_softc *sc, struct ath_buf *bf,
62                              struct ath_tx_status *ts, int nframes, int nbad,
63                              int txok);
64 static void ath_tx_update_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
65                               int seqno);
66 static struct ath_buf *ath_tx_setup_buffer(struct ath_softc *sc,
67                                            struct ath_txq *txq,
68                                            struct ath_atx_tid *tid,
69                                            struct sk_buff *skb);
70
71 enum {
72         MCS_HT20,
73         MCS_HT20_SGI,
74         MCS_HT40,
75         MCS_HT40_SGI,
76 };
77
78 /*********************/
79 /* Aggregation logic */
80 /*********************/
81
82 void ath_txq_lock(struct ath_softc *sc, struct ath_txq *txq)
83         __acquires(&txq->axq_lock)
84 {
85         spin_lock_bh(&txq->axq_lock);
86 }
87
88 void ath_txq_unlock(struct ath_softc *sc, struct ath_txq *txq)
89         __releases(&txq->axq_lock)
90 {
91         spin_unlock_bh(&txq->axq_lock);
92 }
93
94 void ath_txq_unlock_complete(struct ath_softc *sc, struct ath_txq *txq)
95         __releases(&txq->axq_lock)
96 {
97         struct sk_buff_head q;
98         struct sk_buff *skb;
99
100         __skb_queue_head_init(&q);
101         skb_queue_splice_init(&txq->complete_q, &q);
102         spin_unlock_bh(&txq->axq_lock);
103
104         while ((skb = __skb_dequeue(&q)))
105                 ieee80211_tx_status(sc->hw, skb);
106 }
107
108 static void ath_tx_queue_tid(struct ath_txq *txq, struct ath_atx_tid *tid)
109 {
110         struct ath_atx_ac *ac = tid->ac;
111
112         if (tid->paused)
113                 return;
114
115         if (tid->sched)
116                 return;
117
118         tid->sched = true;
119         list_add_tail(&tid->list, &ac->tid_q);
120
121         if (ac->sched)
122                 return;
123
124         ac->sched = true;
125         list_add_tail(&ac->list, &txq->axq_acq);
126 }
127
128 static struct ath_frame_info *get_frame_info(struct sk_buff *skb)
129 {
130         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
131         BUILD_BUG_ON(sizeof(struct ath_frame_info) >
132                      sizeof(tx_info->rate_driver_data));
133         return (struct ath_frame_info *) &tx_info->rate_driver_data[0];
134 }
135
136 static void ath_send_bar(struct ath_atx_tid *tid, u16 seqno)
137 {
138         ieee80211_send_bar(tid->an->vif, tid->an->sta->addr, tid->tidno,
139                            seqno << IEEE80211_SEQ_SEQ_SHIFT);
140 }
141
142 static void ath_set_rates(struct ieee80211_vif *vif, struct ieee80211_sta *sta,
143                           struct ath_buf *bf)
144 {
145         ieee80211_get_tx_rates(vif, sta, bf->bf_mpdu, bf->rates,
146                                ARRAY_SIZE(bf->rates));
147 }
148
149 static void ath_txq_skb_done(struct ath_softc *sc, struct ath_txq *txq,
150                              struct sk_buff *skb)
151 {
152         int q;
153
154         q = skb_get_queue_mapping(skb);
155         if (txq == sc->tx.uapsdq)
156                 txq = sc->tx.txq_map[q];
157
158         if (txq != sc->tx.txq_map[q])
159                 return;
160
161         if (WARN_ON(--txq->pending_frames < 0))
162                 txq->pending_frames = 0;
163
164         if (txq->stopped &&
165             txq->pending_frames < sc->tx.txq_max_pending[q]) {
166                 ieee80211_wake_queue(sc->hw, q);
167                 txq->stopped = false;
168         }
169 }
170
171 static void ath_tx_flush_tid(struct ath_softc *sc, struct ath_atx_tid *tid)
172 {
173         struct ath_txq *txq = tid->ac->txq;
174         struct sk_buff *skb;
175         struct ath_buf *bf;
176         struct list_head bf_head;
177         struct ath_tx_status ts;
178         struct ath_frame_info *fi;
179         bool sendbar = false;
180
181         INIT_LIST_HEAD(&bf_head);
182
183         memset(&ts, 0, sizeof(ts));
184
185         while ((skb = __skb_dequeue(&tid->buf_q))) {
186                 fi = get_frame_info(skb);
187                 bf = fi->bf;
188
189                 if (!bf) {
190                         bf = ath_tx_setup_buffer(sc, txq, tid, skb);
191                         if (!bf) {
192                                 ath_txq_skb_done(sc, txq, skb);
193                                 ieee80211_free_txskb(sc->hw, skb);
194                                 continue;
195                         }
196                 }
197
198                 if (fi->retries) {
199                         list_add_tail(&bf->list, &bf_head);
200                         ath_tx_update_baw(sc, tid, bf->bf_state.seqno);
201                         ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
202                         sendbar = true;
203                 } else {
204                         ath_set_rates(tid->an->vif, tid->an->sta, bf);
205                         ath_tx_send_normal(sc, txq, NULL, skb);
206                 }
207         }
208
209         if (sendbar) {
210                 ath_txq_unlock(sc, txq);
211                 ath_send_bar(tid, tid->seq_start);
212                 ath_txq_lock(sc, txq);
213         }
214 }
215
216 static void ath_tx_update_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
217                               int seqno)
218 {
219         int index, cindex;
220
221         index  = ATH_BA_INDEX(tid->seq_start, seqno);
222         cindex = (tid->baw_head + index) & (ATH_TID_MAX_BUFS - 1);
223
224         __clear_bit(cindex, tid->tx_buf);
225
226         while (tid->baw_head != tid->baw_tail && !test_bit(tid->baw_head, tid->tx_buf)) {
227                 INCR(tid->seq_start, IEEE80211_SEQ_MAX);
228                 INCR(tid->baw_head, ATH_TID_MAX_BUFS);
229                 if (tid->bar_index >= 0)
230                         tid->bar_index--;
231         }
232 }
233
234 static void ath_tx_addto_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
235                              u16 seqno)
236 {
237         int index, cindex;
238
239         index  = ATH_BA_INDEX(tid->seq_start, seqno);
240         cindex = (tid->baw_head + index) & (ATH_TID_MAX_BUFS - 1);
241         __set_bit(cindex, tid->tx_buf);
242
243         if (index >= ((tid->baw_tail - tid->baw_head) &
244                 (ATH_TID_MAX_BUFS - 1))) {
245                 tid->baw_tail = cindex;
246                 INCR(tid->baw_tail, ATH_TID_MAX_BUFS);
247         }
248 }
249
250 /*
251  * TODO: For frame(s) that are in the retry state, we will reuse the
252  * sequence number(s) without setting the retry bit. The
253  * alternative is to give up on these and BAR the receiver's window
254  * forward.
255  */
256 static void ath_tid_drain(struct ath_softc *sc, struct ath_txq *txq,
257                           struct ath_atx_tid *tid)
258
259 {
260         struct sk_buff *skb;
261         struct ath_buf *bf;
262         struct list_head bf_head;
263         struct ath_tx_status ts;
264         struct ath_frame_info *fi;
265
266         memset(&ts, 0, sizeof(ts));
267         INIT_LIST_HEAD(&bf_head);
268
269         while ((skb = __skb_dequeue(&tid->buf_q))) {
270                 fi = get_frame_info(skb);
271                 bf = fi->bf;
272
273                 if (!bf) {
274                         ath_tx_complete(sc, skb, ATH_TX_ERROR, txq);
275                         continue;
276                 }
277
278                 list_add_tail(&bf->list, &bf_head);
279
280                 ath_tx_update_baw(sc, tid, bf->bf_state.seqno);
281                 ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
282         }
283
284         tid->seq_next = tid->seq_start;
285         tid->baw_tail = tid->baw_head;
286         tid->bar_index = -1;
287 }
288
289 static void ath_tx_set_retry(struct ath_softc *sc, struct ath_txq *txq,
290                              struct sk_buff *skb, int count)
291 {
292         struct ath_frame_info *fi = get_frame_info(skb);
293         struct ath_buf *bf = fi->bf;
294         struct ieee80211_hdr *hdr;
295         int prev = fi->retries;
296
297         TX_STAT_INC(txq->axq_qnum, a_retries);
298         fi->retries += count;
299
300         if (prev > 0)
301                 return;
302
303         hdr = (struct ieee80211_hdr *)skb->data;
304         hdr->frame_control |= cpu_to_le16(IEEE80211_FCTL_RETRY);
305         dma_sync_single_for_device(sc->dev, bf->bf_buf_addr,
306                 sizeof(*hdr), DMA_TO_DEVICE);
307 }
308
309 static struct ath_buf *ath_tx_get_buffer(struct ath_softc *sc)
310 {
311         struct ath_buf *bf = NULL;
312
313         spin_lock_bh(&sc->tx.txbuflock);
314
315         if (unlikely(list_empty(&sc->tx.txbuf))) {
316                 spin_unlock_bh(&sc->tx.txbuflock);
317                 return NULL;
318         }
319
320         bf = list_first_entry(&sc->tx.txbuf, struct ath_buf, list);
321         list_del(&bf->list);
322
323         spin_unlock_bh(&sc->tx.txbuflock);
324
325         return bf;
326 }
327
328 static void ath_tx_return_buffer(struct ath_softc *sc, struct ath_buf *bf)
329 {
330         spin_lock_bh(&sc->tx.txbuflock);
331         list_add_tail(&bf->list, &sc->tx.txbuf);
332         spin_unlock_bh(&sc->tx.txbuflock);
333 }
334
335 static struct ath_buf* ath_clone_txbuf(struct ath_softc *sc, struct ath_buf *bf)
336 {
337         struct ath_buf *tbf;
338
339         tbf = ath_tx_get_buffer(sc);
340         if (WARN_ON(!tbf))
341                 return NULL;
342
343         ATH_TXBUF_RESET(tbf);
344
345         tbf->bf_mpdu = bf->bf_mpdu;
346         tbf->bf_buf_addr = bf->bf_buf_addr;
347         memcpy(tbf->bf_desc, bf->bf_desc, sc->sc_ah->caps.tx_desc_len);
348         tbf->bf_state = bf->bf_state;
349
350         return tbf;
351 }
352
353 static void ath_tx_count_frames(struct ath_softc *sc, struct ath_buf *bf,
354                                 struct ath_tx_status *ts, int txok,
355                                 int *nframes, int *nbad)
356 {
357         struct ath_frame_info *fi;
358         u16 seq_st = 0;
359         u32 ba[WME_BA_BMP_SIZE >> 5];
360         int ba_index;
361         int isaggr = 0;
362
363         *nbad = 0;
364         *nframes = 0;
365
366         isaggr = bf_isaggr(bf);
367         if (isaggr) {
368                 seq_st = ts->ts_seqnum;
369                 memcpy(ba, &ts->ba_low, WME_BA_BMP_SIZE >> 3);
370         }
371
372         while (bf) {
373                 fi = get_frame_info(bf->bf_mpdu);
374                 ba_index = ATH_BA_INDEX(seq_st, bf->bf_state.seqno);
375
376                 (*nframes)++;
377                 if (!txok || (isaggr && !ATH_BA_ISSET(ba, ba_index)))
378                         (*nbad)++;
379
380                 bf = bf->bf_next;
381         }
382 }
383
384
385 static void ath_tx_complete_aggr(struct ath_softc *sc, struct ath_txq *txq,
386                                  struct ath_buf *bf, struct list_head *bf_q,
387                                  struct ath_tx_status *ts, int txok)
388 {
389         struct ath_node *an = NULL;
390         struct sk_buff *skb;
391         struct ieee80211_sta *sta;
392         struct ieee80211_hw *hw = sc->hw;
393         struct ieee80211_hdr *hdr;
394         struct ieee80211_tx_info *tx_info;
395         struct ath_atx_tid *tid = NULL;
396         struct ath_buf *bf_next, *bf_last = bf->bf_lastbf;
397         struct list_head bf_head;
398         struct sk_buff_head bf_pending;
399         u16 seq_st = 0, acked_cnt = 0, txfail_cnt = 0, seq_first;
400         u32 ba[WME_BA_BMP_SIZE >> 5];
401         int isaggr, txfail, txpending, sendbar = 0, needreset = 0, nbad = 0;
402         bool rc_update = true, isba;
403         struct ieee80211_tx_rate rates[4];
404         struct ath_frame_info *fi;
405         int nframes;
406         u8 tidno;
407         bool flush = !!(ts->ts_status & ATH9K_TX_FLUSH);
408         int i, retries;
409         int bar_index = -1;
410
411         skb = bf->bf_mpdu;
412         hdr = (struct ieee80211_hdr *)skb->data;
413
414         tx_info = IEEE80211_SKB_CB(skb);
415
416         memcpy(rates, bf->rates, sizeof(rates));
417
418         retries = ts->ts_longretry + 1;
419         for (i = 0; i < ts->ts_rateindex; i++)
420                 retries += rates[i].count;
421
422         rcu_read_lock();
423
424         sta = ieee80211_find_sta_by_ifaddr(hw, hdr->addr1, hdr->addr2);
425         if (!sta) {
426                 rcu_read_unlock();
427
428                 INIT_LIST_HEAD(&bf_head);
429                 while (bf) {
430                         bf_next = bf->bf_next;
431
432                         if (!bf->bf_stale || bf_next != NULL)
433                                 list_move_tail(&bf->list, &bf_head);
434
435                         ath_tx_complete_buf(sc, bf, txq, &bf_head, ts, 0);
436
437                         bf = bf_next;
438                 }
439                 return;
440         }
441
442         an = (struct ath_node *)sta->drv_priv;
443         tidno = ieee80211_get_qos_ctl(hdr)[0] & IEEE80211_QOS_CTL_TID_MASK;
444         tid = ATH_AN_2_TID(an, tidno);
445         seq_first = tid->seq_start;
446         isba = ts->ts_flags & ATH9K_TX_BA;
447
448         /*
449          * The hardware occasionally sends a tx status for the wrong TID.
450          * In this case, the BA status cannot be considered valid and all
451          * subframes need to be retransmitted
452          *
453          * Only BlockAcks have a TID and therefore normal Acks cannot be
454          * checked
455          */
456         if (isba && tidno != ts->tid)
457                 txok = false;
458
459         isaggr = bf_isaggr(bf);
460         memset(ba, 0, WME_BA_BMP_SIZE >> 3);
461
462         if (isaggr && txok) {
463                 if (ts->ts_flags & ATH9K_TX_BA) {
464                         seq_st = ts->ts_seqnum;
465                         memcpy(ba, &ts->ba_low, WME_BA_BMP_SIZE >> 3);
466                 } else {
467                         /*
468                          * AR5416 can become deaf/mute when BA
469                          * issue happens. Chip needs to be reset.
470                          * But AP code may have sychronization issues
471                          * when perform internal reset in this routine.
472                          * Only enable reset in STA mode for now.
473                          */
474                         if (sc->sc_ah->opmode == NL80211_IFTYPE_STATION)
475                                 needreset = 1;
476                 }
477         }
478
479         __skb_queue_head_init(&bf_pending);
480
481         ath_tx_count_frames(sc, bf, ts, txok, &nframes, &nbad);
482         while (bf) {
483                 u16 seqno = bf->bf_state.seqno;
484
485                 txfail = txpending = sendbar = 0;
486                 bf_next = bf->bf_next;
487
488                 skb = bf->bf_mpdu;
489                 tx_info = IEEE80211_SKB_CB(skb);
490                 fi = get_frame_info(skb);
491
492                 if (!BAW_WITHIN(tid->seq_start, tid->baw_size, seqno)) {
493                         /*
494                          * Outside of the current BlockAck window,
495                          * maybe part of a previous session
496                          */
497                         txfail = 1;
498                 } else if (ATH_BA_ISSET(ba, ATH_BA_INDEX(seq_st, seqno))) {
499                         /* transmit completion, subframe is
500                          * acked by block ack */
501                         acked_cnt++;
502                 } else if (!isaggr && txok) {
503                         /* transmit completion */
504                         acked_cnt++;
505                 } else if (flush) {
506                         txpending = 1;
507                 } else if (fi->retries < ATH_MAX_SW_RETRIES) {
508                         if (txok || !an->sleeping)
509                                 ath_tx_set_retry(sc, txq, bf->bf_mpdu,
510                                                  retries);
511
512                         txpending = 1;
513                 } else {
514                         txfail = 1;
515                         txfail_cnt++;
516                         bar_index = max_t(int, bar_index,
517                                 ATH_BA_INDEX(seq_first, seqno));
518                 }
519
520                 /*
521                  * Make sure the last desc is reclaimed if it
522                  * not a holding desc.
523                  */
524                 INIT_LIST_HEAD(&bf_head);
525                 if (bf_next != NULL || !bf_last->bf_stale)
526                         list_move_tail(&bf->list, &bf_head);
527
528                 if (!txpending) {
529                         /*
530                          * complete the acked-ones/xretried ones; update
531                          * block-ack window
532                          */
533                         ath_tx_update_baw(sc, tid, seqno);
534
535                         if (rc_update && (acked_cnt == 1 || txfail_cnt == 1)) {
536                                 memcpy(tx_info->control.rates, rates, sizeof(rates));
537                                 ath_tx_rc_status(sc, bf, ts, nframes, nbad, txok);
538                                 rc_update = false;
539                         }
540
541                         ath_tx_complete_buf(sc, bf, txq, &bf_head, ts,
542                                 !txfail);
543                 } else {
544                         if (tx_info->flags & IEEE80211_TX_STATUS_EOSP) {
545                                 tx_info->flags &= ~IEEE80211_TX_STATUS_EOSP;
546                                 ieee80211_sta_eosp(sta);
547                         }
548                         /* retry the un-acked ones */
549                         if (bf->bf_next == NULL && bf_last->bf_stale) {
550                                 struct ath_buf *tbf;
551
552                                 tbf = ath_clone_txbuf(sc, bf_last);
553                                 /*
554                                  * Update tx baw and complete the
555                                  * frame with failed status if we
556                                  * run out of tx buf.
557                                  */
558                                 if (!tbf) {
559                                         ath_tx_update_baw(sc, tid, seqno);
560
561                                         ath_tx_complete_buf(sc, bf, txq,
562                                                             &bf_head, ts, 0);
563                                         bar_index = max_t(int, bar_index,
564                                                 ATH_BA_INDEX(seq_first, seqno));
565                                         break;
566                                 }
567
568                                 fi->bf = tbf;
569                         }
570
571                         /*
572                          * Put this buffer to the temporary pending
573                          * queue to retain ordering
574                          */
575                         __skb_queue_tail(&bf_pending, skb);
576                 }
577
578                 bf = bf_next;
579         }
580
581         /* prepend un-acked frames to the beginning of the pending frame queue */
582         if (!skb_queue_empty(&bf_pending)) {
583                 if (an->sleeping)
584                         ieee80211_sta_set_buffered(sta, tid->tidno, true);
585
586                 skb_queue_splice(&bf_pending, &tid->buf_q);
587                 if (!an->sleeping) {
588                         ath_tx_queue_tid(txq, tid);
589
590                         if (ts->ts_status & (ATH9K_TXERR_FILT | ATH9K_TXERR_XRETRY))
591                                 tid->ac->clear_ps_filter = true;
592                 }
593         }
594
595         if (bar_index >= 0) {
596                 u16 bar_seq = ATH_BA_INDEX2SEQ(seq_first, bar_index);
597
598                 if (BAW_WITHIN(tid->seq_start, tid->baw_size, bar_seq))
599                         tid->bar_index = ATH_BA_INDEX(tid->seq_start, bar_seq);
600
601                 ath_txq_unlock(sc, txq);
602                 ath_send_bar(tid, ATH_BA_INDEX2SEQ(seq_first, bar_index + 1));
603                 ath_txq_lock(sc, txq);
604         }
605
606         rcu_read_unlock();
607
608         if (needreset)
609                 ath9k_queue_reset(sc, RESET_TYPE_TX_ERROR);
610 }
611
612 static bool bf_is_ampdu_not_probing(struct ath_buf *bf)
613 {
614     struct ieee80211_tx_info *info = IEEE80211_SKB_CB(bf->bf_mpdu);
615     return bf_isampdu(bf) && !(info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE);
616 }
617
618 static void ath_tx_process_buffer(struct ath_softc *sc, struct ath_txq *txq,
619                                   struct ath_tx_status *ts, struct ath_buf *bf,
620                                   struct list_head *bf_head)
621 {
622         struct ieee80211_tx_info *info;
623         bool txok, flush;
624
625         txok = !(ts->ts_status & ATH9K_TXERR_MASK);
626         flush = !!(ts->ts_status & ATH9K_TX_FLUSH);
627         txq->axq_tx_inprogress = false;
628
629         txq->axq_depth--;
630         if (bf_is_ampdu_not_probing(bf))
631                 txq->axq_ampdu_depth--;
632
633         if (!bf_isampdu(bf)) {
634                 if (!flush) {
635                         info = IEEE80211_SKB_CB(bf->bf_mpdu);
636                         memcpy(info->control.rates, bf->rates,
637                                sizeof(info->control.rates));
638                         ath_tx_rc_status(sc, bf, ts, 1, txok ? 0 : 1, txok);
639                 }
640                 ath_tx_complete_buf(sc, bf, txq, bf_head, ts, txok);
641         } else
642                 ath_tx_complete_aggr(sc, txq, bf, bf_head, ts, txok);
643
644         if ((sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_HT) && !flush)
645                 ath_txq_schedule(sc, txq);
646 }
647
648 static bool ath_lookup_legacy(struct ath_buf *bf)
649 {
650         struct sk_buff *skb;
651         struct ieee80211_tx_info *tx_info;
652         struct ieee80211_tx_rate *rates;
653         int i;
654
655         skb = bf->bf_mpdu;
656         tx_info = IEEE80211_SKB_CB(skb);
657         rates = tx_info->control.rates;
658
659         for (i = 0; i < 4; i++) {
660                 if (!rates[i].count || rates[i].idx < 0)
661                         break;
662
663                 if (!(rates[i].flags & IEEE80211_TX_RC_MCS))
664                         return true;
665         }
666
667         return false;
668 }
669
670 static u32 ath_lookup_rate(struct ath_softc *sc, struct ath_buf *bf,
671                            struct ath_atx_tid *tid)
672 {
673         struct sk_buff *skb;
674         struct ieee80211_tx_info *tx_info;
675         struct ieee80211_tx_rate *rates;
676         u32 max_4ms_framelen, frmlen;
677         u16 aggr_limit, bt_aggr_limit, legacy = 0;
678         int q = tid->ac->txq->mac80211_qnum;
679         int i;
680
681         skb = bf->bf_mpdu;
682         tx_info = IEEE80211_SKB_CB(skb);
683         rates = bf->rates;
684
685         /*
686          * Find the lowest frame length among the rate series that will have a
687          * 4ms (or TXOP limited) transmit duration.
688          */
689         max_4ms_framelen = ATH_AMPDU_LIMIT_MAX;
690
691         for (i = 0; i < 4; i++) {
692                 int modeidx;
693
694                 if (!rates[i].count)
695                         continue;
696
697                 if (!(rates[i].flags & IEEE80211_TX_RC_MCS)) {
698                         legacy = 1;
699                         break;
700                 }
701
702                 if (rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH)
703                         modeidx = MCS_HT40;
704                 else
705                         modeidx = MCS_HT20;
706
707                 if (rates[i].flags & IEEE80211_TX_RC_SHORT_GI)
708                         modeidx++;
709
710                 frmlen = sc->tx.max_aggr_framelen[q][modeidx][rates[i].idx];
711                 max_4ms_framelen = min(max_4ms_framelen, frmlen);
712         }
713
714         /*
715          * limit aggregate size by the minimum rate if rate selected is
716          * not a probe rate, if rate selected is a probe rate then
717          * avoid aggregation of this packet.
718          */
719         if (tx_info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE || legacy)
720                 return 0;
721
722         aggr_limit = min(max_4ms_framelen, (u32)ATH_AMPDU_LIMIT_MAX);
723
724         /*
725          * Override the default aggregation limit for BTCOEX.
726          */
727         bt_aggr_limit = ath9k_btcoex_aggr_limit(sc, max_4ms_framelen);
728         if (bt_aggr_limit)
729                 aggr_limit = bt_aggr_limit;
730
731         /*
732          * h/w can accept aggregates up to 16 bit lengths (65535).
733          * The IE, however can hold up to 65536, which shows up here
734          * as zero. Ignore 65536 since we  are constrained by hw.
735          */
736         if (tid->an->maxampdu)
737                 aggr_limit = min(aggr_limit, tid->an->maxampdu);
738
739         return aggr_limit;
740 }
741
742 /*
743  * Returns the number of delimiters to be added to
744  * meet the minimum required mpdudensity.
745  */
746 static int ath_compute_num_delims(struct ath_softc *sc, struct ath_atx_tid *tid,
747                                   struct ath_buf *bf, u16 frmlen,
748                                   bool first_subfrm)
749 {
750 #define FIRST_DESC_NDELIMS 60
751         u32 nsymbits, nsymbols;
752         u16 minlen;
753         u8 flags, rix;
754         int width, streams, half_gi, ndelim, mindelim;
755         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
756
757         /* Select standard number of delimiters based on frame length alone */
758         ndelim = ATH_AGGR_GET_NDELIM(frmlen);
759
760         /*
761          * If encryption enabled, hardware requires some more padding between
762          * subframes.
763          * TODO - this could be improved to be dependent on the rate.
764          *      The hardware can keep up at lower rates, but not higher rates
765          */
766         if ((fi->keyix != ATH9K_TXKEYIX_INVALID) &&
767             !(sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA))
768                 ndelim += ATH_AGGR_ENCRYPTDELIM;
769
770         /*
771          * Add delimiter when using RTS/CTS with aggregation
772          * and non enterprise AR9003 card
773          */
774         if (first_subfrm && !AR_SREV_9580_10_OR_LATER(sc->sc_ah) &&
775             (sc->sc_ah->ent_mode & AR_ENT_OTP_MIN_PKT_SIZE_DISABLE))
776                 ndelim = max(ndelim, FIRST_DESC_NDELIMS);
777
778         /*
779          * Convert desired mpdu density from microeconds to bytes based
780          * on highest rate in rate series (i.e. first rate) to determine
781          * required minimum length for subframe. Take into account
782          * whether high rate is 20 or 40Mhz and half or full GI.
783          *
784          * If there is no mpdu density restriction, no further calculation
785          * is needed.
786          */
787
788         if (tid->an->mpdudensity == 0)
789                 return ndelim;
790
791         rix = bf->rates[0].idx;
792         flags = bf->rates[0].flags;
793         width = (flags & IEEE80211_TX_RC_40_MHZ_WIDTH) ? 1 : 0;
794         half_gi = (flags & IEEE80211_TX_RC_SHORT_GI) ? 1 : 0;
795
796         if (half_gi)
797                 nsymbols = NUM_SYMBOLS_PER_USEC_HALFGI(tid->an->mpdudensity);
798         else
799                 nsymbols = NUM_SYMBOLS_PER_USEC(tid->an->mpdudensity);
800
801         if (nsymbols == 0)
802                 nsymbols = 1;
803
804         streams = HT_RC_2_STREAMS(rix);
805         nsymbits = bits_per_symbol[rix % 8][width] * streams;
806         minlen = (nsymbols * nsymbits) / BITS_PER_BYTE;
807
808         if (frmlen < minlen) {
809                 mindelim = (minlen - frmlen) / ATH_AGGR_DELIM_SZ;
810                 ndelim = max(mindelim, ndelim);
811         }
812
813         return ndelim;
814 }
815
816 static struct ath_buf *
817 ath_tx_get_tid_subframe(struct ath_softc *sc, struct ath_txq *txq,
818                         struct ath_atx_tid *tid)
819 {
820         struct ath_frame_info *fi;
821         struct sk_buff *skb;
822         struct ath_buf *bf;
823         u16 seqno;
824
825         while (1) {
826                 skb = skb_peek(&tid->buf_q);
827                 if (!skb)
828                         break;
829
830                 fi = get_frame_info(skb);
831                 bf = fi->bf;
832                 if (!fi->bf)
833                         bf = ath_tx_setup_buffer(sc, txq, tid, skb);
834
835                 if (!bf) {
836                         __skb_unlink(skb, &tid->buf_q);
837                         ath_txq_skb_done(sc, txq, skb);
838                         ieee80211_free_txskb(sc->hw, skb);
839                         continue;
840                 }
841
842                 bf->bf_state.bf_type = BUF_AMPDU | BUF_AGGR;
843                 seqno = bf->bf_state.seqno;
844
845                 /* do not step over block-ack window */
846                 if (!BAW_WITHIN(tid->seq_start, tid->baw_size, seqno))
847                         break;
848
849                 if (tid->bar_index > ATH_BA_INDEX(tid->seq_start, seqno)) {
850                         struct ath_tx_status ts = {};
851                         struct list_head bf_head;
852
853                         INIT_LIST_HEAD(&bf_head);
854                         list_add(&bf->list, &bf_head);
855                         __skb_unlink(skb, &tid->buf_q);
856                         ath_tx_update_baw(sc, tid, seqno);
857                         ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
858                         continue;
859                 }
860
861                 bf->bf_next = NULL;
862                 bf->bf_lastbf = bf;
863                 return bf;
864         }
865
866         return NULL;
867 }
868
869 static enum ATH_AGGR_STATUS ath_tx_form_aggr(struct ath_softc *sc,
870                                              struct ath_txq *txq,
871                                              struct ath_atx_tid *tid,
872                                              struct list_head *bf_q,
873                                              int *aggr_len)
874 {
875 #define PADBYTES(_len) ((4 - ((_len) % 4)) % 4)
876         struct ath_buf *bf, *bf_first = NULL, *bf_prev = NULL;
877         int rl = 0, nframes = 0, ndelim, prev_al = 0;
878         u16 aggr_limit = 0, al = 0, bpad = 0,
879                 al_delta, h_baw = tid->baw_size / 2;
880         enum ATH_AGGR_STATUS status = ATH_AGGR_DONE;
881         struct ieee80211_tx_info *tx_info;
882         struct ath_frame_info *fi;
883         struct sk_buff *skb;
884
885         do {
886                 bf = ath_tx_get_tid_subframe(sc, txq, tid);
887                 if (!bf) {
888                         status = ATH_AGGR_BAW_CLOSED;
889                         break;
890                 }
891
892                 skb = bf->bf_mpdu;
893                 fi = get_frame_info(skb);
894
895                 if (!bf_first)
896                         bf_first = bf;
897
898                 if (!rl) {
899                         ath_set_rates(tid->an->vif, tid->an->sta, bf);
900                         aggr_limit = ath_lookup_rate(sc, bf, tid);
901                         rl = 1;
902                 }
903
904                 /* do not exceed aggregation limit */
905                 al_delta = ATH_AGGR_DELIM_SZ + fi->framelen;
906
907                 if (nframes &&
908                     ((aggr_limit < (al + bpad + al_delta + prev_al)) ||
909                      ath_lookup_legacy(bf))) {
910                         status = ATH_AGGR_LIMITED;
911                         break;
912                 }
913
914                 tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
915                 if (nframes && (tx_info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE))
916                         break;
917
918                 /* do not exceed subframe limit */
919                 if (nframes >= min((int)h_baw, ATH_AMPDU_SUBFRAME_DEFAULT)) {
920                         status = ATH_AGGR_LIMITED;
921                         break;
922                 }
923
924                 /* add padding for previous frame to aggregation length */
925                 al += bpad + al_delta;
926
927                 /*
928                  * Get the delimiters needed to meet the MPDU
929                  * density for this node.
930                  */
931                 ndelim = ath_compute_num_delims(sc, tid, bf_first, fi->framelen,
932                                                 !nframes);
933                 bpad = PADBYTES(al_delta) + (ndelim << 2);
934
935                 nframes++;
936                 bf->bf_next = NULL;
937
938                 /* link buffers of this frame to the aggregate */
939                 if (!fi->retries)
940                         ath_tx_addto_baw(sc, tid, bf->bf_state.seqno);
941                 bf->bf_state.ndelim = ndelim;
942
943                 __skb_unlink(skb, &tid->buf_q);
944                 list_add_tail(&bf->list, bf_q);
945                 if (bf_prev)
946                         bf_prev->bf_next = bf;
947
948                 bf_prev = bf;
949
950         } while (!skb_queue_empty(&tid->buf_q));
951
952         *aggr_len = al;
953
954         return status;
955 #undef PADBYTES
956 }
957
958 /*
959  * rix - rate index
960  * pktlen - total bytes (delims + data + fcs + pads + pad delims)
961  * width  - 0 for 20 MHz, 1 for 40 MHz
962  * half_gi - to use 4us v/s 3.6 us for symbol time
963  */
964 static u32 ath_pkt_duration(struct ath_softc *sc, u8 rix, int pktlen,
965                             int width, int half_gi, bool shortPreamble)
966 {
967         u32 nbits, nsymbits, duration, nsymbols;
968         int streams;
969
970         /* find number of symbols: PLCP + data */
971         streams = HT_RC_2_STREAMS(rix);
972         nbits = (pktlen << 3) + OFDM_PLCP_BITS;
973         nsymbits = bits_per_symbol[rix % 8][width] * streams;
974         nsymbols = (nbits + nsymbits - 1) / nsymbits;
975
976         if (!half_gi)
977                 duration = SYMBOL_TIME(nsymbols);
978         else
979                 duration = SYMBOL_TIME_HALFGI(nsymbols);
980
981         /* addup duration for legacy/ht training and signal fields */
982         duration += L_STF + L_LTF + L_SIG + HT_SIG + HT_STF + HT_LTF(streams);
983
984         return duration;
985 }
986
987 static int ath_max_framelen(int usec, int mcs, bool ht40, bool sgi)
988 {
989         int streams = HT_RC_2_STREAMS(mcs);
990         int symbols, bits;
991         int bytes = 0;
992
993         symbols = sgi ? TIME_SYMBOLS_HALFGI(usec) : TIME_SYMBOLS(usec);
994         bits = symbols * bits_per_symbol[mcs % 8][ht40] * streams;
995         bits -= OFDM_PLCP_BITS;
996         bytes = bits / 8;
997         bytes -= L_STF + L_LTF + L_SIG + HT_SIG + HT_STF + HT_LTF(streams);
998         if (bytes > 65532)
999                 bytes = 65532;
1000
1001         return bytes;
1002 }
1003
1004 void ath_update_max_aggr_framelen(struct ath_softc *sc, int queue, int txop)
1005 {
1006         u16 *cur_ht20, *cur_ht20_sgi, *cur_ht40, *cur_ht40_sgi;
1007         int mcs;
1008
1009         /* 4ms is the default (and maximum) duration */
1010         if (!txop || txop > 4096)
1011                 txop = 4096;
1012
1013         cur_ht20 = sc->tx.max_aggr_framelen[queue][MCS_HT20];
1014         cur_ht20_sgi = sc->tx.max_aggr_framelen[queue][MCS_HT20_SGI];
1015         cur_ht40 = sc->tx.max_aggr_framelen[queue][MCS_HT40];
1016         cur_ht40_sgi = sc->tx.max_aggr_framelen[queue][MCS_HT40_SGI];
1017         for (mcs = 0; mcs < 32; mcs++) {
1018                 cur_ht20[mcs] = ath_max_framelen(txop, mcs, false, false);
1019                 cur_ht20_sgi[mcs] = ath_max_framelen(txop, mcs, false, true);
1020                 cur_ht40[mcs] = ath_max_framelen(txop, mcs, true, false);
1021                 cur_ht40_sgi[mcs] = ath_max_framelen(txop, mcs, true, true);
1022         }
1023 }
1024
1025 static void ath_buf_set_rate(struct ath_softc *sc, struct ath_buf *bf,
1026                              struct ath_tx_info *info, int len, bool rts)
1027 {
1028         struct ath_hw *ah = sc->sc_ah;
1029         struct sk_buff *skb;
1030         struct ieee80211_tx_info *tx_info;
1031         struct ieee80211_tx_rate *rates;
1032         const struct ieee80211_rate *rate;
1033         struct ieee80211_hdr *hdr;
1034         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
1035         u32 rts_thresh = sc->hw->wiphy->rts_threshold;
1036         int i;
1037         u8 rix = 0;
1038
1039         skb = bf->bf_mpdu;
1040         tx_info = IEEE80211_SKB_CB(skb);
1041         rates = bf->rates;
1042         hdr = (struct ieee80211_hdr *)skb->data;
1043
1044         /* set dur_update_en for l-sig computation except for PS-Poll frames */
1045         info->dur_update = !ieee80211_is_pspoll(hdr->frame_control);
1046         info->rtscts_rate = fi->rtscts_rate;
1047
1048         for (i = 0; i < ARRAY_SIZE(bf->rates); i++) {
1049                 bool is_40, is_sgi, is_sp;
1050                 int phy;
1051
1052                 if (!rates[i].count || (rates[i].idx < 0))
1053                         continue;
1054
1055                 rix = rates[i].idx;
1056                 info->rates[i].Tries = rates[i].count;
1057
1058                 /*
1059                  * Handle RTS threshold for unaggregated HT frames.
1060                  */
1061                 if (bf_isampdu(bf) && !bf_isaggr(bf) &&
1062                     (rates[i].flags & IEEE80211_TX_RC_MCS) &&
1063                     unlikely(rts_thresh != (u32) -1)) {
1064                         if (!rts_thresh || (len > rts_thresh))
1065                                 rts = true;
1066                 }
1067
1068                 if (rts || rates[i].flags & IEEE80211_TX_RC_USE_RTS_CTS) {
1069                         info->rates[i].RateFlags |= ATH9K_RATESERIES_RTS_CTS;
1070                         info->flags |= ATH9K_TXDESC_RTSENA;
1071                 } else if (rates[i].flags & IEEE80211_TX_RC_USE_CTS_PROTECT) {
1072                         info->rates[i].RateFlags |= ATH9K_RATESERIES_RTS_CTS;
1073                         info->flags |= ATH9K_TXDESC_CTSENA;
1074                 }
1075
1076                 if (rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH)
1077                         info->rates[i].RateFlags |= ATH9K_RATESERIES_2040;
1078                 if (rates[i].flags & IEEE80211_TX_RC_SHORT_GI)
1079                         info->rates[i].RateFlags |= ATH9K_RATESERIES_HALFGI;
1080
1081                 is_sgi = !!(rates[i].flags & IEEE80211_TX_RC_SHORT_GI);
1082                 is_40 = !!(rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH);
1083                 is_sp = !!(rates[i].flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE);
1084
1085                 if (rates[i].flags & IEEE80211_TX_RC_MCS) {
1086                         /* MCS rates */
1087                         info->rates[i].Rate = rix | 0x80;
1088                         info->rates[i].ChSel = ath_txchainmask_reduction(sc,
1089                                         ah->txchainmask, info->rates[i].Rate);
1090                         info->rates[i].PktDuration = ath_pkt_duration(sc, rix, len,
1091                                  is_40, is_sgi, is_sp);
1092                         if (rix < 8 && (tx_info->flags & IEEE80211_TX_CTL_STBC))
1093                                 info->rates[i].RateFlags |= ATH9K_RATESERIES_STBC;
1094                         continue;
1095                 }
1096
1097                 /* legacy rates */
1098                 rate = &sc->sbands[tx_info->band].bitrates[rates[i].idx];
1099                 if ((tx_info->band == IEEE80211_BAND_2GHZ) &&
1100                     !(rate->flags & IEEE80211_RATE_ERP_G))
1101                         phy = WLAN_RC_PHY_CCK;
1102                 else
1103                         phy = WLAN_RC_PHY_OFDM;
1104
1105                 info->rates[i].Rate = rate->hw_value;
1106                 if (rate->hw_value_short) {
1107                         if (rates[i].flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE)
1108                                 info->rates[i].Rate |= rate->hw_value_short;
1109                 } else {
1110                         is_sp = false;
1111                 }
1112
1113                 if (bf->bf_state.bfs_paprd)
1114                         info->rates[i].ChSel = ah->txchainmask;
1115                 else
1116                         info->rates[i].ChSel = ath_txchainmask_reduction(sc,
1117                                         ah->txchainmask, info->rates[i].Rate);
1118
1119                 info->rates[i].PktDuration = ath9k_hw_computetxtime(sc->sc_ah,
1120                         phy, rate->bitrate * 100, len, rix, is_sp);
1121         }
1122
1123         /* For AR5416 - RTS cannot be followed by a frame larger than 8K */
1124         if (bf_isaggr(bf) && (len > sc->sc_ah->caps.rts_aggr_limit))
1125                 info->flags &= ~ATH9K_TXDESC_RTSENA;
1126
1127         /* ATH9K_TXDESC_RTSENA and ATH9K_TXDESC_CTSENA are mutually exclusive. */
1128         if (info->flags & ATH9K_TXDESC_RTSENA)
1129                 info->flags &= ~ATH9K_TXDESC_CTSENA;
1130 }
1131
1132 static enum ath9k_pkt_type get_hw_packet_type(struct sk_buff *skb)
1133 {
1134         struct ieee80211_hdr *hdr;
1135         enum ath9k_pkt_type htype;
1136         __le16 fc;
1137
1138         hdr = (struct ieee80211_hdr *)skb->data;
1139         fc = hdr->frame_control;
1140
1141         if (ieee80211_is_beacon(fc))
1142                 htype = ATH9K_PKT_TYPE_BEACON;
1143         else if (ieee80211_is_probe_resp(fc))
1144                 htype = ATH9K_PKT_TYPE_PROBE_RESP;
1145         else if (ieee80211_is_atim(fc))
1146                 htype = ATH9K_PKT_TYPE_ATIM;
1147         else if (ieee80211_is_pspoll(fc))
1148                 htype = ATH9K_PKT_TYPE_PSPOLL;
1149         else
1150                 htype = ATH9K_PKT_TYPE_NORMAL;
1151
1152         return htype;
1153 }
1154
1155 static void ath_tx_fill_desc(struct ath_softc *sc, struct ath_buf *bf,
1156                              struct ath_txq *txq, int len)
1157 {
1158         struct ath_hw *ah = sc->sc_ah;
1159         struct ath_buf *bf_first = NULL;
1160         struct ath_tx_info info;
1161         u32 rts_thresh = sc->hw->wiphy->rts_threshold;
1162         bool rts = false;
1163
1164         memset(&info, 0, sizeof(info));
1165         info.is_first = true;
1166         info.is_last = true;
1167         info.txpower = MAX_RATE_POWER;
1168         info.qcu = txq->axq_qnum;
1169
1170         while (bf) {
1171                 struct sk_buff *skb = bf->bf_mpdu;
1172                 struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
1173                 struct ath_frame_info *fi = get_frame_info(skb);
1174                 bool aggr = !!(bf->bf_state.bf_type & BUF_AGGR);
1175
1176                 info.type = get_hw_packet_type(skb);
1177                 if (bf->bf_next)
1178                         info.link = bf->bf_next->bf_daddr;
1179                 else
1180                         info.link = 0;
1181
1182                 if (!bf_first) {
1183                         bf_first = bf;
1184
1185                         info.flags = ATH9K_TXDESC_INTREQ;
1186                         if ((tx_info->flags & IEEE80211_TX_CTL_CLEAR_PS_FILT) ||
1187                             txq == sc->tx.uapsdq)
1188                                 info.flags |= ATH9K_TXDESC_CLRDMASK;
1189
1190                         if (tx_info->flags & IEEE80211_TX_CTL_NO_ACK)
1191                                 info.flags |= ATH9K_TXDESC_NOACK;
1192                         if (tx_info->flags & IEEE80211_TX_CTL_LDPC)
1193                                 info.flags |= ATH9K_TXDESC_LDPC;
1194
1195                         if (bf->bf_state.bfs_paprd)
1196                                 info.flags |= (u32) bf->bf_state.bfs_paprd <<
1197                                               ATH9K_TXDESC_PAPRD_S;
1198
1199                         /*
1200                          * mac80211 doesn't handle RTS threshold for HT because
1201                          * the decision has to be taken based on AMPDU length
1202                          * and aggregation is done entirely inside ath9k.
1203                          * Set the RTS/CTS flag for the first subframe based
1204                          * on the threshold.
1205                          */
1206                         if (aggr && (bf == bf_first) &&
1207                             unlikely(rts_thresh != (u32) -1)) {
1208                                 /*
1209                                  * "len" is the size of the entire AMPDU.
1210                                  */
1211                                 if (!rts_thresh || (len > rts_thresh))
1212                                         rts = true;
1213                         }
1214                         ath_buf_set_rate(sc, bf, &info, len, rts);
1215                 }
1216
1217                 info.buf_addr[0] = bf->bf_buf_addr;
1218                 info.buf_len[0] = skb->len;
1219                 info.pkt_len = fi->framelen;
1220                 info.keyix = fi->keyix;
1221                 info.keytype = fi->keytype;
1222
1223                 if (aggr) {
1224                         if (bf == bf_first)
1225                                 info.aggr = AGGR_BUF_FIRST;
1226                         else if (bf == bf_first->bf_lastbf)
1227                                 info.aggr = AGGR_BUF_LAST;
1228                         else
1229                                 info.aggr = AGGR_BUF_MIDDLE;
1230
1231                         info.ndelim = bf->bf_state.ndelim;
1232                         info.aggr_len = len;
1233                 }
1234
1235                 if (bf == bf_first->bf_lastbf)
1236                         bf_first = NULL;
1237
1238                 ath9k_hw_set_txdesc(ah, bf->bf_desc, &info);
1239                 bf = bf->bf_next;
1240         }
1241 }
1242
1243 static void ath_tx_sched_aggr(struct ath_softc *sc, struct ath_txq *txq,
1244                               struct ath_atx_tid *tid)
1245 {
1246         struct ath_buf *bf;
1247         enum ATH_AGGR_STATUS status;
1248         struct ieee80211_tx_info *tx_info;
1249         struct list_head bf_q;
1250         int aggr_len;
1251
1252         do {
1253                 if (skb_queue_empty(&tid->buf_q))
1254                         return;
1255
1256                 INIT_LIST_HEAD(&bf_q);
1257
1258                 status = ath_tx_form_aggr(sc, txq, tid, &bf_q, &aggr_len);
1259
1260                 /*
1261                  * no frames picked up to be aggregated;
1262                  * block-ack window is not open.
1263                  */
1264                 if (list_empty(&bf_q))
1265                         break;
1266
1267                 bf = list_first_entry(&bf_q, struct ath_buf, list);
1268                 bf->bf_lastbf = list_entry(bf_q.prev, struct ath_buf, list);
1269                 tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
1270
1271                 if (tid->ac->clear_ps_filter) {
1272                         tid->ac->clear_ps_filter = false;
1273                         tx_info->flags |= IEEE80211_TX_CTL_CLEAR_PS_FILT;
1274                 } else {
1275                         tx_info->flags &= ~IEEE80211_TX_CTL_CLEAR_PS_FILT;
1276                 }
1277
1278                 /* if only one frame, send as non-aggregate */
1279                 if (bf == bf->bf_lastbf) {
1280                         aggr_len = get_frame_info(bf->bf_mpdu)->framelen;
1281                         bf->bf_state.bf_type = BUF_AMPDU;
1282                 } else {
1283                         TX_STAT_INC(txq->axq_qnum, a_aggr);
1284                 }
1285
1286                 ath_tx_fill_desc(sc, bf, txq, aggr_len);
1287                 ath_tx_txqaddbuf(sc, txq, &bf_q, false);
1288         } while (txq->axq_ampdu_depth < ATH_AGGR_MIN_QDEPTH &&
1289                  status != ATH_AGGR_BAW_CLOSED);
1290 }
1291
1292 int ath_tx_aggr_start(struct ath_softc *sc, struct ieee80211_sta *sta,
1293                       u16 tid, u16 *ssn)
1294 {
1295         struct ath_atx_tid *txtid;
1296         struct ath_node *an;
1297         u8 density;
1298
1299         an = (struct ath_node *)sta->drv_priv;
1300         txtid = ATH_AN_2_TID(an, tid);
1301
1302         /* update ampdu factor/density, they may have changed. This may happen
1303          * in HT IBSS when a beacon with HT-info is received after the station
1304          * has already been added.
1305          */
1306         if (sta->ht_cap.ht_supported) {
1307                 an->maxampdu = 1 << (IEEE80211_HT_MAX_AMPDU_FACTOR +
1308                                      sta->ht_cap.ampdu_factor);
1309                 density = ath9k_parse_mpdudensity(sta->ht_cap.ampdu_density);
1310                 an->mpdudensity = density;
1311         }
1312
1313         txtid->active = true;
1314         txtid->paused = true;
1315         *ssn = txtid->seq_start = txtid->seq_next;
1316         txtid->bar_index = -1;
1317
1318         memset(txtid->tx_buf, 0, sizeof(txtid->tx_buf));
1319         txtid->baw_head = txtid->baw_tail = 0;
1320
1321         return 0;
1322 }
1323
1324 void ath_tx_aggr_stop(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid)
1325 {
1326         struct ath_node *an = (struct ath_node *)sta->drv_priv;
1327         struct ath_atx_tid *txtid = ATH_AN_2_TID(an, tid);
1328         struct ath_txq *txq = txtid->ac->txq;
1329
1330         ath_txq_lock(sc, txq);
1331         txtid->active = false;
1332         txtid->paused = true;
1333         ath_tx_flush_tid(sc, txtid);
1334         ath_txq_unlock_complete(sc, txq);
1335 }
1336
1337 void ath_tx_aggr_sleep(struct ieee80211_sta *sta, struct ath_softc *sc,
1338                        struct ath_node *an)
1339 {
1340         struct ath_atx_tid *tid;
1341         struct ath_atx_ac *ac;
1342         struct ath_txq *txq;
1343         bool buffered;
1344         int tidno;
1345
1346         for (tidno = 0, tid = &an->tid[tidno];
1347              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
1348
1349                 if (!tid->sched)
1350                         continue;
1351
1352                 ac = tid->ac;
1353                 txq = ac->txq;
1354
1355                 ath_txq_lock(sc, txq);
1356
1357                 buffered = !skb_queue_empty(&tid->buf_q);
1358
1359                 tid->sched = false;
1360                 list_del(&tid->list);
1361
1362                 if (ac->sched) {
1363                         ac->sched = false;
1364                         list_del(&ac->list);
1365                 }
1366
1367                 ath_txq_unlock(sc, txq);
1368
1369                 ieee80211_sta_set_buffered(sta, tidno, buffered);
1370         }
1371 }
1372
1373 void ath_tx_aggr_wakeup(struct ath_softc *sc, struct ath_node *an)
1374 {
1375         struct ath_atx_tid *tid;
1376         struct ath_atx_ac *ac;
1377         struct ath_txq *txq;
1378         int tidno;
1379
1380         for (tidno = 0, tid = &an->tid[tidno];
1381              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
1382
1383                 ac = tid->ac;
1384                 txq = ac->txq;
1385
1386                 ath_txq_lock(sc, txq);
1387                 ac->clear_ps_filter = true;
1388
1389                 if (!skb_queue_empty(&tid->buf_q) && !tid->paused) {
1390                         ath_tx_queue_tid(txq, tid);
1391                         ath_txq_schedule(sc, txq);
1392                 }
1393
1394                 ath_txq_unlock_complete(sc, txq);
1395         }
1396 }
1397
1398 void ath_tx_aggr_resume(struct ath_softc *sc, struct ieee80211_sta *sta,
1399                         u16 tidno)
1400 {
1401         struct ath_atx_tid *tid;
1402         struct ath_node *an;
1403         struct ath_txq *txq;
1404
1405         an = (struct ath_node *)sta->drv_priv;
1406         tid = ATH_AN_2_TID(an, tidno);
1407         txq = tid->ac->txq;
1408
1409         ath_txq_lock(sc, txq);
1410
1411         tid->baw_size = IEEE80211_MIN_AMPDU_BUF << sta->ht_cap.ampdu_factor;
1412         tid->paused = false;
1413
1414         if (!skb_queue_empty(&tid->buf_q)) {
1415                 ath_tx_queue_tid(txq, tid);
1416                 ath_txq_schedule(sc, txq);
1417         }
1418
1419         ath_txq_unlock_complete(sc, txq);
1420 }
1421
1422 void ath9k_release_buffered_frames(struct ieee80211_hw *hw,
1423                                    struct ieee80211_sta *sta,
1424                                    u16 tids, int nframes,
1425                                    enum ieee80211_frame_release_type reason,
1426                                    bool more_data)
1427 {
1428         struct ath_softc *sc = hw->priv;
1429         struct ath_node *an = (struct ath_node *)sta->drv_priv;
1430         struct ath_txq *txq = sc->tx.uapsdq;
1431         struct ieee80211_tx_info *info;
1432         struct list_head bf_q;
1433         struct ath_buf *bf_tail = NULL, *bf;
1434         int sent = 0;
1435         int i;
1436
1437         INIT_LIST_HEAD(&bf_q);
1438         for (i = 0; tids && nframes; i++, tids >>= 1) {
1439                 struct ath_atx_tid *tid;
1440
1441                 if (!(tids & 1))
1442                         continue;
1443
1444                 tid = ATH_AN_2_TID(an, i);
1445                 if (tid->paused)
1446                         continue;
1447
1448                 ath_txq_lock(sc, tid->ac->txq);
1449                 while (!skb_queue_empty(&tid->buf_q) && nframes > 0) {
1450                         bf = ath_tx_get_tid_subframe(sc, sc->tx.uapsdq, tid);
1451                         if (!bf)
1452                                 break;
1453
1454                         __skb_unlink(bf->bf_mpdu, &tid->buf_q);
1455                         list_add_tail(&bf->list, &bf_q);
1456                         ath_set_rates(tid->an->vif, tid->an->sta, bf);
1457                         ath_tx_addto_baw(sc, tid, bf->bf_state.seqno);
1458                         bf->bf_state.bf_type &= ~BUF_AGGR;
1459                         if (bf_tail)
1460                                 bf_tail->bf_next = bf;
1461
1462                         bf_tail = bf;
1463                         nframes--;
1464                         sent++;
1465                         TX_STAT_INC(txq->axq_qnum, a_queued_hw);
1466
1467                         if (skb_queue_empty(&tid->buf_q))
1468                                 ieee80211_sta_set_buffered(an->sta, i, false);
1469                 }
1470                 ath_txq_unlock_complete(sc, tid->ac->txq);
1471         }
1472
1473         if (list_empty(&bf_q))
1474                 return;
1475
1476         info = IEEE80211_SKB_CB(bf_tail->bf_mpdu);
1477         info->flags |= IEEE80211_TX_STATUS_EOSP;
1478
1479         bf = list_first_entry(&bf_q, struct ath_buf, list);
1480         ath_txq_lock(sc, txq);
1481         ath_tx_fill_desc(sc, bf, txq, 0);
1482         ath_tx_txqaddbuf(sc, txq, &bf_q, false);
1483         ath_txq_unlock(sc, txq);
1484 }
1485
1486 /********************/
1487 /* Queue Management */
1488 /********************/
1489
1490 struct ath_txq *ath_txq_setup(struct ath_softc *sc, int qtype, int subtype)
1491 {
1492         struct ath_hw *ah = sc->sc_ah;
1493         struct ath9k_tx_queue_info qi;
1494         static const int subtype_txq_to_hwq[] = {
1495                 [IEEE80211_AC_BE] = ATH_TXQ_AC_BE,
1496                 [IEEE80211_AC_BK] = ATH_TXQ_AC_BK,
1497                 [IEEE80211_AC_VI] = ATH_TXQ_AC_VI,
1498                 [IEEE80211_AC_VO] = ATH_TXQ_AC_VO,
1499         };
1500         int axq_qnum, i;
1501
1502         memset(&qi, 0, sizeof(qi));
1503         qi.tqi_subtype = subtype_txq_to_hwq[subtype];
1504         qi.tqi_aifs = ATH9K_TXQ_USEDEFAULT;
1505         qi.tqi_cwmin = ATH9K_TXQ_USEDEFAULT;
1506         qi.tqi_cwmax = ATH9K_TXQ_USEDEFAULT;
1507         qi.tqi_physCompBuf = 0;
1508
1509         /*
1510          * Enable interrupts only for EOL and DESC conditions.
1511          * We mark tx descriptors to receive a DESC interrupt
1512          * when a tx queue gets deep; otherwise waiting for the
1513          * EOL to reap descriptors.  Note that this is done to
1514          * reduce interrupt load and this only defers reaping
1515          * descriptors, never transmitting frames.  Aside from
1516          * reducing interrupts this also permits more concurrency.
1517          * The only potential downside is if the tx queue backs
1518          * up in which case the top half of the kernel may backup
1519          * due to a lack of tx descriptors.
1520          *
1521          * The UAPSD queue is an exception, since we take a desc-
1522          * based intr on the EOSP frames.
1523          */
1524         if (ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) {
1525                 qi.tqi_qflags = TXQ_FLAG_TXINT_ENABLE;
1526         } else {
1527                 if (qtype == ATH9K_TX_QUEUE_UAPSD)
1528                         qi.tqi_qflags = TXQ_FLAG_TXDESCINT_ENABLE;
1529                 else
1530                         qi.tqi_qflags = TXQ_FLAG_TXEOLINT_ENABLE |
1531                                         TXQ_FLAG_TXDESCINT_ENABLE;
1532         }
1533         axq_qnum = ath9k_hw_setuptxqueue(ah, qtype, &qi);
1534         if (axq_qnum == -1) {
1535                 /*
1536                  * NB: don't print a message, this happens
1537                  * normally on parts with too few tx queues
1538                  */
1539                 return NULL;
1540         }
1541         if (!ATH_TXQ_SETUP(sc, axq_qnum)) {
1542                 struct ath_txq *txq = &sc->tx.txq[axq_qnum];
1543
1544                 txq->axq_qnum = axq_qnum;
1545                 txq->mac80211_qnum = -1;
1546                 txq->axq_link = NULL;
1547                 __skb_queue_head_init(&txq->complete_q);
1548                 INIT_LIST_HEAD(&txq->axq_q);
1549                 INIT_LIST_HEAD(&txq->axq_acq);
1550                 spin_lock_init(&txq->axq_lock);
1551                 txq->axq_depth = 0;
1552                 txq->axq_ampdu_depth = 0;
1553                 txq->axq_tx_inprogress = false;
1554                 sc->tx.txqsetup |= 1<<axq_qnum;
1555
1556                 txq->txq_headidx = txq->txq_tailidx = 0;
1557                 for (i = 0; i < ATH_TXFIFO_DEPTH; i++)
1558                         INIT_LIST_HEAD(&txq->txq_fifo[i]);
1559         }
1560         return &sc->tx.txq[axq_qnum];
1561 }
1562
1563 int ath_txq_update(struct ath_softc *sc, int qnum,
1564                    struct ath9k_tx_queue_info *qinfo)
1565 {
1566         struct ath_hw *ah = sc->sc_ah;
1567         int error = 0;
1568         struct ath9k_tx_queue_info qi;
1569
1570         BUG_ON(sc->tx.txq[qnum].axq_qnum != qnum);
1571
1572         ath9k_hw_get_txq_props(ah, qnum, &qi);
1573         qi.tqi_aifs = qinfo->tqi_aifs;
1574         qi.tqi_cwmin = qinfo->tqi_cwmin;
1575         qi.tqi_cwmax = qinfo->tqi_cwmax;
1576         qi.tqi_burstTime = qinfo->tqi_burstTime;
1577         qi.tqi_readyTime = qinfo->tqi_readyTime;
1578
1579         if (!ath9k_hw_set_txq_props(ah, qnum, &qi)) {
1580                 ath_err(ath9k_hw_common(sc->sc_ah),
1581                         "Unable to update hardware queue %u!\n", qnum);
1582                 error = -EIO;
1583         } else {
1584                 ath9k_hw_resettxqueue(ah, qnum);
1585         }
1586
1587         return error;
1588 }
1589
1590 int ath_cabq_update(struct ath_softc *sc)
1591 {
1592         struct ath9k_tx_queue_info qi;
1593         struct ath_beacon_config *cur_conf = &sc->cur_beacon_conf;
1594         int qnum = sc->beacon.cabq->axq_qnum;
1595
1596         ath9k_hw_get_txq_props(sc->sc_ah, qnum, &qi);
1597         /*
1598          * Ensure the readytime % is within the bounds.
1599          */
1600         if (sc->config.cabqReadytime < ATH9K_READY_TIME_LO_BOUND)
1601                 sc->config.cabqReadytime = ATH9K_READY_TIME_LO_BOUND;
1602         else if (sc->config.cabqReadytime > ATH9K_READY_TIME_HI_BOUND)
1603                 sc->config.cabqReadytime = ATH9K_READY_TIME_HI_BOUND;
1604
1605         qi.tqi_readyTime = (cur_conf->beacon_interval *
1606                             sc->config.cabqReadytime) / 100;
1607         ath_txq_update(sc, qnum, &qi);
1608
1609         return 0;
1610 }
1611
1612 static void ath_drain_txq_list(struct ath_softc *sc, struct ath_txq *txq,
1613                                struct list_head *list)
1614 {
1615         struct ath_buf *bf, *lastbf;
1616         struct list_head bf_head;
1617         struct ath_tx_status ts;
1618
1619         memset(&ts, 0, sizeof(ts));
1620         ts.ts_status = ATH9K_TX_FLUSH;
1621         INIT_LIST_HEAD(&bf_head);
1622
1623         while (!list_empty(list)) {
1624                 bf = list_first_entry(list, struct ath_buf, list);
1625
1626                 if (bf->bf_stale) {
1627                         list_del(&bf->list);
1628
1629                         ath_tx_return_buffer(sc, bf);
1630                         continue;
1631                 }
1632
1633                 lastbf = bf->bf_lastbf;
1634                 list_cut_position(&bf_head, list, &lastbf->list);
1635                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
1636         }
1637 }
1638
1639 /*
1640  * Drain a given TX queue (could be Beacon or Data)
1641  *
1642  * This assumes output has been stopped and
1643  * we do not need to block ath_tx_tasklet.
1644  */
1645 void ath_draintxq(struct ath_softc *sc, struct ath_txq *txq)
1646 {
1647         ath_txq_lock(sc, txq);
1648
1649         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) {
1650                 int idx = txq->txq_tailidx;
1651
1652                 while (!list_empty(&txq->txq_fifo[idx])) {
1653                         ath_drain_txq_list(sc, txq, &txq->txq_fifo[idx]);
1654
1655                         INCR(idx, ATH_TXFIFO_DEPTH);
1656                 }
1657                 txq->txq_tailidx = idx;
1658         }
1659
1660         txq->axq_link = NULL;
1661         txq->axq_tx_inprogress = false;
1662         ath_drain_txq_list(sc, txq, &txq->axq_q);
1663
1664         ath_txq_unlock_complete(sc, txq);
1665 }
1666
1667 bool ath_drain_all_txq(struct ath_softc *sc)
1668 {
1669         struct ath_hw *ah = sc->sc_ah;
1670         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
1671         struct ath_txq *txq;
1672         int i;
1673         u32 npend = 0;
1674
1675         if (test_bit(SC_OP_INVALID, &sc->sc_flags))
1676                 return true;
1677
1678         ath9k_hw_abort_tx_dma(ah);
1679
1680         /* Check if any queue remains active */
1681         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
1682                 if (!ATH_TXQ_SETUP(sc, i))
1683                         continue;
1684
1685                 if (ath9k_hw_numtxpending(ah, sc->tx.txq[i].axq_qnum))
1686                         npend |= BIT(i);
1687         }
1688
1689         if (npend)
1690                 ath_err(common, "Failed to stop TX DMA, queues=0x%03x!\n", npend);
1691
1692         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
1693                 if (!ATH_TXQ_SETUP(sc, i))
1694                         continue;
1695
1696                 /*
1697                  * The caller will resume queues with ieee80211_wake_queues.
1698                  * Mark the queue as not stopped to prevent ath_tx_complete
1699                  * from waking the queue too early.
1700                  */
1701                 txq = &sc->tx.txq[i];
1702                 txq->stopped = false;
1703                 ath_draintxq(sc, txq);
1704         }
1705
1706         return !npend;
1707 }
1708
1709 void ath_tx_cleanupq(struct ath_softc *sc, struct ath_txq *txq)
1710 {
1711         ath9k_hw_releasetxqueue(sc->sc_ah, txq->axq_qnum);
1712         sc->tx.txqsetup &= ~(1<<txq->axq_qnum);
1713 }
1714
1715 /* For each axq_acq entry, for each tid, try to schedule packets
1716  * for transmit until ampdu_depth has reached min Q depth.
1717  */
1718 void ath_txq_schedule(struct ath_softc *sc, struct ath_txq *txq)
1719 {
1720         struct ath_atx_ac *ac, *ac_tmp, *last_ac;
1721         struct ath_atx_tid *tid, *last_tid;
1722
1723         if (test_bit(SC_OP_HW_RESET, &sc->sc_flags) ||
1724             list_empty(&txq->axq_acq) ||
1725             txq->axq_ampdu_depth >= ATH_AGGR_MIN_QDEPTH)
1726                 return;
1727
1728         rcu_read_lock();
1729
1730         ac = list_first_entry(&txq->axq_acq, struct ath_atx_ac, list);
1731         last_ac = list_entry(txq->axq_acq.prev, struct ath_atx_ac, list);
1732
1733         list_for_each_entry_safe(ac, ac_tmp, &txq->axq_acq, list) {
1734                 last_tid = list_entry(ac->tid_q.prev, struct ath_atx_tid, list);
1735                 list_del(&ac->list);
1736                 ac->sched = false;
1737
1738                 while (!list_empty(&ac->tid_q)) {
1739                         tid = list_first_entry(&ac->tid_q, struct ath_atx_tid,
1740                                                list);
1741                         list_del(&tid->list);
1742                         tid->sched = false;
1743
1744                         if (tid->paused)
1745                                 continue;
1746
1747                         ath_tx_sched_aggr(sc, txq, tid);
1748
1749                         /*
1750                          * add tid to round-robin queue if more frames
1751                          * are pending for the tid
1752                          */
1753                         if (!skb_queue_empty(&tid->buf_q))
1754                                 ath_tx_queue_tid(txq, tid);
1755
1756                         if (tid == last_tid ||
1757                             txq->axq_ampdu_depth >= ATH_AGGR_MIN_QDEPTH)
1758                                 break;
1759                 }
1760
1761                 if (!list_empty(&ac->tid_q) && !ac->sched) {
1762                         ac->sched = true;
1763                         list_add_tail(&ac->list, &txq->axq_acq);
1764                 }
1765
1766                 if (ac == last_ac ||
1767                     txq->axq_ampdu_depth >= ATH_AGGR_MIN_QDEPTH)
1768                         break;
1769         }
1770
1771         rcu_read_unlock();
1772 }
1773
1774 /***********/
1775 /* TX, DMA */
1776 /***********/
1777
1778 /*
1779  * Insert a chain of ath_buf (descriptors) on a txq and
1780  * assume the descriptors are already chained together by caller.
1781  */
1782 static void ath_tx_txqaddbuf(struct ath_softc *sc, struct ath_txq *txq,
1783                              struct list_head *head, bool internal)
1784 {
1785         struct ath_hw *ah = sc->sc_ah;
1786         struct ath_common *common = ath9k_hw_common(ah);
1787         struct ath_buf *bf, *bf_last;
1788         bool puttxbuf = false;
1789         bool edma;
1790
1791         /*
1792          * Insert the frame on the outbound list and
1793          * pass it on to the hardware.
1794          */
1795
1796         if (list_empty(head))
1797                 return;
1798
1799         edma = !!(ah->caps.hw_caps & ATH9K_HW_CAP_EDMA);
1800         bf = list_first_entry(head, struct ath_buf, list);
1801         bf_last = list_entry(head->prev, struct ath_buf, list);
1802
1803         ath_dbg(common, QUEUE, "qnum: %d, txq depth: %d\n",
1804                 txq->axq_qnum, txq->axq_depth);
1805
1806         if (edma && list_empty(&txq->txq_fifo[txq->txq_headidx])) {
1807                 list_splice_tail_init(head, &txq->txq_fifo[txq->txq_headidx]);
1808                 INCR(txq->txq_headidx, ATH_TXFIFO_DEPTH);
1809                 puttxbuf = true;
1810         } else {
1811                 list_splice_tail_init(head, &txq->axq_q);
1812
1813                 if (txq->axq_link) {
1814                         ath9k_hw_set_desc_link(ah, txq->axq_link, bf->bf_daddr);
1815                         ath_dbg(common, XMIT, "link[%u] (%p)=%llx (%p)\n",
1816                                 txq->axq_qnum, txq->axq_link,
1817                                 ito64(bf->bf_daddr), bf->bf_desc);
1818                 } else if (!edma)
1819                         puttxbuf = true;
1820
1821                 txq->axq_link = bf_last->bf_desc;
1822         }
1823
1824         if (puttxbuf) {
1825                 TX_STAT_INC(txq->axq_qnum, puttxbuf);
1826                 ath9k_hw_puttxbuf(ah, txq->axq_qnum, bf->bf_daddr);
1827                 ath_dbg(common, XMIT, "TXDP[%u] = %llx (%p)\n",
1828                         txq->axq_qnum, ito64(bf->bf_daddr), bf->bf_desc);
1829         }
1830
1831         if (!edma) {
1832                 TX_STAT_INC(txq->axq_qnum, txstart);
1833                 ath9k_hw_txstart(ah, txq->axq_qnum);
1834         }
1835
1836         if (!internal) {
1837                 while (bf) {
1838                         txq->axq_depth++;
1839                         if (bf_is_ampdu_not_probing(bf))
1840                                 txq->axq_ampdu_depth++;
1841
1842                         bf = bf->bf_lastbf->bf_next;
1843                 }
1844         }
1845 }
1846
1847 static void ath_tx_send_ampdu(struct ath_softc *sc, struct ath_txq *txq,
1848                               struct ath_atx_tid *tid, struct sk_buff *skb,
1849                               struct ath_tx_control *txctl)
1850 {
1851         struct ath_frame_info *fi = get_frame_info(skb);
1852         struct list_head bf_head;
1853         struct ath_buf *bf;
1854
1855         /*
1856          * Do not queue to h/w when any of the following conditions is true:
1857          * - there are pending frames in software queue
1858          * - the TID is currently paused for ADDBA/BAR request
1859          * - seqno is not within block-ack window
1860          * - h/w queue depth exceeds low water mark
1861          */
1862         if ((!skb_queue_empty(&tid->buf_q) || tid->paused ||
1863              !BAW_WITHIN(tid->seq_start, tid->baw_size, tid->seq_next) ||
1864              txq->axq_ampdu_depth >= ATH_AGGR_MIN_QDEPTH) &&
1865             txq != sc->tx.uapsdq) {
1866                 /*
1867                  * Add this frame to software queue for scheduling later
1868                  * for aggregation.
1869                  */
1870                 TX_STAT_INC(txq->axq_qnum, a_queued_sw);
1871                 __skb_queue_tail(&tid->buf_q, skb);
1872                 if (!txctl->an || !txctl->an->sleeping)
1873                         ath_tx_queue_tid(txq, tid);
1874                 return;
1875         }
1876
1877         bf = ath_tx_setup_buffer(sc, txq, tid, skb);
1878         if (!bf) {
1879                 ath_txq_skb_done(sc, txq, skb);
1880                 ieee80211_free_txskb(sc->hw, skb);
1881                 return;
1882         }
1883
1884         ath_set_rates(tid->an->vif, tid->an->sta, bf);
1885         bf->bf_state.bf_type = BUF_AMPDU;
1886         INIT_LIST_HEAD(&bf_head);
1887         list_add(&bf->list, &bf_head);
1888
1889         /* Add sub-frame to BAW */
1890         ath_tx_addto_baw(sc, tid, bf->bf_state.seqno);
1891
1892         /* Queue to h/w without aggregation */
1893         TX_STAT_INC(txq->axq_qnum, a_queued_hw);
1894         bf->bf_lastbf = bf;
1895         ath_tx_fill_desc(sc, bf, txq, fi->framelen);
1896         ath_tx_txqaddbuf(sc, txq, &bf_head, false);
1897 }
1898
1899 static void ath_tx_send_normal(struct ath_softc *sc, struct ath_txq *txq,
1900                                struct ath_atx_tid *tid, struct sk_buff *skb)
1901 {
1902         struct ath_frame_info *fi = get_frame_info(skb);
1903         struct list_head bf_head;
1904         struct ath_buf *bf;
1905
1906         bf = fi->bf;
1907
1908         INIT_LIST_HEAD(&bf_head);
1909         list_add_tail(&bf->list, &bf_head);
1910         bf->bf_state.bf_type = 0;
1911
1912         bf->bf_next = NULL;
1913         bf->bf_lastbf = bf;
1914         ath_tx_fill_desc(sc, bf, txq, fi->framelen);
1915         ath_tx_txqaddbuf(sc, txq, &bf_head, false);
1916         TX_STAT_INC(txq->axq_qnum, queued);
1917 }
1918
1919 static void setup_frame_info(struct ieee80211_hw *hw,
1920                              struct ieee80211_sta *sta,
1921                              struct sk_buff *skb,
1922                              int framelen)
1923 {
1924         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
1925         struct ieee80211_key_conf *hw_key = tx_info->control.hw_key;
1926         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
1927         const struct ieee80211_rate *rate;
1928         struct ath_frame_info *fi = get_frame_info(skb);
1929         struct ath_node *an = NULL;
1930         enum ath9k_key_type keytype;
1931         bool short_preamble = false;
1932
1933         /*
1934          * We check if Short Preamble is needed for the CTS rate by
1935          * checking the BSS's global flag.
1936          * But for the rate series, IEEE80211_TX_RC_USE_SHORT_PREAMBLE is used.
1937          */
1938         if (tx_info->control.vif &&
1939             tx_info->control.vif->bss_conf.use_short_preamble)
1940                 short_preamble = true;
1941
1942         rate = ieee80211_get_rts_cts_rate(hw, tx_info);
1943         keytype = ath9k_cmn_get_hw_crypto_keytype(skb);
1944
1945         if (sta)
1946                 an = (struct ath_node *) sta->drv_priv;
1947
1948         memset(fi, 0, sizeof(*fi));
1949         if (hw_key)
1950                 fi->keyix = hw_key->hw_key_idx;
1951         else if (an && ieee80211_is_data(hdr->frame_control) && an->ps_key > 0)
1952                 fi->keyix = an->ps_key;
1953         else
1954                 fi->keyix = ATH9K_TXKEYIX_INVALID;
1955         fi->keytype = keytype;
1956         fi->framelen = framelen;
1957         fi->rtscts_rate = rate->hw_value;
1958         if (short_preamble)
1959                 fi->rtscts_rate |= rate->hw_value_short;
1960 }
1961
1962 u8 ath_txchainmask_reduction(struct ath_softc *sc, u8 chainmask, u32 rate)
1963 {
1964         struct ath_hw *ah = sc->sc_ah;
1965         struct ath9k_channel *curchan = ah->curchan;
1966
1967         if ((ah->caps.hw_caps & ATH9K_HW_CAP_APM) &&
1968             (curchan->channelFlags & CHANNEL_5GHZ) &&
1969             (chainmask == 0x7) && (rate < 0x90))
1970                 return 0x3;
1971         else if (AR_SREV_9462(ah) && ath9k_hw_btcoex_is_enabled(ah) &&
1972                  IS_CCK_RATE(rate))
1973                 return 0x2;
1974         else
1975                 return chainmask;
1976 }
1977
1978 /*
1979  * Assign a descriptor (and sequence number if necessary,
1980  * and map buffer for DMA. Frees skb on error
1981  */
1982 static struct ath_buf *ath_tx_setup_buffer(struct ath_softc *sc,
1983                                            struct ath_txq *txq,
1984                                            struct ath_atx_tid *tid,
1985                                            struct sk_buff *skb)
1986 {
1987         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
1988         struct ath_frame_info *fi = get_frame_info(skb);
1989         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
1990         struct ath_buf *bf;
1991         int fragno;
1992         u16 seqno;
1993
1994         bf = ath_tx_get_buffer(sc);
1995         if (!bf) {
1996                 ath_dbg(common, XMIT, "TX buffers are full\n");
1997                 return NULL;
1998         }
1999
2000         ATH_TXBUF_RESET(bf);
2001
2002         if (tid) {
2003                 fragno = le16_to_cpu(hdr->seq_ctrl) & IEEE80211_SCTL_FRAG;
2004                 seqno = tid->seq_next;
2005                 hdr->seq_ctrl = cpu_to_le16(tid->seq_next << IEEE80211_SEQ_SEQ_SHIFT);
2006
2007                 if (fragno)
2008                         hdr->seq_ctrl |= cpu_to_le16(fragno);
2009
2010                 if (!ieee80211_has_morefrags(hdr->frame_control))
2011                         INCR(tid->seq_next, IEEE80211_SEQ_MAX);
2012
2013                 bf->bf_state.seqno = seqno;
2014         }
2015
2016         bf->bf_mpdu = skb;
2017
2018         bf->bf_buf_addr = dma_map_single(sc->dev, skb->data,
2019                                          skb->len, DMA_TO_DEVICE);
2020         if (unlikely(dma_mapping_error(sc->dev, bf->bf_buf_addr))) {
2021                 bf->bf_mpdu = NULL;
2022                 bf->bf_buf_addr = 0;
2023                 ath_err(ath9k_hw_common(sc->sc_ah),
2024                         "dma_mapping_error() on TX\n");
2025                 ath_tx_return_buffer(sc, bf);
2026                 return NULL;
2027         }
2028
2029         fi->bf = bf;
2030
2031         return bf;
2032 }
2033
2034 static int ath_tx_prepare(struct ieee80211_hw *hw, struct sk_buff *skb,
2035                           struct ath_tx_control *txctl)
2036 {
2037         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *) skb->data;
2038         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
2039         struct ieee80211_sta *sta = txctl->sta;
2040         struct ieee80211_vif *vif = info->control.vif;
2041         struct ath_softc *sc = hw->priv;
2042         int frmlen = skb->len + FCS_LEN;
2043         int padpos, padsize;
2044
2045         /* NOTE:  sta can be NULL according to net/mac80211.h */
2046         if (sta)
2047                 txctl->an = (struct ath_node *)sta->drv_priv;
2048
2049         if (info->control.hw_key)
2050                 frmlen += info->control.hw_key->icv_len;
2051
2052         /*
2053          * As a temporary workaround, assign seq# here; this will likely need
2054          * to be cleaned up to work better with Beacon transmission and virtual
2055          * BSSes.
2056          */
2057         if (info->flags & IEEE80211_TX_CTL_ASSIGN_SEQ) {
2058                 if (info->flags & IEEE80211_TX_CTL_FIRST_FRAGMENT)
2059                         sc->tx.seq_no += 0x10;
2060                 hdr->seq_ctrl &= cpu_to_le16(IEEE80211_SCTL_FRAG);
2061                 hdr->seq_ctrl |= cpu_to_le16(sc->tx.seq_no);
2062         }
2063
2064         if ((vif && vif->type != NL80211_IFTYPE_AP &&
2065                     vif->type != NL80211_IFTYPE_AP_VLAN) ||
2066             !ieee80211_is_data(hdr->frame_control))
2067                 info->flags |= IEEE80211_TX_CTL_CLEAR_PS_FILT;
2068
2069         /* Add the padding after the header if this is not already done */
2070         padpos = ieee80211_hdrlen(hdr->frame_control);
2071         padsize = padpos & 3;
2072         if (padsize && skb->len > padpos) {
2073                 if (skb_headroom(skb) < padsize)
2074                         return -ENOMEM;
2075
2076                 skb_push(skb, padsize);
2077                 memmove(skb->data, skb->data + padsize, padpos);
2078         }
2079
2080         setup_frame_info(hw, sta, skb, frmlen);
2081         return 0;
2082 }
2083
2084
2085 /* Upon failure caller should free skb */
2086 int ath_tx_start(struct ieee80211_hw *hw, struct sk_buff *skb,
2087                  struct ath_tx_control *txctl)
2088 {
2089         struct ieee80211_hdr *hdr;
2090         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
2091         struct ieee80211_sta *sta = txctl->sta;
2092         struct ieee80211_vif *vif = info->control.vif;
2093         struct ath_softc *sc = hw->priv;
2094         struct ath_txq *txq = txctl->txq;
2095         struct ath_atx_tid *tid = NULL;
2096         struct ath_buf *bf;
2097         u8 tidno;
2098         int q;
2099         int ret;
2100
2101         ret = ath_tx_prepare(hw, skb, txctl);
2102         if (ret)
2103             return ret;
2104
2105         hdr = (struct ieee80211_hdr *) skb->data;
2106         /*
2107          * At this point, the vif, hw_key and sta pointers in the tx control
2108          * info are no longer valid (overwritten by the ath_frame_info data.
2109          */
2110
2111         q = skb_get_queue_mapping(skb);
2112
2113         ath_txq_lock(sc, txq);
2114         if (txq == sc->tx.txq_map[q] &&
2115             ++txq->pending_frames > sc->tx.txq_max_pending[q] &&
2116             !txq->stopped) {
2117                 ieee80211_stop_queue(sc->hw, q);
2118                 txq->stopped = true;
2119         }
2120
2121         if (info->flags & IEEE80211_TX_CTL_PS_RESPONSE) {
2122                 ath_txq_unlock(sc, txq);
2123                 txq = sc->tx.uapsdq;
2124                 ath_txq_lock(sc, txq);
2125         }
2126
2127         if (txctl->an && ieee80211_is_data_qos(hdr->frame_control)) {
2128                 tidno = ieee80211_get_qos_ctl(hdr)[0] &
2129                         IEEE80211_QOS_CTL_TID_MASK;
2130                 tid = ATH_AN_2_TID(txctl->an, tidno);
2131
2132                 WARN_ON(tid->ac->txq != txctl->txq);
2133         }
2134
2135         if ((info->flags & IEEE80211_TX_CTL_AMPDU) && tid) {
2136                 /*
2137                  * Try aggregation if it's a unicast data frame
2138                  * and the destination is HT capable.
2139                  */
2140                 ath_tx_send_ampdu(sc, txq, tid, skb, txctl);
2141                 goto out;
2142         }
2143
2144         bf = ath_tx_setup_buffer(sc, txq, tid, skb);
2145         if (!bf) {
2146                 ath_txq_skb_done(sc, txq, skb);
2147                 if (txctl->paprd)
2148                         dev_kfree_skb_any(skb);
2149                 else
2150                         ieee80211_free_txskb(sc->hw, skb);
2151                 goto out;
2152         }
2153
2154         bf->bf_state.bfs_paprd = txctl->paprd;
2155
2156         if (txctl->paprd)
2157                 bf->bf_state.bfs_paprd_timestamp = jiffies;
2158
2159         ath_set_rates(vif, sta, bf);
2160         ath_tx_send_normal(sc, txq, tid, skb);
2161
2162 out:
2163         ath_txq_unlock(sc, txq);
2164
2165         return 0;
2166 }
2167
2168 void ath_tx_cabq(struct ieee80211_hw *hw, struct ieee80211_vif *vif,
2169                  struct sk_buff *skb)
2170 {
2171         struct ath_softc *sc = hw->priv;
2172         struct ath_tx_control txctl = {
2173                 .txq = sc->beacon.cabq
2174         };
2175         struct ath_tx_info info = {};
2176         struct ieee80211_hdr *hdr;
2177         struct ath_buf *bf_tail = NULL;
2178         struct ath_buf *bf;
2179         LIST_HEAD(bf_q);
2180         int duration = 0;
2181         int max_duration;
2182
2183         max_duration =
2184                 sc->cur_beacon_conf.beacon_interval * 1000 *
2185                 sc->cur_beacon_conf.dtim_period / ATH_BCBUF;
2186
2187         do {
2188                 struct ath_frame_info *fi = get_frame_info(skb);
2189
2190                 if (ath_tx_prepare(hw, skb, &txctl))
2191                         break;
2192
2193                 bf = ath_tx_setup_buffer(sc, txctl.txq, NULL, skb);
2194                 if (!bf)
2195                         break;
2196
2197                 bf->bf_lastbf = bf;
2198                 ath_set_rates(vif, NULL, bf);
2199                 ath_buf_set_rate(sc, bf, &info, fi->framelen, false);
2200                 duration += info.rates[0].PktDuration;
2201                 if (bf_tail)
2202                         bf_tail->bf_next = bf;
2203
2204                 list_add_tail(&bf->list, &bf_q);
2205                 bf_tail = bf;
2206                 skb = NULL;
2207
2208                 if (duration > max_duration)
2209                         break;
2210
2211                 skb = ieee80211_get_buffered_bc(hw, vif);
2212         } while(skb);
2213
2214         if (skb)
2215                 ieee80211_free_txskb(hw, skb);
2216
2217         if (list_empty(&bf_q))
2218                 return;
2219
2220         bf = list_first_entry(&bf_q, struct ath_buf, list);
2221         hdr = (struct ieee80211_hdr *) bf->bf_mpdu->data;
2222
2223         if (hdr->frame_control & IEEE80211_FCTL_MOREDATA) {
2224                 hdr->frame_control &= ~IEEE80211_FCTL_MOREDATA;
2225                 dma_sync_single_for_device(sc->dev, bf->bf_buf_addr,
2226                         sizeof(*hdr), DMA_TO_DEVICE);
2227         }
2228
2229         ath_txq_lock(sc, txctl.txq);
2230         ath_tx_fill_desc(sc, bf, txctl.txq, 0);
2231         ath_tx_txqaddbuf(sc, txctl.txq, &bf_q, false);
2232         TX_STAT_INC(txctl.txq->axq_qnum, queued);
2233         ath_txq_unlock(sc, txctl.txq);
2234 }
2235
2236 /*****************/
2237 /* TX Completion */
2238 /*****************/
2239
2240 static void ath_tx_complete(struct ath_softc *sc, struct sk_buff *skb,
2241                             int tx_flags, struct ath_txq *txq)
2242 {
2243         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2244         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2245         struct ieee80211_hdr * hdr = (struct ieee80211_hdr *)skb->data;
2246         int padpos, padsize;
2247         unsigned long flags;
2248
2249         ath_dbg(common, XMIT, "TX complete: skb: %p\n", skb);
2250
2251         if (sc->sc_ah->caldata)
2252                 sc->sc_ah->caldata->paprd_packet_sent = true;
2253
2254         if (!(tx_flags & ATH_TX_ERROR))
2255                 /* Frame was ACKed */
2256                 tx_info->flags |= IEEE80211_TX_STAT_ACK;
2257
2258         padpos = ieee80211_hdrlen(hdr->frame_control);
2259         padsize = padpos & 3;
2260         if (padsize && skb->len>padpos+padsize) {
2261                 /*
2262                  * Remove MAC header padding before giving the frame back to
2263                  * mac80211.
2264                  */
2265                 memmove(skb->data + padsize, skb->data, padpos);
2266                 skb_pull(skb, padsize);
2267         }
2268
2269         spin_lock_irqsave(&sc->sc_pm_lock, flags);
2270         if ((sc->ps_flags & PS_WAIT_FOR_TX_ACK) && !txq->axq_depth) {
2271                 sc->ps_flags &= ~PS_WAIT_FOR_TX_ACK;
2272                 ath_dbg(common, PS,
2273                         "Going back to sleep after having received TX status (0x%lx)\n",
2274                         sc->ps_flags & (PS_WAIT_FOR_BEACON |
2275                                         PS_WAIT_FOR_CAB |
2276                                         PS_WAIT_FOR_PSPOLL_DATA |
2277                                         PS_WAIT_FOR_TX_ACK));
2278         }
2279         spin_unlock_irqrestore(&sc->sc_pm_lock, flags);
2280
2281         __skb_queue_tail(&txq->complete_q, skb);
2282         ath_txq_skb_done(sc, txq, skb);
2283 }
2284
2285 static void ath_tx_complete_buf(struct ath_softc *sc, struct ath_buf *bf,
2286                                 struct ath_txq *txq, struct list_head *bf_q,
2287                                 struct ath_tx_status *ts, int txok)
2288 {
2289         struct sk_buff *skb = bf->bf_mpdu;
2290         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2291         unsigned long flags;
2292         int tx_flags = 0;
2293
2294         if (!txok)
2295                 tx_flags |= ATH_TX_ERROR;
2296
2297         if (ts->ts_status & ATH9K_TXERR_FILT)
2298                 tx_info->flags |= IEEE80211_TX_STAT_TX_FILTERED;
2299
2300         dma_unmap_single(sc->dev, bf->bf_buf_addr, skb->len, DMA_TO_DEVICE);
2301         bf->bf_buf_addr = 0;
2302
2303         if (bf->bf_state.bfs_paprd) {
2304                 if (time_after(jiffies,
2305                                 bf->bf_state.bfs_paprd_timestamp +
2306                                 msecs_to_jiffies(ATH_PAPRD_TIMEOUT)))
2307                         dev_kfree_skb_any(skb);
2308                 else
2309                         complete(&sc->paprd_complete);
2310         } else {
2311                 ath_debug_stat_tx(sc, bf, ts, txq, tx_flags);
2312                 ath_tx_complete(sc, skb, tx_flags, txq);
2313         }
2314         /* At this point, skb (bf->bf_mpdu) is consumed...make sure we don't
2315          * accidentally reference it later.
2316          */
2317         bf->bf_mpdu = NULL;
2318
2319         /*
2320          * Return the list of ath_buf of this mpdu to free queue
2321          */
2322         spin_lock_irqsave(&sc->tx.txbuflock, flags);
2323         list_splice_tail_init(bf_q, &sc->tx.txbuf);
2324         spin_unlock_irqrestore(&sc->tx.txbuflock, flags);
2325 }
2326
2327 static void ath_tx_rc_status(struct ath_softc *sc, struct ath_buf *bf,
2328                              struct ath_tx_status *ts, int nframes, int nbad,
2329                              int txok)
2330 {
2331         struct sk_buff *skb = bf->bf_mpdu;
2332         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
2333         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2334         struct ieee80211_hw *hw = sc->hw;
2335         struct ath_hw *ah = sc->sc_ah;
2336         u8 i, tx_rateindex;
2337
2338         if (txok)
2339                 tx_info->status.ack_signal = ts->ts_rssi;
2340
2341         tx_rateindex = ts->ts_rateindex;
2342         WARN_ON(tx_rateindex >= hw->max_rates);
2343
2344         if (tx_info->flags & IEEE80211_TX_CTL_AMPDU) {
2345                 tx_info->flags |= IEEE80211_TX_STAT_AMPDU;
2346
2347                 BUG_ON(nbad > nframes);
2348         }
2349         tx_info->status.ampdu_len = nframes;
2350         tx_info->status.ampdu_ack_len = nframes - nbad;
2351
2352         if ((ts->ts_status & ATH9K_TXERR_FILT) == 0 &&
2353             (tx_info->flags & IEEE80211_TX_CTL_NO_ACK) == 0) {
2354                 /*
2355                  * If an underrun error is seen assume it as an excessive
2356                  * retry only if max frame trigger level has been reached
2357                  * (2 KB for single stream, and 4 KB for dual stream).
2358                  * Adjust the long retry as if the frame was tried
2359                  * hw->max_rate_tries times to affect how rate control updates
2360                  * PER for the failed rate.
2361                  * In case of congestion on the bus penalizing this type of
2362                  * underruns should help hardware actually transmit new frames
2363                  * successfully by eventually preferring slower rates.
2364                  * This itself should also alleviate congestion on the bus.
2365                  */
2366                 if (unlikely(ts->ts_flags & (ATH9K_TX_DATA_UNDERRUN |
2367                                              ATH9K_TX_DELIM_UNDERRUN)) &&
2368                     ieee80211_is_data(hdr->frame_control) &&
2369                     ah->tx_trig_level >= sc->sc_ah->config.max_txtrig_level)
2370                         tx_info->status.rates[tx_rateindex].count =
2371                                 hw->max_rate_tries;
2372         }
2373
2374         for (i = tx_rateindex + 1; i < hw->max_rates; i++) {
2375                 tx_info->status.rates[i].count = 0;
2376                 tx_info->status.rates[i].idx = -1;
2377         }
2378
2379         tx_info->status.rates[tx_rateindex].count = ts->ts_longretry + 1;
2380 }
2381
2382 static void ath_tx_processq(struct ath_softc *sc, struct ath_txq *txq)
2383 {
2384         struct ath_hw *ah = sc->sc_ah;
2385         struct ath_common *common = ath9k_hw_common(ah);
2386         struct ath_buf *bf, *lastbf, *bf_held = NULL;
2387         struct list_head bf_head;
2388         struct ath_desc *ds;
2389         struct ath_tx_status ts;
2390         int status;
2391
2392         ath_dbg(common, QUEUE, "tx queue %d (%x), link %p\n",
2393                 txq->axq_qnum, ath9k_hw_gettxbuf(sc->sc_ah, txq->axq_qnum),
2394                 txq->axq_link);
2395
2396         ath_txq_lock(sc, txq);
2397         for (;;) {
2398                 if (test_bit(SC_OP_HW_RESET, &sc->sc_flags))
2399                         break;
2400
2401                 if (list_empty(&txq->axq_q)) {
2402                         txq->axq_link = NULL;
2403                         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_HT)
2404                                 ath_txq_schedule(sc, txq);
2405                         break;
2406                 }
2407                 bf = list_first_entry(&txq->axq_q, struct ath_buf, list);
2408
2409                 /*
2410                  * There is a race condition that a BH gets scheduled
2411                  * after sw writes TxE and before hw re-load the last
2412                  * descriptor to get the newly chained one.
2413                  * Software must keep the last DONE descriptor as a
2414                  * holding descriptor - software does so by marking
2415                  * it with the STALE flag.
2416                  */
2417                 bf_held = NULL;
2418                 if (bf->bf_stale) {
2419                         bf_held = bf;
2420                         if (list_is_last(&bf_held->list, &txq->axq_q))
2421                                 break;
2422
2423                         bf = list_entry(bf_held->list.next, struct ath_buf,
2424                                         list);
2425                 }
2426
2427                 lastbf = bf->bf_lastbf;
2428                 ds = lastbf->bf_desc;
2429
2430                 memset(&ts, 0, sizeof(ts));
2431                 status = ath9k_hw_txprocdesc(ah, ds, &ts);
2432                 if (status == -EINPROGRESS)
2433                         break;
2434
2435                 TX_STAT_INC(txq->axq_qnum, txprocdesc);
2436
2437                 /*
2438                  * Remove ath_buf's of the same transmit unit from txq,
2439                  * however leave the last descriptor back as the holding
2440                  * descriptor for hw.
2441                  */
2442                 lastbf->bf_stale = true;
2443                 INIT_LIST_HEAD(&bf_head);
2444                 if (!list_is_singular(&lastbf->list))
2445                         list_cut_position(&bf_head,
2446                                 &txq->axq_q, lastbf->list.prev);
2447
2448                 if (bf_held) {
2449                         list_del(&bf_held->list);
2450                         ath_tx_return_buffer(sc, bf_held);
2451                 }
2452
2453                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
2454         }
2455         ath_txq_unlock_complete(sc, txq);
2456 }
2457
2458 void ath_tx_tasklet(struct ath_softc *sc)
2459 {
2460         struct ath_hw *ah = sc->sc_ah;
2461         u32 qcumask = ((1 << ATH9K_NUM_TX_QUEUES) - 1) & ah->intr_txqs;
2462         int i;
2463
2464         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
2465                 if (ATH_TXQ_SETUP(sc, i) && (qcumask & (1 << i)))
2466                         ath_tx_processq(sc, &sc->tx.txq[i]);
2467         }
2468 }
2469
2470 void ath_tx_edma_tasklet(struct ath_softc *sc)
2471 {
2472         struct ath_tx_status ts;
2473         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2474         struct ath_hw *ah = sc->sc_ah;
2475         struct ath_txq *txq;
2476         struct ath_buf *bf, *lastbf;
2477         struct list_head bf_head;
2478         struct list_head *fifo_list;
2479         int status;
2480
2481         for (;;) {
2482                 if (test_bit(SC_OP_HW_RESET, &sc->sc_flags))
2483                         break;
2484
2485                 status = ath9k_hw_txprocdesc(ah, NULL, (void *)&ts);
2486                 if (status == -EINPROGRESS)
2487                         break;
2488                 if (status == -EIO) {
2489                         ath_dbg(common, XMIT, "Error processing tx status\n");
2490                         break;
2491                 }
2492
2493                 /* Process beacon completions separately */
2494                 if (ts.qid == sc->beacon.beaconq) {
2495                         sc->beacon.tx_processed = true;
2496                         sc->beacon.tx_last = !(ts.ts_status & ATH9K_TXERR_MASK);
2497                         continue;
2498                 }
2499
2500                 txq = &sc->tx.txq[ts.qid];
2501
2502                 ath_txq_lock(sc, txq);
2503
2504                 TX_STAT_INC(txq->axq_qnum, txprocdesc);
2505
2506                 fifo_list = &txq->txq_fifo[txq->txq_tailidx];
2507                 if (list_empty(fifo_list)) {
2508                         ath_txq_unlock(sc, txq);
2509                         return;
2510                 }
2511
2512                 bf = list_first_entry(fifo_list, struct ath_buf, list);
2513                 if (bf->bf_stale) {
2514                         list_del(&bf->list);
2515                         ath_tx_return_buffer(sc, bf);
2516                         bf = list_first_entry(fifo_list, struct ath_buf, list);
2517                 }
2518
2519                 lastbf = bf->bf_lastbf;
2520
2521                 INIT_LIST_HEAD(&bf_head);
2522                 if (list_is_last(&lastbf->list, fifo_list)) {
2523                         list_splice_tail_init(fifo_list, &bf_head);
2524                         INCR(txq->txq_tailidx, ATH_TXFIFO_DEPTH);
2525
2526                         if (!list_empty(&txq->axq_q)) {
2527                                 struct list_head bf_q;
2528
2529                                 INIT_LIST_HEAD(&bf_q);
2530                                 txq->axq_link = NULL;
2531                                 list_splice_tail_init(&txq->axq_q, &bf_q);
2532                                 ath_tx_txqaddbuf(sc, txq, &bf_q, true);
2533                         }
2534                 } else {
2535                         lastbf->bf_stale = true;
2536                         if (bf != lastbf)
2537                                 list_cut_position(&bf_head, fifo_list,
2538                                                   lastbf->list.prev);
2539                 }
2540
2541                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
2542                 ath_txq_unlock_complete(sc, txq);
2543         }
2544 }
2545
2546 /*****************/
2547 /* Init, Cleanup */
2548 /*****************/
2549
2550 static int ath_txstatus_setup(struct ath_softc *sc, int size)
2551 {
2552         struct ath_descdma *dd = &sc->txsdma;
2553         u8 txs_len = sc->sc_ah->caps.txs_len;
2554
2555         dd->dd_desc_len = size * txs_len;
2556         dd->dd_desc = dmam_alloc_coherent(sc->dev, dd->dd_desc_len,
2557                                           &dd->dd_desc_paddr, GFP_KERNEL);
2558         if (!dd->dd_desc)
2559                 return -ENOMEM;
2560
2561         return 0;
2562 }
2563
2564 static int ath_tx_edma_init(struct ath_softc *sc)
2565 {
2566         int err;
2567
2568         err = ath_txstatus_setup(sc, ATH_TXSTATUS_RING_SIZE);
2569         if (!err)
2570                 ath9k_hw_setup_statusring(sc->sc_ah, sc->txsdma.dd_desc,
2571                                           sc->txsdma.dd_desc_paddr,
2572                                           ATH_TXSTATUS_RING_SIZE);
2573
2574         return err;
2575 }
2576
2577 int ath_tx_init(struct ath_softc *sc, int nbufs)
2578 {
2579         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2580         int error = 0;
2581
2582         spin_lock_init(&sc->tx.txbuflock);
2583
2584         error = ath_descdma_setup(sc, &sc->tx.txdma, &sc->tx.txbuf,
2585                                   "tx", nbufs, 1, 1);
2586         if (error != 0) {
2587                 ath_err(common,
2588                         "Failed to allocate tx descriptors: %d\n", error);
2589                 return error;
2590         }
2591
2592         error = ath_descdma_setup(sc, &sc->beacon.bdma, &sc->beacon.bbuf,
2593                                   "beacon", ATH_BCBUF, 1, 1);
2594         if (error != 0) {
2595                 ath_err(common,
2596                         "Failed to allocate beacon descriptors: %d\n", error);
2597                 return error;
2598         }
2599
2600         INIT_DELAYED_WORK(&sc->tx_complete_work, ath_tx_complete_poll_work);
2601
2602         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA)
2603                 error = ath_tx_edma_init(sc);
2604
2605         return error;
2606 }
2607
2608 void ath_tx_node_init(struct ath_softc *sc, struct ath_node *an)
2609 {
2610         struct ath_atx_tid *tid;
2611         struct ath_atx_ac *ac;
2612         int tidno, acno;
2613
2614         for (tidno = 0, tid = &an->tid[tidno];
2615              tidno < IEEE80211_NUM_TIDS;
2616              tidno++, tid++) {
2617                 tid->an        = an;
2618                 tid->tidno     = tidno;
2619                 tid->seq_start = tid->seq_next = 0;
2620                 tid->baw_size  = WME_MAX_BA;
2621                 tid->baw_head  = tid->baw_tail = 0;
2622                 tid->sched     = false;
2623                 tid->paused    = false;
2624                 tid->active        = false;
2625                 __skb_queue_head_init(&tid->buf_q);
2626                 acno = TID_TO_WME_AC(tidno);
2627                 tid->ac = &an->ac[acno];
2628         }
2629
2630         for (acno = 0, ac = &an->ac[acno];
2631              acno < IEEE80211_NUM_ACS; acno++, ac++) {
2632                 ac->sched    = false;
2633                 ac->txq = sc->tx.txq_map[acno];
2634                 INIT_LIST_HEAD(&ac->tid_q);
2635         }
2636 }
2637
2638 void ath_tx_node_cleanup(struct ath_softc *sc, struct ath_node *an)
2639 {
2640         struct ath_atx_ac *ac;
2641         struct ath_atx_tid *tid;
2642         struct ath_txq *txq;
2643         int tidno;
2644
2645         for (tidno = 0, tid = &an->tid[tidno];
2646              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
2647
2648                 ac = tid->ac;
2649                 txq = ac->txq;
2650
2651                 ath_txq_lock(sc, txq);
2652
2653                 if (tid->sched) {
2654                         list_del(&tid->list);
2655                         tid->sched = false;
2656                 }
2657
2658                 if (ac->sched) {
2659                         list_del(&ac->list);
2660                         tid->ac->sched = false;
2661                 }
2662
2663                 ath_tid_drain(sc, txq, tid);
2664                 tid->active = false;
2665
2666                 ath_txq_unlock(sc, txq);
2667         }
2668 }