]> Pileus Git - ~andy/linux/blob - drivers/net/ethernet/qlogic/qlcnic/qlcnic.h
qlcnic: Fix loopback diagnostic test
[~andy/linux] / drivers / net / ethernet / qlogic / qlcnic / qlcnic.h
1 /*
2  * QLogic qlcnic NIC Driver
3  * Copyright (c) 2009-2013 QLogic Corporation
4  *
5  * See LICENSE.qlcnic for copyright and licensing details.
6  */
7
8 #ifndef _QLCNIC_H_
9 #define _QLCNIC_H_
10
11 #include <linux/module.h>
12 #include <linux/kernel.h>
13 #include <linux/types.h>
14 #include <linux/ioport.h>
15 #include <linux/pci.h>
16 #include <linux/netdevice.h>
17 #include <linux/etherdevice.h>
18 #include <linux/ip.h>
19 #include <linux/in.h>
20 #include <linux/tcp.h>
21 #include <linux/skbuff.h>
22 #include <linux/firmware.h>
23 #include <linux/ethtool.h>
24 #include <linux/mii.h>
25 #include <linux/timer.h>
26
27 #include <linux/vmalloc.h>
28
29 #include <linux/io.h>
30 #include <asm/byteorder.h>
31 #include <linux/bitops.h>
32 #include <linux/if_vlan.h>
33
34 #include "qlcnic_hdr.h"
35 #include "qlcnic_hw.h"
36 #include "qlcnic_83xx_hw.h"
37 #include "qlcnic_dcb.h"
38
39 #define _QLCNIC_LINUX_MAJOR 5
40 #define _QLCNIC_LINUX_MINOR 3
41 #define _QLCNIC_LINUX_SUBVERSION 52
42 #define QLCNIC_LINUX_VERSIONID  "5.3.52"
43 #define QLCNIC_DRV_IDC_VER  0x01
44 #define QLCNIC_DRIVER_VERSION  ((_QLCNIC_LINUX_MAJOR << 16) |\
45                  (_QLCNIC_LINUX_MINOR << 8) | (_QLCNIC_LINUX_SUBVERSION))
46
47 #define QLCNIC_VERSION_CODE(a, b, c)    (((a) << 24) + ((b) << 16) + (c))
48 #define _major(v)       (((v) >> 24) & 0xff)
49 #define _minor(v)       (((v) >> 16) & 0xff)
50 #define _build(v)       ((v) & 0xffff)
51
52 /* version in image has weird encoding:
53  *  7:0  - major
54  * 15:8  - minor
55  * 31:16 - build (little endian)
56  */
57 #define QLCNIC_DECODE_VERSION(v) \
58         QLCNIC_VERSION_CODE(((v) & 0xff), (((v) >> 8) & 0xff), ((v) >> 16))
59
60 #define QLCNIC_MIN_FW_VERSION     QLCNIC_VERSION_CODE(4, 4, 2)
61 #define QLCNIC_NUM_FLASH_SECTORS (64)
62 #define QLCNIC_FLASH_SECTOR_SIZE (64 * 1024)
63 #define QLCNIC_FLASH_TOTAL_SIZE  (QLCNIC_NUM_FLASH_SECTORS \
64                                         * QLCNIC_FLASH_SECTOR_SIZE)
65
66 #define RCV_DESC_RINGSIZE(rds_ring)     \
67         (sizeof(struct rcv_desc) * (rds_ring)->num_desc)
68 #define RCV_BUFF_RINGSIZE(rds_ring)     \
69         (sizeof(struct qlcnic_rx_buffer) * rds_ring->num_desc)
70 #define STATUS_DESC_RINGSIZE(sds_ring)  \
71         (sizeof(struct status_desc) * (sds_ring)->num_desc)
72 #define TX_BUFF_RINGSIZE(tx_ring)       \
73         (sizeof(struct qlcnic_cmd_buffer) * tx_ring->num_desc)
74 #define TX_DESC_RINGSIZE(tx_ring)       \
75         (sizeof(struct cmd_desc_type0) * tx_ring->num_desc)
76
77 #define QLCNIC_P3P_A0           0x50
78 #define QLCNIC_P3P_C0           0x58
79
80 #define QLCNIC_IS_REVISION_P3P(REVISION)     (REVISION >= QLCNIC_P3P_A0)
81
82 #define FIRST_PAGE_GROUP_START  0
83 #define FIRST_PAGE_GROUP_END    0x100000
84
85 #define P3P_MAX_MTU                     (9600)
86 #define P3P_MIN_MTU                     (68)
87 #define QLCNIC_MAX_ETHERHDR                32 /* This contains some padding */
88
89 #define QLCNIC_P3P_RX_BUF_MAX_LEN         (QLCNIC_MAX_ETHERHDR + ETH_DATA_LEN)
90 #define QLCNIC_P3P_RX_JUMBO_BUF_MAX_LEN   (QLCNIC_MAX_ETHERHDR + P3P_MAX_MTU)
91 #define QLCNIC_CT_DEFAULT_RX_BUF_LEN    2048
92 #define QLCNIC_LRO_BUFFER_EXTRA         2048
93
94 /* Tx defines */
95 #define QLCNIC_MAX_FRAGS_PER_TX 14
96 #define MAX_TSO_HEADER_DESC     2
97 #define MGMT_CMD_DESC_RESV      4
98 #define TX_STOP_THRESH          ((MAX_SKB_FRAGS >> 2) + MAX_TSO_HEADER_DESC \
99                                                         + MGMT_CMD_DESC_RESV)
100 #define QLCNIC_MAX_TX_TIMEOUTS  2
101
102 /* Driver will use 1 Tx ring in INT-x/MSI/SRIOV mode. */
103 #define QLCNIC_SINGLE_RING              1
104 #define QLCNIC_DEF_SDS_RINGS            4
105 #define QLCNIC_DEF_TX_RINGS             4
106 #define QLCNIC_MAX_VNIC_TX_RINGS        4
107 #define QLCNIC_MAX_VNIC_SDS_RINGS       4
108
109 enum qlcnic_queue_type {
110         QLCNIC_TX_QUEUE = 1,
111         QLCNIC_RX_QUEUE,
112 };
113
114 /* Operational mode for driver */
115 #define QLCNIC_VNIC_MODE        0xFF
116 #define QLCNIC_DEFAULT_MODE     0x0
117
118 /*
119  * Following are the states of the Phantom. Phantom will set them and
120  * Host will read to check if the fields are correct.
121  */
122 #define PHAN_INITIALIZE_FAILED          0xffff
123 #define PHAN_INITIALIZE_COMPLETE        0xff01
124
125 /* Host writes the following to notify that it has done the init-handshake */
126 #define PHAN_INITIALIZE_ACK             0xf00f
127 #define PHAN_PEG_RCV_INITIALIZED        0xff01
128
129 #define NUM_RCV_DESC_RINGS      3
130
131 #define RCV_RING_NORMAL 0
132 #define RCV_RING_JUMBO  1
133
134 #define MIN_CMD_DESCRIPTORS             64
135 #define MIN_RCV_DESCRIPTORS             64
136 #define MIN_JUMBO_DESCRIPTORS           32
137
138 #define MAX_CMD_DESCRIPTORS             1024
139 #define MAX_RCV_DESCRIPTORS_1G          4096
140 #define MAX_RCV_DESCRIPTORS_10G         8192
141 #define MAX_RCV_DESCRIPTORS_VF          2048
142 #define MAX_JUMBO_RCV_DESCRIPTORS_1G    512
143 #define MAX_JUMBO_RCV_DESCRIPTORS_10G   1024
144
145 #define DEFAULT_RCV_DESCRIPTORS_1G      2048
146 #define DEFAULT_RCV_DESCRIPTORS_10G     4096
147 #define DEFAULT_RCV_DESCRIPTORS_VF      1024
148 #define MAX_RDS_RINGS                   2
149
150 #define get_next_index(index, length)   \
151         (((index) + 1) & ((length) - 1))
152
153 /*
154  * Following data structures describe the descriptors that will be used.
155  * Added fileds of tcpHdrSize and ipHdrSize, The driver needs to do it only when
156  * we are doing LSO (above the 1500 size packet) only.
157  */
158 struct cmd_desc_type0 {
159         u8 tcp_hdr_offset;      /* For LSO only */
160         u8 ip_hdr_offset;       /* For LSO only */
161         __le16 flags_opcode;    /* 15:13 unused, 12:7 opcode, 6:0 flags */
162         __le32 nfrags__length;  /* 31:8 total len, 7:0 frag count */
163
164         __le64 addr_buffer2;
165
166         __le16 reference_handle;
167         __le16 mss;
168         u8 port_ctxid;          /* 7:4 ctxid 3:0 port */
169         u8 total_hdr_length;    /* LSO only : MAC+IP+TCP Hdr size */
170         __le16 conn_id;         /* IPSec offoad only */
171
172         __le64 addr_buffer3;
173         __le64 addr_buffer1;
174
175         __le16 buffer_length[4];
176
177         __le64 addr_buffer4;
178
179         u8 eth_addr[ETH_ALEN];
180         __le16 vlan_TCI;
181
182 } __attribute__ ((aligned(64)));
183
184 /* Note: sizeof(rcv_desc) should always be a mutliple of 2 */
185 struct rcv_desc {
186         __le16 reference_handle;
187         __le16 reserved;
188         __le32 buffer_length;   /* allocated buffer length (usually 2K) */
189         __le64 addr_buffer;
190 } __packed;
191
192 struct status_desc {
193         __le64 status_desc_data[2];
194 } __attribute__ ((aligned(16)));
195
196 /* UNIFIED ROMIMAGE */
197 #define QLCNIC_UNI_FW_MIN_SIZE          0xc8000
198 #define QLCNIC_UNI_DIR_SECT_PRODUCT_TBL 0x0
199 #define QLCNIC_UNI_DIR_SECT_BOOTLD      0x6
200 #define QLCNIC_UNI_DIR_SECT_FW          0x7
201
202 /*Offsets */
203 #define QLCNIC_UNI_CHIP_REV_OFF         10
204 #define QLCNIC_UNI_FLAGS_OFF            11
205 #define QLCNIC_UNI_BIOS_VERSION_OFF     12
206 #define QLCNIC_UNI_BOOTLD_IDX_OFF       27
207 #define QLCNIC_UNI_FIRMWARE_IDX_OFF     29
208
209 struct uni_table_desc{
210         __le32  findex;
211         __le32  num_entries;
212         __le32  entry_size;
213         __le32  reserved[5];
214 };
215
216 struct uni_data_desc{
217         __le32  findex;
218         __le32  size;
219         __le32  reserved[5];
220 };
221
222 /* Flash Defines and Structures */
223 #define QLCNIC_FLT_LOCATION     0x3F1000
224 #define QLCNIC_FDT_LOCATION     0x3F0000
225 #define QLCNIC_B0_FW_IMAGE_REGION 0x74
226 #define QLCNIC_C0_FW_IMAGE_REGION 0x97
227 #define QLCNIC_BOOTLD_REGION    0X72
228 struct qlcnic_flt_header {
229         u16 version;
230         u16 len;
231         u16 checksum;
232         u16 reserved;
233 };
234
235 struct qlcnic_flt_entry {
236         u8 region;
237         u8 reserved0;
238         u8 attrib;
239         u8 reserved1;
240         u32 size;
241         u32 start_addr;
242         u32 end_addr;
243 };
244
245 /* Flash Descriptor Table */
246 struct qlcnic_fdt {
247         u32     valid;
248         u16     ver;
249         u16     len;
250         u16     cksum;
251         u16     unused;
252         u8      model[16];
253         u16     mfg_id;
254         u16     id;
255         u8      flag;
256         u8      erase_cmd;
257         u8      alt_erase_cmd;
258         u8      write_enable_cmd;
259         u8      write_enable_bits;
260         u8      write_statusreg_cmd;
261         u8      unprotected_sec_cmd;
262         u8      read_manuf_cmd;
263         u32     block_size;
264         u32     alt_block_size;
265         u32     flash_size;
266         u32     write_enable_data;
267         u8      readid_addr_len;
268         u8      write_disable_bits;
269         u8      read_dev_id_len;
270         u8      chip_erase_cmd;
271         u16     read_timeo;
272         u8      protected_sec_cmd;
273         u8      resvd[65];
274 };
275 /* Magic number to let user know flash is programmed */
276 #define QLCNIC_BDINFO_MAGIC 0x12345678
277
278 #define QLCNIC_BRDTYPE_P3P_REF_QG       0x0021
279 #define QLCNIC_BRDTYPE_P3P_HMEZ         0x0022
280 #define QLCNIC_BRDTYPE_P3P_10G_CX4_LP   0x0023
281 #define QLCNIC_BRDTYPE_P3P_4_GB         0x0024
282 #define QLCNIC_BRDTYPE_P3P_IMEZ         0x0025
283 #define QLCNIC_BRDTYPE_P3P_10G_SFP_PLUS 0x0026
284 #define QLCNIC_BRDTYPE_P3P_10000_BASE_T 0x0027
285 #define QLCNIC_BRDTYPE_P3P_XG_LOM       0x0028
286 #define QLCNIC_BRDTYPE_P3P_4_GB_MM      0x0029
287 #define QLCNIC_BRDTYPE_P3P_10G_SFP_CT   0x002a
288 #define QLCNIC_BRDTYPE_P3P_10G_SFP_QT   0x002b
289 #define QLCNIC_BRDTYPE_P3P_10G_CX4      0x0031
290 #define QLCNIC_BRDTYPE_P3P_10G_XFP      0x0032
291 #define QLCNIC_BRDTYPE_P3P_10G_TP       0x0080
292
293 #define QLCNIC_MSIX_TABLE_OFFSET        0x44
294
295 /* Flash memory map */
296 #define QLCNIC_BRDCFG_START     0x4000          /* board config */
297 #define QLCNIC_BOOTLD_START     0x10000         /* bootld */
298 #define QLCNIC_IMAGE_START      0x43000         /* compressed image */
299 #define QLCNIC_USER_START       0x3E8000        /* Firmare info */
300
301 #define QLCNIC_FW_VERSION_OFFSET        (QLCNIC_USER_START+0x408)
302 #define QLCNIC_FW_SIZE_OFFSET           (QLCNIC_USER_START+0x40c)
303 #define QLCNIC_FW_SERIAL_NUM_OFFSET     (QLCNIC_USER_START+0x81c)
304 #define QLCNIC_BIOS_VERSION_OFFSET      (QLCNIC_USER_START+0x83c)
305
306 #define QLCNIC_BRDTYPE_OFFSET           (QLCNIC_BRDCFG_START+0x8)
307 #define QLCNIC_FW_MAGIC_OFFSET          (QLCNIC_BRDCFG_START+0x128)
308
309 #define QLCNIC_FW_MIN_SIZE              (0x3fffff)
310 #define QLCNIC_UNIFIED_ROMIMAGE         0
311 #define QLCNIC_FLASH_ROMIMAGE           1
312 #define QLCNIC_UNKNOWN_ROMIMAGE         0xff
313
314 #define QLCNIC_UNIFIED_ROMIMAGE_NAME    "phanfw.bin"
315 #define QLCNIC_FLASH_ROMIMAGE_NAME      "flash"
316
317 extern char qlcnic_driver_name[];
318
319 extern int qlcnic_use_msi;
320 extern int qlcnic_use_msi_x;
321 extern int qlcnic_auto_fw_reset;
322 extern int qlcnic_load_fw_file;
323
324 /* Number of status descriptors to handle per interrupt */
325 #define MAX_STATUS_HANDLE       (64)
326
327 /*
328  * qlcnic_skb_frag{} is to contain mapping info for each SG list. This
329  * has to be freed when DMA is complete. This is part of qlcnic_tx_buffer{}.
330  */
331 struct qlcnic_skb_frag {
332         u64 dma;
333         u64 length;
334 };
335
336 /*    Following defines are for the state of the buffers    */
337 #define QLCNIC_BUFFER_FREE      0
338 #define QLCNIC_BUFFER_BUSY      1
339
340 /*
341  * There will be one qlcnic_buffer per skb packet.    These will be
342  * used to save the dma info for pci_unmap_page()
343  */
344 struct qlcnic_cmd_buffer {
345         struct sk_buff *skb;
346         struct qlcnic_skb_frag frag_array[MAX_SKB_FRAGS + 1];
347         u32 frag_count;
348 };
349
350 /* In rx_buffer, we do not need multiple fragments as is a single buffer */
351 struct qlcnic_rx_buffer {
352         u16 ref_handle;
353         struct sk_buff *skb;
354         struct list_head list;
355         u64 dma;
356 };
357
358 /* Board types */
359 #define QLCNIC_GBE      0x01
360 #define QLCNIC_XGBE     0x02
361
362 /*
363  * Interrupt coalescing defaults. The defaults are for 1500 MTU. It is
364  * adjusted based on configured MTU.
365  */
366 #define QLCNIC_INTR_COAL_TYPE_RX                1
367 #define QLCNIC_INTR_COAL_TYPE_TX                2
368
369 #define QLCNIC_DEF_INTR_COALESCE_RX_TIME_US     3
370 #define QLCNIC_DEF_INTR_COALESCE_RX_PACKETS     256
371
372 #define QLCNIC_DEF_INTR_COALESCE_TX_TIME_US     64
373 #define QLCNIC_DEF_INTR_COALESCE_TX_PACKETS     64
374
375 #define QLCNIC_INTR_DEFAULT                     0x04
376 #define QLCNIC_CONFIG_INTR_COALESCE             3
377 #define QLCNIC_DEV_INFO_SIZE                    1
378
379 struct qlcnic_nic_intr_coalesce {
380         u8      type;
381         u8      sts_ring_mask;
382         u16     rx_packets;
383         u16     rx_time_us;
384         u16     tx_packets;
385         u16     tx_time_us;
386         u16     flag;
387         u32     timer_out;
388 };
389
390 struct qlcnic_dump_template_hdr {
391         u32     type;
392         u32     offset;
393         u32     size;
394         u32     cap_mask;
395         u32     num_entries;
396         u32     version;
397         u32     timestamp;
398         u32     checksum;
399         u32     drv_cap_mask;
400         u32     sys_info[3];
401         u32     saved_state[16];
402         u32     cap_sizes[8];
403         u32     ocm_wnd_reg[16];
404         u32     rsvd[0];
405 };
406
407 struct qlcnic_fw_dump {
408         u8      clr;    /* flag to indicate if dump is cleared */
409         bool    enable; /* enable/disable dump */
410         u32     size;   /* total size of the dump */
411         void    *data;  /* dump data area */
412         struct  qlcnic_dump_template_hdr *tmpl_hdr;
413         dma_addr_t phys_addr;
414         void    *dma_buffer;
415         bool    use_pex_dma;
416 };
417
418 /*
419  * One hardware_context{} per adapter
420  * contains interrupt info as well shared hardware info.
421  */
422 struct qlcnic_hardware_context {
423         void __iomem *pci_base0;
424         void __iomem *ocm_win_crb;
425
426         unsigned long pci_len0;
427
428         rwlock_t crb_lock;
429         struct mutex mem_lock;
430
431         u8 revision_id;
432         u8 pci_func;
433         u8 linkup;
434         u8 loopback_state;
435         u8 beacon_state;
436         u8 has_link_events;
437         u8 fw_type;
438         u8 physical_port;
439         u8 reset_context;
440         u8 msix_supported;
441         u8 max_mac_filters;
442         u8 mc_enabled;
443         u8 max_mc_count;
444         u8 diag_test;
445         u8 num_msix;
446         u8 nic_mode;
447         int diag_cnt;
448
449         u16 max_uc_count;
450         u16 port_type;
451         u16 board_type;
452         u16 supported_type;
453
454         u16 link_speed;
455         u16 link_duplex;
456         u16 link_autoneg;
457         u16 module_type;
458
459         u16 op_mode;
460         u16 switch_mode;
461         u16 max_tx_ques;
462         u16 max_rx_ques;
463         u16 max_mtu;
464         u32 msg_enable;
465         u16 act_pci_func;
466         u16 max_pci_func;
467
468         u32 capabilities;
469         u32 extra_capability[3];
470         u32 temp;
471         u32 int_vec_bit;
472         u32 fw_hal_version;
473         u32 port_config;
474         struct qlcnic_hardware_ops *hw_ops;
475         struct qlcnic_nic_intr_coalesce coal;
476         struct qlcnic_fw_dump fw_dump;
477         struct qlcnic_fdt fdt;
478         struct qlc_83xx_reset reset;
479         struct qlc_83xx_idc idc;
480         struct qlc_83xx_fw_info *fw_info;
481         struct qlcnic_intrpt_config *intr_tbl;
482         struct qlcnic_sriov *sriov;
483         u32 *reg_tbl;
484         u32 *ext_reg_tbl;
485         u32 mbox_aen[QLC_83XX_MBX_AEN_CNT];
486         u32 mbox_reg[4];
487         struct qlcnic_mailbox *mailbox;
488         u8 extend_lb_time;
489         u8 phys_port_id[ETH_ALEN];
490         u8 lb_mode;
491 };
492
493 struct qlcnic_adapter_stats {
494         u64  xmitcalled;
495         u64  xmitfinished;
496         u64  rxdropped;
497         u64  txdropped;
498         u64  csummed;
499         u64  rx_pkts;
500         u64  lro_pkts;
501         u64  rxbytes;
502         u64  txbytes;
503         u64  lrobytes;
504         u64  lso_frames;
505         u64  xmit_on;
506         u64  xmit_off;
507         u64  skb_alloc_failure;
508         u64  null_rxbuf;
509         u64  rx_dma_map_error;
510         u64  tx_dma_map_error;
511         u64  spurious_intr;
512         u64  mac_filter_limit_overrun;
513 };
514
515 /*
516  * Rcv Descriptor Context. One such per Rcv Descriptor. There may
517  * be one Rcv Descriptor for normal packets, one for jumbo and may be others.
518  */
519 struct qlcnic_host_rds_ring {
520         void __iomem *crb_rcv_producer;
521         struct rcv_desc *desc_head;
522         struct qlcnic_rx_buffer *rx_buf_arr;
523         u32 num_desc;
524         u32 producer;
525         u32 dma_size;
526         u32 skb_size;
527         u32 flags;
528         struct list_head free_list;
529         spinlock_t lock;
530         dma_addr_t phys_addr;
531 } ____cacheline_internodealigned_in_smp;
532
533 struct qlcnic_host_sds_ring {
534         u32 consumer;
535         u32 num_desc;
536         void __iomem *crb_sts_consumer;
537
538         struct qlcnic_host_tx_ring *tx_ring;
539         struct status_desc *desc_head;
540         struct qlcnic_adapter *adapter;
541         struct napi_struct napi;
542         struct list_head free_list[NUM_RCV_DESC_RINGS];
543
544         void __iomem *crb_intr_mask;
545         int irq;
546
547         dma_addr_t phys_addr;
548         char name[IFNAMSIZ + 12];
549 } ____cacheline_internodealigned_in_smp;
550
551 struct qlcnic_tx_queue_stats {
552         u64 xmit_on;
553         u64 xmit_off;
554         u64 xmit_called;
555         u64 xmit_finished;
556         u64 tx_bytes;
557 };
558
559 struct qlcnic_host_tx_ring {
560         int irq;
561         void __iomem *crb_intr_mask;
562         char name[IFNAMSIZ + 12];
563         u16 ctx_id;
564
565         u32 state;
566         u32 producer;
567         u32 sw_consumer;
568         u32 num_desc;
569
570         struct qlcnic_tx_queue_stats tx_stats;
571
572         void __iomem *crb_cmd_producer;
573         struct cmd_desc_type0 *desc_head;
574         struct qlcnic_adapter *adapter;
575         struct napi_struct napi;
576         struct qlcnic_cmd_buffer *cmd_buf_arr;
577         __le32 *hw_consumer;
578
579         dma_addr_t phys_addr;
580         dma_addr_t hw_cons_phys_addr;
581         struct netdev_queue *txq;
582 } ____cacheline_internodealigned_in_smp;
583
584 /*
585  * Receive context. There is one such structure per instance of the
586  * receive processing. Any state information that is relevant to
587  * the receive, and is must be in this structure. The global data may be
588  * present elsewhere.
589  */
590 struct qlcnic_recv_context {
591         struct qlcnic_host_rds_ring *rds_rings;
592         struct qlcnic_host_sds_ring *sds_rings;
593         u32 state;
594         u16 context_id;
595         u16 virt_port;
596 };
597
598 /* HW context creation */
599
600 #define QLCNIC_OS_CRB_RETRY_COUNT       4000
601
602 #define QLCNIC_CDRP_CMD_BIT             0x80000000
603
604 /*
605  * All responses must have the QLCNIC_CDRP_CMD_BIT cleared
606  * in the crb QLCNIC_CDRP_CRB_OFFSET.
607  */
608 #define QLCNIC_CDRP_FORM_RSP(rsp)       (rsp)
609 #define QLCNIC_CDRP_IS_RSP(rsp) (((rsp) & QLCNIC_CDRP_CMD_BIT) == 0)
610
611 #define QLCNIC_CDRP_RSP_OK              0x00000001
612 #define QLCNIC_CDRP_RSP_FAIL            0x00000002
613 #define QLCNIC_CDRP_RSP_TIMEOUT         0x00000003
614
615 /*
616  * All commands must have the QLCNIC_CDRP_CMD_BIT set in
617  * the crb QLCNIC_CDRP_CRB_OFFSET.
618  */
619 #define QLCNIC_CDRP_FORM_CMD(cmd)       (QLCNIC_CDRP_CMD_BIT | (cmd))
620
621 #define QLCNIC_RCODE_SUCCESS            0
622 #define QLCNIC_RCODE_INVALID_ARGS       6
623 #define QLCNIC_RCODE_NOT_SUPPORTED      9
624 #define QLCNIC_RCODE_NOT_PERMITTED      10
625 #define QLCNIC_RCODE_NOT_IMPL           15
626 #define QLCNIC_RCODE_INVALID            16
627 #define QLCNIC_RCODE_TIMEOUT            17
628 #define QLCNIC_DESTROY_CTX_RESET        0
629
630 /*
631  * Capabilities Announced
632  */
633 #define QLCNIC_CAP0_LEGACY_CONTEXT      (1)
634 #define QLCNIC_CAP0_LEGACY_MN           (1 << 2)
635 #define QLCNIC_CAP0_LSO                 (1 << 6)
636 #define QLCNIC_CAP0_JUMBO_CONTIGUOUS    (1 << 7)
637 #define QLCNIC_CAP0_LRO_CONTIGUOUS      (1 << 8)
638 #define QLCNIC_CAP0_VALIDOFF            (1 << 11)
639 #define QLCNIC_CAP0_LRO_MSS             (1 << 21)
640 #define QLCNIC_CAP0_TX_MULTI            (1 << 22)
641
642 /*
643  * Context state
644  */
645 #define QLCNIC_HOST_CTX_STATE_FREED     0
646 #define QLCNIC_HOST_CTX_STATE_ACTIVE    2
647
648 /*
649  * Rx context
650  */
651
652 struct qlcnic_hostrq_sds_ring {
653         __le64 host_phys_addr;  /* Ring base addr */
654         __le32 ring_size;               /* Ring entries */
655         __le16 msi_index;
656         __le16 rsvd;            /* Padding */
657 } __packed;
658
659 struct qlcnic_hostrq_rds_ring {
660         __le64 host_phys_addr;  /* Ring base addr */
661         __le64 buff_size;               /* Packet buffer size */
662         __le32 ring_size;               /* Ring entries */
663         __le32 ring_kind;               /* Class of ring */
664 } __packed;
665
666 struct qlcnic_hostrq_rx_ctx {
667         __le64 host_rsp_dma_addr;       /* Response dma'd here */
668         __le32 capabilities[4];         /* Flag bit vector */
669         __le32 host_int_crb_mode;       /* Interrupt crb usage */
670         __le32 host_rds_crb_mode;       /* RDS crb usage */
671         /* These ring offsets are relative to data[0] below */
672         __le32 rds_ring_offset; /* Offset to RDS config */
673         __le32 sds_ring_offset; /* Offset to SDS config */
674         __le16 num_rds_rings;   /* Count of RDS rings */
675         __le16 num_sds_rings;   /* Count of SDS rings */
676         __le16 valid_field_offset;
677         u8  txrx_sds_binding;
678         u8  msix_handler;
679         u8  reserved[128];      /* reserve space for future expansion*/
680         /* MUST BE 64-bit aligned.
681            The following is packed:
682            - N hostrq_rds_rings
683            - N hostrq_sds_rings */
684         char data[0];
685 } __packed;
686
687 struct qlcnic_cardrsp_rds_ring{
688         __le32 host_producer_crb;       /* Crb to use */
689         __le32 rsvd1;           /* Padding */
690 } __packed;
691
692 struct qlcnic_cardrsp_sds_ring {
693         __le32 host_consumer_crb;       /* Crb to use */
694         __le32 interrupt_crb;   /* Crb to use */
695 } __packed;
696
697 struct qlcnic_cardrsp_rx_ctx {
698         /* These ring offsets are relative to data[0] below */
699         __le32 rds_ring_offset; /* Offset to RDS config */
700         __le32 sds_ring_offset; /* Offset to SDS config */
701         __le32 host_ctx_state;  /* Starting State */
702         __le32 num_fn_per_port; /* How many PCI fn share the port */
703         __le16 num_rds_rings;   /* Count of RDS rings */
704         __le16 num_sds_rings;   /* Count of SDS rings */
705         __le16 context_id;              /* Handle for context */
706         u8  phys_port;          /* Physical id of port */
707         u8  virt_port;          /* Virtual/Logical id of port */
708         u8  reserved[128];      /* save space for future expansion */
709         /*  MUST BE 64-bit aligned.
710            The following is packed:
711            - N cardrsp_rds_rings
712            - N cardrs_sds_rings */
713         char data[0];
714 } __packed;
715
716 #define SIZEOF_HOSTRQ_RX(HOSTRQ_RX, rds_rings, sds_rings)       \
717         (sizeof(HOSTRQ_RX) +                                    \
718         (rds_rings)*(sizeof(struct qlcnic_hostrq_rds_ring)) +           \
719         (sds_rings)*(sizeof(struct qlcnic_hostrq_sds_ring)))
720
721 #define SIZEOF_CARDRSP_RX(CARDRSP_RX, rds_rings, sds_rings)     \
722         (sizeof(CARDRSP_RX) +                                   \
723         (rds_rings)*(sizeof(struct qlcnic_cardrsp_rds_ring)) +          \
724         (sds_rings)*(sizeof(struct qlcnic_cardrsp_sds_ring)))
725
726 /*
727  * Tx context
728  */
729
730 struct qlcnic_hostrq_cds_ring {
731         __le64 host_phys_addr;  /* Ring base addr */
732         __le32 ring_size;               /* Ring entries */
733         __le32 rsvd;            /* Padding */
734 } __packed;
735
736 struct qlcnic_hostrq_tx_ctx {
737         __le64 host_rsp_dma_addr;       /* Response dma'd here */
738         __le64 cmd_cons_dma_addr;       /*  */
739         __le64 dummy_dma_addr;  /*  */
740         __le32 capabilities[4]; /* Flag bit vector */
741         __le32 host_int_crb_mode;       /* Interrupt crb usage */
742         __le32 rsvd1;           /* Padding */
743         __le16 rsvd2;           /* Padding */
744         __le16 interrupt_ctl;
745         __le16 msi_index;
746         __le16 rsvd3;           /* Padding */
747         struct qlcnic_hostrq_cds_ring cds_ring; /* Desc of cds ring */
748         u8  reserved[128];      /* future expansion */
749 } __packed;
750
751 struct qlcnic_cardrsp_cds_ring {
752         __le32 host_producer_crb;       /* Crb to use */
753         __le32 interrupt_crb;   /* Crb to use */
754 } __packed;
755
756 struct qlcnic_cardrsp_tx_ctx {
757         __le32 host_ctx_state;  /* Starting state */
758         __le16 context_id;              /* Handle for context */
759         u8  phys_port;          /* Physical id of port */
760         u8  virt_port;          /* Virtual/Logical id of port */
761         struct qlcnic_cardrsp_cds_ring cds_ring;        /* Card cds settings */
762         u8  reserved[128];      /* future expansion */
763 } __packed;
764
765 #define SIZEOF_HOSTRQ_TX(HOSTRQ_TX)     (sizeof(HOSTRQ_TX))
766 #define SIZEOF_CARDRSP_TX(CARDRSP_TX)   (sizeof(CARDRSP_TX))
767
768 /* CRB */
769
770 #define QLCNIC_HOST_RDS_CRB_MODE_UNIQUE 0
771 #define QLCNIC_HOST_RDS_CRB_MODE_SHARED 1
772 #define QLCNIC_HOST_RDS_CRB_MODE_CUSTOM 2
773 #define QLCNIC_HOST_RDS_CRB_MODE_MAX    3
774
775 #define QLCNIC_HOST_INT_CRB_MODE_UNIQUE 0
776 #define QLCNIC_HOST_INT_CRB_MODE_SHARED 1
777 #define QLCNIC_HOST_INT_CRB_MODE_NORX   2
778 #define QLCNIC_HOST_INT_CRB_MODE_NOTX   3
779 #define QLCNIC_HOST_INT_CRB_MODE_NORXTX 4
780
781
782 /* MAC */
783
784 #define MC_COUNT_P3P    38
785
786 #define QLCNIC_MAC_NOOP 0
787 #define QLCNIC_MAC_ADD  1
788 #define QLCNIC_MAC_DEL  2
789 #define QLCNIC_MAC_VLAN_ADD     3
790 #define QLCNIC_MAC_VLAN_DEL     4
791
792 struct qlcnic_mac_list_s {
793         struct list_head list;
794         uint8_t mac_addr[ETH_ALEN+2];
795 };
796
797 /* MAC Learn */
798 #define NO_MAC_LEARN            0
799 #define DRV_MAC_LEARN           1
800 #define FDB_MAC_LEARN           2
801
802 #define QLCNIC_HOST_REQUEST     0x13
803 #define QLCNIC_REQUEST          0x14
804
805 #define QLCNIC_MAC_EVENT        0x1
806
807 #define QLCNIC_IP_UP            2
808 #define QLCNIC_IP_DOWN          3
809
810 #define QLCNIC_ILB_MODE         0x1
811 #define QLCNIC_ELB_MODE         0x2
812 #define QLCNIC_LB_MODE_MASK     0x3
813
814 #define QLCNIC_LINKEVENT        0x1
815 #define QLCNIC_LB_RESPONSE      0x2
816 #define QLCNIC_IS_LB_CONFIGURED(VAL)    \
817                 (VAL == (QLCNIC_LINKEVENT | QLCNIC_LB_RESPONSE))
818
819 /*
820  * Driver --> Firmware
821  */
822 #define QLCNIC_H2C_OPCODE_CONFIG_RSS                    0x1
823 #define QLCNIC_H2C_OPCODE_CONFIG_INTR_COALESCE          0x3
824 #define QLCNIC_H2C_OPCODE_CONFIG_LED                    0x4
825 #define QLCNIC_H2C_OPCODE_LRO_REQUEST                   0x7
826 #define QLCNIC_H2C_OPCODE_SET_MAC_RECEIVE_MODE          0xc
827 #define QLCNIC_H2C_OPCODE_CONFIG_IPADDR         0x12
828
829 #define QLCNIC_H2C_OPCODE_GET_LINKEVENT         0x15
830 #define QLCNIC_H2C_OPCODE_CONFIG_BRIDGING               0x17
831 #define QLCNIC_H2C_OPCODE_CONFIG_HW_LRO         0x18
832 #define QLCNIC_H2C_OPCODE_CONFIG_LOOPBACK               0x13
833
834 /*
835  * Firmware --> Driver
836  */
837
838 #define QLCNIC_C2H_OPCODE_CONFIG_LOOPBACK               0x8f
839 #define QLCNIC_C2H_OPCODE_GET_LINKEVENT_RESPONSE        0x8D
840 #define QLCNIC_C2H_OPCODE_GET_DCB_AEN                   0x90
841
842 #define VPORT_MISS_MODE_DROP            0 /* drop all unmatched */
843 #define VPORT_MISS_MODE_ACCEPT_ALL      1 /* accept all packets */
844 #define VPORT_MISS_MODE_ACCEPT_MULTI    2 /* accept unmatched multicast */
845
846 #define QLCNIC_LRO_REQUEST_CLEANUP      4
847
848 /* Capabilites received */
849 #define QLCNIC_FW_CAPABILITY_TSO                BIT_1
850 #define QLCNIC_FW_CAPABILITY_BDG                BIT_8
851 #define QLCNIC_FW_CAPABILITY_FVLANTX            BIT_9
852 #define QLCNIC_FW_CAPABILITY_HW_LRO             BIT_10
853 #define QLCNIC_FW_CAPABILITY_2_MULTI_TX         BIT_4
854 #define QLCNIC_FW_CAPABILITY_MULTI_LOOPBACK     BIT_27
855 #define QLCNIC_FW_CAPABILITY_MORE_CAPS          BIT_31
856
857 #define QLCNIC_FW_CAPABILITY_2_LRO_MAX_TCP_SEG  BIT_2
858 #define QLCNIC_FW_CAP2_HW_LRO_IPV6              BIT_3
859 #define QLCNIC_FW_CAPABILITY_SET_DRV_VER        BIT_5
860 #define QLCNIC_FW_CAPABILITY_2_BEACON           BIT_7
861 #define QLCNIC_FW_CAPABILITY_2_PER_PORT_ESWITCH_CFG     BIT_8
862
863 /* module types */
864 #define LINKEVENT_MODULE_NOT_PRESENT                    1
865 #define LINKEVENT_MODULE_OPTICAL_UNKNOWN                2
866 #define LINKEVENT_MODULE_OPTICAL_SRLR                   3
867 #define LINKEVENT_MODULE_OPTICAL_LRM                    4
868 #define LINKEVENT_MODULE_OPTICAL_SFP_1G                 5
869 #define LINKEVENT_MODULE_TWINAX_UNSUPPORTED_CABLE       6
870 #define LINKEVENT_MODULE_TWINAX_UNSUPPORTED_CABLELEN    7
871 #define LINKEVENT_MODULE_TWINAX                         8
872
873 #define LINKSPEED_10GBPS        10000
874 #define LINKSPEED_1GBPS         1000
875 #define LINKSPEED_100MBPS       100
876 #define LINKSPEED_10MBPS        10
877
878 #define LINKSPEED_ENCODED_10MBPS        0
879 #define LINKSPEED_ENCODED_100MBPS       1
880 #define LINKSPEED_ENCODED_1GBPS         2
881
882 #define LINKEVENT_AUTONEG_DISABLED      0
883 #define LINKEVENT_AUTONEG_ENABLED       1
884
885 #define LINKEVENT_HALF_DUPLEX           0
886 #define LINKEVENT_FULL_DUPLEX           1
887
888 #define LINKEVENT_LINKSPEED_MBPS        0
889 #define LINKEVENT_LINKSPEED_ENCODED     1
890
891 /* firmware response header:
892  *      63:58 - message type
893  *      57:56 - owner
894  *      55:53 - desc count
895  *      52:48 - reserved
896  *      47:40 - completion id
897  *      39:32 - opcode
898  *      31:16 - error code
899  *      15:00 - reserved
900  */
901 #define qlcnic_get_nic_msg_opcode(msg_hdr)      \
902         ((msg_hdr >> 32) & 0xFF)
903
904 struct qlcnic_fw_msg {
905         union {
906                 struct {
907                         u64 hdr;
908                         u64 body[7];
909                 };
910                 u64 words[8];
911         };
912 };
913
914 struct qlcnic_nic_req {
915         __le64 qhdr;
916         __le64 req_hdr;
917         __le64 words[6];
918 } __packed;
919
920 struct qlcnic_mac_req {
921         u8 op;
922         u8 tag;
923         u8 mac_addr[6];
924 };
925
926 struct qlcnic_vlan_req {
927         __le16 vlan_id;
928         __le16 rsvd[3];
929 } __packed;
930
931 struct qlcnic_ipaddr {
932         __be32 ipv4;
933         __be32 ipv6[4];
934 };
935
936 #define QLCNIC_MSI_ENABLED              0x02
937 #define QLCNIC_MSIX_ENABLED             0x04
938 #define QLCNIC_LRO_ENABLED              0x01
939 #define QLCNIC_LRO_DISABLED             0x00
940 #define QLCNIC_BRIDGE_ENABLED           0X10
941 #define QLCNIC_DIAG_ENABLED             0x20
942 #define QLCNIC_ESWITCH_ENABLED          0x40
943 #define QLCNIC_ADAPTER_INITIALIZED      0x80
944 #define QLCNIC_TAGGING_ENABLED          0x100
945 #define QLCNIC_MACSPOOF                 0x200
946 #define QLCNIC_MAC_OVERRIDE_DISABLED    0x400
947 #define QLCNIC_PROMISC_DISABLED         0x800
948 #define QLCNIC_NEED_FLR                 0x1000
949 #define QLCNIC_FW_RESET_OWNER           0x2000
950 #define QLCNIC_FW_HANG                  0x4000
951 #define QLCNIC_FW_LRO_MSS_CAP           0x8000
952 #define QLCNIC_TX_INTR_SHARED           0x10000
953 #define QLCNIC_APP_CHANGED_FLAGS        0x20000
954 #define QLCNIC_HAS_PHYS_PORT_ID         0x40000
955
956 #define QLCNIC_IS_MSI_FAMILY(adapter) \
957         ((adapter)->flags & (QLCNIC_MSI_ENABLED | QLCNIC_MSIX_ENABLED))
958 #define QLCNIC_IS_TSO_CAPABLE(adapter)  \
959         ((adapter)->ahw->capabilities & QLCNIC_FW_CAPABILITY_TSO)
960
961 #define QLCNIC_BEACON_EANBLE            0xC
962 #define QLCNIC_BEACON_DISABLE           0xD
963
964 #define QLCNIC_MSIX_TBL_SPACE           8192
965 #define QLCNIC_PCI_REG_MSIX_TBL         0x44
966 #define QLCNIC_MSIX_TBL_PGSIZE          4096
967
968 #define QLCNIC_ADAPTER_UP_MAGIC 777
969
970 #define __QLCNIC_FW_ATTACHED            0
971 #define __QLCNIC_DEV_UP                 1
972 #define __QLCNIC_RESETTING              2
973 #define __QLCNIC_START_FW               4
974 #define __QLCNIC_AER                    5
975 #define __QLCNIC_DIAG_RES_ALLOC         6
976 #define __QLCNIC_LED_ENABLE             7
977 #define __QLCNIC_ELB_INPROGRESS         8
978 #define __QLCNIC_MULTI_TX_UNIQUE        9
979 #define __QLCNIC_SRIOV_ENABLE           10
980 #define __QLCNIC_SRIOV_CAPABLE          11
981 #define __QLCNIC_MBX_POLL_ENABLE        12
982 #define __QLCNIC_DIAG_MODE              13
983 #define __QLCNIC_MAINTENANCE_MODE       16
984
985 #define QLCNIC_INTERRUPT_TEST           1
986 #define QLCNIC_LOOPBACK_TEST            2
987 #define QLCNIC_LED_TEST         3
988
989 #define QLCNIC_FILTER_AGE       80
990 #define QLCNIC_READD_AGE        20
991 #define QLCNIC_LB_MAX_FILTERS   64
992 #define QLCNIC_LB_BUCKET_SIZE   32
993 #define QLCNIC_ILB_MAX_RCV_LOOP 10
994
995 struct qlcnic_filter {
996         struct hlist_node fnode;
997         u8 faddr[ETH_ALEN];
998         u16 vlan_id;
999         unsigned long ftime;
1000 };
1001
1002 struct qlcnic_filter_hash {
1003         struct hlist_head *fhead;
1004         u8 fnum;
1005         u16 fmax;
1006         u16 fbucket_size;
1007 };
1008
1009 /* Mailbox specific data structures */
1010 struct qlcnic_mailbox {
1011         struct workqueue_struct *work_q;
1012         struct qlcnic_adapter   *adapter;
1013         struct qlcnic_mbx_ops   *ops;
1014         struct work_struct      work;
1015         struct completion       completion;
1016         struct list_head        cmd_q;
1017         unsigned long           status;
1018         spinlock_t              queue_lock;     /* Mailbox queue lock */
1019         spinlock_t              aen_lock;       /* Mailbox response/AEN lock */
1020         atomic_t                rsp_status;
1021         u32                     num_cmds;
1022 };
1023
1024 struct qlcnic_adapter {
1025         struct qlcnic_hardware_context *ahw;
1026         struct qlcnic_recv_context *recv_ctx;
1027         struct qlcnic_host_tx_ring *tx_ring;
1028         struct net_device *netdev;
1029         struct pci_dev *pdev;
1030
1031         unsigned long state;
1032         u32 flags;
1033
1034         u16 num_txd;
1035         u16 num_rxd;
1036         u16 num_jumbo_rxd;
1037         u16 max_rxd;
1038         u16 max_jumbo_rxd;
1039
1040         u8 max_rds_rings;
1041
1042         u8 max_sds_rings; /* max sds rings supported by adapter */
1043         u8 max_tx_rings;  /* max tx rings supported by adapter */
1044
1045         u8 drv_tx_rings;  /* max tx rings supported by driver */
1046         u8 drv_sds_rings; /* max sds rings supported by driver */
1047
1048         u8 rx_csum;
1049         u8 portnum;
1050
1051         u8 fw_wait_cnt;
1052         u8 fw_fail_cnt;
1053         u8 tx_timeo_cnt;
1054         u8 need_fw_reset;
1055         u8 reset_ctx_cnt;
1056
1057         u16 is_up;
1058         u16 rx_pvid;
1059         u16 tx_pvid;
1060
1061         u32 irq;
1062         u32 heartbeat;
1063
1064         u8 dev_state;
1065         u8 reset_ack_timeo;
1066         u8 dev_init_timeo;
1067
1068         u8 mac_addr[ETH_ALEN];
1069
1070         u64 dev_rst_time;
1071         bool drv_mac_learn;
1072         bool fdb_mac_learn;
1073         unsigned long vlans[BITS_TO_LONGS(VLAN_N_VID)];
1074         u8 flash_mfg_id;
1075         struct qlcnic_npar_info *npars;
1076         struct qlcnic_eswitch *eswitch;
1077         struct qlcnic_nic_template *nic_ops;
1078
1079         struct qlcnic_adapter_stats stats;
1080         struct list_head mac_list;
1081
1082         void __iomem    *tgt_mask_reg;
1083         void __iomem    *tgt_status_reg;
1084         void __iomem    *crb_int_state_reg;
1085         void __iomem    *isr_int_vec;
1086
1087         struct msix_entry *msix_entries;
1088         struct workqueue_struct *qlcnic_wq;
1089         struct delayed_work fw_work;
1090         struct delayed_work idc_aen_work;
1091         struct delayed_work mbx_poll_work;
1092         struct qlcnic_dcb *dcb;
1093
1094         struct qlcnic_filter_hash fhash;
1095         struct qlcnic_filter_hash rx_fhash;
1096         struct list_head vf_mc_list;
1097
1098         spinlock_t tx_clean_lock;
1099         spinlock_t mac_learn_lock;
1100         /* spinlock for catching rcv filters for eswitch traffic */
1101         spinlock_t rx_mac_learn_lock;
1102         u32 file_prd_off;       /*File fw product offset*/
1103         u32 fw_version;
1104         u32 offload_flags;
1105         const struct firmware *fw;
1106 };
1107
1108 struct qlcnic_info_le {
1109         __le16  pci_func;
1110         __le16  op_mode;        /* 1 = Priv, 2 = NP, 3 = NP passthru */
1111         __le16  phys_port;
1112         __le16  switch_mode;    /* 0 = disabled, 1 = int, 2 = ext */
1113
1114         __le32  capabilities;
1115         u8      max_mac_filters;
1116         u8      reserved1;
1117         __le16  max_mtu;
1118
1119         __le16  max_tx_ques;
1120         __le16  max_rx_ques;
1121         __le16  min_tx_bw;
1122         __le16  max_tx_bw;
1123         __le32  op_type;
1124         __le16  max_bw_reg_offset;
1125         __le16  max_linkspeed_reg_offset;
1126         __le32  capability1;
1127         __le32  capability2;
1128         __le32  capability3;
1129         __le16  max_tx_mac_filters;
1130         __le16  max_rx_mcast_mac_filters;
1131         __le16  max_rx_ucast_mac_filters;
1132         __le16  max_rx_ip_addr;
1133         __le16  max_rx_lro_flow;
1134         __le16  max_rx_status_rings;
1135         __le16  max_rx_buf_rings;
1136         __le16  max_tx_vlan_keys;
1137         u8      total_pf;
1138         u8      total_rss_engines;
1139         __le16  max_vports;
1140         __le16  linkstate_reg_offset;
1141         __le16  bit_offsets;
1142         __le16  max_local_ipv6_addrs;
1143         __le16  max_remote_ipv6_addrs;
1144         u8      reserved2[56];
1145 } __packed;
1146
1147 struct qlcnic_info {
1148         u16     pci_func;
1149         u16     op_mode;
1150         u16     phys_port;
1151         u16     switch_mode;
1152         u32     capabilities;
1153         u8      max_mac_filters;
1154         u16     max_mtu;
1155         u16     max_tx_ques;
1156         u16     max_rx_ques;
1157         u16     min_tx_bw;
1158         u16     max_tx_bw;
1159         u32     op_type;
1160         u16     max_bw_reg_offset;
1161         u16     max_linkspeed_reg_offset;
1162         u32     capability1;
1163         u32     capability2;
1164         u32     capability3;
1165         u16     max_tx_mac_filters;
1166         u16     max_rx_mcast_mac_filters;
1167         u16     max_rx_ucast_mac_filters;
1168         u16     max_rx_ip_addr;
1169         u16     max_rx_lro_flow;
1170         u16     max_rx_status_rings;
1171         u16     max_rx_buf_rings;
1172         u16     max_tx_vlan_keys;
1173         u8      total_pf;
1174         u8      total_rss_engines;
1175         u16     max_vports;
1176         u16     linkstate_reg_offset;
1177         u16     bit_offsets;
1178         u16     max_local_ipv6_addrs;
1179         u16     max_remote_ipv6_addrs;
1180 };
1181
1182 struct qlcnic_pci_info_le {
1183         __le16  id;             /* pci function id */
1184         __le16  active;         /* 1 = Enabled */
1185         __le16  type;           /* 1 = NIC, 2 = FCoE, 3 = iSCSI */
1186         __le16  default_port;   /* default port number */
1187
1188         __le16  tx_min_bw;      /* Multiple of 100mbpc */
1189         __le16  tx_max_bw;
1190         __le16  reserved1[2];
1191
1192         u8      mac[ETH_ALEN];
1193         __le16  func_count;
1194         u8      reserved2[104];
1195
1196 } __packed;
1197
1198 struct qlcnic_pci_info {
1199         u16     id;
1200         u16     active;
1201         u16     type;
1202         u16     default_port;
1203         u16     tx_min_bw;
1204         u16     tx_max_bw;
1205         u8      mac[ETH_ALEN];
1206         u16  func_count;
1207 };
1208
1209 struct qlcnic_npar_info {
1210         bool    eswitch_status;
1211         u16     pvid;
1212         u16     min_bw;
1213         u16     max_bw;
1214         u8      phy_port;
1215         u8      type;
1216         u8      active;
1217         u8      enable_pm;
1218         u8      dest_npar;
1219         u8      discard_tagged;
1220         u8      mac_override;
1221         u8      mac_anti_spoof;
1222         u8      promisc_mode;
1223         u8      offload_flags;
1224         u8      pci_func;
1225         u8      mac[ETH_ALEN];
1226 };
1227
1228 struct qlcnic_eswitch {
1229         u8      port;
1230         u8      active_vports;
1231         u8      active_vlans;
1232         u8      active_ucast_filters;
1233         u8      max_ucast_filters;
1234         u8      max_active_vlans;
1235
1236         u32     flags;
1237 #define QLCNIC_SWITCH_ENABLE            BIT_1
1238 #define QLCNIC_SWITCH_VLAN_FILTERING    BIT_2
1239 #define QLCNIC_SWITCH_PROMISC_MODE      BIT_3
1240 #define QLCNIC_SWITCH_PORT_MIRRORING    BIT_4
1241 };
1242
1243
1244 /* Return codes for Error handling */
1245 #define QL_STATUS_INVALID_PARAM -1
1246
1247 #define MAX_BW                  100     /* % of link speed */
1248 #define MAX_VLAN_ID             4095
1249 #define MIN_VLAN_ID             2
1250 #define DEFAULT_MAC_LEARN       1
1251
1252 #define IS_VALID_VLAN(vlan)     (vlan >= MIN_VLAN_ID && vlan < MAX_VLAN_ID)
1253 #define IS_VALID_BW(bw)         (bw <= MAX_BW)
1254
1255 struct qlcnic_pci_func_cfg {
1256         u16     func_type;
1257         u16     min_bw;
1258         u16     max_bw;
1259         u16     port_num;
1260         u8      pci_func;
1261         u8      func_state;
1262         u8      def_mac_addr[6];
1263 };
1264
1265 struct qlcnic_npar_func_cfg {
1266         u32     fw_capab;
1267         u16     port_num;
1268         u16     min_bw;
1269         u16     max_bw;
1270         u16     max_tx_queues;
1271         u16     max_rx_queues;
1272         u8      pci_func;
1273         u8      op_mode;
1274 };
1275
1276 struct qlcnic_pm_func_cfg {
1277         u8      pci_func;
1278         u8      action;
1279         u8      dest_npar;
1280         u8      reserved[5];
1281 };
1282
1283 struct qlcnic_esw_func_cfg {
1284         u16     vlan_id;
1285         u8      op_mode;
1286         u8      op_type;
1287         u8      pci_func;
1288         u8      host_vlan_tag;
1289         u8      promisc_mode;
1290         u8      discard_tagged;
1291         u8      mac_override;
1292         u8      mac_anti_spoof;
1293         u8      offload_flags;
1294         u8      reserved[5];
1295 };
1296
1297 #define QLCNIC_STATS_VERSION            1
1298 #define QLCNIC_STATS_PORT               1
1299 #define QLCNIC_STATS_ESWITCH            2
1300 #define QLCNIC_QUERY_RX_COUNTER         0
1301 #define QLCNIC_QUERY_TX_COUNTER         1
1302 #define QLCNIC_STATS_NOT_AVAIL  0xffffffffffffffffULL
1303 #define QLCNIC_FILL_STATS(VAL1) \
1304         (((VAL1) == QLCNIC_STATS_NOT_AVAIL) ? 0 : VAL1)
1305 #define QLCNIC_MAC_STATS 1
1306 #define QLCNIC_ESW_STATS 2
1307
1308 #define QLCNIC_ADD_ESW_STATS(VAL1, VAL2)\
1309 do {    \
1310         if (((VAL1) == QLCNIC_STATS_NOT_AVAIL) && \
1311             ((VAL2) != QLCNIC_STATS_NOT_AVAIL)) \
1312                 (VAL1) = (VAL2); \
1313         else if (((VAL1) != QLCNIC_STATS_NOT_AVAIL) && \
1314                  ((VAL2) != QLCNIC_STATS_NOT_AVAIL)) \
1315                         (VAL1) += (VAL2); \
1316 } while (0)
1317
1318 struct qlcnic_mac_statistics_le {
1319         __le64  mac_tx_frames;
1320         __le64  mac_tx_bytes;
1321         __le64  mac_tx_mcast_pkts;
1322         __le64  mac_tx_bcast_pkts;
1323         __le64  mac_tx_pause_cnt;
1324         __le64  mac_tx_ctrl_pkt;
1325         __le64  mac_tx_lt_64b_pkts;
1326         __le64  mac_tx_lt_127b_pkts;
1327         __le64  mac_tx_lt_255b_pkts;
1328         __le64  mac_tx_lt_511b_pkts;
1329         __le64  mac_tx_lt_1023b_pkts;
1330         __le64  mac_tx_lt_1518b_pkts;
1331         __le64  mac_tx_gt_1518b_pkts;
1332         __le64  rsvd1[3];
1333
1334         __le64  mac_rx_frames;
1335         __le64  mac_rx_bytes;
1336         __le64  mac_rx_mcast_pkts;
1337         __le64  mac_rx_bcast_pkts;
1338         __le64  mac_rx_pause_cnt;
1339         __le64  mac_rx_ctrl_pkt;
1340         __le64  mac_rx_lt_64b_pkts;
1341         __le64  mac_rx_lt_127b_pkts;
1342         __le64  mac_rx_lt_255b_pkts;
1343         __le64  mac_rx_lt_511b_pkts;
1344         __le64  mac_rx_lt_1023b_pkts;
1345         __le64  mac_rx_lt_1518b_pkts;
1346         __le64  mac_rx_gt_1518b_pkts;
1347         __le64  rsvd2[3];
1348
1349         __le64  mac_rx_length_error;
1350         __le64  mac_rx_length_small;
1351         __le64  mac_rx_length_large;
1352         __le64  mac_rx_jabber;
1353         __le64  mac_rx_dropped;
1354         __le64  mac_rx_crc_error;
1355         __le64  mac_align_error;
1356 } __packed;
1357
1358 struct qlcnic_mac_statistics {
1359         u64     mac_tx_frames;
1360         u64     mac_tx_bytes;
1361         u64     mac_tx_mcast_pkts;
1362         u64     mac_tx_bcast_pkts;
1363         u64     mac_tx_pause_cnt;
1364         u64     mac_tx_ctrl_pkt;
1365         u64     mac_tx_lt_64b_pkts;
1366         u64     mac_tx_lt_127b_pkts;
1367         u64     mac_tx_lt_255b_pkts;
1368         u64     mac_tx_lt_511b_pkts;
1369         u64     mac_tx_lt_1023b_pkts;
1370         u64     mac_tx_lt_1518b_pkts;
1371         u64     mac_tx_gt_1518b_pkts;
1372         u64     rsvd1[3];
1373         u64     mac_rx_frames;
1374         u64     mac_rx_bytes;
1375         u64     mac_rx_mcast_pkts;
1376         u64     mac_rx_bcast_pkts;
1377         u64     mac_rx_pause_cnt;
1378         u64     mac_rx_ctrl_pkt;
1379         u64     mac_rx_lt_64b_pkts;
1380         u64     mac_rx_lt_127b_pkts;
1381         u64     mac_rx_lt_255b_pkts;
1382         u64     mac_rx_lt_511b_pkts;
1383         u64     mac_rx_lt_1023b_pkts;
1384         u64     mac_rx_lt_1518b_pkts;
1385         u64     mac_rx_gt_1518b_pkts;
1386         u64     rsvd2[3];
1387         u64     mac_rx_length_error;
1388         u64     mac_rx_length_small;
1389         u64     mac_rx_length_large;
1390         u64     mac_rx_jabber;
1391         u64     mac_rx_dropped;
1392         u64     mac_rx_crc_error;
1393         u64     mac_align_error;
1394 };
1395
1396 struct qlcnic_esw_stats_le {
1397         __le16 context_id;
1398         __le16 version;
1399         __le16 size;
1400         __le16 unused;
1401         __le64 unicast_frames;
1402         __le64 multicast_frames;
1403         __le64 broadcast_frames;
1404         __le64 dropped_frames;
1405         __le64 errors;
1406         __le64 local_frames;
1407         __le64 numbytes;
1408         __le64 rsvd[3];
1409 } __packed;
1410
1411 struct __qlcnic_esw_statistics {
1412         u16     context_id;
1413         u16     version;
1414         u16     size;
1415         u16     unused;
1416         u64     unicast_frames;
1417         u64     multicast_frames;
1418         u64     broadcast_frames;
1419         u64     dropped_frames;
1420         u64     errors;
1421         u64     local_frames;
1422         u64     numbytes;
1423         u64     rsvd[3];
1424 };
1425
1426 struct qlcnic_esw_statistics {
1427         struct __qlcnic_esw_statistics rx;
1428         struct __qlcnic_esw_statistics tx;
1429 };
1430
1431 #define QLCNIC_FORCE_FW_DUMP_KEY        0xdeadfeed
1432 #define QLCNIC_ENABLE_FW_DUMP           0xaddfeed
1433 #define QLCNIC_DISABLE_FW_DUMP          0xbadfeed
1434 #define QLCNIC_FORCE_FW_RESET           0xdeaddead
1435 #define QLCNIC_SET_QUIESCENT            0xadd00010
1436 #define QLCNIC_RESET_QUIESCENT          0xadd00020
1437
1438 struct _cdrp_cmd {
1439         u32 num;
1440         u32 *arg;
1441 };
1442
1443 struct qlcnic_cmd_args {
1444         struct completion       completion;
1445         struct list_head        list;
1446         struct _cdrp_cmd        req;
1447         struct _cdrp_cmd        rsp;
1448         atomic_t                rsp_status;
1449         int                     pay_size;
1450         u32                     rsp_opcode;
1451         u32                     total_cmds;
1452         u32                     op_type;
1453         u32                     type;
1454         u32                     cmd_op;
1455         u32                     *hdr;   /* Back channel message header */
1456         u32                     *pay;   /* Back channel message payload */
1457         u8                      func_num;
1458 };
1459
1460 int qlcnic_fw_cmd_get_minidump_temp(struct qlcnic_adapter *adapter);
1461 int qlcnic_fw_cmd_set_port(struct qlcnic_adapter *adapter, u32 config);
1462 int qlcnic_pci_mem_write_2M(struct qlcnic_adapter *, u64 off, u64 data);
1463 int qlcnic_pci_mem_read_2M(struct qlcnic_adapter *, u64 off, u64 *data);
1464 void qlcnic_pci_camqm_read_2M(struct qlcnic_adapter *, u64, u64 *);
1465 void qlcnic_pci_camqm_write_2M(struct qlcnic_adapter *, u64, u64);
1466
1467 #define ADDR_IN_RANGE(addr, low, high)  \
1468         (((addr) < (high)) && ((addr) >= (low)))
1469
1470 #define QLCRD32(adapter, off, err) \
1471         (adapter->ahw->hw_ops->read_reg)(adapter, off, err)
1472
1473 #define QLCWR32(adapter, off, val) \
1474         adapter->ahw->hw_ops->write_reg(adapter, off, val)
1475
1476 int qlcnic_pcie_sem_lock(struct qlcnic_adapter *, int, u32);
1477 void qlcnic_pcie_sem_unlock(struct qlcnic_adapter *, int);
1478
1479 #define qlcnic_rom_lock(a)      \
1480         qlcnic_pcie_sem_lock((a), 2, QLCNIC_ROM_LOCK_ID)
1481 #define qlcnic_rom_unlock(a)    \
1482         qlcnic_pcie_sem_unlock((a), 2)
1483 #define qlcnic_phy_lock(a)      \
1484         qlcnic_pcie_sem_lock((a), 3, QLCNIC_PHY_LOCK_ID)
1485 #define qlcnic_phy_unlock(a)    \
1486         qlcnic_pcie_sem_unlock((a), 3)
1487 #define qlcnic_sw_lock(a)       \
1488         qlcnic_pcie_sem_lock((a), 6, 0)
1489 #define qlcnic_sw_unlock(a)     \
1490         qlcnic_pcie_sem_unlock((a), 6)
1491 #define crb_win_lock(a) \
1492         qlcnic_pcie_sem_lock((a), 7, QLCNIC_CRB_WIN_LOCK_ID)
1493 #define crb_win_unlock(a)       \
1494         qlcnic_pcie_sem_unlock((a), 7)
1495
1496 #define __QLCNIC_MAX_LED_RATE   0xf
1497 #define __QLCNIC_MAX_LED_STATE  0x2
1498
1499 #define MAX_CTL_CHECK 1000
1500
1501 int qlcnic_wol_supported(struct qlcnic_adapter *adapter);
1502 void qlcnic_prune_lb_filters(struct qlcnic_adapter *adapter);
1503 void qlcnic_delete_lb_filters(struct qlcnic_adapter *adapter);
1504 int qlcnic_dump_fw(struct qlcnic_adapter *);
1505 int qlcnic_enable_fw_dump_state(struct qlcnic_adapter *);
1506 bool qlcnic_check_fw_dump_state(struct qlcnic_adapter *);
1507 pci_ers_result_t qlcnic_82xx_io_error_detected(struct pci_dev *,
1508                                                pci_channel_state_t);
1509 pci_ers_result_t qlcnic_82xx_io_slot_reset(struct pci_dev *);
1510 void qlcnic_82xx_io_resume(struct pci_dev *);
1511
1512 /* Functions from qlcnic_init.c */
1513 void qlcnic_schedule_work(struct qlcnic_adapter *, work_func_t, int);
1514 int qlcnic_load_firmware(struct qlcnic_adapter *adapter);
1515 int qlcnic_need_fw_reset(struct qlcnic_adapter *adapter);
1516 void qlcnic_request_firmware(struct qlcnic_adapter *adapter);
1517 void qlcnic_release_firmware(struct qlcnic_adapter *adapter);
1518 int qlcnic_pinit_from_rom(struct qlcnic_adapter *adapter);
1519 int qlcnic_setup_idc_param(struct qlcnic_adapter *adapter);
1520 int qlcnic_check_flash_fw_ver(struct qlcnic_adapter *adapter);
1521
1522 int qlcnic_rom_fast_read(struct qlcnic_adapter *adapter, u32 addr, u32 *valp);
1523 int qlcnic_rom_fast_read_words(struct qlcnic_adapter *adapter, int addr,
1524                                 u8 *bytes, size_t size);
1525 int qlcnic_alloc_sw_resources(struct qlcnic_adapter *adapter);
1526 void qlcnic_free_sw_resources(struct qlcnic_adapter *adapter);
1527
1528 void __iomem *qlcnic_get_ioaddr(struct qlcnic_hardware_context *, u32);
1529
1530 int qlcnic_alloc_hw_resources(struct qlcnic_adapter *adapter);
1531 void qlcnic_free_hw_resources(struct qlcnic_adapter *adapter);
1532
1533 int qlcnic_fw_create_ctx(struct qlcnic_adapter *adapter);
1534 void qlcnic_fw_destroy_ctx(struct qlcnic_adapter *adapter);
1535
1536 void qlcnic_reset_rx_buffers_list(struct qlcnic_adapter *adapter);
1537 void qlcnic_release_rx_buffers(struct qlcnic_adapter *adapter);
1538 void qlcnic_release_tx_buffers(struct qlcnic_adapter *,
1539                                struct qlcnic_host_tx_ring *);
1540
1541 int qlcnic_check_fw_status(struct qlcnic_adapter *adapter);
1542 void qlcnic_watchdog_task(struct work_struct *work);
1543 void qlcnic_post_rx_buffers(struct qlcnic_adapter *adapter,
1544                 struct qlcnic_host_rds_ring *rds_ring, u8 ring_id);
1545 int qlcnic_process_rcv_ring(struct qlcnic_host_sds_ring *sds_ring, int max);
1546 void qlcnic_set_multi(struct net_device *netdev);
1547 void __qlcnic_set_multi(struct net_device *, u16);
1548 int qlcnic_nic_add_mac(struct qlcnic_adapter *, const u8 *, u16);
1549 int qlcnic_nic_del_mac(struct qlcnic_adapter *, const u8 *);
1550 void qlcnic_82xx_free_mac_list(struct qlcnic_adapter *adapter);
1551 int qlcnic_82xx_read_phys_port_id(struct qlcnic_adapter *);
1552
1553 int qlcnic_fw_cmd_set_mtu(struct qlcnic_adapter *adapter, int mtu);
1554 int qlcnic_fw_cmd_set_drv_version(struct qlcnic_adapter *, u32);
1555 int qlcnic_change_mtu(struct net_device *netdev, int new_mtu);
1556 netdev_features_t qlcnic_fix_features(struct net_device *netdev,
1557         netdev_features_t features);
1558 int qlcnic_set_features(struct net_device *netdev, netdev_features_t features);
1559 int qlcnic_config_bridged_mode(struct qlcnic_adapter *adapter, u32 enable);
1560 int qlcnic_send_lro_cleanup(struct qlcnic_adapter *adapter);
1561 void qlcnic_update_cmd_producer(struct qlcnic_host_tx_ring *);
1562
1563 /* Functions from qlcnic_ethtool.c */
1564 int qlcnic_check_loopback_buff(unsigned char *, u8 []);
1565 int qlcnic_do_lb_test(struct qlcnic_adapter *, u8);
1566 int qlcnic_loopback_test(struct net_device *, u8);
1567
1568 /* Functions from qlcnic_main.c */
1569 int qlcnic_reset_context(struct qlcnic_adapter *);
1570 void qlcnic_diag_free_res(struct net_device *netdev, int);
1571 int qlcnic_diag_alloc_res(struct net_device *netdev, int);
1572 netdev_tx_t qlcnic_xmit_frame(struct sk_buff *, struct net_device *);
1573 void qlcnic_set_tx_ring_count(struct qlcnic_adapter *, u8);
1574 void qlcnic_set_sds_ring_count(struct qlcnic_adapter *, u8);
1575 int qlcnic_setup_rings(struct qlcnic_adapter *, u8, u8);
1576 int qlcnic_validate_rings(struct qlcnic_adapter *, __u32, int);
1577 void qlcnic_alloc_lb_filters_mem(struct qlcnic_adapter *adapter);
1578 void qlcnic_82xx_set_mac_filter_count(struct qlcnic_adapter *);
1579 int qlcnic_enable_msix(struct qlcnic_adapter *, u32);
1580 void qlcnic_set_drv_version(struct qlcnic_adapter *);
1581
1582 /*  eSwitch management functions */
1583 int qlcnic_config_switch_port(struct qlcnic_adapter *,
1584                                 struct qlcnic_esw_func_cfg *);
1585
1586 int qlcnic_get_eswitch_port_config(struct qlcnic_adapter *,
1587                                 struct qlcnic_esw_func_cfg *);
1588 int qlcnic_config_port_mirroring(struct qlcnic_adapter *, u8, u8, u8);
1589 int qlcnic_get_port_stats(struct qlcnic_adapter *, const u8, const u8,
1590                                         struct __qlcnic_esw_statistics *);
1591 int qlcnic_get_eswitch_stats(struct qlcnic_adapter *, const u8, u8,
1592                                         struct __qlcnic_esw_statistics *);
1593 int qlcnic_clear_esw_stats(struct qlcnic_adapter *adapter, u8, u8, u8);
1594 int qlcnic_get_mac_stats(struct qlcnic_adapter *, struct qlcnic_mac_statistics *);
1595
1596 void qlcnic_free_mbx_args(struct qlcnic_cmd_args *cmd);
1597
1598 int qlcnic_alloc_sds_rings(struct qlcnic_recv_context *, int);
1599 void qlcnic_free_sds_rings(struct qlcnic_recv_context *);
1600 void qlcnic_advert_link_change(struct qlcnic_adapter *, int);
1601 void qlcnic_free_tx_rings(struct qlcnic_adapter *);
1602 int qlcnic_alloc_tx_rings(struct qlcnic_adapter *, struct net_device *);
1603 void qlcnic_dump_mbx(struct qlcnic_adapter *, struct qlcnic_cmd_args *);
1604
1605 void qlcnic_create_sysfs_entries(struct qlcnic_adapter *adapter);
1606 void qlcnic_remove_sysfs_entries(struct qlcnic_adapter *adapter);
1607 void qlcnic_create_diag_entries(struct qlcnic_adapter *adapter);
1608 void qlcnic_remove_diag_entries(struct qlcnic_adapter *adapter);
1609 void qlcnic_82xx_add_sysfs(struct qlcnic_adapter *adapter);
1610 void qlcnic_82xx_remove_sysfs(struct qlcnic_adapter *adapter);
1611 int qlcnic_82xx_get_settings(struct qlcnic_adapter *, struct ethtool_cmd *);
1612
1613 int qlcnicvf_config_bridged_mode(struct qlcnic_adapter *, u32);
1614 int qlcnicvf_config_led(struct qlcnic_adapter *, u32, u32);
1615 void qlcnic_set_vlan_config(struct qlcnic_adapter *,
1616                             struct qlcnic_esw_func_cfg *);
1617 void qlcnic_set_eswitch_port_features(struct qlcnic_adapter *,
1618                                       struct qlcnic_esw_func_cfg *);
1619
1620 void qlcnic_down(struct qlcnic_adapter *, struct net_device *);
1621 int qlcnic_up(struct qlcnic_adapter *, struct net_device *);
1622 void __qlcnic_down(struct qlcnic_adapter *, struct net_device *);
1623 void qlcnic_detach(struct qlcnic_adapter *);
1624 void qlcnic_teardown_intr(struct qlcnic_adapter *);
1625 int qlcnic_attach(struct qlcnic_adapter *);
1626 int __qlcnic_up(struct qlcnic_adapter *, struct net_device *);
1627 void qlcnic_restore_indev_addr(struct net_device *, unsigned long);
1628
1629 int qlcnic_check_temp(struct qlcnic_adapter *);
1630 int qlcnic_init_pci_info(struct qlcnic_adapter *);
1631 int qlcnic_set_default_offload_settings(struct qlcnic_adapter *);
1632 int qlcnic_reset_npar_config(struct qlcnic_adapter *);
1633 int qlcnic_set_eswitch_port_config(struct qlcnic_adapter *);
1634 void qlcnic_add_lb_filter(struct qlcnic_adapter *, struct sk_buff *, int, u16);
1635 int qlcnic_get_beacon_state(struct qlcnic_adapter *, u8 *);
1636 int qlcnic_83xx_configure_opmode(struct qlcnic_adapter *adapter);
1637 int qlcnic_read_mac_addr(struct qlcnic_adapter *);
1638 int qlcnic_setup_netdev(struct qlcnic_adapter *, struct net_device *, int);
1639 void qlcnic_set_netdev_features(struct qlcnic_adapter *,
1640                                 struct qlcnic_esw_func_cfg *);
1641 void qlcnic_sriov_vf_schedule_multi(struct net_device *);
1642 void qlcnic_vf_add_mc_list(struct net_device *, u16);
1643
1644 /*
1645  * QLOGIC Board information
1646  */
1647
1648 #define QLCNIC_MAX_BOARD_NAME_LEN 100
1649 struct qlcnic_board_info {
1650         unsigned short  vendor;
1651         unsigned short  device;
1652         unsigned short  sub_vendor;
1653         unsigned short  sub_device;
1654         char short_name[QLCNIC_MAX_BOARD_NAME_LEN];
1655 };
1656
1657 static inline u32 qlcnic_tx_avail(struct qlcnic_host_tx_ring *tx_ring)
1658 {
1659         if (likely(tx_ring->producer < tx_ring->sw_consumer))
1660                 return tx_ring->sw_consumer - tx_ring->producer;
1661         else
1662                 return tx_ring->sw_consumer + tx_ring->num_desc -
1663                                 tx_ring->producer;
1664 }
1665
1666 static inline int qlcnic_set_real_num_queues(struct qlcnic_adapter *adapter,
1667                                              struct net_device *netdev)
1668 {
1669         int err;
1670
1671         netdev->num_tx_queues = adapter->drv_tx_rings;
1672         netdev->real_num_tx_queues = adapter->drv_tx_rings;
1673
1674         err = netif_set_real_num_tx_queues(netdev, adapter->drv_tx_rings);
1675         if (err)
1676                 dev_err(&adapter->pdev->dev, "failed to set %d Tx queues\n",
1677                         adapter->drv_tx_rings);
1678         else
1679                 dev_info(&adapter->pdev->dev, "Set %d Tx queues\n",
1680                          adapter->drv_tx_rings);
1681
1682         return err;
1683 }
1684
1685 struct qlcnic_nic_template {
1686         int (*config_bridged_mode) (struct qlcnic_adapter *, u32);
1687         int (*config_led) (struct qlcnic_adapter *, u32, u32);
1688         int (*start_firmware) (struct qlcnic_adapter *);
1689         int (*init_driver) (struct qlcnic_adapter *);
1690         void (*request_reset) (struct qlcnic_adapter *, u32);
1691         void (*cancel_idc_work) (struct qlcnic_adapter *);
1692         int (*napi_add)(struct qlcnic_adapter *, struct net_device *);
1693         void (*napi_del)(struct qlcnic_adapter *);
1694         void (*config_ipaddr)(struct qlcnic_adapter *, __be32, int);
1695         irqreturn_t (*clear_legacy_intr)(struct qlcnic_adapter *);
1696         int (*shutdown)(struct pci_dev *);
1697         int (*resume)(struct qlcnic_adapter *);
1698 };
1699
1700 struct qlcnic_mbx_ops {
1701         int (*enqueue_cmd) (struct qlcnic_adapter *,
1702                             struct qlcnic_cmd_args *, unsigned long *);
1703         void (*dequeue_cmd) (struct qlcnic_adapter *, struct qlcnic_cmd_args *);
1704         void (*decode_resp) (struct qlcnic_adapter *, struct qlcnic_cmd_args *);
1705         void (*encode_cmd) (struct qlcnic_adapter *, struct qlcnic_cmd_args *);
1706         void (*nofity_fw) (struct qlcnic_adapter *, u8);
1707 };
1708
1709 int qlcnic_83xx_init_mailbox_work(struct qlcnic_adapter *);
1710 void qlcnic_83xx_detach_mailbox_work(struct qlcnic_adapter *);
1711 void qlcnic_83xx_reinit_mbx_work(struct qlcnic_mailbox *mbx);
1712 void qlcnic_83xx_free_mailbox(struct qlcnic_mailbox *mbx);
1713
1714 /* Adapter hardware abstraction */
1715 struct qlcnic_hardware_ops {
1716         void (*read_crb) (struct qlcnic_adapter *, char *, loff_t, size_t);
1717         void (*write_crb) (struct qlcnic_adapter *, char *, loff_t, size_t);
1718         int (*read_reg) (struct qlcnic_adapter *, ulong, int *);
1719         int (*write_reg) (struct qlcnic_adapter *, ulong, u32);
1720         void (*get_ocm_win) (struct qlcnic_hardware_context *);
1721         int (*get_mac_address) (struct qlcnic_adapter *, u8 *, u8);
1722         int (*setup_intr) (struct qlcnic_adapter *);
1723         int (*alloc_mbx_args)(struct qlcnic_cmd_args *,
1724                               struct qlcnic_adapter *, u32);
1725         int (*mbx_cmd) (struct qlcnic_adapter *, struct qlcnic_cmd_args *);
1726         void (*get_func_no) (struct qlcnic_adapter *);
1727         int (*api_lock) (struct qlcnic_adapter *);
1728         void (*api_unlock) (struct qlcnic_adapter *);
1729         void (*add_sysfs) (struct qlcnic_adapter *);
1730         void (*remove_sysfs) (struct qlcnic_adapter *);
1731         void (*process_lb_rcv_ring_diag) (struct qlcnic_host_sds_ring *);
1732         int (*create_rx_ctx) (struct qlcnic_adapter *);
1733         int (*create_tx_ctx) (struct qlcnic_adapter *,
1734         struct qlcnic_host_tx_ring *, int);
1735         void (*del_rx_ctx) (struct qlcnic_adapter *);
1736         void (*del_tx_ctx) (struct qlcnic_adapter *,
1737                             struct qlcnic_host_tx_ring *);
1738         int (*setup_link_event) (struct qlcnic_adapter *, int);
1739         int (*get_nic_info) (struct qlcnic_adapter *, struct qlcnic_info *, u8);
1740         int (*get_pci_info) (struct qlcnic_adapter *, struct qlcnic_pci_info *);
1741         int (*set_nic_info) (struct qlcnic_adapter *, struct qlcnic_info *);
1742         int (*change_macvlan) (struct qlcnic_adapter *, u8*, u16, u8);
1743         void (*napi_enable) (struct qlcnic_adapter *);
1744         void (*napi_disable) (struct qlcnic_adapter *);
1745         void (*config_intr_coal) (struct qlcnic_adapter *);
1746         int (*config_rss) (struct qlcnic_adapter *, int);
1747         int (*config_hw_lro) (struct qlcnic_adapter *, int);
1748         int (*config_loopback) (struct qlcnic_adapter *, u8);
1749         int (*clear_loopback) (struct qlcnic_adapter *, u8);
1750         int (*config_promisc_mode) (struct qlcnic_adapter *, u32);
1751         void (*change_l2_filter) (struct qlcnic_adapter *, u64 *, u16);
1752         int (*get_board_info) (struct qlcnic_adapter *);
1753         void (*set_mac_filter_count) (struct qlcnic_adapter *);
1754         void (*free_mac_list) (struct qlcnic_adapter *);
1755         int (*read_phys_port_id) (struct qlcnic_adapter *);
1756         pci_ers_result_t (*io_error_detected) (struct pci_dev *,
1757                                                pci_channel_state_t);
1758         pci_ers_result_t (*io_slot_reset) (struct pci_dev *);
1759         void (*io_resume) (struct pci_dev *);
1760 };
1761
1762 extern struct qlcnic_nic_template qlcnic_vf_ops;
1763
1764 static inline int qlcnic_start_firmware(struct qlcnic_adapter *adapter)
1765 {
1766         return adapter->nic_ops->start_firmware(adapter);
1767 }
1768
1769 static inline void qlcnic_read_crb(struct qlcnic_adapter *adapter, char *buf,
1770                                    loff_t offset, size_t size)
1771 {
1772         adapter->ahw->hw_ops->read_crb(adapter, buf, offset, size);
1773 }
1774
1775 static inline void qlcnic_write_crb(struct qlcnic_adapter *adapter, char *buf,
1776                                     loff_t offset, size_t size)
1777 {
1778         adapter->ahw->hw_ops->write_crb(adapter, buf, offset, size);
1779 }
1780
1781 static inline int qlcnic_hw_write_wx_2M(struct qlcnic_adapter *adapter,
1782                                         ulong off, u32 data)
1783 {
1784         return adapter->ahw->hw_ops->write_reg(adapter, off, data);
1785 }
1786
1787 static inline int qlcnic_get_mac_address(struct qlcnic_adapter *adapter,
1788                                          u8 *mac, u8 function)
1789 {
1790         return adapter->ahw->hw_ops->get_mac_address(adapter, mac, function);
1791 }
1792
1793 static inline int qlcnic_setup_intr(struct qlcnic_adapter *adapter)
1794 {
1795         return adapter->ahw->hw_ops->setup_intr(adapter);
1796 }
1797
1798 static inline int qlcnic_alloc_mbx_args(struct qlcnic_cmd_args *mbx,
1799                                         struct qlcnic_adapter *adapter, u32 arg)
1800 {
1801         return adapter->ahw->hw_ops->alloc_mbx_args(mbx, adapter, arg);
1802 }
1803
1804 static inline int qlcnic_issue_cmd(struct qlcnic_adapter *adapter,
1805                                    struct qlcnic_cmd_args *cmd)
1806 {
1807         if (adapter->ahw->hw_ops->mbx_cmd)
1808                 return adapter->ahw->hw_ops->mbx_cmd(adapter, cmd);
1809
1810         return -EIO;
1811 }
1812
1813 static inline void qlcnic_get_func_no(struct qlcnic_adapter *adapter)
1814 {
1815         adapter->ahw->hw_ops->get_func_no(adapter);
1816 }
1817
1818 static inline int qlcnic_api_lock(struct qlcnic_adapter *adapter)
1819 {
1820         return adapter->ahw->hw_ops->api_lock(adapter);
1821 }
1822
1823 static inline void qlcnic_api_unlock(struct qlcnic_adapter *adapter)
1824 {
1825         adapter->ahw->hw_ops->api_unlock(adapter);
1826 }
1827
1828 static inline void qlcnic_add_sysfs(struct qlcnic_adapter *adapter)
1829 {
1830         if (adapter->ahw->hw_ops->add_sysfs)
1831                 adapter->ahw->hw_ops->add_sysfs(adapter);
1832 }
1833
1834 static inline void qlcnic_remove_sysfs(struct qlcnic_adapter *adapter)
1835 {
1836         if (adapter->ahw->hw_ops->remove_sysfs)
1837                 adapter->ahw->hw_ops->remove_sysfs(adapter);
1838 }
1839
1840 static inline void
1841 qlcnic_process_rcv_ring_diag(struct qlcnic_host_sds_ring *sds_ring)
1842 {
1843         sds_ring->adapter->ahw->hw_ops->process_lb_rcv_ring_diag(sds_ring);
1844 }
1845
1846 static inline int qlcnic_fw_cmd_create_rx_ctx(struct qlcnic_adapter *adapter)
1847 {
1848         return adapter->ahw->hw_ops->create_rx_ctx(adapter);
1849 }
1850
1851 static inline int qlcnic_fw_cmd_create_tx_ctx(struct qlcnic_adapter *adapter,
1852                                               struct qlcnic_host_tx_ring *ptr,
1853                                               int ring)
1854 {
1855         return adapter->ahw->hw_ops->create_tx_ctx(adapter, ptr, ring);
1856 }
1857
1858 static inline void qlcnic_fw_cmd_del_rx_ctx(struct qlcnic_adapter *adapter)
1859 {
1860         return adapter->ahw->hw_ops->del_rx_ctx(adapter);
1861 }
1862
1863 static inline void qlcnic_fw_cmd_del_tx_ctx(struct qlcnic_adapter *adapter,
1864                                             struct qlcnic_host_tx_ring *ptr)
1865 {
1866         return adapter->ahw->hw_ops->del_tx_ctx(adapter, ptr);
1867 }
1868
1869 static inline int qlcnic_linkevent_request(struct qlcnic_adapter *adapter,
1870                                            int enable)
1871 {
1872         return adapter->ahw->hw_ops->setup_link_event(adapter, enable);
1873 }
1874
1875 static inline int qlcnic_get_nic_info(struct qlcnic_adapter *adapter,
1876                                       struct qlcnic_info *info, u8 id)
1877 {
1878         return adapter->ahw->hw_ops->get_nic_info(adapter, info, id);
1879 }
1880
1881 static inline int qlcnic_get_pci_info(struct qlcnic_adapter *adapter,
1882                                       struct qlcnic_pci_info *info)
1883 {
1884         return adapter->ahw->hw_ops->get_pci_info(adapter, info);
1885 }
1886
1887 static inline int qlcnic_set_nic_info(struct qlcnic_adapter *adapter,
1888                                       struct qlcnic_info *info)
1889 {
1890         return adapter->ahw->hw_ops->set_nic_info(adapter, info);
1891 }
1892
1893 static inline int qlcnic_sre_macaddr_change(struct qlcnic_adapter *adapter,
1894                                             u8 *addr, u16 id, u8 cmd)
1895 {
1896         return adapter->ahw->hw_ops->change_macvlan(adapter, addr, id, cmd);
1897 }
1898
1899 static inline int qlcnic_napi_add(struct qlcnic_adapter *adapter,
1900                                   struct net_device *netdev)
1901 {
1902         return adapter->nic_ops->napi_add(adapter, netdev);
1903 }
1904
1905 static inline void qlcnic_napi_del(struct qlcnic_adapter *adapter)
1906 {
1907         adapter->nic_ops->napi_del(adapter);
1908 }
1909
1910 static inline void qlcnic_napi_enable(struct qlcnic_adapter *adapter)
1911 {
1912         adapter->ahw->hw_ops->napi_enable(adapter);
1913 }
1914
1915 static inline int __qlcnic_shutdown(struct pci_dev *pdev)
1916 {
1917         struct qlcnic_adapter *adapter = pci_get_drvdata(pdev);
1918
1919         return adapter->nic_ops->shutdown(pdev);
1920 }
1921
1922 static inline int __qlcnic_resume(struct qlcnic_adapter *adapter)
1923 {
1924         return adapter->nic_ops->resume(adapter);
1925 }
1926
1927 static inline void qlcnic_napi_disable(struct qlcnic_adapter *adapter)
1928 {
1929         adapter->ahw->hw_ops->napi_disable(adapter);
1930 }
1931
1932 static inline void qlcnic_config_intr_coalesce(struct qlcnic_adapter *adapter)
1933 {
1934         adapter->ahw->hw_ops->config_intr_coal(adapter);
1935 }
1936
1937 static inline int qlcnic_config_rss(struct qlcnic_adapter *adapter, int enable)
1938 {
1939         return adapter->ahw->hw_ops->config_rss(adapter, enable);
1940 }
1941
1942 static inline int qlcnic_config_hw_lro(struct qlcnic_adapter *adapter,
1943                                        int enable)
1944 {
1945         return adapter->ahw->hw_ops->config_hw_lro(adapter, enable);
1946 }
1947
1948 static inline int qlcnic_set_lb_mode(struct qlcnic_adapter *adapter, u8 mode)
1949 {
1950         return adapter->ahw->hw_ops->config_loopback(adapter, mode);
1951 }
1952
1953 static inline int qlcnic_clear_lb_mode(struct qlcnic_adapter *adapter, u8 mode)
1954 {
1955         return adapter->ahw->hw_ops->clear_loopback(adapter, mode);
1956 }
1957
1958 static inline int qlcnic_nic_set_promisc(struct qlcnic_adapter *adapter,
1959                                          u32 mode)
1960 {
1961         return adapter->ahw->hw_ops->config_promisc_mode(adapter, mode);
1962 }
1963
1964 static inline void qlcnic_change_filter(struct qlcnic_adapter *adapter,
1965                                         u64 *addr, u16 id)
1966 {
1967         adapter->ahw->hw_ops->change_l2_filter(adapter, addr, id);
1968 }
1969
1970 static inline int qlcnic_get_board_info(struct qlcnic_adapter *adapter)
1971 {
1972         return adapter->ahw->hw_ops->get_board_info(adapter);
1973 }
1974
1975 static inline void qlcnic_free_mac_list(struct qlcnic_adapter *adapter)
1976 {
1977         return adapter->ahw->hw_ops->free_mac_list(adapter);
1978 }
1979
1980 static inline void qlcnic_set_mac_filter_count(struct qlcnic_adapter *adapter)
1981 {
1982         if (adapter->ahw->hw_ops->set_mac_filter_count)
1983                 adapter->ahw->hw_ops->set_mac_filter_count(adapter);
1984 }
1985
1986 static inline void qlcnic_read_phys_port_id(struct qlcnic_adapter *adapter)
1987 {
1988         if (adapter->ahw->hw_ops->read_phys_port_id)
1989                 adapter->ahw->hw_ops->read_phys_port_id(adapter);
1990 }
1991
1992 static inline void qlcnic_dev_request_reset(struct qlcnic_adapter *adapter,
1993                                             u32 key)
1994 {
1995         if (adapter->nic_ops->request_reset)
1996                 adapter->nic_ops->request_reset(adapter, key);
1997 }
1998
1999 static inline void qlcnic_cancel_idc_work(struct qlcnic_adapter *adapter)
2000 {
2001         if (adapter->nic_ops->cancel_idc_work)
2002                 adapter->nic_ops->cancel_idc_work(adapter);
2003 }
2004
2005 static inline irqreturn_t
2006 qlcnic_clear_legacy_intr(struct qlcnic_adapter *adapter)
2007 {
2008         return adapter->nic_ops->clear_legacy_intr(adapter);
2009 }
2010
2011 static inline int qlcnic_config_led(struct qlcnic_adapter *adapter, u32 state,
2012                                     u32 rate)
2013 {
2014         return adapter->nic_ops->config_led(adapter, state, rate);
2015 }
2016
2017 static inline void qlcnic_config_ipaddr(struct qlcnic_adapter *adapter,
2018                                         __be32 ip, int cmd)
2019 {
2020         adapter->nic_ops->config_ipaddr(adapter, ip, cmd);
2021 }
2022
2023 static inline bool qlcnic_check_multi_tx(struct qlcnic_adapter *adapter)
2024 {
2025         return test_bit(__QLCNIC_MULTI_TX_UNIQUE, &adapter->state);
2026 }
2027
2028 static inline void qlcnic_disable_multi_tx(struct qlcnic_adapter *adapter)
2029 {
2030         test_and_clear_bit(__QLCNIC_MULTI_TX_UNIQUE, &adapter->state);
2031         adapter->drv_tx_rings = QLCNIC_SINGLE_RING;
2032 }
2033
2034 /* When operating in a muti tx mode, driver needs to write 0x1
2035  * to src register, instead of 0x0 to disable receiving interrupt.
2036  */
2037 static inline void qlcnic_disable_int(struct qlcnic_host_sds_ring *sds_ring)
2038 {
2039         struct qlcnic_adapter *adapter = sds_ring->adapter;
2040
2041         if (qlcnic_check_multi_tx(adapter) &&
2042             !adapter->ahw->diag_test &&
2043             (adapter->flags & QLCNIC_MSIX_ENABLED))
2044                 writel(0x1, sds_ring->crb_intr_mask);
2045         else
2046                 writel(0, sds_ring->crb_intr_mask);
2047 }
2048
2049 /* When operating in a muti tx mode, driver needs to write 0x0
2050  * to src register, instead of 0x1 to enable receiving interrupts.
2051  */
2052 static inline void qlcnic_enable_int(struct qlcnic_host_sds_ring *sds_ring)
2053 {
2054         struct qlcnic_adapter *adapter = sds_ring->adapter;
2055
2056         if (qlcnic_check_multi_tx(adapter) &&
2057             !adapter->ahw->diag_test &&
2058             (adapter->flags & QLCNIC_MSIX_ENABLED))
2059                 writel(0, sds_ring->crb_intr_mask);
2060         else
2061                 writel(0x1, sds_ring->crb_intr_mask);
2062
2063         if (!QLCNIC_IS_MSI_FAMILY(adapter))
2064                 writel(0xfbff, adapter->tgt_mask_reg);
2065 }
2066
2067 static inline int qlcnic_get_diag_lock(struct qlcnic_adapter *adapter)
2068 {
2069         return test_and_set_bit(__QLCNIC_DIAG_MODE, &adapter->state);
2070 }
2071
2072 static inline void qlcnic_release_diag_lock(struct qlcnic_adapter *adapter)
2073 {
2074         clear_bit(__QLCNIC_DIAG_MODE, &adapter->state);
2075 }
2076
2077 static inline int qlcnic_check_diag_status(struct qlcnic_adapter *adapter)
2078 {
2079         return test_bit(__QLCNIC_DIAG_MODE, &adapter->state);
2080 }
2081
2082 extern const struct ethtool_ops qlcnic_sriov_vf_ethtool_ops;
2083 extern const struct ethtool_ops qlcnic_ethtool_ops;
2084 extern const struct ethtool_ops qlcnic_ethtool_failed_ops;
2085
2086 #define QLCDB(adapter, lvl, _fmt, _args...) do {        \
2087         if (NETIF_MSG_##lvl & adapter->ahw->msg_enable) \
2088                 printk(KERN_INFO "%s: %s: " _fmt,       \
2089                          dev_name(&adapter->pdev->dev), \
2090                         __func__, ##_args);             \
2091         } while (0)
2092
2093 #define PCI_DEVICE_ID_QLOGIC_QLE824X            0x8020
2094 #define PCI_DEVICE_ID_QLOGIC_QLE834X            0x8030
2095 #define PCI_DEVICE_ID_QLOGIC_VF_QLE834X 0x8430
2096 #define PCI_DEVICE_ID_QLOGIC_QLE844X            0x8040
2097 #define PCI_DEVICE_ID_QLOGIC_VF_QLE844X 0x8440
2098
2099 static inline bool qlcnic_82xx_check(struct qlcnic_adapter *adapter)
2100 {
2101         unsigned short device = adapter->pdev->device;
2102         return (device == PCI_DEVICE_ID_QLOGIC_QLE824X) ? true : false;
2103 }
2104
2105 static inline bool qlcnic_84xx_check(struct qlcnic_adapter *adapter)
2106 {
2107         unsigned short device = adapter->pdev->device;
2108
2109         return ((device == PCI_DEVICE_ID_QLOGIC_QLE844X) ||
2110                 (device == PCI_DEVICE_ID_QLOGIC_VF_QLE844X)) ? true : false;
2111 }
2112
2113 static inline bool qlcnic_83xx_check(struct qlcnic_adapter *adapter)
2114 {
2115         unsigned short device = adapter->pdev->device;
2116         bool status;
2117
2118         status = ((device == PCI_DEVICE_ID_QLOGIC_QLE834X) ||
2119                   (device == PCI_DEVICE_ID_QLOGIC_QLE844X) ||
2120                   (device == PCI_DEVICE_ID_QLOGIC_VF_QLE844X) ||
2121                   (device == PCI_DEVICE_ID_QLOGIC_VF_QLE834X)) ? true : false;
2122
2123         return status;
2124 }
2125
2126 static inline bool qlcnic_sriov_pf_check(struct qlcnic_adapter *adapter)
2127 {
2128         return (adapter->ahw->op_mode == QLCNIC_SRIOV_PF_FUNC) ? true : false;
2129 }
2130
2131 static inline bool qlcnic_sriov_vf_check(struct qlcnic_adapter *adapter)
2132 {
2133         unsigned short device = adapter->pdev->device;
2134         bool status;
2135
2136         status = ((device == PCI_DEVICE_ID_QLOGIC_VF_QLE834X) ||
2137                   (device == PCI_DEVICE_ID_QLOGIC_VF_QLE844X)) ? true : false;
2138
2139         return status;
2140 }
2141 #endif                          /* __QLCNIC_H_ */