]> Pileus Git - ~andy/linux/blob - drivers/net/ethernet/mellanox/mlx4/en_clock.c
Revert "bnx2x: allow nvram test to run when device is down"
[~andy/linux] / drivers / net / ethernet / mellanox / mlx4 / en_clock.c
1 /*
2  * Copyright (c) 2012 Mellanox Technologies. All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  *
32  */
33
34 #include <linux/mlx4/device.h>
35
36 #include "mlx4_en.h"
37
38 int mlx4_en_timestamp_config(struct net_device *dev, int tx_type, int rx_filter)
39 {
40         struct mlx4_en_priv *priv = netdev_priv(dev);
41         struct mlx4_en_dev *mdev = priv->mdev;
42         int port_up = 0;
43         int err = 0;
44
45         mutex_lock(&mdev->state_lock);
46         if (priv->port_up) {
47                 port_up = 1;
48                 mlx4_en_stop_port(dev, 1);
49         }
50
51         mlx4_en_free_resources(priv);
52
53         en_warn(priv, "Changing Time Stamp configuration\n");
54
55         priv->hwtstamp_config.tx_type = tx_type;
56         priv->hwtstamp_config.rx_filter = rx_filter;
57
58         if (rx_filter != HWTSTAMP_FILTER_NONE)
59                 dev->features &= ~NETIF_F_HW_VLAN_CTAG_RX;
60         else
61                 dev->features |= NETIF_F_HW_VLAN_CTAG_RX;
62
63         err = mlx4_en_alloc_resources(priv);
64         if (err) {
65                 en_err(priv, "Failed reallocating port resources\n");
66                 goto out;
67         }
68         if (port_up) {
69                 err = mlx4_en_start_port(dev);
70                 if (err)
71                         en_err(priv, "Failed starting port\n");
72         }
73
74 out:
75         mutex_unlock(&mdev->state_lock);
76         netdev_features_change(dev);
77         return err;
78 }
79
80 /* mlx4_en_read_clock - read raw cycle counter (to be used by time counter)
81  */
82 static cycle_t mlx4_en_read_clock(const struct cyclecounter *tc)
83 {
84         struct mlx4_en_dev *mdev =
85                 container_of(tc, struct mlx4_en_dev, cycles);
86         struct mlx4_dev *dev = mdev->dev;
87
88         return mlx4_read_clock(dev) & tc->mask;
89 }
90
91 u64 mlx4_en_get_cqe_ts(struct mlx4_cqe *cqe)
92 {
93         u64 hi, lo;
94         struct mlx4_ts_cqe *ts_cqe = (struct mlx4_ts_cqe *)cqe;
95
96         lo = (u64)be16_to_cpu(ts_cqe->timestamp_lo);
97         hi = ((u64)be32_to_cpu(ts_cqe->timestamp_hi) + !lo) << 16;
98
99         return hi | lo;
100 }
101
102 void mlx4_en_fill_hwtstamps(struct mlx4_en_dev *mdev,
103                             struct skb_shared_hwtstamps *hwts,
104                             u64 timestamp)
105 {
106         u64 nsec;
107
108         nsec = timecounter_cyc2time(&mdev->clock, timestamp);
109
110         memset(hwts, 0, sizeof(struct skb_shared_hwtstamps));
111         hwts->hwtstamp = ns_to_ktime(nsec);
112 }
113
114 void mlx4_en_init_timestamp(struct mlx4_en_dev *mdev)
115 {
116         struct mlx4_dev *dev = mdev->dev;
117
118         memset(&mdev->cycles, 0, sizeof(mdev->cycles));
119         mdev->cycles.read = mlx4_en_read_clock;
120         mdev->cycles.mask = CLOCKSOURCE_MASK(48);
121         /* Using shift to make calculation more accurate. Since current HW
122          * clock frequency is 427 MHz, and cycles are given using a 48 bits
123          * register, the biggest shift when calculating using u64, is 14
124          * (max_cycles * multiplier < 2^64)
125          */
126         mdev->cycles.shift = 14;
127         mdev->cycles.mult =
128                 clocksource_khz2mult(1000 * dev->caps.hca_core_clock, mdev->cycles.shift);
129
130         timecounter_init(&mdev->clock, &mdev->cycles,
131                          ktime_to_ns(ktime_get_real()));
132
133         /* Calculate period in seconds to call the overflow watchdog - to make
134          * sure counter is checked at least once every wrap around.
135          */
136         mdev->overflow_period =
137                 (cyclecounter_cyc2ns(&mdev->cycles,
138                                     mdev->cycles.mask) / NSEC_PER_SEC / 2)
139                 * HZ;
140 }
141
142 void mlx4_en_ptp_overflow_check(struct mlx4_en_dev *mdev)
143 {
144         bool timeout = time_is_before_jiffies(mdev->last_overflow_check +
145                                               mdev->overflow_period);
146
147         if (timeout) {
148                 timecounter_read(&mdev->clock);
149                 mdev->last_overflow_check = jiffies;
150         }
151 }