]> Pileus Git - ~andy/linux/blob - drivers/net/ethernet/emulex/benet/be.h
AsoC: wm9081: Use IS_ENABLED() macro
[~andy/linux] / drivers / net / ethernet / emulex / benet / be.h
1 /*
2  * Copyright (C) 2005 - 2013 Emulex
3  * All rights reserved.
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License version 2
7  * as published by the Free Software Foundation.  The full GNU General
8  * Public License is included in this distribution in the file called COPYING.
9  *
10  * Contact Information:
11  * linux-drivers@emulex.com
12  *
13  * Emulex
14  * 3333 Susan Street
15  * Costa Mesa, CA 92626
16  */
17
18 #ifndef BE_H
19 #define BE_H
20
21 #include <linux/pci.h>
22 #include <linux/etherdevice.h>
23 #include <linux/delay.h>
24 #include <net/tcp.h>
25 #include <net/ip.h>
26 #include <net/ipv6.h>
27 #include <linux/if_vlan.h>
28 #include <linux/workqueue.h>
29 #include <linux/interrupt.h>
30 #include <linux/firmware.h>
31 #include <linux/slab.h>
32 #include <linux/u64_stats_sync.h>
33
34 #include "be_hw.h"
35 #include "be_roce.h"
36
37 #define DRV_VER                 "4.9.224.0u"
38 #define DRV_NAME                "be2net"
39 #define BE_NAME                 "Emulex BladeEngine2"
40 #define BE3_NAME                "Emulex BladeEngine3"
41 #define OC_NAME                 "Emulex OneConnect"
42 #define OC_NAME_BE              OC_NAME "(be3)"
43 #define OC_NAME_LANCER          OC_NAME "(Lancer)"
44 #define OC_NAME_SH              OC_NAME "(Skyhawk)"
45 #define DRV_DESC                "Emulex OneConnect 10Gbps NIC Driver"
46
47 #define BE_VENDOR_ID            0x19a2
48 #define EMULEX_VENDOR_ID        0x10df
49 #define BE_DEVICE_ID1           0x211
50 #define BE_DEVICE_ID2           0x221
51 #define OC_DEVICE_ID1           0x700   /* Device Id for BE2 cards */
52 #define OC_DEVICE_ID2           0x710   /* Device Id for BE3 cards */
53 #define OC_DEVICE_ID3           0xe220  /* Device id for Lancer cards */
54 #define OC_DEVICE_ID4           0xe228   /* Device id for VF in Lancer */
55 #define OC_DEVICE_ID5           0x720   /* Device Id for Skyhawk cards */
56 #define OC_DEVICE_ID6           0x728   /* Device id for VF in SkyHawk */
57 #define OC_SUBSYS_DEVICE_ID1    0xE602
58 #define OC_SUBSYS_DEVICE_ID2    0xE642
59 #define OC_SUBSYS_DEVICE_ID3    0xE612
60 #define OC_SUBSYS_DEVICE_ID4    0xE652
61
62 static inline char *nic_name(struct pci_dev *pdev)
63 {
64         switch (pdev->device) {
65         case OC_DEVICE_ID1:
66                 return OC_NAME;
67         case OC_DEVICE_ID2:
68                 return OC_NAME_BE;
69         case OC_DEVICE_ID3:
70         case OC_DEVICE_ID4:
71                 return OC_NAME_LANCER;
72         case BE_DEVICE_ID2:
73                 return BE3_NAME;
74         case OC_DEVICE_ID5:
75         case OC_DEVICE_ID6:
76                 return OC_NAME_SH;
77         default:
78                 return BE_NAME;
79         }
80 }
81
82 /* Number of bytes of an RX frame that are copied to skb->data */
83 #define BE_HDR_LEN              ((u16) 64)
84 /* allocate extra space to allow tunneling decapsulation without head reallocation */
85 #define BE_RX_SKB_ALLOC_SIZE (BE_HDR_LEN + 64)
86
87 #define BE_MAX_JUMBO_FRAME_SIZE 9018
88 #define BE_MIN_MTU              256
89
90 #define BE_NUM_VLANS_SUPPORTED  64
91 #define BE_UMC_NUM_VLANS_SUPPORTED      15
92 #define BE_MAX_EQD              128u
93 #define BE_MAX_TX_FRAG_COUNT    30
94
95 #define EVNT_Q_LEN              1024
96 #define TX_Q_LEN                2048
97 #define TX_CQ_LEN               1024
98 #define RX_Q_LEN                1024    /* Does not support any other value */
99 #define RX_CQ_LEN               1024
100 #define MCC_Q_LEN               128     /* total size not to exceed 8 pages */
101 #define MCC_CQ_LEN              256
102
103 #define BE2_MAX_RSS_QS          4
104 #define BE3_MAX_RSS_QS          16
105 #define BE3_MAX_TX_QS           16
106 #define BE3_MAX_EVT_QS          16
107
108 #define MAX_RX_QS               32
109 #define MAX_EVT_QS              32
110 #define MAX_TX_QS               32
111
112 #define MAX_ROCE_EQS            5
113 #define MAX_MSIX_VECTORS        32
114 #define MIN_MSIX_VECTORS        1
115 #define BE_TX_BUDGET            256
116 #define BE_NAPI_WEIGHT          64
117 #define MAX_RX_POST             BE_NAPI_WEIGHT /* Frags posted at a time */
118 #define RX_FRAGS_REFILL_WM      (RX_Q_LEN - MAX_RX_POST)
119
120 #define MAX_VFS                 30 /* Max VFs supported by BE3 FW */
121 #define FW_VER_LEN              32
122
123 struct be_dma_mem {
124         void *va;
125         dma_addr_t dma;
126         u32 size;
127 };
128
129 struct be_queue_info {
130         struct be_dma_mem dma_mem;
131         u16 len;
132         u16 entry_size; /* Size of an element in the queue */
133         u16 id;
134         u16 tail, head;
135         bool created;
136         atomic_t used;  /* Number of valid elements in the queue */
137 };
138
139 static inline u32 MODULO(u16 val, u16 limit)
140 {
141         BUG_ON(limit & (limit - 1));
142         return val & (limit - 1);
143 }
144
145 static inline void index_adv(u16 *index, u16 val, u16 limit)
146 {
147         *index = MODULO((*index + val), limit);
148 }
149
150 static inline void index_inc(u16 *index, u16 limit)
151 {
152         *index = MODULO((*index + 1), limit);
153 }
154
155 static inline void *queue_head_node(struct be_queue_info *q)
156 {
157         return q->dma_mem.va + q->head * q->entry_size;
158 }
159
160 static inline void *queue_tail_node(struct be_queue_info *q)
161 {
162         return q->dma_mem.va + q->tail * q->entry_size;
163 }
164
165 static inline void *queue_index_node(struct be_queue_info *q, u16 index)
166 {
167         return q->dma_mem.va + index * q->entry_size;
168 }
169
170 static inline void queue_head_inc(struct be_queue_info *q)
171 {
172         index_inc(&q->head, q->len);
173 }
174
175 static inline void index_dec(u16 *index, u16 limit)
176 {
177         *index = MODULO((*index - 1), limit);
178 }
179
180 static inline void queue_tail_inc(struct be_queue_info *q)
181 {
182         index_inc(&q->tail, q->len);
183 }
184
185 struct be_eq_obj {
186         struct be_queue_info q;
187         char desc[32];
188
189         /* Adaptive interrupt coalescing (AIC) info */
190         bool enable_aic;
191         u32 min_eqd;            /* in usecs */
192         u32 max_eqd;            /* in usecs */
193         u32 eqd;                /* configured val when aic is off */
194         u32 cur_eqd;            /* in usecs */
195
196         u8 idx;                 /* array index */
197         u8 msix_idx;
198         u16 tx_budget;
199         u16 spurious_intr;
200         struct napi_struct napi;
201         struct be_adapter *adapter;
202
203 #ifdef CONFIG_NET_RX_BUSY_POLL
204 #define BE_EQ_IDLE              0
205 #define BE_EQ_NAPI              1       /* napi owns this EQ */
206 #define BE_EQ_POLL              2       /* poll owns this EQ */
207 #define BE_EQ_LOCKED            (BE_EQ_NAPI | BE_EQ_POLL)
208 #define BE_EQ_NAPI_YIELD        4       /* napi yielded this EQ */
209 #define BE_EQ_POLL_YIELD        8       /* poll yielded this EQ */
210 #define BE_EQ_YIELD             (BE_EQ_NAPI_YIELD | BE_EQ_POLL_YIELD)
211 #define BE_EQ_USER_PEND         (BE_EQ_POLL | BE_EQ_POLL_YIELD)
212         unsigned int state;
213         spinlock_t lock;        /* lock to serialize napi and busy-poll */
214 #endif  /* CONFIG_NET_RX_BUSY_POLL */
215 } ____cacheline_aligned_in_smp;
216
217 struct be_aic_obj {             /* Adaptive interrupt coalescing (AIC) info */
218         bool enable;
219         u32 min_eqd;            /* in usecs */
220         u32 max_eqd;            /* in usecs */
221         u32 prev_eqd;           /* in usecs */
222         u32 et_eqd;             /* configured val when aic is off */
223         ulong jiffies;
224         u64 rx_pkts_prev;       /* Used to calculate RX pps */
225         u64 tx_reqs_prev;       /* Used to calculate TX pps */
226 };
227
228 enum {
229         NAPI_POLLING,
230         BUSY_POLLING
231 };
232
233 struct be_mcc_obj {
234         struct be_queue_info q;
235         struct be_queue_info cq;
236         bool rearm_cq;
237 };
238
239 struct be_tx_stats {
240         u64 tx_bytes;
241         u64 tx_pkts;
242         u64 tx_reqs;
243         u64 tx_wrbs;
244         u64 tx_compl;
245         ulong tx_jiffies;
246         u32 tx_stops;
247         u32 tx_drv_drops;       /* pkts dropped by driver */
248         struct u64_stats_sync sync;
249         struct u64_stats_sync sync_compl;
250 };
251
252 struct be_tx_obj {
253         u32 db_offset;
254         struct be_queue_info q;
255         struct be_queue_info cq;
256         /* Remember the skbs that were transmitted */
257         struct sk_buff *sent_skb_list[TX_Q_LEN];
258         struct be_tx_stats stats;
259 } ____cacheline_aligned_in_smp;
260
261 /* Struct to remember the pages posted for rx frags */
262 struct be_rx_page_info {
263         struct page *page;
264         DEFINE_DMA_UNMAP_ADDR(bus);
265         u16 page_offset;
266         bool last_page_user;
267 };
268
269 struct be_rx_stats {
270         u64 rx_bytes;
271         u64 rx_pkts;
272         u32 rx_drops_no_skbs;   /* skb allocation errors */
273         u32 rx_drops_no_frags;  /* HW has no fetched frags */
274         u32 rx_post_fail;       /* page post alloc failures */
275         u32 rx_compl;
276         u32 rx_mcast_pkts;
277         u32 rx_compl_err;       /* completions with err set */
278         struct u64_stats_sync sync;
279 };
280
281 struct be_rx_compl_info {
282         u32 rss_hash;
283         u16 vlan_tag;
284         u16 pkt_size;
285         u16 rxq_idx;
286         u16 port;
287         u8 vlanf;
288         u8 num_rcvd;
289         u8 err;
290         u8 ipf;
291         u8 tcpf;
292         u8 udpf;
293         u8 ip_csum;
294         u8 l4_csum;
295         u8 ipv6;
296         u8 vtm;
297         u8 pkt_type;
298         u8 ip_frag;
299 };
300
301 struct be_rx_obj {
302         struct be_adapter *adapter;
303         struct be_queue_info q;
304         struct be_queue_info cq;
305         struct be_rx_compl_info rxcp;
306         struct be_rx_page_info page_info_tbl[RX_Q_LEN];
307         struct be_rx_stats stats;
308         u8 rss_id;
309         bool rx_post_starved;   /* Zero rx frags have been posted to BE */
310 } ____cacheline_aligned_in_smp;
311
312 struct be_drv_stats {
313         u32 be_on_die_temperature;
314         u32 eth_red_drops;
315         u32 rx_drops_no_pbuf;
316         u32 rx_drops_no_txpb;
317         u32 rx_drops_no_erx_descr;
318         u32 rx_drops_no_tpre_descr;
319         u32 rx_drops_too_many_frags;
320         u32 forwarded_packets;
321         u32 rx_drops_mtu;
322         u32 rx_crc_errors;
323         u32 rx_alignment_symbol_errors;
324         u32 rx_pause_frames;
325         u32 rx_priority_pause_frames;
326         u32 rx_control_frames;
327         u32 rx_in_range_errors;
328         u32 rx_out_range_errors;
329         u32 rx_frame_too_long;
330         u32 rx_address_filtered;
331         u32 rx_dropped_too_small;
332         u32 rx_dropped_too_short;
333         u32 rx_dropped_header_too_small;
334         u32 rx_dropped_tcp_length;
335         u32 rx_dropped_runt;
336         u32 rx_ip_checksum_errs;
337         u32 rx_tcp_checksum_errs;
338         u32 rx_udp_checksum_errs;
339         u32 tx_pauseframes;
340         u32 tx_priority_pauseframes;
341         u32 tx_controlframes;
342         u32 rxpp_fifo_overflow_drop;
343         u32 rx_input_fifo_overflow_drop;
344         u32 pmem_fifo_overflow_drop;
345         u32 jabber_events;
346         u32 rx_roce_bytes_lsd;
347         u32 rx_roce_bytes_msd;
348         u32 rx_roce_frames;
349         u32 roce_drops_payload_len;
350         u32 roce_drops_crc;
351 };
352
353 struct be_vf_cfg {
354         unsigned char mac_addr[ETH_ALEN];
355         int if_handle;
356         int pmac_id;
357         u16 def_vid;
358         u16 vlan_tag;
359         u32 tx_rate;
360 };
361
362 enum vf_state {
363         ENABLED = 0,
364         ASSIGNED = 1
365 };
366
367 #define BE_FLAGS_LINK_STATUS_INIT               1
368 #define BE_FLAGS_WORKER_SCHEDULED               (1 << 3)
369 #define BE_FLAGS_VLAN_PROMISC                   (1 << 4)
370 #define BE_FLAGS_NAPI_ENABLED                   (1 << 9)
371 #define BE_UC_PMAC_COUNT                30
372 #define BE_VF_UC_PMAC_COUNT             2
373 #define BE_FLAGS_QNQ_ASYNC_EVT_RCVD             (1 << 11)
374
375 /* Ethtool set_dump flags */
376 #define LANCER_INITIATE_FW_DUMP                 0x1
377
378 struct phy_info {
379         u8 transceiver;
380         u8 autoneg;
381         u8 fc_autoneg;
382         u8 port_type;
383         u16 phy_type;
384         u16 interface_type;
385         u32 misc_params;
386         u16 auto_speeds_supported;
387         u16 fixed_speeds_supported;
388         int link_speed;
389         u32 dac_cable_len;
390         u32 advertising;
391         u32 supported;
392 };
393
394 struct be_resources {
395         u16 max_vfs;            /* Total VFs "really" supported by FW/HW */
396         u16 max_mcast_mac;
397         u16 max_tx_qs;
398         u16 max_rss_qs;
399         u16 max_rx_qs;
400         u16 max_uc_mac;         /* Max UC MACs programmable */
401         u16 max_vlans;          /* Number of vlans supported */
402         u16 max_evt_qs;
403         u32 if_cap_flags;
404 };
405
406 struct be_adapter {
407         struct pci_dev *pdev;
408         struct net_device *netdev;
409
410         u8 __iomem *csr;        /* CSR BAR used only for BE2/3 */
411         u8 __iomem *db;         /* Door Bell */
412
413         struct mutex mbox_lock; /* For serializing mbox cmds to BE card */
414         struct be_dma_mem mbox_mem;
415         /* Mbox mem is adjusted to align to 16 bytes. The allocated addr
416          * is stored for freeing purpose */
417         struct be_dma_mem mbox_mem_alloced;
418
419         struct be_mcc_obj mcc_obj;
420         spinlock_t mcc_lock;    /* For serializing mcc cmds to BE card */
421         spinlock_t mcc_cq_lock;
422
423         u16 cfg_num_qs;         /* configured via set-channels */
424         u16 num_evt_qs;
425         u16 num_msix_vec;
426         struct be_eq_obj eq_obj[MAX_EVT_QS];
427         struct msix_entry msix_entries[MAX_MSIX_VECTORS];
428         bool isr_registered;
429
430         /* TX Rings */
431         u16 num_tx_qs;
432         struct be_tx_obj tx_obj[MAX_TX_QS];
433
434         /* Rx rings */
435         u16 num_rx_qs;
436         struct be_rx_obj rx_obj[MAX_RX_QS];
437         u32 big_page_size;      /* Compounded page size shared by rx wrbs */
438
439         struct be_drv_stats drv_stats;
440         struct be_aic_obj aic_obj[MAX_EVT_QS];
441         u16 vlans_added;
442         u8 vlan_tag[VLAN_N_VID];
443         u8 vlan_prio_bmap;      /* Available Priority BitMap */
444         u16 recommended_prio;   /* Recommended Priority */
445         struct be_dma_mem rx_filter; /* Cmd DMA mem for rx-filter */
446
447         struct be_dma_mem stats_cmd;
448         /* Work queue used to perform periodic tasks like getting statistics */
449         struct delayed_work work;
450         u16 work_counter;
451
452         struct delayed_work func_recovery_work;
453         u32 flags;
454         u32 cmd_privileges;
455         /* Ethtool knobs and info */
456         char fw_ver[FW_VER_LEN];
457         char fw_on_flash[FW_VER_LEN];
458         int if_handle;          /* Used to configure filtering */
459         u32 *pmac_id;           /* MAC addr handle used by BE card */
460         u32 beacon_state;       /* for set_phys_id */
461
462         bool eeh_error;
463         bool fw_timeout;
464         bool hw_error;
465
466         u32 port_num;
467         bool promiscuous;
468         u32 function_mode;
469         u32 function_caps;
470         u32 rx_fc;              /* Rx flow control */
471         u32 tx_fc;              /* Tx flow control */
472         bool stats_cmd_sent;
473         struct {
474                 u32 size;
475                 u32 total_size;
476                 u64 io_addr;
477         } roce_db;
478         u32 num_msix_roce_vec;
479         struct ocrdma_dev *ocrdma_dev;
480         struct list_head entry;
481
482         u32 flash_status;
483         struct completion flash_compl;
484
485         struct be_resources res;        /* resources available for the func */
486         u16 num_vfs;                    /* Number of VFs provisioned by PF */
487         u8 virtfn;
488         struct be_vf_cfg *vf_cfg;
489         bool be3_native;
490         u32 sli_family;
491         u8 hba_port_num;
492         u16 pvid;
493         struct phy_info phy;
494         u8 wol_cap;
495         bool wol;
496         u32 uc_macs;            /* Count of secondary UC MAC programmed */
497         u16 asic_rev;
498         u16 qnq_vid;
499         u32 msg_enable;
500         int be_get_temp_freq;
501         u8 pf_number;
502         u64 rss_flags;
503 };
504
505 #define be_physfn(adapter)              (!adapter->virtfn)
506 #define sriov_enabled(adapter)          (adapter->num_vfs > 0)
507 #define sriov_want(adapter)             (be_physfn(adapter) &&  \
508                                          (num_vfs || pci_num_vf(adapter->pdev)))
509 #define for_all_vfs(adapter, vf_cfg, i)                                 \
510         for (i = 0, vf_cfg = &adapter->vf_cfg[i]; i < adapter->num_vfs; \
511                 i++, vf_cfg++)
512
513 #define ON                              1
514 #define OFF                             0
515
516 #define be_max_vlans(adapter)           (adapter->res.max_vlans)
517 #define be_max_uc(adapter)              (adapter->res.max_uc_mac)
518 #define be_max_mc(adapter)              (adapter->res.max_mcast_mac)
519 #define be_max_vfs(adapter)             (adapter->res.max_vfs)
520 #define be_max_rss(adapter)             (adapter->res.max_rss_qs)
521 #define be_max_txqs(adapter)            (adapter->res.max_tx_qs)
522 #define be_max_prio_txqs(adapter)       (adapter->res.max_prio_tx_qs)
523 #define be_max_rxqs(adapter)            (adapter->res.max_rx_qs)
524 #define be_max_eqs(adapter)             (adapter->res.max_evt_qs)
525 #define be_if_cap_flags(adapter)        (adapter->res.if_cap_flags)
526
527 static inline u16 be_max_qs(struct be_adapter *adapter)
528 {
529         /* If no RSS, need atleast the one def RXQ */
530         u16 num = max_t(u16, be_max_rss(adapter), 1);
531
532         num = min(num, be_max_eqs(adapter));
533         return min_t(u16, num, num_online_cpus());
534 }
535
536 #define lancer_chip(adapter)    (adapter->pdev->device == OC_DEVICE_ID3 || \
537                                  adapter->pdev->device == OC_DEVICE_ID4)
538
539 #define skyhawk_chip(adapter)   (adapter->pdev->device == OC_DEVICE_ID5 || \
540                                  adapter->pdev->device == OC_DEVICE_ID6)
541
542 #define BE3_chip(adapter)       (adapter->pdev->device == BE_DEVICE_ID2 || \
543                                  adapter->pdev->device == OC_DEVICE_ID2)
544
545 #define BE2_chip(adapter)       (adapter->pdev->device == BE_DEVICE_ID1 || \
546                                  adapter->pdev->device == OC_DEVICE_ID1)
547
548 #define BEx_chip(adapter)       (BE3_chip(adapter) || BE2_chip(adapter))
549
550 #define be_roce_supported(adapter)      (skyhawk_chip(adapter) && \
551                                         (adapter->function_mode & RDMA_ENABLED))
552
553 extern const struct ethtool_ops be_ethtool_ops;
554
555 #define msix_enabled(adapter)           (adapter->num_msix_vec > 0)
556 #define num_irqs(adapter)               (msix_enabled(adapter) ?        \
557                                                 adapter->num_msix_vec : 1)
558 #define tx_stats(txo)                   (&(txo)->stats)
559 #define rx_stats(rxo)                   (&(rxo)->stats)
560
561 /* The default RXQ is the last RXQ */
562 #define default_rxo(adpt)               (&adpt->rx_obj[adpt->num_rx_qs - 1])
563
564 #define for_all_rx_queues(adapter, rxo, i)                              \
565         for (i = 0, rxo = &adapter->rx_obj[i]; i < adapter->num_rx_qs;  \
566                 i++, rxo++)
567
568 /* Skip the default non-rss queue (last one)*/
569 #define for_all_rss_queues(adapter, rxo, i)                             \
570         for (i = 0, rxo = &adapter->rx_obj[i]; i < (adapter->num_rx_qs - 1);\
571                 i++, rxo++)
572
573 #define for_all_tx_queues(adapter, txo, i)                              \
574         for (i = 0, txo = &adapter->tx_obj[i]; i < adapter->num_tx_qs;  \
575                 i++, txo++)
576
577 #define for_all_evt_queues(adapter, eqo, i)                             \
578         for (i = 0, eqo = &adapter->eq_obj[i]; i < adapter->num_evt_qs; \
579                 i++, eqo++)
580
581 #define for_all_rx_queues_on_eq(adapter, eqo, rxo, i)                   \
582         for (i = eqo->idx, rxo = &adapter->rx_obj[i]; i < adapter->num_rx_qs;\
583                  i += adapter->num_evt_qs, rxo += adapter->num_evt_qs)
584
585 #define is_mcc_eqo(eqo)                 (eqo->idx == 0)
586 #define mcc_eqo(adapter)                (&adapter->eq_obj[0])
587
588 #define PAGE_SHIFT_4K           12
589 #define PAGE_SIZE_4K            (1 << PAGE_SHIFT_4K)
590
591 /* Returns number of pages spanned by the data starting at the given addr */
592 #define PAGES_4K_SPANNED(_address, size)                                \
593                 ((u32)((((size_t)(_address) & (PAGE_SIZE_4K - 1)) +     \
594                         (size) + (PAGE_SIZE_4K - 1)) >> PAGE_SHIFT_4K))
595
596 /* Returns bit offset within a DWORD of a bitfield */
597 #define AMAP_BIT_OFFSET(_struct, field)                                 \
598                 (((size_t)&(((_struct *)0)->field))%32)
599
600 /* Returns the bit mask of the field that is NOT shifted into location. */
601 static inline u32 amap_mask(u32 bitsize)
602 {
603         return (bitsize == 32 ? 0xFFFFFFFF : (1 << bitsize) - 1);
604 }
605
606 static inline void
607 amap_set(void *ptr, u32 dw_offset, u32 mask, u32 offset, u32 value)
608 {
609         u32 *dw = (u32 *) ptr + dw_offset;
610         *dw &= ~(mask << offset);
611         *dw |= (mask & value) << offset;
612 }
613
614 #define AMAP_SET_BITS(_struct, field, ptr, val)                         \
615                 amap_set(ptr,                                           \
616                         offsetof(_struct, field)/32,                    \
617                         amap_mask(sizeof(((_struct *)0)->field)),       \
618                         AMAP_BIT_OFFSET(_struct, field),                \
619                         val)
620
621 static inline u32 amap_get(void *ptr, u32 dw_offset, u32 mask, u32 offset)
622 {
623         u32 *dw = (u32 *) ptr;
624         return mask & (*(dw + dw_offset) >> offset);
625 }
626
627 #define AMAP_GET_BITS(_struct, field, ptr)                              \
628                 amap_get(ptr,                                           \
629                         offsetof(_struct, field)/32,                    \
630                         amap_mask(sizeof(((_struct *)0)->field)),       \
631                         AMAP_BIT_OFFSET(_struct, field))
632
633 #define be_dws_cpu_to_le(wrb, len)      swap_dws(wrb, len)
634 #define be_dws_le_to_cpu(wrb, len)      swap_dws(wrb, len)
635 static inline void swap_dws(void *wrb, int len)
636 {
637 #ifdef __BIG_ENDIAN
638         u32 *dw = wrb;
639         BUG_ON(len % 4);
640         do {
641                 *dw = cpu_to_le32(*dw);
642                 dw++;
643                 len -= 4;
644         } while (len);
645 #endif                          /* __BIG_ENDIAN */
646 }
647
648 static inline u8 is_tcp_pkt(struct sk_buff *skb)
649 {
650         u8 val = 0;
651
652         if (ip_hdr(skb)->version == 4)
653                 val = (ip_hdr(skb)->protocol == IPPROTO_TCP);
654         else if (ip_hdr(skb)->version == 6)
655                 val = (ipv6_hdr(skb)->nexthdr == NEXTHDR_TCP);
656
657         return val;
658 }
659
660 static inline u8 is_udp_pkt(struct sk_buff *skb)
661 {
662         u8 val = 0;
663
664         if (ip_hdr(skb)->version == 4)
665                 val = (ip_hdr(skb)->protocol == IPPROTO_UDP);
666         else if (ip_hdr(skb)->version == 6)
667                 val = (ipv6_hdr(skb)->nexthdr == NEXTHDR_UDP);
668
669         return val;
670 }
671
672 static inline bool is_ipv4_pkt(struct sk_buff *skb)
673 {
674         return skb->protocol == htons(ETH_P_IP) && ip_hdr(skb)->version == 4;
675 }
676
677 static inline void be_vf_eth_addr_generate(struct be_adapter *adapter, u8 *mac)
678 {
679         u32 addr;
680
681         addr = jhash(adapter->netdev->dev_addr, ETH_ALEN, 0);
682
683         mac[5] = (u8)(addr & 0xFF);
684         mac[4] = (u8)((addr >> 8) & 0xFF);
685         mac[3] = (u8)((addr >> 16) & 0xFF);
686         /* Use the OUI from the current MAC address */
687         memcpy(mac, adapter->netdev->dev_addr, 3);
688 }
689
690 static inline bool be_multi_rxq(const struct be_adapter *adapter)
691 {
692         return adapter->num_rx_qs > 1;
693 }
694
695 static inline bool be_error(struct be_adapter *adapter)
696 {
697         return adapter->eeh_error || adapter->hw_error || adapter->fw_timeout;
698 }
699
700 static inline bool be_hw_error(struct be_adapter *adapter)
701 {
702         return adapter->eeh_error || adapter->hw_error;
703 }
704
705 static inline void  be_clear_all_error(struct be_adapter *adapter)
706 {
707         adapter->eeh_error = false;
708         adapter->hw_error = false;
709         adapter->fw_timeout = false;
710 }
711
712 static inline bool be_is_wol_excluded(struct be_adapter *adapter)
713 {
714         struct pci_dev *pdev = adapter->pdev;
715
716         if (!be_physfn(adapter))
717                 return true;
718
719         switch (pdev->subsystem_device) {
720         case OC_SUBSYS_DEVICE_ID1:
721         case OC_SUBSYS_DEVICE_ID2:
722         case OC_SUBSYS_DEVICE_ID3:
723         case OC_SUBSYS_DEVICE_ID4:
724                 return true;
725         default:
726                 return false;
727         }
728 }
729
730 static inline int qnq_async_evt_rcvd(struct be_adapter *adapter)
731 {
732         return adapter->flags & BE_FLAGS_QNQ_ASYNC_EVT_RCVD;
733 }
734
735 #ifdef CONFIG_NET_RX_BUSY_POLL
736 static inline bool be_lock_napi(struct be_eq_obj *eqo)
737 {
738         bool status = true;
739
740         spin_lock(&eqo->lock); /* BH is already disabled */
741         if (eqo->state & BE_EQ_LOCKED) {
742                 WARN_ON(eqo->state & BE_EQ_NAPI);
743                 eqo->state |= BE_EQ_NAPI_YIELD;
744                 status = false;
745         } else {
746                 eqo->state = BE_EQ_NAPI;
747         }
748         spin_unlock(&eqo->lock);
749         return status;
750 }
751
752 static inline void be_unlock_napi(struct be_eq_obj *eqo)
753 {
754         spin_lock(&eqo->lock); /* BH is already disabled */
755
756         WARN_ON(eqo->state & (BE_EQ_POLL | BE_EQ_NAPI_YIELD));
757         eqo->state = BE_EQ_IDLE;
758
759         spin_unlock(&eqo->lock);
760 }
761
762 static inline bool be_lock_busy_poll(struct be_eq_obj *eqo)
763 {
764         bool status = true;
765
766         spin_lock_bh(&eqo->lock);
767         if (eqo->state & BE_EQ_LOCKED) {
768                 eqo->state |= BE_EQ_POLL_YIELD;
769                 status = false;
770         } else {
771                 eqo->state |= BE_EQ_POLL;
772         }
773         spin_unlock_bh(&eqo->lock);
774         return status;
775 }
776
777 static inline void be_unlock_busy_poll(struct be_eq_obj *eqo)
778 {
779         spin_lock_bh(&eqo->lock);
780
781         WARN_ON(eqo->state & (BE_EQ_NAPI));
782         eqo->state = BE_EQ_IDLE;
783
784         spin_unlock_bh(&eqo->lock);
785 }
786
787 static inline void be_enable_busy_poll(struct be_eq_obj *eqo)
788 {
789         spin_lock_init(&eqo->lock);
790         eqo->state = BE_EQ_IDLE;
791 }
792
793 static inline void be_disable_busy_poll(struct be_eq_obj *eqo)
794 {
795         local_bh_disable();
796
797         /* It's enough to just acquire napi lock on the eqo to stop
798          * be_busy_poll() from processing any queueus.
799          */
800         while (!be_lock_napi(eqo))
801                 mdelay(1);
802
803         local_bh_enable();
804 }
805
806 #else /* CONFIG_NET_RX_BUSY_POLL */
807
808 static inline bool be_lock_napi(struct be_eq_obj *eqo)
809 {
810         return true;
811 }
812
813 static inline void be_unlock_napi(struct be_eq_obj *eqo)
814 {
815 }
816
817 static inline bool be_lock_busy_poll(struct be_eq_obj *eqo)
818 {
819         return false;
820 }
821
822 static inline void be_unlock_busy_poll(struct be_eq_obj *eqo)
823 {
824 }
825
826 static inline void be_enable_busy_poll(struct be_eq_obj *eqo)
827 {
828 }
829
830 static inline void be_disable_busy_poll(struct be_eq_obj *eqo)
831 {
832 }
833 #endif /* CONFIG_NET_RX_BUSY_POLL */
834
835 void be_cq_notify(struct be_adapter *adapter, u16 qid, bool arm,
836                   u16 num_popped);
837 void be_link_status_update(struct be_adapter *adapter, u8 link_status);
838 void be_parse_stats(struct be_adapter *adapter);
839 int be_load_fw(struct be_adapter *adapter, u8 *func);
840 bool be_is_wol_supported(struct be_adapter *adapter);
841 bool be_pause_supported(struct be_adapter *adapter);
842 u32 be_get_fw_log_level(struct be_adapter *adapter);
843
844 static inline int fw_major_num(const char *fw_ver)
845 {
846         int fw_major = 0;
847
848         sscanf(fw_ver, "%d.", &fw_major);
849
850         return fw_major;
851 }
852
853 int be_update_queues(struct be_adapter *adapter);
854 int be_poll(struct napi_struct *napi, int budget);
855
856 /*
857  * internal function to initialize-cleanup roce device.
858  */
859 void be_roce_dev_add(struct be_adapter *);
860 void be_roce_dev_remove(struct be_adapter *);
861
862 /*
863  * internal function to open-close roce device during ifup-ifdown.
864  */
865 void be_roce_dev_open(struct be_adapter *);
866 void be_roce_dev_close(struct be_adapter *);
867
868 #endif                          /* BE_H */