]> Pileus Git - ~andy/linux/blob - drivers/gpu/drm/i915/intel_drv.h
54a034c82061fdbdc87012f8438e0b89de2af38b
[~andy/linux] / drivers / gpu / drm / i915 / intel_drv.h
1 /*
2  * Copyright (c) 2006 Dave Airlie <airlied@linux.ie>
3  * Copyright (c) 2007-2008 Intel Corporation
4  *   Jesse Barnes <jesse.barnes@intel.com>
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice (including the next
14  * paragraph) shall be included in all copies or substantial portions of the
15  * Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
18  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
19  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
20  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
21  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
22  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
23  * IN THE SOFTWARE.
24  */
25 #ifndef __INTEL_DRV_H__
26 #define __INTEL_DRV_H__
27
28 #include <linux/i2c.h>
29 #include <drm/i915_drm.h>
30 #include "i915_drv.h"
31 #include <drm/drm_crtc.h>
32 #include <drm/drm_crtc_helper.h>
33 #include <drm/drm_fb_helper.h>
34 #include <drm/drm_dp_helper.h>
35
36 #define _wait_for(COND, MS, W) ({ \
37         unsigned long timeout__ = jiffies + msecs_to_jiffies(MS);       \
38         int ret__ = 0;                                                  \
39         while (!(COND)) {                                               \
40                 if (time_after(jiffies, timeout__)) {                   \
41                         ret__ = -ETIMEDOUT;                             \
42                         break;                                          \
43                 }                                                       \
44                 if (W && drm_can_sleep())  {                            \
45                         msleep(W);                                      \
46                 } else {                                                \
47                         cpu_relax();                                    \
48                 }                                                       \
49         }                                                               \
50         ret__;                                                          \
51 })
52
53 #define wait_for_atomic_us(COND, US) ({ \
54         unsigned long timeout__ = jiffies + usecs_to_jiffies(US);       \
55         int ret__ = 0;                                                  \
56         while (!(COND)) {                                               \
57                 if (time_after(jiffies, timeout__)) {                   \
58                         ret__ = -ETIMEDOUT;                             \
59                         break;                                          \
60                 }                                                       \
61                 cpu_relax();                                            \
62         }                                                               \
63         ret__;                                                          \
64 })
65
66 #define wait_for(COND, MS) _wait_for(COND, MS, 1)
67 #define wait_for_atomic(COND, MS) _wait_for(COND, MS, 0)
68
69 #define KHz(x) (1000*x)
70 #define MHz(x) KHz(1000*x)
71
72 /*
73  * Display related stuff
74  */
75
76 /* store information about an Ixxx DVO */
77 /* The i830->i865 use multiple DVOs with multiple i2cs */
78 /* the i915, i945 have a single sDVO i2c bus - which is different */
79 #define MAX_OUTPUTS 6
80 /* maximum connectors per crtcs in the mode set */
81 #define INTELFB_CONN_LIMIT 4
82
83 #define INTEL_I2C_BUS_DVO 1
84 #define INTEL_I2C_BUS_SDVO 2
85
86 /* these are outputs from the chip - integrated only
87    external chips are via DVO or SDVO output */
88 #define INTEL_OUTPUT_UNUSED 0
89 #define INTEL_OUTPUT_ANALOG 1
90 #define INTEL_OUTPUT_DVO 2
91 #define INTEL_OUTPUT_SDVO 3
92 #define INTEL_OUTPUT_LVDS 4
93 #define INTEL_OUTPUT_TVOUT 5
94 #define INTEL_OUTPUT_HDMI 6
95 #define INTEL_OUTPUT_DISPLAYPORT 7
96 #define INTEL_OUTPUT_EDP 8
97 #define INTEL_OUTPUT_UNKNOWN 9
98
99 #define INTEL_DVO_CHIP_NONE 0
100 #define INTEL_DVO_CHIP_LVDS 1
101 #define INTEL_DVO_CHIP_TMDS 2
102 #define INTEL_DVO_CHIP_TVOUT 4
103
104 /* drm_display_mode->private_flags */
105 #define INTEL_MODE_PIXEL_MULTIPLIER_SHIFT (0x0)
106 #define INTEL_MODE_PIXEL_MULTIPLIER_MASK (0xf << INTEL_MODE_PIXEL_MULTIPLIER_SHIFT)
107 #define INTEL_MODE_DP_FORCE_6BPC (0x10)
108 /* This flag must be set by the encoder's mode_fixup if it changes the crtc
109  * timings in the mode to prevent the crtc fixup from overwriting them.
110  * Currently only lvds needs that. */
111 #define INTEL_MODE_CRTC_TIMINGS_SET (0x20)
112
113 static inline void
114 intel_mode_set_pixel_multiplier(struct drm_display_mode *mode,
115                                 int multiplier)
116 {
117         mode->clock *= multiplier;
118         mode->private_flags |= multiplier;
119 }
120
121 static inline int
122 intel_mode_get_pixel_multiplier(const struct drm_display_mode *mode)
123 {
124         return (mode->private_flags & INTEL_MODE_PIXEL_MULTIPLIER_MASK) >> INTEL_MODE_PIXEL_MULTIPLIER_SHIFT;
125 }
126
127 struct intel_framebuffer {
128         struct drm_framebuffer base;
129         struct drm_i915_gem_object *obj;
130 };
131
132 struct intel_fbdev {
133         struct drm_fb_helper helper;
134         struct intel_framebuffer ifb;
135         struct list_head fbdev_list;
136         struct drm_display_mode *our_mode;
137 };
138
139 struct intel_encoder {
140         struct drm_encoder base;
141         /*
142          * The new crtc this encoder will be driven from. Only differs from
143          * base->crtc while a modeset is in progress.
144          */
145         struct intel_crtc *new_crtc;
146
147         int type;
148         bool needs_tv_clock;
149         /*
150          * Intel hw has only one MUX where encoders could be clone, hence a
151          * simple flag is enough to compute the possible_clones mask.
152          */
153         bool cloneable;
154         bool connectors_active;
155         void (*hot_plug)(struct intel_encoder *);
156         void (*pre_pll_enable)(struct intel_encoder *);
157         void (*pre_enable)(struct intel_encoder *);
158         void (*enable)(struct intel_encoder *);
159         void (*disable)(struct intel_encoder *);
160         void (*post_disable)(struct intel_encoder *);
161         /* Read out the current hw state of this connector, returning true if
162          * the encoder is active. If the encoder is enabled it also set the pipe
163          * it is connected to in the pipe parameter. */
164         bool (*get_hw_state)(struct intel_encoder *, enum pipe *pipe);
165         int crtc_mask;
166 };
167
168 struct intel_panel {
169         struct drm_display_mode *fixed_mode;
170         int fitting_mode;
171 };
172
173 struct intel_connector {
174         struct drm_connector base;
175         /*
176          * The fixed encoder this connector is connected to.
177          */
178         struct intel_encoder *encoder;
179
180         /*
181          * The new encoder this connector will be driven. Only differs from
182          * encoder while a modeset is in progress.
183          */
184         struct intel_encoder *new_encoder;
185
186         /* Reads out the current hw, returning true if the connector is enabled
187          * and active (i.e. dpms ON state). */
188         bool (*get_hw_state)(struct intel_connector *);
189
190         /* Panel info for eDP and LVDS */
191         struct intel_panel panel;
192
193         /* Cached EDID for eDP and LVDS. May hold ERR_PTR for invalid EDID. */
194         struct edid *edid;
195 };
196
197 struct intel_crtc {
198         struct drm_crtc base;
199         enum pipe pipe;
200         enum plane plane;
201         enum transcoder cpu_transcoder;
202         u8 lut_r[256], lut_g[256], lut_b[256];
203         /*
204          * Whether the crtc and the connected output pipeline is active. Implies
205          * that crtc->enabled is set, i.e. the current mode configuration has
206          * some outputs connected to this crtc.
207          */
208         bool active;
209         bool primary_disabled; /* is the crtc obscured by a plane? */
210         bool lowfreq_avail;
211         struct intel_overlay *overlay;
212         struct intel_unpin_work *unpin_work;
213         int fdi_lanes;
214
215         atomic_t unpin_work_count;
216
217         /* Display surface base address adjustement for pageflips. Note that on
218          * gen4+ this only adjusts up to a tile, offsets within a tile are
219          * handled in the hw itself (with the TILEOFF register). */
220         unsigned long dspaddr_offset;
221
222         struct drm_i915_gem_object *cursor_bo;
223         uint32_t cursor_addr;
224         int16_t cursor_x, cursor_y;
225         int16_t cursor_width, cursor_height;
226         bool cursor_visible;
227         unsigned int bpp;
228
229         /* We can share PLLs across outputs if the timings match */
230         struct intel_pch_pll *pch_pll;
231         uint32_t ddi_pll_sel;
232 };
233
234 struct intel_plane {
235         struct drm_plane base;
236         enum pipe pipe;
237         struct drm_i915_gem_object *obj;
238         bool can_scale;
239         int max_downscale;
240         u32 lut_r[1024], lut_g[1024], lut_b[1024];
241         void (*update_plane)(struct drm_plane *plane,
242                              struct drm_framebuffer *fb,
243                              struct drm_i915_gem_object *obj,
244                              int crtc_x, int crtc_y,
245                              unsigned int crtc_w, unsigned int crtc_h,
246                              uint32_t x, uint32_t y,
247                              uint32_t src_w, uint32_t src_h);
248         void (*disable_plane)(struct drm_plane *plane);
249         int (*update_colorkey)(struct drm_plane *plane,
250                                struct drm_intel_sprite_colorkey *key);
251         void (*get_colorkey)(struct drm_plane *plane,
252                              struct drm_intel_sprite_colorkey *key);
253 };
254
255 struct intel_watermark_params {
256         unsigned long fifo_size;
257         unsigned long max_wm;
258         unsigned long default_wm;
259         unsigned long guard_size;
260         unsigned long cacheline_size;
261 };
262
263 struct cxsr_latency {
264         int is_desktop;
265         int is_ddr3;
266         unsigned long fsb_freq;
267         unsigned long mem_freq;
268         unsigned long display_sr;
269         unsigned long display_hpll_disable;
270         unsigned long cursor_sr;
271         unsigned long cursor_hpll_disable;
272 };
273
274 #define to_intel_crtc(x) container_of(x, struct intel_crtc, base)
275 #define to_intel_connector(x) container_of(x, struct intel_connector, base)
276 #define to_intel_encoder(x) container_of(x, struct intel_encoder, base)
277 #define to_intel_framebuffer(x) container_of(x, struct intel_framebuffer, base)
278 #define to_intel_plane(x) container_of(x, struct intel_plane, base)
279
280 #define DIP_HEADER_SIZE 5
281
282 #define DIP_TYPE_AVI    0x82
283 #define DIP_VERSION_AVI 0x2
284 #define DIP_LEN_AVI     13
285 #define DIP_AVI_PR_1    0
286 #define DIP_AVI_PR_2    1
287
288 #define DIP_TYPE_SPD    0x83
289 #define DIP_VERSION_SPD 0x1
290 #define DIP_LEN_SPD     25
291 #define DIP_SPD_UNKNOWN 0
292 #define DIP_SPD_DSTB    0x1
293 #define DIP_SPD_DVDP    0x2
294 #define DIP_SPD_DVHS    0x3
295 #define DIP_SPD_HDDVR   0x4
296 #define DIP_SPD_DVC     0x5
297 #define DIP_SPD_DSC     0x6
298 #define DIP_SPD_VCD     0x7
299 #define DIP_SPD_GAME    0x8
300 #define DIP_SPD_PC      0x9
301 #define DIP_SPD_BD      0xa
302 #define DIP_SPD_SCD     0xb
303
304 struct dip_infoframe {
305         uint8_t type;           /* HB0 */
306         uint8_t ver;            /* HB1 */
307         uint8_t len;            /* HB2 - body len, not including checksum */
308         uint8_t ecc;            /* Header ECC */
309         uint8_t checksum;       /* PB0 */
310         union {
311                 struct {
312                         /* PB1 - Y 6:5, A 4:4, B 3:2, S 1:0 */
313                         uint8_t Y_A_B_S;
314                         /* PB2 - C 7:6, M 5:4, R 3:0 */
315                         uint8_t C_M_R;
316                         /* PB3 - ITC 7:7, EC 6:4, Q 3:2, SC 1:0 */
317                         uint8_t ITC_EC_Q_SC;
318                         /* PB4 - VIC 6:0 */
319                         uint8_t VIC;
320                         /* PB5 - YQ 7:6, CN 5:4, PR 3:0 */
321                         uint8_t YQ_CN_PR;
322                         /* PB6 to PB13 */
323                         uint16_t top_bar_end;
324                         uint16_t bottom_bar_start;
325                         uint16_t left_bar_end;
326                         uint16_t right_bar_start;
327                 } __attribute__ ((packed)) avi;
328                 struct {
329                         uint8_t vn[8];
330                         uint8_t pd[16];
331                         uint8_t sdi;
332                 } __attribute__ ((packed)) spd;
333                 uint8_t payload[27];
334         } __attribute__ ((packed)) body;
335 } __attribute__((packed));
336
337 struct intel_hdmi {
338         u32 sdvox_reg;
339         int ddc_bus;
340         uint32_t color_range;
341         bool has_hdmi_sink;
342         bool has_audio;
343         enum hdmi_force_audio force_audio;
344         void (*write_infoframe)(struct drm_encoder *encoder,
345                                 struct dip_infoframe *frame);
346         void (*set_infoframes)(struct drm_encoder *encoder,
347                                struct drm_display_mode *adjusted_mode);
348 };
349
350 #define DP_MAX_DOWNSTREAM_PORTS         0x10
351 #define DP_LINK_CONFIGURATION_SIZE      9
352
353 struct intel_dp {
354         uint32_t output_reg;
355         uint32_t DP;
356         uint8_t  link_configuration[DP_LINK_CONFIGURATION_SIZE];
357         bool has_audio;
358         enum hdmi_force_audio force_audio;
359         uint32_t color_range;
360         uint8_t link_bw;
361         uint8_t lane_count;
362         uint8_t dpcd[DP_RECEIVER_CAP_SIZE];
363         uint8_t downstream_ports[DP_MAX_DOWNSTREAM_PORTS];
364         struct i2c_adapter adapter;
365         struct i2c_algo_dp_aux_data algo;
366         bool is_pch_edp;
367         uint8_t train_set[4];
368         int panel_power_up_delay;
369         int panel_power_down_delay;
370         int panel_power_cycle_delay;
371         int backlight_on_delay;
372         int backlight_off_delay;
373         struct delayed_work panel_vdd_work;
374         bool want_panel_vdd;
375         struct intel_connector *attached_connector;
376 };
377
378 struct intel_digital_port {
379         struct intel_encoder base;
380         enum port port;
381         struct intel_dp dp;
382         struct intel_hdmi hdmi;
383 };
384
385 static inline struct drm_crtc *
386 intel_get_crtc_for_pipe(struct drm_device *dev, int pipe)
387 {
388         struct drm_i915_private *dev_priv = dev->dev_private;
389         return dev_priv->pipe_to_crtc_mapping[pipe];
390 }
391
392 static inline struct drm_crtc *
393 intel_get_crtc_for_plane(struct drm_device *dev, int plane)
394 {
395         struct drm_i915_private *dev_priv = dev->dev_private;
396         return dev_priv->plane_to_crtc_mapping[plane];
397 }
398
399 struct intel_unpin_work {
400         struct work_struct work;
401         struct drm_crtc *crtc;
402         struct drm_i915_gem_object *old_fb_obj;
403         struct drm_i915_gem_object *pending_flip_obj;
404         struct drm_pending_vblank_event *event;
405         atomic_t pending;
406 #define INTEL_FLIP_INACTIVE     0
407 #define INTEL_FLIP_PENDING      1
408 #define INTEL_FLIP_COMPLETE     2
409         bool enable_stall_check;
410 };
411
412 struct intel_fbc_work {
413         struct delayed_work work;
414         struct drm_crtc *crtc;
415         struct drm_framebuffer *fb;
416         int interval;
417 };
418
419 int intel_pch_rawclk(struct drm_device *dev);
420
421 int intel_connector_update_modes(struct drm_connector *connector,
422                                 struct edid *edid);
423 int intel_ddc_get_modes(struct drm_connector *c, struct i2c_adapter *adapter);
424
425 extern void intel_attach_force_audio_property(struct drm_connector *connector);
426 extern void intel_attach_broadcast_rgb_property(struct drm_connector *connector);
427
428 extern void intel_crt_init(struct drm_device *dev);
429 extern void intel_hdmi_init(struct drm_device *dev,
430                             int sdvox_reg, enum port port);
431 extern void intel_hdmi_init_connector(struct intel_digital_port *intel_dig_port,
432                                       struct intel_connector *intel_connector);
433 extern struct intel_hdmi *enc_to_intel_hdmi(struct drm_encoder *encoder);
434 extern bool intel_hdmi_mode_fixup(struct drm_encoder *encoder,
435                                   const struct drm_display_mode *mode,
436                                   struct drm_display_mode *adjusted_mode);
437 extern void intel_dip_infoframe_csum(struct dip_infoframe *avi_if);
438 extern bool intel_sdvo_init(struct drm_device *dev, uint32_t sdvo_reg,
439                             bool is_sdvob);
440 extern void intel_dvo_init(struct drm_device *dev);
441 extern void intel_tv_init(struct drm_device *dev);
442 extern void intel_mark_busy(struct drm_device *dev);
443 extern void intel_mark_idle(struct drm_device *dev);
444 extern void intel_mark_fb_busy(struct drm_i915_gem_object *obj);
445 extern void intel_mark_fb_idle(struct drm_i915_gem_object *obj);
446 extern bool intel_lvds_init(struct drm_device *dev);
447 extern bool intel_is_dual_link_lvds(struct drm_device *dev);
448 extern void intel_dp_init(struct drm_device *dev, int output_reg,
449                           enum port port);
450 extern void intel_dp_init_connector(struct intel_digital_port *intel_dig_port,
451                                     struct intel_connector *intel_connector);
452 void
453 intel_dp_set_m_n(struct drm_crtc *crtc, struct drm_display_mode *mode,
454                  struct drm_display_mode *adjusted_mode);
455 extern void intel_dp_init_link_config(struct intel_dp *intel_dp);
456 extern void intel_dp_start_link_train(struct intel_dp *intel_dp);
457 extern void intel_dp_complete_link_train(struct intel_dp *intel_dp);
458 extern void intel_dp_sink_dpms(struct intel_dp *intel_dp, int mode);
459 extern void intel_dp_encoder_destroy(struct drm_encoder *encoder);
460 extern void intel_dp_check_link_status(struct intel_dp *intel_dp);
461 extern bool intel_dp_mode_fixup(struct drm_encoder *encoder,
462                                 const struct drm_display_mode *mode,
463                                 struct drm_display_mode *adjusted_mode);
464 extern bool intel_dpd_is_edp(struct drm_device *dev);
465 extern void ironlake_edp_backlight_on(struct intel_dp *intel_dp);
466 extern void ironlake_edp_backlight_off(struct intel_dp *intel_dp);
467 extern void ironlake_edp_panel_on(struct intel_dp *intel_dp);
468 extern void ironlake_edp_panel_off(struct intel_dp *intel_dp);
469 extern void ironlake_edp_panel_vdd_on(struct intel_dp *intel_dp);
470 extern void ironlake_edp_panel_vdd_off(struct intel_dp *intel_dp, bool sync);
471 extern void intel_edp_link_config(struct intel_encoder *, int *, int *);
472 extern int intel_edp_target_clock(struct intel_encoder *,
473                                   struct drm_display_mode *mode);
474 extern bool intel_encoder_is_pch_edp(struct drm_encoder *encoder);
475 extern int intel_plane_init(struct drm_device *dev, enum pipe pipe);
476 extern void intel_flush_display_plane(struct drm_i915_private *dev_priv,
477                                       enum plane plane);
478
479 /* intel_panel.c */
480 extern int intel_panel_init(struct intel_panel *panel,
481                             struct drm_display_mode *fixed_mode);
482 extern void intel_panel_fini(struct intel_panel *panel);
483
484 extern void intel_fixed_panel_mode(struct drm_display_mode *fixed_mode,
485                                    struct drm_display_mode *adjusted_mode);
486 extern void intel_pch_panel_fitting(struct drm_device *dev,
487                                     int fitting_mode,
488                                     const struct drm_display_mode *mode,
489                                     struct drm_display_mode *adjusted_mode);
490 extern u32 intel_panel_get_max_backlight(struct drm_device *dev);
491 extern void intel_panel_set_backlight(struct drm_device *dev, u32 level);
492 extern int intel_panel_setup_backlight(struct drm_connector *connector);
493 extern void intel_panel_enable_backlight(struct drm_device *dev,
494                                          enum pipe pipe);
495 extern void intel_panel_disable_backlight(struct drm_device *dev);
496 extern void intel_panel_destroy_backlight(struct drm_device *dev);
497 extern enum drm_connector_status intel_panel_detect(struct drm_device *dev);
498
499 struct intel_set_config {
500         struct drm_encoder **save_connector_encoders;
501         struct drm_crtc **save_encoder_crtcs;
502
503         bool fb_changed;
504         bool mode_changed;
505 };
506
507 extern int intel_set_mode(struct drm_crtc *crtc, struct drm_display_mode *mode,
508                           int x, int y, struct drm_framebuffer *old_fb);
509 extern void intel_modeset_disable(struct drm_device *dev);
510 extern void intel_crtc_restore_mode(struct drm_crtc *crtc);
511 extern void intel_crtc_load_lut(struct drm_crtc *crtc);
512 extern void intel_crtc_update_dpms(struct drm_crtc *crtc);
513 extern void intel_encoder_noop(struct drm_encoder *encoder);
514 extern void intel_encoder_destroy(struct drm_encoder *encoder);
515 extern void intel_encoder_dpms(struct intel_encoder *encoder, int mode);
516 extern bool intel_encoder_check_is_cloned(struct intel_encoder *encoder);
517 extern void intel_connector_dpms(struct drm_connector *, int mode);
518 extern bool intel_connector_get_hw_state(struct intel_connector *connector);
519 extern void intel_modeset_check_state(struct drm_device *dev);
520
521
522 static inline struct intel_encoder *intel_attached_encoder(struct drm_connector *connector)
523 {
524         return to_intel_connector(connector)->encoder;
525 }
526
527 static inline struct intel_dp *enc_to_intel_dp(struct drm_encoder *encoder)
528 {
529         struct intel_digital_port *intel_dig_port =
530                 container_of(encoder, struct intel_digital_port, base.base);
531         return &intel_dig_port->dp;
532 }
533
534 static inline struct intel_digital_port *
535 enc_to_dig_port(struct drm_encoder *encoder)
536 {
537         return container_of(encoder, struct intel_digital_port, base.base);
538 }
539
540 static inline struct intel_digital_port *
541 dp_to_dig_port(struct intel_dp *intel_dp)
542 {
543         return container_of(intel_dp, struct intel_digital_port, dp);
544 }
545
546 static inline struct intel_digital_port *
547 hdmi_to_dig_port(struct intel_hdmi *intel_hdmi)
548 {
549         return container_of(intel_hdmi, struct intel_digital_port, hdmi);
550 }
551
552 bool ibx_digital_port_connected(struct drm_i915_private *dev_priv,
553                                 struct intel_digital_port *port);
554
555 extern void intel_connector_attach_encoder(struct intel_connector *connector,
556                                            struct intel_encoder *encoder);
557 extern struct drm_encoder *intel_best_encoder(struct drm_connector *connector);
558
559 extern struct drm_display_mode *intel_crtc_mode_get(struct drm_device *dev,
560                                                     struct drm_crtc *crtc);
561 int intel_get_pipe_from_crtc_id(struct drm_device *dev, void *data,
562                                 struct drm_file *file_priv);
563 extern enum transcoder
564 intel_pipe_to_cpu_transcoder(struct drm_i915_private *dev_priv,
565                              enum pipe pipe);
566 extern void intel_wait_for_vblank(struct drm_device *dev, int pipe);
567 extern void intel_wait_for_pipe_off(struct drm_device *dev, int pipe);
568 extern int ironlake_get_lanes_required(int target_clock, int link_bw, int bpp);
569
570 struct intel_load_detect_pipe {
571         struct drm_framebuffer *release_fb;
572         bool load_detect_temp;
573         int dpms_mode;
574 };
575 extern bool intel_get_load_detect_pipe(struct drm_connector *connector,
576                                        struct drm_display_mode *mode,
577                                        struct intel_load_detect_pipe *old);
578 extern void intel_release_load_detect_pipe(struct drm_connector *connector,
579                                            struct intel_load_detect_pipe *old);
580
581 extern void intelfb_restore(void);
582 extern void intel_crtc_fb_gamma_set(struct drm_crtc *crtc, u16 red, u16 green,
583                                     u16 blue, int regno);
584 extern void intel_crtc_fb_gamma_get(struct drm_crtc *crtc, u16 *red, u16 *green,
585                                     u16 *blue, int regno);
586 extern void intel_enable_clock_gating(struct drm_device *dev);
587
588 extern int intel_pin_and_fence_fb_obj(struct drm_device *dev,
589                                       struct drm_i915_gem_object *obj,
590                                       struct intel_ring_buffer *pipelined);
591 extern void intel_unpin_fb_obj(struct drm_i915_gem_object *obj);
592
593 extern int intel_framebuffer_init(struct drm_device *dev,
594                                   struct intel_framebuffer *ifb,
595                                   struct drm_mode_fb_cmd2 *mode_cmd,
596                                   struct drm_i915_gem_object *obj);
597 extern int intel_fbdev_init(struct drm_device *dev);
598 extern void intel_fbdev_initial_config(struct drm_device *dev);
599 extern void intel_fbdev_fini(struct drm_device *dev);
600 extern void intel_fbdev_set_suspend(struct drm_device *dev, int state);
601 extern void intel_prepare_page_flip(struct drm_device *dev, int plane);
602 extern void intel_finish_page_flip(struct drm_device *dev, int pipe);
603 extern void intel_finish_page_flip_plane(struct drm_device *dev, int plane);
604
605 extern void intel_setup_overlay(struct drm_device *dev);
606 extern void intel_cleanup_overlay(struct drm_device *dev);
607 extern int intel_overlay_switch_off(struct intel_overlay *overlay);
608 extern int intel_overlay_put_image(struct drm_device *dev, void *data,
609                                    struct drm_file *file_priv);
610 extern int intel_overlay_attrs(struct drm_device *dev, void *data,
611                                struct drm_file *file_priv);
612
613 extern void intel_fb_output_poll_changed(struct drm_device *dev);
614 extern void intel_fb_restore_mode(struct drm_device *dev);
615
616 extern void assert_pipe(struct drm_i915_private *dev_priv, enum pipe pipe,
617                         bool state);
618 #define assert_pipe_enabled(d, p) assert_pipe(d, p, true)
619 #define assert_pipe_disabled(d, p) assert_pipe(d, p, false)
620
621 extern void intel_init_clock_gating(struct drm_device *dev);
622 extern void intel_write_eld(struct drm_encoder *encoder,
623                             struct drm_display_mode *mode);
624 extern void intel_cpt_verify_modeset(struct drm_device *dev, int pipe);
625 extern void intel_prepare_ddi(struct drm_device *dev);
626 extern void hsw_fdi_link_train(struct drm_crtc *crtc);
627 extern void intel_ddi_init(struct drm_device *dev, enum port port);
628
629 /* For use by IVB LP watermark workaround in intel_sprite.c */
630 extern void intel_update_watermarks(struct drm_device *dev);
631 extern void intel_update_sprite_watermarks(struct drm_device *dev, int pipe,
632                                            uint32_t sprite_width,
633                                            int pixel_size);
634 extern void intel_update_linetime_watermarks(struct drm_device *dev, int pipe,
635                          struct drm_display_mode *mode);
636
637 extern unsigned long intel_gen4_compute_offset_xtiled(int *x, int *y,
638                                                       unsigned int bpp,
639                                                       unsigned int pitch);
640
641 extern int intel_sprite_set_colorkey(struct drm_device *dev, void *data,
642                                      struct drm_file *file_priv);
643 extern int intel_sprite_get_colorkey(struct drm_device *dev, void *data,
644                                      struct drm_file *file_priv);
645
646 extern u32 intel_dpio_read(struct drm_i915_private *dev_priv, int reg);
647
648 /* Power-related functions, located in intel_pm.c */
649 extern void intel_init_pm(struct drm_device *dev);
650 /* FBC */
651 extern bool intel_fbc_enabled(struct drm_device *dev);
652 extern void intel_enable_fbc(struct drm_crtc *crtc, unsigned long interval);
653 extern void intel_update_fbc(struct drm_device *dev);
654 /* IPS */
655 extern void intel_gpu_ips_init(struct drm_i915_private *dev_priv);
656 extern void intel_gpu_ips_teardown(void);
657
658 extern void intel_init_power_wells(struct drm_device *dev);
659 extern void intel_enable_gt_powersave(struct drm_device *dev);
660 extern void intel_disable_gt_powersave(struct drm_device *dev);
661 extern void gen6_gt_check_fifodbg(struct drm_i915_private *dev_priv);
662 extern void ironlake_teardown_rc6(struct drm_device *dev);
663
664 extern bool intel_ddi_get_hw_state(struct intel_encoder *encoder,
665                                    enum pipe *pipe);
666 extern int intel_ddi_get_cdclk_freq(struct drm_i915_private *dev_priv);
667 extern void intel_ddi_pll_init(struct drm_device *dev);
668 extern void intel_ddi_enable_pipe_func(struct drm_crtc *crtc);
669 extern void intel_ddi_disable_transcoder_func(struct drm_i915_private *dev_priv,
670                                               enum transcoder cpu_transcoder);
671 extern void intel_ddi_enable_pipe_clock(struct intel_crtc *intel_crtc);
672 extern void intel_ddi_disable_pipe_clock(struct intel_crtc *intel_crtc);
673 extern void intel_ddi_setup_hw_pll_state(struct drm_device *dev);
674 extern bool intel_ddi_pll_mode_set(struct drm_crtc *crtc, int clock);
675 extern void intel_ddi_put_crtc_pll(struct drm_crtc *crtc);
676 extern void intel_ddi_set_pipe_settings(struct drm_crtc *crtc);
677 extern void intel_ddi_prepare_link_retrain(struct drm_encoder *encoder);
678 extern bool
679 intel_ddi_connector_get_hw_state(struct intel_connector *intel_connector);
680 extern void intel_ddi_fdi_disable(struct drm_crtc *crtc);
681
682 #endif /* __INTEL_DRV_H__ */