]> Pileus Git - ~andy/linux/blob - drivers/gpu/drm/i915/i915_reg.h
drm/i915: CXT_SIZE register offsets added
[~andy/linux] / drivers / gpu / drm / i915 / i915_reg.h
1 /* Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
2  * All Rights Reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the
6  * "Software"), to deal in the Software without restriction, including
7  * without limitation the rights to use, copy, modify, merge, publish,
8  * distribute, sub license, and/or sell copies of the Software, and to
9  * permit persons to whom the Software is furnished to do so, subject to
10  * the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the
13  * next paragraph) shall be included in all copies or substantial portions
14  * of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
17  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
18  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
19  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
20  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
21  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
22  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #ifndef _I915_REG_H_
26 #define _I915_REG_H_
27
28 #define _PIPE(pipe, a, b) ((a) + (pipe)*((b)-(a)))
29
30 #define _PORT(port, a, b) ((a) + (port)*((b)-(a)))
31
32 #define _MASKED_BIT_ENABLE(a) (((a) << 16) | (a))
33 #define _MASKED_BIT_DISABLE(a) ((a) << 16)
34
35 /*
36  * The Bridge device's PCI config space has information about the
37  * fb aperture size and the amount of pre-reserved memory.
38  * This is all handled in the intel-gtt.ko module. i915.ko only
39  * cares about the vga bit for the vga rbiter.
40  */
41 #define INTEL_GMCH_CTRL         0x52
42 #define INTEL_GMCH_VGA_DISABLE  (1 << 1)
43
44 /* PCI config space */
45
46 #define HPLLCC  0xc0 /* 855 only */
47 #define   GC_CLOCK_CONTROL_MASK         (0xf << 0)
48 #define   GC_CLOCK_133_200              (0 << 0)
49 #define   GC_CLOCK_100_200              (1 << 0)
50 #define   GC_CLOCK_100_133              (2 << 0)
51 #define   GC_CLOCK_166_250              (3 << 0)
52 #define GCFGC2  0xda
53 #define GCFGC   0xf0 /* 915+ only */
54 #define   GC_LOW_FREQUENCY_ENABLE       (1 << 7)
55 #define   GC_DISPLAY_CLOCK_190_200_MHZ  (0 << 4)
56 #define   GC_DISPLAY_CLOCK_333_MHZ      (4 << 4)
57 #define   GC_DISPLAY_CLOCK_MASK         (7 << 4)
58 #define   GM45_GC_RENDER_CLOCK_MASK     (0xf << 0)
59 #define   GM45_GC_RENDER_CLOCK_266_MHZ  (8 << 0)
60 #define   GM45_GC_RENDER_CLOCK_320_MHZ  (9 << 0)
61 #define   GM45_GC_RENDER_CLOCK_400_MHZ  (0xb << 0)
62 #define   GM45_GC_RENDER_CLOCK_533_MHZ  (0xc << 0)
63 #define   I965_GC_RENDER_CLOCK_MASK     (0xf << 0)
64 #define   I965_GC_RENDER_CLOCK_267_MHZ  (2 << 0)
65 #define   I965_GC_RENDER_CLOCK_333_MHZ  (3 << 0)
66 #define   I965_GC_RENDER_CLOCK_444_MHZ  (4 << 0)
67 #define   I965_GC_RENDER_CLOCK_533_MHZ  (5 << 0)
68 #define   I945_GC_RENDER_CLOCK_MASK     (7 << 0)
69 #define   I945_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
70 #define   I945_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
71 #define   I945_GC_RENDER_CLOCK_250_MHZ  (3 << 0)
72 #define   I945_GC_RENDER_CLOCK_400_MHZ  (5 << 0)
73 #define   I915_GC_RENDER_CLOCK_MASK     (7 << 0)
74 #define   I915_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
75 #define   I915_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
76 #define   I915_GC_RENDER_CLOCK_333_MHZ  (4 << 0)
77 #define LBB     0xf4
78
79 /* Graphics reset regs */
80 #define I965_GDRST 0xc0 /* PCI config register */
81 #define ILK_GDSR 0x2ca4 /* MCHBAR offset */
82 #define  GRDOM_FULL     (0<<2)
83 #define  GRDOM_RENDER   (1<<2)
84 #define  GRDOM_MEDIA    (3<<2)
85 #define  GRDOM_RESET_ENABLE (1<<0)
86
87 #define GEN6_MBCUNIT_SNPCR      0x900c /* for LLC config */
88 #define   GEN6_MBC_SNPCR_SHIFT  21
89 #define   GEN6_MBC_SNPCR_MASK   (3<<21)
90 #define   GEN6_MBC_SNPCR_MAX    (0<<21)
91 #define   GEN6_MBC_SNPCR_MED    (1<<21)
92 #define   GEN6_MBC_SNPCR_LOW    (2<<21)
93 #define   GEN6_MBC_SNPCR_MIN    (3<<21) /* only 1/16th of the cache is shared */
94
95 #define GEN6_MBCTL              0x0907c
96 #define   GEN6_MBCTL_ENABLE_BOOT_FETCH  (1 << 4)
97 #define   GEN6_MBCTL_CTX_FETCH_NEEDED   (1 << 3)
98 #define   GEN6_MBCTL_BME_UPDATE_ENABLE  (1 << 2)
99 #define   GEN6_MBCTL_MAE_UPDATE_ENABLE  (1 << 1)
100 #define   GEN6_MBCTL_BOOT_FETCH_MECH    (1 << 0)
101
102 #define GEN6_GDRST      0x941c
103 #define  GEN6_GRDOM_FULL                (1 << 0)
104 #define  GEN6_GRDOM_RENDER              (1 << 1)
105 #define  GEN6_GRDOM_MEDIA               (1 << 2)
106 #define  GEN6_GRDOM_BLT                 (1 << 3)
107
108 /* PPGTT stuff */
109 #define GEN6_GTT_ADDR_ENCODE(addr)      ((addr) | (((addr) >> 28) & 0xff0))
110
111 #define GEN6_PDE_VALID                  (1 << 0)
112 #define GEN6_PDE_LARGE_PAGE             (2 << 0) /* use 32kb pages */
113 /* gen6+ has bit 11-4 for physical addr bit 39-32 */
114 #define GEN6_PDE_ADDR_ENCODE(addr)      GEN6_GTT_ADDR_ENCODE(addr)
115
116 #define GEN6_PTE_VALID                  (1 << 0)
117 #define GEN6_PTE_UNCACHED               (1 << 1)
118 #define GEN6_PTE_CACHE_LLC              (2 << 1)
119 #define GEN6_PTE_CACHE_LLC_MLC          (3 << 1)
120 #define GEN6_PTE_CACHE_BITS             (3 << 1)
121 #define GEN6_PTE_GFDT                   (1 << 3)
122 #define GEN6_PTE_ADDR_ENCODE(addr)      GEN6_GTT_ADDR_ENCODE(addr)
123
124 #define RING_PP_DIR_BASE(ring)          ((ring)->mmio_base+0x228)
125 #define RING_PP_DIR_BASE_READ(ring)     ((ring)->mmio_base+0x518)
126 #define RING_PP_DIR_DCLV(ring)          ((ring)->mmio_base+0x220)
127 #define   PP_DIR_DCLV_2G                0xffffffff
128
129 #define GAM_ECOCHK                      0x4090
130 #define   ECOCHK_SNB_BIT                (1<<10)
131 #define   ECOCHK_PPGTT_CACHE64B         (0x3<<3)
132 #define   ECOCHK_PPGTT_CACHE4B          (0x0<<3)
133
134 #define GAC_ECO_BITS                    0x14090
135 #define   ECOBITS_PPGTT_CACHE64B        (3<<8)
136 #define   ECOBITS_PPGTT_CACHE4B         (0<<8)
137
138 #define GAB_CTL                         0x24000
139 #define   GAB_CTL_CONT_AFTER_PAGEFAULT  (1<<8)
140
141 /* VGA stuff */
142
143 #define VGA_ST01_MDA 0x3ba
144 #define VGA_ST01_CGA 0x3da
145
146 #define VGA_MSR_WRITE 0x3c2
147 #define VGA_MSR_READ 0x3cc
148 #define   VGA_MSR_MEM_EN (1<<1)
149 #define   VGA_MSR_CGA_MODE (1<<0)
150
151 #define VGA_SR_INDEX 0x3c4
152 #define VGA_SR_DATA 0x3c5
153
154 #define VGA_AR_INDEX 0x3c0
155 #define   VGA_AR_VID_EN (1<<5)
156 #define VGA_AR_DATA_WRITE 0x3c0
157 #define VGA_AR_DATA_READ 0x3c1
158
159 #define VGA_GR_INDEX 0x3ce
160 #define VGA_GR_DATA 0x3cf
161 /* GR05 */
162 #define   VGA_GR_MEM_READ_MODE_SHIFT 3
163 #define     VGA_GR_MEM_READ_MODE_PLANE 1
164 /* GR06 */
165 #define   VGA_GR_MEM_MODE_MASK 0xc
166 #define   VGA_GR_MEM_MODE_SHIFT 2
167 #define   VGA_GR_MEM_A0000_AFFFF 0
168 #define   VGA_GR_MEM_A0000_BFFFF 1
169 #define   VGA_GR_MEM_B0000_B7FFF 2
170 #define   VGA_GR_MEM_B0000_BFFFF 3
171
172 #define VGA_DACMASK 0x3c6
173 #define VGA_DACRX 0x3c7
174 #define VGA_DACWX 0x3c8
175 #define VGA_DACDATA 0x3c9
176
177 #define VGA_CR_INDEX_MDA 0x3b4
178 #define VGA_CR_DATA_MDA 0x3b5
179 #define VGA_CR_INDEX_CGA 0x3d4
180 #define VGA_CR_DATA_CGA 0x3d5
181
182 /*
183  * Memory interface instructions used by the kernel
184  */
185 #define MI_INSTR(opcode, flags) (((opcode) << 23) | (flags))
186
187 #define MI_NOOP                 MI_INSTR(0, 0)
188 #define MI_USER_INTERRUPT       MI_INSTR(0x02, 0)
189 #define MI_WAIT_FOR_EVENT       MI_INSTR(0x03, 0)
190 #define   MI_WAIT_FOR_OVERLAY_FLIP      (1<<16)
191 #define   MI_WAIT_FOR_PLANE_B_FLIP      (1<<6)
192 #define   MI_WAIT_FOR_PLANE_A_FLIP      (1<<2)
193 #define   MI_WAIT_FOR_PLANE_A_SCANLINES (1<<1)
194 #define MI_FLUSH                MI_INSTR(0x04, 0)
195 #define   MI_READ_FLUSH         (1 << 0)
196 #define   MI_EXE_FLUSH          (1 << 1)
197 #define   MI_NO_WRITE_FLUSH     (1 << 2)
198 #define   MI_SCENE_COUNT        (1 << 3) /* just increment scene count */
199 #define   MI_END_SCENE          (1 << 4) /* flush binner and incr scene count */
200 #define   MI_INVALIDATE_ISP     (1 << 5) /* invalidate indirect state pointers */
201 #define MI_BATCH_BUFFER_END     MI_INSTR(0x0a, 0)
202 #define MI_SUSPEND_FLUSH        MI_INSTR(0x0b, 0)
203 #define   MI_SUSPEND_FLUSH_EN   (1<<0)
204 #define MI_REPORT_HEAD          MI_INSTR(0x07, 0)
205 #define MI_OVERLAY_FLIP         MI_INSTR(0x11, 0)
206 #define   MI_OVERLAY_CONTINUE   (0x0<<21)
207 #define   MI_OVERLAY_ON         (0x1<<21)
208 #define   MI_OVERLAY_OFF        (0x2<<21)
209 #define MI_LOAD_SCAN_LINES_INCL MI_INSTR(0x12, 0)
210 #define MI_DISPLAY_FLIP         MI_INSTR(0x14, 2)
211 #define MI_DISPLAY_FLIP_I915    MI_INSTR(0x14, 1)
212 #define   MI_DISPLAY_FLIP_PLANE(n) ((n) << 20)
213 #define MI_SET_CONTEXT          MI_INSTR(0x18, 0)
214 #define   MI_MM_SPACE_GTT               (1<<8)
215 #define   MI_MM_SPACE_PHYSICAL          (0<<8)
216 #define   MI_SAVE_EXT_STATE_EN          (1<<3)
217 #define   MI_RESTORE_EXT_STATE_EN       (1<<2)
218 #define   MI_FORCE_RESTORE              (1<<1)
219 #define   MI_RESTORE_INHIBIT            (1<<0)
220 #define MI_STORE_DWORD_IMM      MI_INSTR(0x20, 1)
221 #define   MI_MEM_VIRTUAL        (1 << 22) /* 965+ only */
222 #define MI_STORE_DWORD_INDEX    MI_INSTR(0x21, 1)
223 #define   MI_STORE_DWORD_INDEX_SHIFT 2
224 /* Official intel docs are somewhat sloppy concerning MI_LOAD_REGISTER_IMM:
225  * - Always issue a MI_NOOP _before_ the MI_LOAD_REGISTER_IMM - otherwise hw
226  *   simply ignores the register load under certain conditions.
227  * - One can actually load arbitrary many arbitrary registers: Simply issue x
228  *   address/value pairs. Don't overdue it, though, x <= 2^4 must hold!
229  */
230 #define MI_LOAD_REGISTER_IMM(x) MI_INSTR(0x22, 2*x-1)
231 #define MI_FLUSH_DW             MI_INSTR(0x26, 1) /* for GEN6 */
232 #define   MI_INVALIDATE_TLB     (1<<18)
233 #define   MI_INVALIDATE_BSD     (1<<7)
234 #define MI_BATCH_BUFFER         MI_INSTR(0x30, 1)
235 #define   MI_BATCH_NON_SECURE   (1)
236 #define   MI_BATCH_NON_SECURE_I965 (1<<8)
237 #define MI_BATCH_BUFFER_START   MI_INSTR(0x31, 0)
238 #define   MI_BATCH_GTT              (2<<6) /* aliased with (1<<7) on gen4 */
239 #define MI_SEMAPHORE_MBOX       MI_INSTR(0x16, 1) /* gen6+ */
240 #define  MI_SEMAPHORE_GLOBAL_GTT    (1<<22)
241 #define  MI_SEMAPHORE_UPDATE        (1<<21)
242 #define  MI_SEMAPHORE_COMPARE       (1<<20)
243 #define  MI_SEMAPHORE_REGISTER      (1<<18)
244 #define  MI_SEMAPHORE_SYNC_RV       (2<<16)
245 #define  MI_SEMAPHORE_SYNC_RB       (0<<16)
246 #define  MI_SEMAPHORE_SYNC_VR       (0<<16)
247 #define  MI_SEMAPHORE_SYNC_VB       (2<<16)
248 #define  MI_SEMAPHORE_SYNC_BR       (2<<16)
249 #define  MI_SEMAPHORE_SYNC_BV       (0<<16)
250 #define  MI_SEMAPHORE_SYNC_INVALID  (1<<0)
251 /*
252  * 3D instructions used by the kernel
253  */
254 #define GFX_INSTR(opcode, flags) ((0x3 << 29) | ((opcode) << 24) | (flags))
255
256 #define GFX_OP_RASTER_RULES    ((0x3<<29)|(0x7<<24))
257 #define GFX_OP_SCISSOR         ((0x3<<29)|(0x1c<<24)|(0x10<<19))
258 #define   SC_UPDATE_SCISSOR       (0x1<<1)
259 #define   SC_ENABLE_MASK          (0x1<<0)
260 #define   SC_ENABLE               (0x1<<0)
261 #define GFX_OP_LOAD_INDIRECT   ((0x3<<29)|(0x1d<<24)|(0x7<<16))
262 #define GFX_OP_SCISSOR_INFO    ((0x3<<29)|(0x1d<<24)|(0x81<<16)|(0x1))
263 #define   SCI_YMIN_MASK      (0xffff<<16)
264 #define   SCI_XMIN_MASK      (0xffff<<0)
265 #define   SCI_YMAX_MASK      (0xffff<<16)
266 #define   SCI_XMAX_MASK      (0xffff<<0)
267 #define GFX_OP_SCISSOR_ENABLE    ((0x3<<29)|(0x1c<<24)|(0x10<<19))
268 #define GFX_OP_SCISSOR_RECT      ((0x3<<29)|(0x1d<<24)|(0x81<<16)|1)
269 #define GFX_OP_COLOR_FACTOR      ((0x3<<29)|(0x1d<<24)|(0x1<<16)|0x0)
270 #define GFX_OP_STIPPLE           ((0x3<<29)|(0x1d<<24)|(0x83<<16))
271 #define GFX_OP_MAP_INFO          ((0x3<<29)|(0x1d<<24)|0x4)
272 #define GFX_OP_DESTBUFFER_VARS   ((0x3<<29)|(0x1d<<24)|(0x85<<16)|0x0)
273 #define GFX_OP_DESTBUFFER_INFO   ((0x3<<29)|(0x1d<<24)|(0x8e<<16)|1)
274 #define GFX_OP_DRAWRECT_INFO     ((0x3<<29)|(0x1d<<24)|(0x80<<16)|(0x3))
275 #define GFX_OP_DRAWRECT_INFO_I965  ((0x7900<<16)|0x2)
276 #define SRC_COPY_BLT_CMD                ((2<<29)|(0x43<<22)|4)
277 #define XY_SRC_COPY_BLT_CMD             ((2<<29)|(0x53<<22)|6)
278 #define XY_MONO_SRC_COPY_IMM_BLT        ((2<<29)|(0x71<<22)|5)
279 #define XY_SRC_COPY_BLT_WRITE_ALPHA     (1<<21)
280 #define XY_SRC_COPY_BLT_WRITE_RGB       (1<<20)
281 #define   BLT_DEPTH_8                   (0<<24)
282 #define   BLT_DEPTH_16_565              (1<<24)
283 #define   BLT_DEPTH_16_1555             (2<<24)
284 #define   BLT_DEPTH_32                  (3<<24)
285 #define   BLT_ROP_GXCOPY                (0xcc<<16)
286 #define XY_SRC_COPY_BLT_SRC_TILED       (1<<15) /* 965+ only */
287 #define XY_SRC_COPY_BLT_DST_TILED       (1<<11) /* 965+ only */
288 #define CMD_OP_DISPLAYBUFFER_INFO ((0x0<<29)|(0x14<<23)|2)
289 #define   ASYNC_FLIP                (1<<22)
290 #define   DISPLAY_PLANE_A           (0<<20)
291 #define   DISPLAY_PLANE_B           (1<<20)
292 #define GFX_OP_PIPE_CONTROL(len)        ((0x3<<29)|(0x3<<27)|(0x2<<24)|(len-2))
293 #define   PIPE_CONTROL_CS_STALL                         (1<<20)
294 #define   PIPE_CONTROL_QW_WRITE                         (1<<14)
295 #define   PIPE_CONTROL_DEPTH_STALL                      (1<<13)
296 #define   PIPE_CONTROL_WRITE_FLUSH                      (1<<12)
297 #define   PIPE_CONTROL_RENDER_TARGET_CACHE_FLUSH        (1<<12) /* gen6+ */
298 #define   PIPE_CONTROL_INSTRUCTION_CACHE_INVALIDATE     (1<<11) /* MBZ on Ironlake */
299 #define   PIPE_CONTROL_TEXTURE_CACHE_INVALIDATE         (1<<10) /* GM45+ only */
300 #define   PIPE_CONTROL_INDIRECT_STATE_DISABLE           (1<<9)
301 #define   PIPE_CONTROL_NOTIFY                           (1<<8)
302 #define   PIPE_CONTROL_VF_CACHE_INVALIDATE              (1<<4)
303 #define   PIPE_CONTROL_CONST_CACHE_INVALIDATE           (1<<3)
304 #define   PIPE_CONTROL_STATE_CACHE_INVALIDATE           (1<<2)
305 #define   PIPE_CONTROL_STALL_AT_SCOREBOARD              (1<<1)
306 #define   PIPE_CONTROL_DEPTH_CACHE_FLUSH                (1<<0)
307 #define   PIPE_CONTROL_GLOBAL_GTT (1<<2) /* in addr dword */
308
309
310 /*
311  * Reset registers
312  */
313 #define DEBUG_RESET_I830                0x6070
314 #define  DEBUG_RESET_FULL               (1<<7)
315 #define  DEBUG_RESET_RENDER             (1<<8)
316 #define  DEBUG_RESET_DISPLAY            (1<<9)
317
318 /*
319  * DPIO - a special bus for various display related registers to hide behind:
320  *  0x800c: m1, m2, n, p1, p2, k dividers
321  *  0x8014: REF and SFR select
322  *  0x8014: N divider, VCO select
323  *  0x801c/3c: core clock bits
324  *  0x8048/68: low pass filter coefficients
325  *  0x8100: fast clock controls
326  */
327 #define DPIO_PKT                        0x2100
328 #define  DPIO_RID                       (0<<24)
329 #define  DPIO_OP_WRITE                  (1<<16)
330 #define  DPIO_OP_READ                   (0<<16)
331 #define  DPIO_PORTID                    (0x12<<8)
332 #define  DPIO_BYTE                      (0xf<<4)
333 #define  DPIO_BUSY                      (1<<0) /* status only */
334 #define DPIO_DATA                       0x2104
335 #define DPIO_REG                        0x2108
336 #define DPIO_CTL                        0x2110
337 #define  DPIO_MODSEL1                   (1<<3) /* if ref clk b == 27 */
338 #define  DPIO_MODSEL0                   (1<<2) /* if ref clk a == 27 */
339 #define  DPIO_SFR_BYPASS                (1<<1)
340 #define  DPIO_RESET                     (1<<0)
341
342 #define _DPIO_DIV_A                     0x800c
343 #define   DPIO_POST_DIV_SHIFT           (28) /* 3 bits */
344 #define   DPIO_K_SHIFT                  (24) /* 4 bits */
345 #define   DPIO_P1_SHIFT                 (21) /* 3 bits */
346 #define   DPIO_P2_SHIFT                 (16) /* 5 bits */
347 #define   DPIO_N_SHIFT                  (12) /* 4 bits */
348 #define   DPIO_ENABLE_CALIBRATION       (1<<11)
349 #define   DPIO_M1DIV_SHIFT              (8) /* 3 bits */
350 #define   DPIO_M2DIV_MASK               0xff
351 #define _DPIO_DIV_B                     0x802c
352 #define DPIO_DIV(pipe) _PIPE(pipe, _DPIO_DIV_A, _DPIO_DIV_B)
353
354 #define _DPIO_REFSFR_A                  0x8014
355 #define   DPIO_REFSEL_OVERRIDE          27
356 #define   DPIO_PLL_MODESEL_SHIFT        24 /* 3 bits */
357 #define   DPIO_BIAS_CURRENT_CTL_SHIFT   21 /* 3 bits, always 0x7 */
358 #define   DPIO_PLL_REFCLK_SEL_SHIFT     16 /* 2 bits */
359 #define   DPIO_DRIVER_CTL_SHIFT         12 /* always set to 0x8 */
360 #define   DPIO_CLK_BIAS_CTL_SHIFT       8 /* always set to 0x5 */
361 #define _DPIO_REFSFR_B                  0x8034
362 #define DPIO_REFSFR(pipe) _PIPE(pipe, _DPIO_REFSFR_A, _DPIO_REFSFR_B)
363
364 #define _DPIO_CORE_CLK_A                0x801c
365 #define _DPIO_CORE_CLK_B                0x803c
366 #define DPIO_CORE_CLK(pipe) _PIPE(pipe, _DPIO_CORE_CLK_A, _DPIO_CORE_CLK_B)
367
368 #define _DPIO_LFP_COEFF_A               0x8048
369 #define _DPIO_LFP_COEFF_B               0x8068
370 #define DPIO_LFP_COEFF(pipe) _PIPE(pipe, _DPIO_LFP_COEFF_A, _DPIO_LFP_COEFF_B)
371
372 #define DPIO_FASTCLK_DISABLE            0x8100
373
374 /*
375  * Fence registers
376  */
377 #define FENCE_REG_830_0                 0x2000
378 #define FENCE_REG_945_8                 0x3000
379 #define   I830_FENCE_START_MASK         0x07f80000
380 #define   I830_FENCE_TILING_Y_SHIFT     12
381 #define   I830_FENCE_SIZE_BITS(size)    ((ffs((size) >> 19) - 1) << 8)
382 #define   I830_FENCE_PITCH_SHIFT        4
383 #define   I830_FENCE_REG_VALID          (1<<0)
384 #define   I915_FENCE_MAX_PITCH_VAL      4
385 #define   I830_FENCE_MAX_PITCH_VAL      6
386 #define   I830_FENCE_MAX_SIZE_VAL       (1<<8)
387
388 #define   I915_FENCE_START_MASK         0x0ff00000
389 #define   I915_FENCE_SIZE_BITS(size)    ((ffs((size) >> 20) - 1) << 8)
390
391 #define FENCE_REG_965_0                 0x03000
392 #define   I965_FENCE_PITCH_SHIFT        2
393 #define   I965_FENCE_TILING_Y_SHIFT     1
394 #define   I965_FENCE_REG_VALID          (1<<0)
395 #define   I965_FENCE_MAX_PITCH_VAL      0x0400
396
397 #define FENCE_REG_SANDYBRIDGE_0         0x100000
398 #define   SANDYBRIDGE_FENCE_PITCH_SHIFT 32
399
400 /* control register for cpu gtt access */
401 #define TILECTL                         0x101000
402 #define   TILECTL_SWZCTL                        (1 << 0)
403 #define   TILECTL_TLB_PREFETCH_DIS      (1 << 2)
404 #define   TILECTL_BACKSNOOP_DIS         (1 << 3)
405
406 /*
407  * Instruction and interrupt control regs
408  */
409 #define PGTBL_ER        0x02024
410 #define RENDER_RING_BASE        0x02000
411 #define BSD_RING_BASE           0x04000
412 #define GEN6_BSD_RING_BASE      0x12000
413 #define BLT_RING_BASE           0x22000
414 #define RING_TAIL(base)         ((base)+0x30)
415 #define RING_HEAD(base)         ((base)+0x34)
416 #define RING_START(base)        ((base)+0x38)
417 #define RING_CTL(base)          ((base)+0x3c)
418 #define RING_SYNC_0(base)       ((base)+0x40)
419 #define RING_SYNC_1(base)       ((base)+0x44)
420 #define GEN6_RVSYNC (RING_SYNC_0(RENDER_RING_BASE))
421 #define GEN6_RBSYNC (RING_SYNC_1(RENDER_RING_BASE))
422 #define GEN6_VRSYNC (RING_SYNC_1(GEN6_BSD_RING_BASE))
423 #define GEN6_VBSYNC (RING_SYNC_0(GEN6_BSD_RING_BASE))
424 #define GEN6_BRSYNC (RING_SYNC_0(BLT_RING_BASE))
425 #define GEN6_BVSYNC (RING_SYNC_1(BLT_RING_BASE))
426 #define RING_MAX_IDLE(base)     ((base)+0x54)
427 #define RING_HWS_PGA(base)      ((base)+0x80)
428 #define RING_HWS_PGA_GEN6(base) ((base)+0x2080)
429 #define ARB_MODE                0x04030
430 #define   ARB_MODE_SWIZZLE_SNB  (1<<4)
431 #define   ARB_MODE_SWIZZLE_IVB  (1<<5)
432 #define RENDER_HWS_PGA_GEN7     (0x04080)
433 #define RING_FAULT_REG(ring)    (0x4094 + 0x100*(ring)->id)
434 #define DONE_REG                0x40b0
435 #define BSD_HWS_PGA_GEN7        (0x04180)
436 #define BLT_HWS_PGA_GEN7        (0x04280)
437 #define RING_ACTHD(base)        ((base)+0x74)
438 #define RING_NOPID(base)        ((base)+0x94)
439 #define RING_IMR(base)          ((base)+0xa8)
440 #define   TAIL_ADDR             0x001FFFF8
441 #define   HEAD_WRAP_COUNT       0xFFE00000
442 #define   HEAD_WRAP_ONE         0x00200000
443 #define   HEAD_ADDR             0x001FFFFC
444 #define   RING_NR_PAGES         0x001FF000
445 #define   RING_REPORT_MASK      0x00000006
446 #define   RING_REPORT_64K       0x00000002
447 #define   RING_REPORT_128K      0x00000004
448 #define   RING_NO_REPORT        0x00000000
449 #define   RING_VALID_MASK       0x00000001
450 #define   RING_VALID            0x00000001
451 #define   RING_INVALID          0x00000000
452 #define   RING_WAIT_I8XX        (1<<0) /* gen2, PRBx_HEAD */
453 #define   RING_WAIT             (1<<11) /* gen3+, PRBx_CTL */
454 #define   RING_WAIT_SEMAPHORE   (1<<10) /* gen6+ */
455 #if 0
456 #define PRB0_TAIL       0x02030
457 #define PRB0_HEAD       0x02034
458 #define PRB0_START      0x02038
459 #define PRB0_CTL        0x0203c
460 #define PRB1_TAIL       0x02040 /* 915+ only */
461 #define PRB1_HEAD       0x02044 /* 915+ only */
462 #define PRB1_START      0x02048 /* 915+ only */
463 #define PRB1_CTL        0x0204c /* 915+ only */
464 #endif
465 #define IPEIR_I965      0x02064
466 #define IPEHR_I965      0x02068
467 #define INSTDONE_I965   0x0206c
468 #define RING_IPEIR(base)        ((base)+0x64)
469 #define RING_IPEHR(base)        ((base)+0x68)
470 #define RING_INSTDONE(base)     ((base)+0x6c)
471 #define RING_INSTPS(base)       ((base)+0x70)
472 #define RING_DMA_FADD(base)     ((base)+0x78)
473 #define RING_INSTPM(base)       ((base)+0xc0)
474 #define INSTPS          0x02070 /* 965+ only */
475 #define INSTDONE1       0x0207c /* 965+ only */
476 #define ACTHD_I965      0x02074
477 #define HWS_PGA         0x02080
478 #define HWS_ADDRESS_MASK        0xfffff000
479 #define HWS_START_ADDRESS_SHIFT 4
480 #define PWRCTXA         0x2088 /* 965GM+ only */
481 #define   PWRCTX_EN     (1<<0)
482 #define IPEIR           0x02088
483 #define IPEHR           0x0208c
484 #define INSTDONE        0x02090
485 #define NOPID           0x02094
486 #define HWSTAM          0x02098
487 #define DMA_FADD_I8XX   0x020d0
488
489 #define ERROR_GEN6      0x040a0
490
491 /* GM45+ chicken bits -- debug workaround bits that may be required
492  * for various sorts of correct behavior.  The top 16 bits of each are
493  * the enables for writing to the corresponding low bit.
494  */
495 #define _3D_CHICKEN     0x02084
496 #define _3D_CHICKEN2    0x0208c
497 /* Disables pipelining of read flushes past the SF-WIZ interface.
498  * Required on all Ironlake steppings according to the B-Spec, but the
499  * particular danger of not doing so is not specified.
500  */
501 # define _3D_CHICKEN2_WM_READ_PIPELINED                 (1 << 14)
502 #define _3D_CHICKEN3    0x02090
503 #define  _3D_CHICKEN_SF_DISABLE_FASTCLIP_CULL           (1 << 5)
504
505 #define MI_MODE         0x0209c
506 # define VS_TIMER_DISPATCH                              (1 << 6)
507 # define MI_FLUSH_ENABLE                                (1 << 12)
508
509 #define GFX_MODE        0x02520
510 #define GFX_MODE_GEN7   0x0229c
511 #define RING_MODE_GEN7(ring)    ((ring)->mmio_base+0x29c)
512 #define   GFX_RUN_LIST_ENABLE           (1<<15)
513 #define   GFX_TLB_INVALIDATE_ALWAYS     (1<<13)
514 #define   GFX_SURFACE_FAULT_ENABLE      (1<<12)
515 #define   GFX_REPLAY_MODE               (1<<11)
516 #define   GFX_PSMI_GRANULARITY          (1<<10)
517 #define   GFX_PPGTT_ENABLE              (1<<9)
518
519 #define SCPD0           0x0209c /* 915+ only */
520 #define IER             0x020a0
521 #define IIR             0x020a4
522 #define IMR             0x020a8
523 #define ISR             0x020ac
524 #define VLV_IIR_RW      0x182084
525 #define VLV_IER         0x1820a0
526 #define VLV_IIR         0x1820a4
527 #define VLV_IMR         0x1820a8
528 #define VLV_ISR         0x1820ac
529 #define   I915_PIPE_CONTROL_NOTIFY_INTERRUPT            (1<<18)
530 #define   I915_DISPLAY_PORT_INTERRUPT                   (1<<17)
531 #define   I915_RENDER_COMMAND_PARSER_ERROR_INTERRUPT    (1<<15)
532 #define   I915_GMCH_THERMAL_SENSOR_EVENT_INTERRUPT      (1<<14) /* p-state */
533 #define   I915_HWB_OOM_INTERRUPT                        (1<<13)
534 #define   I915_SYNC_STATUS_INTERRUPT                    (1<<12)
535 #define   I915_DISPLAY_PLANE_A_FLIP_PENDING_INTERRUPT   (1<<11)
536 #define   I915_DISPLAY_PLANE_B_FLIP_PENDING_INTERRUPT   (1<<10)
537 #define   I915_OVERLAY_PLANE_FLIP_PENDING_INTERRUPT     (1<<9)
538 #define   I915_DISPLAY_PLANE_C_FLIP_PENDING_INTERRUPT   (1<<8)
539 #define   I915_DISPLAY_PIPE_A_VBLANK_INTERRUPT          (1<<7)
540 #define   I915_DISPLAY_PIPE_A_EVENT_INTERRUPT           (1<<6)
541 #define   I915_DISPLAY_PIPE_B_VBLANK_INTERRUPT          (1<<5)
542 #define   I915_DISPLAY_PIPE_B_EVENT_INTERRUPT           (1<<4)
543 #define   I915_DEBUG_INTERRUPT                          (1<<2)
544 #define   I915_USER_INTERRUPT                           (1<<1)
545 #define   I915_ASLE_INTERRUPT                           (1<<0)
546 #define   I915_BSD_USER_INTERRUPT                      (1<<25)
547 #define EIR             0x020b0
548 #define EMR             0x020b4
549 #define ESR             0x020b8
550 #define   GM45_ERROR_PAGE_TABLE                         (1<<5)
551 #define   GM45_ERROR_MEM_PRIV                           (1<<4)
552 #define   I915_ERROR_PAGE_TABLE                         (1<<4)
553 #define   GM45_ERROR_CP_PRIV                            (1<<3)
554 #define   I915_ERROR_MEMORY_REFRESH                     (1<<1)
555 #define   I915_ERROR_INSTRUCTION                        (1<<0)
556 #define INSTPM          0x020c0
557 #define   INSTPM_SELF_EN (1<<12) /* 915GM only */
558 #define   INSTPM_AGPBUSY_DIS (1<<11) /* gen3: when disabled, pending interrupts
559                                         will not assert AGPBUSY# and will only
560                                         be delivered when out of C3. */
561 #define   INSTPM_FORCE_ORDERING                         (1<<7) /* GEN6+ */
562 #define ACTHD           0x020c8
563 #define FW_BLC          0x020d8
564 #define FW_BLC2         0x020dc
565 #define FW_BLC_SELF     0x020e0 /* 915+ only */
566 #define   FW_BLC_SELF_EN_MASK      (1<<31)
567 #define   FW_BLC_SELF_FIFO_MASK    (1<<16) /* 945 only */
568 #define   FW_BLC_SELF_EN           (1<<15) /* 945 only */
569 #define MM_BURST_LENGTH     0x00700000
570 #define MM_FIFO_WATERMARK   0x0001F000
571 #define LM_BURST_LENGTH     0x00000700
572 #define LM_FIFO_WATERMARK   0x0000001F
573 #define MI_ARB_STATE    0x020e4 /* 915+ only */
574
575 /* Make render/texture TLB fetches lower priorty than associated data
576  *   fetches. This is not turned on by default
577  */
578 #define   MI_ARB_RENDER_TLB_LOW_PRIORITY        (1 << 15)
579
580 /* Isoch request wait on GTT enable (Display A/B/C streams).
581  * Make isoch requests stall on the TLB update. May cause
582  * display underruns (test mode only)
583  */
584 #define   MI_ARB_ISOCH_WAIT_GTT                 (1 << 14)
585
586 /* Block grant count for isoch requests when block count is
587  * set to a finite value.
588  */
589 #define   MI_ARB_BLOCK_GRANT_MASK               (3 << 12)
590 #define   MI_ARB_BLOCK_GRANT_8                  (0 << 12)       /* for 3 display planes */
591 #define   MI_ARB_BLOCK_GRANT_4                  (1 << 12)       /* for 2 display planes */
592 #define   MI_ARB_BLOCK_GRANT_2                  (2 << 12)       /* for 1 display plane */
593 #define   MI_ARB_BLOCK_GRANT_0                  (3 << 12)       /* don't use */
594
595 /* Enable render writes to complete in C2/C3/C4 power states.
596  * If this isn't enabled, render writes are prevented in low
597  * power states. That seems bad to me.
598  */
599 #define   MI_ARB_C3_LP_WRITE_ENABLE             (1 << 11)
600
601 /* This acknowledges an async flip immediately instead
602  * of waiting for 2TLB fetches.
603  */
604 #define   MI_ARB_ASYNC_FLIP_ACK_IMMEDIATE       (1 << 10)
605
606 /* Enables non-sequential data reads through arbiter
607  */
608 #define   MI_ARB_DUAL_DATA_PHASE_DISABLE        (1 << 9)
609
610 /* Disable FSB snooping of cacheable write cycles from binner/render
611  * command stream
612  */
613 #define   MI_ARB_CACHE_SNOOP_DISABLE            (1 << 8)
614
615 /* Arbiter time slice for non-isoch streams */
616 #define   MI_ARB_TIME_SLICE_MASK                (7 << 5)
617 #define   MI_ARB_TIME_SLICE_1                   (0 << 5)
618 #define   MI_ARB_TIME_SLICE_2                   (1 << 5)
619 #define   MI_ARB_TIME_SLICE_4                   (2 << 5)
620 #define   MI_ARB_TIME_SLICE_6                   (3 << 5)
621 #define   MI_ARB_TIME_SLICE_8                   (4 << 5)
622 #define   MI_ARB_TIME_SLICE_10                  (5 << 5)
623 #define   MI_ARB_TIME_SLICE_14                  (6 << 5)
624 #define   MI_ARB_TIME_SLICE_16                  (7 << 5)
625
626 /* Low priority grace period page size */
627 #define   MI_ARB_LOW_PRIORITY_GRACE_4KB         (0 << 4)        /* default */
628 #define   MI_ARB_LOW_PRIORITY_GRACE_8KB         (1 << 4)
629
630 /* Disable display A/B trickle feed */
631 #define   MI_ARB_DISPLAY_TRICKLE_FEED_DISABLE   (1 << 2)
632
633 /* Set display plane priority */
634 #define   MI_ARB_DISPLAY_PRIORITY_A_B           (0 << 0)        /* display A > display B */
635 #define   MI_ARB_DISPLAY_PRIORITY_B_A           (1 << 0)        /* display B > display A */
636
637 #define CACHE_MODE_0    0x02120 /* 915+ only */
638 #define   CM0_IZ_OPT_DISABLE      (1<<6)
639 #define   CM0_ZR_OPT_DISABLE      (1<<5)
640 #define   CM0_STC_EVICT_DISABLE_LRA_SNB (1<<5)
641 #define   CM0_DEPTH_EVICT_DISABLE (1<<4)
642 #define   CM0_COLOR_EVICT_DISABLE (1<<3)
643 #define   CM0_DEPTH_WRITE_DISABLE (1<<1)
644 #define   CM0_RC_OP_FLUSH_DISABLE (1<<0)
645 #define BB_ADDR         0x02140 /* 8 bytes */
646 #define GFX_FLSH_CNTL   0x02170 /* 915+ only */
647 #define ECOSKPD         0x021d0
648 #define   ECO_GATING_CX_ONLY    (1<<3)
649 #define   ECO_FLIP_DONE         (1<<0)
650
651 #define CACHE_MODE_1            0x7004 /* IVB+ */
652 #define   PIXEL_SUBSPAN_COLLECT_OPT_DISABLE (1<<6)
653
654 /* GEN6 interrupt control
655  * Note that the per-ring interrupt bits do alias with the global interrupt bits
656  * in GTIMR. */
657 #define GEN6_RENDER_HWSTAM      0x2098
658 #define GEN6_RENDER_IMR         0x20a8
659 #define   GEN6_RENDER_CONTEXT_SWITCH_INTERRUPT          (1 << 8)
660 #define   GEN6_RENDER_PPGTT_PAGE_FAULT                  (1 << 7)
661 #define   GEN6_RENDER_TIMEOUT_COUNTER_EXPIRED           (1 << 6)
662 #define   GEN6_RENDER_L3_PARITY_ERROR                   (1 << 5)
663 #define   GEN6_RENDER_PIPE_CONTROL_NOTIFY_INTERRUPT     (1 << 4)
664 #define   GEN6_RENDER_COMMAND_PARSER_MASTER_ERROR       (1 << 3)
665 #define   GEN6_RENDER_SYNC_STATUS                       (1 << 2)
666 #define   GEN6_RENDER_DEBUG_INTERRUPT                   (1 << 1)
667 #define   GEN6_RENDER_USER_INTERRUPT                    (1 << 0)
668
669 #define GEN6_BLITTER_HWSTAM     0x22098
670 #define GEN6_BLITTER_IMR        0x220a8
671 #define   GEN6_BLITTER_MI_FLUSH_DW_NOTIFY_INTERRUPT     (1 << 26)
672 #define   GEN6_BLITTER_COMMAND_PARSER_MASTER_ERROR      (1 << 25)
673 #define   GEN6_BLITTER_SYNC_STATUS                      (1 << 24)
674 #define   GEN6_BLITTER_USER_INTERRUPT                   (1 << 22)
675
676 #define GEN6_BLITTER_ECOSKPD    0x221d0
677 #define   GEN6_BLITTER_LOCK_SHIFT                       16
678 #define   GEN6_BLITTER_FBC_NOTIFY                       (1<<3)
679
680 #define GEN6_BSD_SLEEP_PSMI_CONTROL     0x12050
681 #define   GEN6_BSD_SLEEP_PSMI_CONTROL_RC_ILDL_MESSAGE_MODIFY_MASK       (1 << 16)
682 #define   GEN6_BSD_SLEEP_PSMI_CONTROL_RC_ILDL_MESSAGE_DISABLE           (1 << 0)
683 #define   GEN6_BSD_SLEEP_PSMI_CONTROL_RC_ILDL_MESSAGE_ENABLE            0
684 #define   GEN6_BSD_SLEEP_PSMI_CONTROL_IDLE_INDICATOR                    (1 << 3)
685
686 #define GEN6_BSD_HWSTAM                 0x12098
687 #define GEN6_BSD_IMR                    0x120a8
688 #define   GEN6_BSD_USER_INTERRUPT       (1 << 12)
689
690 #define GEN6_BSD_RNCID                  0x12198
691
692 #define GEN7_FF_THREAD_MODE             0x20a0
693 #define   GEN7_FF_SCHED_MASK            0x0077070
694 #define   GEN7_FF_TS_SCHED_HS1          (0x5<<16)
695 #define   GEN7_FF_TS_SCHED_HS0          (0x3<<16)
696 #define   GEN7_FF_TS_SCHED_LOAD_BALANCE (0x1<<16)
697 #define   GEN7_FF_TS_SCHED_HW           (0x0<<16) /* Default */
698 #define   GEN7_FF_VS_SCHED_HS1          (0x5<<12)
699 #define   GEN7_FF_VS_SCHED_HS0          (0x3<<12)
700 #define   GEN7_FF_VS_SCHED_LOAD_BALANCE (0x1<<12) /* Default */
701 #define   GEN7_FF_VS_SCHED_HW           (0x0<<12)
702 #define   GEN7_FF_DS_SCHED_HS1          (0x5<<4)
703 #define   GEN7_FF_DS_SCHED_HS0          (0x3<<4)
704 #define   GEN7_FF_DS_SCHED_LOAD_BALANCE (0x1<<4)  /* Default */
705 #define   GEN7_FF_DS_SCHED_HW           (0x0<<4)
706
707 /*
708  * Framebuffer compression (915+ only)
709  */
710
711 #define FBC_CFB_BASE            0x03200 /* 4k page aligned */
712 #define FBC_LL_BASE             0x03204 /* 4k page aligned */
713 #define FBC_CONTROL             0x03208
714 #define   FBC_CTL_EN            (1<<31)
715 #define   FBC_CTL_PERIODIC      (1<<30)
716 #define   FBC_CTL_INTERVAL_SHIFT (16)
717 #define   FBC_CTL_UNCOMPRESSIBLE (1<<14)
718 #define   FBC_CTL_C3_IDLE       (1<<13)
719 #define   FBC_CTL_STRIDE_SHIFT  (5)
720 #define   FBC_CTL_FENCENO       (1<<0)
721 #define FBC_COMMAND             0x0320c
722 #define   FBC_CMD_COMPRESS      (1<<0)
723 #define FBC_STATUS              0x03210
724 #define   FBC_STAT_COMPRESSING  (1<<31)
725 #define   FBC_STAT_COMPRESSED   (1<<30)
726 #define   FBC_STAT_MODIFIED     (1<<29)
727 #define   FBC_STAT_CURRENT_LINE (1<<0)
728 #define FBC_CONTROL2            0x03214
729 #define   FBC_CTL_FENCE_DBL     (0<<4)
730 #define   FBC_CTL_IDLE_IMM      (0<<2)
731 #define   FBC_CTL_IDLE_FULL     (1<<2)
732 #define   FBC_CTL_IDLE_LINE     (2<<2)
733 #define   FBC_CTL_IDLE_DEBUG    (3<<2)
734 #define   FBC_CTL_CPU_FENCE     (1<<1)
735 #define   FBC_CTL_PLANEA        (0<<0)
736 #define   FBC_CTL_PLANEB        (1<<0)
737 #define FBC_FENCE_OFF           0x0321b
738 #define FBC_TAG                 0x03300
739
740 #define FBC_LL_SIZE             (1536)
741
742 /* Framebuffer compression for GM45+ */
743 #define DPFC_CB_BASE            0x3200
744 #define DPFC_CONTROL            0x3208
745 #define   DPFC_CTL_EN           (1<<31)
746 #define   DPFC_CTL_PLANEA       (0<<30)
747 #define   DPFC_CTL_PLANEB       (1<<30)
748 #define   DPFC_CTL_FENCE_EN     (1<<29)
749 #define   DPFC_CTL_PERSISTENT_MODE      (1<<25)
750 #define   DPFC_SR_EN            (1<<10)
751 #define   DPFC_CTL_LIMIT_1X     (0<<6)
752 #define   DPFC_CTL_LIMIT_2X     (1<<6)
753 #define   DPFC_CTL_LIMIT_4X     (2<<6)
754 #define DPFC_RECOMP_CTL         0x320c
755 #define   DPFC_RECOMP_STALL_EN  (1<<27)
756 #define   DPFC_RECOMP_STALL_WM_SHIFT (16)
757 #define   DPFC_RECOMP_STALL_WM_MASK (0x07ff0000)
758 #define   DPFC_RECOMP_TIMER_COUNT_SHIFT (0)
759 #define   DPFC_RECOMP_TIMER_COUNT_MASK (0x0000003f)
760 #define DPFC_STATUS             0x3210
761 #define   DPFC_INVAL_SEG_SHIFT  (16)
762 #define   DPFC_INVAL_SEG_MASK   (0x07ff0000)
763 #define   DPFC_COMP_SEG_SHIFT   (0)
764 #define   DPFC_COMP_SEG_MASK    (0x000003ff)
765 #define DPFC_STATUS2            0x3214
766 #define DPFC_FENCE_YOFF         0x3218
767 #define DPFC_CHICKEN            0x3224
768 #define   DPFC_HT_MODIFY        (1<<31)
769
770 /* Framebuffer compression for Ironlake */
771 #define ILK_DPFC_CB_BASE        0x43200
772 #define ILK_DPFC_CONTROL        0x43208
773 /* The bit 28-8 is reserved */
774 #define   DPFC_RESERVED         (0x1FFFFF00)
775 #define ILK_DPFC_RECOMP_CTL     0x4320c
776 #define ILK_DPFC_STATUS         0x43210
777 #define ILK_DPFC_FENCE_YOFF     0x43218
778 #define ILK_DPFC_CHICKEN        0x43224
779 #define ILK_FBC_RT_BASE         0x2128
780 #define   ILK_FBC_RT_VALID      (1<<0)
781
782 #define ILK_DISPLAY_CHICKEN1    0x42000
783 #define   ILK_FBCQ_DIS          (1<<22)
784 #define   ILK_PABSTRETCH_DIS    (1<<21)
785
786
787 /*
788  * Framebuffer compression for Sandybridge
789  *
790  * The following two registers are of type GTTMMADR
791  */
792 #define SNB_DPFC_CTL_SA         0x100100
793 #define   SNB_CPU_FENCE_ENABLE  (1<<29)
794 #define DPFC_CPU_FENCE_OFFSET   0x100104
795
796
797 /*
798  * GPIO regs
799  */
800 #define GPIOA                   0x5010
801 #define GPIOB                   0x5014
802 #define GPIOC                   0x5018
803 #define GPIOD                   0x501c
804 #define GPIOE                   0x5020
805 #define GPIOF                   0x5024
806 #define GPIOG                   0x5028
807 #define GPIOH                   0x502c
808 # define GPIO_CLOCK_DIR_MASK            (1 << 0)
809 # define GPIO_CLOCK_DIR_IN              (0 << 1)
810 # define GPIO_CLOCK_DIR_OUT             (1 << 1)
811 # define GPIO_CLOCK_VAL_MASK            (1 << 2)
812 # define GPIO_CLOCK_VAL_OUT             (1 << 3)
813 # define GPIO_CLOCK_VAL_IN              (1 << 4)
814 # define GPIO_CLOCK_PULLUP_DISABLE      (1 << 5)
815 # define GPIO_DATA_DIR_MASK             (1 << 8)
816 # define GPIO_DATA_DIR_IN               (0 << 9)
817 # define GPIO_DATA_DIR_OUT              (1 << 9)
818 # define GPIO_DATA_VAL_MASK             (1 << 10)
819 # define GPIO_DATA_VAL_OUT              (1 << 11)
820 # define GPIO_DATA_VAL_IN               (1 << 12)
821 # define GPIO_DATA_PULLUP_DISABLE       (1 << 13)
822
823 #define GMBUS0                  0x5100 /* clock/port select */
824 #define   GMBUS_RATE_100KHZ     (0<<8)
825 #define   GMBUS_RATE_50KHZ      (1<<8)
826 #define   GMBUS_RATE_400KHZ     (2<<8) /* reserved on Pineview */
827 #define   GMBUS_RATE_1MHZ       (3<<8) /* reserved on Pineview */
828 #define   GMBUS_HOLD_EXT        (1<<7) /* 300ns hold time, rsvd on Pineview */
829 #define   GMBUS_PORT_DISABLED   0
830 #define   GMBUS_PORT_SSC        1
831 #define   GMBUS_PORT_VGADDC     2
832 #define   GMBUS_PORT_PANEL      3
833 #define   GMBUS_PORT_DPC        4 /* HDMIC */
834 #define   GMBUS_PORT_DPB        5 /* SDVO, HDMIB */
835 #define   GMBUS_PORT_DPD        6 /* HDMID */
836 #define   GMBUS_PORT_RESERVED   7 /* 7 reserved */
837 #define   GMBUS_NUM_PORTS       (GMBUS_PORT_DPD - GMBUS_PORT_SSC + 1)
838 #define GMBUS1                  0x5104 /* command/status */
839 #define   GMBUS_SW_CLR_INT      (1<<31)
840 #define   GMBUS_SW_RDY          (1<<30)
841 #define   GMBUS_ENT             (1<<29) /* enable timeout */
842 #define   GMBUS_CYCLE_NONE      (0<<25)
843 #define   GMBUS_CYCLE_WAIT      (1<<25)
844 #define   GMBUS_CYCLE_INDEX     (2<<25)
845 #define   GMBUS_CYCLE_STOP      (4<<25)
846 #define   GMBUS_BYTE_COUNT_SHIFT 16
847 #define   GMBUS_SLAVE_INDEX_SHIFT 8
848 #define   GMBUS_SLAVE_ADDR_SHIFT 1
849 #define   GMBUS_SLAVE_READ      (1<<0)
850 #define   GMBUS_SLAVE_WRITE     (0<<0)
851 #define GMBUS2                  0x5108 /* status */
852 #define   GMBUS_INUSE           (1<<15)
853 #define   GMBUS_HW_WAIT_PHASE   (1<<14)
854 #define   GMBUS_STALL_TIMEOUT   (1<<13)
855 #define   GMBUS_INT             (1<<12)
856 #define   GMBUS_HW_RDY          (1<<11)
857 #define   GMBUS_SATOER          (1<<10)
858 #define   GMBUS_ACTIVE          (1<<9)
859 #define GMBUS3                  0x510c /* data buffer bytes 3-0 */
860 #define GMBUS4                  0x5110 /* interrupt mask (Pineview+) */
861 #define   GMBUS_SLAVE_TIMEOUT_EN (1<<4)
862 #define   GMBUS_NAK_EN          (1<<3)
863 #define   GMBUS_IDLE_EN         (1<<2)
864 #define   GMBUS_HW_WAIT_EN      (1<<1)
865 #define   GMBUS_HW_RDY_EN       (1<<0)
866 #define GMBUS5                  0x5120 /* byte index */
867 #define   GMBUS_2BYTE_INDEX_EN  (1<<31)
868
869 /*
870  * Clock control & power management
871  */
872
873 #define VGA0    0x6000
874 #define VGA1    0x6004
875 #define VGA_PD  0x6010
876 #define   VGA0_PD_P2_DIV_4      (1 << 7)
877 #define   VGA0_PD_P1_DIV_2      (1 << 5)
878 #define   VGA0_PD_P1_SHIFT      0
879 #define   VGA0_PD_P1_MASK       (0x1f << 0)
880 #define   VGA1_PD_P2_DIV_4      (1 << 15)
881 #define   VGA1_PD_P1_DIV_2      (1 << 13)
882 #define   VGA1_PD_P1_SHIFT      8
883 #define   VGA1_PD_P1_MASK       (0x1f << 8)
884 #define _DPLL_A 0x06014
885 #define _DPLL_B 0x06018
886 #define DPLL(pipe) _PIPE(pipe, _DPLL_A, _DPLL_B)
887 #define   DPLL_VCO_ENABLE               (1 << 31)
888 #define   DPLL_DVO_HIGH_SPEED           (1 << 30)
889 #define   DPLL_EXT_BUFFER_ENABLE_VLV    (1 << 30)
890 #define   DPLL_SYNCLOCK_ENABLE          (1 << 29)
891 #define   DPLL_REFA_CLK_ENABLE_VLV      (1 << 29)
892 #define   DPLL_VGA_MODE_DIS             (1 << 28)
893 #define   DPLLB_MODE_DAC_SERIAL         (1 << 26) /* i915 */
894 #define   DPLLB_MODE_LVDS               (2 << 26) /* i915 */
895 #define   DPLL_MODE_MASK                (3 << 26)
896 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_10 (0 << 24) /* i915 */
897 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_5 (1 << 24) /* i915 */
898 #define   DPLLB_LVDS_P2_CLOCK_DIV_14    (0 << 24) /* i915 */
899 #define   DPLLB_LVDS_P2_CLOCK_DIV_7     (1 << 24) /* i915 */
900 #define   DPLL_P2_CLOCK_DIV_MASK        0x03000000 /* i915 */
901 #define   DPLL_FPA01_P1_POST_DIV_MASK   0x00ff0000 /* i915 */
902 #define   DPLL_FPA01_P1_POST_DIV_MASK_PINEVIEW  0x00ff8000 /* Pineview */
903 #define   DPLL_INTEGRATED_CLOCK_VLV     (1<<13)
904
905 #define SRX_INDEX               0x3c4
906 #define SRX_DATA                0x3c5
907 #define SR01                    1
908 #define SR01_SCREEN_OFF         (1<<5)
909
910 #define PPCR                    0x61204
911 #define PPCR_ON                 (1<<0)
912
913 #define DVOB                    0x61140
914 #define DVOB_ON                 (1<<31)
915 #define DVOC                    0x61160
916 #define DVOC_ON                 (1<<31)
917 #define LVDS                    0x61180
918 #define LVDS_ON                 (1<<31)
919
920 /* Scratch pad debug 0 reg:
921  */
922 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830      0x001f0000
923 /*
924  * The i830 generation, in LVDS mode, defines P1 as the bit number set within
925  * this field (only one bit may be set).
926  */
927 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830_LVDS 0x003f0000
928 #define   DPLL_FPA01_P1_POST_DIV_SHIFT  16
929 #define   DPLL_FPA01_P1_POST_DIV_SHIFT_PINEVIEW 15
930 /* i830, required in DVO non-gang */
931 #define   PLL_P2_DIVIDE_BY_4            (1 << 23)
932 #define   PLL_P1_DIVIDE_BY_TWO          (1 << 21) /* i830 */
933 #define   PLL_REF_INPUT_DREFCLK         (0 << 13)
934 #define   PLL_REF_INPUT_TVCLKINA        (1 << 13) /* i830 */
935 #define   PLL_REF_INPUT_TVCLKINBC       (2 << 13) /* SDVO TVCLKIN */
936 #define   PLLB_REF_INPUT_SPREADSPECTRUMIN (3 << 13)
937 #define   PLL_REF_INPUT_MASK            (3 << 13)
938 #define   PLL_LOAD_PULSE_PHASE_SHIFT            9
939 /* Ironlake */
940 # define PLL_REF_SDVO_HDMI_MULTIPLIER_SHIFT     9
941 # define PLL_REF_SDVO_HDMI_MULTIPLIER_MASK      (7 << 9)
942 # define PLL_REF_SDVO_HDMI_MULTIPLIER(x)        (((x)-1) << 9)
943 # define DPLL_FPA1_P1_POST_DIV_SHIFT            0
944 # define DPLL_FPA1_P1_POST_DIV_MASK             0xff
945
946 /*
947  * Parallel to Serial Load Pulse phase selection.
948  * Selects the phase for the 10X DPLL clock for the PCIe
949  * digital display port. The range is 4 to 13; 10 or more
950  * is just a flip delay. The default is 6
951  */
952 #define   PLL_LOAD_PULSE_PHASE_MASK             (0xf << PLL_LOAD_PULSE_PHASE_SHIFT)
953 #define   DISPLAY_RATE_SELECT_FPA1              (1 << 8)
954 /*
955  * SDVO multiplier for 945G/GM. Not used on 965.
956  */
957 #define   SDVO_MULTIPLIER_MASK                  0x000000ff
958 #define   SDVO_MULTIPLIER_SHIFT_HIRES           4
959 #define   SDVO_MULTIPLIER_SHIFT_VGA             0
960 #define _DPLL_A_MD 0x0601c /* 965+ only */
961 /*
962  * UDI pixel divider, controlling how many pixels are stuffed into a packet.
963  *
964  * Value is pixels minus 1.  Must be set to 1 pixel for SDVO.
965  */
966 #define   DPLL_MD_UDI_DIVIDER_MASK              0x3f000000
967 #define   DPLL_MD_UDI_DIVIDER_SHIFT             24
968 /* UDI pixel divider for VGA, same as DPLL_MD_UDI_DIVIDER_MASK. */
969 #define   DPLL_MD_VGA_UDI_DIVIDER_MASK          0x003f0000
970 #define   DPLL_MD_VGA_UDI_DIVIDER_SHIFT         16
971 /*
972  * SDVO/UDI pixel multiplier.
973  *
974  * SDVO requires that the bus clock rate be between 1 and 2 Ghz, and the bus
975  * clock rate is 10 times the DPLL clock.  At low resolution/refresh rate
976  * modes, the bus rate would be below the limits, so SDVO allows for stuffing
977  * dummy bytes in the datastream at an increased clock rate, with both sides of
978  * the link knowing how many bytes are fill.
979  *
980  * So, for a mode with a dotclock of 65Mhz, we would want to double the clock
981  * rate to 130Mhz to get a bus rate of 1.30Ghz.  The DPLL clock rate would be
982  * set to 130Mhz, and the SDVO multiplier set to 2x in this register and
983  * through an SDVO command.
984  *
985  * This register field has values of multiplication factor minus 1, with
986  * a maximum multiplier of 5 for SDVO.
987  */
988 #define   DPLL_MD_UDI_MULTIPLIER_MASK           0x00003f00
989 #define   DPLL_MD_UDI_MULTIPLIER_SHIFT          8
990 /*
991  * SDVO/UDI pixel multiplier for VGA, same as DPLL_MD_UDI_MULTIPLIER_MASK.
992  * This best be set to the default value (3) or the CRT won't work. No,
993  * I don't entirely understand what this does...
994  */
995 #define   DPLL_MD_VGA_UDI_MULTIPLIER_MASK       0x0000003f
996 #define   DPLL_MD_VGA_UDI_MULTIPLIER_SHIFT      0
997 #define _DPLL_B_MD 0x06020 /* 965+ only */
998 #define DPLL_MD(pipe) _PIPE(pipe, _DPLL_A_MD, _DPLL_B_MD)
999
1000 #define _FPA0   0x06040
1001 #define _FPA1   0x06044
1002 #define _FPB0   0x06048
1003 #define _FPB1   0x0604c
1004 #define FP0(pipe) _PIPE(pipe, _FPA0, _FPB0)
1005 #define FP1(pipe) _PIPE(pipe, _FPA1, _FPB1)
1006 #define   FP_N_DIV_MASK         0x003f0000
1007 #define   FP_N_PINEVIEW_DIV_MASK        0x00ff0000
1008 #define   FP_N_DIV_SHIFT                16
1009 #define   FP_M1_DIV_MASK        0x00003f00
1010 #define   FP_M1_DIV_SHIFT                8
1011 #define   FP_M2_DIV_MASK        0x0000003f
1012 #define   FP_M2_PINEVIEW_DIV_MASK       0x000000ff
1013 #define   FP_M2_DIV_SHIFT                0
1014 #define DPLL_TEST       0x606c
1015 #define   DPLLB_TEST_SDVO_DIV_1         (0 << 22)
1016 #define   DPLLB_TEST_SDVO_DIV_2         (1 << 22)
1017 #define   DPLLB_TEST_SDVO_DIV_4         (2 << 22)
1018 #define   DPLLB_TEST_SDVO_DIV_MASK      (3 << 22)
1019 #define   DPLLB_TEST_N_BYPASS           (1 << 19)
1020 #define   DPLLB_TEST_M_BYPASS           (1 << 18)
1021 #define   DPLLB_INPUT_BUFFER_ENABLE     (1 << 16)
1022 #define   DPLLA_TEST_N_BYPASS           (1 << 3)
1023 #define   DPLLA_TEST_M_BYPASS           (1 << 2)
1024 #define   DPLLA_INPUT_BUFFER_ENABLE     (1 << 0)
1025 #define D_STATE         0x6104
1026 #define  DSTATE_GFX_RESET_I830                  (1<<6)
1027 #define  DSTATE_PLL_D3_OFF                      (1<<3)
1028 #define  DSTATE_GFX_CLOCK_GATING                (1<<1)
1029 #define  DSTATE_DOT_CLOCK_GATING                (1<<0)
1030 #define DSPCLK_GATE_D           0x6200
1031 # define DPUNIT_B_CLOCK_GATE_DISABLE            (1 << 30) /* 965 */
1032 # define VSUNIT_CLOCK_GATE_DISABLE              (1 << 29) /* 965 */
1033 # define VRHUNIT_CLOCK_GATE_DISABLE             (1 << 28) /* 965 */
1034 # define VRDUNIT_CLOCK_GATE_DISABLE             (1 << 27) /* 965 */
1035 # define AUDUNIT_CLOCK_GATE_DISABLE             (1 << 26) /* 965 */
1036 # define DPUNIT_A_CLOCK_GATE_DISABLE            (1 << 25) /* 965 */
1037 # define DPCUNIT_CLOCK_GATE_DISABLE             (1 << 24) /* 965 */
1038 # define TVRUNIT_CLOCK_GATE_DISABLE             (1 << 23) /* 915-945 */
1039 # define TVCUNIT_CLOCK_GATE_DISABLE             (1 << 22) /* 915-945 */
1040 # define TVFUNIT_CLOCK_GATE_DISABLE             (1 << 21) /* 915-945 */
1041 # define TVEUNIT_CLOCK_GATE_DISABLE             (1 << 20) /* 915-945 */
1042 # define DVSUNIT_CLOCK_GATE_DISABLE             (1 << 19) /* 915-945 */
1043 # define DSSUNIT_CLOCK_GATE_DISABLE             (1 << 18) /* 915-945 */
1044 # define DDBUNIT_CLOCK_GATE_DISABLE             (1 << 17) /* 915-945 */
1045 # define DPRUNIT_CLOCK_GATE_DISABLE             (1 << 16) /* 915-945 */
1046 # define DPFUNIT_CLOCK_GATE_DISABLE             (1 << 15) /* 915-945 */
1047 # define DPBMUNIT_CLOCK_GATE_DISABLE            (1 << 14) /* 915-945 */
1048 # define DPLSUNIT_CLOCK_GATE_DISABLE            (1 << 13) /* 915-945 */
1049 # define DPLUNIT_CLOCK_GATE_DISABLE             (1 << 12) /* 915-945 */
1050 # define DPOUNIT_CLOCK_GATE_DISABLE             (1 << 11)
1051 # define DPBUNIT_CLOCK_GATE_DISABLE             (1 << 10)
1052 # define DCUNIT_CLOCK_GATE_DISABLE              (1 << 9)
1053 # define DPUNIT_CLOCK_GATE_DISABLE              (1 << 8)
1054 # define VRUNIT_CLOCK_GATE_DISABLE              (1 << 7) /* 915+: reserved */
1055 # define OVHUNIT_CLOCK_GATE_DISABLE             (1 << 6) /* 830-865 */
1056 # define DPIOUNIT_CLOCK_GATE_DISABLE            (1 << 6) /* 915-945 */
1057 # define OVFUNIT_CLOCK_GATE_DISABLE             (1 << 5)
1058 # define OVBUNIT_CLOCK_GATE_DISABLE             (1 << 4)
1059 /**
1060  * This bit must be set on the 830 to prevent hangs when turning off the
1061  * overlay scaler.
1062  */
1063 # define OVRUNIT_CLOCK_GATE_DISABLE             (1 << 3)
1064 # define OVCUNIT_CLOCK_GATE_DISABLE             (1 << 2)
1065 # define OVUUNIT_CLOCK_GATE_DISABLE             (1 << 1)
1066 # define ZVUNIT_CLOCK_GATE_DISABLE              (1 << 0) /* 830 */
1067 # define OVLUNIT_CLOCK_GATE_DISABLE             (1 << 0) /* 845,865 */
1068
1069 #define RENCLK_GATE_D1          0x6204
1070 # define BLITTER_CLOCK_GATE_DISABLE             (1 << 13) /* 945GM only */
1071 # define MPEG_CLOCK_GATE_DISABLE                (1 << 12) /* 945GM only */
1072 # define PC_FE_CLOCK_GATE_DISABLE               (1 << 11)
1073 # define PC_BE_CLOCK_GATE_DISABLE               (1 << 10)
1074 # define WINDOWER_CLOCK_GATE_DISABLE            (1 << 9)
1075 # define INTERPOLATOR_CLOCK_GATE_DISABLE        (1 << 8)
1076 # define COLOR_CALCULATOR_CLOCK_GATE_DISABLE    (1 << 7)
1077 # define MOTION_COMP_CLOCK_GATE_DISABLE         (1 << 6)
1078 # define MAG_CLOCK_GATE_DISABLE                 (1 << 5)
1079 /** This bit must be unset on 855,865 */
1080 # define MECI_CLOCK_GATE_DISABLE                (1 << 4)
1081 # define DCMP_CLOCK_GATE_DISABLE                (1 << 3)
1082 # define MEC_CLOCK_GATE_DISABLE                 (1 << 2)
1083 # define MECO_CLOCK_GATE_DISABLE                (1 << 1)
1084 /** This bit must be set on 855,865. */
1085 # define SV_CLOCK_GATE_DISABLE                  (1 << 0)
1086 # define I915_MPEG_CLOCK_GATE_DISABLE           (1 << 16)
1087 # define I915_VLD_IP_PR_CLOCK_GATE_DISABLE      (1 << 15)
1088 # define I915_MOTION_COMP_CLOCK_GATE_DISABLE    (1 << 14)
1089 # define I915_BD_BF_CLOCK_GATE_DISABLE          (1 << 13)
1090 # define I915_SF_SE_CLOCK_GATE_DISABLE          (1 << 12)
1091 # define I915_WM_CLOCK_GATE_DISABLE             (1 << 11)
1092 # define I915_IZ_CLOCK_GATE_DISABLE             (1 << 10)
1093 # define I915_PI_CLOCK_GATE_DISABLE             (1 << 9)
1094 # define I915_DI_CLOCK_GATE_DISABLE             (1 << 8)
1095 # define I915_SH_SV_CLOCK_GATE_DISABLE          (1 << 7)
1096 # define I915_PL_DG_QC_FT_CLOCK_GATE_DISABLE    (1 << 6)
1097 # define I915_SC_CLOCK_GATE_DISABLE             (1 << 5)
1098 # define I915_FL_CLOCK_GATE_DISABLE             (1 << 4)
1099 # define I915_DM_CLOCK_GATE_DISABLE             (1 << 3)
1100 # define I915_PS_CLOCK_GATE_DISABLE             (1 << 2)
1101 # define I915_CC_CLOCK_GATE_DISABLE             (1 << 1)
1102 # define I915_BY_CLOCK_GATE_DISABLE             (1 << 0)
1103
1104 # define I965_RCZ_CLOCK_GATE_DISABLE            (1 << 30)
1105 /** This bit must always be set on 965G/965GM */
1106 # define I965_RCC_CLOCK_GATE_DISABLE            (1 << 29)
1107 # define I965_RCPB_CLOCK_GATE_DISABLE           (1 << 28)
1108 # define I965_DAP_CLOCK_GATE_DISABLE            (1 << 27)
1109 # define I965_ROC_CLOCK_GATE_DISABLE            (1 << 26)
1110 # define I965_GW_CLOCK_GATE_DISABLE             (1 << 25)
1111 # define I965_TD_CLOCK_GATE_DISABLE             (1 << 24)
1112 /** This bit must always be set on 965G */
1113 # define I965_ISC_CLOCK_GATE_DISABLE            (1 << 23)
1114 # define I965_IC_CLOCK_GATE_DISABLE             (1 << 22)
1115 # define I965_EU_CLOCK_GATE_DISABLE             (1 << 21)
1116 # define I965_IF_CLOCK_GATE_DISABLE             (1 << 20)
1117 # define I965_TC_CLOCK_GATE_DISABLE             (1 << 19)
1118 # define I965_SO_CLOCK_GATE_DISABLE             (1 << 17)
1119 # define I965_FBC_CLOCK_GATE_DISABLE            (1 << 16)
1120 # define I965_MARI_CLOCK_GATE_DISABLE           (1 << 15)
1121 # define I965_MASF_CLOCK_GATE_DISABLE           (1 << 14)
1122 # define I965_MAWB_CLOCK_GATE_DISABLE           (1 << 13)
1123 # define I965_EM_CLOCK_GATE_DISABLE             (1 << 12)
1124 # define I965_UC_CLOCK_GATE_DISABLE             (1 << 11)
1125 # define I965_SI_CLOCK_GATE_DISABLE             (1 << 6)
1126 # define I965_MT_CLOCK_GATE_DISABLE             (1 << 5)
1127 # define I965_PL_CLOCK_GATE_DISABLE             (1 << 4)
1128 # define I965_DG_CLOCK_GATE_DISABLE             (1 << 3)
1129 # define I965_QC_CLOCK_GATE_DISABLE             (1 << 2)
1130 # define I965_FT_CLOCK_GATE_DISABLE             (1 << 1)
1131 # define I965_DM_CLOCK_GATE_DISABLE             (1 << 0)
1132
1133 #define RENCLK_GATE_D2          0x6208
1134 #define VF_UNIT_CLOCK_GATE_DISABLE              (1 << 9)
1135 #define GS_UNIT_CLOCK_GATE_DISABLE              (1 << 7)
1136 #define CL_UNIT_CLOCK_GATE_DISABLE              (1 << 6)
1137 #define RAMCLK_GATE_D           0x6210          /* CRL only */
1138 #define DEUC                    0x6214          /* CRL only */
1139
1140 #define FW_BLC_SELF_VLV         0x6500
1141 #define  FW_CSPWRDWNEN          (1<<15)
1142
1143 /*
1144  * Palette regs
1145  */
1146
1147 #define _PALETTE_A              0x0a000
1148 #define _PALETTE_B              0x0a800
1149 #define PALETTE(pipe) _PIPE(pipe, _PALETTE_A, _PALETTE_B)
1150
1151 /* MCH MMIO space */
1152
1153 /*
1154  * MCHBAR mirror.
1155  *
1156  * This mirrors the MCHBAR MMIO space whose location is determined by
1157  * device 0 function 0's pci config register 0x44 or 0x48 and matches it in
1158  * every way.  It is not accessible from the CP register read instructions.
1159  *
1160  */
1161 #define MCHBAR_MIRROR_BASE      0x10000
1162
1163 #define MCHBAR_MIRROR_BASE_SNB  0x140000
1164
1165 /** 915-945 and GM965 MCH register controlling DRAM channel access */
1166 #define DCC                     0x10200
1167 #define DCC_ADDRESSING_MODE_SINGLE_CHANNEL              (0 << 0)
1168 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_ASYMMETRIC     (1 << 0)
1169 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_INTERLEAVED    (2 << 0)
1170 #define DCC_ADDRESSING_MODE_MASK                        (3 << 0)
1171 #define DCC_CHANNEL_XOR_DISABLE                         (1 << 10)
1172 #define DCC_CHANNEL_XOR_BIT_17                          (1 << 9)
1173
1174 /** Pineview MCH register contains DDR3 setting */
1175 #define CSHRDDR3CTL            0x101a8
1176 #define CSHRDDR3CTL_DDR3       (1 << 2)
1177
1178 /** 965 MCH register controlling DRAM channel configuration */
1179 #define C0DRB3                  0x10206
1180 #define C1DRB3                  0x10606
1181
1182 /** snb MCH registers for reading the DRAM channel configuration */
1183 #define MAD_DIMM_C0                     (MCHBAR_MIRROR_BASE_SNB + 0x5004)
1184 #define MAD_DIMM_C1                     (MCHBAR_MIRROR_BASE_SNB + 0x5008)
1185 #define MAD_DIMM_C2                     (MCHBAR_MIRROR_BASE_SNB + 0x500C)
1186 #define   MAD_DIMM_ECC_MASK             (0x3 << 24)
1187 #define   MAD_DIMM_ECC_OFF              (0x0 << 24)
1188 #define   MAD_DIMM_ECC_IO_ON_LOGIC_OFF  (0x1 << 24)
1189 #define   MAD_DIMM_ECC_IO_OFF_LOGIC_ON  (0x2 << 24)
1190 #define   MAD_DIMM_ECC_ON               (0x3 << 24)
1191 #define   MAD_DIMM_ENH_INTERLEAVE       (0x1 << 22)
1192 #define   MAD_DIMM_RANK_INTERLEAVE      (0x1 << 21)
1193 #define   MAD_DIMM_B_WIDTH_X16          (0x1 << 20) /* X8 chips if unset */
1194 #define   MAD_DIMM_A_WIDTH_X16          (0x1 << 19) /* X8 chips if unset */
1195 #define   MAD_DIMM_B_DUAL_RANK          (0x1 << 18)
1196 #define   MAD_DIMM_A_DUAL_RANK          (0x1 << 17)
1197 #define   MAD_DIMM_A_SELECT             (0x1 << 16)
1198 /* DIMM sizes are in multiples of 256mb. */
1199 #define   MAD_DIMM_B_SIZE_SHIFT         8
1200 #define   MAD_DIMM_B_SIZE_MASK          (0xff << MAD_DIMM_B_SIZE_SHIFT)
1201 #define   MAD_DIMM_A_SIZE_SHIFT         0
1202 #define   MAD_DIMM_A_SIZE_MASK          (0xff << MAD_DIMM_A_SIZE_SHIFT)
1203
1204
1205 /* Clocking configuration register */
1206 #define CLKCFG                  0x10c00
1207 #define CLKCFG_FSB_400                                  (5 << 0)        /* hrawclk 100 */
1208 #define CLKCFG_FSB_533                                  (1 << 0)        /* hrawclk 133 */
1209 #define CLKCFG_FSB_667                                  (3 << 0)        /* hrawclk 166 */
1210 #define CLKCFG_FSB_800                                  (2 << 0)        /* hrawclk 200 */
1211 #define CLKCFG_FSB_1067                                 (6 << 0)        /* hrawclk 266 */
1212 #define CLKCFG_FSB_1333                                 (7 << 0)        /* hrawclk 333 */
1213 /* Note, below two are guess */
1214 #define CLKCFG_FSB_1600                                 (4 << 0)        /* hrawclk 400 */
1215 #define CLKCFG_FSB_1600_ALT                             (0 << 0)        /* hrawclk 400 */
1216 #define CLKCFG_FSB_MASK                                 (7 << 0)
1217 #define CLKCFG_MEM_533                                  (1 << 4)
1218 #define CLKCFG_MEM_667                                  (2 << 4)
1219 #define CLKCFG_MEM_800                                  (3 << 4)
1220 #define CLKCFG_MEM_MASK                                 (7 << 4)
1221
1222 #define TSC1                    0x11001
1223 #define   TSE                   (1<<0)
1224 #define TR1                     0x11006
1225 #define TSFS                    0x11020
1226 #define   TSFS_SLOPE_MASK       0x0000ff00
1227 #define   TSFS_SLOPE_SHIFT      8
1228 #define   TSFS_INTR_MASK        0x000000ff
1229
1230 #define CRSTANDVID              0x11100
1231 #define PXVFREQ_BASE            0x11110 /* P[0-15]VIDFREQ (0x1114c) (Ironlake) */
1232 #define   PXVFREQ_PX_MASK       0x7f000000
1233 #define   PXVFREQ_PX_SHIFT      24
1234 #define VIDFREQ_BASE            0x11110
1235 #define VIDFREQ1                0x11110 /* VIDFREQ1-4 (0x1111c) (Cantiga) */
1236 #define VIDFREQ2                0x11114
1237 #define VIDFREQ3                0x11118
1238 #define VIDFREQ4                0x1111c
1239 #define   VIDFREQ_P0_MASK       0x1f000000
1240 #define   VIDFREQ_P0_SHIFT      24
1241 #define   VIDFREQ_P0_CSCLK_MASK 0x00f00000
1242 #define   VIDFREQ_P0_CSCLK_SHIFT 20
1243 #define   VIDFREQ_P0_CRCLK_MASK 0x000f0000
1244 #define   VIDFREQ_P0_CRCLK_SHIFT 16
1245 #define   VIDFREQ_P1_MASK       0x00001f00
1246 #define   VIDFREQ_P1_SHIFT      8
1247 #define   VIDFREQ_P1_CSCLK_MASK 0x000000f0
1248 #define   VIDFREQ_P1_CSCLK_SHIFT 4
1249 #define   VIDFREQ_P1_CRCLK_MASK 0x0000000f
1250 #define INTTOEXT_BASE_ILK       0x11300
1251 #define INTTOEXT_BASE           0x11120 /* INTTOEXT1-8 (0x1113c) */
1252 #define   INTTOEXT_MAP3_SHIFT   24
1253 #define   INTTOEXT_MAP3_MASK    (0x1f << INTTOEXT_MAP3_SHIFT)
1254 #define   INTTOEXT_MAP2_SHIFT   16
1255 #define   INTTOEXT_MAP2_MASK    (0x1f << INTTOEXT_MAP2_SHIFT)
1256 #define   INTTOEXT_MAP1_SHIFT   8
1257 #define   INTTOEXT_MAP1_MASK    (0x1f << INTTOEXT_MAP1_SHIFT)
1258 #define   INTTOEXT_MAP0_SHIFT   0
1259 #define   INTTOEXT_MAP0_MASK    (0x1f << INTTOEXT_MAP0_SHIFT)
1260 #define MEMSWCTL                0x11170 /* Ironlake only */
1261 #define   MEMCTL_CMD_MASK       0xe000
1262 #define   MEMCTL_CMD_SHIFT      13
1263 #define   MEMCTL_CMD_RCLK_OFF   0
1264 #define   MEMCTL_CMD_RCLK_ON    1
1265 #define   MEMCTL_CMD_CHFREQ     2
1266 #define   MEMCTL_CMD_CHVID      3
1267 #define   MEMCTL_CMD_VMMOFF     4
1268 #define   MEMCTL_CMD_VMMON      5
1269 #define   MEMCTL_CMD_STS        (1<<12) /* write 1 triggers command, clears
1270                                            when command complete */
1271 #define   MEMCTL_FREQ_MASK      0x0f00 /* jitter, from 0-15 */
1272 #define   MEMCTL_FREQ_SHIFT     8
1273 #define   MEMCTL_SFCAVM         (1<<7)
1274 #define   MEMCTL_TGT_VID_MASK   0x007f
1275 #define MEMIHYST                0x1117c
1276 #define MEMINTREN               0x11180 /* 16 bits */
1277 #define   MEMINT_RSEXIT_EN      (1<<8)
1278 #define   MEMINT_CX_SUPR_EN     (1<<7)
1279 #define   MEMINT_CONT_BUSY_EN   (1<<6)
1280 #define   MEMINT_AVG_BUSY_EN    (1<<5)
1281 #define   MEMINT_EVAL_CHG_EN    (1<<4)
1282 #define   MEMINT_MON_IDLE_EN    (1<<3)
1283 #define   MEMINT_UP_EVAL_EN     (1<<2)
1284 #define   MEMINT_DOWN_EVAL_EN   (1<<1)
1285 #define   MEMINT_SW_CMD_EN      (1<<0)
1286 #define MEMINTRSTR              0x11182 /* 16 bits */
1287 #define   MEM_RSEXIT_MASK       0xc000
1288 #define   MEM_RSEXIT_SHIFT      14
1289 #define   MEM_CONT_BUSY_MASK    0x3000
1290 #define   MEM_CONT_BUSY_SHIFT   12
1291 #define   MEM_AVG_BUSY_MASK     0x0c00
1292 #define   MEM_AVG_BUSY_SHIFT    10
1293 #define   MEM_EVAL_CHG_MASK     0x0300
1294 #define   MEM_EVAL_BUSY_SHIFT   8
1295 #define   MEM_MON_IDLE_MASK     0x00c0
1296 #define   MEM_MON_IDLE_SHIFT    6
1297 #define   MEM_UP_EVAL_MASK      0x0030
1298 #define   MEM_UP_EVAL_SHIFT     4
1299 #define   MEM_DOWN_EVAL_MASK    0x000c
1300 #define   MEM_DOWN_EVAL_SHIFT   2
1301 #define   MEM_SW_CMD_MASK       0x0003
1302 #define   MEM_INT_STEER_GFX     0
1303 #define   MEM_INT_STEER_CMR     1
1304 #define   MEM_INT_STEER_SMI     2
1305 #define   MEM_INT_STEER_SCI     3
1306 #define MEMINTRSTS              0x11184
1307 #define   MEMINT_RSEXIT         (1<<7)
1308 #define   MEMINT_CONT_BUSY      (1<<6)
1309 #define   MEMINT_AVG_BUSY       (1<<5)
1310 #define   MEMINT_EVAL_CHG       (1<<4)
1311 #define   MEMINT_MON_IDLE       (1<<3)
1312 #define   MEMINT_UP_EVAL        (1<<2)
1313 #define   MEMINT_DOWN_EVAL      (1<<1)
1314 #define   MEMINT_SW_CMD         (1<<0)
1315 #define MEMMODECTL              0x11190
1316 #define   MEMMODE_BOOST_EN      (1<<31)
1317 #define   MEMMODE_BOOST_FREQ_MASK 0x0f000000 /* jitter for boost, 0-15 */
1318 #define   MEMMODE_BOOST_FREQ_SHIFT 24
1319 #define   MEMMODE_IDLE_MODE_MASK 0x00030000
1320 #define   MEMMODE_IDLE_MODE_SHIFT 16
1321 #define   MEMMODE_IDLE_MODE_EVAL 0
1322 #define   MEMMODE_IDLE_MODE_CONT 1
1323 #define   MEMMODE_HWIDLE_EN     (1<<15)
1324 #define   MEMMODE_SWMODE_EN     (1<<14)
1325 #define   MEMMODE_RCLK_GATE     (1<<13)
1326 #define   MEMMODE_HW_UPDATE     (1<<12)
1327 #define   MEMMODE_FSTART_MASK   0x00000f00 /* starting jitter, 0-15 */
1328 #define   MEMMODE_FSTART_SHIFT  8
1329 #define   MEMMODE_FMAX_MASK     0x000000f0 /* max jitter, 0-15 */
1330 #define   MEMMODE_FMAX_SHIFT    4
1331 #define   MEMMODE_FMIN_MASK     0x0000000f /* min jitter, 0-15 */
1332 #define RCBMAXAVG               0x1119c
1333 #define MEMSWCTL2               0x1119e /* Cantiga only */
1334 #define   SWMEMCMD_RENDER_OFF   (0 << 13)
1335 #define   SWMEMCMD_RENDER_ON    (1 << 13)
1336 #define   SWMEMCMD_SWFREQ       (2 << 13)
1337 #define   SWMEMCMD_TARVID       (3 << 13)
1338 #define   SWMEMCMD_VRM_OFF      (4 << 13)
1339 #define   SWMEMCMD_VRM_ON       (5 << 13)
1340 #define   CMDSTS                (1<<12)
1341 #define   SFCAVM                (1<<11)
1342 #define   SWFREQ_MASK           0x0380 /* P0-7 */
1343 #define   SWFREQ_SHIFT          7
1344 #define   TARVID_MASK           0x001f
1345 #define MEMSTAT_CTG             0x111a0
1346 #define RCBMINAVG               0x111a0
1347 #define RCUPEI                  0x111b0
1348 #define RCDNEI                  0x111b4
1349 #define RSTDBYCTL               0x111b8
1350 #define   RS1EN                 (1<<31)
1351 #define   RS2EN                 (1<<30)
1352 #define   RS3EN                 (1<<29)
1353 #define   D3RS3EN               (1<<28) /* Display D3 imlies RS3 */
1354 #define   SWPROMORSX            (1<<27) /* RSx promotion timers ignored */
1355 #define   RCWAKERW              (1<<26) /* Resetwarn from PCH causes wakeup */
1356 #define   DPRSLPVREN            (1<<25) /* Fast voltage ramp enable */
1357 #define   GFXTGHYST             (1<<24) /* Hysteresis to allow trunk gating */
1358 #define   RCX_SW_EXIT           (1<<23) /* Leave RSx and prevent re-entry */
1359 #define   RSX_STATUS_MASK       (7<<20)
1360 #define   RSX_STATUS_ON         (0<<20)
1361 #define   RSX_STATUS_RC1        (1<<20)
1362 #define   RSX_STATUS_RC1E       (2<<20)
1363 #define   RSX_STATUS_RS1        (3<<20)
1364 #define   RSX_STATUS_RS2        (4<<20) /* aka rc6 */
1365 #define   RSX_STATUS_RSVD       (5<<20) /* deep rc6 unsupported on ilk */
1366 #define   RSX_STATUS_RS3        (6<<20) /* rs3 unsupported on ilk */
1367 #define   RSX_STATUS_RSVD2      (7<<20)
1368 #define   UWRCRSXE              (1<<19) /* wake counter limit prevents rsx */
1369 #define   RSCRP                 (1<<18) /* rs requests control on rs1/2 reqs */
1370 #define   JRSC                  (1<<17) /* rsx coupled to cpu c-state */
1371 #define   RS2INC0               (1<<16) /* allow rs2 in cpu c0 */
1372 #define   RS1CONTSAV_MASK       (3<<14)
1373 #define   RS1CONTSAV_NO_RS1     (0<<14) /* rs1 doesn't save/restore context */
1374 #define   RS1CONTSAV_RSVD       (1<<14)
1375 #define   RS1CONTSAV_SAVE_RS1   (2<<14) /* rs1 saves context */
1376 #define   RS1CONTSAV_FULL_RS1   (3<<14) /* rs1 saves and restores context */
1377 #define   NORMSLEXLAT_MASK      (3<<12)
1378 #define   SLOW_RS123            (0<<12)
1379 #define   SLOW_RS23             (1<<12)
1380 #define   SLOW_RS3              (2<<12)
1381 #define   NORMAL_RS123          (3<<12)
1382 #define   RCMODE_TIMEOUT        (1<<11) /* 0 is eval interval method */
1383 #define   IMPROMOEN             (1<<10) /* promo is immediate or delayed until next idle interval (only for timeout method above) */
1384 #define   RCENTSYNC             (1<<9) /* rs coupled to cpu c-state (3/6/7) */
1385 #define   STATELOCK             (1<<7) /* locked to rs_cstate if 0 */
1386 #define   RS_CSTATE_MASK        (3<<4)
1387 #define   RS_CSTATE_C367_RS1    (0<<4)
1388 #define   RS_CSTATE_C36_RS1_C7_RS2 (1<<4)
1389 #define   RS_CSTATE_RSVD        (2<<4)
1390 #define   RS_CSTATE_C367_RS2    (3<<4)
1391 #define   REDSAVES              (1<<3) /* no context save if was idle during rs0 */
1392 #define   REDRESTORES           (1<<2) /* no restore if was idle during rs0 */
1393 #define VIDCTL                  0x111c0
1394 #define VIDSTS                  0x111c8
1395 #define VIDSTART                0x111cc /* 8 bits */
1396 #define MEMSTAT_ILK                     0x111f8
1397 #define   MEMSTAT_VID_MASK      0x7f00
1398 #define   MEMSTAT_VID_SHIFT     8
1399 #define   MEMSTAT_PSTATE_MASK   0x00f8
1400 #define   MEMSTAT_PSTATE_SHIFT  3
1401 #define   MEMSTAT_MON_ACTV      (1<<2)
1402 #define   MEMSTAT_SRC_CTL_MASK  0x0003
1403 #define   MEMSTAT_SRC_CTL_CORE  0
1404 #define   MEMSTAT_SRC_CTL_TRB   1
1405 #define   MEMSTAT_SRC_CTL_THM   2
1406 #define   MEMSTAT_SRC_CTL_STDBY 3
1407 #define RCPREVBSYTUPAVG         0x113b8
1408 #define RCPREVBSYTDNAVG         0x113bc
1409 #define PMMISC                  0x11214
1410 #define   MCPPCE_EN             (1<<0) /* enable PM_MSG from PCH->MPC */
1411 #define SDEW                    0x1124c
1412 #define CSIEW0                  0x11250
1413 #define CSIEW1                  0x11254
1414 #define CSIEW2                  0x11258
1415 #define PEW                     0x1125c
1416 #define DEW                     0x11270
1417 #define MCHAFE                  0x112c0
1418 #define CSIEC                   0x112e0
1419 #define DMIEC                   0x112e4
1420 #define DDREC                   0x112e8
1421 #define PEG0EC                  0x112ec
1422 #define PEG1EC                  0x112f0
1423 #define GFXEC                   0x112f4
1424 #define RPPREVBSYTUPAVG         0x113b8
1425 #define RPPREVBSYTDNAVG         0x113bc
1426 #define ECR                     0x11600
1427 #define   ECR_GPFE              (1<<31)
1428 #define   ECR_IMONE             (1<<30)
1429 #define   ECR_CAP_MASK          0x0000001f /* Event range, 0-31 */
1430 #define OGW0                    0x11608
1431 #define OGW1                    0x1160c
1432 #define EG0                     0x11610
1433 #define EG1                     0x11614
1434 #define EG2                     0x11618
1435 #define EG3                     0x1161c
1436 #define EG4                     0x11620
1437 #define EG5                     0x11624
1438 #define EG6                     0x11628
1439 #define EG7                     0x1162c
1440 #define PXW                     0x11664
1441 #define PXWL                    0x11680
1442 #define LCFUSE02                0x116c0
1443 #define   LCFUSE_HIV_MASK       0x000000ff
1444 #define CSIPLL0                 0x12c10
1445 #define DDRMPLL1                0X12c20
1446 #define PEG_BAND_GAP_DATA       0x14d68
1447
1448 #define GEN6_GT_PERF_STATUS     0x145948
1449 #define GEN6_RP_STATE_LIMITS    0x145994
1450 #define GEN6_RP_STATE_CAP       0x145998
1451
1452 /*
1453  * Logical Context regs
1454  */
1455 #define CCID                    0x2180
1456 #define   CCID_EN               (1<<0)
1457 #define CXT_SIZE                0x21a0
1458 #define GEN6_CXT_POWER_SIZE(cxt_reg)    ((cxt_reg >> 24) & 0x3f)
1459 #define GEN6_CXT_RING_SIZE(cxt_reg)     ((cxt_reg >> 18) & 0x3f)
1460 #define GEN6_CXT_RENDER_SIZE(cxt_reg)   ((cxt_reg >> 12) & 0x3f)
1461 #define GEN6_CXT_EXTENDED_SIZE(cxt_reg) ((cxt_reg >> 6) & 0x3f)
1462 #define GEN6_CXT_PIPELINE_SIZE(cxt_reg) ((cxt_reg >> 0) & 0x3f)
1463 #define GEN6_CXT_TOTAL_SIZE(cxt_reg)    (GEN6_CXT_POWER_SIZE(cxt_reg) + \
1464                                         GEN6_CXT_RING_SIZE(cxt_reg) + \
1465                                         GEN6_CXT_RENDER_SIZE(cxt_reg) + \
1466                                         GEN6_CXT_EXTENDED_SIZE(cxt_reg) + \
1467                                         GEN6_CXT_PIPELINE_SIZE(cxt_reg))
1468 #define GEN7_CTX_SIZE           0x21a8
1469 #define GEN7_CTX_RENDER_SIZE(ctx_reg)   ((ctx_reg >> 16) & 0x3f)
1470 #define GEN7_CTX_EXTENDED_SIZE(ctx_reg) ((ctx_reg >> 9) & 0x7f)
1471 #define GEN7_CTX_GT1_SIZE(ctx_reg)      ((ctx_reg >> 6) & 0x7)
1472 #define GEN7_CTX_VFSTATE_SIZE(ctx_reg)  ((ctx_reg >> 0) & 0x3f)
1473 #define GEN7_CTX_TOTAL_SIZE(ctx_reg)    (GEN7_CTX_RENDER_SIZE(ctx_reg) + \
1474                                          GEN7_CTX_EXTENDED_SIZE(ctx_reg) + \
1475                                          GEN7_CTX_GT1_SIZE(ctx_reg) + \
1476                                          GEN7_CTX_VFSTATE_SIZE(ctx_reg))
1477
1478 /*
1479  * Overlay regs
1480  */
1481
1482 #define OVADD                   0x30000
1483 #define DOVSTA                  0x30008
1484 #define OC_BUF                  (0x3<<20)
1485 #define OGAMC5                  0x30010
1486 #define OGAMC4                  0x30014
1487 #define OGAMC3                  0x30018
1488 #define OGAMC2                  0x3001c
1489 #define OGAMC1                  0x30020
1490 #define OGAMC0                  0x30024
1491
1492 /*
1493  * Display engine regs
1494  */
1495
1496 /* Pipe A timing regs */
1497 #define _HTOTAL_A       0x60000
1498 #define _HBLANK_A       0x60004
1499 #define _HSYNC_A                0x60008
1500 #define _VTOTAL_A       0x6000c
1501 #define _VBLANK_A       0x60010
1502 #define _VSYNC_A                0x60014
1503 #define _PIPEASRC       0x6001c
1504 #define _BCLRPAT_A      0x60020
1505 #define _VSYNCSHIFT_A   0x60028
1506
1507 /* Pipe B timing regs */
1508 #define _HTOTAL_B       0x61000
1509 #define _HBLANK_B       0x61004
1510 #define _HSYNC_B                0x61008
1511 #define _VTOTAL_B       0x6100c
1512 #define _VBLANK_B       0x61010
1513 #define _VSYNC_B                0x61014
1514 #define _PIPEBSRC       0x6101c
1515 #define _BCLRPAT_B      0x61020
1516 #define _VSYNCSHIFT_B   0x61028
1517
1518
1519 #define HTOTAL(pipe) _PIPE(pipe, _HTOTAL_A, _HTOTAL_B)
1520 #define HBLANK(pipe) _PIPE(pipe, _HBLANK_A, _HBLANK_B)
1521 #define HSYNC(pipe) _PIPE(pipe, _HSYNC_A, _HSYNC_B)
1522 #define VTOTAL(pipe) _PIPE(pipe, _VTOTAL_A, _VTOTAL_B)
1523 #define VBLANK(pipe) _PIPE(pipe, _VBLANK_A, _VBLANK_B)
1524 #define VSYNC(pipe) _PIPE(pipe, _VSYNC_A, _VSYNC_B)
1525 #define BCLRPAT(pipe) _PIPE(pipe, _BCLRPAT_A, _BCLRPAT_B)
1526 #define VSYNCSHIFT(pipe) _PIPE(pipe, _VSYNCSHIFT_A, _VSYNCSHIFT_B)
1527
1528 /* VGA port control */
1529 #define ADPA                    0x61100
1530 #define   ADPA_DAC_ENABLE       (1<<31)
1531 #define   ADPA_DAC_DISABLE      0
1532 #define   ADPA_PIPE_SELECT_MASK (1<<30)
1533 #define   ADPA_PIPE_A_SELECT    0
1534 #define   ADPA_PIPE_B_SELECT    (1<<30)
1535 #define   ADPA_PIPE_SELECT(pipe) ((pipe) << 30)
1536 #define   ADPA_USE_VGA_HVPOLARITY (1<<15)
1537 #define   ADPA_SETS_HVPOLARITY  0
1538 #define   ADPA_VSYNC_CNTL_DISABLE (1<<11)
1539 #define   ADPA_VSYNC_CNTL_ENABLE 0
1540 #define   ADPA_HSYNC_CNTL_DISABLE (1<<10)
1541 #define   ADPA_HSYNC_CNTL_ENABLE 0
1542 #define   ADPA_VSYNC_ACTIVE_HIGH (1<<4)
1543 #define   ADPA_VSYNC_ACTIVE_LOW 0
1544 #define   ADPA_HSYNC_ACTIVE_HIGH (1<<3)
1545 #define   ADPA_HSYNC_ACTIVE_LOW 0
1546 #define   ADPA_DPMS_MASK        (~(3<<10))
1547 #define   ADPA_DPMS_ON          (0<<10)
1548 #define   ADPA_DPMS_SUSPEND     (1<<10)
1549 #define   ADPA_DPMS_STANDBY     (2<<10)
1550 #define   ADPA_DPMS_OFF         (3<<10)
1551
1552
1553 /* Hotplug control (945+ only) */
1554 #define PORT_HOTPLUG_EN         0x61110
1555 #define   HDMIB_HOTPLUG_INT_EN                  (1 << 29)
1556 #define   DPB_HOTPLUG_INT_EN                    (1 << 29)
1557 #define   HDMIC_HOTPLUG_INT_EN                  (1 << 28)
1558 #define   DPC_HOTPLUG_INT_EN                    (1 << 28)
1559 #define   HDMID_HOTPLUG_INT_EN                  (1 << 27)
1560 #define   DPD_HOTPLUG_INT_EN                    (1 << 27)
1561 #define   SDVOB_HOTPLUG_INT_EN                  (1 << 26)
1562 #define   SDVOC_HOTPLUG_INT_EN                  (1 << 25)
1563 #define   TV_HOTPLUG_INT_EN                     (1 << 18)
1564 #define   CRT_HOTPLUG_INT_EN                    (1 << 9)
1565 #define   CRT_HOTPLUG_FORCE_DETECT              (1 << 3)
1566 #define CRT_HOTPLUG_ACTIVATION_PERIOD_32        (0 << 8)
1567 /* must use period 64 on GM45 according to docs */
1568 #define CRT_HOTPLUG_ACTIVATION_PERIOD_64        (1 << 8)
1569 #define CRT_HOTPLUG_DAC_ON_TIME_2M              (0 << 7)
1570 #define CRT_HOTPLUG_DAC_ON_TIME_4M              (1 << 7)
1571 #define CRT_HOTPLUG_VOLTAGE_COMPARE_40          (0 << 5)
1572 #define CRT_HOTPLUG_VOLTAGE_COMPARE_50          (1 << 5)
1573 #define CRT_HOTPLUG_VOLTAGE_COMPARE_60          (2 << 5)
1574 #define CRT_HOTPLUG_VOLTAGE_COMPARE_70          (3 << 5)
1575 #define CRT_HOTPLUG_VOLTAGE_COMPARE_MASK        (3 << 5)
1576 #define CRT_HOTPLUG_DETECT_DELAY_1G             (0 << 4)
1577 #define CRT_HOTPLUG_DETECT_DELAY_2G             (1 << 4)
1578 #define CRT_HOTPLUG_DETECT_VOLTAGE_325MV        (0 << 2)
1579 #define CRT_HOTPLUG_DETECT_VOLTAGE_475MV        (1 << 2)
1580
1581 #define PORT_HOTPLUG_STAT       0x61114
1582 /* HDMI/DP bits are gen4+ */
1583 #define   DPB_HOTPLUG_LIVE_STATUS               (1 << 29)
1584 #define   DPC_HOTPLUG_LIVE_STATUS               (1 << 28)
1585 #define   DPD_HOTPLUG_LIVE_STATUS               (1 << 27)
1586 #define   DPD_HOTPLUG_INT_STATUS                (3 << 21)
1587 #define   DPC_HOTPLUG_INT_STATUS                (3 << 19)
1588 #define   DPB_HOTPLUG_INT_STATUS                (3 << 17)
1589 /* HDMI bits are shared with the DP bits */
1590 #define   HDMIB_HOTPLUG_LIVE_STATUS             (1 << 29)
1591 #define   HDMIC_HOTPLUG_LIVE_STATUS             (1 << 28)
1592 #define   HDMID_HOTPLUG_LIVE_STATUS             (1 << 27)
1593 #define   HDMID_HOTPLUG_INT_STATUS              (3 << 21)
1594 #define   HDMIC_HOTPLUG_INT_STATUS              (3 << 19)
1595 #define   HDMIB_HOTPLUG_INT_STATUS              (3 << 17)
1596 /* CRT/TV common between gen3+ */
1597 #define   CRT_HOTPLUG_INT_STATUS                (1 << 11)
1598 #define   TV_HOTPLUG_INT_STATUS                 (1 << 10)
1599 #define   CRT_HOTPLUG_MONITOR_MASK              (3 << 8)
1600 #define   CRT_HOTPLUG_MONITOR_COLOR             (3 << 8)
1601 #define   CRT_HOTPLUG_MONITOR_MONO              (2 << 8)
1602 #define   CRT_HOTPLUG_MONITOR_NONE              (0 << 8)
1603 /* SDVO is different across gen3/4 */
1604 #define   SDVOC_HOTPLUG_INT_STATUS_G4X          (1 << 3)
1605 #define   SDVOB_HOTPLUG_INT_STATUS_G4X          (1 << 2)
1606 #define   SDVOC_HOTPLUG_INT_STATUS_I965         (3 << 4)
1607 #define   SDVOB_HOTPLUG_INT_STATUS_I965         (3 << 2)
1608 #define   SDVOC_HOTPLUG_INT_STATUS_I915         (1 << 7)
1609 #define   SDVOB_HOTPLUG_INT_STATUS_I915         (1 << 6)
1610
1611 /* SDVO port control */
1612 #define SDVOB                   0x61140
1613 #define SDVOC                   0x61160
1614 #define   SDVO_ENABLE           (1 << 31)
1615 #define   SDVO_PIPE_B_SELECT    (1 << 30)
1616 #define   SDVO_STALL_SELECT     (1 << 29)
1617 #define   SDVO_INTERRUPT_ENABLE (1 << 26)
1618 /**
1619  * 915G/GM SDVO pixel multiplier.
1620  *
1621  * Programmed value is multiplier - 1, up to 5x.
1622  *
1623  * \sa DPLL_MD_UDI_MULTIPLIER_MASK
1624  */
1625 #define   SDVO_PORT_MULTIPLY_MASK       (7 << 23)
1626 #define   SDVO_PORT_MULTIPLY_SHIFT              23
1627 #define   SDVO_PHASE_SELECT_MASK        (15 << 19)
1628 #define   SDVO_PHASE_SELECT_DEFAULT     (6 << 19)
1629 #define   SDVO_CLOCK_OUTPUT_INVERT      (1 << 18)
1630 #define   SDVOC_GANG_MODE               (1 << 16)
1631 #define   SDVO_ENCODING_SDVO            (0x0 << 10)
1632 #define   SDVO_ENCODING_HDMI            (0x2 << 10)
1633 /** Requird for HDMI operation */
1634 #define   SDVO_NULL_PACKETS_DURING_VSYNC (1 << 9)
1635 #define   SDVO_COLOR_RANGE_16_235       (1 << 8)
1636 #define   SDVO_BORDER_ENABLE            (1 << 7)
1637 #define   SDVO_AUDIO_ENABLE             (1 << 6)
1638 /** New with 965, default is to be set */
1639 #define   SDVO_VSYNC_ACTIVE_HIGH        (1 << 4)
1640 /** New with 965, default is to be set */
1641 #define   SDVO_HSYNC_ACTIVE_HIGH        (1 << 3)
1642 #define   SDVOB_PCIE_CONCURRENCY        (1 << 3)
1643 #define   SDVO_DETECTED                 (1 << 2)
1644 /* Bits to be preserved when writing */
1645 #define   SDVOB_PRESERVE_MASK ((1 << 17) | (1 << 16) | (1 << 14) | (1 << 26))
1646 #define   SDVOC_PRESERVE_MASK ((1 << 17) | (1 << 26))
1647
1648 /* DVO port control */
1649 #define DVOA                    0x61120
1650 #define DVOB                    0x61140
1651 #define DVOC                    0x61160
1652 #define   DVO_ENABLE                    (1 << 31)
1653 #define   DVO_PIPE_B_SELECT             (1 << 30)
1654 #define   DVO_PIPE_STALL_UNUSED         (0 << 28)
1655 #define   DVO_PIPE_STALL                (1 << 28)
1656 #define   DVO_PIPE_STALL_TV             (2 << 28)
1657 #define   DVO_PIPE_STALL_MASK           (3 << 28)
1658 #define   DVO_USE_VGA_SYNC              (1 << 15)
1659 #define   DVO_DATA_ORDER_I740           (0 << 14)
1660 #define   DVO_DATA_ORDER_FP             (1 << 14)
1661 #define   DVO_VSYNC_DISABLE             (1 << 11)
1662 #define   DVO_HSYNC_DISABLE             (1 << 10)
1663 #define   DVO_VSYNC_TRISTATE            (1 << 9)
1664 #define   DVO_HSYNC_TRISTATE            (1 << 8)
1665 #define   DVO_BORDER_ENABLE             (1 << 7)
1666 #define   DVO_DATA_ORDER_GBRG           (1 << 6)
1667 #define   DVO_DATA_ORDER_RGGB           (0 << 6)
1668 #define   DVO_DATA_ORDER_GBRG_ERRATA    (0 << 6)
1669 #define   DVO_DATA_ORDER_RGGB_ERRATA    (1 << 6)
1670 #define   DVO_VSYNC_ACTIVE_HIGH         (1 << 4)
1671 #define   DVO_HSYNC_ACTIVE_HIGH         (1 << 3)
1672 #define   DVO_BLANK_ACTIVE_HIGH         (1 << 2)
1673 #define   DVO_OUTPUT_CSTATE_PIXELS      (1 << 1)        /* SDG only */
1674 #define   DVO_OUTPUT_SOURCE_SIZE_PIXELS (1 << 0)        /* SDG only */
1675 #define   DVO_PRESERVE_MASK             (0x7<<24)
1676 #define DVOA_SRCDIM             0x61124
1677 #define DVOB_SRCDIM             0x61144
1678 #define DVOC_SRCDIM             0x61164
1679 #define   DVO_SRCDIM_HORIZONTAL_SHIFT   12
1680 #define   DVO_SRCDIM_VERTICAL_SHIFT     0
1681
1682 /* LVDS port control */
1683 #define LVDS                    0x61180
1684 /*
1685  * Enables the LVDS port.  This bit must be set before DPLLs are enabled, as
1686  * the DPLL semantics change when the LVDS is assigned to that pipe.
1687  */
1688 #define   LVDS_PORT_EN                  (1 << 31)
1689 /* Selects pipe B for LVDS data.  Must be set on pre-965. */
1690 #define   LVDS_PIPEB_SELECT             (1 << 30)
1691 #define   LVDS_PIPE_MASK                (1 << 30)
1692 #define   LVDS_PIPE(pipe)               ((pipe) << 30)
1693 /* LVDS dithering flag on 965/g4x platform */
1694 #define   LVDS_ENABLE_DITHER            (1 << 25)
1695 /* LVDS sync polarity flags. Set to invert (i.e. negative) */
1696 #define   LVDS_VSYNC_POLARITY           (1 << 21)
1697 #define   LVDS_HSYNC_POLARITY           (1 << 20)
1698
1699 /* Enable border for unscaled (or aspect-scaled) display */
1700 #define   LVDS_BORDER_ENABLE            (1 << 15)
1701 /*
1702  * Enables the A0-A2 data pairs and CLKA, containing 18 bits of color data per
1703  * pixel.
1704  */
1705 #define   LVDS_A0A2_CLKA_POWER_MASK     (3 << 8)
1706 #define   LVDS_A0A2_CLKA_POWER_DOWN     (0 << 8)
1707 #define   LVDS_A0A2_CLKA_POWER_UP       (3 << 8)
1708 /*
1709  * Controls the A3 data pair, which contains the additional LSBs for 24 bit
1710  * mode.  Only enabled if LVDS_A0A2_CLKA_POWER_UP also indicates it should be
1711  * on.
1712  */
1713 #define   LVDS_A3_POWER_MASK            (3 << 6)
1714 #define   LVDS_A3_POWER_DOWN            (0 << 6)
1715 #define   LVDS_A3_POWER_UP              (3 << 6)
1716 /*
1717  * Controls the CLKB pair.  This should only be set when LVDS_B0B3_POWER_UP
1718  * is set.
1719  */
1720 #define   LVDS_CLKB_POWER_MASK          (3 << 4)
1721 #define   LVDS_CLKB_POWER_DOWN          (0 << 4)
1722 #define   LVDS_CLKB_POWER_UP            (3 << 4)
1723 /*
1724  * Controls the B0-B3 data pairs.  This must be set to match the DPLL p2
1725  * setting for whether we are in dual-channel mode.  The B3 pair will
1726  * additionally only be powered up when LVDS_A3_POWER_UP is set.
1727  */
1728 #define   LVDS_B0B3_POWER_MASK          (3 << 2)
1729 #define   LVDS_B0B3_POWER_DOWN          (0 << 2)
1730 #define   LVDS_B0B3_POWER_UP            (3 << 2)
1731
1732 /* Video Data Island Packet control */
1733 #define VIDEO_DIP_DATA          0x61178
1734 #define VIDEO_DIP_CTL           0x61170
1735 /* Pre HSW: */
1736 #define   VIDEO_DIP_ENABLE              (1 << 31)
1737 #define   VIDEO_DIP_PORT_B              (1 << 29)
1738 #define   VIDEO_DIP_PORT_C              (2 << 29)
1739 #define   VIDEO_DIP_PORT_D              (3 << 29)
1740 #define   VIDEO_DIP_PORT_MASK           (3 << 29)
1741 #define   VIDEO_DIP_ENABLE_GCP          (1 << 25)
1742 #define   VIDEO_DIP_ENABLE_AVI          (1 << 21)
1743 #define   VIDEO_DIP_ENABLE_VENDOR       (2 << 21)
1744 #define   VIDEO_DIP_ENABLE_GAMUT        (4 << 21)
1745 #define   VIDEO_DIP_ENABLE_SPD          (8 << 21)
1746 #define   VIDEO_DIP_SELECT_AVI          (0 << 19)
1747 #define   VIDEO_DIP_SELECT_VENDOR       (1 << 19)
1748 #define   VIDEO_DIP_SELECT_SPD          (3 << 19)
1749 #define   VIDEO_DIP_SELECT_MASK         (3 << 19)
1750 #define   VIDEO_DIP_FREQ_ONCE           (0 << 16)
1751 #define   VIDEO_DIP_FREQ_VSYNC          (1 << 16)
1752 #define   VIDEO_DIP_FREQ_2VSYNC         (2 << 16)
1753 #define   VIDEO_DIP_FREQ_MASK           (3 << 16)
1754 /* HSW and later: */
1755 #define   VIDEO_DIP_ENABLE_VSC_HSW      (1 << 20)
1756 #define   VIDEO_DIP_ENABLE_GCP_HSW      (1 << 16)
1757 #define   VIDEO_DIP_ENABLE_AVI_HSW      (1 << 12)
1758 #define   VIDEO_DIP_ENABLE_VS_HSW       (1 << 8)
1759 #define   VIDEO_DIP_ENABLE_GMP_HSW      (1 << 4)
1760 #define   VIDEO_DIP_ENABLE_SPD_HSW      (1 << 0)
1761
1762 /* Panel power sequencing */
1763 #define PP_STATUS       0x61200
1764 #define   PP_ON         (1 << 31)
1765 /*
1766  * Indicates that all dependencies of the panel are on:
1767  *
1768  * - PLL enabled
1769  * - pipe enabled
1770  * - LVDS/DVOB/DVOC on
1771  */
1772 #define   PP_READY              (1 << 30)
1773 #define   PP_SEQUENCE_NONE      (0 << 28)
1774 #define   PP_SEQUENCE_POWER_UP  (1 << 28)
1775 #define   PP_SEQUENCE_POWER_DOWN (2 << 28)
1776 #define   PP_SEQUENCE_MASK      (3 << 28)
1777 #define   PP_SEQUENCE_SHIFT     28
1778 #define   PP_CYCLE_DELAY_ACTIVE (1 << 27)
1779 #define   PP_SEQUENCE_STATE_MASK 0x0000000f
1780 #define   PP_SEQUENCE_STATE_OFF_IDLE    (0x0 << 0)
1781 #define   PP_SEQUENCE_STATE_OFF_S0_1    (0x1 << 0)
1782 #define   PP_SEQUENCE_STATE_OFF_S0_2    (0x2 << 0)
1783 #define   PP_SEQUENCE_STATE_OFF_S0_3    (0x3 << 0)
1784 #define   PP_SEQUENCE_STATE_ON_IDLE     (0x8 << 0)
1785 #define   PP_SEQUENCE_STATE_ON_S1_0     (0x9 << 0)
1786 #define   PP_SEQUENCE_STATE_ON_S1_2     (0xa << 0)
1787 #define   PP_SEQUENCE_STATE_ON_S1_3     (0xb << 0)
1788 #define   PP_SEQUENCE_STATE_RESET       (0xf << 0)
1789 #define PP_CONTROL      0x61204
1790 #define   POWER_TARGET_ON       (1 << 0)
1791 #define PP_ON_DELAYS    0x61208
1792 #define PP_OFF_DELAYS   0x6120c
1793 #define PP_DIVISOR      0x61210
1794
1795 /* Panel fitting */
1796 #define PFIT_CONTROL    0x61230
1797 #define   PFIT_ENABLE           (1 << 31)
1798 #define   PFIT_PIPE_MASK        (3 << 29)
1799 #define   PFIT_PIPE_SHIFT       29
1800 #define   VERT_INTERP_DISABLE   (0 << 10)
1801 #define   VERT_INTERP_BILINEAR  (1 << 10)
1802 #define   VERT_INTERP_MASK      (3 << 10)
1803 #define   VERT_AUTO_SCALE       (1 << 9)
1804 #define   HORIZ_INTERP_DISABLE  (0 << 6)
1805 #define   HORIZ_INTERP_BILINEAR (1 << 6)
1806 #define   HORIZ_INTERP_MASK     (3 << 6)
1807 #define   HORIZ_AUTO_SCALE      (1 << 5)
1808 #define   PANEL_8TO6_DITHER_ENABLE (1 << 3)
1809 #define   PFIT_FILTER_FUZZY     (0 << 24)
1810 #define   PFIT_SCALING_AUTO     (0 << 26)
1811 #define   PFIT_SCALING_PROGRAMMED (1 << 26)
1812 #define   PFIT_SCALING_PILLAR   (2 << 26)
1813 #define   PFIT_SCALING_LETTER   (3 << 26)
1814 #define PFIT_PGM_RATIOS 0x61234
1815 #define   PFIT_VERT_SCALE_MASK                  0xfff00000
1816 #define   PFIT_HORIZ_SCALE_MASK                 0x0000fff0
1817 /* Pre-965 */
1818 #define         PFIT_VERT_SCALE_SHIFT           20
1819 #define         PFIT_VERT_SCALE_MASK            0xfff00000
1820 #define         PFIT_HORIZ_SCALE_SHIFT          4
1821 #define         PFIT_HORIZ_SCALE_MASK           0x0000fff0
1822 /* 965+ */
1823 #define         PFIT_VERT_SCALE_SHIFT_965       16
1824 #define         PFIT_VERT_SCALE_MASK_965        0x1fff0000
1825 #define         PFIT_HORIZ_SCALE_SHIFT_965      0
1826 #define         PFIT_HORIZ_SCALE_MASK_965       0x00001fff
1827
1828 #define PFIT_AUTO_RATIOS 0x61238
1829
1830 /* Backlight control */
1831 #define BLC_PWM_CTL2            0x61250 /* 965+ only */
1832 #define   BLM_PWM_ENABLE                (1 << 31)
1833 #define   BLM_COMBINATION_MODE          (1 << 30) /* gen4 only */
1834 #define   BLM_PIPE_SELECT               (1 << 29)
1835 #define   BLM_PIPE_SELECT_IVB           (3 << 29)
1836 #define   BLM_PIPE_A                    (0 << 29)
1837 #define   BLM_PIPE_B                    (1 << 29)
1838 #define   BLM_PIPE_C                    (2 << 29) /* ivb + */
1839 #define   BLM_PIPE(pipe)                ((pipe) << 29)
1840 #define   BLM_POLARITY_I965             (1 << 28) /* gen4 only */
1841 #define   BLM_PHASE_IN_INTERUPT_STATUS  (1 << 26)
1842 #define   BLM_PHASE_IN_ENABLE           (1 << 25)
1843 #define   BLM_PHASE_IN_INTERUPT_ENABL   (1 << 24)
1844 #define   BLM_PHASE_IN_TIME_BASE_SHIFT  (16)
1845 #define   BLM_PHASE_IN_TIME_BASE_MASK   (0xff << 16)
1846 #define   BLM_PHASE_IN_COUNT_SHIFT      (8)
1847 #define   BLM_PHASE_IN_COUNT_MASK       (0xff << 8)
1848 #define   BLM_PHASE_IN_INCR_SHIFT       (0)
1849 #define   BLM_PHASE_IN_INCR_MASK        (0xff << 0)
1850 #define BLC_PWM_CTL             0x61254
1851 /*
1852  * This is the most significant 15 bits of the number of backlight cycles in a
1853  * complete cycle of the modulated backlight control.
1854  *
1855  * The actual value is this field multiplied by two.
1856  */
1857 #define   BACKLIGHT_MODULATION_FREQ_SHIFT       (17)
1858 #define   BACKLIGHT_MODULATION_FREQ_MASK        (0x7fff << 17)
1859 #define   BLM_LEGACY_MODE                       (1 << 16) /* gen2 only */
1860 /*
1861  * This is the number of cycles out of the backlight modulation cycle for which
1862  * the backlight is on.
1863  *
1864  * This field must be no greater than the number of cycles in the complete
1865  * backlight modulation cycle.
1866  */
1867 #define   BACKLIGHT_DUTY_CYCLE_SHIFT            (0)
1868 #define   BACKLIGHT_DUTY_CYCLE_MASK             (0xffff)
1869 #define   BACKLIGHT_DUTY_CYCLE_MASK_PNV         (0xfffe)
1870 #define   BLM_POLARITY_PNV                      (1 << 0) /* pnv only */
1871
1872 #define BLC_HIST_CTL            0x61260
1873
1874 /* New registers for PCH-split platforms. Safe where new bits show up, the
1875  * register layout machtes with gen4 BLC_PWM_CTL[12]. */
1876 #define BLC_PWM_CPU_CTL2        0x48250
1877 #define BLC_PWM_CPU_CTL         0x48254
1878
1879 /* PCH CTL1 is totally different, all but the below bits are reserved. CTL2 is
1880  * like the normal CTL from gen4 and earlier. Hooray for confusing naming. */
1881 #define BLC_PWM_PCH_CTL1        0xc8250
1882 #define   BLM_PCH_PWM_ENABLE                    (1 << 30)
1883 #define   BLM_PCH_OVERRIDE_ENABLE               (1 << 30)
1884 #define   BLM_PCH_POLARITY                      (1 << 29)
1885 #define BLC_PWM_PCH_CTL2        0xc8254
1886
1887 /* TV port control */
1888 #define TV_CTL                  0x68000
1889 /** Enables the TV encoder */
1890 # define TV_ENC_ENABLE                  (1 << 31)
1891 /** Sources the TV encoder input from pipe B instead of A. */
1892 # define TV_ENC_PIPEB_SELECT            (1 << 30)
1893 /** Outputs composite video (DAC A only) */
1894 # define TV_ENC_OUTPUT_COMPOSITE        (0 << 28)
1895 /** Outputs SVideo video (DAC B/C) */
1896 # define TV_ENC_OUTPUT_SVIDEO           (1 << 28)
1897 /** Outputs Component video (DAC A/B/C) */
1898 # define TV_ENC_OUTPUT_COMPONENT        (2 << 28)
1899 /** Outputs Composite and SVideo (DAC A/B/C) */
1900 # define TV_ENC_OUTPUT_SVIDEO_COMPOSITE (3 << 28)
1901 # define TV_TRILEVEL_SYNC               (1 << 21)
1902 /** Enables slow sync generation (945GM only) */
1903 # define TV_SLOW_SYNC                   (1 << 20)
1904 /** Selects 4x oversampling for 480i and 576p */
1905 # define TV_OVERSAMPLE_4X               (0 << 18)
1906 /** Selects 2x oversampling for 720p and 1080i */
1907 # define TV_OVERSAMPLE_2X               (1 << 18)
1908 /** Selects no oversampling for 1080p */
1909 # define TV_OVERSAMPLE_NONE             (2 << 18)
1910 /** Selects 8x oversampling */
1911 # define TV_OVERSAMPLE_8X               (3 << 18)
1912 /** Selects progressive mode rather than interlaced */
1913 # define TV_PROGRESSIVE                 (1 << 17)
1914 /** Sets the colorburst to PAL mode.  Required for non-M PAL modes. */
1915 # define TV_PAL_BURST                   (1 << 16)
1916 /** Field for setting delay of Y compared to C */
1917 # define TV_YC_SKEW_MASK                (7 << 12)
1918 /** Enables a fix for 480p/576p standard definition modes on the 915GM only */
1919 # define TV_ENC_SDP_FIX                 (1 << 11)
1920 /**
1921  * Enables a fix for the 915GM only.
1922  *
1923  * Not sure what it does.
1924  */
1925 # define TV_ENC_C0_FIX                  (1 << 10)
1926 /** Bits that must be preserved by software */
1927 # define TV_CTL_SAVE                    ((1 << 11) | (3 << 9) | (7 << 6) | 0xf)
1928 # define TV_FUSE_STATE_MASK             (3 << 4)
1929 /** Read-only state that reports all features enabled */
1930 # define TV_FUSE_STATE_ENABLED          (0 << 4)
1931 /** Read-only state that reports that Macrovision is disabled in hardware*/
1932 # define TV_FUSE_STATE_NO_MACROVISION   (1 << 4)
1933 /** Read-only state that reports that TV-out is disabled in hardware. */
1934 # define TV_FUSE_STATE_DISABLED         (2 << 4)
1935 /** Normal operation */
1936 # define TV_TEST_MODE_NORMAL            (0 << 0)
1937 /** Encoder test pattern 1 - combo pattern */
1938 # define TV_TEST_MODE_PATTERN_1         (1 << 0)
1939 /** Encoder test pattern 2 - full screen vertical 75% color bars */
1940 # define TV_TEST_MODE_PATTERN_2         (2 << 0)
1941 /** Encoder test pattern 3 - full screen horizontal 75% color bars */
1942 # define TV_TEST_MODE_PATTERN_3         (3 << 0)
1943 /** Encoder test pattern 4 - random noise */
1944 # define TV_TEST_MODE_PATTERN_4         (4 << 0)
1945 /** Encoder test pattern 5 - linear color ramps */
1946 # define TV_TEST_MODE_PATTERN_5         (5 << 0)
1947 /**
1948  * This test mode forces the DACs to 50% of full output.
1949  *
1950  * This is used for load detection in combination with TVDAC_SENSE_MASK
1951  */
1952 # define TV_TEST_MODE_MONITOR_DETECT    (7 << 0)
1953 # define TV_TEST_MODE_MASK              (7 << 0)
1954
1955 #define TV_DAC                  0x68004
1956 # define TV_DAC_SAVE            0x00ffff00
1957 /**
1958  * Reports that DAC state change logic has reported change (RO).
1959  *
1960  * This gets cleared when TV_DAC_STATE_EN is cleared
1961 */
1962 # define TVDAC_STATE_CHG                (1 << 31)
1963 # define TVDAC_SENSE_MASK               (7 << 28)
1964 /** Reports that DAC A voltage is above the detect threshold */
1965 # define TVDAC_A_SENSE                  (1 << 30)
1966 /** Reports that DAC B voltage is above the detect threshold */
1967 # define TVDAC_B_SENSE                  (1 << 29)
1968 /** Reports that DAC C voltage is above the detect threshold */
1969 # define TVDAC_C_SENSE                  (1 << 28)
1970 /**
1971  * Enables DAC state detection logic, for load-based TV detection.
1972  *
1973  * The PLL of the chosen pipe (in TV_CTL) must be running, and the encoder set
1974  * to off, for load detection to work.
1975  */
1976 # define TVDAC_STATE_CHG_EN             (1 << 27)
1977 /** Sets the DAC A sense value to high */
1978 # define TVDAC_A_SENSE_CTL              (1 << 26)
1979 /** Sets the DAC B sense value to high */
1980 # define TVDAC_B_SENSE_CTL              (1 << 25)
1981 /** Sets the DAC C sense value to high */
1982 # define TVDAC_C_SENSE_CTL              (1 << 24)
1983 /** Overrides the ENC_ENABLE and DAC voltage levels */
1984 # define DAC_CTL_OVERRIDE               (1 << 7)
1985 /** Sets the slew rate.  Must be preserved in software */
1986 # define ENC_TVDAC_SLEW_FAST            (1 << 6)
1987 # define DAC_A_1_3_V                    (0 << 4)
1988 # define DAC_A_1_1_V                    (1 << 4)
1989 # define DAC_A_0_7_V                    (2 << 4)
1990 # define DAC_A_MASK                     (3 << 4)
1991 # define DAC_B_1_3_V                    (0 << 2)
1992 # define DAC_B_1_1_V                    (1 << 2)
1993 # define DAC_B_0_7_V                    (2 << 2)
1994 # define DAC_B_MASK                     (3 << 2)
1995 # define DAC_C_1_3_V                    (0 << 0)
1996 # define DAC_C_1_1_V                    (1 << 0)
1997 # define DAC_C_0_7_V                    (2 << 0)
1998 # define DAC_C_MASK                     (3 << 0)
1999
2000 /**
2001  * CSC coefficients are stored in a floating point format with 9 bits of
2002  * mantissa and 2 or 3 bits of exponent.  The exponent is represented as 2**-n,
2003  * where 2-bit exponents are unsigned n, and 3-bit exponents are signed n with
2004  * -1 (0x3) being the only legal negative value.
2005  */
2006 #define TV_CSC_Y                0x68010
2007 # define TV_RY_MASK                     0x07ff0000
2008 # define TV_RY_SHIFT                    16
2009 # define TV_GY_MASK                     0x00000fff
2010 # define TV_GY_SHIFT                    0
2011
2012 #define TV_CSC_Y2               0x68014
2013 # define TV_BY_MASK                     0x07ff0000
2014 # define TV_BY_SHIFT                    16
2015 /**
2016  * Y attenuation for component video.
2017  *
2018  * Stored in 1.9 fixed point.
2019  */
2020 # define TV_AY_MASK                     0x000003ff
2021 # define TV_AY_SHIFT                    0
2022
2023 #define TV_CSC_U                0x68018
2024 # define TV_RU_MASK                     0x07ff0000
2025 # define TV_RU_SHIFT                    16
2026 # define TV_GU_MASK                     0x000007ff
2027 # define TV_GU_SHIFT                    0
2028
2029 #define TV_CSC_U2               0x6801c
2030 # define TV_BU_MASK                     0x07ff0000
2031 # define TV_BU_SHIFT                    16
2032 /**
2033  * U attenuation for component video.
2034  *
2035  * Stored in 1.9 fixed point.
2036  */
2037 # define TV_AU_MASK                     0x000003ff
2038 # define TV_AU_SHIFT                    0
2039
2040 #define TV_CSC_V                0x68020
2041 # define TV_RV_MASK                     0x0fff0000
2042 # define TV_RV_SHIFT                    16
2043 # define TV_GV_MASK                     0x000007ff
2044 # define TV_GV_SHIFT                    0
2045
2046 #define TV_CSC_V2               0x68024
2047 # define TV_BV_MASK                     0x07ff0000
2048 # define TV_BV_SHIFT                    16
2049 /**
2050  * V attenuation for component video.
2051  *
2052  * Stored in 1.9 fixed point.
2053  */
2054 # define TV_AV_MASK                     0x000007ff
2055 # define TV_AV_SHIFT                    0
2056
2057 #define TV_CLR_KNOBS            0x68028
2058 /** 2s-complement brightness adjustment */
2059 # define TV_BRIGHTNESS_MASK             0xff000000
2060 # define TV_BRIGHTNESS_SHIFT            24
2061 /** Contrast adjustment, as a 2.6 unsigned floating point number */
2062 # define TV_CONTRAST_MASK               0x00ff0000
2063 # define TV_CONTRAST_SHIFT              16
2064 /** Saturation adjustment, as a 2.6 unsigned floating point number */
2065 # define TV_SATURATION_MASK             0x0000ff00
2066 # define TV_SATURATION_SHIFT            8
2067 /** Hue adjustment, as an integer phase angle in degrees */
2068 # define TV_HUE_MASK                    0x000000ff
2069 # define TV_HUE_SHIFT                   0
2070
2071 #define TV_CLR_LEVEL            0x6802c
2072 /** Controls the DAC level for black */
2073 # define TV_BLACK_LEVEL_MASK            0x01ff0000
2074 # define TV_BLACK_LEVEL_SHIFT           16
2075 /** Controls the DAC level for blanking */
2076 # define TV_BLANK_LEVEL_MASK            0x000001ff
2077 # define TV_BLANK_LEVEL_SHIFT           0
2078
2079 #define TV_H_CTL_1              0x68030
2080 /** Number of pixels in the hsync. */
2081 # define TV_HSYNC_END_MASK              0x1fff0000
2082 # define TV_HSYNC_END_SHIFT             16
2083 /** Total number of pixels minus one in the line (display and blanking). */
2084 # define TV_HTOTAL_MASK                 0x00001fff
2085 # define TV_HTOTAL_SHIFT                0
2086
2087 #define TV_H_CTL_2              0x68034
2088 /** Enables the colorburst (needed for non-component color) */
2089 # define TV_BURST_ENA                   (1 << 31)
2090 /** Offset of the colorburst from the start of hsync, in pixels minus one. */
2091 # define TV_HBURST_START_SHIFT          16
2092 # define TV_HBURST_START_MASK           0x1fff0000
2093 /** Length of the colorburst */
2094 # define TV_HBURST_LEN_SHIFT            0
2095 # define TV_HBURST_LEN_MASK             0x0001fff
2096
2097 #define TV_H_CTL_3              0x68038
2098 /** End of hblank, measured in pixels minus one from start of hsync */
2099 # define TV_HBLANK_END_SHIFT            16
2100 # define TV_HBLANK_END_MASK             0x1fff0000
2101 /** Start of hblank, measured in pixels minus one from start of hsync */
2102 # define TV_HBLANK_START_SHIFT          0
2103 # define TV_HBLANK_START_MASK           0x0001fff
2104
2105 #define TV_V_CTL_1              0x6803c
2106 /** XXX */
2107 # define TV_NBR_END_SHIFT               16
2108 # define TV_NBR_END_MASK                0x07ff0000
2109 /** XXX */
2110 # define TV_VI_END_F1_SHIFT             8
2111 # define TV_VI_END_F1_MASK              0x00003f00
2112 /** XXX */
2113 # define TV_VI_END_F2_SHIFT             0
2114 # define TV_VI_END_F2_MASK              0x0000003f
2115
2116 #define TV_V_CTL_2              0x68040
2117 /** Length of vsync, in half lines */
2118 # define TV_VSYNC_LEN_MASK              0x07ff0000
2119 # define TV_VSYNC_LEN_SHIFT             16
2120 /** Offset of the start of vsync in field 1, measured in one less than the
2121  * number of half lines.
2122  */
2123 # define TV_VSYNC_START_F1_MASK         0x00007f00
2124 # define TV_VSYNC_START_F1_SHIFT        8
2125 /**
2126  * Offset of the start of vsync in field 2, measured in one less than the
2127  * number of half lines.
2128  */
2129 # define TV_VSYNC_START_F2_MASK         0x0000007f
2130 # define TV_VSYNC_START_F2_SHIFT        0
2131
2132 #define TV_V_CTL_3              0x68044
2133 /** Enables generation of the equalization signal */
2134 # define TV_EQUAL_ENA                   (1 << 31)
2135 /** Length of vsync, in half lines */
2136 # define TV_VEQ_LEN_MASK                0x007f0000
2137 # define TV_VEQ_LEN_SHIFT               16
2138 /** Offset of the start of equalization in field 1, measured in one less than
2139  * the number of half lines.
2140  */
2141 # define TV_VEQ_START_F1_MASK           0x0007f00
2142 # define TV_VEQ_START_F1_SHIFT          8
2143 /**
2144  * Offset of the start of equalization in field 2, measured in one less than
2145  * the number of half lines.
2146  */
2147 # define TV_VEQ_START_F2_MASK           0x000007f
2148 # define TV_VEQ_START_F2_SHIFT          0
2149
2150 #define TV_V_CTL_4              0x68048
2151 /**
2152  * Offset to start of vertical colorburst, measured in one less than the
2153  * number of lines from vertical start.
2154  */
2155 # define TV_VBURST_START_F1_MASK        0x003f0000
2156 # define TV_VBURST_START_F1_SHIFT       16
2157 /**
2158  * Offset to the end of vertical colorburst, measured in one less than the
2159  * number of lines from the start of NBR.
2160  */
2161 # define TV_VBURST_END_F1_MASK          0x000000ff
2162 # define TV_VBURST_END_F1_SHIFT         0
2163
2164 #define TV_V_CTL_5              0x6804c
2165 /**
2166  * Offset to start of vertical colorburst, measured in one less than the
2167  * number of lines from vertical start.
2168  */
2169 # define TV_VBURST_START_F2_MASK        0x003f0000
2170 # define TV_VBURST_START_F2_SHIFT       16
2171 /**
2172  * Offset to the end of vertical colorburst, measured in one less than the
2173  * number of lines from the start of NBR.
2174  */
2175 # define TV_VBURST_END_F2_MASK          0x000000ff
2176 # define TV_VBURST_END_F2_SHIFT         0
2177
2178 #define TV_V_CTL_6              0x68050
2179 /**
2180  * Offset to start of vertical colorburst, measured in one less than the
2181  * number of lines from vertical start.
2182  */
2183 # define TV_VBURST_START_F3_MASK        0x003f0000
2184 # define TV_VBURST_START_F3_SHIFT       16
2185 /**
2186  * Offset to the end of vertical colorburst, measured in one less than the
2187  * number of lines from the start of NBR.
2188  */
2189 # define TV_VBURST_END_F3_MASK          0x000000ff
2190 # define TV_VBURST_END_F3_SHIFT         0
2191
2192 #define TV_V_CTL_7              0x68054
2193 /**
2194  * Offset to start of vertical colorburst, measured in one less than the
2195  * number of lines from vertical start.
2196  */
2197 # define TV_VBURST_START_F4_MASK        0x003f0000
2198 # define TV_VBURST_START_F4_SHIFT       16
2199 /**
2200  * Offset to the end of vertical colorburst, measured in one less than the
2201  * number of lines from the start of NBR.
2202  */
2203 # define TV_VBURST_END_F4_MASK          0x000000ff
2204 # define TV_VBURST_END_F4_SHIFT         0
2205
2206 #define TV_SC_CTL_1             0x68060
2207 /** Turns on the first subcarrier phase generation DDA */
2208 # define TV_SC_DDA1_EN                  (1 << 31)
2209 /** Turns on the first subcarrier phase generation DDA */
2210 # define TV_SC_DDA2_EN                  (1 << 30)
2211 /** Turns on the first subcarrier phase generation DDA */
2212 # define TV_SC_DDA3_EN                  (1 << 29)
2213 /** Sets the subcarrier DDA to reset frequency every other field */
2214 # define TV_SC_RESET_EVERY_2            (0 << 24)
2215 /** Sets the subcarrier DDA to reset frequency every fourth field */
2216 # define TV_SC_RESET_EVERY_4            (1 << 24)
2217 /** Sets the subcarrier DDA to reset frequency every eighth field */
2218 # define TV_SC_RESET_EVERY_8            (2 << 24)
2219 /** Sets the subcarrier DDA to never reset the frequency */
2220 # define TV_SC_RESET_NEVER              (3 << 24)
2221 /** Sets the peak amplitude of the colorburst.*/
2222 # define TV_BURST_LEVEL_MASK            0x00ff0000
2223 # define TV_BURST_LEVEL_SHIFT           16
2224 /** Sets the increment of the first subcarrier phase generation DDA */
2225 # define TV_SCDDA1_INC_MASK             0x00000fff
2226 # define TV_SCDDA1_INC_SHIFT            0
2227
2228 #define TV_SC_CTL_2             0x68064
2229 /** Sets the rollover for the second subcarrier phase generation DDA */
2230 # define TV_SCDDA2_SIZE_MASK            0x7fff0000
2231 # define TV_SCDDA2_SIZE_SHIFT           16
2232 /** Sets the increent of the second subcarrier phase generation DDA */
2233 # define TV_SCDDA2_INC_MASK             0x00007fff
2234 # define TV_SCDDA2_INC_SHIFT            0
2235
2236 #define TV_SC_CTL_3             0x68068
2237 /** Sets the rollover for the third subcarrier phase generation DDA */
2238 # define TV_SCDDA3_SIZE_MASK            0x7fff0000
2239 # define TV_SCDDA3_SIZE_SHIFT           16
2240 /** Sets the increent of the third subcarrier phase generation DDA */
2241 # define TV_SCDDA3_INC_MASK             0x00007fff
2242 # define TV_SCDDA3_INC_SHIFT            0
2243
2244 #define TV_WIN_POS              0x68070
2245 /** X coordinate of the display from the start of horizontal active */
2246 # define TV_XPOS_MASK                   0x1fff0000
2247 # define TV_XPOS_SHIFT                  16
2248 /** Y coordinate of the display from the start of vertical active (NBR) */
2249 # define TV_YPOS_MASK                   0x00000fff
2250 # define TV_YPOS_SHIFT                  0
2251
2252 #define TV_WIN_SIZE             0x68074
2253 /** Horizontal size of the display window, measured in pixels*/
2254 # define TV_XSIZE_MASK                  0x1fff0000
2255 # define TV_XSIZE_SHIFT                 16
2256 /**
2257  * Vertical size of the display window, measured in pixels.
2258  *
2259  * Must be even for interlaced modes.
2260  */
2261 # define TV_YSIZE_MASK                  0x00000fff
2262 # define TV_YSIZE_SHIFT                 0
2263
2264 #define TV_FILTER_CTL_1         0x68080
2265 /**
2266  * Enables automatic scaling calculation.
2267  *
2268  * If set, the rest of the registers are ignored, and the calculated values can
2269  * be read back from the register.
2270  */
2271 # define TV_AUTO_SCALE                  (1 << 31)
2272 /**
2273  * Disables the vertical filter.
2274  *
2275  * This is required on modes more than 1024 pixels wide */
2276 # define TV_V_FILTER_BYPASS             (1 << 29)
2277 /** Enables adaptive vertical filtering */
2278 # define TV_VADAPT                      (1 << 28)
2279 # define TV_VADAPT_MODE_MASK            (3 << 26)
2280 /** Selects the least adaptive vertical filtering mode */
2281 # define TV_VADAPT_MODE_LEAST           (0 << 26)
2282 /** Selects the moderately adaptive vertical filtering mode */
2283 # define TV_VADAPT_MODE_MODERATE        (1 << 26)
2284 /** Selects the most adaptive vertical filtering mode */
2285 # define TV_VADAPT_MODE_MOST            (3 << 26)
2286 /**
2287  * Sets the horizontal scaling factor.
2288  *
2289  * This should be the fractional part of the horizontal scaling factor divided
2290  * by the oversampling rate.  TV_HSCALE should be less than 1, and set to:
2291  *
2292  * (src width - 1) / ((oversample * dest width) - 1)
2293  */
2294 # define TV_HSCALE_FRAC_MASK            0x00003fff
2295 # define TV_HSCALE_FRAC_SHIFT           0
2296
2297 #define TV_FILTER_CTL_2         0x68084
2298 /**
2299  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
2300  *
2301  * TV_VSCALE should be (src height - 1) / ((interlace * dest height) - 1)
2302  */
2303 # define TV_VSCALE_INT_MASK             0x00038000
2304 # define TV_VSCALE_INT_SHIFT            15
2305 /**
2306  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
2307  *
2308  * \sa TV_VSCALE_INT_MASK
2309  */
2310 # define TV_VSCALE_FRAC_MASK            0x00007fff
2311 # define TV_VSCALE_FRAC_SHIFT           0
2312
2313 #define TV_FILTER_CTL_3         0x68088
2314 /**
2315  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
2316  *
2317  * TV_VSCALE should be (src height - 1) / (1/4 * (dest height - 1))
2318  *
2319  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
2320  */
2321 # define TV_VSCALE_IP_INT_MASK          0x00038000
2322 # define TV_VSCALE_IP_INT_SHIFT         15
2323 /**
2324  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
2325  *
2326  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
2327  *
2328  * \sa TV_VSCALE_IP_INT_MASK
2329  */
2330 # define TV_VSCALE_IP_FRAC_MASK         0x00007fff
2331 # define TV_VSCALE_IP_FRAC_SHIFT                0
2332
2333 #define TV_CC_CONTROL           0x68090
2334 # define TV_CC_ENABLE                   (1 << 31)
2335 /**
2336  * Specifies which field to send the CC data in.
2337  *
2338  * CC data is usually sent in field 0.
2339  */
2340 # define TV_CC_FID_MASK                 (1 << 27)
2341 # define TV_CC_FID_SHIFT                27
2342 /** Sets the horizontal position of the CC data.  Usually 135. */
2343 # define TV_CC_HOFF_MASK                0x03ff0000
2344 # define TV_CC_HOFF_SHIFT               16
2345 /** Sets the vertical position of the CC data.  Usually 21 */
2346 # define TV_CC_LINE_MASK                0x0000003f
2347 # define TV_CC_LINE_SHIFT               0
2348
2349 #define TV_CC_DATA              0x68094
2350 # define TV_CC_RDY                      (1 << 31)
2351 /** Second word of CC data to be transmitted. */
2352 # define TV_CC_DATA_2_MASK              0x007f0000
2353 # define TV_CC_DATA_2_SHIFT             16
2354 /** First word of CC data to be transmitted. */
2355 # define TV_CC_DATA_1_MASK              0x0000007f
2356 # define TV_CC_DATA_1_SHIFT             0
2357
2358 #define TV_H_LUMA_0             0x68100
2359 #define TV_H_LUMA_59            0x681ec
2360 #define TV_H_CHROMA_0           0x68200
2361 #define TV_H_CHROMA_59          0x682ec
2362 #define TV_V_LUMA_0             0x68300
2363 #define TV_V_LUMA_42            0x683a8
2364 #define TV_V_CHROMA_0           0x68400
2365 #define TV_V_CHROMA_42          0x684a8
2366
2367 /* Display Port */
2368 #define DP_A                            0x64000 /* eDP */
2369 #define DP_B                            0x64100
2370 #define DP_C                            0x64200
2371 #define DP_D                            0x64300
2372
2373 #define   DP_PORT_EN                    (1 << 31)
2374 #define   DP_PIPEB_SELECT               (1 << 30)
2375 #define   DP_PIPE_MASK                  (1 << 30)
2376
2377 /* Link training mode - select a suitable mode for each stage */
2378 #define   DP_LINK_TRAIN_PAT_1           (0 << 28)
2379 #define   DP_LINK_TRAIN_PAT_2           (1 << 28)
2380 #define   DP_LINK_TRAIN_PAT_IDLE        (2 << 28)
2381 #define   DP_LINK_TRAIN_OFF             (3 << 28)
2382 #define   DP_LINK_TRAIN_MASK            (3 << 28)
2383 #define   DP_LINK_TRAIN_SHIFT           28
2384
2385 /* CPT Link training mode */
2386 #define   DP_LINK_TRAIN_PAT_1_CPT       (0 << 8)
2387 #define   DP_LINK_TRAIN_PAT_2_CPT       (1 << 8)
2388 #define   DP_LINK_TRAIN_PAT_IDLE_CPT    (2 << 8)
2389 #define   DP_LINK_TRAIN_OFF_CPT         (3 << 8)
2390 #define   DP_LINK_TRAIN_MASK_CPT        (7 << 8)
2391 #define   DP_LINK_TRAIN_SHIFT_CPT       8
2392
2393 /* Signal voltages. These are mostly controlled by the other end */
2394 #define   DP_VOLTAGE_0_4                (0 << 25)
2395 #define   DP_VOLTAGE_0_6                (1 << 25)
2396 #define   DP_VOLTAGE_0_8                (2 << 25)
2397 #define   DP_VOLTAGE_1_2                (3 << 25)
2398 #define   DP_VOLTAGE_MASK               (7 << 25)
2399 #define   DP_VOLTAGE_SHIFT              25
2400
2401 /* Signal pre-emphasis levels, like voltages, the other end tells us what
2402  * they want
2403  */
2404 #define   DP_PRE_EMPHASIS_0             (0 << 22)
2405 #define   DP_PRE_EMPHASIS_3_5           (1 << 22)
2406 #define   DP_PRE_EMPHASIS_6             (2 << 22)
2407 #define   DP_PRE_EMPHASIS_9_5           (3 << 22)
2408 #define   DP_PRE_EMPHASIS_MASK          (7 << 22)
2409 #define   DP_PRE_EMPHASIS_SHIFT         22
2410
2411 /* How many wires to use. I guess 3 was too hard */
2412 #define   DP_PORT_WIDTH_1               (0 << 19)
2413 #define   DP_PORT_WIDTH_2               (1 << 19)
2414 #define   DP_PORT_WIDTH_4               (3 << 19)
2415 #define   DP_PORT_WIDTH_MASK            (7 << 19)
2416
2417 /* Mystic DPCD version 1.1 special mode */
2418 #define   DP_ENHANCED_FRAMING           (1 << 18)
2419
2420 /* eDP */
2421 #define   DP_PLL_FREQ_270MHZ            (0 << 16)
2422 #define   DP_PLL_FREQ_160MHZ            (1 << 16)
2423 #define   DP_PLL_FREQ_MASK              (3 << 16)
2424
2425 /** locked once port is enabled */
2426 #define   DP_PORT_REVERSAL              (1 << 15)
2427
2428 /* eDP */
2429 #define   DP_PLL_ENABLE                 (1 << 14)
2430
2431 /** sends the clock on lane 15 of the PEG for debug */
2432 #define   DP_CLOCK_OUTPUT_ENABLE        (1 << 13)
2433
2434 #define   DP_SCRAMBLING_DISABLE         (1 << 12)
2435 #define   DP_SCRAMBLING_DISABLE_IRONLAKE        (1 << 7)
2436
2437 /** limit RGB values to avoid confusing TVs */
2438 #define   DP_COLOR_RANGE_16_235         (1 << 8)
2439
2440 /** Turn on the audio link */
2441 #define   DP_AUDIO_OUTPUT_ENABLE        (1 << 6)
2442
2443 /** vs and hs sync polarity */
2444 #define   DP_SYNC_VS_HIGH               (1 << 4)
2445 #define   DP_SYNC_HS_HIGH               (1 << 3)
2446
2447 /** A fantasy */
2448 #define   DP_DETECTED                   (1 << 2)
2449
2450 /** The aux channel provides a way to talk to the
2451  * signal sink for DDC etc. Max packet size supported
2452  * is 20 bytes in each direction, hence the 5 fixed
2453  * data registers
2454  */
2455 #define DPA_AUX_CH_CTL                  0x64010
2456 #define DPA_AUX_CH_DATA1                0x64014
2457 #define DPA_AUX_CH_DATA2                0x64018
2458 #define DPA_AUX_CH_DATA3                0x6401c
2459 #define DPA_AUX_CH_DATA4                0x64020
2460 #define DPA_AUX_CH_DATA5                0x64024
2461
2462 #define DPB_AUX_CH_CTL                  0x64110
2463 #define DPB_AUX_CH_DATA1                0x64114
2464 #define DPB_AUX_CH_DATA2                0x64118
2465 #define DPB_AUX_CH_DATA3                0x6411c
2466 #define DPB_AUX_CH_DATA4                0x64120
2467 #define DPB_AUX_CH_DATA5                0x64124
2468
2469 #define DPC_AUX_CH_CTL                  0x64210
2470 #define DPC_AUX_CH_DATA1                0x64214
2471 #define DPC_AUX_CH_DATA2                0x64218
2472 #define DPC_AUX_CH_DATA3                0x6421c
2473 #define DPC_AUX_CH_DATA4                0x64220
2474 #define DPC_AUX_CH_DATA5                0x64224
2475
2476 #define DPD_AUX_CH_CTL                  0x64310
2477 #define DPD_AUX_CH_DATA1                0x64314
2478 #define DPD_AUX_CH_DATA2                0x64318
2479 #define DPD_AUX_CH_DATA3                0x6431c
2480 #define DPD_AUX_CH_DATA4                0x64320
2481 #define DPD_AUX_CH_DATA5                0x64324
2482
2483 #define   DP_AUX_CH_CTL_SEND_BUSY           (1 << 31)
2484 #define   DP_AUX_CH_CTL_DONE                (1 << 30)
2485 #define   DP_AUX_CH_CTL_INTERRUPT           (1 << 29)
2486 #define   DP_AUX_CH_CTL_TIME_OUT_ERROR      (1 << 28)
2487 #define   DP_AUX_CH_CTL_TIME_OUT_400us      (0 << 26)
2488 #define   DP_AUX_CH_CTL_TIME_OUT_600us      (1 << 26)
2489 #define   DP_AUX_CH_CTL_TIME_OUT_800us      (2 << 26)
2490 #define   DP_AUX_CH_CTL_TIME_OUT_1600us     (3 << 26)
2491 #define   DP_AUX_CH_CTL_TIME_OUT_MASK       (3 << 26)
2492 #define   DP_AUX_CH_CTL_RECEIVE_ERROR       (1 << 25)
2493 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_MASK    (0x1f << 20)
2494 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_SHIFT   20
2495 #define   DP_AUX_CH_CTL_PRECHARGE_2US_MASK   (0xf << 16)
2496 #define   DP_AUX_CH_CTL_PRECHARGE_2US_SHIFT  16
2497 #define   DP_AUX_CH_CTL_AUX_AKSV_SELECT     (1 << 15)
2498 #define   DP_AUX_CH_CTL_MANCHESTER_TEST     (1 << 14)
2499 #define   DP_AUX_CH_CTL_SYNC_TEST           (1 << 13)
2500 #define   DP_AUX_CH_CTL_DEGLITCH_TEST       (1 << 12)
2501 #define   DP_AUX_CH_CTL_PRECHARGE_TEST      (1 << 11)
2502 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_MASK    (0x7ff)
2503 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_SHIFT   0
2504
2505 /*
2506  * Computing GMCH M and N values for the Display Port link
2507  *
2508  * GMCH M/N = dot clock * bytes per pixel / ls_clk * # of lanes
2509  *
2510  * ls_clk (we assume) is the DP link clock (1.62 or 2.7 GHz)
2511  *
2512  * The GMCH value is used internally
2513  *
2514  * bytes_per_pixel is the number of bytes coming out of the plane,
2515  * which is after the LUTs, so we want the bytes for our color format.
2516  * For our current usage, this is always 3, one byte for R, G and B.
2517  */
2518 #define _PIPEA_GMCH_DATA_M                      0x70050
2519 #define _PIPEB_GMCH_DATA_M                      0x71050
2520
2521 /* Transfer unit size for display port - 1, default is 0x3f (for TU size 64) */
2522 #define   PIPE_GMCH_DATA_M_TU_SIZE_MASK         (0x3f << 25)
2523 #define   PIPE_GMCH_DATA_M_TU_SIZE_SHIFT        25
2524
2525 #define   PIPE_GMCH_DATA_M_MASK                 (0xffffff)
2526
2527 #define _PIPEA_GMCH_DATA_N                      0x70054
2528 #define _PIPEB_GMCH_DATA_N                      0x71054
2529 #define   PIPE_GMCH_DATA_N_MASK                 (0xffffff)
2530
2531 /*
2532  * Computing Link M and N values for the Display Port link
2533  *
2534  * Link M / N = pixel_clock / ls_clk
2535  *
2536  * (the DP spec calls pixel_clock the 'strm_clk')
2537  *
2538  * The Link value is transmitted in the Main Stream
2539  * Attributes and VB-ID.
2540  */
2541
2542 #define _PIPEA_DP_LINK_M                                0x70060
2543 #define _PIPEB_DP_LINK_M                                0x71060
2544 #define   PIPEA_DP_LINK_M_MASK                  (0xffffff)
2545
2546 #define _PIPEA_DP_LINK_N                                0x70064
2547 #define _PIPEB_DP_LINK_N                                0x71064
2548 #define   PIPEA_DP_LINK_N_MASK                  (0xffffff)
2549
2550 #define PIPE_GMCH_DATA_M(pipe) _PIPE(pipe, _PIPEA_GMCH_DATA_M, _PIPEB_GMCH_DATA_M)
2551 #define PIPE_GMCH_DATA_N(pipe) _PIPE(pipe, _PIPEA_GMCH_DATA_N, _PIPEB_GMCH_DATA_N)
2552 #define PIPE_DP_LINK_M(pipe) _PIPE(pipe, _PIPEA_DP_LINK_M, _PIPEB_DP_LINK_M)
2553 #define PIPE_DP_LINK_N(pipe) _PIPE(pipe, _PIPEA_DP_LINK_N, _PIPEB_DP_LINK_N)
2554
2555 /* Display & cursor control */
2556
2557 /* Pipe A */
2558 #define _PIPEADSL               0x70000
2559 #define   DSL_LINEMASK_GEN2     0x00000fff
2560 #define   DSL_LINEMASK_GEN3     0x00001fff
2561 #define _PIPEACONF              0x70008
2562 #define   PIPECONF_ENABLE       (1<<31)
2563 #define   PIPECONF_DISABLE      0
2564 #define   PIPECONF_DOUBLE_WIDE  (1<<30)
2565 #define   I965_PIPECONF_ACTIVE  (1<<30)
2566 #define   PIPECONF_FRAME_START_DELAY_MASK (3<<27)
2567 #define   PIPECONF_SINGLE_WIDE  0
2568 #define   PIPECONF_PIPE_UNLOCKED 0
2569 #define   PIPECONF_PIPE_LOCKED  (1<<25)
2570 #define   PIPECONF_PALETTE      0
2571 #define   PIPECONF_GAMMA                (1<<24)
2572 #define   PIPECONF_FORCE_BORDER (1<<25)
2573 #define   PIPECONF_INTERLACE_MASK       (7 << 21)
2574 /* Note that pre-gen3 does not support interlaced display directly. Panel
2575  * fitting must be disabled on pre-ilk for interlaced. */
2576 #define   PIPECONF_PROGRESSIVE                  (0 << 21)
2577 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT_PANEL (4 << 21) /* gen4 only */
2578 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT       (5 << 21) /* gen4 only */
2579 #define   PIPECONF_INTERLACE_W_FIELD_INDICATION (6 << 21)
2580 #define   PIPECONF_INTERLACE_FIELD_0_ONLY       (7 << 21) /* gen3 only */
2581 /* Ironlake and later have a complete new set of values for interlaced. PFIT
2582  * means panel fitter required, PF means progressive fetch, DBL means power
2583  * saving pixel doubling. */
2584 #define   PIPECONF_PFIT_PF_INTERLACED_ILK       (1 << 21)
2585 #define   PIPECONF_INTERLACED_ILK               (3 << 21)
2586 #define   PIPECONF_INTERLACED_DBL_ILK           (4 << 21) /* ilk/snb only */
2587 #define   PIPECONF_PFIT_PF_INTERLACED_DBL_ILK   (5 << 21) /* ilk/snb only */
2588 #define   PIPECONF_CXSR_DOWNCLOCK       (1<<16)
2589 #define   PIPECONF_BPP_MASK     (0x000000e0)
2590 #define   PIPECONF_BPP_8        (0<<5)
2591 #define   PIPECONF_BPP_10       (1<<5)
2592 #define   PIPECONF_BPP_6        (2<<5)
2593 #define   PIPECONF_BPP_12       (3<<5)
2594 #define   PIPECONF_DITHER_EN    (1<<4)
2595 #define   PIPECONF_DITHER_TYPE_MASK (0x0000000c)
2596 #define   PIPECONF_DITHER_TYPE_SP (0<<2)
2597 #define   PIPECONF_DITHER_TYPE_ST1 (1<<2)
2598 #define   PIPECONF_DITHER_TYPE_ST2 (2<<2)
2599 #define   PIPECONF_DITHER_TYPE_TEMP (3<<2)
2600 #define _PIPEASTAT              0x70024
2601 #define   PIPE_FIFO_UNDERRUN_STATUS             (1UL<<31)
2602 #define   SPRITE1_FLIPDONE_INT_EN_VLV           (1UL<<30)
2603 #define   PIPE_CRC_ERROR_ENABLE                 (1UL<<29)
2604 #define   PIPE_CRC_DONE_ENABLE                  (1UL<<28)
2605 #define   PIPE_GMBUS_EVENT_ENABLE               (1UL<<27)
2606 #define   PLANE_FLIP_DONE_INT_EN_VLV            (1UL<<26)
2607 #define   PIPE_HOTPLUG_INTERRUPT_ENABLE         (1UL<<26)
2608 #define   PIPE_VSYNC_INTERRUPT_ENABLE           (1UL<<25)
2609 #define   PIPE_DISPLAY_LINE_COMPARE_ENABLE      (1UL<<24)
2610 #define   PIPE_DPST_EVENT_ENABLE                (1UL<<23)
2611 #define   SPRITE0_FLIP_DONE_INT_EN_VLV          (1UL<<26)
2612 #define   PIPE_LEGACY_BLC_EVENT_ENABLE          (1UL<<22)
2613 #define   PIPE_ODD_FIELD_INTERRUPT_ENABLE       (1UL<<21)
2614 #define   PIPE_EVEN_FIELD_INTERRUPT_ENABLE      (1UL<<20)
2615 #define   PIPE_HOTPLUG_TV_INTERRUPT_ENABLE      (1UL<<18) /* pre-965 */
2616 #define   PIPE_START_VBLANK_INTERRUPT_ENABLE    (1UL<<18) /* 965 or later */
2617 #define   PIPE_VBLANK_INTERRUPT_ENABLE          (1UL<<17)
2618 #define   PIPEA_HBLANK_INT_EN_VLV               (1UL<<16)
2619 #define   PIPE_OVERLAY_UPDATED_ENABLE           (1UL<<16)
2620 #define   SPRITE1_FLIPDONE_INT_STATUS_VLV       (1UL<<15)
2621 #define   SPRITE0_FLIPDONE_INT_STATUS_VLV       (1UL<<15)
2622 #define   PIPE_CRC_ERROR_INTERRUPT_STATUS       (1UL<<13)
2623 #define   PIPE_CRC_DONE_INTERRUPT_STATUS        (1UL<<12)
2624 #define   PIPE_GMBUS_INTERRUPT_STATUS           (1UL<<11)
2625 #define   PLANE_FLIPDONE_INT_STATUS_VLV         (1UL<<10)
2626 #define   PIPE_HOTPLUG_INTERRUPT_STATUS         (1UL<<10)
2627 #define   PIPE_VSYNC_INTERRUPT_STATUS           (1UL<<9)
2628 #define   PIPE_DISPLAY_LINE_COMPARE_STATUS      (1UL<<8)
2629 #define   PIPE_DPST_EVENT_STATUS                (1UL<<7)
2630 #define   PIPE_LEGACY_BLC_EVENT_STATUS          (1UL<<6)
2631 #define   PIPE_ODD_FIELD_INTERRUPT_STATUS       (1UL<<5)
2632 #define   PIPE_EVEN_FIELD_INTERRUPT_STATUS      (1UL<<4)
2633 #define   PIPE_HOTPLUG_TV_INTERRUPT_STATUS      (1UL<<2) /* pre-965 */
2634 #define   PIPE_START_VBLANK_INTERRUPT_STATUS    (1UL<<2) /* 965 or later */
2635 #define   PIPE_VBLANK_INTERRUPT_STATUS          (1UL<<1)
2636 #define   PIPE_OVERLAY_UPDATED_STATUS           (1UL<<0)
2637 #define   PIPE_BPC_MASK                         (7 << 5) /* Ironlake */
2638 #define   PIPE_8BPC                             (0 << 5)
2639 #define   PIPE_10BPC                            (1 << 5)
2640 #define   PIPE_6BPC                             (2 << 5)
2641 #define   PIPE_12BPC                            (3 << 5)
2642
2643 #define PIPESRC(pipe) _PIPE(pipe, _PIPEASRC, _PIPEBSRC)
2644 #define PIPECONF(pipe) _PIPE(pipe, _PIPEACONF, _PIPEBCONF)
2645 #define PIPEDSL(pipe)  _PIPE(pipe, _PIPEADSL, _PIPEBDSL)
2646 #define PIPEFRAME(pipe) _PIPE(pipe, _PIPEAFRAMEHIGH, _PIPEBFRAMEHIGH)
2647 #define PIPEFRAMEPIXEL(pipe)  _PIPE(pipe, _PIPEAFRAMEPIXEL, _PIPEBFRAMEPIXEL)
2648 #define PIPESTAT(pipe) _PIPE(pipe, _PIPEASTAT, _PIPEBSTAT)
2649
2650 #define VLV_DPFLIPSTAT                          0x70028
2651 #define   PIPEB_LINE_COMPARE_STATUS             (1<<29)
2652 #define   PIPEB_HLINE_INT_EN                    (1<<28)
2653 #define   PIPEB_VBLANK_INT_EN                   (1<<27)
2654 #define   SPRITED_FLIPDONE_INT_EN               (1<<26)
2655 #define   SPRITEC_FLIPDONE_INT_EN               (1<<25)
2656 #define   PLANEB_FLIPDONE_INT_EN                (1<<24)
2657 #define   PIPEA_LINE_COMPARE_STATUS             (1<<21)
2658 #define   PIPEA_HLINE_INT_EN                    (1<<20)
2659 #define   PIPEA_VBLANK_INT_EN                   (1<<19)
2660 #define   SPRITEB_FLIPDONE_INT_EN               (1<<18)
2661 #define   SPRITEA_FLIPDONE_INT_EN               (1<<17)
2662 #define   PLANEA_FLIPDONE_INT_EN                (1<<16)
2663
2664 #define DPINVGTT                                0x7002c /* VLV only */
2665 #define   CURSORB_INVALID_GTT_INT_EN            (1<<23)
2666 #define   CURSORA_INVALID_GTT_INT_EN            (1<<22)
2667 #define   SPRITED_INVALID_GTT_INT_EN            (1<<21)
2668 #define   SPRITEC_INVALID_GTT_INT_EN            (1<<20)
2669 #define   PLANEB_INVALID_GTT_INT_EN             (1<<19)
2670 #define   SPRITEB_INVALID_GTT_INT_EN            (1<<18)
2671 #define   SPRITEA_INVALID_GTT_INT_EN            (1<<17)
2672 #define   PLANEA_INVALID_GTT_INT_EN             (1<<16)
2673 #define   DPINVGTT_EN_MASK                      0xff0000
2674 #define   CURSORB_INVALID_GTT_STATUS            (1<<7)
2675 #define   CURSORA_INVALID_GTT_STATUS            (1<<6)
2676 #define   SPRITED_INVALID_GTT_STATUS            (1<<5)
2677 #define   SPRITEC_INVALID_GTT_STATUS            (1<<4)
2678 #define   PLANEB_INVALID_GTT_STATUS             (1<<3)
2679 #define   SPRITEB_INVALID_GTT_STATUS            (1<<2)
2680 #define   SPRITEA_INVALID_GTT_STATUS            (1<<1)
2681 #define   PLANEA_INVALID_GTT_STATUS             (1<<0)
2682 #define   DPINVGTT_STATUS_MASK                  0xff
2683
2684 #define DSPARB                  0x70030
2685 #define   DSPARB_CSTART_MASK    (0x7f << 7)
2686 #define   DSPARB_CSTART_SHIFT   7
2687 #define   DSPARB_BSTART_MASK    (0x7f)
2688 #define   DSPARB_BSTART_SHIFT   0
2689 #define   DSPARB_BEND_SHIFT     9 /* on 855 */
2690 #define   DSPARB_AEND_SHIFT     0
2691
2692 #define DSPFW1                  0x70034
2693 #define   DSPFW_SR_SHIFT        23
2694 #define   DSPFW_SR_MASK         (0x1ff<<23)
2695 #define   DSPFW_CURSORB_SHIFT   16
2696 #define   DSPFW_CURSORB_MASK    (0x3f<<16)
2697 #define   DSPFW_PLANEB_SHIFT    8
2698 #define   DSPFW_PLANEB_MASK     (0x7f<<8)
2699 #define   DSPFW_PLANEA_MASK     (0x7f)
2700 #define DSPFW2                  0x70038
2701 #define   DSPFW_CURSORA_MASK    0x00003f00
2702 #define   DSPFW_CURSORA_SHIFT   8
2703 #define   DSPFW_PLANEC_MASK     (0x7f)
2704 #define DSPFW3                  0x7003c
2705 #define   DSPFW_HPLL_SR_EN      (1<<31)
2706 #define   DSPFW_CURSOR_SR_SHIFT 24
2707 #define   PINEVIEW_SELF_REFRESH_EN      (1<<30)
2708 #define   DSPFW_CURSOR_SR_MASK          (0x3f<<24)
2709 #define   DSPFW_HPLL_CURSOR_SHIFT       16
2710 #define   DSPFW_HPLL_CURSOR_MASK        (0x3f<<16)
2711 #define   DSPFW_HPLL_SR_MASK            (0x1ff)
2712
2713 /* drain latency register values*/
2714 #define DRAIN_LATENCY_PRECISION_32      32
2715 #define DRAIN_LATENCY_PRECISION_16      16
2716 #define VLV_DDL1                        0x70050
2717 #define DDL_CURSORA_PRECISION_32        (1<<31)
2718 #define DDL_CURSORA_PRECISION_16        (0<<31)
2719 #define DDL_CURSORA_SHIFT               24
2720 #define DDL_PLANEA_PRECISION_32         (1<<7)
2721 #define DDL_PLANEA_PRECISION_16         (0<<7)
2722 #define VLV_DDL2                        0x70054
2723 #define DDL_CURSORB_PRECISION_32        (1<<31)
2724 #define DDL_CURSORB_PRECISION_16        (0<<31)
2725 #define DDL_CURSORB_SHIFT               24
2726 #define DDL_PLANEB_PRECISION_32         (1<<7)
2727 #define DDL_PLANEB_PRECISION_16         (0<<7)
2728
2729 /* FIFO watermark sizes etc */
2730 #define G4X_FIFO_LINE_SIZE      64
2731 #define I915_FIFO_LINE_SIZE     64
2732 #define I830_FIFO_LINE_SIZE     32
2733
2734 #define VALLEYVIEW_FIFO_SIZE    255
2735 #define G4X_FIFO_SIZE           127
2736 #define I965_FIFO_SIZE          512
2737 #define I945_FIFO_SIZE          127
2738 #define I915_FIFO_SIZE          95
2739 #define I855GM_FIFO_SIZE        127 /* In cachelines */
2740 #define I830_FIFO_SIZE          95
2741
2742 #define VALLEYVIEW_MAX_WM       0xff
2743 #define G4X_MAX_WM              0x3f
2744 #define I915_MAX_WM             0x3f
2745
2746 #define PINEVIEW_DISPLAY_FIFO   512 /* in 64byte unit */
2747 #define PINEVIEW_FIFO_LINE_SIZE 64
2748 #define PINEVIEW_MAX_WM         0x1ff
2749 #define PINEVIEW_DFT_WM         0x3f
2750 #define PINEVIEW_DFT_HPLLOFF_WM 0
2751 #define PINEVIEW_GUARD_WM               10
2752 #define PINEVIEW_CURSOR_FIFO            64
2753 #define PINEVIEW_CURSOR_MAX_WM  0x3f
2754 #define PINEVIEW_CURSOR_DFT_WM  0
2755 #define PINEVIEW_CURSOR_GUARD_WM        5
2756
2757 #define VALLEYVIEW_CURSOR_MAX_WM 64
2758 #define I965_CURSOR_FIFO        64
2759 #define I965_CURSOR_MAX_WM      32
2760 #define I965_CURSOR_DFT_WM      8
2761
2762 /* define the Watermark register on Ironlake */
2763 #define WM0_PIPEA_ILK           0x45100
2764 #define  WM0_PIPE_PLANE_MASK    (0x7f<<16)
2765 #define  WM0_PIPE_PLANE_SHIFT   16
2766 #define  WM0_PIPE_SPRITE_MASK   (0x3f<<8)
2767 #define  WM0_PIPE_SPRITE_SHIFT  8
2768 #define  WM0_PIPE_CURSOR_MASK   (0x1f)
2769
2770 #define WM0_PIPEB_ILK           0x45104
2771 #define WM0_PIPEC_IVB           0x45200
2772 #define WM1_LP_ILK              0x45108
2773 #define  WM1_LP_SR_EN           (1<<31)
2774 #define  WM1_LP_LATENCY_SHIFT   24
2775 #define  WM1_LP_LATENCY_MASK    (0x7f<<24)
2776 #define  WM1_LP_FBC_MASK        (0xf<<20)
2777 #define  WM1_LP_FBC_SHIFT       20
2778 #define  WM1_LP_SR_MASK         (0x1ff<<8)
2779 #define  WM1_LP_SR_SHIFT        8
2780 #define  WM1_LP_CURSOR_MASK     (0x3f)
2781 #define WM2_LP_ILK              0x4510c
2782 #define  WM2_LP_EN              (1<<31)
2783 #define WM3_LP_ILK              0x45110
2784 #define  WM3_LP_EN              (1<<31)
2785 #define WM1S_LP_ILK             0x45120
2786 #define WM2S_LP_IVB             0x45124
2787 #define WM3S_LP_IVB             0x45128
2788 #define  WM1S_LP_EN             (1<<31)
2789
2790 /* Memory latency timer register */
2791 #define MLTR_ILK                0x11222
2792 #define  MLTR_WM1_SHIFT         0
2793 #define  MLTR_WM2_SHIFT         8
2794 /* the unit of memory self-refresh latency time is 0.5us */
2795 #define  ILK_SRLT_MASK          0x3f
2796 #define ILK_LATENCY(shift)      (I915_READ(MLTR_ILK) >> (shift) & ILK_SRLT_MASK)
2797 #define ILK_READ_WM1_LATENCY()  ILK_LATENCY(MLTR_WM1_SHIFT)
2798 #define ILK_READ_WM2_LATENCY()  ILK_LATENCY(MLTR_WM2_SHIFT)
2799
2800 /* define the fifo size on Ironlake */
2801 #define ILK_DISPLAY_FIFO        128
2802 #define ILK_DISPLAY_MAXWM       64
2803 #define ILK_DISPLAY_DFTWM       8
2804 #define ILK_CURSOR_FIFO         32
2805 #define ILK_CURSOR_MAXWM        16
2806 #define ILK_CURSOR_DFTWM        8
2807
2808 #define ILK_DISPLAY_SR_FIFO     512
2809 #define ILK_DISPLAY_MAX_SRWM    0x1ff
2810 #define ILK_DISPLAY_DFT_SRWM    0x3f
2811 #define ILK_CURSOR_SR_FIFO      64
2812 #define ILK_CURSOR_MAX_SRWM     0x3f
2813 #define ILK_CURSOR_DFT_SRWM     8
2814
2815 #define ILK_FIFO_LINE_SIZE      64
2816
2817 /* define the WM info on Sandybridge */
2818 #define SNB_DISPLAY_FIFO        128
2819 #define SNB_DISPLAY_MAXWM       0x7f    /* bit 16:22 */
2820 #define SNB_DISPLAY_DFTWM       8
2821 #define SNB_CURSOR_FIFO         32
2822 #define SNB_CURSOR_MAXWM        0x1f    /* bit 4:0 */
2823 #define SNB_CURSOR_DFTWM        8
2824
2825 #define SNB_DISPLAY_SR_FIFO     512
2826 #define SNB_DISPLAY_MAX_SRWM    0x1ff   /* bit 16:8 */
2827 #define SNB_DISPLAY_DFT_SRWM    0x3f
2828 #define SNB_CURSOR_SR_FIFO      64
2829 #define SNB_CURSOR_MAX_SRWM     0x3f    /* bit 5:0 */
2830 #define SNB_CURSOR_DFT_SRWM     8
2831
2832 #define SNB_FBC_MAX_SRWM        0xf     /* bit 23:20 */
2833
2834 #define SNB_FIFO_LINE_SIZE      64
2835
2836
2837 /* the address where we get all kinds of latency value */
2838 #define SSKPD                   0x5d10
2839 #define SSKPD_WM_MASK           0x3f
2840 #define SSKPD_WM0_SHIFT         0
2841 #define SSKPD_WM1_SHIFT         8
2842 #define SSKPD_WM2_SHIFT         16
2843 #define SSKPD_WM3_SHIFT         24
2844
2845 #define SNB_LATENCY(shift)      (I915_READ(MCHBAR_MIRROR_BASE_SNB + SSKPD) >> (shift) & SSKPD_WM_MASK)
2846 #define SNB_READ_WM0_LATENCY()          SNB_LATENCY(SSKPD_WM0_SHIFT)
2847 #define SNB_READ_WM1_LATENCY()          SNB_LATENCY(SSKPD_WM1_SHIFT)
2848 #define SNB_READ_WM2_LATENCY()          SNB_LATENCY(SSKPD_WM2_SHIFT)
2849 #define SNB_READ_WM3_LATENCY()          SNB_LATENCY(SSKPD_WM3_SHIFT)
2850
2851 /*
2852  * The two pipe frame counter registers are not synchronized, so
2853  * reading a stable value is somewhat tricky. The following code
2854  * should work:
2855  *
2856  *  do {
2857  *    high1 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
2858  *             PIPE_FRAME_HIGH_SHIFT;
2859  *    low1 =  ((INREG(PIPEAFRAMEPIXEL) & PIPE_FRAME_LOW_MASK) >>
2860  *             PIPE_FRAME_LOW_SHIFT);
2861  *    high2 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
2862  *             PIPE_FRAME_HIGH_SHIFT);
2863  *  } while (high1 != high2);
2864  *  frame = (high1 << 8) | low1;
2865  */
2866 #define _PIPEAFRAMEHIGH          0x70040
2867 #define   PIPE_FRAME_HIGH_MASK    0x0000ffff
2868 #define   PIPE_FRAME_HIGH_SHIFT   0
2869 #define _PIPEAFRAMEPIXEL         0x70044
2870 #define   PIPE_FRAME_LOW_MASK     0xff000000
2871 #define   PIPE_FRAME_LOW_SHIFT    24
2872 #define   PIPE_PIXEL_MASK         0x00ffffff
2873 #define   PIPE_PIXEL_SHIFT        0
2874 /* GM45+ just has to be different */
2875 #define _PIPEA_FRMCOUNT_GM45    0x70040
2876 #define _PIPEA_FLIPCOUNT_GM45   0x70044
2877 #define PIPE_FRMCOUNT_GM45(pipe) _PIPE(pipe, _PIPEA_FRMCOUNT_GM45, _PIPEB_FRMCOUNT_GM45)
2878
2879 /* Cursor A & B regs */
2880 #define _CURACNTR               0x70080
2881 /* Old style CUR*CNTR flags (desktop 8xx) */
2882 #define   CURSOR_ENABLE         0x80000000
2883 #define   CURSOR_GAMMA_ENABLE   0x40000000
2884 #define   CURSOR_STRIDE_MASK    0x30000000
2885 #define   CURSOR_FORMAT_SHIFT   24
2886 #define   CURSOR_FORMAT_MASK    (0x07 << CURSOR_FORMAT_SHIFT)
2887 #define   CURSOR_FORMAT_2C      (0x00 << CURSOR_FORMAT_SHIFT)
2888 #define   CURSOR_FORMAT_3C      (0x01 << CURSOR_FORMAT_SHIFT)
2889 #define   CURSOR_FORMAT_4C      (0x02 << CURSOR_FORMAT_SHIFT)
2890 #define   CURSOR_FORMAT_ARGB    (0x04 << CURSOR_FORMAT_SHIFT)
2891 #define   CURSOR_FORMAT_XRGB    (0x05 << CURSOR_FORMAT_SHIFT)
2892 /* New style CUR*CNTR flags */
2893 #define   CURSOR_MODE           0x27
2894 #define   CURSOR_MODE_DISABLE   0x00
2895 #define   CURSOR_MODE_64_32B_AX 0x07
2896 #define   CURSOR_MODE_64_ARGB_AX ((1 << 5) | CURSOR_MODE_64_32B_AX)
2897 #define   MCURSOR_PIPE_SELECT   (1 << 28)
2898 #define   MCURSOR_PIPE_A        0x00
2899 #define   MCURSOR_PIPE_B        (1 << 28)
2900 #define   MCURSOR_GAMMA_ENABLE  (1 << 26)
2901 #define _CURABASE               0x70084
2902 #define _CURAPOS                        0x70088
2903 #define   CURSOR_POS_MASK       0x007FF
2904 #define   CURSOR_POS_SIGN       0x8000
2905 #define   CURSOR_X_SHIFT        0
2906 #define   CURSOR_Y_SHIFT        16
2907 #define CURSIZE                 0x700a0
2908 #define _CURBCNTR               0x700c0
2909 #define _CURBBASE               0x700c4
2910 #define _CURBPOS                        0x700c8
2911
2912 #define _CURBCNTR_IVB           0x71080
2913 #define _CURBBASE_IVB           0x71084
2914 #define _CURBPOS_IVB            0x71088
2915
2916 #define CURCNTR(pipe) _PIPE(pipe, _CURACNTR, _CURBCNTR)
2917 #define CURBASE(pipe) _PIPE(pipe, _CURABASE, _CURBBASE)
2918 #define CURPOS(pipe) _PIPE(pipe, _CURAPOS, _CURBPOS)
2919
2920 #define CURCNTR_IVB(pipe) _PIPE(pipe, _CURACNTR, _CURBCNTR_IVB)
2921 #define CURBASE_IVB(pipe) _PIPE(pipe, _CURABASE, _CURBBASE_IVB)
2922 #define CURPOS_IVB(pipe) _PIPE(pipe, _CURAPOS, _CURBPOS_IVB)
2923
2924 /* Display A control */
2925 #define _DSPACNTR                0x70180
2926 #define   DISPLAY_PLANE_ENABLE                  (1<<31)
2927 #define   DISPLAY_PLANE_DISABLE                 0
2928 #define   DISPPLANE_GAMMA_ENABLE                (1<<30)
2929 #define   DISPPLANE_GAMMA_DISABLE               0
2930 #define   DISPPLANE_PIXFORMAT_MASK              (0xf<<26)
2931 #define   DISPPLANE_8BPP                        (0x2<<26)
2932 #define   DISPPLANE_15_16BPP                    (0x4<<26)
2933 #define   DISPPLANE_16BPP                       (0x5<<26)
2934 #define   DISPPLANE_32BPP_NO_ALPHA              (0x6<<26)
2935 #define   DISPPLANE_32BPP                       (0x7<<26)
2936 #define   DISPPLANE_32BPP_30BIT_NO_ALPHA        (0xa<<26)
2937 #define   DISPPLANE_STEREO_ENABLE               (1<<25)
2938 #define   DISPPLANE_STEREO_DISABLE              0
2939 #define   DISPPLANE_SEL_PIPE_SHIFT              24
2940 #define   DISPPLANE_SEL_PIPE_MASK               (3<<DISPPLANE_SEL_PIPE_SHIFT)
2941 #define   DISPPLANE_SEL_PIPE_A                  0
2942 #define   DISPPLANE_SEL_PIPE_B                  (1<<DISPPLANE_SEL_PIPE_SHIFT)
2943 #define   DISPPLANE_SRC_KEY_ENABLE              (1<<22)
2944 #define   DISPPLANE_SRC_KEY_DISABLE             0
2945 #define   DISPPLANE_LINE_DOUBLE                 (1<<20)
2946 #define   DISPPLANE_NO_LINE_DOUBLE              0
2947 #define   DISPPLANE_STEREO_POLARITY_FIRST       0
2948 #define   DISPPLANE_STEREO_POLARITY_SECOND      (1<<18)
2949 #define   DISPPLANE_TRICKLE_FEED_DISABLE        (1<<14) /* Ironlake */
2950 #define   DISPPLANE_TILED                       (1<<10)
2951 #define _DSPAADDR               0x70184
2952 #define _DSPASTRIDE             0x70188
2953 #define _DSPAPOS                        0x7018C /* reserved */
2954 #define _DSPASIZE               0x70190
2955 #define _DSPASURF               0x7019C /* 965+ only */
2956 #define _DSPATILEOFF            0x701A4 /* 965+ only */
2957
2958 #define DSPCNTR(plane) _PIPE(plane, _DSPACNTR, _DSPBCNTR)
2959 #define DSPADDR(plane) _PIPE(plane, _DSPAADDR, _DSPBADDR)
2960 #define DSPSTRIDE(plane) _PIPE(plane, _DSPASTRIDE, _DSPBSTRIDE)
2961 #define DSPPOS(plane) _PIPE(plane, _DSPAPOS, _DSPBPOS)
2962 #define DSPSIZE(plane) _PIPE(plane, _DSPASIZE, _DSPBSIZE)
2963 #define DSPSURF(plane) _PIPE(plane, _DSPASURF, _DSPBSURF)
2964 #define DSPTILEOFF(plane) _PIPE(plane, _DSPATILEOFF, _DSPBTILEOFF)
2965
2966 /* Display/Sprite base address macros */
2967 #define DISP_BASEADDR_MASK      (0xfffff000)
2968 #define I915_LO_DISPBASE(val)   (val & ~DISP_BASEADDR_MASK)
2969 #define I915_HI_DISPBASE(val)   (val & DISP_BASEADDR_MASK)
2970 #define I915_MODIFY_DISPBASE(reg, gfx_addr) \
2971                 (I915_WRITE(reg, gfx_addr | I915_LO_DISPBASE(I915_READ(reg))))
2972
2973 /* VBIOS flags */
2974 #define SWF00                   0x71410
2975 #define SWF01                   0x71414
2976 #define SWF02                   0x71418
2977 #define SWF03                   0x7141c
2978 #define SWF04                   0x71420
2979 #define SWF05                   0x71424
2980 #define SWF06                   0x71428
2981 #define SWF10                   0x70410
2982 #define SWF11                   0x70414
2983 #define SWF14                   0x71420
2984 #define SWF30                   0x72414
2985 #define SWF31                   0x72418
2986 #define SWF32                   0x7241c
2987
2988 /* Pipe B */
2989 #define _PIPEBDSL               0x71000
2990 #define _PIPEBCONF              0x71008
2991 #define _PIPEBSTAT              0x71024
2992 #define _PIPEBFRAMEHIGH         0x71040
2993 #define _PIPEBFRAMEPIXEL                0x71044
2994 #define _PIPEB_FRMCOUNT_GM45    0x71040
2995 #define _PIPEB_FLIPCOUNT_GM45   0x71044
2996
2997
2998 /* Display B control */
2999 #define _DSPBCNTR               0x71180
3000 #define   DISPPLANE_ALPHA_TRANS_ENABLE          (1<<15)
3001 #define   DISPPLANE_ALPHA_TRANS_DISABLE         0
3002 #define   DISPPLANE_SPRITE_ABOVE_DISPLAY        0
3003 #define   DISPPLANE_SPRITE_ABOVE_OVERLAY        (1)
3004 #define _DSPBADDR               0x71184
3005 #define _DSPBSTRIDE             0x71188
3006 #define _DSPBPOS                        0x7118C
3007 #define _DSPBSIZE               0x71190
3008 #define _DSPBSURF               0x7119C
3009 #define _DSPBTILEOFF            0x711A4
3010
3011 /* Sprite A control */
3012 #define _DVSACNTR               0x72180
3013 #define   DVS_ENABLE            (1<<31)
3014 #define   DVS_GAMMA_ENABLE      (1<<30)
3015 #define   DVS_PIXFORMAT_MASK    (3<<25)
3016 #define   DVS_FORMAT_YUV422     (0<<25)
3017 #define   DVS_FORMAT_RGBX101010 (1<<25)
3018 #define   DVS_FORMAT_RGBX888    (2<<25)
3019 #define   DVS_FORMAT_RGBX161616 (3<<25)
3020 #define   DVS_SOURCE_KEY        (1<<22)
3021 #define   DVS_RGB_ORDER_XBGR    (1<<20)
3022 #define   DVS_YUV_BYTE_ORDER_MASK (3<<16)
3023 #define   DVS_YUV_ORDER_YUYV    (0<<16)
3024 #define   DVS_YUV_ORDER_UYVY    (1<<16)
3025 #define   DVS_YUV_ORDER_YVYU    (2<<16)
3026 #define   DVS_YUV_ORDER_VYUY    (3<<16)
3027 #define   DVS_DEST_KEY          (1<<2)
3028 #define   DVS_TRICKLE_FEED_DISABLE (1<<14)
3029 #define   DVS_TILED             (1<<10)
3030 #define _DVSALINOFF             0x72184
3031 #define _DVSASTRIDE             0x72188
3032 #define _DVSAPOS                0x7218c
3033 #define _DVSASIZE               0x72190
3034 #define _DVSAKEYVAL             0x72194
3035 #define _DVSAKEYMSK             0x72198
3036 #define _DVSASURF               0x7219c
3037 #define _DVSAKEYMAXVAL          0x721a0
3038 #define _DVSATILEOFF            0x721a4
3039 #define _DVSASURFLIVE           0x721ac
3040 #define _DVSASCALE              0x72204
3041 #define   DVS_SCALE_ENABLE      (1<<31)
3042 #define   DVS_FILTER_MASK       (3<<29)
3043 #define   DVS_FILTER_MEDIUM     (0<<29)
3044 #define   DVS_FILTER_ENHANCING  (1<<29)
3045 #define   DVS_FILTER_SOFTENING  (2<<29)
3046 #define   DVS_VERTICAL_OFFSET_HALF (1<<28) /* must be enabled below */
3047 #define   DVS_VERTICAL_OFFSET_ENABLE (1<<27)
3048 #define _DVSAGAMC               0x72300
3049
3050 #define _DVSBCNTR               0x73180
3051 #define _DVSBLINOFF             0x73184
3052 #define _DVSBSTRIDE             0x73188
3053 #define _DVSBPOS                0x7318c
3054 #define _DVSBSIZE               0x73190
3055 #define _DVSBKEYVAL             0x73194
3056 #define _DVSBKEYMSK             0x73198
3057 #define _DVSBSURF               0x7319c
3058 #define _DVSBKEYMAXVAL          0x731a0
3059 #define _DVSBTILEOFF            0x731a4
3060 #define _DVSBSURFLIVE           0x731ac
3061 #define _DVSBSCALE              0x73204
3062 #define _DVSBGAMC               0x73300
3063
3064 #define DVSCNTR(pipe) _PIPE(pipe, _DVSACNTR, _DVSBCNTR)
3065 #define DVSLINOFF(pipe) _PIPE(pipe, _DVSALINOFF, _DVSBLINOFF)
3066 #define DVSSTRIDE(pipe) _PIPE(pipe, _DVSASTRIDE, _DVSBSTRIDE)
3067 #define DVSPOS(pipe) _PIPE(pipe, _DVSAPOS, _DVSBPOS)
3068 #define DVSSURF(pipe) _PIPE(pipe, _DVSASURF, _DVSBSURF)
3069 #define DVSKEYMAX(pipe) _PIPE(pipe, _DVSAKEYMAXVAL, _DVSBKEYMAXVAL)
3070 #define DVSSIZE(pipe) _PIPE(pipe, _DVSASIZE, _DVSBSIZE)
3071 #define DVSSCALE(pipe) _PIPE(pipe, _DVSASCALE, _DVSBSCALE)
3072 #define DVSTILEOFF(pipe) _PIPE(pipe, _DVSATILEOFF, _DVSBTILEOFF)
3073 #define DVSKEYVAL(pipe) _PIPE(pipe, _DVSAKEYVAL, _DVSBKEYVAL)
3074 #define DVSKEYMSK(pipe) _PIPE(pipe, _DVSAKEYMSK, _DVSBKEYMSK)
3075
3076 #define _SPRA_CTL               0x70280
3077 #define   SPRITE_ENABLE                 (1<<31)
3078 #define   SPRITE_GAMMA_ENABLE           (1<<30)
3079 #define   SPRITE_PIXFORMAT_MASK         (7<<25)
3080 #define   SPRITE_FORMAT_YUV422          (0<<25)
3081 #define   SPRITE_FORMAT_RGBX101010      (1<<25)
3082 #define   SPRITE_FORMAT_RGBX888         (2<<25)
3083 #define   SPRITE_FORMAT_RGBX161616      (3<<25)
3084 #define   SPRITE_FORMAT_YUV444          (4<<25)
3085 #define   SPRITE_FORMAT_XR_BGR101010    (5<<25) /* Extended range */
3086 #define   SPRITE_CSC_ENABLE             (1<<24)
3087 #define   SPRITE_SOURCE_KEY             (1<<22)
3088 #define   SPRITE_RGB_ORDER_RGBX         (1<<20) /* only for 888 and 161616 */
3089 #define   SPRITE_YUV_TO_RGB_CSC_DISABLE (1<<19)
3090 #define   SPRITE_YUV_CSC_FORMAT_BT709   (1<<18) /* 0 is BT601 */
3091 #define   SPRITE_YUV_BYTE_ORDER_MASK    (3<<16)
3092 #define   SPRITE_YUV_ORDER_YUYV         (0<<16)
3093 #define   SPRITE_YUV_ORDER_UYVY         (1<<16)
3094 #define   SPRITE_YUV_ORDER_YVYU         (2<<16)
3095 #define   SPRITE_YUV_ORDER_VYUY         (3<<16)
3096 #define   SPRITE_TRICKLE_FEED_DISABLE   (1<<14)
3097 #define   SPRITE_INT_GAMMA_ENABLE       (1<<13)
3098 #define   SPRITE_TILED                  (1<<10)
3099 #define   SPRITE_DEST_KEY               (1<<2)
3100 #define _SPRA_LINOFF            0x70284
3101 #define _SPRA_STRIDE            0x70288
3102 #define _SPRA_POS               0x7028c
3103 #define _SPRA_SIZE              0x70290
3104 #define _SPRA_KEYVAL            0x70294
3105 #define _SPRA_KEYMSK            0x70298
3106 #define _SPRA_SURF              0x7029c
3107 #define _SPRA_KEYMAX            0x702a0
3108 #define _SPRA_TILEOFF           0x702a4
3109 #define _SPRA_SCALE             0x70304
3110 #define   SPRITE_SCALE_ENABLE   (1<<31)
3111 #define   SPRITE_FILTER_MASK    (3<<29)
3112 #define   SPRITE_FILTER_MEDIUM  (0<<29)
3113 #define   SPRITE_FILTER_ENHANCING       (1<<29)
3114 #define   SPRITE_FILTER_SOFTENING       (2<<29)
3115 #define   SPRITE_VERTICAL_OFFSET_HALF   (1<<28) /* must be enabled below */
3116 #define   SPRITE_VERTICAL_OFFSET_ENABLE (1<<27)
3117 #define _SPRA_GAMC              0x70400
3118
3119 #define _SPRB_CTL               0x71280
3120 #define _SPRB_LINOFF            0x71284
3121 #define _SPRB_STRIDE            0x71288
3122 #define _SPRB_POS               0x7128c
3123 #define _SPRB_SIZE              0x71290
3124 #define _SPRB_KEYVAL            0x71294
3125 #define _SPRB_KEYMSK            0x71298
3126 #define _SPRB_SURF              0x7129c
3127 #define _SPRB_KEYMAX            0x712a0
3128 #define _SPRB_TILEOFF           0x712a4
3129 #define _SPRB_SCALE             0x71304
3130 #define _SPRB_GAMC              0x71400
3131
3132 #define SPRCTL(pipe) _PIPE(pipe, _SPRA_CTL, _SPRB_CTL)
3133 #define SPRLINOFF(pipe) _PIPE(pipe, _SPRA_LINOFF, _SPRB_LINOFF)
3134 #define SPRSTRIDE(pipe) _PIPE(pipe, _SPRA_STRIDE, _SPRB_STRIDE)
3135 #define SPRPOS(pipe) _PIPE(pipe, _SPRA_POS, _SPRB_POS)
3136 #define SPRSIZE(pipe) _PIPE(pipe, _SPRA_SIZE, _SPRB_SIZE)
3137 #define SPRKEYVAL(pipe) _PIPE(pipe, _SPRA_KEYVAL, _SPRB_KEYVAL)
3138 #define SPRKEYMSK(pipe) _PIPE(pipe, _SPRA_KEYMSK, _SPRB_KEYMSK)
3139 #define SPRSURF(pipe) _PIPE(pipe, _SPRA_SURF, _SPRB_SURF)
3140 #define SPRKEYMAX(pipe) _PIPE(pipe, _SPRA_KEYMAX, _SPRB_KEYMAX)
3141 #define SPRTILEOFF(pipe) _PIPE(pipe, _SPRA_TILEOFF, _SPRB_TILEOFF)
3142 #define SPRSCALE(pipe) _PIPE(pipe, _SPRA_SCALE, _SPRB_SCALE)
3143 #define SPRGAMC(pipe) _PIPE(pipe, _SPRA_GAMC, _SPRB_GAMC)
3144
3145 /* VBIOS regs */
3146 #define VGACNTRL                0x71400
3147 # define VGA_DISP_DISABLE                       (1 << 31)
3148 # define VGA_2X_MODE                            (1 << 30)
3149 # define VGA_PIPE_B_SELECT                      (1 << 29)
3150
3151 /* Ironlake */
3152
3153 #define CPU_VGACNTRL    0x41000
3154
3155 #define DIGITAL_PORT_HOTPLUG_CNTRL      0x44030
3156 #define  DIGITAL_PORTA_HOTPLUG_ENABLE           (1 << 4)
3157 #define  DIGITAL_PORTA_SHORT_PULSE_2MS          (0 << 2)
3158 #define  DIGITAL_PORTA_SHORT_PULSE_4_5MS        (1 << 2)
3159 #define  DIGITAL_PORTA_SHORT_PULSE_6MS          (2 << 2)
3160 #define  DIGITAL_PORTA_SHORT_PULSE_100MS        (3 << 2)
3161 #define  DIGITAL_PORTA_NO_DETECT                (0 << 0)
3162 #define  DIGITAL_PORTA_LONG_PULSE_DETECT_MASK   (1 << 1)
3163 #define  DIGITAL_PORTA_SHORT_PULSE_DETECT_MASK  (1 << 0)
3164
3165 /* refresh rate hardware control */
3166 #define RR_HW_CTL       0x45300
3167 #define  RR_HW_LOW_POWER_FRAMES_MASK    0xff
3168 #define  RR_HW_HIGH_POWER_FRAMES_MASK   0xff00
3169
3170 #define FDI_PLL_BIOS_0  0x46000
3171 #define  FDI_PLL_FB_CLOCK_MASK  0xff
3172 #define FDI_PLL_BIOS_1  0x46004
3173 #define FDI_PLL_BIOS_2  0x46008
3174 #define DISPLAY_PORT_PLL_BIOS_0         0x4600c
3175 #define DISPLAY_PORT_PLL_BIOS_1         0x46010
3176 #define DISPLAY_PORT_PLL_BIOS_2         0x46014
3177
3178 #define PCH_DSPCLK_GATE_D       0x42020
3179 # define DPFCUNIT_CLOCK_GATE_DISABLE            (1 << 9)
3180 # define DPFCRUNIT_CLOCK_GATE_DISABLE           (1 << 8)
3181 # define DPFDUNIT_CLOCK_GATE_DISABLE            (1 << 7)
3182 # define DPARBUNIT_CLOCK_GATE_DISABLE           (1 << 5)
3183
3184 #define PCH_3DCGDIS0            0x46020
3185 # define MARIUNIT_CLOCK_GATE_DISABLE            (1 << 18)
3186 # define SVSMUNIT_CLOCK_GATE_DISABLE            (1 << 1)
3187
3188 #define PCH_3DCGDIS1            0x46024
3189 # define VFMUNIT_CLOCK_GATE_DISABLE             (1 << 11)
3190
3191 #define FDI_PLL_FREQ_CTL        0x46030
3192 #define  FDI_PLL_FREQ_CHANGE_REQUEST    (1<<24)
3193 #define  FDI_PLL_FREQ_LOCK_LIMIT_MASK   0xfff00
3194 #define  FDI_PLL_FREQ_DISABLE_COUNT_LIMIT_MASK  0xff
3195
3196
3197 #define _PIPEA_DATA_M1           0x60030
3198 #define  TU_SIZE(x)             (((x)-1) << 25) /* default size 64 */
3199 #define  TU_SIZE_MASK           0x7e000000
3200 #define  PIPE_DATA_M1_OFFSET    0
3201 #define _PIPEA_DATA_N1           0x60034
3202 #define  PIPE_DATA_N1_OFFSET    0
3203
3204 #define _PIPEA_DATA_M2           0x60038
3205 #define  PIPE_DATA_M2_OFFSET    0
3206 #define _PIPEA_DATA_N2           0x6003c
3207 #define  PIPE_DATA_N2_OFFSET    0
3208
3209 #define _PIPEA_LINK_M1           0x60040
3210 #define  PIPE_LINK_M1_OFFSET    0
3211 #define _PIPEA_LINK_N1           0x60044
3212 #define  PIPE_LINK_N1_OFFSET    0
3213
3214 #define _PIPEA_LINK_M2           0x60048
3215 #define  PIPE_LINK_M2_OFFSET    0
3216 #define _PIPEA_LINK_N2           0x6004c
3217 #define  PIPE_LINK_N2_OFFSET    0
3218
3219 /* PIPEB timing regs are same start from 0x61000 */
3220
3221 #define _PIPEB_DATA_M1           0x61030
3222 #define _PIPEB_DATA_N1           0x61034
3223
3224 #define _PIPEB_DATA_M2           0x61038
3225 #define _PIPEB_DATA_N2           0x6103c
3226
3227 #define _PIPEB_LINK_M1           0x61040
3228 #define _PIPEB_LINK_N1           0x61044
3229
3230 #define _PIPEB_LINK_M2           0x61048
3231 #define _PIPEB_LINK_N2           0x6104c
3232
3233 #define PIPE_DATA_M1(pipe) _PIPE(pipe, _PIPEA_DATA_M1, _PIPEB_DATA_M1)
3234 #define PIPE_DATA_N1(pipe) _PIPE(pipe, _PIPEA_DATA_N1, _PIPEB_DATA_N1)
3235 #define PIPE_DATA_M2(pipe) _PIPE(pipe, _PIPEA_DATA_M2, _PIPEB_DATA_M2)
3236 #define PIPE_DATA_N2(pipe) _PIPE(pipe, _PIPEA_DATA_N2, _PIPEB_DATA_N2)
3237 #define PIPE_LINK_M1(pipe) _PIPE(pipe, _PIPEA_LINK_M1, _PIPEB_LINK_M1)
3238 #define PIPE_LINK_N1(pipe) _PIPE(pipe, _PIPEA_LINK_N1, _PIPEB_LINK_N1)
3239 #define PIPE_LINK_M2(pipe) _PIPE(pipe, _PIPEA_LINK_M2, _PIPEB_LINK_M2)
3240 #define PIPE_LINK_N2(pipe) _PIPE(pipe, _PIPEA_LINK_N2, _PIPEB_LINK_N2)
3241
3242 /* CPU panel fitter */
3243 /* IVB+ has 3 fitters, 0 is 7x5 capable, the other two only 3x3 */
3244 #define _PFA_CTL_1               0x68080
3245 #define _PFB_CTL_1               0x68880
3246 #define  PF_ENABLE              (1<<31)
3247 #define  PF_FILTER_MASK         (3<<23)
3248 #define  PF_FILTER_PROGRAMMED   (0<<23)
3249 #define  PF_FILTER_MED_3x3      (1<<23)
3250 #define  PF_FILTER_EDGE_ENHANCE (2<<23)
3251 #define  PF_FILTER_EDGE_SOFTEN  (3<<23)
3252 #define _PFA_WIN_SZ             0x68074
3253 #define _PFB_WIN_SZ             0x68874
3254 #define _PFA_WIN_POS            0x68070
3255 #define _PFB_WIN_POS            0x68870
3256 #define _PFA_VSCALE             0x68084
3257 #define _PFB_VSCALE             0x68884
3258 #define _PFA_HSCALE             0x68090
3259 #define _PFB_HSCALE             0x68890
3260
3261 #define PF_CTL(pipe)            _PIPE(pipe, _PFA_CTL_1, _PFB_CTL_1)
3262 #define PF_WIN_SZ(pipe)         _PIPE(pipe, _PFA_WIN_SZ, _PFB_WIN_SZ)
3263 #define PF_WIN_POS(pipe)        _PIPE(pipe, _PFA_WIN_POS, _PFB_WIN_POS)
3264 #define PF_VSCALE(pipe)         _PIPE(pipe, _PFA_VSCALE, _PFB_VSCALE)
3265 #define PF_HSCALE(pipe)         _PIPE(pipe, _PFA_HSCALE, _PFB_HSCALE)
3266
3267 /* legacy palette */
3268 #define _LGC_PALETTE_A           0x4a000
3269 #define _LGC_PALETTE_B           0x4a800
3270 #define LGC_PALETTE(pipe) _PIPE(pipe, _LGC_PALETTE_A, _LGC_PALETTE_B)
3271
3272 /* interrupts */
3273 #define DE_MASTER_IRQ_CONTROL   (1 << 31)
3274 #define DE_SPRITEB_FLIP_DONE    (1 << 29)
3275 #define DE_SPRITEA_FLIP_DONE    (1 << 28)
3276 #define DE_PLANEB_FLIP_DONE     (1 << 27)
3277 #define DE_PLANEA_FLIP_DONE     (1 << 26)
3278 #define DE_PCU_EVENT            (1 << 25)
3279 #define DE_GTT_FAULT            (1 << 24)
3280 #define DE_POISON               (1 << 23)
3281 #define DE_PERFORM_COUNTER      (1 << 22)
3282 #define DE_PCH_EVENT            (1 << 21)
3283 #define DE_AUX_CHANNEL_A        (1 << 20)
3284 #define DE_DP_A_HOTPLUG         (1 << 19)
3285 #define DE_GSE                  (1 << 18)
3286 #define DE_PIPEB_VBLANK         (1 << 15)
3287 #define DE_PIPEB_EVEN_FIELD     (1 << 14)
3288 #define DE_PIPEB_ODD_FIELD      (1 << 13)
3289 #define DE_PIPEB_LINE_COMPARE   (1 << 12)
3290 #define DE_PIPEB_VSYNC          (1 << 11)
3291 #define DE_PIPEB_FIFO_UNDERRUN  (1 << 8)
3292 #define DE_PIPEA_VBLANK         (1 << 7)
3293 #define DE_PIPEA_EVEN_FIELD     (1 << 6)
3294 #define DE_PIPEA_ODD_FIELD      (1 << 5)
3295 #define DE_PIPEA_LINE_COMPARE   (1 << 4)
3296 #define DE_PIPEA_VSYNC          (1 << 3)
3297 #define DE_PIPEA_FIFO_UNDERRUN  (1 << 0)
3298
3299 /* More Ivybridge lolz */
3300 #define DE_ERR_DEBUG_IVB                (1<<30)
3301 #define DE_GSE_IVB                      (1<<29)
3302 #define DE_PCH_EVENT_IVB                (1<<28)
3303 #define DE_DP_A_HOTPLUG_IVB             (1<<27)
3304 #define DE_AUX_CHANNEL_A_IVB            (1<<26)
3305 #define DE_SPRITEC_FLIP_DONE_IVB        (1<<14)
3306 #define DE_PLANEC_FLIP_DONE_IVB         (1<<13)
3307 #define DE_PIPEC_VBLANK_IVB             (1<<10)
3308 #define DE_SPRITEB_FLIP_DONE_IVB        (1<<9)
3309 #define DE_PLANEB_FLIP_DONE_IVB         (1<<8)
3310 #define DE_PIPEB_VBLANK_IVB             (1<<5)
3311 #define DE_SPRITEA_FLIP_DONE_IVB        (1<<4)
3312 #define DE_PLANEA_FLIP_DONE_IVB         (1<<3)
3313 #define DE_PIPEA_VBLANK_IVB             (1<<0)
3314
3315 #define VLV_MASTER_IER                  0x4400c /* Gunit master IER */
3316 #define   MASTER_INTERRUPT_ENABLE       (1<<31)
3317
3318 #define DEISR   0x44000
3319 #define DEIMR   0x44004
3320 #define DEIIR   0x44008
3321 #define DEIER   0x4400c
3322
3323 /* GT interrupt.
3324  * Note that for gen6+ the ring-specific interrupt bits do alias with the
3325  * corresponding bits in the per-ring interrupt control registers. */
3326 #define GT_GEN6_BLT_FLUSHDW_NOTIFY_INTERRUPT    (1 << 26)
3327 #define GT_GEN6_BLT_CS_ERROR_INTERRUPT          (1 << 25)
3328 #define GT_GEN6_BLT_USER_INTERRUPT              (1 << 22)
3329 #define GT_GEN6_BSD_CS_ERROR_INTERRUPT          (1 << 15)
3330 #define GT_GEN6_BSD_USER_INTERRUPT              (1 << 12)
3331 #define GT_BSD_USER_INTERRUPT                   (1 << 5) /* ilk only */
3332 #define GT_GEN7_L3_PARITY_ERROR_INTERRUPT       (1 << 5)
3333 #define GT_PIPE_NOTIFY                          (1 << 4)
3334 #define GT_RENDER_CS_ERROR_INTERRUPT            (1 << 3)
3335 #define GT_SYNC_STATUS                          (1 << 2)
3336 #define GT_USER_INTERRUPT                       (1 << 0)
3337
3338 #define GTISR   0x44010
3339 #define GTIMR   0x44014
3340 #define GTIIR   0x44018
3341 #define GTIER   0x4401c
3342
3343 #define ILK_DISPLAY_CHICKEN2    0x42004
3344 /* Required on all Ironlake and Sandybridge according to the B-Spec. */
3345 #define  ILK_ELPIN_409_SELECT   (1 << 25)
3346 #define  ILK_DPARB_GATE (1<<22)
3347 #define  ILK_VSDPFD_FULL        (1<<21)
3348 #define ILK_DISPLAY_CHICKEN_FUSES       0x42014
3349 #define  ILK_INTERNAL_GRAPHICS_DISABLE  (1<<31)
3350 #define  ILK_INTERNAL_DISPLAY_DISABLE   (1<<30)
3351 #define  ILK_DISPLAY_DEBUG_DISABLE      (1<<29)
3352 #define  ILK_HDCP_DISABLE               (1<<25)
3353 #define  ILK_eDP_A_DISABLE              (1<<24)
3354 #define  ILK_DESKTOP                    (1<<23)
3355 #define ILK_DSPCLK_GATE         0x42020
3356 #define  IVB_VRHUNIT_CLK_GATE   (1<<28)
3357 #define  ILK_DPARB_CLK_GATE     (1<<5)
3358 #define  ILK_DPFD_CLK_GATE      (1<<7)
3359
3360 /* According to spec this bit 7/8/9 of 0x42020 should be set to enable FBC */
3361 #define   ILK_CLK_FBC           (1<<7)
3362 #define   ILK_DPFC_DIS1         (1<<8)
3363 #define   ILK_DPFC_DIS2         (1<<9)
3364
3365 #define IVB_CHICKEN3    0x4200c
3366 # define CHICKEN3_DGMG_REQ_OUT_FIX_DISABLE      (1 << 5)
3367 # define CHICKEN3_DGMG_DONE_FIX_DISABLE         (1 << 2)
3368
3369 #define DISP_ARB_CTL    0x45000
3370 #define  DISP_TILE_SURFACE_SWIZZLING    (1<<13)
3371 #define  DISP_FBC_WM_DIS                (1<<15)
3372
3373 /* GEN7 chicken */
3374 #define GEN7_COMMON_SLICE_CHICKEN1              0x7010
3375 # define GEN7_CSC1_RHWO_OPT_DISABLE_IN_RCC      ((1<<10) | (1<<26))
3376
3377 #define GEN7_L3CNTLREG1                         0xB01C
3378 #define  GEN7_WA_FOR_GEN7_L3_CONTROL                    0x3C4FFF8C
3379
3380 #define GEN7_L3_CHICKEN_MODE_REGISTER           0xB030
3381 #define  GEN7_WA_L3_CHICKEN_MODE                                0x20000000
3382
3383 /* WaCatErrorRejectionIssue */
3384 #define GEN7_SQ_CHICKEN_MBCUNIT_CONFIG          0x9030
3385 #define  GEN7_SQ_CHICKEN_MBCUNIT_SQINTMOB       (1<<11)
3386
3387 /* PCH */
3388
3389 /* south display engine interrupt */
3390 #define SDE_AUDIO_POWER_D       (1 << 27)
3391 #define SDE_AUDIO_POWER_C       (1 << 26)
3392 #define SDE_AUDIO_POWER_B       (1 << 25)
3393 #define SDE_AUDIO_POWER_SHIFT   (25)
3394 #define SDE_AUDIO_POWER_MASK    (7 << SDE_AUDIO_POWER_SHIFT)
3395 #define SDE_GMBUS               (1 << 24)
3396 #define SDE_AUDIO_HDCP_TRANSB   (1 << 23)
3397 #define SDE_AUDIO_HDCP_TRANSA   (1 << 22)
3398 #define SDE_AUDIO_HDCP_MASK     (3 << 22)
3399 #define SDE_AUDIO_TRANSB        (1 << 21)
3400 #define SDE_AUDIO_TRANSA        (1 << 20)
3401 #define SDE_AUDIO_TRANS_MASK    (3 << 20)
3402 #define SDE_POISON              (1 << 19)
3403 /* 18 reserved */
3404 #define SDE_FDI_RXB             (1 << 17)
3405 #define SDE_FDI_RXA             (1 << 16)
3406 #define SDE_FDI_MASK            (3 << 16)
3407 #define SDE_AUXD                (1 << 15)
3408 #define SDE_AUXC                (1 << 14)
3409 #define SDE_AUXB                (1 << 13)
3410 #define SDE_AUX_MASK            (7 << 13)
3411 /* 12 reserved */
3412 #define SDE_CRT_HOTPLUG         (1 << 11)
3413 #define SDE_PORTD_HOTPLUG       (1 << 10)
3414 #define SDE_PORTC_HOTPLUG       (1 << 9)
3415 #define SDE_PORTB_HOTPLUG       (1 << 8)
3416 #define SDE_SDVOB_HOTPLUG       (1 << 6)
3417 #define SDE_HOTPLUG_MASK        (0xf << 8)
3418 #define SDE_TRANSB_CRC_DONE     (1 << 5)
3419 #define SDE_TRANSB_CRC_ERR      (1 << 4)
3420 #define SDE_TRANSB_FIFO_UNDER   (1 << 3)
3421 #define SDE_TRANSA_CRC_DONE     (1 << 2)
3422 #define SDE_TRANSA_CRC_ERR      (1 << 1)
3423 #define SDE_TRANSA_FIFO_UNDER   (1 << 0)
3424 #define SDE_TRANS_MASK          (0x3f)
3425 /* CPT */
3426 #define SDE_CRT_HOTPLUG_CPT     (1 << 19)
3427 #define SDE_PORTD_HOTPLUG_CPT   (1 << 23)
3428 #define SDE_PORTC_HOTPLUG_CPT   (1 << 22)
3429 #define SDE_PORTB_HOTPLUG_CPT   (1 << 21)
3430 #define SDE_HOTPLUG_MASK_CPT    (SDE_CRT_HOTPLUG_CPT |          \
3431                                  SDE_PORTD_HOTPLUG_CPT |        \
3432                                  SDE_PORTC_HOTPLUG_CPT |        \
3433                                  SDE_PORTB_HOTPLUG_CPT)
3434
3435 #define SDEISR  0xc4000
3436 #define SDEIMR  0xc4004
3437 #define SDEIIR  0xc4008
3438 #define SDEIER  0xc400c
3439
3440 /* digital port hotplug */
3441 #define PCH_PORT_HOTPLUG        0xc4030         /* SHOTPLUG_CTL */
3442 #define PORTD_HOTPLUG_ENABLE            (1 << 20)
3443 #define PORTD_PULSE_DURATION_2ms        (0)
3444 #define PORTD_PULSE_DURATION_4_5ms      (1 << 18)
3445 #define PORTD_PULSE_DURATION_6ms        (2 << 18)
3446 #define PORTD_PULSE_DURATION_100ms      (3 << 18)
3447 #define PORTD_PULSE_DURATION_MASK       (3 << 18)
3448 #define PORTD_HOTPLUG_NO_DETECT         (0)
3449 #define PORTD_HOTPLUG_SHORT_DETECT      (1 << 16)
3450 #define PORTD_HOTPLUG_LONG_DETECT       (1 << 17)
3451 #define PORTC_HOTPLUG_ENABLE            (1 << 12)
3452 #define PORTC_PULSE_DURATION_2ms        (0)
3453 #define PORTC_PULSE_DURATION_4_5ms      (1 << 10)
3454 #define PORTC_PULSE_DURATION_6ms        (2 << 10)
3455 #define PORTC_PULSE_DURATION_100ms      (3 << 10)
3456 #define PORTC_PULSE_DURATION_MASK       (3 << 10)
3457 #define PORTC_HOTPLUG_NO_DETECT         (0)
3458 #define PORTC_HOTPLUG_SHORT_DETECT      (1 << 8)
3459 #define PORTC_HOTPLUG_LONG_DETECT       (1 << 9)
3460 #define PORTB_HOTPLUG_ENABLE            (1 << 4)
3461 #define PORTB_PULSE_DURATION_2ms        (0)
3462 #define PORTB_PULSE_DURATION_4_5ms      (1 << 2)
3463 #define PORTB_PULSE_DURATION_6ms        (2 << 2)
3464 #define PORTB_PULSE_DURATION_100ms      (3 << 2)
3465 #define PORTB_PULSE_DURATION_MASK       (3 << 2)
3466 #define PORTB_HOTPLUG_NO_DETECT         (0)
3467 #define PORTB_HOTPLUG_SHORT_DETECT      (1 << 0)
3468 #define PORTB_HOTPLUG_LONG_DETECT       (1 << 1)
3469
3470 #define PCH_GPIOA               0xc5010
3471 #define PCH_GPIOB               0xc5014
3472 #define PCH_GPIOC               0xc5018
3473 #define PCH_GPIOD               0xc501c
3474 #define PCH_GPIOE               0xc5020
3475 #define PCH_GPIOF               0xc5024
3476
3477 #define PCH_GMBUS0              0xc5100
3478 #define PCH_GMBUS1              0xc5104
3479 #define PCH_GMBUS2              0xc5108
3480 #define PCH_GMBUS3              0xc510c
3481 #define PCH_GMBUS4              0xc5110
3482 #define PCH_GMBUS5              0xc5120
3483
3484 #define _PCH_DPLL_A              0xc6014
3485 #define _PCH_DPLL_B              0xc6018
3486 #define _PCH_DPLL(pll) (pll == 0 ? _PCH_DPLL_A : _PCH_DPLL_B)
3487
3488 #define _PCH_FPA0                0xc6040
3489 #define  FP_CB_TUNE             (0x3<<22)
3490 #define _PCH_FPA1                0xc6044
3491 #define _PCH_FPB0                0xc6048
3492 #define _PCH_FPB1                0xc604c
3493 #define _PCH_FP0(pll) (pll == 0 ? _PCH_FPA0 : _PCH_FPB0)
3494 #define _PCH_FP1(pll) (pll == 0 ? _PCH_FPA1 : _PCH_FPB1)
3495
3496 #define PCH_DPLL_TEST           0xc606c
3497
3498 #define PCH_DREF_CONTROL        0xC6200
3499 #define  DREF_CONTROL_MASK      0x7fc3
3500 #define  DREF_CPU_SOURCE_OUTPUT_DISABLE         (0<<13)
3501 #define  DREF_CPU_SOURCE_OUTPUT_DOWNSPREAD      (2<<13)
3502 #define  DREF_CPU_SOURCE_OUTPUT_NONSPREAD       (3<<13)
3503 #define  DREF_CPU_SOURCE_OUTPUT_MASK            (3<<13)
3504 #define  DREF_SSC_SOURCE_DISABLE                (0<<11)
3505 #define  DREF_SSC_SOURCE_ENABLE                 (2<<11)
3506 #define  DREF_SSC_SOURCE_MASK                   (3<<11)
3507 #define  DREF_NONSPREAD_SOURCE_DISABLE          (0<<9)
3508 #define  DREF_NONSPREAD_CK505_ENABLE            (1<<9)
3509 #define  DREF_NONSPREAD_SOURCE_ENABLE           (2<<9)
3510 #define  DREF_NONSPREAD_SOURCE_MASK             (3<<9)
3511 #define  DREF_SUPERSPREAD_SOURCE_DISABLE        (0<<7)
3512 #define  DREF_SUPERSPREAD_SOURCE_ENABLE         (2<<7)
3513 #define  DREF_SUPERSPREAD_SOURCE_MASK           (3<<7)
3514 #define  DREF_SSC4_DOWNSPREAD                   (0<<6)
3515 #define  DREF_SSC4_CENTERSPREAD                 (1<<6)
3516 #define  DREF_SSC1_DISABLE                      (0<<1)
3517 #define  DREF_SSC1_ENABLE                       (1<<1)
3518 #define  DREF_SSC4_DISABLE                      (0)
3519 #define  DREF_SSC4_ENABLE                       (1)
3520
3521 #define PCH_RAWCLK_FREQ         0xc6204
3522 #define  FDL_TP1_TIMER_SHIFT    12
3523 #define  FDL_TP1_TIMER_MASK     (3<<12)
3524 #define  FDL_TP2_TIMER_SHIFT    10
3525 #define  FDL_TP2_TIMER_MASK     (3<<10)
3526 #define  RAWCLK_FREQ_MASK       0x3ff
3527
3528 #define PCH_DPLL_TMR_CFG        0xc6208
3529
3530 #define PCH_SSC4_PARMS          0xc6210
3531 #define PCH_SSC4_AUX_PARMS      0xc6214
3532
3533 #define PCH_DPLL_SEL            0xc7000
3534 #define  TRANSA_DPLL_ENABLE     (1<<3)
3535 #define  TRANSA_DPLLB_SEL       (1<<0)
3536 #define  TRANSA_DPLLA_SEL       0
3537 #define  TRANSB_DPLL_ENABLE     (1<<7)
3538 #define  TRANSB_DPLLB_SEL       (1<<4)
3539 #define  TRANSB_DPLLA_SEL       (0)
3540 #define  TRANSC_DPLL_ENABLE     (1<<11)
3541 #define  TRANSC_DPLLB_SEL       (1<<8)
3542 #define  TRANSC_DPLLA_SEL       (0)
3543
3544 /* transcoder */
3545
3546 #define _TRANS_HTOTAL_A          0xe0000
3547 #define  TRANS_HTOTAL_SHIFT     16
3548 #define  TRANS_HACTIVE_SHIFT    0
3549 #define _TRANS_HBLANK_A          0xe0004
3550 #define  TRANS_HBLANK_END_SHIFT 16
3551 #define  TRANS_HBLANK_START_SHIFT 0
3552 #define _TRANS_HSYNC_A           0xe0008
3553 #define  TRANS_HSYNC_END_SHIFT  16
3554 #define  TRANS_HSYNC_START_SHIFT 0
3555 #define _TRANS_VTOTAL_A          0xe000c
3556 #define  TRANS_VTOTAL_SHIFT     16
3557 #define  TRANS_VACTIVE_SHIFT    0
3558 #define _TRANS_VBLANK_A          0xe0010
3559 #define  TRANS_VBLANK_END_SHIFT 16
3560 #define  TRANS_VBLANK_START_SHIFT 0
3561 #define _TRANS_VSYNC_A           0xe0014
3562 #define  TRANS_VSYNC_END_SHIFT  16
3563 #define  TRANS_VSYNC_START_SHIFT 0
3564 #define _TRANS_VSYNCSHIFT_A     0xe0028
3565
3566 #define _TRANSA_DATA_M1          0xe0030
3567 #define _TRANSA_DATA_N1          0xe0034
3568 #define _TRANSA_DATA_M2          0xe0038
3569 #define _TRANSA_DATA_N2          0xe003c
3570 #define _TRANSA_DP_LINK_M1       0xe0040
3571 #define _TRANSA_DP_LINK_N1       0xe0044
3572 #define _TRANSA_DP_LINK_M2       0xe0048
3573 #define _TRANSA_DP_LINK_N2       0xe004c
3574
3575 /* Per-transcoder DIP controls */
3576
3577 #define _VIDEO_DIP_CTL_A         0xe0200
3578 #define _VIDEO_DIP_DATA_A        0xe0208
3579 #define _VIDEO_DIP_GCP_A         0xe0210
3580
3581 #define _VIDEO_DIP_CTL_B         0xe1200
3582 #define _VIDEO_DIP_DATA_B        0xe1208
3583 #define _VIDEO_DIP_GCP_B         0xe1210
3584
3585 #define TVIDEO_DIP_CTL(pipe) _PIPE(pipe, _VIDEO_DIP_CTL_A, _VIDEO_DIP_CTL_B)
3586 #define TVIDEO_DIP_DATA(pipe) _PIPE(pipe, _VIDEO_DIP_DATA_A, _VIDEO_DIP_DATA_B)
3587 #define TVIDEO_DIP_GCP(pipe) _PIPE(pipe, _VIDEO_DIP_GCP_A, _VIDEO_DIP_GCP_B)
3588
3589 #define VLV_VIDEO_DIP_CTL_A             0x60220
3590 #define VLV_VIDEO_DIP_DATA_A            0x60208
3591 #define VLV_VIDEO_DIP_GDCP_PAYLOAD_A    0x60210
3592
3593 #define VLV_VIDEO_DIP_CTL_B             0x61170
3594 #define VLV_VIDEO_DIP_DATA_B            0x61174
3595 #define VLV_VIDEO_DIP_GDCP_PAYLOAD_B    0x61178
3596
3597 #define VLV_TVIDEO_DIP_CTL(pipe) \
3598          _PIPE(pipe, VLV_VIDEO_DIP_CTL_A, VLV_VIDEO_DIP_CTL_B)
3599 #define VLV_TVIDEO_DIP_DATA(pipe) \
3600          _PIPE(pipe, VLV_VIDEO_DIP_DATA_A, VLV_VIDEO_DIP_DATA_B)
3601 #define VLV_TVIDEO_DIP_GCP(pipe) \
3602         _PIPE(pipe, VLV_VIDEO_DIP_GDCP_PAYLOAD_A, VLV_VIDEO_DIP_GDCP_PAYLOAD_B)
3603
3604 /* Haswell DIP controls */
3605 #define HSW_VIDEO_DIP_CTL_A             0x60200
3606 #define HSW_VIDEO_DIP_AVI_DATA_A        0x60220
3607 #define HSW_VIDEO_DIP_VS_DATA_A         0x60260
3608 #define HSW_VIDEO_DIP_SPD_DATA_A        0x602A0
3609 #define HSW_VIDEO_DIP_GMP_DATA_A        0x602E0
3610 #define HSW_VIDEO_DIP_VSC_DATA_A        0x60320
3611 #define HSW_VIDEO_DIP_AVI_ECC_A         0x60240
3612 #define HSW_VIDEO_DIP_VS_ECC_A          0x60280
3613 #define HSW_VIDEO_DIP_SPD_ECC_A         0x602C0
3614 #define HSW_VIDEO_DIP_GMP_ECC_A         0x60300
3615 #define HSW_VIDEO_DIP_VSC_ECC_A         0x60344
3616 #define HSW_VIDEO_DIP_GCP_A             0x60210
3617
3618 #define HSW_VIDEO_DIP_CTL_B             0x61200
3619 #define HSW_VIDEO_DIP_AVI_DATA_B        0x61220
3620 #define HSW_VIDEO_DIP_VS_DATA_B         0x61260
3621 #define HSW_VIDEO_DIP_SPD_DATA_B        0x612A0
3622 #define HSW_VIDEO_DIP_GMP_DATA_B        0x612E0
3623 #define HSW_VIDEO_DIP_VSC_DATA_B        0x61320
3624 #define HSW_VIDEO_DIP_BVI_ECC_B         0x61240
3625 #define HSW_VIDEO_DIP_VS_ECC_B          0x61280
3626 #define HSW_VIDEO_DIP_SPD_ECC_B         0x612C0
3627 #define HSW_VIDEO_DIP_GMP_ECC_B         0x61300
3628 #define HSW_VIDEO_DIP_VSC_ECC_B         0x61344
3629 #define HSW_VIDEO_DIP_GCP_B             0x61210
3630
3631 #define HSW_TVIDEO_DIP_CTL(pipe) \
3632          _PIPE(pipe, HSW_VIDEO_DIP_CTL_A, HSW_VIDEO_DIP_CTL_B)
3633 #define HSW_TVIDEO_DIP_AVI_DATA(pipe) \
3634          _PIPE(pipe, HSW_VIDEO_DIP_AVI_DATA_A, HSW_VIDEO_DIP_AVI_DATA_B)
3635 #define HSW_TVIDEO_DIP_SPD_DATA(pipe) \
3636          _PIPE(pipe, HSW_VIDEO_DIP_SPD_DATA_A, HSW_VIDEO_DIP_SPD_DATA_B)
3637 #define HSW_TVIDEO_DIP_GCP(pipe) \
3638         _PIPE(pipe, HSW_VIDEO_DIP_GCP_A, HSW_VIDEO_DIP_GCP_B)
3639
3640 #define _TRANS_HTOTAL_B          0xe1000
3641 #define _TRANS_HBLANK_B          0xe1004
3642 #define _TRANS_HSYNC_B           0xe1008
3643 #define _TRANS_VTOTAL_B          0xe100c
3644 #define _TRANS_VBLANK_B          0xe1010
3645 #define _TRANS_VSYNC_B           0xe1014
3646 #define _TRANS_VSYNCSHIFT_B      0xe1028
3647
3648 #define TRANS_HTOTAL(pipe) _PIPE(pipe, _TRANS_HTOTAL_A, _TRANS_HTOTAL_B)
3649 #define TRANS_HBLANK(pipe) _PIPE(pipe, _TRANS_HBLANK_A, _TRANS_HBLANK_B)
3650 #define TRANS_HSYNC(pipe) _PIPE(pipe, _TRANS_HSYNC_A, _TRANS_HSYNC_B)
3651 #define TRANS_VTOTAL(pipe) _PIPE(pipe, _TRANS_VTOTAL_A, _TRANS_VTOTAL_B)
3652 #define TRANS_VBLANK(pipe) _PIPE(pipe, _TRANS_VBLANK_A, _TRANS_VBLANK_B)
3653 #define TRANS_VSYNC(pipe) _PIPE(pipe, _TRANS_VSYNC_A, _TRANS_VSYNC_B)
3654 #define TRANS_VSYNCSHIFT(pipe) _PIPE(pipe, _TRANS_VSYNCSHIFT_A, \
3655                                      _TRANS_VSYNCSHIFT_B)
3656
3657 #define _TRANSB_DATA_M1          0xe1030
3658 #define _TRANSB_DATA_N1          0xe1034
3659 #define _TRANSB_DATA_M2          0xe1038
3660 #define _TRANSB_DATA_N2          0xe103c
3661 #define _TRANSB_DP_LINK_M1       0xe1040
3662 #define _TRANSB_DP_LINK_N1       0xe1044
3663 #define _TRANSB_DP_LINK_M2       0xe1048
3664 #define _TRANSB_DP_LINK_N2       0xe104c
3665
3666 #define TRANSDATA_M1(pipe) _PIPE(pipe, _TRANSA_DATA_M1, _TRANSB_DATA_M1)
3667 #define TRANSDATA_N1(pipe) _PIPE(pipe, _TRANSA_DATA_N1, _TRANSB_DATA_N1)
3668 #define TRANSDATA_M2(pipe) _PIPE(pipe, _TRANSA_DATA_M2, _TRANSB_DATA_M2)
3669 #define TRANSDATA_N2(pipe) _PIPE(pipe, _TRANSA_DATA_N2, _TRANSB_DATA_N2)
3670 #define TRANSDPLINK_M1(pipe) _PIPE(pipe, _TRANSA_DP_LINK_M1, _TRANSB_DP_LINK_M1)
3671 #define TRANSDPLINK_N1(pipe) _PIPE(pipe, _TRANSA_DP_LINK_N1, _TRANSB_DP_LINK_N1)
3672 #define TRANSDPLINK_M2(pipe) _PIPE(pipe, _TRANSA_DP_LINK_M2, _TRANSB_DP_LINK_M2)
3673 #define TRANSDPLINK_N2(pipe) _PIPE(pipe, _TRANSA_DP_LINK_N2, _TRANSB_DP_LINK_N2)
3674
3675 #define _TRANSACONF              0xf0008
3676 #define _TRANSBCONF              0xf1008
3677 #define TRANSCONF(plane) _PIPE(plane, _TRANSACONF, _TRANSBCONF)
3678 #define  TRANS_DISABLE          (0<<31)
3679 #define  TRANS_ENABLE           (1<<31)
3680 #define  TRANS_STATE_MASK       (1<<30)
3681 #define  TRANS_STATE_DISABLE    (0<<30)
3682 #define  TRANS_STATE_ENABLE     (1<<30)
3683 #define  TRANS_FSYNC_DELAY_HB1  (0<<27)
3684 #define  TRANS_FSYNC_DELAY_HB2  (1<<27)
3685 #define  TRANS_FSYNC_DELAY_HB3  (2<<27)
3686 #define  TRANS_FSYNC_DELAY_HB4  (3<<27)
3687 #define  TRANS_DP_AUDIO_ONLY    (1<<26)
3688 #define  TRANS_DP_VIDEO_AUDIO   (0<<26)
3689 #define  TRANS_INTERLACE_MASK   (7<<21)
3690 #define  TRANS_PROGRESSIVE      (0<<21)
3691 #define  TRANS_INTERLACED       (3<<21)
3692 #define  TRANS_LEGACY_INTERLACED_ILK (2<<21)
3693 #define  TRANS_8BPC             (0<<5)
3694 #define  TRANS_10BPC            (1<<5)
3695 #define  TRANS_6BPC             (2<<5)
3696 #define  TRANS_12BPC            (3<<5)
3697
3698 #define _TRANSA_CHICKEN2         0xf0064
3699 #define _TRANSB_CHICKEN2         0xf1064
3700 #define TRANS_CHICKEN2(pipe) _PIPE(pipe, _TRANSA_CHICKEN2, _TRANSB_CHICKEN2)
3701 #define   TRANS_AUTOTRAIN_GEN_STALL_DIS (1<<31)
3702
3703 #define SOUTH_CHICKEN1          0xc2000
3704 #define  FDIA_PHASE_SYNC_SHIFT_OVR      19
3705 #define  FDIA_PHASE_SYNC_SHIFT_EN       18
3706 #define FDI_PHASE_SYNC_OVR(pipe) (1<<(FDIA_PHASE_SYNC_SHIFT_OVR - ((pipe) * 2)))
3707 #define FDI_PHASE_SYNC_EN(pipe) (1<<(FDIA_PHASE_SYNC_SHIFT_EN - ((pipe) * 2)))
3708 #define SOUTH_CHICKEN2          0xc2004
3709 #define  DPLS_EDP_PPS_FIX_DIS   (1<<0)
3710
3711 #define _FDI_RXA_CHICKEN         0xc200c
3712 #define _FDI_RXB_CHICKEN         0xc2010
3713 #define  FDI_RX_PHASE_SYNC_POINTER_OVR  (1<<1)
3714 #define  FDI_RX_PHASE_SYNC_POINTER_EN   (1<<0)
3715 #define FDI_RX_CHICKEN(pipe) _PIPE(pipe, _FDI_RXA_CHICKEN, _FDI_RXB_CHICKEN)
3716
3717 #define SOUTH_DSPCLK_GATE_D     0xc2020
3718 #define  PCH_DPLSUNIT_CLOCK_GATE_DISABLE (1<<29)
3719
3720 /* CPU: FDI_TX */
3721 #define _FDI_TXA_CTL             0x60100
3722 #define _FDI_TXB_CTL             0x61100
3723 #define FDI_TX_CTL(pipe) _PIPE(pipe, _FDI_TXA_CTL, _FDI_TXB_CTL)
3724 #define  FDI_TX_DISABLE         (0<<31)
3725 #define  FDI_TX_ENABLE          (1<<31)
3726 #define  FDI_LINK_TRAIN_PATTERN_1       (0<<28)
3727 #define  FDI_LINK_TRAIN_PATTERN_2       (1<<28)
3728 #define  FDI_LINK_TRAIN_PATTERN_IDLE    (2<<28)
3729 #define  FDI_LINK_TRAIN_NONE            (3<<28)
3730 #define  FDI_LINK_TRAIN_VOLTAGE_0_4V    (0<<25)
3731 #define  FDI_LINK_TRAIN_VOLTAGE_0_6V    (1<<25)
3732 #define  FDI_LINK_TRAIN_VOLTAGE_0_8V    (2<<25)
3733 #define  FDI_LINK_TRAIN_VOLTAGE_1_2V    (3<<25)
3734 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_NONE (0<<22)
3735 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_1_5X (1<<22)
3736 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_2X   (2<<22)
3737 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_3X   (3<<22)
3738 /* ILK always use 400mV 0dB for voltage swing and pre-emphasis level.
3739    SNB has different settings. */
3740 /* SNB A-stepping */
3741 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_A         (0x38<<22)
3742 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_A         (0x02<<22)
3743 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01<<22)
3744 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_A         (0x0<<22)
3745 /* SNB B-stepping */
3746 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_B         (0x0<<22)
3747 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_B         (0x3a<<22)
3748 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_B       (0x39<<22)
3749 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_B         (0x38<<22)
3750 #define  FDI_LINK_TRAIN_VOL_EMP_MASK            (0x3f<<22)
3751 #define  FDI_DP_PORT_WIDTH_X1           (0<<19)
3752 #define  FDI_DP_PORT_WIDTH_X2           (1<<19)
3753 #define  FDI_DP_PORT_WIDTH_X3           (2<<19)
3754 #define  FDI_DP_PORT_WIDTH_X4           (3<<19)
3755 #define  FDI_TX_ENHANCE_FRAME_ENABLE    (1<<18)
3756 /* Ironlake: hardwired to 1 */
3757 #define  FDI_TX_PLL_ENABLE              (1<<14)
3758
3759 /* Ivybridge has different bits for lolz */
3760 #define  FDI_LINK_TRAIN_PATTERN_1_IVB       (0<<8)
3761 #define  FDI_LINK_TRAIN_PATTERN_2_IVB       (1<<8)
3762 #define  FDI_LINK_TRAIN_PATTERN_IDLE_IVB    (2<<8)
3763 #define  FDI_LINK_TRAIN_NONE_IVB            (3<<8)
3764
3765 /* both Tx and Rx */
3766 #define  FDI_COMPOSITE_SYNC             (1<<11)
3767 #define  FDI_LINK_TRAIN_AUTO            (1<<10)
3768 #define  FDI_SCRAMBLING_ENABLE          (0<<7)
3769 #define  FDI_SCRAMBLING_DISABLE         (1<<7)
3770
3771 /* FDI_RX, FDI_X is hard-wired to Transcoder_X */
3772 #define _FDI_RXA_CTL             0xf000c
3773 #define _FDI_RXB_CTL             0xf100c
3774 #define FDI_RX_CTL(pipe) _PIPE(pipe, _FDI_RXA_CTL, _FDI_RXB_CTL)
3775 #define  FDI_RX_ENABLE          (1<<31)
3776 /* train, dp width same as FDI_TX */
3777 #define  FDI_FS_ERRC_ENABLE             (1<<27)
3778 #define  FDI_FE_ERRC_ENABLE             (1<<26)
3779 #define  FDI_DP_PORT_WIDTH_X8           (7<<19)
3780 #define  FDI_8BPC                       (0<<16)
3781 #define  FDI_10BPC                      (1<<16)
3782 #define  FDI_6BPC                       (2<<16)
3783 #define  FDI_12BPC                      (3<<16)
3784 #define  FDI_LINK_REVERSE_OVERWRITE     (1<<15)
3785 #define  FDI_DMI_LINK_REVERSE_MASK      (1<<14)
3786 #define  FDI_RX_PLL_ENABLE              (1<<13)
3787 #define  FDI_FS_ERR_CORRECT_ENABLE      (1<<11)
3788 #define  FDI_FE_ERR_CORRECT_ENABLE      (1<<10)
3789 #define  FDI_FS_ERR_REPORT_ENABLE       (1<<9)
3790 #define  FDI_FE_ERR_REPORT_ENABLE       (1<<8)
3791 #define  FDI_RX_ENHANCE_FRAME_ENABLE    (1<<6)
3792 #define  FDI_PCDCLK                     (1<<4)
3793 /* CPT */
3794 #define  FDI_AUTO_TRAINING                      (1<<10)
3795 #define  FDI_LINK_TRAIN_PATTERN_1_CPT           (0<<8)
3796 #define  FDI_LINK_TRAIN_PATTERN_2_CPT           (1<<8)
3797 #define  FDI_LINK_TRAIN_PATTERN_IDLE_CPT        (2<<8)
3798 #define  FDI_LINK_TRAIN_NORMAL_CPT              (3<<8)
3799 #define  FDI_LINK_TRAIN_PATTERN_MASK_CPT        (3<<8)
3800 /* LPT */
3801 #define  FDI_PORT_WIDTH_2X_LPT                  (1<<19)
3802 #define  FDI_PORT_WIDTH_1X_LPT                  (0<<19)
3803
3804 #define _FDI_RXA_MISC            0xf0010
3805 #define _FDI_RXB_MISC            0xf1010
3806 #define _FDI_RXA_TUSIZE1         0xf0030
3807 #define _FDI_RXA_TUSIZE2         0xf0038
3808 #define _FDI_RXB_TUSIZE1         0xf1030
3809 #define _FDI_RXB_TUSIZE2         0xf1038
3810 #define FDI_RX_MISC(pipe) _PIPE(pipe, _FDI_RXA_MISC, _FDI_RXB_MISC)
3811 #define FDI_RX_TUSIZE1(pipe) _PIPE(pipe, _FDI_RXA_TUSIZE1, _FDI_RXB_TUSIZE1)
3812 #define FDI_RX_TUSIZE2(pipe) _PIPE(pipe, _FDI_RXA_TUSIZE2, _FDI_RXB_TUSIZE2)
3813
3814 /* FDI_RX interrupt register format */
3815 #define FDI_RX_INTER_LANE_ALIGN         (1<<10)
3816 #define FDI_RX_SYMBOL_LOCK              (1<<9) /* train 2 */
3817 #define FDI_RX_BIT_LOCK                 (1<<8) /* train 1 */
3818 #define FDI_RX_TRAIN_PATTERN_2_FAIL     (1<<7)
3819 #define FDI_RX_FS_CODE_ERR              (1<<6)
3820 #define FDI_RX_FE_CODE_ERR              (1<<5)
3821 #define FDI_RX_SYMBOL_ERR_RATE_ABOVE    (1<<4)
3822 #define FDI_RX_HDCP_LINK_FAIL           (1<<3)
3823 #define FDI_RX_PIXEL_FIFO_OVERFLOW      (1<<2)
3824 #define FDI_RX_CROSS_CLOCK_OVERFLOW     (1<<1)
3825 #define FDI_RX_SYMBOL_QUEUE_OVERFLOW    (1<<0)
3826
3827 #define _FDI_RXA_IIR             0xf0014
3828 #define _FDI_RXA_IMR             0xf0018
3829 #define _FDI_RXB_IIR             0xf1014
3830 #define _FDI_RXB_IMR             0xf1018
3831 #define FDI_RX_IIR(pipe) _PIPE(pipe, _FDI_RXA_IIR, _FDI_RXB_IIR)
3832 #define FDI_RX_IMR(pipe) _PIPE(pipe, _FDI_RXA_IMR, _FDI_RXB_IMR)
3833
3834 #define FDI_PLL_CTL_1           0xfe000
3835 #define FDI_PLL_CTL_2           0xfe004
3836
3837 /* CRT */
3838 #define PCH_ADPA                0xe1100
3839 #define  ADPA_TRANS_SELECT_MASK (1<<30)
3840 #define  ADPA_TRANS_A_SELECT    0
3841 #define  ADPA_TRANS_B_SELECT    (1<<30)
3842 #define  ADPA_CRT_HOTPLUG_MASK  0x03ff0000 /* bit 25-16 */
3843 #define  ADPA_CRT_HOTPLUG_MONITOR_NONE  (0<<24)
3844 #define  ADPA_CRT_HOTPLUG_MONITOR_MASK  (3<<24)
3845 #define  ADPA_CRT_HOTPLUG_MONITOR_COLOR (3<<24)
3846 #define  ADPA_CRT_HOTPLUG_MONITOR_MONO  (2<<24)
3847 #define  ADPA_CRT_HOTPLUG_ENABLE        (1<<23)
3848 #define  ADPA_CRT_HOTPLUG_PERIOD_64     (0<<22)
3849 #define  ADPA_CRT_HOTPLUG_PERIOD_128    (1<<22)
3850 #define  ADPA_CRT_HOTPLUG_WARMUP_5MS    (0<<21)
3851 #define  ADPA_CRT_HOTPLUG_WARMUP_10MS   (1<<21)
3852 #define  ADPA_CRT_HOTPLUG_SAMPLE_2S     (0<<20)
3853 #define  ADPA_CRT_HOTPLUG_SAMPLE_4S     (1<<20)
3854 #define  ADPA_CRT_HOTPLUG_VOLTAGE_40    (0<<18)
3855 #define  ADPA_CRT_HOTPLUG_VOLTAGE_50    (1<<18)
3856 #define  ADPA_CRT_HOTPLUG_VOLTAGE_60    (2<<18)
3857 #define  ADPA_CRT_HOTPLUG_VOLTAGE_70    (3<<18)
3858 #define  ADPA_CRT_HOTPLUG_VOLREF_325MV  (0<<17)
3859 #define  ADPA_CRT_HOTPLUG_VOLREF_475MV  (1<<17)
3860 #define  ADPA_CRT_HOTPLUG_FORCE_TRIGGER (1<<16)
3861
3862 /* or SDVOB */
3863 #define VLV_HDMIB 0x61140
3864 #define HDMIB   0xe1140
3865 #define  PORT_ENABLE    (1 << 31)
3866 #define  TRANSCODER(pipe)       ((pipe) << 30)
3867 #define  TRANSCODER_CPT(pipe)   ((pipe) << 29)
3868 #define  TRANSCODER_MASK        (1 << 30)
3869 #define  TRANSCODER_MASK_CPT    (3 << 29)
3870 #define  COLOR_FORMAT_8bpc      (0)
3871 #define  COLOR_FORMAT_12bpc     (3 << 26)
3872 #define  SDVOB_HOTPLUG_ENABLE   (1 << 23)
3873 #define  SDVO_ENCODING          (0)
3874 #define  TMDS_ENCODING          (2 << 10)
3875 #define  NULL_PACKET_VSYNC_ENABLE       (1 << 9)
3876 /* CPT */
3877 #define  HDMI_MODE_SELECT       (1 << 9)
3878 #define  DVI_MODE_SELECT        (0)
3879 #define  SDVOB_BORDER_ENABLE    (1 << 7)
3880 #define  AUDIO_ENABLE           (1 << 6)
3881 #define  VSYNC_ACTIVE_HIGH      (1 << 4)
3882 #define  HSYNC_ACTIVE_HIGH      (1 << 3)
3883 #define  PORT_DETECTED          (1 << 2)
3884
3885 /* PCH SDVOB multiplex with HDMIB */
3886 #define PCH_SDVOB       HDMIB
3887
3888 #define HDMIC   0xe1150
3889 #define HDMID   0xe1160
3890
3891 #define PCH_LVDS        0xe1180
3892 #define  LVDS_DETECTED  (1 << 1)
3893
3894 #define PCH_PP_STATUS           0xc7200
3895 #define PCH_PP_CONTROL          0xc7204
3896 #define  PANEL_UNLOCK_REGS      (0xabcd << 16)
3897 #define  PANEL_UNLOCK_MASK      (0xffff << 16)
3898 #define  EDP_FORCE_VDD          (1 << 3)
3899 #define  EDP_BLC_ENABLE         (1 << 2)
3900 #define  PANEL_POWER_RESET      (1 << 1)
3901 #define  PANEL_POWER_OFF        (0 << 0)
3902 #define  PANEL_POWER_ON         (1 << 0)
3903 #define PCH_PP_ON_DELAYS        0xc7208
3904 #define  PANEL_PORT_SELECT_MASK (3 << 30)
3905 #define  PANEL_PORT_SELECT_LVDS (0 << 30)
3906 #define  PANEL_PORT_SELECT_DPA  (1 << 30)
3907 #define  EDP_PANEL              (1 << 30)
3908 #define  PANEL_PORT_SELECT_DPC  (2 << 30)
3909 #define  PANEL_PORT_SELECT_DPD  (3 << 30)
3910 #define  PANEL_POWER_UP_DELAY_MASK      (0x1fff0000)
3911 #define  PANEL_POWER_UP_DELAY_SHIFT     16
3912 #define  PANEL_LIGHT_ON_DELAY_MASK      (0x1fff)
3913 #define  PANEL_LIGHT_ON_DELAY_SHIFT     0
3914
3915 #define PCH_PP_OFF_DELAYS       0xc720c
3916 #define  PANEL_POWER_DOWN_DELAY_MASK    (0x1fff0000)
3917 #define  PANEL_POWER_DOWN_DELAY_SHIFT   16
3918 #define  PANEL_LIGHT_OFF_DELAY_MASK     (0x1fff)
3919 #define  PANEL_LIGHT_OFF_DELAY_SHIFT    0
3920
3921 #define PCH_PP_DIVISOR          0xc7210
3922 #define  PP_REFERENCE_DIVIDER_MASK      (0xffffff00)
3923 #define  PP_REFERENCE_DIVIDER_SHIFT     8
3924 #define  PANEL_POWER_CYCLE_DELAY_MASK   (0x1f)
3925 #define  PANEL_POWER_CYCLE_DELAY_SHIFT  0
3926
3927 #define PCH_DP_B                0xe4100
3928 #define PCH_DPB_AUX_CH_CTL      0xe4110
3929 #define PCH_DPB_AUX_CH_DATA1    0xe4114
3930 #define PCH_DPB_AUX_CH_DATA2    0xe4118
3931 #define PCH_DPB_AUX_CH_DATA3    0xe411c
3932 #define PCH_DPB_AUX_CH_DATA4    0xe4120
3933 #define PCH_DPB_AUX_CH_DATA5    0xe4124
3934
3935 #define PCH_DP_C                0xe4200
3936 #define PCH_DPC_AUX_CH_CTL      0xe4210
3937 #define PCH_DPC_AUX_CH_DATA1    0xe4214
3938 #define PCH_DPC_AUX_CH_DATA2    0xe4218
3939 #define PCH_DPC_AUX_CH_DATA3    0xe421c
3940 #define PCH_DPC_AUX_CH_DATA4    0xe4220
3941 #define PCH_DPC_AUX_CH_DATA5    0xe4224
3942
3943 #define PCH_DP_D                0xe4300
3944 #define PCH_DPD_AUX_CH_CTL      0xe4310
3945 #define PCH_DPD_AUX_CH_DATA1    0xe4314
3946 #define PCH_DPD_AUX_CH_DATA2    0xe4318
3947 #define PCH_DPD_AUX_CH_DATA3    0xe431c
3948 #define PCH_DPD_AUX_CH_DATA4    0xe4320
3949 #define PCH_DPD_AUX_CH_DATA5    0xe4324
3950
3951 /* CPT */
3952 #define  PORT_TRANS_A_SEL_CPT   0
3953 #define  PORT_TRANS_B_SEL_CPT   (1<<29)
3954 #define  PORT_TRANS_C_SEL_CPT   (2<<29)
3955 #define  PORT_TRANS_SEL_MASK    (3<<29)
3956 #define  PORT_TRANS_SEL_CPT(pipe)       ((pipe) << 29)
3957
3958 #define TRANS_DP_CTL_A          0xe0300
3959 #define TRANS_DP_CTL_B          0xe1300
3960 #define TRANS_DP_CTL_C          0xe2300
3961 #define TRANS_DP_CTL(pipe)      (TRANS_DP_CTL_A + (pipe) * 0x01000)
3962 #define  TRANS_DP_OUTPUT_ENABLE (1<<31)
3963 #define  TRANS_DP_PORT_SEL_B    (0<<29)
3964 #define  TRANS_DP_PORT_SEL_C    (1<<29)
3965 #define  TRANS_DP_PORT_SEL_D    (2<<29)
3966 #define  TRANS_DP_PORT_SEL_NONE (3<<29)
3967 #define  TRANS_DP_PORT_SEL_MASK (3<<29)
3968 #define  TRANS_DP_AUDIO_ONLY    (1<<26)
3969 #define  TRANS_DP_ENH_FRAMING   (1<<18)
3970 #define  TRANS_DP_8BPC          (0<<9)
3971 #define  TRANS_DP_10BPC         (1<<9)
3972 #define  TRANS_DP_6BPC          (2<<9)
3973 #define  TRANS_DP_12BPC         (3<<9)
3974 #define  TRANS_DP_BPC_MASK      (3<<9)
3975 #define  TRANS_DP_VSYNC_ACTIVE_HIGH     (1<<4)
3976 #define  TRANS_DP_VSYNC_ACTIVE_LOW      0
3977 #define  TRANS_DP_HSYNC_ACTIVE_HIGH     (1<<3)
3978 #define  TRANS_DP_HSYNC_ACTIVE_LOW      0
3979 #define  TRANS_DP_SYNC_MASK     (3<<3)
3980
3981 /* SNB eDP training params */
3982 /* SNB A-stepping */
3983 #define  EDP_LINK_TRAIN_400MV_0DB_SNB_A         (0x38<<22)
3984 #define  EDP_LINK_TRAIN_400MV_6DB_SNB_A         (0x02<<22)
3985 #define  EDP_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01<<22)
3986 #define  EDP_LINK_TRAIN_800MV_0DB_SNB_A         (0x0<<22)
3987 /* SNB B-stepping */
3988 #define  EDP_LINK_TRAIN_400_600MV_0DB_SNB_B     (0x0<<22)
3989 #define  EDP_LINK_TRAIN_400MV_3_5DB_SNB_B       (0x1<<22)
3990 #define  EDP_LINK_TRAIN_400_600MV_6DB_SNB_B     (0x3a<<22)
3991 #define  EDP_LINK_TRAIN_600_800MV_3_5DB_SNB_B   (0x39<<22)
3992 #define  EDP_LINK_TRAIN_800_1200MV_0DB_SNB_B    (0x38<<22)
3993 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_SNB        (0x3f<<22)
3994
3995 /* IVB */
3996 #define EDP_LINK_TRAIN_400MV_0DB_IVB            (0x24 <<22)
3997 #define EDP_LINK_TRAIN_400MV_3_5DB_IVB          (0x2a <<22)
3998 #define EDP_LINK_TRAIN_400MV_6DB_IVB            (0x2f <<22)
3999 #define EDP_LINK_TRAIN_600MV_0DB_IVB            (0x30 <<22)
4000 #define EDP_LINK_TRAIN_600MV_3_5DB_IVB          (0x36 <<22)
4001 #define EDP_LINK_TRAIN_800MV_0DB_IVB            (0x38 <<22)
4002 #define EDP_LINK_TRAIN_800MV_3_5DB_IVB          (0x33 <<22)
4003
4004 /* legacy values */
4005 #define EDP_LINK_TRAIN_500MV_0DB_IVB            (0x00 <<22)
4006 #define EDP_LINK_TRAIN_1000MV_0DB_IVB           (0x20 <<22)
4007 #define EDP_LINK_TRAIN_500MV_3_5DB_IVB          (0x02 <<22)
4008 #define EDP_LINK_TRAIN_1000MV_3_5DB_IVB         (0x22 <<22)
4009 #define EDP_LINK_TRAIN_1000MV_6DB_IVB           (0x23 <<22)
4010
4011 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_IVB        (0x3f<<22)
4012
4013 #define  FORCEWAKE                              0xA18C
4014 #define  FORCEWAKE_VLV                          0x1300b0
4015 #define  FORCEWAKE_ACK_VLV                      0x1300b4
4016 #define  FORCEWAKE_ACK                          0x130090
4017 #define  FORCEWAKE_MT                           0xa188 /* multi-threaded */
4018 #define  FORCEWAKE_MT_ACK                       0x130040
4019 #define  ECOBUS                                 0xa180
4020 #define    FORCEWAKE_MT_ENABLE                  (1<<5)
4021
4022 #define  GTFIFODBG                              0x120000
4023 #define    GT_FIFO_CPU_ERROR_MASK               7
4024 #define    GT_FIFO_OVFERR                       (1<<2)
4025 #define    GT_FIFO_IAWRERR                      (1<<1)
4026 #define    GT_FIFO_IARDERR                      (1<<0)
4027
4028 #define  GT_FIFO_FREE_ENTRIES                   0x120008
4029 #define    GT_FIFO_NUM_RESERVED_ENTRIES         20
4030
4031 #define GEN6_UCGCTL1                            0x9400
4032 # define GEN6_BLBUNIT_CLOCK_GATE_DISABLE                (1 << 5)
4033 # define GEN6_CSUNIT_CLOCK_GATE_DISABLE                 (1 << 7)
4034
4035 #define GEN6_UCGCTL2                            0x9404
4036 # define GEN6_RCZUNIT_CLOCK_GATE_DISABLE                (1 << 13)
4037 # define GEN6_RCPBUNIT_CLOCK_GATE_DISABLE               (1 << 12)
4038 # define GEN6_RCCUNIT_CLOCK_GATE_DISABLE                (1 << 11)
4039
4040 #define GEN6_RPNSWREQ                           0xA008
4041 #define   GEN6_TURBO_DISABLE                    (1<<31)
4042 #define   GEN6_FREQUENCY(x)                     ((x)<<25)
4043 #define   GEN6_OFFSET(x)                        ((x)<<19)
4044 #define   GEN6_AGGRESSIVE_TURBO                 (0<<15)
4045 #define GEN6_RC_VIDEO_FREQ                      0xA00C
4046 #define GEN6_RC_CONTROL                         0xA090
4047 #define   GEN6_RC_CTL_RC6pp_ENABLE              (1<<16)
4048 #define   GEN6_RC_CTL_RC6p_ENABLE               (1<<17)
4049 #define   GEN6_RC_CTL_RC6_ENABLE                (1<<18)
4050 #define   GEN6_RC_CTL_RC1e_ENABLE               (1<<20)
4051 #define   GEN6_RC_CTL_RC7_ENABLE                (1<<22)
4052 #define   GEN6_RC_CTL_EI_MODE(x)                ((x)<<27)
4053 #define   GEN6_RC_CTL_HW_ENABLE                 (1<<31)
4054 #define GEN6_RP_DOWN_TIMEOUT                    0xA010
4055 #define GEN6_RP_INTERRUPT_LIMITS                0xA014
4056 #define GEN6_RPSTAT1                            0xA01C
4057 #define   GEN6_CAGF_SHIFT                       8
4058 #define   GEN6_CAGF_MASK                        (0x7f << GEN6_CAGF_SHIFT)
4059 #define GEN6_RP_CONTROL                         0xA024
4060 #define   GEN6_RP_MEDIA_TURBO                   (1<<11)
4061 #define   GEN6_RP_MEDIA_MODE_MASK               (3<<9)
4062 #define   GEN6_RP_MEDIA_HW_TURBO_MODE           (3<<9)
4063 #define   GEN6_RP_MEDIA_HW_NORMAL_MODE          (2<<9)
4064 #define   GEN6_RP_MEDIA_HW_MODE                 (1<<9)
4065 #define   GEN6_RP_MEDIA_SW_MODE                 (0<<9)
4066 #define   GEN6_RP_MEDIA_IS_GFX                  (1<<8)
4067 #define   GEN6_RP_ENABLE                        (1<<7)
4068 #define   GEN6_RP_UP_IDLE_MIN                   (0x1<<3)
4069 #define   GEN6_RP_UP_BUSY_AVG                   (0x2<<3)
4070 #define   GEN6_RP_UP_BUSY_CONT                  (0x4<<3)
4071 #define   GEN6_RP_DOWN_IDLE_CONT                (0x1<<0)
4072 #define GEN6_RP_UP_THRESHOLD                    0xA02C
4073 #define GEN6_RP_DOWN_THRESHOLD                  0xA030
4074 #define GEN6_RP_CUR_UP_EI                       0xA050
4075 #define   GEN6_CURICONT_MASK                    0xffffff
4076 #define GEN6_RP_CUR_UP                          0xA054
4077 #define   GEN6_CURBSYTAVG_MASK                  0xffffff
4078 #define GEN6_RP_PREV_UP                         0xA058
4079 #define GEN6_RP_CUR_DOWN_EI                     0xA05C
4080 #define   GEN6_CURIAVG_MASK                     0xffffff
4081 #define GEN6_RP_CUR_DOWN                        0xA060
4082 #define GEN6_RP_PREV_DOWN                       0xA064
4083 #define GEN6_RP_UP_EI                           0xA068
4084 #define GEN6_RP_DOWN_EI                         0xA06C
4085 #define GEN6_RP_IDLE_HYSTERSIS                  0xA070
4086 #define GEN6_RC_STATE                           0xA094
4087 #define GEN6_RC1_WAKE_RATE_LIMIT                0xA098
4088 #define GEN6_RC6_WAKE_RATE_LIMIT                0xA09C
4089 #define GEN6_RC6pp_WAKE_RATE_LIMIT              0xA0A0
4090 #define GEN6_RC_EVALUATION_INTERVAL             0xA0A8
4091 #define GEN6_RC_IDLE_HYSTERSIS                  0xA0AC
4092 #define GEN6_RC_SLEEP                           0xA0B0
4093 #define GEN6_RC1e_THRESHOLD                     0xA0B4
4094 #define GEN6_RC6_THRESHOLD                      0xA0B8
4095 #define GEN6_RC6p_THRESHOLD                     0xA0BC
4096 #define GEN6_RC6pp_THRESHOLD                    0xA0C0
4097 #define GEN6_PMINTRMSK                          0xA168
4098
4099 #define GEN6_PMISR                              0x44020
4100 #define GEN6_PMIMR                              0x44024 /* rps_lock */
4101 #define GEN6_PMIIR                              0x44028
4102 #define GEN6_PMIER                              0x4402C
4103 #define  GEN6_PM_MBOX_EVENT                     (1<<25)
4104 #define  GEN6_PM_THERMAL_EVENT                  (1<<24)
4105 #define  GEN6_PM_RP_DOWN_TIMEOUT                (1<<6)
4106 #define  GEN6_PM_RP_UP_THRESHOLD                (1<<5)
4107 #define  GEN6_PM_RP_DOWN_THRESHOLD              (1<<4)
4108 #define  GEN6_PM_RP_UP_EI_EXPIRED               (1<<2)
4109 #define  GEN6_PM_RP_DOWN_EI_EXPIRED             (1<<1)
4110 #define  GEN6_PM_DEFERRED_EVENTS                (GEN6_PM_RP_UP_THRESHOLD | \
4111                                                  GEN6_PM_RP_DOWN_THRESHOLD | \
4112                                                  GEN6_PM_RP_DOWN_TIMEOUT)
4113
4114 #define GEN6_GT_GFX_RC6_LOCKED                  0x138104
4115 #define GEN6_GT_GFX_RC6                         0x138108
4116 #define GEN6_GT_GFX_RC6p                        0x13810C
4117 #define GEN6_GT_GFX_RC6pp                       0x138110
4118
4119 #define GEN6_PCODE_MAILBOX                      0x138124
4120 #define   GEN6_PCODE_READY                      (1<<31)
4121 #define   GEN6_READ_OC_PARAMS                   0xc
4122 #define   GEN6_PCODE_WRITE_MIN_FREQ_TABLE       0x8
4123 #define   GEN6_PCODE_READ_MIN_FREQ_TABLE        0x9
4124 #define GEN6_PCODE_DATA                         0x138128
4125 #define   GEN6_PCODE_FREQ_IA_RATIO_SHIFT        8
4126
4127 #define GEN6_GT_CORE_STATUS             0x138060
4128 #define   GEN6_CORE_CPD_STATE_MASK      (7<<4)
4129 #define   GEN6_RCn_MASK                 7
4130 #define   GEN6_RC0                      0
4131 #define   GEN6_RC3                      2
4132 #define   GEN6_RC6                      3
4133 #define   GEN6_RC7                      4
4134
4135 #define GEN7_MISCCPCTL                  (0x9424)
4136 #define   GEN7_DOP_CLOCK_GATE_ENABLE    (1<<0)
4137
4138 /* IVYBRIDGE DPF */
4139 #define GEN7_L3CDERRST1                 0xB008 /* L3CD Error Status 1 */
4140 #define   GEN7_L3CDERRST1_ROW_MASK      (0x7ff<<14)
4141 #define   GEN7_PARITY_ERROR_VALID       (1<<13)
4142 #define   GEN7_L3CDERRST1_BANK_MASK     (3<<11)
4143 #define   GEN7_L3CDERRST1_SUBBANK_MASK  (7<<8)
4144 #define GEN7_PARITY_ERROR_ROW(reg) \
4145                 ((reg & GEN7_L3CDERRST1_ROW_MASK) >> 14)
4146 #define GEN7_PARITY_ERROR_BANK(reg) \
4147                 ((reg & GEN7_L3CDERRST1_BANK_MASK) >> 11)
4148 #define GEN7_PARITY_ERROR_SUBBANK(reg) \
4149                 ((reg & GEN7_L3CDERRST1_SUBBANK_MASK) >> 8)
4150 #define   GEN7_L3CDERRST1_ENABLE        (1<<7)
4151
4152 #define GEN7_L3LOG_BASE                 0xB070
4153 #define GEN7_L3LOG_SIZE                 0x80
4154
4155 #define G4X_AUD_VID_DID                 0x62020
4156 #define INTEL_AUDIO_DEVCL               0x808629FB
4157 #define INTEL_AUDIO_DEVBLC              0x80862801
4158 #define INTEL_AUDIO_DEVCTG              0x80862802
4159
4160 #define G4X_AUD_CNTL_ST                 0x620B4
4161 #define G4X_ELDV_DEVCL_DEVBLC           (1 << 13)
4162 #define G4X_ELDV_DEVCTG                 (1 << 14)
4163 #define G4X_ELD_ADDR                    (0xf << 5)
4164 #define G4X_ELD_ACK                     (1 << 4)
4165 #define G4X_HDMIW_HDMIEDID              0x6210C
4166
4167 #define IBX_HDMIW_HDMIEDID_A            0xE2050
4168 #define IBX_AUD_CNTL_ST_A               0xE20B4
4169 #define IBX_ELD_BUFFER_SIZE             (0x1f << 10)
4170 #define IBX_ELD_ADDRESS                 (0x1f << 5)
4171 #define IBX_ELD_ACK                     (1 << 4)
4172 #define IBX_AUD_CNTL_ST2                0xE20C0
4173 #define IBX_ELD_VALIDB                  (1 << 0)
4174 #define IBX_CP_READYB                   (1 << 1)
4175
4176 #define CPT_HDMIW_HDMIEDID_A            0xE5050
4177 #define CPT_AUD_CNTL_ST_A               0xE50B4
4178 #define CPT_AUD_CNTRL_ST2               0xE50C0
4179
4180 /* These are the 4 32-bit write offset registers for each stream
4181  * output buffer.  It determines the offset from the
4182  * 3DSTATE_SO_BUFFERs that the next streamed vertex output goes to.
4183  */
4184 #define GEN7_SO_WRITE_OFFSET(n)         (0x5280 + (n) * 4)
4185
4186 #define IBX_AUD_CONFIG_A                        0xe2000
4187 #define CPT_AUD_CONFIG_A                        0xe5000
4188 #define   AUD_CONFIG_N_VALUE_INDEX              (1 << 29)
4189 #define   AUD_CONFIG_N_PROG_ENABLE              (1 << 28)
4190 #define   AUD_CONFIG_UPPER_N_SHIFT              20
4191 #define   AUD_CONFIG_UPPER_N_VALUE              (0xff << 20)
4192 #define   AUD_CONFIG_LOWER_N_SHIFT              4
4193 #define   AUD_CONFIG_LOWER_N_VALUE              (0xfff << 4)
4194 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_SHIFT     16
4195 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI           (0xf << 16)
4196 #define   AUD_CONFIG_DISABLE_NCTS               (1 << 3)
4197
4198 /* HSW Power Wells */
4199 #define HSW_PWR_WELL_CTL1               0x45400         /* BIOS */
4200 #define HSW_PWR_WELL_CTL2               0x45404         /* Driver */
4201 #define HSW_PWR_WELL_CTL3               0x45408         /* KVMR */
4202 #define HSW_PWR_WELL_CTL4               0x4540C         /* Debug */
4203 #define   HSW_PWR_WELL_ENABLE                           (1<<31)
4204 #define   HSW_PWR_WELL_STATE                            (1<<30)
4205 #define HSW_PWR_WELL_CTL5               0x45410
4206 #define   HSW_PWR_WELL_ENABLE_SINGLE_STEP       (1<<31)
4207 #define   HSW_PWR_WELL_PWR_GATE_OVERRIDE        (1<<20)
4208 #define   HSW_PWR_WELL_FORCE_ON                         (1<<19)
4209 #define HSW_PWR_WELL_CTL6               0x45414
4210
4211 /* Per-pipe DDI Function Control */
4212 #define PIPE_DDI_FUNC_CTL_A                     0x60400
4213 #define PIPE_DDI_FUNC_CTL_B                     0x61400
4214 #define PIPE_DDI_FUNC_CTL_C                     0x62400
4215 #define PIPE_DDI_FUNC_CTL_EDP           0x6F400
4216 #define DDI_FUNC_CTL(pipe) _PIPE(pipe, \
4217                                         PIPE_DDI_FUNC_CTL_A, \
4218                                         PIPE_DDI_FUNC_CTL_B)
4219 #define  PIPE_DDI_FUNC_ENABLE           (1<<31)
4220 /* Those bits are ignored by pipe EDP since it can only connect to DDI A */
4221 #define  PIPE_DDI_PORT_MASK                             (0xf<<28)
4222 #define  PIPE_DDI_SELECT_PORT(x)                ((x)<<28)
4223 #define  PIPE_DDI_MODE_SELECT_HDMI              (0<<24)
4224 #define  PIPE_DDI_MODE_SELECT_DVI               (1<<24)
4225 #define  PIPE_DDI_MODE_SELECT_DP_SST    (2<<24)
4226 #define  PIPE_DDI_MODE_SELECT_DP_MST    (3<<24)
4227 #define  PIPE_DDI_MODE_SELECT_FDI               (4<<24)
4228 #define  PIPE_DDI_BPC_8                                 (0<<20)
4229 #define  PIPE_DDI_BPC_10                                (1<<20)
4230 #define  PIPE_DDI_BPC_6                                 (2<<20)
4231 #define  PIPE_DDI_BPC_12                                (3<<20)
4232 #define  PIPE_DDI_BFI_ENABLE                    (1<<4)
4233 #define  PIPE_DDI_PORT_WIDTH_X1                 (0<<1)
4234 #define  PIPE_DDI_PORT_WIDTH_X2                 (1<<1)
4235 #define  PIPE_DDI_PORT_WIDTH_X4                 (3<<1)
4236
4237 /* DisplayPort Transport Control */
4238 #define DP_TP_CTL_A                     0x64040
4239 #define DP_TP_CTL_B                     0x64140
4240 #define DP_TP_CTL(port) _PORT(port, \
4241                                         DP_TP_CTL_A, \
4242                                         DP_TP_CTL_B)
4243 #define  DP_TP_CTL_ENABLE               (1<<31)
4244 #define  DP_TP_CTL_MODE_SST     (0<<27)
4245 #define  DP_TP_CTL_MODE_MST     (1<<27)
4246 #define  DP_TP_CTL_ENHANCED_FRAME_ENABLE        (1<<18)
4247 #define  DP_TP_CTL_FDI_AUTOTRAIN        (1<<15)
4248 #define  DP_TP_CTL_LINK_TRAIN_MASK              (7<<8)
4249 #define  DP_TP_CTL_LINK_TRAIN_PAT1              (0<<8)
4250 #define  DP_TP_CTL_LINK_TRAIN_PAT2              (1<<8)
4251 #define  DP_TP_CTL_LINK_TRAIN_NORMAL    (3<<8)
4252
4253 /* DisplayPort Transport Status */
4254 #define DP_TP_STATUS_A                  0x64044
4255 #define DP_TP_STATUS_B                  0x64144
4256 #define DP_TP_STATUS(port) _PORT(port, \
4257                                         DP_TP_STATUS_A, \
4258                                         DP_TP_STATUS_B)
4259 #define  DP_TP_STATUS_AUTOTRAIN_DONE    (1<<12)
4260
4261 /* DDI Buffer Control */
4262 #define DDI_BUF_CTL_A                           0x64000
4263 #define DDI_BUF_CTL_B                           0x64100
4264 #define DDI_BUF_CTL(port) _PORT(port, \
4265                                         DDI_BUF_CTL_A, \
4266                                         DDI_BUF_CTL_B)
4267 #define  DDI_BUF_CTL_ENABLE                             (1<<31)
4268 #define  DDI_BUF_EMP_400MV_0DB_HSW              (0<<24)   /* Sel0 */
4269 #define  DDI_BUF_EMP_400MV_3_5DB_HSW    (1<<24)   /* Sel1 */
4270 #define  DDI_BUF_EMP_400MV_6DB_HSW              (2<<24)   /* Sel2 */
4271 #define  DDI_BUF_EMP_400MV_9_5DB_HSW    (3<<24)   /* Sel3 */
4272 #define  DDI_BUF_EMP_600MV_0DB_HSW              (4<<24)   /* Sel4 */
4273 #define  DDI_BUF_EMP_600MV_3_5DB_HSW    (5<<24)   /* Sel5 */
4274 #define  DDI_BUF_EMP_600MV_6DB_HSW              (6<<24)   /* Sel6 */
4275 #define  DDI_BUF_EMP_800MV_0DB_HSW              (7<<24)   /* Sel7 */
4276 #define  DDI_BUF_EMP_800MV_3_5DB_HSW    (8<<24)   /* Sel8 */
4277 #define  DDI_BUF_EMP_MASK                               (0xf<<24)
4278 #define  DDI_BUF_IS_IDLE                                (1<<7)
4279 #define  DDI_PORT_WIDTH_X1                              (0<<1)
4280 #define  DDI_PORT_WIDTH_X2                              (1<<1)
4281 #define  DDI_PORT_WIDTH_X4                              (3<<1)
4282 #define  DDI_INIT_DISPLAY_DETECTED              (1<<0)
4283
4284 /* DDI Buffer Translations */
4285 #define DDI_BUF_TRANS_A                         0x64E00
4286 #define DDI_BUF_TRANS_B                         0x64E60
4287 #define DDI_BUF_TRANS(port) _PORT(port, \
4288                                         DDI_BUF_TRANS_A, \
4289                                         DDI_BUF_TRANS_B)
4290
4291 /* Sideband Interface (SBI) is programmed indirectly, via
4292  * SBI_ADDR, which contains the register offset; and SBI_DATA,
4293  * which contains the payload */
4294 #define SBI_ADDR                                0xC6000
4295 #define SBI_DATA                                0xC6004
4296 #define SBI_CTL_STAT                    0xC6008
4297 #define  SBI_CTL_OP_CRRD                (0x6<<8)
4298 #define  SBI_CTL_OP_CRWR                (0x7<<8)
4299 #define  SBI_RESPONSE_FAIL              (0x1<<1)
4300 #define  SBI_RESPONSE_SUCCESS   (0x0<<1)
4301 #define  SBI_BUSY                               (0x1<<0)
4302 #define  SBI_READY                              (0x0<<0)
4303
4304 /* SBI offsets */
4305 #define  SBI_SSCDIVINTPHASE6            0x0600
4306 #define   SBI_SSCDIVINTPHASE_DIVSEL_MASK        ((0x7f)<<1)
4307 #define   SBI_SSCDIVINTPHASE_DIVSEL(x)          ((x)<<1)
4308 #define   SBI_SSCDIVINTPHASE_INCVAL_MASK        ((0x7f)<<8)
4309 #define   SBI_SSCDIVINTPHASE_INCVAL(x)          ((x)<<8)
4310 #define   SBI_SSCDIVINTPHASE_DIR(x)                     ((x)<<15)
4311 #define   SBI_SSCDIVINTPHASE_PROPAGATE          (1<<0)
4312 #define  SBI_SSCCTL                                     0x020c
4313 #define  SBI_SSCCTL6                            0x060C
4314 #define   SBI_SSCCTL_DISABLE            (1<<0)
4315 #define  SBI_SSCAUXDIV6                         0x0610
4316 #define   SBI_SSCAUXDIV_FINALDIV2SEL(x)         ((x)<<4)
4317 #define  SBI_DBUFF0                                     0x2a00
4318
4319 /* LPT PIXCLK_GATE */
4320 #define PIXCLK_GATE                             0xC6020
4321 #define  PIXCLK_GATE_UNGATE             1<<0
4322 #define  PIXCLK_GATE_GATE               0<<0
4323
4324 /* SPLL */
4325 #define SPLL_CTL                                0x46020
4326 #define  SPLL_PLL_ENABLE                (1<<31)
4327 #define  SPLL_PLL_SCC                   (1<<28)
4328 #define  SPLL_PLL_NON_SCC               (2<<28)
4329 #define  SPLL_PLL_FREQ_810MHz   (0<<26)
4330 #define  SPLL_PLL_FREQ_1350MHz  (1<<26)
4331
4332 /* WRPLL */
4333 #define WRPLL_CTL1                              0x46040
4334 #define WRPLL_CTL2                              0x46060
4335 #define  WRPLL_PLL_ENABLE                               (1<<31)
4336 #define  WRPLL_PLL_SELECT_SSC                   (0x01<<28)
4337 #define  WRPLL_PLL_SELECT_NON_SCC               (0x02<<28)
4338 #define  WRPLL_PLL_SELECT_LCPLL_2700    (0x03<<28)
4339 /* WRPLL divider programming */
4340 #define  WRPLL_DIVIDER_REFERENCE(x)             ((x)<<0)
4341 #define  WRPLL_DIVIDER_POST(x)                  ((x)<<8)
4342 #define  WRPLL_DIVIDER_FEEDBACK(x)              ((x)<<16)
4343
4344 /* Port clock selection */
4345 #define PORT_CLK_SEL_A                  0x46100
4346 #define PORT_CLK_SEL_B                  0x46104
4347 #define PORT_CLK_SEL(port) _PORT(port, \
4348                                         PORT_CLK_SEL_A, \
4349                                         PORT_CLK_SEL_B)
4350 #define  PORT_CLK_SEL_LCPLL_2700        (0<<29)
4351 #define  PORT_CLK_SEL_LCPLL_1350        (1<<29)
4352 #define  PORT_CLK_SEL_LCPLL_810         (2<<29)
4353 #define  PORT_CLK_SEL_SPLL                      (3<<29)
4354 #define  PORT_CLK_SEL_WRPLL1            (4<<29)
4355 #define  PORT_CLK_SEL_WRPLL2            (5<<29)
4356
4357 /* Pipe clock selection */
4358 #define PIPE_CLK_SEL_A                  0x46140
4359 #define PIPE_CLK_SEL_B                  0x46144
4360 #define PIPE_CLK_SEL(pipe) _PIPE(pipe, \
4361                                         PIPE_CLK_SEL_A, \
4362                                         PIPE_CLK_SEL_B)
4363 /* For each pipe, we need to select the corresponding port clock */
4364 #define  PIPE_CLK_SEL_DISABLED  (0x0<<29)
4365 #define  PIPE_CLK_SEL_PORT(x)   ((x+1)<<29)
4366
4367 /* LCPLL Control */
4368 #define LCPLL_CTL                               0x130040
4369 #define  LCPLL_PLL_DISABLE              (1<<31)
4370 #define  LCPLL_PLL_LOCK                 (1<<30)
4371 #define  LCPLL_CD_CLOCK_DISABLE (1<<25)
4372 #define  LCPLL_CD2X_CLOCK_DISABLE       (1<<23)
4373
4374 /* Pipe WM_LINETIME - watermark line time */
4375 #define PIPE_WM_LINETIME_A              0x45270
4376 #define PIPE_WM_LINETIME_B              0x45274
4377 #define PIPE_WM_LINETIME(pipe) _PIPE(pipe, \
4378                                         PIPE_WM_LINETIME_A, \
4379                                         PIPE_WM_LINETIME_A)
4380 #define   PIPE_WM_LINETIME_MASK         (0x1ff)
4381 #define   PIPE_WM_LINETIME_TIME(x)                      ((x))
4382 #define   PIPE_WM_LINETIME_IPS_LINETIME_MASK    (0x1ff<<16)
4383 #define   PIPE_WM_LINETIME_IPS_LINETIME(x)              ((x)<<16)
4384
4385 /* SFUSE_STRAP */
4386 #define SFUSE_STRAP                             0xc2014
4387 #define  SFUSE_STRAP_DDIB_DETECTED      (1<<2)
4388 #define  SFUSE_STRAP_DDIC_DETECTED      (1<<1)
4389 #define  SFUSE_STRAP_DDID_DETECTED      (1<<0)
4390
4391 #endif /* _I915_REG_H_ */