]> Pileus Git - ~andy/linux/blob - drivers/gpu/drm/i915/i915_drv.h
smpboot: Remove leftover declaration
[~andy/linux] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include "intel_ringbuffer.h"
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <drm/intel-gtt.h>
40 #include <linux/backlight.h>
41 #include <linux/intel-iommu.h>
42 #include <linux/kref.h>
43
44 /* General customization:
45  */
46
47 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
48
49 #define DRIVER_NAME             "i915"
50 #define DRIVER_DESC             "Intel Graphics"
51 #define DRIVER_DATE             "20080730"
52
53 enum pipe {
54         PIPE_A = 0,
55         PIPE_B,
56         PIPE_C,
57         I915_MAX_PIPES
58 };
59 #define pipe_name(p) ((p) + 'A')
60
61 enum plane {
62         PLANE_A = 0,
63         PLANE_B,
64         PLANE_C,
65 };
66 #define plane_name(p) ((p) + 'A')
67
68 enum port {
69         PORT_A = 0,
70         PORT_B,
71         PORT_C,
72         PORT_D,
73         PORT_E,
74         I915_MAX_PORTS
75 };
76 #define port_name(p) ((p) + 'A')
77
78 #define I915_GEM_GPU_DOMAINS    (~(I915_GEM_DOMAIN_CPU | I915_GEM_DOMAIN_GTT))
79
80 #define for_each_pipe(p) for ((p) = 0; (p) < dev_priv->num_pipe; (p)++)
81
82 struct intel_pch_pll {
83         int refcount; /* count of number of CRTCs sharing this PLL */
84         int active; /* count of number of active CRTCs (i.e. DPMS on) */
85         bool on; /* is the PLL actually active? Disabled during modeset */
86         int pll_reg;
87         int fp0_reg;
88         int fp1_reg;
89 };
90 #define I915_NUM_PLLS 2
91
92 /* Interface history:
93  *
94  * 1.1: Original.
95  * 1.2: Add Power Management
96  * 1.3: Add vblank support
97  * 1.4: Fix cmdbuffer path, add heap destroy
98  * 1.5: Add vblank pipe configuration
99  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
100  *      - Support vertical blank on secondary display pipe
101  */
102 #define DRIVER_MAJOR            1
103 #define DRIVER_MINOR            6
104 #define DRIVER_PATCHLEVEL       0
105
106 #define WATCH_COHERENCY 0
107 #define WATCH_LISTS     0
108
109 #define I915_GEM_PHYS_CURSOR_0 1
110 #define I915_GEM_PHYS_CURSOR_1 2
111 #define I915_GEM_PHYS_OVERLAY_REGS 3
112 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
113
114 struct drm_i915_gem_phys_object {
115         int id;
116         struct page **page_list;
117         drm_dma_handle_t *handle;
118         struct drm_i915_gem_object *cur_obj;
119 };
120
121 struct mem_block {
122         struct mem_block *next;
123         struct mem_block *prev;
124         int start;
125         int size;
126         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
127 };
128
129 struct opregion_header;
130 struct opregion_acpi;
131 struct opregion_swsci;
132 struct opregion_asle;
133 struct drm_i915_private;
134
135 struct intel_opregion {
136         struct opregion_header __iomem *header;
137         struct opregion_acpi __iomem *acpi;
138         struct opregion_swsci __iomem *swsci;
139         struct opregion_asle __iomem *asle;
140         void __iomem *vbt;
141         u32 __iomem *lid_state;
142 };
143 #define OPREGION_SIZE            (8*1024)
144
145 struct intel_overlay;
146 struct intel_overlay_error_state;
147
148 struct drm_i915_master_private {
149         drm_local_map_t *sarea;
150         struct _drm_i915_sarea *sarea_priv;
151 };
152 #define I915_FENCE_REG_NONE -1
153 #define I915_MAX_NUM_FENCES 16
154 /* 16 fences + sign bit for FENCE_REG_NONE */
155 #define I915_MAX_NUM_FENCE_BITS 5
156
157 struct drm_i915_fence_reg {
158         struct list_head lru_list;
159         struct drm_i915_gem_object *obj;
160         int pin_count;
161 };
162
163 struct sdvo_device_mapping {
164         u8 initialized;
165         u8 dvo_port;
166         u8 slave_addr;
167         u8 dvo_wiring;
168         u8 i2c_pin;
169         u8 ddc_pin;
170 };
171
172 struct intel_display_error_state;
173
174 struct drm_i915_error_state {
175         struct kref ref;
176         u32 eir;
177         u32 pgtbl_er;
178         u32 ier;
179         bool waiting[I915_NUM_RINGS];
180         u32 pipestat[I915_MAX_PIPES];
181         u32 tail[I915_NUM_RINGS];
182         u32 head[I915_NUM_RINGS];
183         u32 ipeir[I915_NUM_RINGS];
184         u32 ipehr[I915_NUM_RINGS];
185         u32 instdone[I915_NUM_RINGS];
186         u32 acthd[I915_NUM_RINGS];
187         u32 semaphore_mboxes[I915_NUM_RINGS][I915_NUM_RINGS - 1];
188         /* our own tracking of ring head and tail */
189         u32 cpu_ring_head[I915_NUM_RINGS];
190         u32 cpu_ring_tail[I915_NUM_RINGS];
191         u32 error; /* gen6+ */
192         u32 instpm[I915_NUM_RINGS];
193         u32 instps[I915_NUM_RINGS];
194         u32 instdone1;
195         u32 seqno[I915_NUM_RINGS];
196         u64 bbaddr;
197         u32 fault_reg[I915_NUM_RINGS];
198         u32 done_reg;
199         u32 faddr[I915_NUM_RINGS];
200         u64 fence[I915_MAX_NUM_FENCES];
201         struct timeval time;
202         struct drm_i915_error_ring {
203                 struct drm_i915_error_object {
204                         int page_count;
205                         u32 gtt_offset;
206                         u32 *pages[0];
207                 } *ringbuffer, *batchbuffer;
208                 struct drm_i915_error_request {
209                         long jiffies;
210                         u32 seqno;
211                         u32 tail;
212                 } *requests;
213                 int num_requests;
214         } ring[I915_NUM_RINGS];
215         struct drm_i915_error_buffer {
216                 u32 size;
217                 u32 name;
218                 u32 seqno;
219                 u32 gtt_offset;
220                 u32 read_domains;
221                 u32 write_domain;
222                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
223                 s32 pinned:2;
224                 u32 tiling:2;
225                 u32 dirty:1;
226                 u32 purgeable:1;
227                 s32 ring:4;
228                 u32 cache_level:2;
229         } *active_bo, *pinned_bo;
230         u32 active_bo_count, pinned_bo_count;
231         struct intel_overlay_error_state *overlay;
232         struct intel_display_error_state *display;
233 };
234
235 struct drm_i915_display_funcs {
236         void (*dpms)(struct drm_crtc *crtc, int mode);
237         bool (*fbc_enabled)(struct drm_device *dev);
238         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
239         void (*disable_fbc)(struct drm_device *dev);
240         int (*get_display_clock_speed)(struct drm_device *dev);
241         int (*get_fifo_size)(struct drm_device *dev, int plane);
242         void (*update_wm)(struct drm_device *dev);
243         void (*update_sprite_wm)(struct drm_device *dev, int pipe,
244                                  uint32_t sprite_width, int pixel_size);
245         void (*sanitize_pm)(struct drm_device *dev);
246         void (*update_linetime_wm)(struct drm_device *dev, int pipe,
247                                  struct drm_display_mode *mode);
248         int (*crtc_mode_set)(struct drm_crtc *crtc,
249                              struct drm_display_mode *mode,
250                              struct drm_display_mode *adjusted_mode,
251                              int x, int y,
252                              struct drm_framebuffer *old_fb);
253         void (*off)(struct drm_crtc *crtc);
254         void (*write_eld)(struct drm_connector *connector,
255                           struct drm_crtc *crtc);
256         void (*fdi_link_train)(struct drm_crtc *crtc);
257         void (*init_clock_gating)(struct drm_device *dev);
258         void (*init_pch_clock_gating)(struct drm_device *dev);
259         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
260                           struct drm_framebuffer *fb,
261                           struct drm_i915_gem_object *obj);
262         int (*update_plane)(struct drm_crtc *crtc, struct drm_framebuffer *fb,
263                             int x, int y);
264         void (*force_wake_get)(struct drm_i915_private *dev_priv);
265         void (*force_wake_put)(struct drm_i915_private *dev_priv);
266         /* clock updates for mode set */
267         /* cursor updates */
268         /* render clock increase/decrease */
269         /* display clock increase/decrease */
270         /* pll clock increase/decrease */
271 };
272
273 struct intel_device_info {
274         u8 gen;
275         u8 is_mobile:1;
276         u8 is_i85x:1;
277         u8 is_i915g:1;
278         u8 is_i945gm:1;
279         u8 is_g33:1;
280         u8 need_gfx_hws:1;
281         u8 is_g4x:1;
282         u8 is_pineview:1;
283         u8 is_broadwater:1;
284         u8 is_crestline:1;
285         u8 is_ivybridge:1;
286         u8 is_valleyview:1;
287         u8 has_pch_split:1;
288         u8 is_haswell:1;
289         u8 has_fbc:1;
290         u8 has_pipe_cxsr:1;
291         u8 has_hotplug:1;
292         u8 cursor_needs_physical:1;
293         u8 has_overlay:1;
294         u8 overlay_needs_physical:1;
295         u8 supports_tv:1;
296         u8 has_bsd_ring:1;
297         u8 has_blt_ring:1;
298         u8 has_llc:1;
299 };
300
301 #define I915_PPGTT_PD_ENTRIES 512
302 #define I915_PPGTT_PT_ENTRIES 1024
303 struct i915_hw_ppgtt {
304         unsigned num_pd_entries;
305         struct page **pt_pages;
306         uint32_t pd_offset;
307         dma_addr_t *pt_dma_addr;
308         dma_addr_t scratch_page_dma_addr;
309 };
310
311 enum no_fbc_reason {
312         FBC_NO_OUTPUT, /* no outputs enabled to compress */
313         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
314         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
315         FBC_MODE_TOO_LARGE, /* mode too large for compression */
316         FBC_BAD_PLANE, /* fbc not supported on plane */
317         FBC_NOT_TILED, /* buffer not tiled */
318         FBC_MULTIPLE_PIPES, /* more than one pipe active */
319         FBC_MODULE_PARAM,
320 };
321
322 enum intel_pch {
323         PCH_IBX,        /* Ibexpeak PCH */
324         PCH_CPT,        /* Cougarpoint PCH */
325         PCH_LPT,        /* Lynxpoint PCH */
326 };
327
328 #define QUIRK_PIPEA_FORCE (1<<0)
329 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
330 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
331
332 struct intel_fbdev;
333 struct intel_fbc_work;
334
335 struct intel_gmbus {
336         struct i2c_adapter adapter;
337         bool force_bit;
338         u32 reg0;
339         u32 gpio_reg;
340         struct i2c_algo_bit_data bit_algo;
341         struct drm_i915_private *dev_priv;
342 };
343
344 typedef struct drm_i915_private {
345         struct drm_device *dev;
346
347         const struct intel_device_info *info;
348
349         int relative_constants_mode;
350
351         void __iomem *regs;
352         /** gt_fifo_count and the subsequent register write are synchronized
353          * with dev->struct_mutex. */
354         unsigned gt_fifo_count;
355         /** forcewake_count is protected by gt_lock */
356         unsigned forcewake_count;
357         /** gt_lock is also taken in irq contexts. */
358         struct spinlock gt_lock;
359
360         struct intel_gmbus gmbus[GMBUS_NUM_PORTS];
361
362         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
363          * controller on different i2c buses. */
364         struct mutex gmbus_mutex;
365
366         /**
367          * Base address of the gmbus and gpio block.
368          */
369         uint32_t gpio_mmio_base;
370
371         struct pci_dev *bridge_dev;
372         struct intel_ring_buffer ring[I915_NUM_RINGS];
373         uint32_t next_seqno;
374
375         drm_dma_handle_t *status_page_dmah;
376         uint32_t counter;
377         struct drm_i915_gem_object *pwrctx;
378         struct drm_i915_gem_object *renderctx;
379
380         struct resource mch_res;
381
382         unsigned int cpp;
383         int back_offset;
384         int front_offset;
385         int current_page;
386         int page_flipping;
387
388         atomic_t irq_received;
389
390         /* protects the irq masks */
391         spinlock_t irq_lock;
392
393         /* DPIO indirect register protection */
394         spinlock_t dpio_lock;
395
396         /** Cached value of IMR to avoid reads in updating the bitfield */
397         u32 pipestat[2];
398         u32 irq_mask;
399         u32 gt_irq_mask;
400         u32 pch_irq_mask;
401
402         u32 hotplug_supported_mask;
403         struct work_struct hotplug_work;
404
405         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
406         int num_pipe;
407         int num_pch_pll;
408
409         /* For hangcheck timer */
410 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
411         struct timer_list hangcheck_timer;
412         int hangcheck_count;
413         uint32_t last_acthd[I915_NUM_RINGS];
414         uint32_t last_instdone;
415         uint32_t last_instdone1;
416
417         unsigned int stop_rings;
418
419         unsigned long cfb_size;
420         unsigned int cfb_fb;
421         enum plane cfb_plane;
422         int cfb_y;
423         struct intel_fbc_work *fbc_work;
424
425         struct intel_opregion opregion;
426
427         /* overlay */
428         struct intel_overlay *overlay;
429         bool sprite_scaling_enabled;
430
431         /* LVDS info */
432         int backlight_level;  /* restore backlight to this value */
433         bool backlight_enabled;
434         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
435         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
436
437         /* Feature bits from the VBIOS */
438         unsigned int int_tv_support:1;
439         unsigned int lvds_dither:1;
440         unsigned int lvds_vbt:1;
441         unsigned int int_crt_support:1;
442         unsigned int lvds_use_ssc:1;
443         unsigned int display_clock_mode:1;
444         int lvds_ssc_freq;
445         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
446         unsigned int lvds_val; /* used for checking LVDS channel mode */
447         struct {
448                 int rate;
449                 int lanes;
450                 int preemphasis;
451                 int vswing;
452
453                 bool initialized;
454                 bool support;
455                 int bpp;
456                 struct edp_power_seq pps;
457         } edp;
458         bool no_aux_handshake;
459
460         struct notifier_block lid_notifier;
461
462         int crt_ddc_pin;
463         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
464         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
465         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
466
467         unsigned int fsb_freq, mem_freq, is_ddr3;
468
469         spinlock_t error_lock;
470         /* Protected by dev->error_lock. */
471         struct drm_i915_error_state *first_error;
472         struct work_struct error_work;
473         struct completion error_completion;
474         struct workqueue_struct *wq;
475
476         /* Display functions */
477         struct drm_i915_display_funcs display;
478
479         /* PCH chipset type */
480         enum intel_pch pch_type;
481
482         unsigned long quirks;
483
484         /* Register state */
485         bool modeset_on_lid;
486         u8 saveLBB;
487         u32 saveDSPACNTR;
488         u32 saveDSPBCNTR;
489         u32 saveDSPARB;
490         u32 saveHWS;
491         u32 savePIPEACONF;
492         u32 savePIPEBCONF;
493         u32 savePIPEASRC;
494         u32 savePIPEBSRC;
495         u32 saveFPA0;
496         u32 saveFPA1;
497         u32 saveDPLL_A;
498         u32 saveDPLL_A_MD;
499         u32 saveHTOTAL_A;
500         u32 saveHBLANK_A;
501         u32 saveHSYNC_A;
502         u32 saveVTOTAL_A;
503         u32 saveVBLANK_A;
504         u32 saveVSYNC_A;
505         u32 saveBCLRPAT_A;
506         u32 saveTRANSACONF;
507         u32 saveTRANS_HTOTAL_A;
508         u32 saveTRANS_HBLANK_A;
509         u32 saveTRANS_HSYNC_A;
510         u32 saveTRANS_VTOTAL_A;
511         u32 saveTRANS_VBLANK_A;
512         u32 saveTRANS_VSYNC_A;
513         u32 savePIPEASTAT;
514         u32 saveDSPASTRIDE;
515         u32 saveDSPASIZE;
516         u32 saveDSPAPOS;
517         u32 saveDSPAADDR;
518         u32 saveDSPASURF;
519         u32 saveDSPATILEOFF;
520         u32 savePFIT_PGM_RATIOS;
521         u32 saveBLC_HIST_CTL;
522         u32 saveBLC_PWM_CTL;
523         u32 saveBLC_PWM_CTL2;
524         u32 saveBLC_CPU_PWM_CTL;
525         u32 saveBLC_CPU_PWM_CTL2;
526         u32 saveFPB0;
527         u32 saveFPB1;
528         u32 saveDPLL_B;
529         u32 saveDPLL_B_MD;
530         u32 saveHTOTAL_B;
531         u32 saveHBLANK_B;
532         u32 saveHSYNC_B;
533         u32 saveVTOTAL_B;
534         u32 saveVBLANK_B;
535         u32 saveVSYNC_B;
536         u32 saveBCLRPAT_B;
537         u32 saveTRANSBCONF;
538         u32 saveTRANS_HTOTAL_B;
539         u32 saveTRANS_HBLANK_B;
540         u32 saveTRANS_HSYNC_B;
541         u32 saveTRANS_VTOTAL_B;
542         u32 saveTRANS_VBLANK_B;
543         u32 saveTRANS_VSYNC_B;
544         u32 savePIPEBSTAT;
545         u32 saveDSPBSTRIDE;
546         u32 saveDSPBSIZE;
547         u32 saveDSPBPOS;
548         u32 saveDSPBADDR;
549         u32 saveDSPBSURF;
550         u32 saveDSPBTILEOFF;
551         u32 saveVGA0;
552         u32 saveVGA1;
553         u32 saveVGA_PD;
554         u32 saveVGACNTRL;
555         u32 saveADPA;
556         u32 saveLVDS;
557         u32 savePP_ON_DELAYS;
558         u32 savePP_OFF_DELAYS;
559         u32 saveDVOA;
560         u32 saveDVOB;
561         u32 saveDVOC;
562         u32 savePP_ON;
563         u32 savePP_OFF;
564         u32 savePP_CONTROL;
565         u32 savePP_DIVISOR;
566         u32 savePFIT_CONTROL;
567         u32 save_palette_a[256];
568         u32 save_palette_b[256];
569         u32 saveDPFC_CB_BASE;
570         u32 saveFBC_CFB_BASE;
571         u32 saveFBC_LL_BASE;
572         u32 saveFBC_CONTROL;
573         u32 saveFBC_CONTROL2;
574         u32 saveIER;
575         u32 saveIIR;
576         u32 saveIMR;
577         u32 saveDEIER;
578         u32 saveDEIMR;
579         u32 saveGTIER;
580         u32 saveGTIMR;
581         u32 saveFDI_RXA_IMR;
582         u32 saveFDI_RXB_IMR;
583         u32 saveCACHE_MODE_0;
584         u32 saveMI_ARB_STATE;
585         u32 saveSWF0[16];
586         u32 saveSWF1[16];
587         u32 saveSWF2[3];
588         u8 saveMSR;
589         u8 saveSR[8];
590         u8 saveGR[25];
591         u8 saveAR_INDEX;
592         u8 saveAR[21];
593         u8 saveDACMASK;
594         u8 saveCR[37];
595         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
596         u32 saveCURACNTR;
597         u32 saveCURAPOS;
598         u32 saveCURABASE;
599         u32 saveCURBCNTR;
600         u32 saveCURBPOS;
601         u32 saveCURBBASE;
602         u32 saveCURSIZE;
603         u32 saveDP_B;
604         u32 saveDP_C;
605         u32 saveDP_D;
606         u32 savePIPEA_GMCH_DATA_M;
607         u32 savePIPEB_GMCH_DATA_M;
608         u32 savePIPEA_GMCH_DATA_N;
609         u32 savePIPEB_GMCH_DATA_N;
610         u32 savePIPEA_DP_LINK_M;
611         u32 savePIPEB_DP_LINK_M;
612         u32 savePIPEA_DP_LINK_N;
613         u32 savePIPEB_DP_LINK_N;
614         u32 saveFDI_RXA_CTL;
615         u32 saveFDI_TXA_CTL;
616         u32 saveFDI_RXB_CTL;
617         u32 saveFDI_TXB_CTL;
618         u32 savePFA_CTL_1;
619         u32 savePFB_CTL_1;
620         u32 savePFA_WIN_SZ;
621         u32 savePFB_WIN_SZ;
622         u32 savePFA_WIN_POS;
623         u32 savePFB_WIN_POS;
624         u32 savePCH_DREF_CONTROL;
625         u32 saveDISP_ARB_CTL;
626         u32 savePIPEA_DATA_M1;
627         u32 savePIPEA_DATA_N1;
628         u32 savePIPEA_LINK_M1;
629         u32 savePIPEA_LINK_N1;
630         u32 savePIPEB_DATA_M1;
631         u32 savePIPEB_DATA_N1;
632         u32 savePIPEB_LINK_M1;
633         u32 savePIPEB_LINK_N1;
634         u32 saveMCHBAR_RENDER_STANDBY;
635         u32 savePCH_PORT_HOTPLUG;
636
637         struct {
638                 /** Bridge to intel-gtt-ko */
639                 const struct intel_gtt *gtt;
640                 /** Memory allocator for GTT stolen memory */
641                 struct drm_mm stolen;
642                 /** Memory allocator for GTT */
643                 struct drm_mm gtt_space;
644                 /** List of all objects in gtt_space. Used to restore gtt
645                  * mappings on resume */
646                 struct list_head gtt_list;
647
648                 /** Usable portion of the GTT for GEM */
649                 unsigned long gtt_start;
650                 unsigned long gtt_mappable_end;
651                 unsigned long gtt_end;
652
653                 struct io_mapping *gtt_mapping;
654                 int gtt_mtrr;
655
656                 /** PPGTT used for aliasing the PPGTT with the GTT */
657                 struct i915_hw_ppgtt *aliasing_ppgtt;
658
659                 struct shrinker inactive_shrinker;
660
661                 /**
662                  * List of objects currently involved in rendering.
663                  *
664                  * Includes buffers having the contents of their GPU caches
665                  * flushed, not necessarily primitives.  last_rendering_seqno
666                  * represents when the rendering involved will be completed.
667                  *
668                  * A reference is held on the buffer while on this list.
669                  */
670                 struct list_head active_list;
671
672                 /**
673                  * List of objects which are not in the ringbuffer but which
674                  * still have a write_domain which needs to be flushed before
675                  * unbinding.
676                  *
677                  * last_rendering_seqno is 0 while an object is in this list.
678                  *
679                  * A reference is held on the buffer while on this list.
680                  */
681                 struct list_head flushing_list;
682
683                 /**
684                  * LRU list of objects which are not in the ringbuffer and
685                  * are ready to unbind, but are still in the GTT.
686                  *
687                  * last_rendering_seqno is 0 while an object is in this list.
688                  *
689                  * A reference is not held on the buffer while on this list,
690                  * as merely being GTT-bound shouldn't prevent its being
691                  * freed, and we'll pull it off the list in the free path.
692                  */
693                 struct list_head inactive_list;
694
695                 /** LRU list of objects with fence regs on them. */
696                 struct list_head fence_list;
697
698                 /**
699                  * We leave the user IRQ off as much as possible,
700                  * but this means that requests will finish and never
701                  * be retired once the system goes idle. Set a timer to
702                  * fire periodically while the ring is running. When it
703                  * fires, go retire requests.
704                  */
705                 struct delayed_work retire_work;
706
707                 /**
708                  * Are we in a non-interruptible section of code like
709                  * modesetting?
710                  */
711                 bool interruptible;
712
713                 /**
714                  * Flag if the X Server, and thus DRM, is not currently in
715                  * control of the device.
716                  *
717                  * This is set between LeaveVT and EnterVT.  It needs to be
718                  * replaced with a semaphore.  It also needs to be
719                  * transitioned away from for kernel modesetting.
720                  */
721                 int suspended;
722
723                 /**
724                  * Flag if the hardware appears to be wedged.
725                  *
726                  * This is set when attempts to idle the device timeout.
727                  * It prevents command submission from occurring and makes
728                  * every pending request fail
729                  */
730                 atomic_t wedged;
731
732                 /** Bit 6 swizzling required for X tiling */
733                 uint32_t bit_6_swizzle_x;
734                 /** Bit 6 swizzling required for Y tiling */
735                 uint32_t bit_6_swizzle_y;
736
737                 /* storage for physical objects */
738                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
739
740                 /* accounting, useful for userland debugging */
741                 size_t gtt_total;
742                 size_t mappable_gtt_total;
743                 size_t object_memory;
744                 u32 object_count;
745         } mm;
746
747         /* Old dri1 support infrastructure, beware the dragons ya fools entering
748          * here! */
749         struct {
750                 unsigned allow_batchbuffer : 1;
751                 u32 __iomem *gfx_hws_cpu_addr;
752         } dri1;
753
754         /* Kernel Modesetting */
755
756         struct sdvo_device_mapping sdvo_mappings[2];
757         /* indicate whether the LVDS_BORDER should be enabled or not */
758         unsigned int lvds_border_bits;
759         /* Panel fitter placement and size for Ironlake+ */
760         u32 pch_pf_pos, pch_pf_size;
761
762         struct drm_crtc *plane_to_crtc_mapping[3];
763         struct drm_crtc *pipe_to_crtc_mapping[3];
764         wait_queue_head_t pending_flip_queue;
765
766         struct intel_pch_pll pch_plls[I915_NUM_PLLS];
767
768         /* Reclocking support */
769         bool render_reclock_avail;
770         bool lvds_downclock_avail;
771         /* indicates the reduced downclock for LVDS*/
772         int lvds_downclock;
773         struct work_struct idle_work;
774         struct timer_list idle_timer;
775         bool busy;
776         u16 orig_clock;
777         int child_dev_num;
778         struct child_device_config *child_dev;
779         struct drm_connector *int_lvds_connector;
780         struct drm_connector *int_edp_connector;
781
782         bool mchbar_need_disable;
783
784         struct work_struct rps_work;
785         spinlock_t rps_lock;
786         u32 pm_iir;
787
788         u8 cur_delay;
789         u8 min_delay;
790         u8 max_delay;
791         u8 fmax;
792         u8 fstart;
793
794         u64 last_count1;
795         unsigned long last_time1;
796         unsigned long chipset_power;
797         u64 last_count2;
798         struct timespec last_time2;
799         unsigned long gfx_power;
800         int c_m;
801         int r_t;
802         u8 corr;
803         spinlock_t *mchdev_lock;
804
805         enum no_fbc_reason no_fbc_reason;
806
807         struct drm_mm_node *compressed_fb;
808         struct drm_mm_node *compressed_llb;
809
810         unsigned long last_gpu_reset;
811
812         /* list of fbdev register on this device */
813         struct intel_fbdev *fbdev;
814
815         struct backlight_device *backlight;
816
817         struct drm_property *broadcast_rgb_property;
818         struct drm_property *force_audio_property;
819 } drm_i915_private_t;
820
821 /* Iterate over initialised rings */
822 #define for_each_ring(ring__, dev_priv__, i__) \
823         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
824                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
825
826 enum hdmi_force_audio {
827         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
828         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
829         HDMI_AUDIO_AUTO,                /* trust EDID */
830         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
831 };
832
833 enum i915_cache_level {
834         I915_CACHE_NONE,
835         I915_CACHE_LLC,
836         I915_CACHE_LLC_MLC, /* gen6+ */
837 };
838
839 struct drm_i915_gem_object {
840         struct drm_gem_object base;
841
842         /** Current space allocated to this object in the GTT, if any. */
843         struct drm_mm_node *gtt_space;
844         struct list_head gtt_list;
845
846         /** This object's place on the active/flushing/inactive lists */
847         struct list_head ring_list;
848         struct list_head mm_list;
849         /** This object's place on GPU write list */
850         struct list_head gpu_write_list;
851         /** This object's place in the batchbuffer or on the eviction list */
852         struct list_head exec_list;
853
854         /**
855          * This is set if the object is on the active or flushing lists
856          * (has pending rendering), and is not set if it's on inactive (ready
857          * to be unbound).
858          */
859         unsigned int active:1;
860
861         /**
862          * This is set if the object has been written to since last bound
863          * to the GTT
864          */
865         unsigned int dirty:1;
866
867         /**
868          * This is set if the object has been written to since the last
869          * GPU flush.
870          */
871         unsigned int pending_gpu_write:1;
872
873         /**
874          * Fence register bits (if any) for this object.  Will be set
875          * as needed when mapped into the GTT.
876          * Protected by dev->struct_mutex.
877          */
878         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
879
880         /**
881          * Advice: are the backing pages purgeable?
882          */
883         unsigned int madv:2;
884
885         /**
886          * Current tiling mode for the object.
887          */
888         unsigned int tiling_mode:2;
889         /**
890          * Whether the tiling parameters for the currently associated fence
891          * register have changed. Note that for the purposes of tracking
892          * tiling changes we also treat the unfenced register, the register
893          * slot that the object occupies whilst it executes a fenced
894          * command (such as BLT on gen2/3), as a "fence".
895          */
896         unsigned int fence_dirty:1;
897
898         /** How many users have pinned this object in GTT space. The following
899          * users can each hold at most one reference: pwrite/pread, pin_ioctl
900          * (via user_pin_count), execbuffer (objects are not allowed multiple
901          * times for the same batchbuffer), and the framebuffer code. When
902          * switching/pageflipping, the framebuffer code has at most two buffers
903          * pinned per crtc.
904          *
905          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
906          * bits with absolutely no headroom. So use 4 bits. */
907         unsigned int pin_count:4;
908 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
909
910         /**
911          * Is the object at the current location in the gtt mappable and
912          * fenceable? Used to avoid costly recalculations.
913          */
914         unsigned int map_and_fenceable:1;
915
916         /**
917          * Whether the current gtt mapping needs to be mappable (and isn't just
918          * mappable by accident). Track pin and fault separate for a more
919          * accurate mappable working set.
920          */
921         unsigned int fault_mappable:1;
922         unsigned int pin_mappable:1;
923
924         /*
925          * Is the GPU currently using a fence to access this buffer,
926          */
927         unsigned int pending_fenced_gpu_access:1;
928         unsigned int fenced_gpu_access:1;
929
930         unsigned int cache_level:2;
931
932         unsigned int has_aliasing_ppgtt_mapping:1;
933         unsigned int has_global_gtt_mapping:1;
934
935         struct page **pages;
936
937         /**
938          * DMAR support
939          */
940         struct scatterlist *sg_list;
941         int num_sg;
942
943         /* prime dma-buf support */
944         struct sg_table *sg_table;
945         void *dma_buf_vmapping;
946         int vmapping_count;
947
948         /**
949          * Used for performing relocations during execbuffer insertion.
950          */
951         struct hlist_node exec_node;
952         unsigned long exec_handle;
953         struct drm_i915_gem_exec_object2 *exec_entry;
954
955         /**
956          * Current offset of the object in GTT space.
957          *
958          * This is the same as gtt_space->start
959          */
960         uint32_t gtt_offset;
961
962         struct intel_ring_buffer *ring;
963
964         /** Breadcrumb of last rendering to the buffer. */
965         uint32_t last_rendering_seqno;
966         /** Breadcrumb of last fenced GPU access to the buffer. */
967         uint32_t last_fenced_seqno;
968
969         /** Current tiling stride for the object, if it's tiled. */
970         uint32_t stride;
971
972         /** Record of address bit 17 of each page at last unbind. */
973         unsigned long *bit_17;
974
975         /** User space pin count and filp owning the pin */
976         uint32_t user_pin_count;
977         struct drm_file *pin_filp;
978
979         /** for phy allocated objects */
980         struct drm_i915_gem_phys_object *phys_obj;
981
982         /**
983          * Number of crtcs where this object is currently the fb, but
984          * will be page flipped away on the next vblank.  When it
985          * reaches 0, dev_priv->pending_flip_queue will be woken up.
986          */
987         atomic_t pending_flip;
988 };
989
990 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
991
992 /**
993  * Request queue structure.
994  *
995  * The request queue allows us to note sequence numbers that have been emitted
996  * and may be associated with active buffers to be retired.
997  *
998  * By keeping this list, we can avoid having to do questionable
999  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
1000  * an emission time with seqnos for tracking how far ahead of the GPU we are.
1001  */
1002 struct drm_i915_gem_request {
1003         /** On Which ring this request was generated */
1004         struct intel_ring_buffer *ring;
1005
1006         /** GEM sequence number associated with this request. */
1007         uint32_t seqno;
1008
1009         /** Postion in the ringbuffer of the end of the request */
1010         u32 tail;
1011
1012         /** Time at which this request was emitted, in jiffies. */
1013         unsigned long emitted_jiffies;
1014
1015         /** global list entry for this request */
1016         struct list_head list;
1017
1018         struct drm_i915_file_private *file_priv;
1019         /** file_priv list entry for this request */
1020         struct list_head client_list;
1021 };
1022
1023 struct drm_i915_file_private {
1024         struct {
1025                 struct spinlock lock;
1026                 struct list_head request_list;
1027         } mm;
1028 };
1029
1030 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
1031
1032 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1033 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1034 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1035 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1036 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1037 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1038 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1039 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1040 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1041 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1042 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1043 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1044 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1045 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1046 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1047 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1048 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
1049 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1050 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
1051 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
1052 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
1053 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1054
1055 /*
1056  * The genX designation typically refers to the render engine, so render
1057  * capability related checks should use IS_GEN, while display and other checks
1058  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
1059  * chips, etc.).
1060  */
1061 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1062 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1063 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1064 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1065 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1066 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
1067
1068 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
1069 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
1070 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
1071 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1072
1073 #define HAS_ALIASING_PPGTT(dev) (INTEL_INFO(dev)->gen >=6)
1074
1075 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1076 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1077
1078 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1079  * rows, which changed the alignment requirements and fence programming.
1080  */
1081 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1082                                                       IS_I915GM(dev)))
1083 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1084 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1085 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1086 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
1087 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1088 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1089 /* dsparb controlled by hw only */
1090 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
1091
1092 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1093 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1094 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1095
1096 #define HAS_PCH_SPLIT(dev) (INTEL_INFO(dev)->has_pch_split)
1097 #define HAS_PIPE_CONTROL(dev) (INTEL_INFO(dev)->gen >= 5)
1098
1099 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
1100 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
1101 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1102 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
1103
1104 #include "i915_trace.h"
1105
1106 /**
1107  * RC6 is a special power stage which allows the GPU to enter an very
1108  * low-voltage mode when idle, using down to 0V while at this stage.  This
1109  * stage is entered automatically when the GPU is idle when RC6 support is
1110  * enabled, and as soon as new workload arises GPU wakes up automatically as well.
1111  *
1112  * There are different RC6 modes available in Intel GPU, which differentiate
1113  * among each other with the latency required to enter and leave RC6 and
1114  * voltage consumed by the GPU in different states.
1115  *
1116  * The combination of the following flags define which states GPU is allowed
1117  * to enter, while RC6 is the normal RC6 state, RC6p is the deep RC6, and
1118  * RC6pp is deepest RC6. Their support by hardware varies according to the
1119  * GPU, BIOS, chipset and platform. RC6 is usually the safest one and the one
1120  * which brings the most power savings; deeper states save more power, but
1121  * require higher latency to switch to and wake up.
1122  */
1123 #define INTEL_RC6_ENABLE                        (1<<0)
1124 #define INTEL_RC6p_ENABLE                       (1<<1)
1125 #define INTEL_RC6pp_ENABLE                      (1<<2)
1126
1127 extern struct drm_ioctl_desc i915_ioctls[];
1128 extern int i915_max_ioctl;
1129 extern unsigned int i915_fbpercrtc __always_unused;
1130 extern int i915_panel_ignore_lid __read_mostly;
1131 extern unsigned int i915_powersave __read_mostly;
1132 extern int i915_semaphores __read_mostly;
1133 extern unsigned int i915_lvds_downclock __read_mostly;
1134 extern int i915_lvds_channel_mode __read_mostly;
1135 extern int i915_panel_use_ssc __read_mostly;
1136 extern int i915_vbt_sdvo_panel_type __read_mostly;
1137 extern int i915_enable_rc6 __read_mostly;
1138 extern int i915_enable_fbc __read_mostly;
1139 extern bool i915_enable_hangcheck __read_mostly;
1140 extern int i915_enable_ppgtt __read_mostly;
1141
1142 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
1143 extern int i915_resume(struct drm_device *dev);
1144 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
1145 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
1146
1147                                 /* i915_dma.c */
1148 void i915_update_dri1_breadcrumb(struct drm_device *dev);
1149 extern void i915_kernel_lost_context(struct drm_device * dev);
1150 extern int i915_driver_load(struct drm_device *, unsigned long flags);
1151 extern int i915_driver_unload(struct drm_device *);
1152 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
1153 extern void i915_driver_lastclose(struct drm_device * dev);
1154 extern void i915_driver_preclose(struct drm_device *dev,
1155                                  struct drm_file *file_priv);
1156 extern void i915_driver_postclose(struct drm_device *dev,
1157                                   struct drm_file *file_priv);
1158 extern int i915_driver_device_is_agp(struct drm_device * dev);
1159 #ifdef CONFIG_COMPAT
1160 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
1161                               unsigned long arg);
1162 #endif
1163 extern int i915_emit_box(struct drm_device *dev,
1164                          struct drm_clip_rect *box,
1165                          int DR1, int DR4);
1166 extern int i915_reset(struct drm_device *dev);
1167 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
1168 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
1169 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
1170 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
1171
1172
1173 /* i915_irq.c */
1174 void i915_hangcheck_elapsed(unsigned long data);
1175 void i915_handle_error(struct drm_device *dev, bool wedged);
1176
1177 extern void intel_irq_init(struct drm_device *dev);
1178
1179 void i915_error_state_free(struct kref *error_ref);
1180
1181 void
1182 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1183
1184 void
1185 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1186
1187 void intel_enable_asle(struct drm_device *dev);
1188
1189 #ifdef CONFIG_DEBUG_FS
1190 extern void i915_destroy_error_state(struct drm_device *dev);
1191 #else
1192 #define i915_destroy_error_state(x)
1193 #endif
1194
1195
1196 /* i915_gem.c */
1197 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
1198                         struct drm_file *file_priv);
1199 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
1200                           struct drm_file *file_priv);
1201 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
1202                          struct drm_file *file_priv);
1203 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1204                           struct drm_file *file_priv);
1205 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
1206                         struct drm_file *file_priv);
1207 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
1208                         struct drm_file *file_priv);
1209 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1210                               struct drm_file *file_priv);
1211 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
1212                              struct drm_file *file_priv);
1213 int i915_gem_execbuffer(struct drm_device *dev, void *data,
1214                         struct drm_file *file_priv);
1215 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
1216                          struct drm_file *file_priv);
1217 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
1218                        struct drm_file *file_priv);
1219 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
1220                          struct drm_file *file_priv);
1221 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1222                         struct drm_file *file_priv);
1223 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1224                             struct drm_file *file_priv);
1225 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1226                            struct drm_file *file_priv);
1227 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1228                            struct drm_file *file_priv);
1229 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1230                            struct drm_file *file_priv);
1231 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1232                         struct drm_file *file_priv);
1233 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1234                         struct drm_file *file_priv);
1235 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1236                                 struct drm_file *file_priv);
1237 void i915_gem_load(struct drm_device *dev);
1238 int i915_gem_init_object(struct drm_gem_object *obj);
1239 int __must_check i915_gem_flush_ring(struct intel_ring_buffer *ring,
1240                                      uint32_t invalidate_domains,
1241                                      uint32_t flush_domains);
1242 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
1243                                                   size_t size);
1244 void i915_gem_free_object(struct drm_gem_object *obj);
1245 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
1246                                      uint32_t alignment,
1247                                      bool map_and_fenceable);
1248 void i915_gem_object_unpin(struct drm_i915_gem_object *obj);
1249 int __must_check i915_gem_object_unbind(struct drm_i915_gem_object *obj);
1250 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
1251 void i915_gem_lastclose(struct drm_device *dev);
1252
1253 int i915_gem_object_get_pages_gtt(struct drm_i915_gem_object *obj,
1254                                   gfp_t gfpmask);
1255 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
1256 int __must_check i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj);
1257 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
1258                          struct intel_ring_buffer *to);
1259 void i915_gem_object_move_to_active(struct drm_i915_gem_object *obj,
1260                                     struct intel_ring_buffer *ring,
1261                                     u32 seqno);
1262
1263 int i915_gem_dumb_create(struct drm_file *file_priv,
1264                          struct drm_device *dev,
1265                          struct drm_mode_create_dumb *args);
1266 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
1267                       uint32_t handle, uint64_t *offset);
1268 int i915_gem_dumb_destroy(struct drm_file *file_priv, struct drm_device *dev,
1269                           uint32_t handle);
1270 /**
1271  * Returns true if seq1 is later than seq2.
1272  */
1273 static inline bool
1274 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1275 {
1276         return (int32_t)(seq1 - seq2) >= 0;
1277 }
1278
1279 u32 i915_gem_next_request_seqno(struct intel_ring_buffer *ring);
1280
1281 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
1282 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
1283
1284 static inline bool
1285 i915_gem_object_pin_fence(struct drm_i915_gem_object *obj)
1286 {
1287         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1288                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1289                 dev_priv->fence_regs[obj->fence_reg].pin_count++;
1290                 return true;
1291         } else
1292                 return false;
1293 }
1294
1295 static inline void
1296 i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj)
1297 {
1298         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1299                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1300                 dev_priv->fence_regs[obj->fence_reg].pin_count--;
1301         }
1302 }
1303
1304 void i915_gem_retire_requests(struct drm_device *dev);
1305 void i915_gem_retire_requests_ring(struct intel_ring_buffer *ring);
1306
1307 void i915_gem_reset(struct drm_device *dev);
1308 void i915_gem_clflush_object(struct drm_i915_gem_object *obj);
1309 int __must_check i915_gem_object_set_domain(struct drm_i915_gem_object *obj,
1310                                             uint32_t read_domains,
1311                                             uint32_t write_domain);
1312 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
1313 int __must_check i915_gem_init(struct drm_device *dev);
1314 int __must_check i915_gem_init_hw(struct drm_device *dev);
1315 void i915_gem_init_swizzling(struct drm_device *dev);
1316 void i915_gem_init_ppgtt(struct drm_device *dev);
1317 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1318 int __must_check i915_gpu_idle(struct drm_device *dev);
1319 int __must_check i915_gem_idle(struct drm_device *dev);
1320 int __must_check i915_add_request(struct intel_ring_buffer *ring,
1321                                   struct drm_file *file,
1322                                   struct drm_i915_gem_request *request);
1323 int __must_check i915_wait_request(struct intel_ring_buffer *ring,
1324                                    uint32_t seqno);
1325 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1326 int __must_check
1327 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
1328                                   bool write);
1329 int __must_check
1330 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
1331 int __must_check
1332 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
1333                                      u32 alignment,
1334                                      struct intel_ring_buffer *pipelined);
1335 int i915_gem_attach_phys_object(struct drm_device *dev,
1336                                 struct drm_i915_gem_object *obj,
1337                                 int id,
1338                                 int align);
1339 void i915_gem_detach_phys_object(struct drm_device *dev,
1340                                  struct drm_i915_gem_object *obj);
1341 void i915_gem_free_all_phys_object(struct drm_device *dev);
1342 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
1343
1344 uint32_t
1345 i915_gem_get_unfenced_gtt_alignment(struct drm_device *dev,
1346                                     uint32_t size,
1347                                     int tiling_mode);
1348
1349 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
1350                                     enum i915_cache_level cache_level);
1351
1352 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
1353                                 struct dma_buf *dma_buf);
1354
1355 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
1356                                 struct drm_gem_object *gem_obj, int flags);
1357
1358
1359 /* i915_gem_gtt.c */
1360 int __must_check i915_gem_init_aliasing_ppgtt(struct drm_device *dev);
1361 void i915_gem_cleanup_aliasing_ppgtt(struct drm_device *dev);
1362 void i915_ppgtt_bind_object(struct i915_hw_ppgtt *ppgtt,
1363                             struct drm_i915_gem_object *obj,
1364                             enum i915_cache_level cache_level);
1365 void i915_ppgtt_unbind_object(struct i915_hw_ppgtt *ppgtt,
1366                               struct drm_i915_gem_object *obj);
1367
1368 void i915_gem_restore_gtt_mappings(struct drm_device *dev);
1369 int __must_check i915_gem_gtt_prepare_object(struct drm_i915_gem_object *obj);
1370 void i915_gem_gtt_bind_object(struct drm_i915_gem_object *obj,
1371                                 enum i915_cache_level cache_level);
1372 void i915_gem_gtt_unbind_object(struct drm_i915_gem_object *obj);
1373 void i915_gem_gtt_finish_object(struct drm_i915_gem_object *obj);
1374 void i915_gem_init_global_gtt(struct drm_device *dev,
1375                               unsigned long start,
1376                               unsigned long mappable_end,
1377                               unsigned long end);
1378
1379 /* i915_gem_evict.c */
1380 int __must_check i915_gem_evict_something(struct drm_device *dev, int min_size,
1381                                           unsigned alignment, bool mappable);
1382 int i915_gem_evict_everything(struct drm_device *dev, bool purgeable_only);
1383
1384 /* i915_gem_stolen.c */
1385 int i915_gem_init_stolen(struct drm_device *dev);
1386 void i915_gem_cleanup_stolen(struct drm_device *dev);
1387
1388 /* i915_gem_tiling.c */
1389 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
1390 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
1391 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
1392
1393 /* i915_gem_debug.c */
1394 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1395                           const char *where, uint32_t mark);
1396 #if WATCH_LISTS
1397 int i915_verify_lists(struct drm_device *dev);
1398 #else
1399 #define i915_verify_lists(dev) 0
1400 #endif
1401 void i915_gem_object_check_coherency(struct drm_i915_gem_object *obj,
1402                                      int handle);
1403 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1404                           const char *where, uint32_t mark);
1405
1406 /* i915_debugfs.c */
1407 int i915_debugfs_init(struct drm_minor *minor);
1408 void i915_debugfs_cleanup(struct drm_minor *minor);
1409
1410 /* i915_suspend.c */
1411 extern int i915_save_state(struct drm_device *dev);
1412 extern int i915_restore_state(struct drm_device *dev);
1413
1414 /* i915_suspend.c */
1415 extern int i915_save_state(struct drm_device *dev);
1416 extern int i915_restore_state(struct drm_device *dev);
1417
1418 /* i915_sysfs.c */
1419 void i915_setup_sysfs(struct drm_device *dev_priv);
1420 void i915_teardown_sysfs(struct drm_device *dev_priv);
1421
1422 /* intel_i2c.c */
1423 extern int intel_setup_gmbus(struct drm_device *dev);
1424 extern void intel_teardown_gmbus(struct drm_device *dev);
1425 extern inline bool intel_gmbus_is_port_valid(unsigned port)
1426 {
1427         return (port >= GMBUS_PORT_SSC && port <= GMBUS_PORT_DPD);
1428 }
1429
1430 extern struct i2c_adapter *intel_gmbus_get_adapter(
1431                 struct drm_i915_private *dev_priv, unsigned port);
1432 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
1433 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
1434 extern inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
1435 {
1436         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
1437 }
1438 extern void intel_i2c_reset(struct drm_device *dev);
1439
1440 /* intel_opregion.c */
1441 extern int intel_opregion_setup(struct drm_device *dev);
1442 #ifdef CONFIG_ACPI
1443 extern void intel_opregion_init(struct drm_device *dev);
1444 extern void intel_opregion_fini(struct drm_device *dev);
1445 extern void intel_opregion_asle_intr(struct drm_device *dev);
1446 extern void intel_opregion_gse_intr(struct drm_device *dev);
1447 extern void intel_opregion_enable_asle(struct drm_device *dev);
1448 #else
1449 static inline void intel_opregion_init(struct drm_device *dev) { return; }
1450 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
1451 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
1452 static inline void intel_opregion_gse_intr(struct drm_device *dev) { return; }
1453 static inline void intel_opregion_enable_asle(struct drm_device *dev) { return; }
1454 #endif
1455
1456 /* intel_acpi.c */
1457 #ifdef CONFIG_ACPI
1458 extern void intel_register_dsm_handler(void);
1459 extern void intel_unregister_dsm_handler(void);
1460 #else
1461 static inline void intel_register_dsm_handler(void) { return; }
1462 static inline void intel_unregister_dsm_handler(void) { return; }
1463 #endif /* CONFIG_ACPI */
1464
1465 /* modesetting */
1466 extern void intel_modeset_init_hw(struct drm_device *dev);
1467 extern void intel_modeset_init(struct drm_device *dev);
1468 extern void intel_modeset_gem_init(struct drm_device *dev);
1469 extern void intel_modeset_cleanup(struct drm_device *dev);
1470 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1471 extern bool intel_fbc_enabled(struct drm_device *dev);
1472 extern void intel_disable_fbc(struct drm_device *dev);
1473 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
1474 extern void ironlake_init_pch_refclk(struct drm_device *dev);
1475 extern void ironlake_enable_rc6(struct drm_device *dev);
1476 extern void gen6_set_rps(struct drm_device *dev, u8 val);
1477 extern void intel_detect_pch(struct drm_device *dev);
1478 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
1479 extern int intel_enable_rc6(const struct drm_device *dev);
1480
1481 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
1482 extern void __gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
1483 extern void __gen6_gt_force_wake_mt_get(struct drm_i915_private *dev_priv);
1484 extern void __gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
1485 extern void __gen6_gt_force_wake_mt_put(struct drm_i915_private *dev_priv);
1486
1487 extern void vlv_force_wake_get(struct drm_i915_private *dev_priv);
1488 extern void vlv_force_wake_put(struct drm_i915_private *dev_priv);
1489
1490 /* overlay */
1491 #ifdef CONFIG_DEBUG_FS
1492 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
1493 extern void intel_overlay_print_error_state(struct seq_file *m, struct intel_overlay_error_state *error);
1494
1495 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
1496 extern void intel_display_print_error_state(struct seq_file *m,
1497                                             struct drm_device *dev,
1498                                             struct intel_display_error_state *error);
1499 #endif
1500
1501 /* On SNB platform, before reading ring registers forcewake bit
1502  * must be set to prevent GT core from power down and stale values being
1503  * returned.
1504  */
1505 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
1506 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
1507 int __gen6_gt_wait_for_fifo(struct drm_i915_private *dev_priv);
1508
1509 #define __i915_read(x, y) \
1510         u##x i915_read##x(struct drm_i915_private *dev_priv, u32 reg);
1511
1512 __i915_read(8, b)
1513 __i915_read(16, w)
1514 __i915_read(32, l)
1515 __i915_read(64, q)
1516 #undef __i915_read
1517
1518 #define __i915_write(x, y) \
1519         void i915_write##x(struct drm_i915_private *dev_priv, u32 reg, u##x val);
1520
1521 __i915_write(8, b)
1522 __i915_write(16, w)
1523 __i915_write(32, l)
1524 __i915_write(64, q)
1525 #undef __i915_write
1526
1527 #define I915_READ8(reg)         i915_read8(dev_priv, (reg))
1528 #define I915_WRITE8(reg, val)   i915_write8(dev_priv, (reg), (val))
1529
1530 #define I915_READ16(reg)        i915_read16(dev_priv, (reg))
1531 #define I915_WRITE16(reg, val)  i915_write16(dev_priv, (reg), (val))
1532 #define I915_READ16_NOTRACE(reg)        readw(dev_priv->regs + (reg))
1533 #define I915_WRITE16_NOTRACE(reg, val)  writew(val, dev_priv->regs + (reg))
1534
1535 #define I915_READ(reg)          i915_read32(dev_priv, (reg))
1536 #define I915_WRITE(reg, val)    i915_write32(dev_priv, (reg), (val))
1537 #define I915_READ_NOTRACE(reg)          readl(dev_priv->regs + (reg))
1538 #define I915_WRITE_NOTRACE(reg, val)    writel(val, dev_priv->regs + (reg))
1539
1540 #define I915_WRITE64(reg, val)  i915_write64(dev_priv, (reg), (val))
1541 #define I915_READ64(reg)        i915_read64(dev_priv, (reg))
1542
1543 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
1544 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
1545
1546
1547 #endif