]> Pileus Git - ~andy/linux/blob - drivers/gpu/drm/i915/i915_drv.h
c86a7186e7729fd34d6bb0794ec01b019971c934
[~andy/linux] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34
35 #include "i915_reg.h"
36 #include "intel_bios.h"
37 #include "intel_ringbuffer.h"
38 #include <linux/io-mapping.h>
39 #include <linux/i2c.h>
40 #include <linux/i2c-algo-bit.h>
41 #include <drm/intel-gtt.h>
42 #include <linux/backlight.h>
43 #include <linux/intel-iommu.h>
44 #include <linux/kref.h>
45 #include <linux/pm_qos.h>
46
47 /* General customization:
48  */
49
50 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
51
52 #define DRIVER_NAME             "i915"
53 #define DRIVER_DESC             "Intel Graphics"
54 #define DRIVER_DATE             "20080730"
55
56 enum pipe {
57         PIPE_A = 0,
58         PIPE_B,
59         PIPE_C,
60         I915_MAX_PIPES
61 };
62 #define pipe_name(p) ((p) + 'A')
63
64 enum transcoder {
65         TRANSCODER_A = 0,
66         TRANSCODER_B,
67         TRANSCODER_C,
68         TRANSCODER_EDP = 0xF,
69 };
70 #define transcoder_name(t) ((t) + 'A')
71
72 enum plane {
73         PLANE_A = 0,
74         PLANE_B,
75         PLANE_C,
76 };
77 #define plane_name(p) ((p) + 'A')
78
79 #define sprite_name(p, s) ((p) * dev_priv->num_plane + (s) + 'A')
80
81 enum port {
82         PORT_A = 0,
83         PORT_B,
84         PORT_C,
85         PORT_D,
86         PORT_E,
87         I915_MAX_PORTS
88 };
89 #define port_name(p) ((p) + 'A')
90
91 enum intel_display_power_domain {
92         POWER_DOMAIN_PIPE_A,
93         POWER_DOMAIN_PIPE_B,
94         POWER_DOMAIN_PIPE_C,
95         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
96         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
97         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
98         POWER_DOMAIN_TRANSCODER_A,
99         POWER_DOMAIN_TRANSCODER_B,
100         POWER_DOMAIN_TRANSCODER_C,
101         POWER_DOMAIN_TRANSCODER_EDP = POWER_DOMAIN_TRANSCODER_A + 0xF,
102 };
103
104 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
105 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
106                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
107 #define POWER_DOMAIN_TRANSCODER(tran) ((tran) + POWER_DOMAIN_TRANSCODER_A)
108
109 enum hpd_pin {
110         HPD_NONE = 0,
111         HPD_PORT_A = HPD_NONE, /* PORT_A is internal */
112         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
113         HPD_CRT,
114         HPD_SDVO_B,
115         HPD_SDVO_C,
116         HPD_PORT_B,
117         HPD_PORT_C,
118         HPD_PORT_D,
119         HPD_NUM_PINS
120 };
121
122 #define I915_GEM_GPU_DOMAINS \
123         (I915_GEM_DOMAIN_RENDER | \
124          I915_GEM_DOMAIN_SAMPLER | \
125          I915_GEM_DOMAIN_COMMAND | \
126          I915_GEM_DOMAIN_INSTRUCTION | \
127          I915_GEM_DOMAIN_VERTEX)
128
129 #define for_each_pipe(p) for ((p) = 0; (p) < INTEL_INFO(dev)->num_pipes; (p)++)
130
131 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
132         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
133                 if ((intel_encoder)->base.crtc == (__crtc))
134
135 struct drm_i915_private;
136
137 enum intel_dpll_id {
138         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
139         /* real shared dpll ids must be >= 0 */
140         DPLL_ID_PCH_PLL_A,
141         DPLL_ID_PCH_PLL_B,
142 };
143 #define I915_NUM_PLLS 2
144
145 struct intel_dpll_hw_state {
146         uint32_t dpll;
147         uint32_t dpll_md;
148         uint32_t fp0;
149         uint32_t fp1;
150 };
151
152 struct intel_shared_dpll {
153         int refcount; /* count of number of CRTCs sharing this PLL */
154         int active; /* count of number of active CRTCs (i.e. DPMS on) */
155         bool on; /* is the PLL actually active? Disabled during modeset */
156         const char *name;
157         /* should match the index in the dev_priv->shared_dplls array */
158         enum intel_dpll_id id;
159         struct intel_dpll_hw_state hw_state;
160         void (*mode_set)(struct drm_i915_private *dev_priv,
161                          struct intel_shared_dpll *pll);
162         void (*enable)(struct drm_i915_private *dev_priv,
163                        struct intel_shared_dpll *pll);
164         void (*disable)(struct drm_i915_private *dev_priv,
165                         struct intel_shared_dpll *pll);
166         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
167                              struct intel_shared_dpll *pll,
168                              struct intel_dpll_hw_state *hw_state);
169 };
170
171 /* Used by dp and fdi links */
172 struct intel_link_m_n {
173         uint32_t        tu;
174         uint32_t        gmch_m;
175         uint32_t        gmch_n;
176         uint32_t        link_m;
177         uint32_t        link_n;
178 };
179
180 void intel_link_compute_m_n(int bpp, int nlanes,
181                             int pixel_clock, int link_clock,
182                             struct intel_link_m_n *m_n);
183
184 struct intel_ddi_plls {
185         int spll_refcount;
186         int wrpll1_refcount;
187         int wrpll2_refcount;
188 };
189
190 /* Interface history:
191  *
192  * 1.1: Original.
193  * 1.2: Add Power Management
194  * 1.3: Add vblank support
195  * 1.4: Fix cmdbuffer path, add heap destroy
196  * 1.5: Add vblank pipe configuration
197  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
198  *      - Support vertical blank on secondary display pipe
199  */
200 #define DRIVER_MAJOR            1
201 #define DRIVER_MINOR            6
202 #define DRIVER_PATCHLEVEL       0
203
204 #define WATCH_LISTS     0
205 #define WATCH_GTT       0
206
207 #define I915_GEM_PHYS_CURSOR_0 1
208 #define I915_GEM_PHYS_CURSOR_1 2
209 #define I915_GEM_PHYS_OVERLAY_REGS 3
210 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
211
212 struct drm_i915_gem_phys_object {
213         int id;
214         struct page **page_list;
215         drm_dma_handle_t *handle;
216         struct drm_i915_gem_object *cur_obj;
217 };
218
219 struct opregion_header;
220 struct opregion_acpi;
221 struct opregion_swsci;
222 struct opregion_asle;
223
224 struct intel_opregion {
225         struct opregion_header __iomem *header;
226         struct opregion_acpi __iomem *acpi;
227         struct opregion_swsci __iomem *swsci;
228         struct opregion_asle __iomem *asle;
229         void __iomem *vbt;
230         u32 __iomem *lid_state;
231 };
232 #define OPREGION_SIZE            (8*1024)
233
234 struct intel_overlay;
235 struct intel_overlay_error_state;
236
237 struct drm_i915_master_private {
238         drm_local_map_t *sarea;
239         struct _drm_i915_sarea *sarea_priv;
240 };
241 #define I915_FENCE_REG_NONE -1
242 #define I915_MAX_NUM_FENCES 32
243 /* 32 fences + sign bit for FENCE_REG_NONE */
244 #define I915_MAX_NUM_FENCE_BITS 6
245
246 struct drm_i915_fence_reg {
247         struct list_head lru_list;
248         struct drm_i915_gem_object *obj;
249         int pin_count;
250 };
251
252 struct sdvo_device_mapping {
253         u8 initialized;
254         u8 dvo_port;
255         u8 slave_addr;
256         u8 dvo_wiring;
257         u8 i2c_pin;
258         u8 ddc_pin;
259 };
260
261 struct intel_display_error_state;
262
263 struct drm_i915_error_state {
264         struct kref ref;
265         u32 eir;
266         u32 pgtbl_er;
267         u32 ier;
268         u32 ccid;
269         u32 derrmr;
270         u32 forcewake;
271         bool waiting[I915_NUM_RINGS];
272         u32 pipestat[I915_MAX_PIPES];
273         u32 tail[I915_NUM_RINGS];
274         u32 head[I915_NUM_RINGS];
275         u32 ctl[I915_NUM_RINGS];
276         u32 ipeir[I915_NUM_RINGS];
277         u32 ipehr[I915_NUM_RINGS];
278         u32 instdone[I915_NUM_RINGS];
279         u32 acthd[I915_NUM_RINGS];
280         u32 semaphore_mboxes[I915_NUM_RINGS][I915_NUM_RINGS - 1];
281         u32 semaphore_seqno[I915_NUM_RINGS][I915_NUM_RINGS - 1];
282         u32 rc_psmi[I915_NUM_RINGS]; /* sleep state */
283         /* our own tracking of ring head and tail */
284         u32 cpu_ring_head[I915_NUM_RINGS];
285         u32 cpu_ring_tail[I915_NUM_RINGS];
286         u32 error; /* gen6+ */
287         u32 err_int; /* gen7 */
288         u32 instpm[I915_NUM_RINGS];
289         u32 instps[I915_NUM_RINGS];
290         u32 extra_instdone[I915_NUM_INSTDONE_REG];
291         u32 seqno[I915_NUM_RINGS];
292         u64 bbaddr;
293         u32 fault_reg[I915_NUM_RINGS];
294         u32 done_reg;
295         u32 faddr[I915_NUM_RINGS];
296         u64 fence[I915_MAX_NUM_FENCES];
297         struct timeval time;
298         struct drm_i915_error_ring {
299                 struct drm_i915_error_object {
300                         int page_count;
301                         u32 gtt_offset;
302                         u32 *pages[0];
303                 } *ringbuffer, *batchbuffer, *ctx;
304                 struct drm_i915_error_request {
305                         long jiffies;
306                         u32 seqno;
307                         u32 tail;
308                 } *requests;
309                 int num_requests;
310         } ring[I915_NUM_RINGS];
311         struct drm_i915_error_buffer {
312                 u32 size;
313                 u32 name;
314                 u32 rseqno, wseqno;
315                 u32 gtt_offset;
316                 u32 read_domains;
317                 u32 write_domain;
318                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
319                 s32 pinned:2;
320                 u32 tiling:2;
321                 u32 dirty:1;
322                 u32 purgeable:1;
323                 s32 ring:4;
324                 u32 cache_level:2;
325         } **active_bo, **pinned_bo;
326         u32 *active_bo_count, *pinned_bo_count;
327         struct intel_overlay_error_state *overlay;
328         struct intel_display_error_state *display;
329 };
330
331 struct intel_crtc_config;
332 struct intel_crtc;
333 struct intel_limit;
334 struct dpll;
335
336 struct drm_i915_display_funcs {
337         bool (*fbc_enabled)(struct drm_device *dev);
338         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
339         void (*disable_fbc)(struct drm_device *dev);
340         int (*get_display_clock_speed)(struct drm_device *dev);
341         int (*get_fifo_size)(struct drm_device *dev, int plane);
342         /**
343          * find_dpll() - Find the best values for the PLL
344          * @limit: limits for the PLL
345          * @crtc: current CRTC
346          * @target: target frequency in kHz
347          * @refclk: reference clock frequency in kHz
348          * @match_clock: if provided, @best_clock P divider must
349          *               match the P divider from @match_clock
350          *               used for LVDS downclocking
351          * @best_clock: best PLL values found
352          *
353          * Returns true on success, false on failure.
354          */
355         bool (*find_dpll)(const struct intel_limit *limit,
356                           struct drm_crtc *crtc,
357                           int target, int refclk,
358                           struct dpll *match_clock,
359                           struct dpll *best_clock);
360         void (*update_wm)(struct drm_device *dev);
361         void (*update_sprite_wm)(struct drm_plane *plane,
362                                  struct drm_crtc *crtc,
363                                  uint32_t sprite_width, int pixel_size,
364                                  bool enable, bool scaled);
365         void (*modeset_global_resources)(struct drm_device *dev);
366         /* Returns the active state of the crtc, and if the crtc is active,
367          * fills out the pipe-config with the hw state. */
368         bool (*get_pipe_config)(struct intel_crtc *,
369                                 struct intel_crtc_config *);
370         void (*get_clock)(struct intel_crtc *, struct intel_crtc_config *);
371         int (*crtc_mode_set)(struct drm_crtc *crtc,
372                              int x, int y,
373                              struct drm_framebuffer *old_fb);
374         void (*crtc_enable)(struct drm_crtc *crtc);
375         void (*crtc_disable)(struct drm_crtc *crtc);
376         void (*off)(struct drm_crtc *crtc);
377         void (*write_eld)(struct drm_connector *connector,
378                           struct drm_crtc *crtc);
379         void (*fdi_link_train)(struct drm_crtc *crtc);
380         void (*init_clock_gating)(struct drm_device *dev);
381         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
382                           struct drm_framebuffer *fb,
383                           struct drm_i915_gem_object *obj,
384                           uint32_t flags);
385         int (*update_plane)(struct drm_crtc *crtc, struct drm_framebuffer *fb,
386                             int x, int y);
387         void (*hpd_irq_setup)(struct drm_device *dev);
388         /* clock updates for mode set */
389         /* cursor updates */
390         /* render clock increase/decrease */
391         /* display clock increase/decrease */
392         /* pll clock increase/decrease */
393 };
394
395 struct intel_uncore_funcs {
396         void (*force_wake_get)(struct drm_i915_private *dev_priv);
397         void (*force_wake_put)(struct drm_i915_private *dev_priv);
398 };
399
400 struct intel_uncore {
401         spinlock_t lock; /** lock is also taken in irq contexts. */
402
403         struct intel_uncore_funcs funcs;
404
405         unsigned fifo_count;
406         unsigned forcewake_count;
407 };
408
409 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
410         func(is_mobile) sep \
411         func(is_i85x) sep \
412         func(is_i915g) sep \
413         func(is_i945gm) sep \
414         func(is_g33) sep \
415         func(need_gfx_hws) sep \
416         func(is_g4x) sep \
417         func(is_pineview) sep \
418         func(is_broadwater) sep \
419         func(is_crestline) sep \
420         func(is_ivybridge) sep \
421         func(is_valleyview) sep \
422         func(is_haswell) sep \
423         func(is_preliminary) sep \
424         func(has_force_wake) sep \
425         func(has_fbc) sep \
426         func(has_pipe_cxsr) sep \
427         func(has_hotplug) sep \
428         func(cursor_needs_physical) sep \
429         func(has_overlay) sep \
430         func(overlay_needs_physical) sep \
431         func(supports_tv) sep \
432         func(has_bsd_ring) sep \
433         func(has_blt_ring) sep \
434         func(has_vebox_ring) sep \
435         func(has_llc) sep \
436         func(has_ddi) sep \
437         func(has_fpga_dbg)
438
439 #define DEFINE_FLAG(name) u8 name:1
440 #define SEP_SEMICOLON ;
441
442 struct intel_device_info {
443         u32 display_mmio_offset;
444         u8 num_pipes:3;
445         u8 gen;
446         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
447 };
448
449 #undef DEFINE_FLAG
450 #undef SEP_SEMICOLON
451
452 enum i915_cache_level {
453         I915_CACHE_NONE = 0,
454         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
455         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
456                               caches, eg sampler/render caches, and the
457                               large Last-Level-Cache. LLC is coherent with
458                               the CPU, but L3 is only visible to the GPU. */
459         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
460 };
461
462 typedef uint32_t gen6_gtt_pte_t;
463
464 struct i915_address_space {
465         struct drm_mm mm;
466         struct drm_device *dev;
467         struct list_head global_link;
468         unsigned long start;            /* Start offset always 0 for dri2 */
469         size_t total;           /* size addr space maps (ex. 2GB for ggtt) */
470
471         struct {
472                 dma_addr_t addr;
473                 struct page *page;
474         } scratch;
475
476         /**
477          * List of objects currently involved in rendering.
478          *
479          * Includes buffers having the contents of their GPU caches
480          * flushed, not necessarily primitives.  last_rendering_seqno
481          * represents when the rendering involved will be completed.
482          *
483          * A reference is held on the buffer while on this list.
484          */
485         struct list_head active_list;
486
487         /**
488          * LRU list of objects which are not in the ringbuffer and
489          * are ready to unbind, but are still in the GTT.
490          *
491          * last_rendering_seqno is 0 while an object is in this list.
492          *
493          * A reference is not held on the buffer while on this list,
494          * as merely being GTT-bound shouldn't prevent its being
495          * freed, and we'll pull it off the list in the free path.
496          */
497         struct list_head inactive_list;
498
499         /* FIXME: Need a more generic return type */
500         gen6_gtt_pte_t (*pte_encode)(dma_addr_t addr,
501                                      enum i915_cache_level level);
502         void (*clear_range)(struct i915_address_space *vm,
503                             unsigned int first_entry,
504                             unsigned int num_entries);
505         void (*insert_entries)(struct i915_address_space *vm,
506                                struct sg_table *st,
507                                unsigned int first_entry,
508                                enum i915_cache_level cache_level);
509         void (*cleanup)(struct i915_address_space *vm);
510 };
511
512 /* The Graphics Translation Table is the way in which GEN hardware translates a
513  * Graphics Virtual Address into a Physical Address. In addition to the normal
514  * collateral associated with any va->pa translations GEN hardware also has a
515  * portion of the GTT which can be mapped by the CPU and remain both coherent
516  * and correct (in cases like swizzling). That region is referred to as GMADR in
517  * the spec.
518  */
519 struct i915_gtt {
520         struct i915_address_space base;
521         size_t stolen_size;             /* Total size of stolen memory */
522
523         unsigned long mappable_end;     /* End offset that we can CPU map */
524         struct io_mapping *mappable;    /* Mapping to our CPU mappable region */
525         phys_addr_t mappable_base;      /* PA of our GMADR */
526
527         /** "Graphics Stolen Memory" holds the global PTEs */
528         void __iomem *gsm;
529
530         bool do_idle_maps;
531
532         int mtrr;
533
534         /* global gtt ops */
535         int (*gtt_probe)(struct drm_device *dev, size_t *gtt_total,
536                           size_t *stolen, phys_addr_t *mappable_base,
537                           unsigned long *mappable_end);
538 };
539 #define gtt_total_entries(gtt) ((gtt).base.total >> PAGE_SHIFT)
540
541 struct i915_hw_ppgtt {
542         struct i915_address_space base;
543         unsigned num_pd_entries;
544         struct page **pt_pages;
545         uint32_t pd_offset;
546         dma_addr_t *pt_dma_addr;
547
548         int (*enable)(struct drm_device *dev);
549 };
550
551 /**
552  * A VMA represents a GEM BO that is bound into an address space. Therefore, a
553  * VMA's presence cannot be guaranteed before binding, or after unbinding the
554  * object into/from the address space.
555  *
556  * To make things as simple as possible (ie. no refcounting), a VMA's lifetime
557  * will always be <= an objects lifetime. So object refcounting should cover us.
558  */
559 struct i915_vma {
560         struct drm_mm_node node;
561         struct drm_i915_gem_object *obj;
562         struct i915_address_space *vm;
563
564         /** This object's place on the active/inactive lists */
565         struct list_head mm_list;
566
567         struct list_head vma_link; /* Link in the object's VMA list */
568
569         /** This vma's place in the batchbuffer or on the eviction list */
570         struct list_head exec_list;
571
572         /**
573          * Used for performing relocations during execbuffer insertion.
574          */
575         struct hlist_node exec_node;
576         unsigned long exec_handle;
577         struct drm_i915_gem_exec_object2 *exec_entry;
578
579 };
580
581 struct i915_ctx_hang_stats {
582         /* This context had batch pending when hang was declared */
583         unsigned batch_pending;
584
585         /* This context had batch active when hang was declared */
586         unsigned batch_active;
587 };
588
589 /* This must match up with the value previously used for execbuf2.rsvd1. */
590 #define DEFAULT_CONTEXT_ID 0
591 struct i915_hw_context {
592         struct kref ref;
593         int id;
594         bool is_initialized;
595         struct drm_i915_file_private *file_priv;
596         struct intel_ring_buffer *ring;
597         struct drm_i915_gem_object *obj;
598         struct i915_ctx_hang_stats hang_stats;
599 };
600
601 struct i915_fbc {
602         unsigned long size;
603         unsigned int fb_id;
604         enum plane plane;
605         int y;
606
607         struct drm_mm_node *compressed_fb;
608         struct drm_mm_node *compressed_llb;
609
610         struct intel_fbc_work {
611                 struct delayed_work work;
612                 struct drm_crtc *crtc;
613                 struct drm_framebuffer *fb;
614                 int interval;
615         } *fbc_work;
616
617         enum no_fbc_reason {
618                 FBC_OK, /* FBC is enabled */
619                 FBC_UNSUPPORTED, /* FBC is not supported by this chipset */
620                 FBC_NO_OUTPUT, /* no outputs enabled to compress */
621                 FBC_STOLEN_TOO_SMALL, /* not enough space for buffers */
622                 FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
623                 FBC_MODE_TOO_LARGE, /* mode too large for compression */
624                 FBC_BAD_PLANE, /* fbc not supported on plane */
625                 FBC_NOT_TILED, /* buffer not tiled */
626                 FBC_MULTIPLE_PIPES, /* more than one pipe active */
627                 FBC_MODULE_PARAM,
628                 FBC_CHIP_DEFAULT, /* disabled by default on this chip */
629         } no_fbc_reason;
630 };
631
632 enum no_psr_reason {
633         PSR_NO_SOURCE, /* Not supported on platform */
634         PSR_NO_SINK, /* Not supported by panel */
635         PSR_MODULE_PARAM,
636         PSR_CRTC_NOT_ACTIVE,
637         PSR_PWR_WELL_ENABLED,
638         PSR_NOT_TILED,
639         PSR_SPRITE_ENABLED,
640         PSR_S3D_ENABLED,
641         PSR_INTERLACED_ENABLED,
642         PSR_HSW_NOT_DDIA,
643 };
644
645 enum intel_pch {
646         PCH_NONE = 0,   /* No PCH present */
647         PCH_IBX,        /* Ibexpeak PCH */
648         PCH_CPT,        /* Cougarpoint PCH */
649         PCH_LPT,        /* Lynxpoint PCH */
650         PCH_NOP,
651 };
652
653 enum intel_sbi_destination {
654         SBI_ICLK,
655         SBI_MPHY,
656 };
657
658 #define QUIRK_PIPEA_FORCE (1<<0)
659 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
660 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
661 #define QUIRK_NO_PCH_PWM_ENABLE (1<<3)
662
663 struct intel_fbdev;
664 struct intel_fbc_work;
665
666 struct intel_gmbus {
667         struct i2c_adapter adapter;
668         u32 force_bit;
669         u32 reg0;
670         u32 gpio_reg;
671         struct i2c_algo_bit_data bit_algo;
672         struct drm_i915_private *dev_priv;
673 };
674
675 struct i915_suspend_saved_registers {
676         u8 saveLBB;
677         u32 saveDSPACNTR;
678         u32 saveDSPBCNTR;
679         u32 saveDSPARB;
680         u32 savePIPEACONF;
681         u32 savePIPEBCONF;
682         u32 savePIPEASRC;
683         u32 savePIPEBSRC;
684         u32 saveFPA0;
685         u32 saveFPA1;
686         u32 saveDPLL_A;
687         u32 saveDPLL_A_MD;
688         u32 saveHTOTAL_A;
689         u32 saveHBLANK_A;
690         u32 saveHSYNC_A;
691         u32 saveVTOTAL_A;
692         u32 saveVBLANK_A;
693         u32 saveVSYNC_A;
694         u32 saveBCLRPAT_A;
695         u32 saveTRANSACONF;
696         u32 saveTRANS_HTOTAL_A;
697         u32 saveTRANS_HBLANK_A;
698         u32 saveTRANS_HSYNC_A;
699         u32 saveTRANS_VTOTAL_A;
700         u32 saveTRANS_VBLANK_A;
701         u32 saveTRANS_VSYNC_A;
702         u32 savePIPEASTAT;
703         u32 saveDSPASTRIDE;
704         u32 saveDSPASIZE;
705         u32 saveDSPAPOS;
706         u32 saveDSPAADDR;
707         u32 saveDSPASURF;
708         u32 saveDSPATILEOFF;
709         u32 savePFIT_PGM_RATIOS;
710         u32 saveBLC_HIST_CTL;
711         u32 saveBLC_PWM_CTL;
712         u32 saveBLC_PWM_CTL2;
713         u32 saveBLC_CPU_PWM_CTL;
714         u32 saveBLC_CPU_PWM_CTL2;
715         u32 saveFPB0;
716         u32 saveFPB1;
717         u32 saveDPLL_B;
718         u32 saveDPLL_B_MD;
719         u32 saveHTOTAL_B;
720         u32 saveHBLANK_B;
721         u32 saveHSYNC_B;
722         u32 saveVTOTAL_B;
723         u32 saveVBLANK_B;
724         u32 saveVSYNC_B;
725         u32 saveBCLRPAT_B;
726         u32 saveTRANSBCONF;
727         u32 saveTRANS_HTOTAL_B;
728         u32 saveTRANS_HBLANK_B;
729         u32 saveTRANS_HSYNC_B;
730         u32 saveTRANS_VTOTAL_B;
731         u32 saveTRANS_VBLANK_B;
732         u32 saveTRANS_VSYNC_B;
733         u32 savePIPEBSTAT;
734         u32 saveDSPBSTRIDE;
735         u32 saveDSPBSIZE;
736         u32 saveDSPBPOS;
737         u32 saveDSPBADDR;
738         u32 saveDSPBSURF;
739         u32 saveDSPBTILEOFF;
740         u32 saveVGA0;
741         u32 saveVGA1;
742         u32 saveVGA_PD;
743         u32 saveVGACNTRL;
744         u32 saveADPA;
745         u32 saveLVDS;
746         u32 savePP_ON_DELAYS;
747         u32 savePP_OFF_DELAYS;
748         u32 saveDVOA;
749         u32 saveDVOB;
750         u32 saveDVOC;
751         u32 savePP_ON;
752         u32 savePP_OFF;
753         u32 savePP_CONTROL;
754         u32 savePP_DIVISOR;
755         u32 savePFIT_CONTROL;
756         u32 save_palette_a[256];
757         u32 save_palette_b[256];
758         u32 saveDPFC_CB_BASE;
759         u32 saveFBC_CFB_BASE;
760         u32 saveFBC_LL_BASE;
761         u32 saveFBC_CONTROL;
762         u32 saveFBC_CONTROL2;
763         u32 saveIER;
764         u32 saveIIR;
765         u32 saveIMR;
766         u32 saveDEIER;
767         u32 saveDEIMR;
768         u32 saveGTIER;
769         u32 saveGTIMR;
770         u32 saveFDI_RXA_IMR;
771         u32 saveFDI_RXB_IMR;
772         u32 saveCACHE_MODE_0;
773         u32 saveMI_ARB_STATE;
774         u32 saveSWF0[16];
775         u32 saveSWF1[16];
776         u32 saveSWF2[3];
777         u8 saveMSR;
778         u8 saveSR[8];
779         u8 saveGR[25];
780         u8 saveAR_INDEX;
781         u8 saveAR[21];
782         u8 saveDACMASK;
783         u8 saveCR[37];
784         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
785         u32 saveCURACNTR;
786         u32 saveCURAPOS;
787         u32 saveCURABASE;
788         u32 saveCURBCNTR;
789         u32 saveCURBPOS;
790         u32 saveCURBBASE;
791         u32 saveCURSIZE;
792         u32 saveDP_B;
793         u32 saveDP_C;
794         u32 saveDP_D;
795         u32 savePIPEA_GMCH_DATA_M;
796         u32 savePIPEB_GMCH_DATA_M;
797         u32 savePIPEA_GMCH_DATA_N;
798         u32 savePIPEB_GMCH_DATA_N;
799         u32 savePIPEA_DP_LINK_M;
800         u32 savePIPEB_DP_LINK_M;
801         u32 savePIPEA_DP_LINK_N;
802         u32 savePIPEB_DP_LINK_N;
803         u32 saveFDI_RXA_CTL;
804         u32 saveFDI_TXA_CTL;
805         u32 saveFDI_RXB_CTL;
806         u32 saveFDI_TXB_CTL;
807         u32 savePFA_CTL_1;
808         u32 savePFB_CTL_1;
809         u32 savePFA_WIN_SZ;
810         u32 savePFB_WIN_SZ;
811         u32 savePFA_WIN_POS;
812         u32 savePFB_WIN_POS;
813         u32 savePCH_DREF_CONTROL;
814         u32 saveDISP_ARB_CTL;
815         u32 savePIPEA_DATA_M1;
816         u32 savePIPEA_DATA_N1;
817         u32 savePIPEA_LINK_M1;
818         u32 savePIPEA_LINK_N1;
819         u32 savePIPEB_DATA_M1;
820         u32 savePIPEB_DATA_N1;
821         u32 savePIPEB_LINK_M1;
822         u32 savePIPEB_LINK_N1;
823         u32 saveMCHBAR_RENDER_STANDBY;
824         u32 savePCH_PORT_HOTPLUG;
825 };
826
827 struct intel_gen6_power_mgmt {
828         /* work and pm_iir are protected by dev_priv->irq_lock */
829         struct work_struct work;
830         u32 pm_iir;
831
832         /* On vlv we need to manually drop to Vmin with a delayed work. */
833         struct delayed_work vlv_work;
834
835         /* The below variables an all the rps hw state are protected by
836          * dev->struct mutext. */
837         u8 cur_delay;
838         u8 min_delay;
839         u8 max_delay;
840         u8 rpe_delay;
841         u8 hw_max;
842
843         struct delayed_work delayed_resume_work;
844
845         /*
846          * Protects RPS/RC6 register access and PCU communication.
847          * Must be taken after struct_mutex if nested.
848          */
849         struct mutex hw_lock;
850 };
851
852 /* defined intel_pm.c */
853 extern spinlock_t mchdev_lock;
854
855 struct intel_ilk_power_mgmt {
856         u8 cur_delay;
857         u8 min_delay;
858         u8 max_delay;
859         u8 fmax;
860         u8 fstart;
861
862         u64 last_count1;
863         unsigned long last_time1;
864         unsigned long chipset_power;
865         u64 last_count2;
866         struct timespec last_time2;
867         unsigned long gfx_power;
868         u8 corr;
869
870         int c_m;
871         int r_t;
872
873         struct drm_i915_gem_object *pwrctx;
874         struct drm_i915_gem_object *renderctx;
875 };
876
877 /* Power well structure for haswell */
878 struct i915_power_well {
879         struct drm_device *device;
880         spinlock_t lock;
881         /* power well enable/disable usage count */
882         int count;
883         int i915_request;
884 };
885
886 struct i915_dri1_state {
887         unsigned allow_batchbuffer : 1;
888         u32 __iomem *gfx_hws_cpu_addr;
889
890         unsigned int cpp;
891         int back_offset;
892         int front_offset;
893         int current_page;
894         int page_flipping;
895
896         uint32_t counter;
897 };
898
899 struct i915_ums_state {
900         /**
901          * Flag if the X Server, and thus DRM, is not currently in
902          * control of the device.
903          *
904          * This is set between LeaveVT and EnterVT.  It needs to be
905          * replaced with a semaphore.  It also needs to be
906          * transitioned away from for kernel modesetting.
907          */
908         int mm_suspended;
909 };
910
911 struct intel_l3_parity {
912         u32 *remap_info;
913         struct work_struct error_work;
914 };
915
916 struct i915_gem_mm {
917         /** Memory allocator for GTT stolen memory */
918         struct drm_mm stolen;
919         /** List of all objects in gtt_space. Used to restore gtt
920          * mappings on resume */
921         struct list_head bound_list;
922         /**
923          * List of objects which are not bound to the GTT (thus
924          * are idle and not used by the GPU) but still have
925          * (presumably uncached) pages still attached.
926          */
927         struct list_head unbound_list;
928
929         /** Usable portion of the GTT for GEM */
930         unsigned long stolen_base; /* limited to low memory (32-bit) */
931
932         /** PPGTT used for aliasing the PPGTT with the GTT */
933         struct i915_hw_ppgtt *aliasing_ppgtt;
934
935         struct shrinker inactive_shrinker;
936         bool shrinker_no_lock_stealing;
937
938         /** LRU list of objects with fence regs on them. */
939         struct list_head fence_list;
940
941         /**
942          * We leave the user IRQ off as much as possible,
943          * but this means that requests will finish and never
944          * be retired once the system goes idle. Set a timer to
945          * fire periodically while the ring is running. When it
946          * fires, go retire requests.
947          */
948         struct delayed_work retire_work;
949
950         /**
951          * Are we in a non-interruptible section of code like
952          * modesetting?
953          */
954         bool interruptible;
955
956         /** Bit 6 swizzling required for X tiling */
957         uint32_t bit_6_swizzle_x;
958         /** Bit 6 swizzling required for Y tiling */
959         uint32_t bit_6_swizzle_y;
960
961         /* storage for physical objects */
962         struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
963
964         /* accounting, useful for userland debugging */
965         spinlock_t object_stat_lock;
966         size_t object_memory;
967         u32 object_count;
968 };
969
970 struct drm_i915_error_state_buf {
971         unsigned bytes;
972         unsigned size;
973         int err;
974         u8 *buf;
975         loff_t start;
976         loff_t pos;
977 };
978
979 struct i915_error_state_file_priv {
980         struct drm_device *dev;
981         struct drm_i915_error_state *error;
982 };
983
984 struct i915_gpu_error {
985         /* For hangcheck timer */
986 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
987 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
988         struct timer_list hangcheck_timer;
989
990         /* For reset and error_state handling. */
991         spinlock_t lock;
992         /* Protected by the above dev->gpu_error.lock. */
993         struct drm_i915_error_state *first_error;
994         struct work_struct work;
995
996         unsigned long last_reset;
997
998         /**
999          * State variable and reset counter controlling the reset flow
1000          *
1001          * Upper bits are for the reset counter.  This counter is used by the
1002          * wait_seqno code to race-free noticed that a reset event happened and
1003          * that it needs to restart the entire ioctl (since most likely the
1004          * seqno it waited for won't ever signal anytime soon).
1005          *
1006          * This is important for lock-free wait paths, where no contended lock
1007          * naturally enforces the correct ordering between the bail-out of the
1008          * waiter and the gpu reset work code.
1009          *
1010          * Lowest bit controls the reset state machine: Set means a reset is in
1011          * progress. This state will (presuming we don't have any bugs) decay
1012          * into either unset (successful reset) or the special WEDGED value (hw
1013          * terminally sour). All waiters on the reset_queue will be woken when
1014          * that happens.
1015          */
1016         atomic_t reset_counter;
1017
1018         /**
1019          * Special values/flags for reset_counter
1020          *
1021          * Note that the code relies on
1022          *      I915_WEDGED & I915_RESET_IN_PROGRESS_FLAG
1023          * being true.
1024          */
1025 #define I915_RESET_IN_PROGRESS_FLAG     1
1026 #define I915_WEDGED                     0xffffffff
1027
1028         /**
1029          * Waitqueue to signal when the reset has completed. Used by clients
1030          * that wait for dev_priv->mm.wedged to settle.
1031          */
1032         wait_queue_head_t reset_queue;
1033
1034         /* For gpu hang simulation. */
1035         unsigned int stop_rings;
1036 };
1037
1038 enum modeset_restore {
1039         MODESET_ON_LID_OPEN,
1040         MODESET_DONE,
1041         MODESET_SUSPENDED,
1042 };
1043
1044 struct intel_vbt_data {
1045         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1046         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1047
1048         /* Feature bits */
1049         unsigned int int_tv_support:1;
1050         unsigned int lvds_dither:1;
1051         unsigned int lvds_vbt:1;
1052         unsigned int int_crt_support:1;
1053         unsigned int lvds_use_ssc:1;
1054         unsigned int display_clock_mode:1;
1055         unsigned int fdi_rx_polarity_inverted:1;
1056         int lvds_ssc_freq;
1057         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1058
1059         /* eDP */
1060         int edp_rate;
1061         int edp_lanes;
1062         int edp_preemphasis;
1063         int edp_vswing;
1064         bool edp_initialized;
1065         bool edp_support;
1066         int edp_bpp;
1067         struct edp_power_seq edp_pps;
1068
1069         /* MIPI DSI */
1070         struct {
1071                 u16 panel_id;
1072         } dsi;
1073
1074         int crt_ddc_pin;
1075
1076         int child_dev_num;
1077         struct child_device_config *child_dev;
1078 };
1079
1080 enum intel_ddb_partitioning {
1081         INTEL_DDB_PART_1_2,
1082         INTEL_DDB_PART_5_6, /* IVB+ */
1083 };
1084
1085 struct intel_wm_level {
1086         bool enable;
1087         uint32_t pri_val;
1088         uint32_t spr_val;
1089         uint32_t cur_val;
1090         uint32_t fbc_val;
1091 };
1092
1093 /*
1094  * This struct tracks the state needed for the Package C8+ feature.
1095  *
1096  * Package states C8 and deeper are really deep PC states that can only be
1097  * reached when all the devices on the system allow it, so even if the graphics
1098  * device allows PC8+, it doesn't mean the system will actually get to these
1099  * states.
1100  *
1101  * Our driver only allows PC8+ when all the outputs are disabled, the power well
1102  * is disabled and the GPU is idle. When these conditions are met, we manually
1103  * do the other conditions: disable the interrupts, clocks and switch LCPLL
1104  * refclk to Fclk.
1105  *
1106  * When we really reach PC8 or deeper states (not just when we allow it) we lose
1107  * the state of some registers, so when we come back from PC8+ we need to
1108  * restore this state. We don't get into PC8+ if we're not in RC6, so we don't
1109  * need to take care of the registers kept by RC6.
1110  *
1111  * The interrupt disabling is part of the requirements. We can only leave the
1112  * PCH HPD interrupts enabled. If we're in PC8+ and we get another interrupt we
1113  * can lock the machine.
1114  *
1115  * Ideally every piece of our code that needs PC8+ disabled would call
1116  * hsw_disable_package_c8, which would increment disable_count and prevent the
1117  * system from reaching PC8+. But we don't have a symmetric way to do this for
1118  * everything, so we have the requirements_met and gpu_idle variables. When we
1119  * switch requirements_met or gpu_idle to true we decrease disable_count, and
1120  * increase it in the opposite case. The requirements_met variable is true when
1121  * all the CRTCs, encoders and the power well are disabled. The gpu_idle
1122  * variable is true when the GPU is idle.
1123  *
1124  * In addition to everything, we only actually enable PC8+ if disable_count
1125  * stays at zero for at least some seconds. This is implemented with the
1126  * enable_work variable. We do this so we don't enable/disable PC8 dozens of
1127  * consecutive times when all screens are disabled and some background app
1128  * queries the state of our connectors, or we have some application constantly
1129  * waking up to use the GPU. Only after the enable_work function actually
1130  * enables PC8+ the "enable" variable will become true, which means that it can
1131  * be false even if disable_count is 0.
1132  *
1133  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1134  * goes back to false exactly before we reenable the IRQs. We use this variable
1135  * to check if someone is trying to enable/disable IRQs while they're supposed
1136  * to be disabled. This shouldn't happen and we'll print some error messages in
1137  * case it happens, but if it actually happens we'll also update the variables
1138  * inside struct regsave so when we restore the IRQs they will contain the
1139  * latest expected values.
1140  *
1141  * For more, read "Display Sequences for Package C8" on our documentation.
1142  */
1143 struct i915_package_c8 {
1144         bool requirements_met;
1145         bool gpu_idle;
1146         bool irqs_disabled;
1147         /* Only true after the delayed work task actually enables it. */
1148         bool enabled;
1149         int disable_count;
1150         struct mutex lock;
1151         struct delayed_work enable_work;
1152
1153         struct {
1154                 uint32_t deimr;
1155                 uint32_t sdeimr;
1156                 uint32_t gtimr;
1157                 uint32_t gtier;
1158                 uint32_t gen6_pmimr;
1159         } regsave;
1160 };
1161
1162 typedef struct drm_i915_private {
1163         struct drm_device *dev;
1164         struct kmem_cache *slab;
1165
1166         const struct intel_device_info *info;
1167
1168         int relative_constants_mode;
1169
1170         void __iomem *regs;
1171
1172         struct intel_uncore uncore;
1173
1174         struct intel_gmbus gmbus[GMBUS_NUM_PORTS];
1175
1176
1177         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1178          * controller on different i2c buses. */
1179         struct mutex gmbus_mutex;
1180
1181         /**
1182          * Base address of the gmbus and gpio block.
1183          */
1184         uint32_t gpio_mmio_base;
1185
1186         wait_queue_head_t gmbus_wait_queue;
1187
1188         struct pci_dev *bridge_dev;
1189         struct intel_ring_buffer ring[I915_NUM_RINGS];
1190         uint32_t last_seqno, next_seqno;
1191
1192         drm_dma_handle_t *status_page_dmah;
1193         struct resource mch_res;
1194
1195         atomic_t irq_received;
1196
1197         /* protects the irq masks */
1198         spinlock_t irq_lock;
1199
1200         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1201         struct pm_qos_request pm_qos;
1202
1203         /* DPIO indirect register protection */
1204         struct mutex dpio_lock;
1205
1206         /** Cached value of IMR to avoid reads in updating the bitfield */
1207         u32 irq_mask;
1208         u32 gt_irq_mask;
1209         u32 pm_irq_mask;
1210
1211         struct work_struct hotplug_work;
1212         bool enable_hotplug_processing;
1213         struct {
1214                 unsigned long hpd_last_jiffies;
1215                 int hpd_cnt;
1216                 enum {
1217                         HPD_ENABLED = 0,
1218                         HPD_DISABLED = 1,
1219                         HPD_MARK_DISABLED = 2
1220                 } hpd_mark;
1221         } hpd_stats[HPD_NUM_PINS];
1222         u32 hpd_event_bits;
1223         struct timer_list hotplug_reenable_timer;
1224
1225         int num_plane;
1226
1227         struct i915_fbc fbc;
1228         struct intel_opregion opregion;
1229         struct intel_vbt_data vbt;
1230
1231         /* overlay */
1232         struct intel_overlay *overlay;
1233         unsigned int sprite_scaling_enabled;
1234
1235         /* backlight */
1236         struct {
1237                 int level;
1238                 bool enabled;
1239                 spinlock_t lock; /* bl registers and the above bl fields */
1240                 struct backlight_device *device;
1241         } backlight;
1242
1243         /* LVDS info */
1244         bool no_aux_handshake;
1245
1246         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1247         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
1248         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1249
1250         unsigned int fsb_freq, mem_freq, is_ddr3;
1251
1252         /**
1253          * wq - Driver workqueue for GEM.
1254          *
1255          * NOTE: Work items scheduled here are not allowed to grab any modeset
1256          * locks, for otherwise the flushing done in the pageflip code will
1257          * result in deadlocks.
1258          */
1259         struct workqueue_struct *wq;
1260
1261         /* Display functions */
1262         struct drm_i915_display_funcs display;
1263
1264         /* PCH chipset type */
1265         enum intel_pch pch_type;
1266         unsigned short pch_id;
1267
1268         unsigned long quirks;
1269
1270         enum modeset_restore modeset_restore;
1271         struct mutex modeset_restore_lock;
1272
1273         struct list_head vm_list; /* Global list of all address spaces */
1274         struct i915_gtt gtt; /* VMA representing the global address space */
1275
1276         struct i915_gem_mm mm;
1277
1278         /* Kernel Modesetting */
1279
1280         struct sdvo_device_mapping sdvo_mappings[2];
1281
1282         struct drm_crtc *plane_to_crtc_mapping[3];
1283         struct drm_crtc *pipe_to_crtc_mapping[3];
1284         wait_queue_head_t pending_flip_queue;
1285
1286         int num_shared_dpll;
1287         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1288         struct intel_ddi_plls ddi_plls;
1289
1290         /* Reclocking support */
1291         bool render_reclock_avail;
1292         bool lvds_downclock_avail;
1293         /* indicates the reduced downclock for LVDS*/
1294         int lvds_downclock;
1295         u16 orig_clock;
1296
1297         bool mchbar_need_disable;
1298
1299         struct intel_l3_parity l3_parity;
1300
1301         /* Cannot be determined by PCIID. You must always read a register. */
1302         size_t ellc_size;
1303
1304         /* gen6+ rps state */
1305         struct intel_gen6_power_mgmt rps;
1306
1307         /* ilk-only ips/rps state. Everything in here is protected by the global
1308          * mchdev_lock in intel_pm.c */
1309         struct intel_ilk_power_mgmt ips;
1310
1311         /* Haswell power well */
1312         struct i915_power_well power_well;
1313
1314         enum no_psr_reason no_psr_reason;
1315
1316         struct i915_gpu_error gpu_error;
1317
1318         struct drm_i915_gem_object *vlv_pctx;
1319
1320         /* list of fbdev register on this device */
1321         struct intel_fbdev *fbdev;
1322
1323         /*
1324          * The console may be contended at resume, but we don't
1325          * want it to block on it.
1326          */
1327         struct work_struct console_resume_work;
1328
1329         struct drm_property *broadcast_rgb_property;
1330         struct drm_property *force_audio_property;
1331
1332         bool hw_contexts_disabled;
1333         uint32_t hw_context_size;
1334
1335         u32 fdi_rx_config;
1336
1337         struct i915_suspend_saved_registers regfile;
1338
1339         struct {
1340                 /*
1341                  * Raw watermark latency values:
1342                  * in 0.1us units for WM0,
1343                  * in 0.5us units for WM1+.
1344                  */
1345                 /* primary */
1346                 uint16_t pri_latency[5];
1347                 /* sprite */
1348                 uint16_t spr_latency[5];
1349                 /* cursor */
1350                 uint16_t cur_latency[5];
1351         } wm;
1352
1353         struct i915_package_c8 pc8;
1354
1355         /* Old dri1 support infrastructure, beware the dragons ya fools entering
1356          * here! */
1357         struct i915_dri1_state dri1;
1358         /* Old ums support infrastructure, same warning applies. */
1359         struct i915_ums_state ums;
1360 } drm_i915_private_t;
1361
1362 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1363 {
1364         return dev->dev_private;
1365 }
1366
1367 /* Iterate over initialised rings */
1368 #define for_each_ring(ring__, dev_priv__, i__) \
1369         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1370                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1371
1372 enum hdmi_force_audio {
1373         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1374         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1375         HDMI_AUDIO_AUTO,                /* trust EDID */
1376         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1377 };
1378
1379 #define I915_GTT_OFFSET_NONE ((u32)-1)
1380
1381 struct drm_i915_gem_object_ops {
1382         /* Interface between the GEM object and its backing storage.
1383          * get_pages() is called once prior to the use of the associated set
1384          * of pages before to binding them into the GTT, and put_pages() is
1385          * called after we no longer need them. As we expect there to be
1386          * associated cost with migrating pages between the backing storage
1387          * and making them available for the GPU (e.g. clflush), we may hold
1388          * onto the pages after they are no longer referenced by the GPU
1389          * in case they may be used again shortly (for example migrating the
1390          * pages to a different memory domain within the GTT). put_pages()
1391          * will therefore most likely be called when the object itself is
1392          * being released or under memory pressure (where we attempt to
1393          * reap pages for the shrinker).
1394          */
1395         int (*get_pages)(struct drm_i915_gem_object *);
1396         void (*put_pages)(struct drm_i915_gem_object *);
1397 };
1398
1399 struct drm_i915_gem_object {
1400         struct drm_gem_object base;
1401
1402         const struct drm_i915_gem_object_ops *ops;
1403
1404         /** List of VMAs backed by this object */
1405         struct list_head vma_list;
1406
1407         /** Stolen memory for this object, instead of being backed by shmem. */
1408         struct drm_mm_node *stolen;
1409         struct list_head global_list;
1410
1411         struct list_head ring_list;
1412         /** Used in execbuf to temporarily hold a ref */
1413         struct list_head obj_exec_link;
1414
1415         /**
1416          * This is set if the object is on the active lists (has pending
1417          * rendering and so a non-zero seqno), and is not set if it i s on
1418          * inactive (ready to be unbound) list.
1419          */
1420         unsigned int active:1;
1421
1422         /**
1423          * This is set if the object has been written to since last bound
1424          * to the GTT
1425          */
1426         unsigned int dirty:1;
1427
1428         /**
1429          * Fence register bits (if any) for this object.  Will be set
1430          * as needed when mapped into the GTT.
1431          * Protected by dev->struct_mutex.
1432          */
1433         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
1434
1435         /**
1436          * Advice: are the backing pages purgeable?
1437          */
1438         unsigned int madv:2;
1439
1440         /**
1441          * Current tiling mode for the object.
1442          */
1443         unsigned int tiling_mode:2;
1444         /**
1445          * Whether the tiling parameters for the currently associated fence
1446          * register have changed. Note that for the purposes of tracking
1447          * tiling changes we also treat the unfenced register, the register
1448          * slot that the object occupies whilst it executes a fenced
1449          * command (such as BLT on gen2/3), as a "fence".
1450          */
1451         unsigned int fence_dirty:1;
1452
1453         /** How many users have pinned this object in GTT space. The following
1454          * users can each hold at most one reference: pwrite/pread, pin_ioctl
1455          * (via user_pin_count), execbuffer (objects are not allowed multiple
1456          * times for the same batchbuffer), and the framebuffer code. When
1457          * switching/pageflipping, the framebuffer code has at most two buffers
1458          * pinned per crtc.
1459          *
1460          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
1461          * bits with absolutely no headroom. So use 4 bits. */
1462         unsigned int pin_count:4;
1463 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
1464
1465         /**
1466          * Is the object at the current location in the gtt mappable and
1467          * fenceable? Used to avoid costly recalculations.
1468          */
1469         unsigned int map_and_fenceable:1;
1470
1471         /**
1472          * Whether the current gtt mapping needs to be mappable (and isn't just
1473          * mappable by accident). Track pin and fault separate for a more
1474          * accurate mappable working set.
1475          */
1476         unsigned int fault_mappable:1;
1477         unsigned int pin_mappable:1;
1478         unsigned int pin_display:1;
1479
1480         /*
1481          * Is the GPU currently using a fence to access this buffer,
1482          */
1483         unsigned int pending_fenced_gpu_access:1;
1484         unsigned int fenced_gpu_access:1;
1485
1486         unsigned int cache_level:3;
1487
1488         unsigned int has_aliasing_ppgtt_mapping:1;
1489         unsigned int has_global_gtt_mapping:1;
1490         unsigned int has_dma_mapping:1;
1491
1492         struct sg_table *pages;
1493         int pages_pin_count;
1494
1495         /* prime dma-buf support */
1496         void *dma_buf_vmapping;
1497         int vmapping_count;
1498
1499         struct intel_ring_buffer *ring;
1500
1501         /** Breadcrumb of last rendering to the buffer. */
1502         uint32_t last_read_seqno;
1503         uint32_t last_write_seqno;
1504         /** Breadcrumb of last fenced GPU access to the buffer. */
1505         uint32_t last_fenced_seqno;
1506
1507         /** Current tiling stride for the object, if it's tiled. */
1508         uint32_t stride;
1509
1510         /** Record of address bit 17 of each page at last unbind. */
1511         unsigned long *bit_17;
1512
1513         /** User space pin count and filp owning the pin */
1514         uint32_t user_pin_count;
1515         struct drm_file *pin_filp;
1516
1517         /** for phy allocated objects */
1518         struct drm_i915_gem_phys_object *phys_obj;
1519 };
1520 #define to_gem_object(obj) (&((struct drm_i915_gem_object *)(obj))->base)
1521
1522 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
1523
1524 /**
1525  * Request queue structure.
1526  *
1527  * The request queue allows us to note sequence numbers that have been emitted
1528  * and may be associated with active buffers to be retired.
1529  *
1530  * By keeping this list, we can avoid having to do questionable
1531  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
1532  * an emission time with seqnos for tracking how far ahead of the GPU we are.
1533  */
1534 struct drm_i915_gem_request {
1535         /** On Which ring this request was generated */
1536         struct intel_ring_buffer *ring;
1537
1538         /** GEM sequence number associated with this request. */
1539         uint32_t seqno;
1540
1541         /** Position in the ringbuffer of the start of the request */
1542         u32 head;
1543
1544         /** Position in the ringbuffer of the end of the request */
1545         u32 tail;
1546
1547         /** Context related to this request */
1548         struct i915_hw_context *ctx;
1549
1550         /** Batch buffer related to this request if any */
1551         struct drm_i915_gem_object *batch_obj;
1552
1553         /** Time at which this request was emitted, in jiffies. */
1554         unsigned long emitted_jiffies;
1555
1556         /** global list entry for this request */
1557         struct list_head list;
1558
1559         struct drm_i915_file_private *file_priv;
1560         /** file_priv list entry for this request */
1561         struct list_head client_list;
1562 };
1563
1564 struct drm_i915_file_private {
1565         struct {
1566                 spinlock_t lock;
1567                 struct list_head request_list;
1568         } mm;
1569         struct idr context_idr;
1570
1571         struct i915_ctx_hang_stats hang_stats;
1572 };
1573
1574 #define INTEL_INFO(dev) (to_i915(dev)->info)
1575
1576 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1577 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1578 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1579 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1580 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1581 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1582 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1583 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1584 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1585 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1586 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1587 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1588 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1589 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1590 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1591 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1592 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1593 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
1594 #define IS_IVB_GT1(dev)         ((dev)->pci_device == 0x0156 || \
1595                                  (dev)->pci_device == 0x0152 || \
1596                                  (dev)->pci_device == 0x015a)
1597 #define IS_SNB_GT1(dev)         ((dev)->pci_device == 0x0102 || \
1598                                  (dev)->pci_device == 0x0106 || \
1599                                  (dev)->pci_device == 0x010A)
1600 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
1601 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
1602 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1603 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
1604                                  ((dev)->pci_device & 0xFF00) == 0x0C00)
1605 #define IS_ULT(dev)             (IS_HASWELL(dev) && \
1606                                  ((dev)->pci_device & 0xFF00) == 0x0A00)
1607 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
1608                                  ((dev)->pci_device & 0x00F0) == 0x0020)
1609 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
1610
1611 /*
1612  * The genX designation typically refers to the render engine, so render
1613  * capability related checks should use IS_GEN, while display and other checks
1614  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
1615  * chips, etc.).
1616  */
1617 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1618 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1619 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1620 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1621 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1622 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
1623
1624 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
1625 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
1626 #define HAS_VEBOX(dev)          (INTEL_INFO(dev)->has_vebox_ring)
1627 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
1628 #define HAS_WT(dev)            (IS_HASWELL(dev) && to_i915(dev)->ellc_size)
1629 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1630
1631 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
1632 #define HAS_ALIASING_PPGTT(dev) (INTEL_INFO(dev)->gen >=6 && !IS_VALLEYVIEW(dev))
1633
1634 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1635 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1636
1637 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
1638 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
1639
1640 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1641  * rows, which changed the alignment requirements and fence programming.
1642  */
1643 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1644                                                       IS_I915GM(dev)))
1645 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1646 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1647 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1648 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
1649 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1650 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1651
1652 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1653 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1654 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1655
1656 #define HAS_IPS(dev)            (IS_ULT(dev))
1657
1658 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
1659 #define HAS_POWER_WELL(dev)     (IS_HASWELL(dev))
1660 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
1661
1662 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
1663 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
1664 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
1665 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
1666 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
1667 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
1668
1669 #define INTEL_PCH_TYPE(dev) (to_i915(dev)->pch_type)
1670 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
1671 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1672 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
1673 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
1674 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
1675
1676 #define HAS_FORCE_WAKE(dev) (INTEL_INFO(dev)->has_force_wake)
1677
1678 #define HAS_L3_GPU_CACHE(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
1679
1680 #define GT_FREQUENCY_MULTIPLIER 50
1681
1682 #include "i915_trace.h"
1683
1684 /**
1685  * RC6 is a special power stage which allows the GPU to enter an very
1686  * low-voltage mode when idle, using down to 0V while at this stage.  This
1687  * stage is entered automatically when the GPU is idle when RC6 support is
1688  * enabled, and as soon as new workload arises GPU wakes up automatically as well.
1689  *
1690  * There are different RC6 modes available in Intel GPU, which differentiate
1691  * among each other with the latency required to enter and leave RC6 and
1692  * voltage consumed by the GPU in different states.
1693  *
1694  * The combination of the following flags define which states GPU is allowed
1695  * to enter, while RC6 is the normal RC6 state, RC6p is the deep RC6, and
1696  * RC6pp is deepest RC6. Their support by hardware varies according to the
1697  * GPU, BIOS, chipset and platform. RC6 is usually the safest one and the one
1698  * which brings the most power savings; deeper states save more power, but
1699  * require higher latency to switch to and wake up.
1700  */
1701 #define INTEL_RC6_ENABLE                        (1<<0)
1702 #define INTEL_RC6p_ENABLE                       (1<<1)
1703 #define INTEL_RC6pp_ENABLE                      (1<<2)
1704
1705 extern const struct drm_ioctl_desc i915_ioctls[];
1706 extern int i915_max_ioctl;
1707 extern unsigned int i915_fbpercrtc __always_unused;
1708 extern int i915_panel_ignore_lid __read_mostly;
1709 extern unsigned int i915_powersave __read_mostly;
1710 extern int i915_semaphores __read_mostly;
1711 extern unsigned int i915_lvds_downclock __read_mostly;
1712 extern int i915_lvds_channel_mode __read_mostly;
1713 extern int i915_panel_use_ssc __read_mostly;
1714 extern int i915_vbt_sdvo_panel_type __read_mostly;
1715 extern int i915_enable_rc6 __read_mostly;
1716 extern int i915_enable_fbc __read_mostly;
1717 extern bool i915_enable_hangcheck __read_mostly;
1718 extern int i915_enable_ppgtt __read_mostly;
1719 extern int i915_enable_psr __read_mostly;
1720 extern unsigned int i915_preliminary_hw_support __read_mostly;
1721 extern int i915_disable_power_well __read_mostly;
1722 extern int i915_enable_ips __read_mostly;
1723 extern bool i915_fastboot __read_mostly;
1724 extern int i915_enable_pc8 __read_mostly;
1725 extern int i915_pc8_timeout __read_mostly;
1726 extern bool i915_prefault_disable __read_mostly;
1727
1728 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
1729 extern int i915_resume(struct drm_device *dev);
1730 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
1731 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
1732
1733                                 /* i915_dma.c */
1734 void i915_update_dri1_breadcrumb(struct drm_device *dev);
1735 extern void i915_kernel_lost_context(struct drm_device * dev);
1736 extern int i915_driver_load(struct drm_device *, unsigned long flags);
1737 extern int i915_driver_unload(struct drm_device *);
1738 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
1739 extern void i915_driver_lastclose(struct drm_device * dev);
1740 extern void i915_driver_preclose(struct drm_device *dev,
1741                                  struct drm_file *file_priv);
1742 extern void i915_driver_postclose(struct drm_device *dev,
1743                                   struct drm_file *file_priv);
1744 extern int i915_driver_device_is_agp(struct drm_device * dev);
1745 #ifdef CONFIG_COMPAT
1746 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
1747                               unsigned long arg);
1748 #endif
1749 extern int i915_emit_box(struct drm_device *dev,
1750                          struct drm_clip_rect *box,
1751                          int DR1, int DR4);
1752 extern int intel_gpu_reset(struct drm_device *dev);
1753 extern int i915_reset(struct drm_device *dev);
1754 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
1755 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
1756 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
1757 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
1758
1759 extern void intel_console_resume(struct work_struct *work);
1760
1761 /* i915_irq.c */
1762 void i915_queue_hangcheck(struct drm_device *dev);
1763 void i915_handle_error(struct drm_device *dev, bool wedged);
1764
1765 extern void intel_irq_init(struct drm_device *dev);
1766 extern void intel_pm_init(struct drm_device *dev);
1767 extern void intel_hpd_init(struct drm_device *dev);
1768 extern void intel_pm_init(struct drm_device *dev);
1769
1770 extern void intel_uncore_sanitize(struct drm_device *dev);
1771 extern void intel_uncore_early_sanitize(struct drm_device *dev);
1772 extern void intel_uncore_init(struct drm_device *dev);
1773 extern void intel_uncore_clear_errors(struct drm_device *dev);
1774 extern void intel_uncore_check_errors(struct drm_device *dev);
1775
1776 void
1777 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1778
1779 void
1780 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1781
1782 /* i915_gem.c */
1783 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
1784                         struct drm_file *file_priv);
1785 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
1786                           struct drm_file *file_priv);
1787 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
1788                          struct drm_file *file_priv);
1789 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1790                           struct drm_file *file_priv);
1791 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
1792                         struct drm_file *file_priv);
1793 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
1794                         struct drm_file *file_priv);
1795 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1796                               struct drm_file *file_priv);
1797 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
1798                              struct drm_file *file_priv);
1799 int i915_gem_execbuffer(struct drm_device *dev, void *data,
1800                         struct drm_file *file_priv);
1801 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
1802                          struct drm_file *file_priv);
1803 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
1804                        struct drm_file *file_priv);
1805 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
1806                          struct drm_file *file_priv);
1807 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1808                         struct drm_file *file_priv);
1809 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
1810                                struct drm_file *file);
1811 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
1812                                struct drm_file *file);
1813 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1814                             struct drm_file *file_priv);
1815 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1816                            struct drm_file *file_priv);
1817 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1818                            struct drm_file *file_priv);
1819 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1820                            struct drm_file *file_priv);
1821 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1822                         struct drm_file *file_priv);
1823 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1824                         struct drm_file *file_priv);
1825 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1826                                 struct drm_file *file_priv);
1827 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
1828                         struct drm_file *file_priv);
1829 void i915_gem_load(struct drm_device *dev);
1830 void *i915_gem_object_alloc(struct drm_device *dev);
1831 void i915_gem_object_free(struct drm_i915_gem_object *obj);
1832 int i915_gem_init_object(struct drm_gem_object *obj);
1833 void i915_gem_object_init(struct drm_i915_gem_object *obj,
1834                          const struct drm_i915_gem_object_ops *ops);
1835 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
1836                                                   size_t size);
1837 void i915_gem_free_object(struct drm_gem_object *obj);
1838 void i915_gem_vma_destroy(struct i915_vma *vma);
1839
1840 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
1841                                      struct i915_address_space *vm,
1842                                      uint32_t alignment,
1843                                      bool map_and_fenceable,
1844                                      bool nonblocking);
1845 void i915_gem_object_unpin(struct drm_i915_gem_object *obj);
1846 int __must_check i915_vma_unbind(struct i915_vma *vma);
1847 int __must_check i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj);
1848 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
1849 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
1850 void i915_gem_lastclose(struct drm_device *dev);
1851
1852 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
1853 static inline struct page *i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
1854 {
1855         struct sg_page_iter sg_iter;
1856
1857         for_each_sg_page(obj->pages->sgl, &sg_iter, obj->pages->nents, n)
1858                 return sg_page_iter_page(&sg_iter);
1859
1860         return NULL;
1861 }
1862 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
1863 {
1864         BUG_ON(obj->pages == NULL);
1865         obj->pages_pin_count++;
1866 }
1867 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
1868 {
1869         BUG_ON(obj->pages_pin_count == 0);
1870         obj->pages_pin_count--;
1871 }
1872
1873 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
1874 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
1875                          struct intel_ring_buffer *to);
1876 void i915_gem_object_move_to_active(struct drm_i915_gem_object *obj,
1877                                     struct intel_ring_buffer *ring);
1878
1879 int i915_gem_dumb_create(struct drm_file *file_priv,
1880                          struct drm_device *dev,
1881                          struct drm_mode_create_dumb *args);
1882 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
1883                       uint32_t handle, uint64_t *offset);
1884 /**
1885  * Returns true if seq1 is later than seq2.
1886  */
1887 static inline bool
1888 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1889 {
1890         return (int32_t)(seq1 - seq2) >= 0;
1891 }
1892
1893 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
1894 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
1895 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
1896 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
1897
1898 static inline bool
1899 i915_gem_object_pin_fence(struct drm_i915_gem_object *obj)
1900 {
1901         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1902                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1903                 dev_priv->fence_regs[obj->fence_reg].pin_count++;
1904                 return true;
1905         } else
1906                 return false;
1907 }
1908
1909 static inline void
1910 i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj)
1911 {
1912         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1913                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1914                 WARN_ON(dev_priv->fence_regs[obj->fence_reg].pin_count <= 0);
1915                 dev_priv->fence_regs[obj->fence_reg].pin_count--;
1916         }
1917 }
1918
1919 void i915_gem_retire_requests(struct drm_device *dev);
1920 void i915_gem_retire_requests_ring(struct intel_ring_buffer *ring);
1921 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
1922                                       bool interruptible);
1923 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
1924 {
1925         return unlikely(atomic_read(&error->reset_counter)
1926                         & I915_RESET_IN_PROGRESS_FLAG);
1927 }
1928
1929 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
1930 {
1931         return atomic_read(&error->reset_counter) == I915_WEDGED;
1932 }
1933
1934 void i915_gem_reset(struct drm_device *dev);
1935 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
1936 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
1937 int __must_check i915_gem_init(struct drm_device *dev);
1938 int __must_check i915_gem_init_hw(struct drm_device *dev);
1939 void i915_gem_l3_remap(struct drm_device *dev);
1940 void i915_gem_init_swizzling(struct drm_device *dev);
1941 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1942 int __must_check i915_gpu_idle(struct drm_device *dev);
1943 int __must_check i915_gem_idle(struct drm_device *dev);
1944 int __i915_add_request(struct intel_ring_buffer *ring,
1945                        struct drm_file *file,
1946                        struct drm_i915_gem_object *batch_obj,
1947                        u32 *seqno);
1948 #define i915_add_request(ring, seqno) \
1949         __i915_add_request(ring, NULL, NULL, seqno)
1950 int __must_check i915_wait_seqno(struct intel_ring_buffer *ring,
1951                                  uint32_t seqno);
1952 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1953 int __must_check
1954 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
1955                                   bool write);
1956 int __must_check
1957 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
1958 int __must_check
1959 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
1960                                      u32 alignment,
1961                                      struct intel_ring_buffer *pipelined);
1962 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj);
1963 int i915_gem_attach_phys_object(struct drm_device *dev,
1964                                 struct drm_i915_gem_object *obj,
1965                                 int id,
1966                                 int align);
1967 void i915_gem_detach_phys_object(struct drm_device *dev,
1968                                  struct drm_i915_gem_object *obj);
1969 void i915_gem_free_all_phys_object(struct drm_device *dev);
1970 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
1971
1972 uint32_t
1973 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
1974 uint32_t
1975 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
1976                             int tiling_mode, bool fenced);
1977
1978 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
1979                                     enum i915_cache_level cache_level);
1980
1981 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
1982                                 struct dma_buf *dma_buf);
1983
1984 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
1985                                 struct drm_gem_object *gem_obj, int flags);
1986
1987 void i915_gem_restore_fences(struct drm_device *dev);
1988
1989 unsigned long i915_gem_obj_offset(struct drm_i915_gem_object *o,
1990                                   struct i915_address_space *vm);
1991 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
1992 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
1993                         struct i915_address_space *vm);
1994 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
1995                                 struct i915_address_space *vm);
1996 struct i915_vma *i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
1997                                      struct i915_address_space *vm);
1998 struct i915_vma *
1999 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
2000                                   struct i915_address_space *vm);
2001 /* Some GGTT VM helpers */
2002 #define obj_to_ggtt(obj) \
2003         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
2004 static inline bool i915_is_ggtt(struct i915_address_space *vm)
2005 {
2006         struct i915_address_space *ggtt =
2007                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
2008         return vm == ggtt;
2009 }
2010
2011 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
2012 {
2013         return i915_gem_obj_bound(obj, obj_to_ggtt(obj));
2014 }
2015
2016 static inline unsigned long
2017 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *obj)
2018 {
2019         return i915_gem_obj_offset(obj, obj_to_ggtt(obj));
2020 }
2021
2022 static inline unsigned long
2023 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
2024 {
2025         return i915_gem_obj_size(obj, obj_to_ggtt(obj));
2026 }
2027
2028 static inline int __must_check
2029 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
2030                       uint32_t alignment,
2031                       bool map_and_fenceable,
2032                       bool nonblocking)
2033 {
2034         return i915_gem_object_pin(obj, obj_to_ggtt(obj), alignment,
2035                                    map_and_fenceable, nonblocking);
2036 }
2037 #undef obj_to_ggtt
2038
2039 /* i915_gem_context.c */
2040 void i915_gem_context_init(struct drm_device *dev);
2041 void i915_gem_context_fini(struct drm_device *dev);
2042 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
2043 int i915_switch_context(struct intel_ring_buffer *ring,
2044                         struct drm_file *file, int to_id);
2045 void i915_gem_context_free(struct kref *ctx_ref);
2046 static inline void i915_gem_context_reference(struct i915_hw_context *ctx)
2047 {
2048         kref_get(&ctx->ref);
2049 }
2050
2051 static inline void i915_gem_context_unreference(struct i915_hw_context *ctx)
2052 {
2053         kref_put(&ctx->ref, i915_gem_context_free);
2054 }
2055
2056 struct i915_ctx_hang_stats * __must_check
2057 i915_gem_context_get_hang_stats(struct drm_device *dev,
2058                                 struct drm_file *file,
2059                                 u32 id);
2060 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
2061                                   struct drm_file *file);
2062 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
2063                                    struct drm_file *file);
2064
2065 /* i915_gem_gtt.c */
2066 void i915_gem_cleanup_aliasing_ppgtt(struct drm_device *dev);
2067 void i915_ppgtt_bind_object(struct i915_hw_ppgtt *ppgtt,
2068                             struct drm_i915_gem_object *obj,
2069                             enum i915_cache_level cache_level);
2070 void i915_ppgtt_unbind_object(struct i915_hw_ppgtt *ppgtt,
2071                               struct drm_i915_gem_object *obj);
2072
2073 void i915_gem_restore_gtt_mappings(struct drm_device *dev);
2074 int __must_check i915_gem_gtt_prepare_object(struct drm_i915_gem_object *obj);
2075 void i915_gem_gtt_bind_object(struct drm_i915_gem_object *obj,
2076                                 enum i915_cache_level cache_level);
2077 void i915_gem_gtt_unbind_object(struct drm_i915_gem_object *obj);
2078 void i915_gem_gtt_finish_object(struct drm_i915_gem_object *obj);
2079 void i915_gem_init_global_gtt(struct drm_device *dev);
2080 void i915_gem_setup_global_gtt(struct drm_device *dev, unsigned long start,
2081                                unsigned long mappable_end, unsigned long end);
2082 int i915_gem_gtt_init(struct drm_device *dev);
2083 static inline void i915_gem_chipset_flush(struct drm_device *dev)
2084 {
2085         if (INTEL_INFO(dev)->gen < 6)
2086                 intel_gtt_chipset_flush();
2087 }
2088
2089
2090 /* i915_gem_evict.c */
2091 int __must_check i915_gem_evict_something(struct drm_device *dev,
2092                                           struct i915_address_space *vm,
2093                                           int min_size,
2094                                           unsigned alignment,
2095                                           unsigned cache_level,
2096                                           bool mappable,
2097                                           bool nonblock);
2098 int i915_gem_evict_everything(struct drm_device *dev);
2099
2100 /* i915_gem_stolen.c */
2101 int i915_gem_init_stolen(struct drm_device *dev);
2102 int i915_gem_stolen_setup_compression(struct drm_device *dev, int size);
2103 void i915_gem_stolen_cleanup_compression(struct drm_device *dev);
2104 void i915_gem_cleanup_stolen(struct drm_device *dev);
2105 struct drm_i915_gem_object *
2106 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
2107 struct drm_i915_gem_object *
2108 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
2109                                                u32 stolen_offset,
2110                                                u32 gtt_offset,
2111                                                u32 size);
2112 void i915_gem_object_release_stolen(struct drm_i915_gem_object *obj);
2113
2114 /* i915_gem_tiling.c */
2115 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
2116 {
2117         drm_i915_private_t *dev_priv = obj->base.dev->dev_private;
2118
2119         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
2120                 obj->tiling_mode != I915_TILING_NONE;
2121 }
2122
2123 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
2124 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
2125 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
2126
2127 /* i915_gem_debug.c */
2128 #if WATCH_LISTS
2129 int i915_verify_lists(struct drm_device *dev);
2130 #else
2131 #define i915_verify_lists(dev) 0
2132 #endif
2133
2134 /* i915_debugfs.c */
2135 int i915_debugfs_init(struct drm_minor *minor);
2136 void i915_debugfs_cleanup(struct drm_minor *minor);
2137
2138 /* i915_gpu_error.c */
2139 __printf(2, 3)
2140 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
2141 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
2142                             const struct i915_error_state_file_priv *error);
2143 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
2144                               size_t count, loff_t pos);
2145 static inline void i915_error_state_buf_release(
2146         struct drm_i915_error_state_buf *eb)
2147 {
2148         kfree(eb->buf);
2149 }
2150 void i915_capture_error_state(struct drm_device *dev);
2151 void i915_error_state_get(struct drm_device *dev,
2152                           struct i915_error_state_file_priv *error_priv);
2153 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
2154 void i915_destroy_error_state(struct drm_device *dev);
2155
2156 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
2157 const char *i915_cache_level_str(int type);
2158
2159 /* i915_suspend.c */
2160 extern int i915_save_state(struct drm_device *dev);
2161 extern int i915_restore_state(struct drm_device *dev);
2162
2163 /* i915_ums.c */
2164 void i915_save_display_reg(struct drm_device *dev);
2165 void i915_restore_display_reg(struct drm_device *dev);
2166
2167 /* i915_sysfs.c */
2168 void i915_setup_sysfs(struct drm_device *dev_priv);
2169 void i915_teardown_sysfs(struct drm_device *dev_priv);
2170
2171 /* intel_i2c.c */
2172 extern int intel_setup_gmbus(struct drm_device *dev);
2173 extern void intel_teardown_gmbus(struct drm_device *dev);
2174 static inline bool intel_gmbus_is_port_valid(unsigned port)
2175 {
2176         return (port >= GMBUS_PORT_SSC && port <= GMBUS_PORT_DPD);
2177 }
2178
2179 extern struct i2c_adapter *intel_gmbus_get_adapter(
2180                 struct drm_i915_private *dev_priv, unsigned port);
2181 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
2182 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
2183 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
2184 {
2185         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
2186 }
2187 extern void intel_i2c_reset(struct drm_device *dev);
2188
2189 /* intel_opregion.c */
2190 extern int intel_opregion_setup(struct drm_device *dev);
2191 #ifdef CONFIG_ACPI
2192 extern void intel_opregion_init(struct drm_device *dev);
2193 extern void intel_opregion_fini(struct drm_device *dev);
2194 extern void intel_opregion_asle_intr(struct drm_device *dev);
2195 #else
2196 static inline void intel_opregion_init(struct drm_device *dev) { return; }
2197 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
2198 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
2199 #endif
2200
2201 /* intel_acpi.c */
2202 #ifdef CONFIG_ACPI
2203 extern void intel_register_dsm_handler(void);
2204 extern void intel_unregister_dsm_handler(void);
2205 #else
2206 static inline void intel_register_dsm_handler(void) { return; }
2207 static inline void intel_unregister_dsm_handler(void) { return; }
2208 #endif /* CONFIG_ACPI */
2209
2210 /* modesetting */
2211 extern void intel_modeset_init_hw(struct drm_device *dev);
2212 extern void intel_modeset_suspend_hw(struct drm_device *dev);
2213 extern void intel_modeset_init(struct drm_device *dev);
2214 extern void intel_modeset_gem_init(struct drm_device *dev);
2215 extern void intel_modeset_cleanup(struct drm_device *dev);
2216 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
2217 extern void intel_modeset_setup_hw_state(struct drm_device *dev,
2218                                          bool force_restore);
2219 extern void i915_redisable_vga(struct drm_device *dev);
2220 extern bool intel_fbc_enabled(struct drm_device *dev);
2221 extern void intel_disable_fbc(struct drm_device *dev);
2222 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
2223 extern void intel_init_pch_refclk(struct drm_device *dev);
2224 extern void gen6_set_rps(struct drm_device *dev, u8 val);
2225 extern void valleyview_set_rps(struct drm_device *dev, u8 val);
2226 extern int valleyview_rps_max_freq(struct drm_i915_private *dev_priv);
2227 extern int valleyview_rps_min_freq(struct drm_i915_private *dev_priv);
2228 extern void intel_detect_pch(struct drm_device *dev);
2229 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
2230 extern int intel_enable_rc6(const struct drm_device *dev);
2231
2232 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
2233 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
2234                         struct drm_file *file);
2235
2236 /* overlay */
2237 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
2238 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
2239                                             struct intel_overlay_error_state *error);
2240
2241 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
2242 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
2243                                             struct drm_device *dev,
2244                                             struct intel_display_error_state *error);
2245
2246 /* On SNB platform, before reading ring registers forcewake bit
2247  * must be set to prevent GT core from power down and stale values being
2248  * returned.
2249  */
2250 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
2251 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
2252
2253 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u8 mbox, u32 *val);
2254 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u8 mbox, u32 val);
2255
2256 /* intel_sideband.c */
2257 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u8 addr);
2258 void vlv_punit_write(struct drm_i915_private *dev_priv, u8 addr, u32 val);
2259 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
2260 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
2261 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2262 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
2263 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2264 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
2265 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2266 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
2267 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2268 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, int reg);
2269 void vlv_dpio_write(struct drm_i915_private *dev_priv, int reg, u32 val);
2270 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
2271                    enum intel_sbi_destination destination);
2272 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
2273                      enum intel_sbi_destination destination);
2274
2275 int vlv_gpu_freq(int ddr_freq, int val);
2276 int vlv_freq_opcode(int ddr_freq, int val);
2277
2278 #define __i915_read(x) \
2279         u##x i915_read##x(struct drm_i915_private *dev_priv, u32 reg, bool trace);
2280 __i915_read(8)
2281 __i915_read(16)
2282 __i915_read(32)
2283 __i915_read(64)
2284 #undef __i915_read
2285
2286 #define __i915_write(x) \
2287         void i915_write##x(struct drm_i915_private *dev_priv, u32 reg, u##x val, bool trace);
2288 __i915_write(8)
2289 __i915_write(16)
2290 __i915_write(32)
2291 __i915_write(64)
2292 #undef __i915_write
2293
2294 #define I915_READ8(reg)         i915_read8(dev_priv, (reg), true)
2295 #define I915_WRITE8(reg, val)   i915_write8(dev_priv, (reg), (val), true)
2296
2297 #define I915_READ16(reg)        i915_read16(dev_priv, (reg), true)
2298 #define I915_WRITE16(reg, val)  i915_write16(dev_priv, (reg), (val), true)
2299 #define I915_READ16_NOTRACE(reg)        i915_read16(dev_priv, (reg), false)
2300 #define I915_WRITE16_NOTRACE(reg, val)  i915_write16(dev_priv, (reg), (val), false)
2301
2302 #define I915_READ(reg)          i915_read32(dev_priv, (reg), true)
2303 #define I915_WRITE(reg, val)    i915_write32(dev_priv, (reg), (val), true)
2304 #define I915_READ_NOTRACE(reg)          i915_read32(dev_priv, (reg), false)
2305 #define I915_WRITE_NOTRACE(reg, val)    i915_write32(dev_priv, (reg), (val), false)
2306
2307 #define I915_WRITE64(reg, val)  i915_write64(dev_priv, (reg), (val), true)
2308 #define I915_READ64(reg)        i915_read64(dev_priv, (reg), true)
2309
2310 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
2311 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
2312
2313 /* "Broadcast RGB" property */
2314 #define INTEL_BROADCAST_RGB_AUTO 0
2315 #define INTEL_BROADCAST_RGB_FULL 1
2316 #define INTEL_BROADCAST_RGB_LIMITED 2
2317
2318 static inline uint32_t i915_vgacntrl_reg(struct drm_device *dev)
2319 {
2320         if (HAS_PCH_SPLIT(dev))
2321                 return CPU_VGACNTRL;
2322         else if (IS_VALLEYVIEW(dev))
2323                 return VLV_VGACNTRL;
2324         else
2325                 return VGACNTRL;
2326 }
2327
2328 static inline void __user *to_user_ptr(u64 address)
2329 {
2330         return (void __user *)(uintptr_t)address;
2331 }
2332
2333 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
2334 {
2335         unsigned long j = msecs_to_jiffies(m);
2336
2337         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
2338 }
2339
2340 static inline unsigned long
2341 timespec_to_jiffies_timeout(const struct timespec *value)
2342 {
2343         unsigned long j = timespec_to_jiffies(value);
2344
2345         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
2346 }
2347
2348 #endif