]> Pileus Git - ~andy/linux/blob - drivers/gpu/drm/i915/i915_drv.h
08e96a8c01aa86d94a11116305c7efe646a19ea2
[~andy/linux] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34
35 #include "i915_reg.h"
36 #include "intel_bios.h"
37 #include "intel_ringbuffer.h"
38 #include <linux/io-mapping.h>
39 #include <linux/i2c.h>
40 #include <linux/i2c-algo-bit.h>
41 #include <drm/intel-gtt.h>
42 #include <linux/backlight.h>
43 #include <linux/intel-iommu.h>
44 #include <linux/kref.h>
45 #include <linux/pm_qos.h>
46
47 /* General customization:
48  */
49
50 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
51
52 #define DRIVER_NAME             "i915"
53 #define DRIVER_DESC             "Intel Graphics"
54 #define DRIVER_DATE             "20080730"
55
56 enum pipe {
57         PIPE_A = 0,
58         PIPE_B,
59         PIPE_C,
60         I915_MAX_PIPES
61 };
62 #define pipe_name(p) ((p) + 'A')
63
64 enum transcoder {
65         TRANSCODER_A = 0,
66         TRANSCODER_B,
67         TRANSCODER_C,
68         TRANSCODER_EDP = 0xF,
69 };
70 #define transcoder_name(t) ((t) + 'A')
71
72 enum plane {
73         PLANE_A = 0,
74         PLANE_B,
75         PLANE_C,
76 };
77 #define plane_name(p) ((p) + 'A')
78
79 #define sprite_name(p, s) ((p) * dev_priv->num_plane + (s) + 'A')
80
81 enum port {
82         PORT_A = 0,
83         PORT_B,
84         PORT_C,
85         PORT_D,
86         PORT_E,
87         I915_MAX_PORTS
88 };
89 #define port_name(p) ((p) + 'A')
90
91 enum intel_display_power_domain {
92         POWER_DOMAIN_PIPE_A,
93         POWER_DOMAIN_PIPE_B,
94         POWER_DOMAIN_PIPE_C,
95         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
96         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
97         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
98         POWER_DOMAIN_TRANSCODER_A,
99         POWER_DOMAIN_TRANSCODER_B,
100         POWER_DOMAIN_TRANSCODER_C,
101         POWER_DOMAIN_TRANSCODER_EDP = POWER_DOMAIN_TRANSCODER_A + 0xF,
102         POWER_DOMAIN_VGA,
103 };
104
105 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
106 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
107                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
108 #define POWER_DOMAIN_TRANSCODER(tran) ((tran) + POWER_DOMAIN_TRANSCODER_A)
109
110 enum hpd_pin {
111         HPD_NONE = 0,
112         HPD_PORT_A = HPD_NONE, /* PORT_A is internal */
113         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
114         HPD_CRT,
115         HPD_SDVO_B,
116         HPD_SDVO_C,
117         HPD_PORT_B,
118         HPD_PORT_C,
119         HPD_PORT_D,
120         HPD_NUM_PINS
121 };
122
123 #define I915_GEM_GPU_DOMAINS \
124         (I915_GEM_DOMAIN_RENDER | \
125          I915_GEM_DOMAIN_SAMPLER | \
126          I915_GEM_DOMAIN_COMMAND | \
127          I915_GEM_DOMAIN_INSTRUCTION | \
128          I915_GEM_DOMAIN_VERTEX)
129
130 #define for_each_pipe(p) for ((p) = 0; (p) < INTEL_INFO(dev)->num_pipes; (p)++)
131
132 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
133         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
134                 if ((intel_encoder)->base.crtc == (__crtc))
135
136 struct drm_i915_private;
137
138 enum intel_dpll_id {
139         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
140         /* real shared dpll ids must be >= 0 */
141         DPLL_ID_PCH_PLL_A,
142         DPLL_ID_PCH_PLL_B,
143 };
144 #define I915_NUM_PLLS 2
145
146 struct intel_dpll_hw_state {
147         uint32_t dpll;
148         uint32_t dpll_md;
149         uint32_t fp0;
150         uint32_t fp1;
151 };
152
153 struct intel_shared_dpll {
154         int refcount; /* count of number of CRTCs sharing this PLL */
155         int active; /* count of number of active CRTCs (i.e. DPMS on) */
156         bool on; /* is the PLL actually active? Disabled during modeset */
157         const char *name;
158         /* should match the index in the dev_priv->shared_dplls array */
159         enum intel_dpll_id id;
160         struct intel_dpll_hw_state hw_state;
161         void (*mode_set)(struct drm_i915_private *dev_priv,
162                          struct intel_shared_dpll *pll);
163         void (*enable)(struct drm_i915_private *dev_priv,
164                        struct intel_shared_dpll *pll);
165         void (*disable)(struct drm_i915_private *dev_priv,
166                         struct intel_shared_dpll *pll);
167         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
168                              struct intel_shared_dpll *pll,
169                              struct intel_dpll_hw_state *hw_state);
170 };
171
172 /* Used by dp and fdi links */
173 struct intel_link_m_n {
174         uint32_t        tu;
175         uint32_t        gmch_m;
176         uint32_t        gmch_n;
177         uint32_t        link_m;
178         uint32_t        link_n;
179 };
180
181 void intel_link_compute_m_n(int bpp, int nlanes,
182                             int pixel_clock, int link_clock,
183                             struct intel_link_m_n *m_n);
184
185 struct intel_ddi_plls {
186         int spll_refcount;
187         int wrpll1_refcount;
188         int wrpll2_refcount;
189 };
190
191 /* Interface history:
192  *
193  * 1.1: Original.
194  * 1.2: Add Power Management
195  * 1.3: Add vblank support
196  * 1.4: Fix cmdbuffer path, add heap destroy
197  * 1.5: Add vblank pipe configuration
198  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
199  *      - Support vertical blank on secondary display pipe
200  */
201 #define DRIVER_MAJOR            1
202 #define DRIVER_MINOR            6
203 #define DRIVER_PATCHLEVEL       0
204
205 #define WATCH_LISTS     0
206 #define WATCH_GTT       0
207
208 #define I915_GEM_PHYS_CURSOR_0 1
209 #define I915_GEM_PHYS_CURSOR_1 2
210 #define I915_GEM_PHYS_OVERLAY_REGS 3
211 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
212
213 struct drm_i915_gem_phys_object {
214         int id;
215         struct page **page_list;
216         drm_dma_handle_t *handle;
217         struct drm_i915_gem_object *cur_obj;
218 };
219
220 struct opregion_header;
221 struct opregion_acpi;
222 struct opregion_swsci;
223 struct opregion_asle;
224
225 struct intel_opregion {
226         struct opregion_header __iomem *header;
227         struct opregion_acpi __iomem *acpi;
228         struct opregion_swsci __iomem *swsci;
229         u32 swsci_gbda_sub_functions;
230         u32 swsci_sbcb_sub_functions;
231         struct opregion_asle __iomem *asle;
232         void __iomem *vbt;
233         u32 __iomem *lid_state;
234 };
235 #define OPREGION_SIZE            (8*1024)
236
237 struct intel_overlay;
238 struct intel_overlay_error_state;
239
240 struct drm_i915_master_private {
241         drm_local_map_t *sarea;
242         struct _drm_i915_sarea *sarea_priv;
243 };
244 #define I915_FENCE_REG_NONE -1
245 #define I915_MAX_NUM_FENCES 32
246 /* 32 fences + sign bit for FENCE_REG_NONE */
247 #define I915_MAX_NUM_FENCE_BITS 6
248
249 struct drm_i915_fence_reg {
250         struct list_head lru_list;
251         struct drm_i915_gem_object *obj;
252         int pin_count;
253 };
254
255 struct sdvo_device_mapping {
256         u8 initialized;
257         u8 dvo_port;
258         u8 slave_addr;
259         u8 dvo_wiring;
260         u8 i2c_pin;
261         u8 ddc_pin;
262 };
263
264 struct intel_display_error_state;
265
266 struct drm_i915_error_state {
267         struct kref ref;
268         u32 eir;
269         u32 pgtbl_er;
270         u32 ier;
271         u32 ccid;
272         u32 derrmr;
273         u32 forcewake;
274         bool waiting[I915_NUM_RINGS];
275         u32 pipestat[I915_MAX_PIPES];
276         u32 tail[I915_NUM_RINGS];
277         u32 head[I915_NUM_RINGS];
278         u32 ctl[I915_NUM_RINGS];
279         u32 ipeir[I915_NUM_RINGS];
280         u32 ipehr[I915_NUM_RINGS];
281         u32 instdone[I915_NUM_RINGS];
282         u32 acthd[I915_NUM_RINGS];
283         u32 semaphore_mboxes[I915_NUM_RINGS][I915_NUM_RINGS - 1];
284         u32 semaphore_seqno[I915_NUM_RINGS][I915_NUM_RINGS - 1];
285         u32 rc_psmi[I915_NUM_RINGS]; /* sleep state */
286         /* our own tracking of ring head and tail */
287         u32 cpu_ring_head[I915_NUM_RINGS];
288         u32 cpu_ring_tail[I915_NUM_RINGS];
289         u32 error; /* gen6+ */
290         u32 err_int; /* gen7 */
291         u32 instpm[I915_NUM_RINGS];
292         u32 instps[I915_NUM_RINGS];
293         u32 extra_instdone[I915_NUM_INSTDONE_REG];
294         u32 seqno[I915_NUM_RINGS];
295         u64 bbaddr;
296         u32 fault_reg[I915_NUM_RINGS];
297         u32 done_reg;
298         u32 faddr[I915_NUM_RINGS];
299         u64 fence[I915_MAX_NUM_FENCES];
300         struct timeval time;
301         struct drm_i915_error_ring {
302                 struct drm_i915_error_object {
303                         int page_count;
304                         u32 gtt_offset;
305                         u32 *pages[0];
306                 } *ringbuffer, *batchbuffer, *ctx;
307                 struct drm_i915_error_request {
308                         long jiffies;
309                         u32 seqno;
310                         u32 tail;
311                 } *requests;
312                 int num_requests;
313         } ring[I915_NUM_RINGS];
314         struct drm_i915_error_buffer {
315                 u32 size;
316                 u32 name;
317                 u32 rseqno, wseqno;
318                 u32 gtt_offset;
319                 u32 read_domains;
320                 u32 write_domain;
321                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
322                 s32 pinned:2;
323                 u32 tiling:2;
324                 u32 dirty:1;
325                 u32 purgeable:1;
326                 s32 ring:4;
327                 u32 cache_level:3;
328         } **active_bo, **pinned_bo;
329         u32 *active_bo_count, *pinned_bo_count;
330         struct intel_overlay_error_state *overlay;
331         struct intel_display_error_state *display;
332         int hangcheck_score[I915_NUM_RINGS];
333         enum intel_ring_hangcheck_action hangcheck_action[I915_NUM_RINGS];
334 };
335
336 struct intel_crtc_config;
337 struct intel_crtc;
338 struct intel_limit;
339 struct dpll;
340
341 struct drm_i915_display_funcs {
342         bool (*fbc_enabled)(struct drm_device *dev);
343         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
344         void (*disable_fbc)(struct drm_device *dev);
345         int (*get_display_clock_speed)(struct drm_device *dev);
346         int (*get_fifo_size)(struct drm_device *dev, int plane);
347         /**
348          * find_dpll() - Find the best values for the PLL
349          * @limit: limits for the PLL
350          * @crtc: current CRTC
351          * @target: target frequency in kHz
352          * @refclk: reference clock frequency in kHz
353          * @match_clock: if provided, @best_clock P divider must
354          *               match the P divider from @match_clock
355          *               used for LVDS downclocking
356          * @best_clock: best PLL values found
357          *
358          * Returns true on success, false on failure.
359          */
360         bool (*find_dpll)(const struct intel_limit *limit,
361                           struct drm_crtc *crtc,
362                           int target, int refclk,
363                           struct dpll *match_clock,
364                           struct dpll *best_clock);
365         void (*update_wm)(struct drm_crtc *crtc);
366         void (*update_sprite_wm)(struct drm_plane *plane,
367                                  struct drm_crtc *crtc,
368                                  uint32_t sprite_width, int pixel_size,
369                                  bool enable, bool scaled);
370         void (*modeset_global_resources)(struct drm_device *dev);
371         /* Returns the active state of the crtc, and if the crtc is active,
372          * fills out the pipe-config with the hw state. */
373         bool (*get_pipe_config)(struct intel_crtc *,
374                                 struct intel_crtc_config *);
375         int (*crtc_mode_set)(struct drm_crtc *crtc,
376                              int x, int y,
377                              struct drm_framebuffer *old_fb);
378         void (*crtc_enable)(struct drm_crtc *crtc);
379         void (*crtc_disable)(struct drm_crtc *crtc);
380         void (*off)(struct drm_crtc *crtc);
381         void (*write_eld)(struct drm_connector *connector,
382                           struct drm_crtc *crtc);
383         void (*fdi_link_train)(struct drm_crtc *crtc);
384         void (*init_clock_gating)(struct drm_device *dev);
385         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
386                           struct drm_framebuffer *fb,
387                           struct drm_i915_gem_object *obj,
388                           uint32_t flags);
389         int (*update_plane)(struct drm_crtc *crtc, struct drm_framebuffer *fb,
390                             int x, int y);
391         void (*hpd_irq_setup)(struct drm_device *dev);
392         /* clock updates for mode set */
393         /* cursor updates */
394         /* render clock increase/decrease */
395         /* display clock increase/decrease */
396         /* pll clock increase/decrease */
397 };
398
399 struct intel_uncore_funcs {
400         void (*force_wake_get)(struct drm_i915_private *dev_priv);
401         void (*force_wake_put)(struct drm_i915_private *dev_priv);
402 };
403
404 struct intel_uncore {
405         spinlock_t lock; /** lock is also taken in irq contexts. */
406
407         struct intel_uncore_funcs funcs;
408
409         unsigned fifo_count;
410         unsigned forcewake_count;
411
412         struct delayed_work force_wake_work;
413 };
414
415 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
416         func(is_mobile) sep \
417         func(is_i85x) sep \
418         func(is_i915g) sep \
419         func(is_i945gm) sep \
420         func(is_g33) sep \
421         func(need_gfx_hws) sep \
422         func(is_g4x) sep \
423         func(is_pineview) sep \
424         func(is_broadwater) sep \
425         func(is_crestline) sep \
426         func(is_ivybridge) sep \
427         func(is_valleyview) sep \
428         func(is_haswell) sep \
429         func(is_preliminary) sep \
430         func(has_force_wake) sep \
431         func(has_fbc) sep \
432         func(has_pipe_cxsr) sep \
433         func(has_hotplug) sep \
434         func(cursor_needs_physical) sep \
435         func(has_overlay) sep \
436         func(overlay_needs_physical) sep \
437         func(supports_tv) sep \
438         func(has_bsd_ring) sep \
439         func(has_blt_ring) sep \
440         func(has_vebox_ring) sep \
441         func(has_llc) sep \
442         func(has_ddi) sep \
443         func(has_fpga_dbg)
444
445 #define DEFINE_FLAG(name) u8 name:1
446 #define SEP_SEMICOLON ;
447
448 struct intel_device_info {
449         u32 display_mmio_offset;
450         u8 num_pipes:3;
451         u8 gen;
452         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
453 };
454
455 #undef DEFINE_FLAG
456 #undef SEP_SEMICOLON
457
458 enum i915_cache_level {
459         I915_CACHE_NONE = 0,
460         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
461         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
462                               caches, eg sampler/render caches, and the
463                               large Last-Level-Cache. LLC is coherent with
464                               the CPU, but L3 is only visible to the GPU. */
465         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
466 };
467
468 typedef uint32_t gen6_gtt_pte_t;
469
470 struct i915_address_space {
471         struct drm_mm mm;
472         struct drm_device *dev;
473         struct list_head global_link;
474         unsigned long start;            /* Start offset always 0 for dri2 */
475         size_t total;           /* size addr space maps (ex. 2GB for ggtt) */
476
477         struct {
478                 dma_addr_t addr;
479                 struct page *page;
480         } scratch;
481
482         /**
483          * List of objects currently involved in rendering.
484          *
485          * Includes buffers having the contents of their GPU caches
486          * flushed, not necessarily primitives.  last_rendering_seqno
487          * represents when the rendering involved will be completed.
488          *
489          * A reference is held on the buffer while on this list.
490          */
491         struct list_head active_list;
492
493         /**
494          * LRU list of objects which are not in the ringbuffer and
495          * are ready to unbind, but are still in the GTT.
496          *
497          * last_rendering_seqno is 0 while an object is in this list.
498          *
499          * A reference is not held on the buffer while on this list,
500          * as merely being GTT-bound shouldn't prevent its being
501          * freed, and we'll pull it off the list in the free path.
502          */
503         struct list_head inactive_list;
504
505         /* FIXME: Need a more generic return type */
506         gen6_gtt_pte_t (*pte_encode)(dma_addr_t addr,
507                                      enum i915_cache_level level);
508         void (*clear_range)(struct i915_address_space *vm,
509                             unsigned int first_entry,
510                             unsigned int num_entries);
511         void (*insert_entries)(struct i915_address_space *vm,
512                                struct sg_table *st,
513                                unsigned int first_entry,
514                                enum i915_cache_level cache_level);
515         void (*cleanup)(struct i915_address_space *vm);
516 };
517
518 /* The Graphics Translation Table is the way in which GEN hardware translates a
519  * Graphics Virtual Address into a Physical Address. In addition to the normal
520  * collateral associated with any va->pa translations GEN hardware also has a
521  * portion of the GTT which can be mapped by the CPU and remain both coherent
522  * and correct (in cases like swizzling). That region is referred to as GMADR in
523  * the spec.
524  */
525 struct i915_gtt {
526         struct i915_address_space base;
527         size_t stolen_size;             /* Total size of stolen memory */
528
529         unsigned long mappable_end;     /* End offset that we can CPU map */
530         struct io_mapping *mappable;    /* Mapping to our CPU mappable region */
531         phys_addr_t mappable_base;      /* PA of our GMADR */
532
533         /** "Graphics Stolen Memory" holds the global PTEs */
534         void __iomem *gsm;
535
536         bool do_idle_maps;
537
538         int mtrr;
539
540         /* global gtt ops */
541         int (*gtt_probe)(struct drm_device *dev, size_t *gtt_total,
542                           size_t *stolen, phys_addr_t *mappable_base,
543                           unsigned long *mappable_end);
544 };
545 #define gtt_total_entries(gtt) ((gtt).base.total >> PAGE_SHIFT)
546
547 struct i915_hw_ppgtt {
548         struct i915_address_space base;
549         unsigned num_pd_entries;
550         struct page **pt_pages;
551         uint32_t pd_offset;
552         dma_addr_t *pt_dma_addr;
553
554         int (*enable)(struct drm_device *dev);
555 };
556
557 /**
558  * A VMA represents a GEM BO that is bound into an address space. Therefore, a
559  * VMA's presence cannot be guaranteed before binding, or after unbinding the
560  * object into/from the address space.
561  *
562  * To make things as simple as possible (ie. no refcounting), a VMA's lifetime
563  * will always be <= an objects lifetime. So object refcounting should cover us.
564  */
565 struct i915_vma {
566         struct drm_mm_node node;
567         struct drm_i915_gem_object *obj;
568         struct i915_address_space *vm;
569
570         /** This object's place on the active/inactive lists */
571         struct list_head mm_list;
572
573         struct list_head vma_link; /* Link in the object's VMA list */
574
575         /** This vma's place in the batchbuffer or on the eviction list */
576         struct list_head exec_list;
577
578         /**
579          * Used for performing relocations during execbuffer insertion.
580          */
581         struct hlist_node exec_node;
582         unsigned long exec_handle;
583         struct drm_i915_gem_exec_object2 *exec_entry;
584
585 };
586
587 struct i915_ctx_hang_stats {
588         /* This context had batch pending when hang was declared */
589         unsigned batch_pending;
590
591         /* This context had batch active when hang was declared */
592         unsigned batch_active;
593
594         /* Time when this context was last blamed for a GPU reset */
595         unsigned long guilty_ts;
596
597         /* This context is banned to submit more work */
598         bool banned;
599 };
600
601 /* This must match up with the value previously used for execbuf2.rsvd1. */
602 #define DEFAULT_CONTEXT_ID 0
603 struct i915_hw_context {
604         struct kref ref;
605         int id;
606         bool is_initialized;
607         uint8_t remap_slice;
608         struct drm_i915_file_private *file_priv;
609         struct intel_ring_buffer *ring;
610         struct drm_i915_gem_object *obj;
611         struct i915_ctx_hang_stats hang_stats;
612
613         struct list_head link;
614 };
615
616 struct i915_fbc {
617         unsigned long size;
618         unsigned int fb_id;
619         enum plane plane;
620         int y;
621
622         struct drm_mm_node *compressed_fb;
623         struct drm_mm_node *compressed_llb;
624
625         struct intel_fbc_work {
626                 struct delayed_work work;
627                 struct drm_crtc *crtc;
628                 struct drm_framebuffer *fb;
629                 int interval;
630         } *fbc_work;
631
632         enum no_fbc_reason {
633                 FBC_OK, /* FBC is enabled */
634                 FBC_UNSUPPORTED, /* FBC is not supported by this chipset */
635                 FBC_NO_OUTPUT, /* no outputs enabled to compress */
636                 FBC_STOLEN_TOO_SMALL, /* not enough space for buffers */
637                 FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
638                 FBC_MODE_TOO_LARGE, /* mode too large for compression */
639                 FBC_BAD_PLANE, /* fbc not supported on plane */
640                 FBC_NOT_TILED, /* buffer not tiled */
641                 FBC_MULTIPLE_PIPES, /* more than one pipe active */
642                 FBC_MODULE_PARAM,
643                 FBC_CHIP_DEFAULT, /* disabled by default on this chip */
644         } no_fbc_reason;
645 };
646
647 enum no_psr_reason {
648         PSR_NO_SOURCE, /* Not supported on platform */
649         PSR_NO_SINK, /* Not supported by panel */
650         PSR_MODULE_PARAM,
651         PSR_CRTC_NOT_ACTIVE,
652         PSR_PWR_WELL_ENABLED,
653         PSR_NOT_TILED,
654         PSR_SPRITE_ENABLED,
655         PSR_S3D_ENABLED,
656         PSR_INTERLACED_ENABLED,
657         PSR_HSW_NOT_DDIA,
658 };
659
660 enum intel_pch {
661         PCH_NONE = 0,   /* No PCH present */
662         PCH_IBX,        /* Ibexpeak PCH */
663         PCH_CPT,        /* Cougarpoint PCH */
664         PCH_LPT,        /* Lynxpoint PCH */
665         PCH_NOP,
666 };
667
668 enum intel_sbi_destination {
669         SBI_ICLK,
670         SBI_MPHY,
671 };
672
673 #define QUIRK_PIPEA_FORCE (1<<0)
674 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
675 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
676 #define QUIRK_NO_PCH_PWM_ENABLE (1<<3)
677
678 struct intel_fbdev;
679 struct intel_fbc_work;
680
681 struct intel_gmbus {
682         struct i2c_adapter adapter;
683         u32 force_bit;
684         u32 reg0;
685         u32 gpio_reg;
686         struct i2c_algo_bit_data bit_algo;
687         struct drm_i915_private *dev_priv;
688 };
689
690 struct i915_suspend_saved_registers {
691         u8 saveLBB;
692         u32 saveDSPACNTR;
693         u32 saveDSPBCNTR;
694         u32 saveDSPARB;
695         u32 savePIPEACONF;
696         u32 savePIPEBCONF;
697         u32 savePIPEASRC;
698         u32 savePIPEBSRC;
699         u32 saveFPA0;
700         u32 saveFPA1;
701         u32 saveDPLL_A;
702         u32 saveDPLL_A_MD;
703         u32 saveHTOTAL_A;
704         u32 saveHBLANK_A;
705         u32 saveHSYNC_A;
706         u32 saveVTOTAL_A;
707         u32 saveVBLANK_A;
708         u32 saveVSYNC_A;
709         u32 saveBCLRPAT_A;
710         u32 saveTRANSACONF;
711         u32 saveTRANS_HTOTAL_A;
712         u32 saveTRANS_HBLANK_A;
713         u32 saveTRANS_HSYNC_A;
714         u32 saveTRANS_VTOTAL_A;
715         u32 saveTRANS_VBLANK_A;
716         u32 saveTRANS_VSYNC_A;
717         u32 savePIPEASTAT;
718         u32 saveDSPASTRIDE;
719         u32 saveDSPASIZE;
720         u32 saveDSPAPOS;
721         u32 saveDSPAADDR;
722         u32 saveDSPASURF;
723         u32 saveDSPATILEOFF;
724         u32 savePFIT_PGM_RATIOS;
725         u32 saveBLC_HIST_CTL;
726         u32 saveBLC_PWM_CTL;
727         u32 saveBLC_PWM_CTL2;
728         u32 saveBLC_CPU_PWM_CTL;
729         u32 saveBLC_CPU_PWM_CTL2;
730         u32 saveFPB0;
731         u32 saveFPB1;
732         u32 saveDPLL_B;
733         u32 saveDPLL_B_MD;
734         u32 saveHTOTAL_B;
735         u32 saveHBLANK_B;
736         u32 saveHSYNC_B;
737         u32 saveVTOTAL_B;
738         u32 saveVBLANK_B;
739         u32 saveVSYNC_B;
740         u32 saveBCLRPAT_B;
741         u32 saveTRANSBCONF;
742         u32 saveTRANS_HTOTAL_B;
743         u32 saveTRANS_HBLANK_B;
744         u32 saveTRANS_HSYNC_B;
745         u32 saveTRANS_VTOTAL_B;
746         u32 saveTRANS_VBLANK_B;
747         u32 saveTRANS_VSYNC_B;
748         u32 savePIPEBSTAT;
749         u32 saveDSPBSTRIDE;
750         u32 saveDSPBSIZE;
751         u32 saveDSPBPOS;
752         u32 saveDSPBADDR;
753         u32 saveDSPBSURF;
754         u32 saveDSPBTILEOFF;
755         u32 saveVGA0;
756         u32 saveVGA1;
757         u32 saveVGA_PD;
758         u32 saveVGACNTRL;
759         u32 saveADPA;
760         u32 saveLVDS;
761         u32 savePP_ON_DELAYS;
762         u32 savePP_OFF_DELAYS;
763         u32 saveDVOA;
764         u32 saveDVOB;
765         u32 saveDVOC;
766         u32 savePP_ON;
767         u32 savePP_OFF;
768         u32 savePP_CONTROL;
769         u32 savePP_DIVISOR;
770         u32 savePFIT_CONTROL;
771         u32 save_palette_a[256];
772         u32 save_palette_b[256];
773         u32 saveDPFC_CB_BASE;
774         u32 saveFBC_CFB_BASE;
775         u32 saveFBC_LL_BASE;
776         u32 saveFBC_CONTROL;
777         u32 saveFBC_CONTROL2;
778         u32 saveIER;
779         u32 saveIIR;
780         u32 saveIMR;
781         u32 saveDEIER;
782         u32 saveDEIMR;
783         u32 saveGTIER;
784         u32 saveGTIMR;
785         u32 saveFDI_RXA_IMR;
786         u32 saveFDI_RXB_IMR;
787         u32 saveCACHE_MODE_0;
788         u32 saveMI_ARB_STATE;
789         u32 saveSWF0[16];
790         u32 saveSWF1[16];
791         u32 saveSWF2[3];
792         u8 saveMSR;
793         u8 saveSR[8];
794         u8 saveGR[25];
795         u8 saveAR_INDEX;
796         u8 saveAR[21];
797         u8 saveDACMASK;
798         u8 saveCR[37];
799         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
800         u32 saveCURACNTR;
801         u32 saveCURAPOS;
802         u32 saveCURABASE;
803         u32 saveCURBCNTR;
804         u32 saveCURBPOS;
805         u32 saveCURBBASE;
806         u32 saveCURSIZE;
807         u32 saveDP_B;
808         u32 saveDP_C;
809         u32 saveDP_D;
810         u32 savePIPEA_GMCH_DATA_M;
811         u32 savePIPEB_GMCH_DATA_M;
812         u32 savePIPEA_GMCH_DATA_N;
813         u32 savePIPEB_GMCH_DATA_N;
814         u32 savePIPEA_DP_LINK_M;
815         u32 savePIPEB_DP_LINK_M;
816         u32 savePIPEA_DP_LINK_N;
817         u32 savePIPEB_DP_LINK_N;
818         u32 saveFDI_RXA_CTL;
819         u32 saveFDI_TXA_CTL;
820         u32 saveFDI_RXB_CTL;
821         u32 saveFDI_TXB_CTL;
822         u32 savePFA_CTL_1;
823         u32 savePFB_CTL_1;
824         u32 savePFA_WIN_SZ;
825         u32 savePFB_WIN_SZ;
826         u32 savePFA_WIN_POS;
827         u32 savePFB_WIN_POS;
828         u32 savePCH_DREF_CONTROL;
829         u32 saveDISP_ARB_CTL;
830         u32 savePIPEA_DATA_M1;
831         u32 savePIPEA_DATA_N1;
832         u32 savePIPEA_LINK_M1;
833         u32 savePIPEA_LINK_N1;
834         u32 savePIPEB_DATA_M1;
835         u32 savePIPEB_DATA_N1;
836         u32 savePIPEB_LINK_M1;
837         u32 savePIPEB_LINK_N1;
838         u32 saveMCHBAR_RENDER_STANDBY;
839         u32 savePCH_PORT_HOTPLUG;
840 };
841
842 struct intel_gen6_power_mgmt {
843         /* work and pm_iir are protected by dev_priv->irq_lock */
844         struct work_struct work;
845         u32 pm_iir;
846
847         /* On vlv we need to manually drop to Vmin with a delayed work. */
848         struct delayed_work vlv_work;
849
850         /* The below variables an all the rps hw state are protected by
851          * dev->struct mutext. */
852         u8 cur_delay;
853         u8 min_delay;
854         u8 max_delay;
855         u8 rpe_delay;
856         u8 hw_max;
857
858         struct delayed_work delayed_resume_work;
859
860         /*
861          * Protects RPS/RC6 register access and PCU communication.
862          * Must be taken after struct_mutex if nested.
863          */
864         struct mutex hw_lock;
865 };
866
867 /* defined intel_pm.c */
868 extern spinlock_t mchdev_lock;
869
870 struct intel_ilk_power_mgmt {
871         u8 cur_delay;
872         u8 min_delay;
873         u8 max_delay;
874         u8 fmax;
875         u8 fstart;
876
877         u64 last_count1;
878         unsigned long last_time1;
879         unsigned long chipset_power;
880         u64 last_count2;
881         struct timespec last_time2;
882         unsigned long gfx_power;
883         u8 corr;
884
885         int c_m;
886         int r_t;
887
888         struct drm_i915_gem_object *pwrctx;
889         struct drm_i915_gem_object *renderctx;
890 };
891
892 /* Power well structure for haswell */
893 struct i915_power_well {
894         struct drm_device *device;
895         spinlock_t lock;
896         /* power well enable/disable usage count */
897         int count;
898         int i915_request;
899 };
900
901 struct i915_dri1_state {
902         unsigned allow_batchbuffer : 1;
903         u32 __iomem *gfx_hws_cpu_addr;
904
905         unsigned int cpp;
906         int back_offset;
907         int front_offset;
908         int current_page;
909         int page_flipping;
910
911         uint32_t counter;
912 };
913
914 struct i915_ums_state {
915         /**
916          * Flag if the X Server, and thus DRM, is not currently in
917          * control of the device.
918          *
919          * This is set between LeaveVT and EnterVT.  It needs to be
920          * replaced with a semaphore.  It also needs to be
921          * transitioned away from for kernel modesetting.
922          */
923         int mm_suspended;
924 };
925
926 #define MAX_L3_SLICES 2
927 struct intel_l3_parity {
928         u32 *remap_info[MAX_L3_SLICES];
929         struct work_struct error_work;
930         int which_slice;
931 };
932
933 struct i915_gem_mm {
934         /** Memory allocator for GTT stolen memory */
935         struct drm_mm stolen;
936         /** List of all objects in gtt_space. Used to restore gtt
937          * mappings on resume */
938         struct list_head bound_list;
939         /**
940          * List of objects which are not bound to the GTT (thus
941          * are idle and not used by the GPU) but still have
942          * (presumably uncached) pages still attached.
943          */
944         struct list_head unbound_list;
945
946         /** Usable portion of the GTT for GEM */
947         unsigned long stolen_base; /* limited to low memory (32-bit) */
948
949         /** PPGTT used for aliasing the PPGTT with the GTT */
950         struct i915_hw_ppgtt *aliasing_ppgtt;
951
952         struct shrinker inactive_shrinker;
953         bool shrinker_no_lock_stealing;
954
955         /** LRU list of objects with fence regs on them. */
956         struct list_head fence_list;
957
958         /**
959          * We leave the user IRQ off as much as possible,
960          * but this means that requests will finish and never
961          * be retired once the system goes idle. Set a timer to
962          * fire periodically while the ring is running. When it
963          * fires, go retire requests.
964          */
965         struct delayed_work retire_work;
966
967         /**
968          * Are we in a non-interruptible section of code like
969          * modesetting?
970          */
971         bool interruptible;
972
973         /** Bit 6 swizzling required for X tiling */
974         uint32_t bit_6_swizzle_x;
975         /** Bit 6 swizzling required for Y tiling */
976         uint32_t bit_6_swizzle_y;
977
978         /* storage for physical objects */
979         struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
980
981         /* accounting, useful for userland debugging */
982         spinlock_t object_stat_lock;
983         size_t object_memory;
984         u32 object_count;
985 };
986
987 struct drm_i915_error_state_buf {
988         unsigned bytes;
989         unsigned size;
990         int err;
991         u8 *buf;
992         loff_t start;
993         loff_t pos;
994 };
995
996 struct i915_error_state_file_priv {
997         struct drm_device *dev;
998         struct drm_i915_error_state *error;
999 };
1000
1001 struct i915_gpu_error {
1002         /* For hangcheck timer */
1003 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1004 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1005         /* Hang gpu twice in this window and your context gets banned */
1006 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1007
1008         struct timer_list hangcheck_timer;
1009
1010         /* For reset and error_state handling. */
1011         spinlock_t lock;
1012         /* Protected by the above dev->gpu_error.lock. */
1013         struct drm_i915_error_state *first_error;
1014         struct work_struct work;
1015
1016         /**
1017          * State variable and reset counter controlling the reset flow
1018          *
1019          * Upper bits are for the reset counter.  This counter is used by the
1020          * wait_seqno code to race-free noticed that a reset event happened and
1021          * that it needs to restart the entire ioctl (since most likely the
1022          * seqno it waited for won't ever signal anytime soon).
1023          *
1024          * This is important for lock-free wait paths, where no contended lock
1025          * naturally enforces the correct ordering between the bail-out of the
1026          * waiter and the gpu reset work code.
1027          *
1028          * Lowest bit controls the reset state machine: Set means a reset is in
1029          * progress. This state will (presuming we don't have any bugs) decay
1030          * into either unset (successful reset) or the special WEDGED value (hw
1031          * terminally sour). All waiters on the reset_queue will be woken when
1032          * that happens.
1033          */
1034         atomic_t reset_counter;
1035
1036         /**
1037          * Special values/flags for reset_counter
1038          *
1039          * Note that the code relies on
1040          *      I915_WEDGED & I915_RESET_IN_PROGRESS_FLAG
1041          * being true.
1042          */
1043 #define I915_RESET_IN_PROGRESS_FLAG     1
1044 #define I915_WEDGED                     0xffffffff
1045
1046         /**
1047          * Waitqueue to signal when the reset has completed. Used by clients
1048          * that wait for dev_priv->mm.wedged to settle.
1049          */
1050         wait_queue_head_t reset_queue;
1051
1052         /* For gpu hang simulation. */
1053         unsigned int stop_rings;
1054 };
1055
1056 enum modeset_restore {
1057         MODESET_ON_LID_OPEN,
1058         MODESET_DONE,
1059         MODESET_SUSPENDED,
1060 };
1061
1062 struct ddi_vbt_port_info {
1063         uint8_t hdmi_level_shift;
1064
1065         uint8_t supports_dvi:1;
1066         uint8_t supports_hdmi:1;
1067         uint8_t supports_dp:1;
1068 };
1069
1070 struct intel_vbt_data {
1071         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1072         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1073
1074         /* Feature bits */
1075         unsigned int int_tv_support:1;
1076         unsigned int lvds_dither:1;
1077         unsigned int lvds_vbt:1;
1078         unsigned int int_crt_support:1;
1079         unsigned int lvds_use_ssc:1;
1080         unsigned int display_clock_mode:1;
1081         unsigned int fdi_rx_polarity_inverted:1;
1082         int lvds_ssc_freq;
1083         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1084
1085         /* eDP */
1086         int edp_rate;
1087         int edp_lanes;
1088         int edp_preemphasis;
1089         int edp_vswing;
1090         bool edp_initialized;
1091         bool edp_support;
1092         int edp_bpp;
1093         struct edp_power_seq edp_pps;
1094
1095         /* MIPI DSI */
1096         struct {
1097                 u16 panel_id;
1098         } dsi;
1099
1100         int crt_ddc_pin;
1101
1102         int child_dev_num;
1103         union child_device_config *child_dev;
1104
1105         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1106 };
1107
1108 enum intel_ddb_partitioning {
1109         INTEL_DDB_PART_1_2,
1110         INTEL_DDB_PART_5_6, /* IVB+ */
1111 };
1112
1113 struct intel_wm_level {
1114         bool enable;
1115         uint32_t pri_val;
1116         uint32_t spr_val;
1117         uint32_t cur_val;
1118         uint32_t fbc_val;
1119 };
1120
1121 /*
1122  * This struct tracks the state needed for the Package C8+ feature.
1123  *
1124  * Package states C8 and deeper are really deep PC states that can only be
1125  * reached when all the devices on the system allow it, so even if the graphics
1126  * device allows PC8+, it doesn't mean the system will actually get to these
1127  * states.
1128  *
1129  * Our driver only allows PC8+ when all the outputs are disabled, the power well
1130  * is disabled and the GPU is idle. When these conditions are met, we manually
1131  * do the other conditions: disable the interrupts, clocks and switch LCPLL
1132  * refclk to Fclk.
1133  *
1134  * When we really reach PC8 or deeper states (not just when we allow it) we lose
1135  * the state of some registers, so when we come back from PC8+ we need to
1136  * restore this state. We don't get into PC8+ if we're not in RC6, so we don't
1137  * need to take care of the registers kept by RC6.
1138  *
1139  * The interrupt disabling is part of the requirements. We can only leave the
1140  * PCH HPD interrupts enabled. If we're in PC8+ and we get another interrupt we
1141  * can lock the machine.
1142  *
1143  * Ideally every piece of our code that needs PC8+ disabled would call
1144  * hsw_disable_package_c8, which would increment disable_count and prevent the
1145  * system from reaching PC8+. But we don't have a symmetric way to do this for
1146  * everything, so we have the requirements_met and gpu_idle variables. When we
1147  * switch requirements_met or gpu_idle to true we decrease disable_count, and
1148  * increase it in the opposite case. The requirements_met variable is true when
1149  * all the CRTCs, encoders and the power well are disabled. The gpu_idle
1150  * variable is true when the GPU is idle.
1151  *
1152  * In addition to everything, we only actually enable PC8+ if disable_count
1153  * stays at zero for at least some seconds. This is implemented with the
1154  * enable_work variable. We do this so we don't enable/disable PC8 dozens of
1155  * consecutive times when all screens are disabled and some background app
1156  * queries the state of our connectors, or we have some application constantly
1157  * waking up to use the GPU. Only after the enable_work function actually
1158  * enables PC8+ the "enable" variable will become true, which means that it can
1159  * be false even if disable_count is 0.
1160  *
1161  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1162  * goes back to false exactly before we reenable the IRQs. We use this variable
1163  * to check if someone is trying to enable/disable IRQs while they're supposed
1164  * to be disabled. This shouldn't happen and we'll print some error messages in
1165  * case it happens, but if it actually happens we'll also update the variables
1166  * inside struct regsave so when we restore the IRQs they will contain the
1167  * latest expected values.
1168  *
1169  * For more, read "Display Sequences for Package C8" on our documentation.
1170  */
1171 struct i915_package_c8 {
1172         bool requirements_met;
1173         bool gpu_idle;
1174         bool irqs_disabled;
1175         /* Only true after the delayed work task actually enables it. */
1176         bool enabled;
1177         int disable_count;
1178         struct mutex lock;
1179         struct delayed_work enable_work;
1180
1181         struct {
1182                 uint32_t deimr;
1183                 uint32_t sdeimr;
1184                 uint32_t gtimr;
1185                 uint32_t gtier;
1186                 uint32_t gen6_pmimr;
1187         } regsave;
1188 };
1189
1190 typedef struct drm_i915_private {
1191         struct drm_device *dev;
1192         struct kmem_cache *slab;
1193
1194         const struct intel_device_info *info;
1195
1196         int relative_constants_mode;
1197
1198         void __iomem *regs;
1199
1200         struct intel_uncore uncore;
1201
1202         struct intel_gmbus gmbus[GMBUS_NUM_PORTS];
1203
1204
1205         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1206          * controller on different i2c buses. */
1207         struct mutex gmbus_mutex;
1208
1209         /**
1210          * Base address of the gmbus and gpio block.
1211          */
1212         uint32_t gpio_mmio_base;
1213
1214         wait_queue_head_t gmbus_wait_queue;
1215
1216         struct pci_dev *bridge_dev;
1217         struct intel_ring_buffer ring[I915_NUM_RINGS];
1218         uint32_t last_seqno, next_seqno;
1219
1220         drm_dma_handle_t *status_page_dmah;
1221         struct resource mch_res;
1222
1223         atomic_t irq_received;
1224
1225         /* protects the irq masks */
1226         spinlock_t irq_lock;
1227
1228         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1229         struct pm_qos_request pm_qos;
1230
1231         /* DPIO indirect register protection */
1232         struct mutex dpio_lock;
1233
1234         /** Cached value of IMR to avoid reads in updating the bitfield */
1235         u32 irq_mask;
1236         u32 gt_irq_mask;
1237         u32 pm_irq_mask;
1238
1239         struct work_struct hotplug_work;
1240         bool enable_hotplug_processing;
1241         struct {
1242                 unsigned long hpd_last_jiffies;
1243                 int hpd_cnt;
1244                 enum {
1245                         HPD_ENABLED = 0,
1246                         HPD_DISABLED = 1,
1247                         HPD_MARK_DISABLED = 2
1248                 } hpd_mark;
1249         } hpd_stats[HPD_NUM_PINS];
1250         u32 hpd_event_bits;
1251         struct timer_list hotplug_reenable_timer;
1252
1253         int num_plane;
1254
1255         struct i915_fbc fbc;
1256         struct intel_opregion opregion;
1257         struct intel_vbt_data vbt;
1258
1259         /* overlay */
1260         struct intel_overlay *overlay;
1261         unsigned int sprite_scaling_enabled;
1262
1263         /* backlight */
1264         struct {
1265                 int level;
1266                 bool enabled;
1267                 spinlock_t lock; /* bl registers and the above bl fields */
1268                 struct backlight_device *device;
1269         } backlight;
1270
1271         /* LVDS info */
1272         bool no_aux_handshake;
1273
1274         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1275         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
1276         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1277
1278         unsigned int fsb_freq, mem_freq, is_ddr3;
1279
1280         /**
1281          * wq - Driver workqueue for GEM.
1282          *
1283          * NOTE: Work items scheduled here are not allowed to grab any modeset
1284          * locks, for otherwise the flushing done in the pageflip code will
1285          * result in deadlocks.
1286          */
1287         struct workqueue_struct *wq;
1288
1289         /* Display functions */
1290         struct drm_i915_display_funcs display;
1291
1292         /* PCH chipset type */
1293         enum intel_pch pch_type;
1294         unsigned short pch_id;
1295
1296         unsigned long quirks;
1297
1298         enum modeset_restore modeset_restore;
1299         struct mutex modeset_restore_lock;
1300
1301         struct list_head vm_list; /* Global list of all address spaces */
1302         struct i915_gtt gtt; /* VMA representing the global address space */
1303
1304         struct i915_gem_mm mm;
1305
1306         /* Kernel Modesetting */
1307
1308         struct sdvo_device_mapping sdvo_mappings[2];
1309
1310         struct drm_crtc *plane_to_crtc_mapping[3];
1311         struct drm_crtc *pipe_to_crtc_mapping[3];
1312         wait_queue_head_t pending_flip_queue;
1313
1314         int num_shared_dpll;
1315         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1316         struct intel_ddi_plls ddi_plls;
1317
1318         /* Reclocking support */
1319         bool render_reclock_avail;
1320         bool lvds_downclock_avail;
1321         /* indicates the reduced downclock for LVDS*/
1322         int lvds_downclock;
1323         u16 orig_clock;
1324
1325         bool mchbar_need_disable;
1326
1327         struct intel_l3_parity l3_parity;
1328
1329         /* Cannot be determined by PCIID. You must always read a register. */
1330         size_t ellc_size;
1331
1332         /* gen6+ rps state */
1333         struct intel_gen6_power_mgmt rps;
1334
1335         /* ilk-only ips/rps state. Everything in here is protected by the global
1336          * mchdev_lock in intel_pm.c */
1337         struct intel_ilk_power_mgmt ips;
1338
1339         /* Haswell power well */
1340         struct i915_power_well power_well;
1341
1342         enum no_psr_reason no_psr_reason;
1343
1344         struct i915_gpu_error gpu_error;
1345
1346         struct drm_i915_gem_object *vlv_pctx;
1347
1348         /* list of fbdev register on this device */
1349         struct intel_fbdev *fbdev;
1350
1351         /*
1352          * The console may be contended at resume, but we don't
1353          * want it to block on it.
1354          */
1355         struct work_struct console_resume_work;
1356
1357         struct drm_property *broadcast_rgb_property;
1358         struct drm_property *force_audio_property;
1359
1360         bool hw_contexts_disabled;
1361         uint32_t hw_context_size;
1362         struct list_head context_list;
1363
1364         u32 fdi_rx_config;
1365
1366         struct i915_suspend_saved_registers regfile;
1367
1368         struct {
1369                 /*
1370                  * Raw watermark latency values:
1371                  * in 0.1us units for WM0,
1372                  * in 0.5us units for WM1+.
1373                  */
1374                 /* primary */
1375                 uint16_t pri_latency[5];
1376                 /* sprite */
1377                 uint16_t spr_latency[5];
1378                 /* cursor */
1379                 uint16_t cur_latency[5];
1380         } wm;
1381
1382         struct i915_package_c8 pc8;
1383
1384         /* Old dri1 support infrastructure, beware the dragons ya fools entering
1385          * here! */
1386         struct i915_dri1_state dri1;
1387         /* Old ums support infrastructure, same warning applies. */
1388         struct i915_ums_state ums;
1389 } drm_i915_private_t;
1390
1391 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1392 {
1393         return dev->dev_private;
1394 }
1395
1396 /* Iterate over initialised rings */
1397 #define for_each_ring(ring__, dev_priv__, i__) \
1398         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1399                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1400
1401 enum hdmi_force_audio {
1402         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1403         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1404         HDMI_AUDIO_AUTO,                /* trust EDID */
1405         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1406 };
1407
1408 #define I915_GTT_OFFSET_NONE ((u32)-1)
1409
1410 struct drm_i915_gem_object_ops {
1411         /* Interface between the GEM object and its backing storage.
1412          * get_pages() is called once prior to the use of the associated set
1413          * of pages before to binding them into the GTT, and put_pages() is
1414          * called after we no longer need them. As we expect there to be
1415          * associated cost with migrating pages between the backing storage
1416          * and making them available for the GPU (e.g. clflush), we may hold
1417          * onto the pages after they are no longer referenced by the GPU
1418          * in case they may be used again shortly (for example migrating the
1419          * pages to a different memory domain within the GTT). put_pages()
1420          * will therefore most likely be called when the object itself is
1421          * being released or under memory pressure (where we attempt to
1422          * reap pages for the shrinker).
1423          */
1424         int (*get_pages)(struct drm_i915_gem_object *);
1425         void (*put_pages)(struct drm_i915_gem_object *);
1426 };
1427
1428 struct drm_i915_gem_object {
1429         struct drm_gem_object base;
1430
1431         const struct drm_i915_gem_object_ops *ops;
1432
1433         /** List of VMAs backed by this object */
1434         struct list_head vma_list;
1435
1436         /** Stolen memory for this object, instead of being backed by shmem. */
1437         struct drm_mm_node *stolen;
1438         struct list_head global_list;
1439
1440         struct list_head ring_list;
1441         /** Used in execbuf to temporarily hold a ref */
1442         struct list_head obj_exec_link;
1443
1444         /**
1445          * This is set if the object is on the active lists (has pending
1446          * rendering and so a non-zero seqno), and is not set if it i s on
1447          * inactive (ready to be unbound) list.
1448          */
1449         unsigned int active:1;
1450
1451         /**
1452          * This is set if the object has been written to since last bound
1453          * to the GTT
1454          */
1455         unsigned int dirty:1;
1456
1457         /**
1458          * Fence register bits (if any) for this object.  Will be set
1459          * as needed when mapped into the GTT.
1460          * Protected by dev->struct_mutex.
1461          */
1462         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
1463
1464         /**
1465          * Advice: are the backing pages purgeable?
1466          */
1467         unsigned int madv:2;
1468
1469         /**
1470          * Current tiling mode for the object.
1471          */
1472         unsigned int tiling_mode:2;
1473         /**
1474          * Whether the tiling parameters for the currently associated fence
1475          * register have changed. Note that for the purposes of tracking
1476          * tiling changes we also treat the unfenced register, the register
1477          * slot that the object occupies whilst it executes a fenced
1478          * command (such as BLT on gen2/3), as a "fence".
1479          */
1480         unsigned int fence_dirty:1;
1481
1482         /** How many users have pinned this object in GTT space. The following
1483          * users can each hold at most one reference: pwrite/pread, pin_ioctl
1484          * (via user_pin_count), execbuffer (objects are not allowed multiple
1485          * times for the same batchbuffer), and the framebuffer code. When
1486          * switching/pageflipping, the framebuffer code has at most two buffers
1487          * pinned per crtc.
1488          *
1489          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
1490          * bits with absolutely no headroom. So use 4 bits. */
1491         unsigned int pin_count:4;
1492 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
1493
1494         /**
1495          * Is the object at the current location in the gtt mappable and
1496          * fenceable? Used to avoid costly recalculations.
1497          */
1498         unsigned int map_and_fenceable:1;
1499
1500         /**
1501          * Whether the current gtt mapping needs to be mappable (and isn't just
1502          * mappable by accident). Track pin and fault separate for a more
1503          * accurate mappable working set.
1504          */
1505         unsigned int fault_mappable:1;
1506         unsigned int pin_mappable:1;
1507         unsigned int pin_display:1;
1508
1509         /*
1510          * Is the GPU currently using a fence to access this buffer,
1511          */
1512         unsigned int pending_fenced_gpu_access:1;
1513         unsigned int fenced_gpu_access:1;
1514
1515         unsigned int cache_level:3;
1516
1517         unsigned int has_aliasing_ppgtt_mapping:1;
1518         unsigned int has_global_gtt_mapping:1;
1519         unsigned int has_dma_mapping:1;
1520
1521         struct sg_table *pages;
1522         int pages_pin_count;
1523
1524         /* prime dma-buf support */
1525         void *dma_buf_vmapping;
1526         int vmapping_count;
1527
1528         struct intel_ring_buffer *ring;
1529
1530         /** Breadcrumb of last rendering to the buffer. */
1531         uint32_t last_read_seqno;
1532         uint32_t last_write_seqno;
1533         /** Breadcrumb of last fenced GPU access to the buffer. */
1534         uint32_t last_fenced_seqno;
1535
1536         /** Current tiling stride for the object, if it's tiled. */
1537         uint32_t stride;
1538
1539         /** Record of address bit 17 of each page at last unbind. */
1540         unsigned long *bit_17;
1541
1542         /** User space pin count and filp owning the pin */
1543         uint32_t user_pin_count;
1544         struct drm_file *pin_filp;
1545
1546         /** for phy allocated objects */
1547         struct drm_i915_gem_phys_object *phys_obj;
1548 };
1549 #define to_gem_object(obj) (&((struct drm_i915_gem_object *)(obj))->base)
1550
1551 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
1552
1553 /**
1554  * Request queue structure.
1555  *
1556  * The request queue allows us to note sequence numbers that have been emitted
1557  * and may be associated with active buffers to be retired.
1558  *
1559  * By keeping this list, we can avoid having to do questionable
1560  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
1561  * an emission time with seqnos for tracking how far ahead of the GPU we are.
1562  */
1563 struct drm_i915_gem_request {
1564         /** On Which ring this request was generated */
1565         struct intel_ring_buffer *ring;
1566
1567         /** GEM sequence number associated with this request. */
1568         uint32_t seqno;
1569
1570         /** Position in the ringbuffer of the start of the request */
1571         u32 head;
1572
1573         /** Position in the ringbuffer of the end of the request */
1574         u32 tail;
1575
1576         /** Context related to this request */
1577         struct i915_hw_context *ctx;
1578
1579         /** Batch buffer related to this request if any */
1580         struct drm_i915_gem_object *batch_obj;
1581
1582         /** Time at which this request was emitted, in jiffies. */
1583         unsigned long emitted_jiffies;
1584
1585         /** global list entry for this request */
1586         struct list_head list;
1587
1588         struct drm_i915_file_private *file_priv;
1589         /** file_priv list entry for this request */
1590         struct list_head client_list;
1591 };
1592
1593 struct drm_i915_file_private {
1594         struct {
1595                 spinlock_t lock;
1596                 struct list_head request_list;
1597         } mm;
1598         struct idr context_idr;
1599
1600         struct i915_ctx_hang_stats hang_stats;
1601 };
1602
1603 #define INTEL_INFO(dev) (to_i915(dev)->info)
1604
1605 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1606 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1607 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1608 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1609 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1610 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1611 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1612 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1613 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1614 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1615 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1616 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1617 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1618 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1619 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1620 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1621 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1622 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
1623 #define IS_IVB_GT1(dev)         ((dev)->pci_device == 0x0156 || \
1624                                  (dev)->pci_device == 0x0152 || \
1625                                  (dev)->pci_device == 0x015a)
1626 #define IS_SNB_GT1(dev)         ((dev)->pci_device == 0x0102 || \
1627                                  (dev)->pci_device == 0x0106 || \
1628                                  (dev)->pci_device == 0x010A)
1629 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
1630 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
1631 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1632 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
1633                                  ((dev)->pci_device & 0xFF00) == 0x0C00)
1634 #define IS_ULT(dev)             (IS_HASWELL(dev) && \
1635                                  ((dev)->pci_device & 0xFF00) == 0x0A00)
1636 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
1637                                  ((dev)->pci_device & 0x00F0) == 0x0020)
1638 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
1639
1640 /*
1641  * The genX designation typically refers to the render engine, so render
1642  * capability related checks should use IS_GEN, while display and other checks
1643  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
1644  * chips, etc.).
1645  */
1646 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1647 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1648 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1649 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1650 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1651 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
1652
1653 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
1654 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
1655 #define HAS_VEBOX(dev)          (INTEL_INFO(dev)->has_vebox_ring)
1656 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
1657 #define HAS_WT(dev)            (IS_HASWELL(dev) && to_i915(dev)->ellc_size)
1658 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1659
1660 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
1661 #define HAS_ALIASING_PPGTT(dev) (INTEL_INFO(dev)->gen >=6 && !IS_VALLEYVIEW(dev))
1662
1663 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1664 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1665
1666 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
1667 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
1668
1669 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1670  * rows, which changed the alignment requirements and fence programming.
1671  */
1672 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1673                                                       IS_I915GM(dev)))
1674 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1675 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1676 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1677 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1678 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1679
1680 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1681 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1682 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1683
1684 #define HAS_IPS(dev)            (IS_ULT(dev))
1685
1686 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
1687 #define HAS_POWER_WELL(dev)     (IS_HASWELL(dev))
1688 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
1689 #define HAS_PSR(dev)            (IS_HASWELL(dev))
1690
1691 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
1692 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
1693 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
1694 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
1695 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
1696 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
1697
1698 #define INTEL_PCH_TYPE(dev) (to_i915(dev)->pch_type)
1699 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
1700 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1701 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
1702 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
1703 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
1704
1705 #define HAS_FORCE_WAKE(dev) (INTEL_INFO(dev)->has_force_wake)
1706
1707 /* DPF == dynamic parity feature */
1708 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
1709 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
1710
1711 #define GT_FREQUENCY_MULTIPLIER 50
1712
1713 #include "i915_trace.h"
1714
1715 /**
1716  * RC6 is a special power stage which allows the GPU to enter an very
1717  * low-voltage mode when idle, using down to 0V while at this stage.  This
1718  * stage is entered automatically when the GPU is idle when RC6 support is
1719  * enabled, and as soon as new workload arises GPU wakes up automatically as well.
1720  *
1721  * There are different RC6 modes available in Intel GPU, which differentiate
1722  * among each other with the latency required to enter and leave RC6 and
1723  * voltage consumed by the GPU in different states.
1724  *
1725  * The combination of the following flags define which states GPU is allowed
1726  * to enter, while RC6 is the normal RC6 state, RC6p is the deep RC6, and
1727  * RC6pp is deepest RC6. Their support by hardware varies according to the
1728  * GPU, BIOS, chipset and platform. RC6 is usually the safest one and the one
1729  * which brings the most power savings; deeper states save more power, but
1730  * require higher latency to switch to and wake up.
1731  */
1732 #define INTEL_RC6_ENABLE                        (1<<0)
1733 #define INTEL_RC6p_ENABLE                       (1<<1)
1734 #define INTEL_RC6pp_ENABLE                      (1<<2)
1735
1736 extern const struct drm_ioctl_desc i915_ioctls[];
1737 extern int i915_max_ioctl;
1738 extern unsigned int i915_fbpercrtc __always_unused;
1739 extern int i915_panel_ignore_lid __read_mostly;
1740 extern unsigned int i915_powersave __read_mostly;
1741 extern int i915_semaphores __read_mostly;
1742 extern unsigned int i915_lvds_downclock __read_mostly;
1743 extern int i915_lvds_channel_mode __read_mostly;
1744 extern int i915_panel_use_ssc __read_mostly;
1745 extern int i915_vbt_sdvo_panel_type __read_mostly;
1746 extern int i915_enable_rc6 __read_mostly;
1747 extern int i915_enable_fbc __read_mostly;
1748 extern bool i915_enable_hangcheck __read_mostly;
1749 extern int i915_enable_ppgtt __read_mostly;
1750 extern int i915_enable_psr __read_mostly;
1751 extern unsigned int i915_preliminary_hw_support __read_mostly;
1752 extern int i915_disable_power_well __read_mostly;
1753 extern int i915_enable_ips __read_mostly;
1754 extern bool i915_fastboot __read_mostly;
1755 extern int i915_enable_pc8 __read_mostly;
1756 extern int i915_pc8_timeout __read_mostly;
1757 extern bool i915_prefault_disable __read_mostly;
1758
1759 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
1760 extern int i915_resume(struct drm_device *dev);
1761 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
1762 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
1763
1764                                 /* i915_dma.c */
1765 void i915_update_dri1_breadcrumb(struct drm_device *dev);
1766 extern void i915_kernel_lost_context(struct drm_device * dev);
1767 extern int i915_driver_load(struct drm_device *, unsigned long flags);
1768 extern int i915_driver_unload(struct drm_device *);
1769 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
1770 extern void i915_driver_lastclose(struct drm_device * dev);
1771 extern void i915_driver_preclose(struct drm_device *dev,
1772                                  struct drm_file *file_priv);
1773 extern void i915_driver_postclose(struct drm_device *dev,
1774                                   struct drm_file *file_priv);
1775 extern int i915_driver_device_is_agp(struct drm_device * dev);
1776 #ifdef CONFIG_COMPAT
1777 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
1778                               unsigned long arg);
1779 #endif
1780 extern int i915_emit_box(struct drm_device *dev,
1781                          struct drm_clip_rect *box,
1782                          int DR1, int DR4);
1783 extern int intel_gpu_reset(struct drm_device *dev);
1784 extern int i915_reset(struct drm_device *dev);
1785 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
1786 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
1787 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
1788 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
1789
1790 extern void intel_console_resume(struct work_struct *work);
1791
1792 /* i915_irq.c */
1793 void i915_queue_hangcheck(struct drm_device *dev);
1794 void i915_handle_error(struct drm_device *dev, bool wedged);
1795
1796 extern void intel_irq_init(struct drm_device *dev);
1797 extern void intel_pm_init(struct drm_device *dev);
1798 extern void intel_hpd_init(struct drm_device *dev);
1799 extern void intel_pm_init(struct drm_device *dev);
1800
1801 extern void intel_uncore_sanitize(struct drm_device *dev);
1802 extern void intel_uncore_early_sanitize(struct drm_device *dev);
1803 extern void intel_uncore_init(struct drm_device *dev);
1804 extern void intel_uncore_clear_errors(struct drm_device *dev);
1805 extern void intel_uncore_check_errors(struct drm_device *dev);
1806 extern void intel_uncore_fini(struct drm_device *dev);
1807
1808 void
1809 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1810
1811 void
1812 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1813
1814 /* i915_gem.c */
1815 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
1816                         struct drm_file *file_priv);
1817 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
1818                           struct drm_file *file_priv);
1819 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
1820                          struct drm_file *file_priv);
1821 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1822                           struct drm_file *file_priv);
1823 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
1824                         struct drm_file *file_priv);
1825 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
1826                         struct drm_file *file_priv);
1827 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1828                               struct drm_file *file_priv);
1829 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
1830                              struct drm_file *file_priv);
1831 int i915_gem_execbuffer(struct drm_device *dev, void *data,
1832                         struct drm_file *file_priv);
1833 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
1834                          struct drm_file *file_priv);
1835 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
1836                        struct drm_file *file_priv);
1837 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
1838                          struct drm_file *file_priv);
1839 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1840                         struct drm_file *file_priv);
1841 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
1842                                struct drm_file *file);
1843 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
1844                                struct drm_file *file);
1845 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1846                             struct drm_file *file_priv);
1847 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1848                            struct drm_file *file_priv);
1849 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1850                            struct drm_file *file_priv);
1851 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1852                            struct drm_file *file_priv);
1853 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1854                         struct drm_file *file_priv);
1855 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1856                         struct drm_file *file_priv);
1857 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1858                                 struct drm_file *file_priv);
1859 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
1860                         struct drm_file *file_priv);
1861 void i915_gem_load(struct drm_device *dev);
1862 void *i915_gem_object_alloc(struct drm_device *dev);
1863 void i915_gem_object_free(struct drm_i915_gem_object *obj);
1864 int i915_gem_init_object(struct drm_gem_object *obj);
1865 void i915_gem_object_init(struct drm_i915_gem_object *obj,
1866                          const struct drm_i915_gem_object_ops *ops);
1867 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
1868                                                   size_t size);
1869 void i915_gem_free_object(struct drm_gem_object *obj);
1870 void i915_gem_vma_destroy(struct i915_vma *vma);
1871
1872 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
1873                                      struct i915_address_space *vm,
1874                                      uint32_t alignment,
1875                                      bool map_and_fenceable,
1876                                      bool nonblocking);
1877 void i915_gem_object_unpin(struct drm_i915_gem_object *obj);
1878 int __must_check i915_vma_unbind(struct i915_vma *vma);
1879 int __must_check i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj);
1880 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
1881 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
1882 void i915_gem_lastclose(struct drm_device *dev);
1883
1884 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
1885 static inline struct page *i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
1886 {
1887         struct sg_page_iter sg_iter;
1888
1889         for_each_sg_page(obj->pages->sgl, &sg_iter, obj->pages->nents, n)
1890                 return sg_page_iter_page(&sg_iter);
1891
1892         return NULL;
1893 }
1894 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
1895 {
1896         BUG_ON(obj->pages == NULL);
1897         obj->pages_pin_count++;
1898 }
1899 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
1900 {
1901         BUG_ON(obj->pages_pin_count == 0);
1902         obj->pages_pin_count--;
1903 }
1904
1905 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
1906 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
1907                          struct intel_ring_buffer *to);
1908 void i915_vma_move_to_active(struct i915_vma *vma,
1909                              struct intel_ring_buffer *ring);
1910 int i915_gem_dumb_create(struct drm_file *file_priv,
1911                          struct drm_device *dev,
1912                          struct drm_mode_create_dumb *args);
1913 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
1914                       uint32_t handle, uint64_t *offset);
1915 /**
1916  * Returns true if seq1 is later than seq2.
1917  */
1918 static inline bool
1919 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1920 {
1921         return (int32_t)(seq1 - seq2) >= 0;
1922 }
1923
1924 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
1925 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
1926 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
1927 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
1928
1929 static inline bool
1930 i915_gem_object_pin_fence(struct drm_i915_gem_object *obj)
1931 {
1932         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1933                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1934                 dev_priv->fence_regs[obj->fence_reg].pin_count++;
1935                 return true;
1936         } else
1937                 return false;
1938 }
1939
1940 static inline void
1941 i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj)
1942 {
1943         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1944                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1945                 WARN_ON(dev_priv->fence_regs[obj->fence_reg].pin_count <= 0);
1946                 dev_priv->fence_regs[obj->fence_reg].pin_count--;
1947         }
1948 }
1949
1950 void i915_gem_retire_requests(struct drm_device *dev);
1951 void i915_gem_retire_requests_ring(struct intel_ring_buffer *ring);
1952 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
1953                                       bool interruptible);
1954 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
1955 {
1956         return unlikely(atomic_read(&error->reset_counter)
1957                         & I915_RESET_IN_PROGRESS_FLAG);
1958 }
1959
1960 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
1961 {
1962         return atomic_read(&error->reset_counter) == I915_WEDGED;
1963 }
1964
1965 void i915_gem_reset(struct drm_device *dev);
1966 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
1967 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
1968 int __must_check i915_gem_init(struct drm_device *dev);
1969 int __must_check i915_gem_init_hw(struct drm_device *dev);
1970 int i915_gem_l3_remap(struct intel_ring_buffer *ring, int slice);
1971 void i915_gem_init_swizzling(struct drm_device *dev);
1972 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1973 int __must_check i915_gpu_idle(struct drm_device *dev);
1974 int __must_check i915_gem_idle(struct drm_device *dev);
1975 int __i915_add_request(struct intel_ring_buffer *ring,
1976                        struct drm_file *file,
1977                        struct drm_i915_gem_object *batch_obj,
1978                        u32 *seqno);
1979 #define i915_add_request(ring, seqno) \
1980         __i915_add_request(ring, NULL, NULL, seqno)
1981 int __must_check i915_wait_seqno(struct intel_ring_buffer *ring,
1982                                  uint32_t seqno);
1983 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1984 int __must_check
1985 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
1986                                   bool write);
1987 int __must_check
1988 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
1989 int __must_check
1990 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
1991                                      u32 alignment,
1992                                      struct intel_ring_buffer *pipelined);
1993 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj);
1994 int i915_gem_attach_phys_object(struct drm_device *dev,
1995                                 struct drm_i915_gem_object *obj,
1996                                 int id,
1997                                 int align);
1998 void i915_gem_detach_phys_object(struct drm_device *dev,
1999                                  struct drm_i915_gem_object *obj);
2000 void i915_gem_free_all_phys_object(struct drm_device *dev);
2001 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
2002
2003 uint32_t
2004 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
2005 uint32_t
2006 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
2007                             int tiling_mode, bool fenced);
2008
2009 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
2010                                     enum i915_cache_level cache_level);
2011
2012 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
2013                                 struct dma_buf *dma_buf);
2014
2015 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
2016                                 struct drm_gem_object *gem_obj, int flags);
2017
2018 void i915_gem_restore_fences(struct drm_device *dev);
2019
2020 unsigned long i915_gem_obj_offset(struct drm_i915_gem_object *o,
2021                                   struct i915_address_space *vm);
2022 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
2023 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
2024                         struct i915_address_space *vm);
2025 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
2026                                 struct i915_address_space *vm);
2027 struct i915_vma *i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
2028                                      struct i915_address_space *vm);
2029 struct i915_vma *
2030 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
2031                                   struct i915_address_space *vm);
2032
2033 struct i915_vma *i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj);
2034
2035 /* Some GGTT VM helpers */
2036 #define obj_to_ggtt(obj) \
2037         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
2038 static inline bool i915_is_ggtt(struct i915_address_space *vm)
2039 {
2040         struct i915_address_space *ggtt =
2041                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
2042         return vm == ggtt;
2043 }
2044
2045 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
2046 {
2047         return i915_gem_obj_bound(obj, obj_to_ggtt(obj));
2048 }
2049
2050 static inline unsigned long
2051 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *obj)
2052 {
2053         return i915_gem_obj_offset(obj, obj_to_ggtt(obj));
2054 }
2055
2056 static inline unsigned long
2057 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
2058 {
2059         return i915_gem_obj_size(obj, obj_to_ggtt(obj));
2060 }
2061
2062 static inline int __must_check
2063 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
2064                       uint32_t alignment,
2065                       bool map_and_fenceable,
2066                       bool nonblocking)
2067 {
2068         return i915_gem_object_pin(obj, obj_to_ggtt(obj), alignment,
2069                                    map_and_fenceable, nonblocking);
2070 }
2071
2072 /* i915_gem_context.c */
2073 void i915_gem_context_init(struct drm_device *dev);
2074 void i915_gem_context_fini(struct drm_device *dev);
2075 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
2076 int i915_switch_context(struct intel_ring_buffer *ring,
2077                         struct drm_file *file, int to_id);
2078 void i915_gem_context_free(struct kref *ctx_ref);
2079 static inline void i915_gem_context_reference(struct i915_hw_context *ctx)
2080 {
2081         kref_get(&ctx->ref);
2082 }
2083
2084 static inline void i915_gem_context_unreference(struct i915_hw_context *ctx)
2085 {
2086         kref_put(&ctx->ref, i915_gem_context_free);
2087 }
2088
2089 struct i915_ctx_hang_stats * __must_check
2090 i915_gem_context_get_hang_stats(struct drm_device *dev,
2091                                 struct drm_file *file,
2092                                 u32 id);
2093 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
2094                                   struct drm_file *file);
2095 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
2096                                    struct drm_file *file);
2097
2098 /* i915_gem_gtt.c */
2099 void i915_gem_cleanup_aliasing_ppgtt(struct drm_device *dev);
2100 void i915_ppgtt_bind_object(struct i915_hw_ppgtt *ppgtt,
2101                             struct drm_i915_gem_object *obj,
2102                             enum i915_cache_level cache_level);
2103 void i915_ppgtt_unbind_object(struct i915_hw_ppgtt *ppgtt,
2104                               struct drm_i915_gem_object *obj);
2105
2106 void i915_gem_restore_gtt_mappings(struct drm_device *dev);
2107 int __must_check i915_gem_gtt_prepare_object(struct drm_i915_gem_object *obj);
2108 void i915_gem_gtt_bind_object(struct drm_i915_gem_object *obj,
2109                                 enum i915_cache_level cache_level);
2110 void i915_gem_gtt_unbind_object(struct drm_i915_gem_object *obj);
2111 void i915_gem_gtt_finish_object(struct drm_i915_gem_object *obj);
2112 void i915_gem_init_global_gtt(struct drm_device *dev);
2113 void i915_gem_setup_global_gtt(struct drm_device *dev, unsigned long start,
2114                                unsigned long mappable_end, unsigned long end);
2115 int i915_gem_gtt_init(struct drm_device *dev);
2116 static inline void i915_gem_chipset_flush(struct drm_device *dev)
2117 {
2118         if (INTEL_INFO(dev)->gen < 6)
2119                 intel_gtt_chipset_flush();
2120 }
2121
2122
2123 /* i915_gem_evict.c */
2124 int __must_check i915_gem_evict_something(struct drm_device *dev,
2125                                           struct i915_address_space *vm,
2126                                           int min_size,
2127                                           unsigned alignment,
2128                                           unsigned cache_level,
2129                                           bool mappable,
2130                                           bool nonblock);
2131 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
2132 int i915_gem_evict_everything(struct drm_device *dev);
2133
2134 /* i915_gem_stolen.c */
2135 int i915_gem_init_stolen(struct drm_device *dev);
2136 int i915_gem_stolen_setup_compression(struct drm_device *dev, int size);
2137 void i915_gem_stolen_cleanup_compression(struct drm_device *dev);
2138 void i915_gem_cleanup_stolen(struct drm_device *dev);
2139 struct drm_i915_gem_object *
2140 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
2141 struct drm_i915_gem_object *
2142 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
2143                                                u32 stolen_offset,
2144                                                u32 gtt_offset,
2145                                                u32 size);
2146 void i915_gem_object_release_stolen(struct drm_i915_gem_object *obj);
2147
2148 /* i915_gem_tiling.c */
2149 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
2150 {
2151         drm_i915_private_t *dev_priv = obj->base.dev->dev_private;
2152
2153         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
2154                 obj->tiling_mode != I915_TILING_NONE;
2155 }
2156
2157 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
2158 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
2159 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
2160
2161 /* i915_gem_debug.c */
2162 #if WATCH_LISTS
2163 int i915_verify_lists(struct drm_device *dev);
2164 #else
2165 #define i915_verify_lists(dev) 0
2166 #endif
2167
2168 /* i915_debugfs.c */
2169 int i915_debugfs_init(struct drm_minor *minor);
2170 void i915_debugfs_cleanup(struct drm_minor *minor);
2171
2172 /* i915_gpu_error.c */
2173 __printf(2, 3)
2174 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
2175 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
2176                             const struct i915_error_state_file_priv *error);
2177 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
2178                               size_t count, loff_t pos);
2179 static inline void i915_error_state_buf_release(
2180         struct drm_i915_error_state_buf *eb)
2181 {
2182         kfree(eb->buf);
2183 }
2184 void i915_capture_error_state(struct drm_device *dev);
2185 void i915_error_state_get(struct drm_device *dev,
2186                           struct i915_error_state_file_priv *error_priv);
2187 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
2188 void i915_destroy_error_state(struct drm_device *dev);
2189
2190 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
2191 const char *i915_cache_level_str(int type);
2192
2193 /* i915_suspend.c */
2194 extern int i915_save_state(struct drm_device *dev);
2195 extern int i915_restore_state(struct drm_device *dev);
2196
2197 /* i915_ums.c */
2198 void i915_save_display_reg(struct drm_device *dev);
2199 void i915_restore_display_reg(struct drm_device *dev);
2200
2201 /* i915_sysfs.c */
2202 void i915_setup_sysfs(struct drm_device *dev_priv);
2203 void i915_teardown_sysfs(struct drm_device *dev_priv);
2204
2205 /* intel_i2c.c */
2206 extern int intel_setup_gmbus(struct drm_device *dev);
2207 extern void intel_teardown_gmbus(struct drm_device *dev);
2208 static inline bool intel_gmbus_is_port_valid(unsigned port)
2209 {
2210         return (port >= GMBUS_PORT_SSC && port <= GMBUS_PORT_DPD);
2211 }
2212
2213 extern struct i2c_adapter *intel_gmbus_get_adapter(
2214                 struct drm_i915_private *dev_priv, unsigned port);
2215 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
2216 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
2217 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
2218 {
2219         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
2220 }
2221 extern void intel_i2c_reset(struct drm_device *dev);
2222
2223 /* intel_opregion.c */
2224 struct intel_encoder;
2225 extern int intel_opregion_setup(struct drm_device *dev);
2226 #ifdef CONFIG_ACPI
2227 extern void intel_opregion_init(struct drm_device *dev);
2228 extern void intel_opregion_fini(struct drm_device *dev);
2229 extern void intel_opregion_asle_intr(struct drm_device *dev);
2230 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
2231                                          bool enable);
2232 extern int intel_opregion_notify_adapter(struct drm_device *dev,
2233                                          pci_power_t state);
2234 #else
2235 static inline void intel_opregion_init(struct drm_device *dev) { return; }
2236 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
2237 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
2238 static inline int
2239 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
2240 {
2241         return 0;
2242 }
2243 static inline int
2244 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
2245 {
2246         return 0;
2247 }
2248 #endif
2249
2250 /* intel_acpi.c */
2251 #ifdef CONFIG_ACPI
2252 extern void intel_register_dsm_handler(void);
2253 extern void intel_unregister_dsm_handler(void);
2254 #else
2255 static inline void intel_register_dsm_handler(void) { return; }
2256 static inline void intel_unregister_dsm_handler(void) { return; }
2257 #endif /* CONFIG_ACPI */
2258
2259 /* modesetting */
2260 extern void intel_modeset_init_hw(struct drm_device *dev);
2261 extern void intel_modeset_suspend_hw(struct drm_device *dev);
2262 extern void intel_modeset_init(struct drm_device *dev);
2263 extern void intel_modeset_gem_init(struct drm_device *dev);
2264 extern void intel_modeset_cleanup(struct drm_device *dev);
2265 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
2266 extern void intel_modeset_setup_hw_state(struct drm_device *dev,
2267                                          bool force_restore);
2268 extern void i915_redisable_vga(struct drm_device *dev);
2269 extern bool intel_fbc_enabled(struct drm_device *dev);
2270 extern void intel_disable_fbc(struct drm_device *dev);
2271 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
2272 extern void intel_init_pch_refclk(struct drm_device *dev);
2273 extern void gen6_set_rps(struct drm_device *dev, u8 val);
2274 extern void valleyview_set_rps(struct drm_device *dev, u8 val);
2275 extern int valleyview_rps_max_freq(struct drm_i915_private *dev_priv);
2276 extern int valleyview_rps_min_freq(struct drm_i915_private *dev_priv);
2277 extern void intel_detect_pch(struct drm_device *dev);
2278 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
2279 extern int intel_enable_rc6(const struct drm_device *dev);
2280
2281 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
2282 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
2283                         struct drm_file *file);
2284
2285 /* overlay */
2286 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
2287 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
2288                                             struct intel_overlay_error_state *error);
2289
2290 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
2291 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
2292                                             struct drm_device *dev,
2293                                             struct intel_display_error_state *error);
2294
2295 /* On SNB platform, before reading ring registers forcewake bit
2296  * must be set to prevent GT core from power down and stale values being
2297  * returned.
2298  */
2299 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
2300 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
2301
2302 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u8 mbox, u32 *val);
2303 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u8 mbox, u32 val);
2304
2305 /* intel_sideband.c */
2306 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u8 addr);
2307 void vlv_punit_write(struct drm_i915_private *dev_priv, u8 addr, u32 val);
2308 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
2309 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
2310 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2311 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
2312 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2313 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
2314 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2315 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
2316 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2317 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
2318 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
2319 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
2320                    enum intel_sbi_destination destination);
2321 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
2322                      enum intel_sbi_destination destination);
2323
2324 int vlv_gpu_freq(int ddr_freq, int val);
2325 int vlv_freq_opcode(int ddr_freq, int val);
2326
2327 #define __i915_read(x) \
2328         u##x i915_read##x(struct drm_i915_private *dev_priv, u32 reg, bool trace);
2329 __i915_read(8)
2330 __i915_read(16)
2331 __i915_read(32)
2332 __i915_read(64)
2333 #undef __i915_read
2334
2335 #define __i915_write(x) \
2336         void i915_write##x(struct drm_i915_private *dev_priv, u32 reg, u##x val, bool trace);
2337 __i915_write(8)
2338 __i915_write(16)
2339 __i915_write(32)
2340 __i915_write(64)
2341 #undef __i915_write
2342
2343 #define I915_READ8(reg)         i915_read8(dev_priv, (reg), true)
2344 #define I915_WRITE8(reg, val)   i915_write8(dev_priv, (reg), (val), true)
2345
2346 #define I915_READ16(reg)        i915_read16(dev_priv, (reg), true)
2347 #define I915_WRITE16(reg, val)  i915_write16(dev_priv, (reg), (val), true)
2348 #define I915_READ16_NOTRACE(reg)        i915_read16(dev_priv, (reg), false)
2349 #define I915_WRITE16_NOTRACE(reg, val)  i915_write16(dev_priv, (reg), (val), false)
2350
2351 #define I915_READ(reg)          i915_read32(dev_priv, (reg), true)
2352 #define I915_WRITE(reg, val)    i915_write32(dev_priv, (reg), (val), true)
2353 #define I915_READ_NOTRACE(reg)          i915_read32(dev_priv, (reg), false)
2354 #define I915_WRITE_NOTRACE(reg, val)    i915_write32(dev_priv, (reg), (val), false)
2355
2356 #define I915_WRITE64(reg, val)  i915_write64(dev_priv, (reg), (val), true)
2357 #define I915_READ64(reg)        i915_read64(dev_priv, (reg), true)
2358
2359 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
2360 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
2361
2362 /* "Broadcast RGB" property */
2363 #define INTEL_BROADCAST_RGB_AUTO 0
2364 #define INTEL_BROADCAST_RGB_FULL 1
2365 #define INTEL_BROADCAST_RGB_LIMITED 2
2366
2367 static inline uint32_t i915_vgacntrl_reg(struct drm_device *dev)
2368 {
2369         if (HAS_PCH_SPLIT(dev))
2370                 return CPU_VGACNTRL;
2371         else if (IS_VALLEYVIEW(dev))
2372                 return VLV_VGACNTRL;
2373         else
2374                 return VGACNTRL;
2375 }
2376
2377 static inline void __user *to_user_ptr(u64 address)
2378 {
2379         return (void __user *)(uintptr_t)address;
2380 }
2381
2382 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
2383 {
2384         unsigned long j = msecs_to_jiffies(m);
2385
2386         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
2387 }
2388
2389 static inline unsigned long
2390 timespec_to_jiffies_timeout(const struct timespec *value)
2391 {
2392         unsigned long j = timespec_to_jiffies(value);
2393
2394         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
2395 }
2396
2397 #endif