]> Pileus Git - ~andy/linux/blob - drivers/dma/ioatdma.h
I/OAT: Add watchdog/reset functionality to ioatdma
[~andy/linux] / drivers / dma / ioatdma.h
1 /*
2  * Copyright(c) 2004 - 2007 Intel Corporation. All rights reserved.
3  *
4  * This program is free software; you can redistribute it and/or modify it
5  * under the terms of the GNU General Public License as published by the Free
6  * Software Foundation; either version 2 of the License, or (at your option)
7  * any later version.
8  *
9  * This program is distributed in the hope that it will be useful, but WITHOUT
10  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
11  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
12  * more details.
13  *
14  * You should have received a copy of the GNU General Public License along with
15  * this program; if not, write to the Free Software Foundation, Inc., 59
16  * Temple Place - Suite 330, Boston, MA  02111-1307, USA.
17  *
18  * The full GNU General Public License is included in this distribution in the
19  * file called COPYING.
20  */
21 #ifndef IOATDMA_H
22 #define IOATDMA_H
23
24 #include <linux/dmaengine.h>
25 #include "ioatdma_hw.h"
26 #include <linux/init.h>
27 #include <linux/dmapool.h>
28 #include <linux/cache.h>
29 #include <linux/pci_ids.h>
30
31 #define IOAT_DMA_VERSION  "2.18"
32
33 enum ioat_interrupt {
34         none = 0,
35         msix_multi_vector = 1,
36         msix_single_vector = 2,
37         msi = 3,
38         intx = 4,
39 };
40
41 #define IOAT_LOW_COMPLETION_MASK        0xffffffc0
42 #define IOAT_DMA_DCA_ANY_CPU            ~0
43 #define IOAT_WATCHDOG_PERIOD            (2 * HZ)
44
45
46 /**
47  * struct ioatdma_device - internal representation of a IOAT device
48  * @pdev: PCI-Express device
49  * @reg_base: MMIO register space base address
50  * @dma_pool: for allocating DMA descriptors
51  * @common: embedded struct dma_device
52  * @version: version of ioatdma device
53  * @irq_mode: which style irq to use
54  * @msix_entries: irq handlers
55  * @idx: per channel data
56  */
57
58 struct ioatdma_device {
59         struct pci_dev *pdev;
60         void __iomem *reg_base;
61         struct pci_pool *dma_pool;
62         struct pci_pool *completion_pool;
63         struct dma_device common;
64         u8 version;
65         enum ioat_interrupt irq_mode;
66         struct delayed_work work;
67         struct msix_entry msix_entries[4];
68         struct ioat_dma_chan *idx[4];
69 };
70
71 /**
72  * struct ioat_dma_chan - internal representation of a DMA channel
73  */
74 struct ioat_dma_chan {
75
76         void __iomem *reg_base;
77
78         dma_cookie_t completed_cookie;
79         unsigned long last_completion;
80         unsigned long last_completion_time;
81
82         size_t xfercap; /* XFERCAP register value expanded out */
83
84         spinlock_t cleanup_lock;
85         spinlock_t desc_lock;
86         struct list_head free_desc;
87         struct list_head used_desc;
88         unsigned long watchdog_completion;
89         int watchdog_tcp_cookie;
90         u32 watchdog_last_tcp_cookie;
91         struct delayed_work work;
92
93         int pending;
94         int dmacount;
95         int desccount;
96
97         struct ioatdma_device *device;
98         struct dma_chan common;
99
100         dma_addr_t completion_addr;
101         union {
102                 u64 full; /* HW completion writeback */
103                 struct {
104                         u32 low;
105                         u32 high;
106                 };
107         } *completion_virt;
108         unsigned long last_compl_desc_addr_hw;
109         struct tasklet_struct cleanup_task;
110 };
111
112 /* wrapper around hardware descriptor format + additional software fields */
113
114 /**
115  * struct ioat_desc_sw - wrapper around hardware descriptor
116  * @hw: hardware DMA descriptor
117  * @node: this descriptor will either be on the free list,
118  *     or attached to a transaction list (async_tx.tx_list)
119  * @tx_cnt: number of descriptors required to complete the transaction
120  * @async_tx: the generic software descriptor for all engines
121  */
122 struct ioat_desc_sw {
123         struct ioat_dma_descriptor *hw;
124         struct list_head node;
125         int tx_cnt;
126         size_t len;
127         dma_addr_t src;
128         dma_addr_t dst;
129         struct dma_async_tx_descriptor async_tx;
130 };
131
132 #if defined(CONFIG_INTEL_IOATDMA) || defined(CONFIG_INTEL_IOATDMA_MODULE)
133 struct ioatdma_device *ioat_dma_probe(struct pci_dev *pdev,
134                                       void __iomem *iobase);
135 void ioat_dma_remove(struct ioatdma_device *device);
136 struct dca_provider *ioat_dca_init(struct pci_dev *pdev, void __iomem *iobase);
137 struct dca_provider *ioat2_dca_init(struct pci_dev *pdev, void __iomem *iobase);
138 #else
139 #define ioat_dma_probe(pdev, iobase)    NULL
140 #define ioat_dma_remove(device)         do { } while (0)
141 #define ioat_dca_init(pdev, iobase)     NULL
142 #define ioat2_dca_init(pdev, iobase)    NULL
143 #endif
144
145 #endif /* IOATDMA_H */