]> Pileus Git - ~andy/linux/blob - arch/x86/kernel/apic/io_apic.c
x86, io_apic: Introduce x86_io_apic_ops.disable()
[~andy/linux] / arch / x86 / kernel / apic / io_apic.c
1 /*
2  *      Intel IO-APIC support for multi-Pentium hosts.
3  *
4  *      Copyright (C) 1997, 1998, 1999, 2000, 2009 Ingo Molnar, Hajnalka Szabo
5  *
6  *      Many thanks to Stig Venaas for trying out countless experimental
7  *      patches and reporting/debugging problems patiently!
8  *
9  *      (c) 1999, Multiple IO-APIC support, developed by
10  *      Ken-ichi Yaku <yaku@css1.kbnes.nec.co.jp> and
11  *      Hidemi Kishimoto <kisimoto@css1.kbnes.nec.co.jp>,
12  *      further tested and cleaned up by Zach Brown <zab@redhat.com>
13  *      and Ingo Molnar <mingo@redhat.com>
14  *
15  *      Fixes
16  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs;
17  *                                      thanks to Eric Gilmore
18  *                                      and Rolf G. Tews
19  *                                      for testing these extensively
20  *      Paul Diefenbaugh        :       Added full ACPI support
21  */
22
23 #include <linux/mm.h>
24 #include <linux/interrupt.h>
25 #include <linux/init.h>
26 #include <linux/delay.h>
27 #include <linux/sched.h>
28 #include <linux/pci.h>
29 #include <linux/mc146818rtc.h>
30 #include <linux/compiler.h>
31 #include <linux/acpi.h>
32 #include <linux/module.h>
33 #include <linux/syscore_ops.h>
34 #include <linux/msi.h>
35 #include <linux/htirq.h>
36 #include <linux/freezer.h>
37 #include <linux/kthread.h>
38 #include <linux/jiffies.h>      /* time_after() */
39 #include <linux/slab.h>
40 #ifdef CONFIG_ACPI
41 #include <acpi/acpi_bus.h>
42 #endif
43 #include <linux/bootmem.h>
44 #include <linux/dmar.h>
45 #include <linux/hpet.h>
46
47 #include <asm/idle.h>
48 #include <asm/io.h>
49 #include <asm/smp.h>
50 #include <asm/cpu.h>
51 #include <asm/desc.h>
52 #include <asm/proto.h>
53 #include <asm/acpi.h>
54 #include <asm/dma.h>
55 #include <asm/timer.h>
56 #include <asm/i8259.h>
57 #include <asm/msidef.h>
58 #include <asm/hypertransport.h>
59 #include <asm/setup.h>
60 #include <asm/irq_remapping.h>
61 #include <asm/hpet.h>
62 #include <asm/hw_irq.h>
63
64 #include <asm/apic.h>
65
66 #define __apicdebuginit(type) static type __init
67
68 #define for_each_irq_pin(entry, head) \
69         for (entry = head; entry; entry = entry->next)
70
71 #ifdef CONFIG_IRQ_REMAP
72 static void irq_remap_modify_chip_defaults(struct irq_chip *chip);
73 static inline bool irq_remapped(struct irq_cfg *cfg)
74 {
75         return cfg->irq_2_iommu.iommu != NULL;
76 }
77 #else
78 static inline bool irq_remapped(struct irq_cfg *cfg)
79 {
80         return false;
81 }
82 static inline void irq_remap_modify_chip_defaults(struct irq_chip *chip)
83 {
84 }
85 #endif
86
87 /*
88  *      Is the SiS APIC rmw bug present ?
89  *      -1 = don't know, 0 = no, 1 = yes
90  */
91 int sis_apic_bug = -1;
92
93 static DEFINE_RAW_SPINLOCK(ioapic_lock);
94 static DEFINE_RAW_SPINLOCK(vector_lock);
95
96 static struct ioapic {
97         /*
98          * # of IRQ routing registers
99          */
100         int nr_registers;
101         /*
102          * Saved state during suspend/resume, or while enabling intr-remap.
103          */
104         struct IO_APIC_route_entry *saved_registers;
105         /* I/O APIC config */
106         struct mpc_ioapic mp_config;
107         /* IO APIC gsi routing info */
108         struct mp_ioapic_gsi  gsi_config;
109         DECLARE_BITMAP(pin_programmed, MP_MAX_IOAPIC_PIN + 1);
110 } ioapics[MAX_IO_APICS];
111
112 #define mpc_ioapic_ver(ioapic_idx)      ioapics[ioapic_idx].mp_config.apicver
113
114 int mpc_ioapic_id(int ioapic_idx)
115 {
116         return ioapics[ioapic_idx].mp_config.apicid;
117 }
118
119 unsigned int mpc_ioapic_addr(int ioapic_idx)
120 {
121         return ioapics[ioapic_idx].mp_config.apicaddr;
122 }
123
124 struct mp_ioapic_gsi *mp_ioapic_gsi_routing(int ioapic_idx)
125 {
126         return &ioapics[ioapic_idx].gsi_config;
127 }
128
129 int nr_ioapics;
130
131 /* The one past the highest gsi number used */
132 u32 gsi_top;
133
134 /* MP IRQ source entries */
135 struct mpc_intsrc mp_irqs[MAX_IRQ_SOURCES];
136
137 /* # of MP IRQ source entries */
138 int mp_irq_entries;
139
140 /* GSI interrupts */
141 static int nr_irqs_gsi = NR_IRQS_LEGACY;
142
143 #ifdef CONFIG_EISA
144 int mp_bus_id_to_type[MAX_MP_BUSSES];
145 #endif
146
147 DECLARE_BITMAP(mp_bus_not_pci, MAX_MP_BUSSES);
148
149 int skip_ioapic_setup;
150
151 /**
152  * disable_ioapic_support() - disables ioapic support at runtime
153  */
154 void disable_ioapic_support(void)
155 {
156 #ifdef CONFIG_PCI
157         noioapicquirk = 1;
158         noioapicreroute = -1;
159 #endif
160         skip_ioapic_setup = 1;
161 }
162
163 static int __init parse_noapic(char *str)
164 {
165         /* disable IO-APIC */
166         disable_ioapic_support();
167         return 0;
168 }
169 early_param("noapic", parse_noapic);
170
171 static int io_apic_setup_irq_pin(unsigned int irq, int node,
172                                  struct io_apic_irq_attr *attr);
173
174 /* Will be called in mpparse/acpi/sfi codes for saving IRQ info */
175 void mp_save_irq(struct mpc_intsrc *m)
176 {
177         int i;
178
179         apic_printk(APIC_VERBOSE, "Int: type %d, pol %d, trig %d, bus %02x,"
180                 " IRQ %02x, APIC ID %x, APIC INT %02x\n",
181                 m->irqtype, m->irqflag & 3, (m->irqflag >> 2) & 3, m->srcbus,
182                 m->srcbusirq, m->dstapic, m->dstirq);
183
184         for (i = 0; i < mp_irq_entries; i++) {
185                 if (!memcmp(&mp_irqs[i], m, sizeof(*m)))
186                         return;
187         }
188
189         memcpy(&mp_irqs[mp_irq_entries], m, sizeof(*m));
190         if (++mp_irq_entries == MAX_IRQ_SOURCES)
191                 panic("Max # of irq sources exceeded!!\n");
192 }
193
194 struct irq_pin_list {
195         int apic, pin;
196         struct irq_pin_list *next;
197 };
198
199 static struct irq_pin_list *alloc_irq_pin_list(int node)
200 {
201         return kzalloc_node(sizeof(struct irq_pin_list), GFP_KERNEL, node);
202 }
203
204
205 /* irq_cfg is indexed by the sum of all RTEs in all I/O APICs. */
206 static struct irq_cfg irq_cfgx[NR_IRQS_LEGACY];
207
208 int __init arch_early_irq_init(void)
209 {
210         struct irq_cfg *cfg;
211         int count, node, i;
212
213         if (!legacy_pic->nr_legacy_irqs)
214                 io_apic_irqs = ~0UL;
215
216         for (i = 0; i < nr_ioapics; i++) {
217                 ioapics[i].saved_registers =
218                         kzalloc(sizeof(struct IO_APIC_route_entry) *
219                                 ioapics[i].nr_registers, GFP_KERNEL);
220                 if (!ioapics[i].saved_registers)
221                         pr_err("IOAPIC %d: suspend/resume impossible!\n", i);
222         }
223
224         cfg = irq_cfgx;
225         count = ARRAY_SIZE(irq_cfgx);
226         node = cpu_to_node(0);
227
228         /* Make sure the legacy interrupts are marked in the bitmap */
229         irq_reserve_irqs(0, legacy_pic->nr_legacy_irqs);
230
231         for (i = 0; i < count; i++) {
232                 irq_set_chip_data(i, &cfg[i]);
233                 zalloc_cpumask_var_node(&cfg[i].domain, GFP_KERNEL, node);
234                 zalloc_cpumask_var_node(&cfg[i].old_domain, GFP_KERNEL, node);
235                 /*
236                  * For legacy IRQ's, start with assigning irq0 to irq15 to
237                  * IRQ0_VECTOR to IRQ15_VECTOR for all cpu's.
238                  */
239                 if (i < legacy_pic->nr_legacy_irqs) {
240                         cfg[i].vector = IRQ0_VECTOR + i;
241                         cpumask_setall(cfg[i].domain);
242                 }
243         }
244
245         return 0;
246 }
247
248 static struct irq_cfg *irq_cfg(unsigned int irq)
249 {
250         return irq_get_chip_data(irq);
251 }
252
253 static struct irq_cfg *alloc_irq_cfg(unsigned int irq, int node)
254 {
255         struct irq_cfg *cfg;
256
257         cfg = kzalloc_node(sizeof(*cfg), GFP_KERNEL, node);
258         if (!cfg)
259                 return NULL;
260         if (!zalloc_cpumask_var_node(&cfg->domain, GFP_KERNEL, node))
261                 goto out_cfg;
262         if (!zalloc_cpumask_var_node(&cfg->old_domain, GFP_KERNEL, node))
263                 goto out_domain;
264         return cfg;
265 out_domain:
266         free_cpumask_var(cfg->domain);
267 out_cfg:
268         kfree(cfg);
269         return NULL;
270 }
271
272 static void free_irq_cfg(unsigned int at, struct irq_cfg *cfg)
273 {
274         if (!cfg)
275                 return;
276         irq_set_chip_data(at, NULL);
277         free_cpumask_var(cfg->domain);
278         free_cpumask_var(cfg->old_domain);
279         kfree(cfg);
280 }
281
282 static struct irq_cfg *alloc_irq_and_cfg_at(unsigned int at, int node)
283 {
284         int res = irq_alloc_desc_at(at, node);
285         struct irq_cfg *cfg;
286
287         if (res < 0) {
288                 if (res != -EEXIST)
289                         return NULL;
290                 cfg = irq_get_chip_data(at);
291                 if (cfg)
292                         return cfg;
293         }
294
295         cfg = alloc_irq_cfg(at, node);
296         if (cfg)
297                 irq_set_chip_data(at, cfg);
298         else
299                 irq_free_desc(at);
300         return cfg;
301 }
302
303 static int alloc_irqs_from(unsigned int from, unsigned int count, int node)
304 {
305         return irq_alloc_descs_from(from, count, node);
306 }
307
308 static void free_irq_at(unsigned int at, struct irq_cfg *cfg)
309 {
310         free_irq_cfg(at, cfg);
311         irq_free_desc(at);
312 }
313
314
315 struct io_apic {
316         unsigned int index;
317         unsigned int unused[3];
318         unsigned int data;
319         unsigned int unused2[11];
320         unsigned int eoi;
321 };
322
323 static __attribute_const__ struct io_apic __iomem *io_apic_base(int idx)
324 {
325         return (void __iomem *) __fix_to_virt(FIX_IO_APIC_BASE_0 + idx)
326                 + (mpc_ioapic_addr(idx) & ~PAGE_MASK);
327 }
328
329 static inline void io_apic_eoi(unsigned int apic, unsigned int vector)
330 {
331         struct io_apic __iomem *io_apic = io_apic_base(apic);
332         writel(vector, &io_apic->eoi);
333 }
334
335 unsigned int native_io_apic_read(unsigned int apic, unsigned int reg)
336 {
337         struct io_apic __iomem *io_apic = io_apic_base(apic);
338         writel(reg, &io_apic->index);
339         return readl(&io_apic->data);
340 }
341
342 void native_io_apic_write(unsigned int apic, unsigned int reg, unsigned int value)
343 {
344         struct io_apic __iomem *io_apic = io_apic_base(apic);
345
346         writel(reg, &io_apic->index);
347         writel(value, &io_apic->data);
348 }
349
350 /*
351  * Re-write a value: to be used for read-modify-write
352  * cycles where the read already set up the index register.
353  *
354  * Older SiS APIC requires we rewrite the index register
355  */
356 void native_io_apic_modify(unsigned int apic, unsigned int reg, unsigned int value)
357 {
358         struct io_apic __iomem *io_apic = io_apic_base(apic);
359
360         if (sis_apic_bug)
361                 writel(reg, &io_apic->index);
362         writel(value, &io_apic->data);
363 }
364
365 union entry_union {
366         struct { u32 w1, w2; };
367         struct IO_APIC_route_entry entry;
368 };
369
370 static struct IO_APIC_route_entry __ioapic_read_entry(int apic, int pin)
371 {
372         union entry_union eu;
373
374         eu.w1 = io_apic_read(apic, 0x10 + 2 * pin);
375         eu.w2 = io_apic_read(apic, 0x11 + 2 * pin);
376
377         return eu.entry;
378 }
379
380 static struct IO_APIC_route_entry ioapic_read_entry(int apic, int pin)
381 {
382         union entry_union eu;
383         unsigned long flags;
384
385         raw_spin_lock_irqsave(&ioapic_lock, flags);
386         eu.entry = __ioapic_read_entry(apic, pin);
387         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
388
389         return eu.entry;
390 }
391
392 /*
393  * When we write a new IO APIC routing entry, we need to write the high
394  * word first! If the mask bit in the low word is clear, we will enable
395  * the interrupt, and we need to make sure the entry is fully populated
396  * before that happens.
397  */
398 static void __ioapic_write_entry(int apic, int pin, struct IO_APIC_route_entry e)
399 {
400         union entry_union eu = {{0, 0}};
401
402         eu.entry = e;
403         io_apic_write(apic, 0x11 + 2*pin, eu.w2);
404         io_apic_write(apic, 0x10 + 2*pin, eu.w1);
405 }
406
407 static void ioapic_write_entry(int apic, int pin, struct IO_APIC_route_entry e)
408 {
409         unsigned long flags;
410
411         raw_spin_lock_irqsave(&ioapic_lock, flags);
412         __ioapic_write_entry(apic, pin, e);
413         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
414 }
415
416 /*
417  * When we mask an IO APIC routing entry, we need to write the low
418  * word first, in order to set the mask bit before we change the
419  * high bits!
420  */
421 static void ioapic_mask_entry(int apic, int pin)
422 {
423         unsigned long flags;
424         union entry_union eu = { .entry.mask = 1 };
425
426         raw_spin_lock_irqsave(&ioapic_lock, flags);
427         io_apic_write(apic, 0x10 + 2*pin, eu.w1);
428         io_apic_write(apic, 0x11 + 2*pin, eu.w2);
429         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
430 }
431
432 /*
433  * The common case is 1:1 IRQ<->pin mappings. Sometimes there are
434  * shared ISA-space IRQs, so we have to support them. We are super
435  * fast in the common case, and fast for shared ISA-space IRQs.
436  */
437 static int __add_pin_to_irq_node(struct irq_cfg *cfg, int node, int apic, int pin)
438 {
439         struct irq_pin_list **last, *entry;
440
441         /* don't allow duplicates */
442         last = &cfg->irq_2_pin;
443         for_each_irq_pin(entry, cfg->irq_2_pin) {
444                 if (entry->apic == apic && entry->pin == pin)
445                         return 0;
446                 last = &entry->next;
447         }
448
449         entry = alloc_irq_pin_list(node);
450         if (!entry) {
451                 pr_err("can not alloc irq_pin_list (%d,%d,%d)\n",
452                        node, apic, pin);
453                 return -ENOMEM;
454         }
455         entry->apic = apic;
456         entry->pin = pin;
457
458         *last = entry;
459         return 0;
460 }
461
462 static void add_pin_to_irq_node(struct irq_cfg *cfg, int node, int apic, int pin)
463 {
464         if (__add_pin_to_irq_node(cfg, node, apic, pin))
465                 panic("IO-APIC: failed to add irq-pin. Can not proceed\n");
466 }
467
468 /*
469  * Reroute an IRQ to a different pin.
470  */
471 static void __init replace_pin_at_irq_node(struct irq_cfg *cfg, int node,
472                                            int oldapic, int oldpin,
473                                            int newapic, int newpin)
474 {
475         struct irq_pin_list *entry;
476
477         for_each_irq_pin(entry, cfg->irq_2_pin) {
478                 if (entry->apic == oldapic && entry->pin == oldpin) {
479                         entry->apic = newapic;
480                         entry->pin = newpin;
481                         /* every one is different, right? */
482                         return;
483                 }
484         }
485
486         /* old apic/pin didn't exist, so just add new ones */
487         add_pin_to_irq_node(cfg, node, newapic, newpin);
488 }
489
490 static void __io_apic_modify_irq(struct irq_pin_list *entry,
491                                  int mask_and, int mask_or,
492                                  void (*final)(struct irq_pin_list *entry))
493 {
494         unsigned int reg, pin;
495
496         pin = entry->pin;
497         reg = io_apic_read(entry->apic, 0x10 + pin * 2);
498         reg &= mask_and;
499         reg |= mask_or;
500         io_apic_modify(entry->apic, 0x10 + pin * 2, reg);
501         if (final)
502                 final(entry);
503 }
504
505 static void io_apic_modify_irq(struct irq_cfg *cfg,
506                                int mask_and, int mask_or,
507                                void (*final)(struct irq_pin_list *entry))
508 {
509         struct irq_pin_list *entry;
510
511         for_each_irq_pin(entry, cfg->irq_2_pin)
512                 __io_apic_modify_irq(entry, mask_and, mask_or, final);
513 }
514
515 static void io_apic_sync(struct irq_pin_list *entry)
516 {
517         /*
518          * Synchronize the IO-APIC and the CPU by doing
519          * a dummy read from the IO-APIC
520          */
521         struct io_apic __iomem *io_apic;
522
523         io_apic = io_apic_base(entry->apic);
524         readl(&io_apic->data);
525 }
526
527 static void mask_ioapic(struct irq_cfg *cfg)
528 {
529         unsigned long flags;
530
531         raw_spin_lock_irqsave(&ioapic_lock, flags);
532         io_apic_modify_irq(cfg, ~0, IO_APIC_REDIR_MASKED, &io_apic_sync);
533         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
534 }
535
536 static void mask_ioapic_irq(struct irq_data *data)
537 {
538         mask_ioapic(data->chip_data);
539 }
540
541 static void __unmask_ioapic(struct irq_cfg *cfg)
542 {
543         io_apic_modify_irq(cfg, ~IO_APIC_REDIR_MASKED, 0, NULL);
544 }
545
546 static void unmask_ioapic(struct irq_cfg *cfg)
547 {
548         unsigned long flags;
549
550         raw_spin_lock_irqsave(&ioapic_lock, flags);
551         __unmask_ioapic(cfg);
552         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
553 }
554
555 static void unmask_ioapic_irq(struct irq_data *data)
556 {
557         unmask_ioapic(data->chip_data);
558 }
559
560 /*
561  * IO-APIC versions below 0x20 don't support EOI register.
562  * For the record, here is the information about various versions:
563  *     0Xh     82489DX
564  *     1Xh     I/OAPIC or I/O(x)APIC which are not PCI 2.2 Compliant
565  *     2Xh     I/O(x)APIC which is PCI 2.2 Compliant
566  *     30h-FFh Reserved
567  *
568  * Some of the Intel ICH Specs (ICH2 to ICH5) documents the io-apic
569  * version as 0x2. This is an error with documentation and these ICH chips
570  * use io-apic's of version 0x20.
571  *
572  * For IO-APIC's with EOI register, we use that to do an explicit EOI.
573  * Otherwise, we simulate the EOI message manually by changing the trigger
574  * mode to edge and then back to level, with RTE being masked during this.
575  */
576 static void __eoi_ioapic_pin(int apic, int pin, int vector, struct irq_cfg *cfg)
577 {
578         if (mpc_ioapic_ver(apic) >= 0x20) {
579                 /*
580                  * Intr-remapping uses pin number as the virtual vector
581                  * in the RTE. Actual vector is programmed in
582                  * intr-remapping table entry. Hence for the io-apic
583                  * EOI we use the pin number.
584                  */
585                 if (cfg && irq_remapped(cfg))
586                         io_apic_eoi(apic, pin);
587                 else
588                         io_apic_eoi(apic, vector);
589         } else {
590                 struct IO_APIC_route_entry entry, entry1;
591
592                 entry = entry1 = __ioapic_read_entry(apic, pin);
593
594                 /*
595                  * Mask the entry and change the trigger mode to edge.
596                  */
597                 entry1.mask = 1;
598                 entry1.trigger = IOAPIC_EDGE;
599
600                 __ioapic_write_entry(apic, pin, entry1);
601
602                 /*
603                  * Restore the previous level triggered entry.
604                  */
605                 __ioapic_write_entry(apic, pin, entry);
606         }
607 }
608
609 static void eoi_ioapic_irq(unsigned int irq, struct irq_cfg *cfg)
610 {
611         struct irq_pin_list *entry;
612         unsigned long flags;
613
614         raw_spin_lock_irqsave(&ioapic_lock, flags);
615         for_each_irq_pin(entry, cfg->irq_2_pin)
616                 __eoi_ioapic_pin(entry->apic, entry->pin, cfg->vector, cfg);
617         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
618 }
619
620 static void clear_IO_APIC_pin(unsigned int apic, unsigned int pin)
621 {
622         struct IO_APIC_route_entry entry;
623
624         /* Check delivery_mode to be sure we're not clearing an SMI pin */
625         entry = ioapic_read_entry(apic, pin);
626         if (entry.delivery_mode == dest_SMI)
627                 return;
628
629         /*
630          * Make sure the entry is masked and re-read the contents to check
631          * if it is a level triggered pin and if the remote-IRR is set.
632          */
633         if (!entry.mask) {
634                 entry.mask = 1;
635                 ioapic_write_entry(apic, pin, entry);
636                 entry = ioapic_read_entry(apic, pin);
637         }
638
639         if (entry.irr) {
640                 unsigned long flags;
641
642                 /*
643                  * Make sure the trigger mode is set to level. Explicit EOI
644                  * doesn't clear the remote-IRR if the trigger mode is not
645                  * set to level.
646                  */
647                 if (!entry.trigger) {
648                         entry.trigger = IOAPIC_LEVEL;
649                         ioapic_write_entry(apic, pin, entry);
650                 }
651
652                 raw_spin_lock_irqsave(&ioapic_lock, flags);
653                 __eoi_ioapic_pin(apic, pin, entry.vector, NULL);
654                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
655         }
656
657         /*
658          * Clear the rest of the bits in the IO-APIC RTE except for the mask
659          * bit.
660          */
661         ioapic_mask_entry(apic, pin);
662         entry = ioapic_read_entry(apic, pin);
663         if (entry.irr)
664                 pr_err("Unable to reset IRR for apic: %d, pin :%d\n",
665                        mpc_ioapic_id(apic), pin);
666 }
667
668 static void clear_IO_APIC (void)
669 {
670         int apic, pin;
671
672         for (apic = 0; apic < nr_ioapics; apic++)
673                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++)
674                         clear_IO_APIC_pin(apic, pin);
675 }
676
677 #ifdef CONFIG_X86_32
678 /*
679  * support for broken MP BIOSs, enables hand-redirection of PIRQ0-7 to
680  * specific CPU-side IRQs.
681  */
682
683 #define MAX_PIRQS 8
684 static int pirq_entries[MAX_PIRQS] = {
685         [0 ... MAX_PIRQS - 1] = -1
686 };
687
688 static int __init ioapic_pirq_setup(char *str)
689 {
690         int i, max;
691         int ints[MAX_PIRQS+1];
692
693         get_options(str, ARRAY_SIZE(ints), ints);
694
695         apic_printk(APIC_VERBOSE, KERN_INFO
696                         "PIRQ redirection, working around broken MP-BIOS.\n");
697         max = MAX_PIRQS;
698         if (ints[0] < MAX_PIRQS)
699                 max = ints[0];
700
701         for (i = 0; i < max; i++) {
702                 apic_printk(APIC_VERBOSE, KERN_DEBUG
703                                 "... PIRQ%d -> IRQ %d\n", i, ints[i+1]);
704                 /*
705                  * PIRQs are mapped upside down, usually.
706                  */
707                 pirq_entries[MAX_PIRQS-i-1] = ints[i+1];
708         }
709         return 1;
710 }
711
712 __setup("pirq=", ioapic_pirq_setup);
713 #endif /* CONFIG_X86_32 */
714
715 /*
716  * Saves all the IO-APIC RTE's
717  */
718 int save_ioapic_entries(void)
719 {
720         int apic, pin;
721         int err = 0;
722
723         for (apic = 0; apic < nr_ioapics; apic++) {
724                 if (!ioapics[apic].saved_registers) {
725                         err = -ENOMEM;
726                         continue;
727                 }
728
729                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++)
730                         ioapics[apic].saved_registers[pin] =
731                                 ioapic_read_entry(apic, pin);
732         }
733
734         return err;
735 }
736
737 /*
738  * Mask all IO APIC entries.
739  */
740 void mask_ioapic_entries(void)
741 {
742         int apic, pin;
743
744         for (apic = 0; apic < nr_ioapics; apic++) {
745                 if (!ioapics[apic].saved_registers)
746                         continue;
747
748                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++) {
749                         struct IO_APIC_route_entry entry;
750
751                         entry = ioapics[apic].saved_registers[pin];
752                         if (!entry.mask) {
753                                 entry.mask = 1;
754                                 ioapic_write_entry(apic, pin, entry);
755                         }
756                 }
757         }
758 }
759
760 /*
761  * Restore IO APIC entries which was saved in the ioapic structure.
762  */
763 int restore_ioapic_entries(void)
764 {
765         int apic, pin;
766
767         for (apic = 0; apic < nr_ioapics; apic++) {
768                 if (!ioapics[apic].saved_registers)
769                         continue;
770
771                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++)
772                         ioapic_write_entry(apic, pin,
773                                            ioapics[apic].saved_registers[pin]);
774         }
775         return 0;
776 }
777
778 /*
779  * Find the IRQ entry number of a certain pin.
780  */
781 static int find_irq_entry(int ioapic_idx, int pin, int type)
782 {
783         int i;
784
785         for (i = 0; i < mp_irq_entries; i++)
786                 if (mp_irqs[i].irqtype == type &&
787                     (mp_irqs[i].dstapic == mpc_ioapic_id(ioapic_idx) ||
788                      mp_irqs[i].dstapic == MP_APIC_ALL) &&
789                     mp_irqs[i].dstirq == pin)
790                         return i;
791
792         return -1;
793 }
794
795 /*
796  * Find the pin to which IRQ[irq] (ISA) is connected
797  */
798 static int __init find_isa_irq_pin(int irq, int type)
799 {
800         int i;
801
802         for (i = 0; i < mp_irq_entries; i++) {
803                 int lbus = mp_irqs[i].srcbus;
804
805                 if (test_bit(lbus, mp_bus_not_pci) &&
806                     (mp_irqs[i].irqtype == type) &&
807                     (mp_irqs[i].srcbusirq == irq))
808
809                         return mp_irqs[i].dstirq;
810         }
811         return -1;
812 }
813
814 static int __init find_isa_irq_apic(int irq, int type)
815 {
816         int i;
817
818         for (i = 0; i < mp_irq_entries; i++) {
819                 int lbus = mp_irqs[i].srcbus;
820
821                 if (test_bit(lbus, mp_bus_not_pci) &&
822                     (mp_irqs[i].irqtype == type) &&
823                     (mp_irqs[i].srcbusirq == irq))
824                         break;
825         }
826
827         if (i < mp_irq_entries) {
828                 int ioapic_idx;
829
830                 for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
831                         if (mpc_ioapic_id(ioapic_idx) == mp_irqs[i].dstapic)
832                                 return ioapic_idx;
833         }
834
835         return -1;
836 }
837
838 #ifdef CONFIG_EISA
839 /*
840  * EISA Edge/Level control register, ELCR
841  */
842 static int EISA_ELCR(unsigned int irq)
843 {
844         if (irq < legacy_pic->nr_legacy_irqs) {
845                 unsigned int port = 0x4d0 + (irq >> 3);
846                 return (inb(port) >> (irq & 7)) & 1;
847         }
848         apic_printk(APIC_VERBOSE, KERN_INFO
849                         "Broken MPtable reports ISA irq %d\n", irq);
850         return 0;
851 }
852
853 #endif
854
855 /* ISA interrupts are always polarity zero edge triggered,
856  * when listed as conforming in the MP table. */
857
858 #define default_ISA_trigger(idx)        (0)
859 #define default_ISA_polarity(idx)       (0)
860
861 /* EISA interrupts are always polarity zero and can be edge or level
862  * trigger depending on the ELCR value.  If an interrupt is listed as
863  * EISA conforming in the MP table, that means its trigger type must
864  * be read in from the ELCR */
865
866 #define default_EISA_trigger(idx)       (EISA_ELCR(mp_irqs[idx].srcbusirq))
867 #define default_EISA_polarity(idx)      default_ISA_polarity(idx)
868
869 /* PCI interrupts are always polarity one level triggered,
870  * when listed as conforming in the MP table. */
871
872 #define default_PCI_trigger(idx)        (1)
873 #define default_PCI_polarity(idx)       (1)
874
875 static int irq_polarity(int idx)
876 {
877         int bus = mp_irqs[idx].srcbus;
878         int polarity;
879
880         /*
881          * Determine IRQ line polarity (high active or low active):
882          */
883         switch (mp_irqs[idx].irqflag & 3)
884         {
885                 case 0: /* conforms, ie. bus-type dependent polarity */
886                         if (test_bit(bus, mp_bus_not_pci))
887                                 polarity = default_ISA_polarity(idx);
888                         else
889                                 polarity = default_PCI_polarity(idx);
890                         break;
891                 case 1: /* high active */
892                 {
893                         polarity = 0;
894                         break;
895                 }
896                 case 2: /* reserved */
897                 {
898                         pr_warn("broken BIOS!!\n");
899                         polarity = 1;
900                         break;
901                 }
902                 case 3: /* low active */
903                 {
904                         polarity = 1;
905                         break;
906                 }
907                 default: /* invalid */
908                 {
909                         pr_warn("broken BIOS!!\n");
910                         polarity = 1;
911                         break;
912                 }
913         }
914         return polarity;
915 }
916
917 static int irq_trigger(int idx)
918 {
919         int bus = mp_irqs[idx].srcbus;
920         int trigger;
921
922         /*
923          * Determine IRQ trigger mode (edge or level sensitive):
924          */
925         switch ((mp_irqs[idx].irqflag>>2) & 3)
926         {
927                 case 0: /* conforms, ie. bus-type dependent */
928                         if (test_bit(bus, mp_bus_not_pci))
929                                 trigger = default_ISA_trigger(idx);
930                         else
931                                 trigger = default_PCI_trigger(idx);
932 #ifdef CONFIG_EISA
933                         switch (mp_bus_id_to_type[bus]) {
934                                 case MP_BUS_ISA: /* ISA pin */
935                                 {
936                                         /* set before the switch */
937                                         break;
938                                 }
939                                 case MP_BUS_EISA: /* EISA pin */
940                                 {
941                                         trigger = default_EISA_trigger(idx);
942                                         break;
943                                 }
944                                 case MP_BUS_PCI: /* PCI pin */
945                                 {
946                                         /* set before the switch */
947                                         break;
948                                 }
949                                 default:
950                                 {
951                                         pr_warn("broken BIOS!!\n");
952                                         trigger = 1;
953                                         break;
954                                 }
955                         }
956 #endif
957                         break;
958                 case 1: /* edge */
959                 {
960                         trigger = 0;
961                         break;
962                 }
963                 case 2: /* reserved */
964                 {
965                         pr_warn("broken BIOS!!\n");
966                         trigger = 1;
967                         break;
968                 }
969                 case 3: /* level */
970                 {
971                         trigger = 1;
972                         break;
973                 }
974                 default: /* invalid */
975                 {
976                         pr_warn("broken BIOS!!\n");
977                         trigger = 0;
978                         break;
979                 }
980         }
981         return trigger;
982 }
983
984 static int pin_2_irq(int idx, int apic, int pin)
985 {
986         int irq;
987         int bus = mp_irqs[idx].srcbus;
988         struct mp_ioapic_gsi *gsi_cfg = mp_ioapic_gsi_routing(apic);
989
990         /*
991          * Debugging check, we are in big trouble if this message pops up!
992          */
993         if (mp_irqs[idx].dstirq != pin)
994                 pr_err("broken BIOS or MPTABLE parser, ayiee!!\n");
995
996         if (test_bit(bus, mp_bus_not_pci)) {
997                 irq = mp_irqs[idx].srcbusirq;
998         } else {
999                 u32 gsi = gsi_cfg->gsi_base + pin;
1000
1001                 if (gsi >= NR_IRQS_LEGACY)
1002                         irq = gsi;
1003                 else
1004                         irq = gsi_top + gsi;
1005         }
1006
1007 #ifdef CONFIG_X86_32
1008         /*
1009          * PCI IRQ command line redirection. Yes, limits are hardcoded.
1010          */
1011         if ((pin >= 16) && (pin <= 23)) {
1012                 if (pirq_entries[pin-16] != -1) {
1013                         if (!pirq_entries[pin-16]) {
1014                                 apic_printk(APIC_VERBOSE, KERN_DEBUG
1015                                                 "disabling PIRQ%d\n", pin-16);
1016                         } else {
1017                                 irq = pirq_entries[pin-16];
1018                                 apic_printk(APIC_VERBOSE, KERN_DEBUG
1019                                                 "using PIRQ%d -> IRQ %d\n",
1020                                                 pin-16, irq);
1021                         }
1022                 }
1023         }
1024 #endif
1025
1026         return irq;
1027 }
1028
1029 /*
1030  * Find a specific PCI IRQ entry.
1031  * Not an __init, possibly needed by modules
1032  */
1033 int IO_APIC_get_PCI_irq_vector(int bus, int slot, int pin,
1034                                 struct io_apic_irq_attr *irq_attr)
1035 {
1036         int ioapic_idx, i, best_guess = -1;
1037
1038         apic_printk(APIC_DEBUG,
1039                     "querying PCI -> IRQ mapping bus:%d, slot:%d, pin:%d.\n",
1040                     bus, slot, pin);
1041         if (test_bit(bus, mp_bus_not_pci)) {
1042                 apic_printk(APIC_VERBOSE,
1043                             "PCI BIOS passed nonexistent PCI bus %d!\n", bus);
1044                 return -1;
1045         }
1046         for (i = 0; i < mp_irq_entries; i++) {
1047                 int lbus = mp_irqs[i].srcbus;
1048
1049                 for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1050                         if (mpc_ioapic_id(ioapic_idx) == mp_irqs[i].dstapic ||
1051                             mp_irqs[i].dstapic == MP_APIC_ALL)
1052                                 break;
1053
1054                 if (!test_bit(lbus, mp_bus_not_pci) &&
1055                     !mp_irqs[i].irqtype &&
1056                     (bus == lbus) &&
1057                     (slot == ((mp_irqs[i].srcbusirq >> 2) & 0x1f))) {
1058                         int irq = pin_2_irq(i, ioapic_idx, mp_irqs[i].dstirq);
1059
1060                         if (!(ioapic_idx || IO_APIC_IRQ(irq)))
1061                                 continue;
1062
1063                         if (pin == (mp_irqs[i].srcbusirq & 3)) {
1064                                 set_io_apic_irq_attr(irq_attr, ioapic_idx,
1065                                                      mp_irqs[i].dstirq,
1066                                                      irq_trigger(i),
1067                                                      irq_polarity(i));
1068                                 return irq;
1069                         }
1070                         /*
1071                          * Use the first all-but-pin matching entry as a
1072                          * best-guess fuzzy result for broken mptables.
1073                          */
1074                         if (best_guess < 0) {
1075                                 set_io_apic_irq_attr(irq_attr, ioapic_idx,
1076                                                      mp_irqs[i].dstirq,
1077                                                      irq_trigger(i),
1078                                                      irq_polarity(i));
1079                                 best_guess = irq;
1080                         }
1081                 }
1082         }
1083         return best_guess;
1084 }
1085 EXPORT_SYMBOL(IO_APIC_get_PCI_irq_vector);
1086
1087 void lock_vector_lock(void)
1088 {
1089         /* Used to the online set of cpus does not change
1090          * during assign_irq_vector.
1091          */
1092         raw_spin_lock(&vector_lock);
1093 }
1094
1095 void unlock_vector_lock(void)
1096 {
1097         raw_spin_unlock(&vector_lock);
1098 }
1099
1100 static int
1101 __assign_irq_vector(int irq, struct irq_cfg *cfg, const struct cpumask *mask)
1102 {
1103         /*
1104          * NOTE! The local APIC isn't very good at handling
1105          * multiple interrupts at the same interrupt level.
1106          * As the interrupt level is determined by taking the
1107          * vector number and shifting that right by 4, we
1108          * want to spread these out a bit so that they don't
1109          * all fall in the same interrupt level.
1110          *
1111          * Also, we've got to be careful not to trash gate
1112          * 0x80, because int 0x80 is hm, kind of importantish. ;)
1113          */
1114         static int current_vector = FIRST_EXTERNAL_VECTOR + VECTOR_OFFSET_START;
1115         static int current_offset = VECTOR_OFFSET_START % 16;
1116         int cpu, err;
1117         cpumask_var_t tmp_mask;
1118
1119         if (cfg->move_in_progress)
1120                 return -EBUSY;
1121
1122         if (!alloc_cpumask_var(&tmp_mask, GFP_ATOMIC))
1123                 return -ENOMEM;
1124
1125         /* Only try and allocate irqs on cpus that are present */
1126         err = -ENOSPC;
1127         cpumask_clear(cfg->old_domain);
1128         cpu = cpumask_first_and(mask, cpu_online_mask);
1129         while (cpu < nr_cpu_ids) {
1130                 int new_cpu, vector, offset;
1131
1132                 apic->vector_allocation_domain(cpu, tmp_mask, mask);
1133
1134                 if (cpumask_subset(tmp_mask, cfg->domain)) {
1135                         err = 0;
1136                         if (cpumask_equal(tmp_mask, cfg->domain))
1137                                 break;
1138                         /*
1139                          * New cpumask using the vector is a proper subset of
1140                          * the current in use mask. So cleanup the vector
1141                          * allocation for the members that are not used anymore.
1142                          */
1143                         cpumask_andnot(cfg->old_domain, cfg->domain, tmp_mask);
1144                         cfg->move_in_progress =
1145                            cpumask_intersects(cfg->old_domain, cpu_online_mask);
1146                         cpumask_and(cfg->domain, cfg->domain, tmp_mask);
1147                         break;
1148                 }
1149
1150                 vector = current_vector;
1151                 offset = current_offset;
1152 next:
1153                 vector += 16;
1154                 if (vector >= first_system_vector) {
1155                         offset = (offset + 1) % 16;
1156                         vector = FIRST_EXTERNAL_VECTOR + offset;
1157                 }
1158
1159                 if (unlikely(current_vector == vector)) {
1160                         cpumask_or(cfg->old_domain, cfg->old_domain, tmp_mask);
1161                         cpumask_andnot(tmp_mask, mask, cfg->old_domain);
1162                         cpu = cpumask_first_and(tmp_mask, cpu_online_mask);
1163                         continue;
1164                 }
1165
1166                 if (test_bit(vector, used_vectors))
1167                         goto next;
1168
1169                 for_each_cpu_and(new_cpu, tmp_mask, cpu_online_mask)
1170                         if (per_cpu(vector_irq, new_cpu)[vector] != -1)
1171                                 goto next;
1172                 /* Found one! */
1173                 current_vector = vector;
1174                 current_offset = offset;
1175                 if (cfg->vector) {
1176                         cpumask_copy(cfg->old_domain, cfg->domain);
1177                         cfg->move_in_progress =
1178                            cpumask_intersects(cfg->old_domain, cpu_online_mask);
1179                 }
1180                 for_each_cpu_and(new_cpu, tmp_mask, cpu_online_mask)
1181                         per_cpu(vector_irq, new_cpu)[vector] = irq;
1182                 cfg->vector = vector;
1183                 cpumask_copy(cfg->domain, tmp_mask);
1184                 err = 0;
1185                 break;
1186         }
1187         free_cpumask_var(tmp_mask);
1188         return err;
1189 }
1190
1191 int assign_irq_vector(int irq, struct irq_cfg *cfg, const struct cpumask *mask)
1192 {
1193         int err;
1194         unsigned long flags;
1195
1196         raw_spin_lock_irqsave(&vector_lock, flags);
1197         err = __assign_irq_vector(irq, cfg, mask);
1198         raw_spin_unlock_irqrestore(&vector_lock, flags);
1199         return err;
1200 }
1201
1202 static void __clear_irq_vector(int irq, struct irq_cfg *cfg)
1203 {
1204         int cpu, vector;
1205
1206         BUG_ON(!cfg->vector);
1207
1208         vector = cfg->vector;
1209         for_each_cpu_and(cpu, cfg->domain, cpu_online_mask)
1210                 per_cpu(vector_irq, cpu)[vector] = -1;
1211
1212         cfg->vector = 0;
1213         cpumask_clear(cfg->domain);
1214
1215         if (likely(!cfg->move_in_progress))
1216                 return;
1217         for_each_cpu_and(cpu, cfg->old_domain, cpu_online_mask) {
1218                 for (vector = FIRST_EXTERNAL_VECTOR; vector < NR_VECTORS;
1219                                                                 vector++) {
1220                         if (per_cpu(vector_irq, cpu)[vector] != irq)
1221                                 continue;
1222                         per_cpu(vector_irq, cpu)[vector] = -1;
1223                         break;
1224                 }
1225         }
1226         cfg->move_in_progress = 0;
1227 }
1228
1229 void __setup_vector_irq(int cpu)
1230 {
1231         /* Initialize vector_irq on a new cpu */
1232         int irq, vector;
1233         struct irq_cfg *cfg;
1234
1235         /*
1236          * vector_lock will make sure that we don't run into irq vector
1237          * assignments that might be happening on another cpu in parallel,
1238          * while we setup our initial vector to irq mappings.
1239          */
1240         raw_spin_lock(&vector_lock);
1241         /* Mark the inuse vectors */
1242         for_each_active_irq(irq) {
1243                 cfg = irq_get_chip_data(irq);
1244                 if (!cfg)
1245                         continue;
1246
1247                 if (!cpumask_test_cpu(cpu, cfg->domain))
1248                         continue;
1249                 vector = cfg->vector;
1250                 per_cpu(vector_irq, cpu)[vector] = irq;
1251         }
1252         /* Mark the free vectors */
1253         for (vector = 0; vector < NR_VECTORS; ++vector) {
1254                 irq = per_cpu(vector_irq, cpu)[vector];
1255                 if (irq < 0)
1256                         continue;
1257
1258                 cfg = irq_cfg(irq);
1259                 if (!cpumask_test_cpu(cpu, cfg->domain))
1260                         per_cpu(vector_irq, cpu)[vector] = -1;
1261         }
1262         raw_spin_unlock(&vector_lock);
1263 }
1264
1265 static struct irq_chip ioapic_chip;
1266
1267 #ifdef CONFIG_X86_32
1268 static inline int IO_APIC_irq_trigger(int irq)
1269 {
1270         int apic, idx, pin;
1271
1272         for (apic = 0; apic < nr_ioapics; apic++) {
1273                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++) {
1274                         idx = find_irq_entry(apic, pin, mp_INT);
1275                         if ((idx != -1) && (irq == pin_2_irq(idx, apic, pin)))
1276                                 return irq_trigger(idx);
1277                 }
1278         }
1279         /*
1280          * nonexistent IRQs are edge default
1281          */
1282         return 0;
1283 }
1284 #else
1285 static inline int IO_APIC_irq_trigger(int irq)
1286 {
1287         return 1;
1288 }
1289 #endif
1290
1291 static void ioapic_register_intr(unsigned int irq, struct irq_cfg *cfg,
1292                                  unsigned long trigger)
1293 {
1294         struct irq_chip *chip = &ioapic_chip;
1295         irq_flow_handler_t hdl;
1296         bool fasteoi;
1297
1298         if ((trigger == IOAPIC_AUTO && IO_APIC_irq_trigger(irq)) ||
1299             trigger == IOAPIC_LEVEL) {
1300                 irq_set_status_flags(irq, IRQ_LEVEL);
1301                 fasteoi = true;
1302         } else {
1303                 irq_clear_status_flags(irq, IRQ_LEVEL);
1304                 fasteoi = false;
1305         }
1306
1307         if (irq_remapped(cfg)) {
1308                 irq_set_status_flags(irq, IRQ_MOVE_PCNTXT);
1309                 irq_remap_modify_chip_defaults(chip);
1310                 fasteoi = trigger != 0;
1311         }
1312
1313         hdl = fasteoi ? handle_fasteoi_irq : handle_edge_irq;
1314         irq_set_chip_and_handler_name(irq, chip, hdl,
1315                                       fasteoi ? "fasteoi" : "edge");
1316 }
1317
1318 static int setup_ioapic_entry(int irq, struct IO_APIC_route_entry *entry,
1319                                unsigned int destination, int vector,
1320                                struct io_apic_irq_attr *attr)
1321 {
1322         if (irq_remapping_enabled)
1323                 return setup_ioapic_remapped_entry(irq, entry, destination,
1324                                                    vector, attr);
1325
1326         memset(entry, 0, sizeof(*entry));
1327
1328         entry->delivery_mode = apic->irq_delivery_mode;
1329         entry->dest_mode     = apic->irq_dest_mode;
1330         entry->dest          = destination;
1331         entry->vector        = vector;
1332         entry->mask          = 0;                       /* enable IRQ */
1333         entry->trigger       = attr->trigger;
1334         entry->polarity      = attr->polarity;
1335
1336         /*
1337          * Mask level triggered irqs.
1338          * Use IRQ_DELAYED_DISABLE for edge triggered irqs.
1339          */
1340         if (attr->trigger)
1341                 entry->mask = 1;
1342
1343         return 0;
1344 }
1345
1346 static void setup_ioapic_irq(unsigned int irq, struct irq_cfg *cfg,
1347                                 struct io_apic_irq_attr *attr)
1348 {
1349         struct IO_APIC_route_entry entry;
1350         unsigned int dest;
1351
1352         if (!IO_APIC_IRQ(irq))
1353                 return;
1354
1355         if (assign_irq_vector(irq, cfg, apic->target_cpus()))
1356                 return;
1357
1358         if (apic->cpu_mask_to_apicid_and(cfg->domain, apic->target_cpus(),
1359                                          &dest)) {
1360                 pr_warn("Failed to obtain apicid for ioapic %d, pin %d\n",
1361                         mpc_ioapic_id(attr->ioapic), attr->ioapic_pin);
1362                 __clear_irq_vector(irq, cfg);
1363
1364                 return;
1365         }
1366
1367         apic_printk(APIC_VERBOSE,KERN_DEBUG
1368                     "IOAPIC[%d]: Set routing entry (%d-%d -> 0x%x -> "
1369                     "IRQ %d Mode:%i Active:%i Dest:%d)\n",
1370                     attr->ioapic, mpc_ioapic_id(attr->ioapic), attr->ioapic_pin,
1371                     cfg->vector, irq, attr->trigger, attr->polarity, dest);
1372
1373         if (setup_ioapic_entry(irq, &entry, dest, cfg->vector, attr)) {
1374                 pr_warn("Failed to setup ioapic entry for ioapic %d, pin %d\n",
1375                         mpc_ioapic_id(attr->ioapic), attr->ioapic_pin);
1376                 __clear_irq_vector(irq, cfg);
1377
1378                 return;
1379         }
1380
1381         ioapic_register_intr(irq, cfg, attr->trigger);
1382         if (irq < legacy_pic->nr_legacy_irqs)
1383                 legacy_pic->mask(irq);
1384
1385         ioapic_write_entry(attr->ioapic, attr->ioapic_pin, entry);
1386 }
1387
1388 static bool __init io_apic_pin_not_connected(int idx, int ioapic_idx, int pin)
1389 {
1390         if (idx != -1)
1391                 return false;
1392
1393         apic_printk(APIC_VERBOSE, KERN_DEBUG " apic %d pin %d not connected\n",
1394                     mpc_ioapic_id(ioapic_idx), pin);
1395         return true;
1396 }
1397
1398 static void __init __io_apic_setup_irqs(unsigned int ioapic_idx)
1399 {
1400         int idx, node = cpu_to_node(0);
1401         struct io_apic_irq_attr attr;
1402         unsigned int pin, irq;
1403
1404         for (pin = 0; pin < ioapics[ioapic_idx].nr_registers; pin++) {
1405                 idx = find_irq_entry(ioapic_idx, pin, mp_INT);
1406                 if (io_apic_pin_not_connected(idx, ioapic_idx, pin))
1407                         continue;
1408
1409                 irq = pin_2_irq(idx, ioapic_idx, pin);
1410
1411                 if ((ioapic_idx > 0) && (irq > 16))
1412                         continue;
1413
1414                 /*
1415                  * Skip the timer IRQ if there's a quirk handler
1416                  * installed and if it returns 1:
1417                  */
1418                 if (apic->multi_timer_check &&
1419                     apic->multi_timer_check(ioapic_idx, irq))
1420                         continue;
1421
1422                 set_io_apic_irq_attr(&attr, ioapic_idx, pin, irq_trigger(idx),
1423                                      irq_polarity(idx));
1424
1425                 io_apic_setup_irq_pin(irq, node, &attr);
1426         }
1427 }
1428
1429 static void __init setup_IO_APIC_irqs(void)
1430 {
1431         unsigned int ioapic_idx;
1432
1433         apic_printk(APIC_VERBOSE, KERN_DEBUG "init IO_APIC IRQs\n");
1434
1435         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1436                 __io_apic_setup_irqs(ioapic_idx);
1437 }
1438
1439 /*
1440  * for the gsit that is not in first ioapic
1441  * but could not use acpi_register_gsi()
1442  * like some special sci in IBM x3330
1443  */
1444 void setup_IO_APIC_irq_extra(u32 gsi)
1445 {
1446         int ioapic_idx = 0, pin, idx, irq, node = cpu_to_node(0);
1447         struct io_apic_irq_attr attr;
1448
1449         /*
1450          * Convert 'gsi' to 'ioapic.pin'.
1451          */
1452         ioapic_idx = mp_find_ioapic(gsi);
1453         if (ioapic_idx < 0)
1454                 return;
1455
1456         pin = mp_find_ioapic_pin(ioapic_idx, gsi);
1457         idx = find_irq_entry(ioapic_idx, pin, mp_INT);
1458         if (idx == -1)
1459                 return;
1460
1461         irq = pin_2_irq(idx, ioapic_idx, pin);
1462
1463         /* Only handle the non legacy irqs on secondary ioapics */
1464         if (ioapic_idx == 0 || irq < NR_IRQS_LEGACY)
1465                 return;
1466
1467         set_io_apic_irq_attr(&attr, ioapic_idx, pin, irq_trigger(idx),
1468                              irq_polarity(idx));
1469
1470         io_apic_setup_irq_pin_once(irq, node, &attr);
1471 }
1472
1473 /*
1474  * Set up the timer pin, possibly with the 8259A-master behind.
1475  */
1476 static void __init setup_timer_IRQ0_pin(unsigned int ioapic_idx,
1477                                         unsigned int pin, int vector)
1478 {
1479         struct IO_APIC_route_entry entry;
1480         unsigned int dest;
1481
1482         if (irq_remapping_enabled)
1483                 return;
1484
1485         memset(&entry, 0, sizeof(entry));
1486
1487         /*
1488          * We use logical delivery to get the timer IRQ
1489          * to the first CPU.
1490          */
1491         if (unlikely(apic->cpu_mask_to_apicid_and(apic->target_cpus(),
1492                                                   apic->target_cpus(), &dest)))
1493                 dest = BAD_APICID;
1494
1495         entry.dest_mode = apic->irq_dest_mode;
1496         entry.mask = 0;                 /* don't mask IRQ for edge */
1497         entry.dest = dest;
1498         entry.delivery_mode = apic->irq_delivery_mode;
1499         entry.polarity = 0;
1500         entry.trigger = 0;
1501         entry.vector = vector;
1502
1503         /*
1504          * The timer IRQ doesn't have to know that behind the
1505          * scene we may have a 8259A-master in AEOI mode ...
1506          */
1507         irq_set_chip_and_handler_name(0, &ioapic_chip, handle_edge_irq,
1508                                       "edge");
1509
1510         /*
1511          * Add it to the IO-APIC irq-routing table:
1512          */
1513         ioapic_write_entry(ioapic_idx, pin, entry);
1514 }
1515
1516 __apicdebuginit(void) print_IO_APIC(int ioapic_idx)
1517 {
1518         int i;
1519         union IO_APIC_reg_00 reg_00;
1520         union IO_APIC_reg_01 reg_01;
1521         union IO_APIC_reg_02 reg_02;
1522         union IO_APIC_reg_03 reg_03;
1523         unsigned long flags;
1524
1525         raw_spin_lock_irqsave(&ioapic_lock, flags);
1526         reg_00.raw = io_apic_read(ioapic_idx, 0);
1527         reg_01.raw = io_apic_read(ioapic_idx, 1);
1528         if (reg_01.bits.version >= 0x10)
1529                 reg_02.raw = io_apic_read(ioapic_idx, 2);
1530         if (reg_01.bits.version >= 0x20)
1531                 reg_03.raw = io_apic_read(ioapic_idx, 3);
1532         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
1533
1534         printk(KERN_DEBUG "IO APIC #%d......\n", mpc_ioapic_id(ioapic_idx));
1535         printk(KERN_DEBUG ".... register #00: %08X\n", reg_00.raw);
1536         printk(KERN_DEBUG ".......    : physical APIC id: %02X\n", reg_00.bits.ID);
1537         printk(KERN_DEBUG ".......    : Delivery Type: %X\n", reg_00.bits.delivery_type);
1538         printk(KERN_DEBUG ".......    : LTS          : %X\n", reg_00.bits.LTS);
1539
1540         printk(KERN_DEBUG ".... register #01: %08X\n", *(int *)&reg_01);
1541         printk(KERN_DEBUG ".......     : max redirection entries: %02X\n",
1542                 reg_01.bits.entries);
1543
1544         printk(KERN_DEBUG ".......     : PRQ implemented: %X\n", reg_01.bits.PRQ);
1545         printk(KERN_DEBUG ".......     : IO APIC version: %02X\n",
1546                 reg_01.bits.version);
1547
1548         /*
1549          * Some Intel chipsets with IO APIC VERSION of 0x1? don't have reg_02,
1550          * but the value of reg_02 is read as the previous read register
1551          * value, so ignore it if reg_02 == reg_01.
1552          */
1553         if (reg_01.bits.version >= 0x10 && reg_02.raw != reg_01.raw) {
1554                 printk(KERN_DEBUG ".... register #02: %08X\n", reg_02.raw);
1555                 printk(KERN_DEBUG ".......     : arbitration: %02X\n", reg_02.bits.arbitration);
1556         }
1557
1558         /*
1559          * Some Intel chipsets with IO APIC VERSION of 0x2? don't have reg_02
1560          * or reg_03, but the value of reg_0[23] is read as the previous read
1561          * register value, so ignore it if reg_03 == reg_0[12].
1562          */
1563         if (reg_01.bits.version >= 0x20 && reg_03.raw != reg_02.raw &&
1564             reg_03.raw != reg_01.raw) {
1565                 printk(KERN_DEBUG ".... register #03: %08X\n", reg_03.raw);
1566                 printk(KERN_DEBUG ".......     : Boot DT    : %X\n", reg_03.bits.boot_DT);
1567         }
1568
1569         printk(KERN_DEBUG ".... IRQ redirection table:\n");
1570
1571         if (irq_remapping_enabled) {
1572                 printk(KERN_DEBUG " NR Indx Fmt Mask Trig IRR"
1573                         " Pol Stat Indx2 Zero Vect:\n");
1574         } else {
1575                 printk(KERN_DEBUG " NR Dst Mask Trig IRR Pol"
1576                         " Stat Dmod Deli Vect:\n");
1577         }
1578
1579         for (i = 0; i <= reg_01.bits.entries; i++) {
1580                 if (irq_remapping_enabled) {
1581                         struct IO_APIC_route_entry entry;
1582                         struct IR_IO_APIC_route_entry *ir_entry;
1583
1584                         entry = ioapic_read_entry(ioapic_idx, i);
1585                         ir_entry = (struct IR_IO_APIC_route_entry *) &entry;
1586                         printk(KERN_DEBUG " %02x %04X ",
1587                                 i,
1588                                 ir_entry->index
1589                         );
1590                         pr_cont("%1d   %1d    %1d    %1d   %1d   "
1591                                 "%1d    %1d     %X    %02X\n",
1592                                 ir_entry->format,
1593                                 ir_entry->mask,
1594                                 ir_entry->trigger,
1595                                 ir_entry->irr,
1596                                 ir_entry->polarity,
1597                                 ir_entry->delivery_status,
1598                                 ir_entry->index2,
1599                                 ir_entry->zero,
1600                                 ir_entry->vector
1601                         );
1602                 } else {
1603                         struct IO_APIC_route_entry entry;
1604
1605                         entry = ioapic_read_entry(ioapic_idx, i);
1606                         printk(KERN_DEBUG " %02x %02X  ",
1607                                 i,
1608                                 entry.dest
1609                         );
1610                         pr_cont("%1d    %1d    %1d   %1d   %1d    "
1611                                 "%1d    %1d    %02X\n",
1612                                 entry.mask,
1613                                 entry.trigger,
1614                                 entry.irr,
1615                                 entry.polarity,
1616                                 entry.delivery_status,
1617                                 entry.dest_mode,
1618                                 entry.delivery_mode,
1619                                 entry.vector
1620                         );
1621                 }
1622         }
1623 }
1624
1625 __apicdebuginit(void) print_IO_APICs(void)
1626 {
1627         int ioapic_idx;
1628         struct irq_cfg *cfg;
1629         unsigned int irq;
1630         struct irq_chip *chip;
1631
1632         printk(KERN_DEBUG "number of MP IRQ sources: %d.\n", mp_irq_entries);
1633         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1634                 printk(KERN_DEBUG "number of IO-APIC #%d registers: %d.\n",
1635                        mpc_ioapic_id(ioapic_idx),
1636                        ioapics[ioapic_idx].nr_registers);
1637
1638         /*
1639          * We are a bit conservative about what we expect.  We have to
1640          * know about every hardware change ASAP.
1641          */
1642         printk(KERN_INFO "testing the IO APIC.......................\n");
1643
1644         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1645                 print_IO_APIC(ioapic_idx);
1646
1647         printk(KERN_DEBUG "IRQ to pin mappings:\n");
1648         for_each_active_irq(irq) {
1649                 struct irq_pin_list *entry;
1650
1651                 chip = irq_get_chip(irq);
1652                 if (chip != &ioapic_chip)
1653                         continue;
1654
1655                 cfg = irq_get_chip_data(irq);
1656                 if (!cfg)
1657                         continue;
1658                 entry = cfg->irq_2_pin;
1659                 if (!entry)
1660                         continue;
1661                 printk(KERN_DEBUG "IRQ%d ", irq);
1662                 for_each_irq_pin(entry, cfg->irq_2_pin)
1663                         pr_cont("-> %d:%d", entry->apic, entry->pin);
1664                 pr_cont("\n");
1665         }
1666
1667         printk(KERN_INFO ".................................... done.\n");
1668 }
1669
1670 __apicdebuginit(void) print_APIC_field(int base)
1671 {
1672         int i;
1673
1674         printk(KERN_DEBUG);
1675
1676         for (i = 0; i < 8; i++)
1677                 pr_cont("%08x", apic_read(base + i*0x10));
1678
1679         pr_cont("\n");
1680 }
1681
1682 __apicdebuginit(void) print_local_APIC(void *dummy)
1683 {
1684         unsigned int i, v, ver, maxlvt;
1685         u64 icr;
1686
1687         printk(KERN_DEBUG "printing local APIC contents on CPU#%d/%d:\n",
1688                 smp_processor_id(), hard_smp_processor_id());
1689         v = apic_read(APIC_ID);
1690         printk(KERN_INFO "... APIC ID:      %08x (%01x)\n", v, read_apic_id());
1691         v = apic_read(APIC_LVR);
1692         printk(KERN_INFO "... APIC VERSION: %08x\n", v);
1693         ver = GET_APIC_VERSION(v);
1694         maxlvt = lapic_get_maxlvt();
1695
1696         v = apic_read(APIC_TASKPRI);
1697         printk(KERN_DEBUG "... APIC TASKPRI: %08x (%02x)\n", v, v & APIC_TPRI_MASK);
1698
1699         if (APIC_INTEGRATED(ver)) {                     /* !82489DX */
1700                 if (!APIC_XAPIC(ver)) {
1701                         v = apic_read(APIC_ARBPRI);
1702                         printk(KERN_DEBUG "... APIC ARBPRI: %08x (%02x)\n", v,
1703                                v & APIC_ARBPRI_MASK);
1704                 }
1705                 v = apic_read(APIC_PROCPRI);
1706                 printk(KERN_DEBUG "... APIC PROCPRI: %08x\n", v);
1707         }
1708
1709         /*
1710          * Remote read supported only in the 82489DX and local APIC for
1711          * Pentium processors.
1712          */
1713         if (!APIC_INTEGRATED(ver) || maxlvt == 3) {
1714                 v = apic_read(APIC_RRR);
1715                 printk(KERN_DEBUG "... APIC RRR: %08x\n", v);
1716         }
1717
1718         v = apic_read(APIC_LDR);
1719         printk(KERN_DEBUG "... APIC LDR: %08x\n", v);
1720         if (!x2apic_enabled()) {
1721                 v = apic_read(APIC_DFR);
1722                 printk(KERN_DEBUG "... APIC DFR: %08x\n", v);
1723         }
1724         v = apic_read(APIC_SPIV);
1725         printk(KERN_DEBUG "... APIC SPIV: %08x\n", v);
1726
1727         printk(KERN_DEBUG "... APIC ISR field:\n");
1728         print_APIC_field(APIC_ISR);
1729         printk(KERN_DEBUG "... APIC TMR field:\n");
1730         print_APIC_field(APIC_TMR);
1731         printk(KERN_DEBUG "... APIC IRR field:\n");
1732         print_APIC_field(APIC_IRR);
1733
1734         if (APIC_INTEGRATED(ver)) {             /* !82489DX */
1735                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP. */
1736                         apic_write(APIC_ESR, 0);
1737
1738                 v = apic_read(APIC_ESR);
1739                 printk(KERN_DEBUG "... APIC ESR: %08x\n", v);
1740         }
1741
1742         icr = apic_icr_read();
1743         printk(KERN_DEBUG "... APIC ICR: %08x\n", (u32)icr);
1744         printk(KERN_DEBUG "... APIC ICR2: %08x\n", (u32)(icr >> 32));
1745
1746         v = apic_read(APIC_LVTT);
1747         printk(KERN_DEBUG "... APIC LVTT: %08x\n", v);
1748
1749         if (maxlvt > 3) {                       /* PC is LVT#4. */
1750                 v = apic_read(APIC_LVTPC);
1751                 printk(KERN_DEBUG "... APIC LVTPC: %08x\n", v);
1752         }
1753         v = apic_read(APIC_LVT0);
1754         printk(KERN_DEBUG "... APIC LVT0: %08x\n", v);
1755         v = apic_read(APIC_LVT1);
1756         printk(KERN_DEBUG "... APIC LVT1: %08x\n", v);
1757
1758         if (maxlvt > 2) {                       /* ERR is LVT#3. */
1759                 v = apic_read(APIC_LVTERR);
1760                 printk(KERN_DEBUG "... APIC LVTERR: %08x\n", v);
1761         }
1762
1763         v = apic_read(APIC_TMICT);
1764         printk(KERN_DEBUG "... APIC TMICT: %08x\n", v);
1765         v = apic_read(APIC_TMCCT);
1766         printk(KERN_DEBUG "... APIC TMCCT: %08x\n", v);
1767         v = apic_read(APIC_TDCR);
1768         printk(KERN_DEBUG "... APIC TDCR: %08x\n", v);
1769
1770         if (boot_cpu_has(X86_FEATURE_EXTAPIC)) {
1771                 v = apic_read(APIC_EFEAT);
1772                 maxlvt = (v >> 16) & 0xff;
1773                 printk(KERN_DEBUG "... APIC EFEAT: %08x\n", v);
1774                 v = apic_read(APIC_ECTRL);
1775                 printk(KERN_DEBUG "... APIC ECTRL: %08x\n", v);
1776                 for (i = 0; i < maxlvt; i++) {
1777                         v = apic_read(APIC_EILVTn(i));
1778                         printk(KERN_DEBUG "... APIC EILVT%d: %08x\n", i, v);
1779                 }
1780         }
1781         pr_cont("\n");
1782 }
1783
1784 __apicdebuginit(void) print_local_APICs(int maxcpu)
1785 {
1786         int cpu;
1787
1788         if (!maxcpu)
1789                 return;
1790
1791         preempt_disable();
1792         for_each_online_cpu(cpu) {
1793                 if (cpu >= maxcpu)
1794                         break;
1795                 smp_call_function_single(cpu, print_local_APIC, NULL, 1);
1796         }
1797         preempt_enable();
1798 }
1799
1800 __apicdebuginit(void) print_PIC(void)
1801 {
1802         unsigned int v;
1803         unsigned long flags;
1804
1805         if (!legacy_pic->nr_legacy_irqs)
1806                 return;
1807
1808         printk(KERN_DEBUG "\nprinting PIC contents\n");
1809
1810         raw_spin_lock_irqsave(&i8259A_lock, flags);
1811
1812         v = inb(0xa1) << 8 | inb(0x21);
1813         printk(KERN_DEBUG "... PIC  IMR: %04x\n", v);
1814
1815         v = inb(0xa0) << 8 | inb(0x20);
1816         printk(KERN_DEBUG "... PIC  IRR: %04x\n", v);
1817
1818         outb(0x0b,0xa0);
1819         outb(0x0b,0x20);
1820         v = inb(0xa0) << 8 | inb(0x20);
1821         outb(0x0a,0xa0);
1822         outb(0x0a,0x20);
1823
1824         raw_spin_unlock_irqrestore(&i8259A_lock, flags);
1825
1826         printk(KERN_DEBUG "... PIC  ISR: %04x\n", v);
1827
1828         v = inb(0x4d1) << 8 | inb(0x4d0);
1829         printk(KERN_DEBUG "... PIC ELCR: %04x\n", v);
1830 }
1831
1832 static int __initdata show_lapic = 1;
1833 static __init int setup_show_lapic(char *arg)
1834 {
1835         int num = -1;
1836
1837         if (strcmp(arg, "all") == 0) {
1838                 show_lapic = CONFIG_NR_CPUS;
1839         } else {
1840                 get_option(&arg, &num);
1841                 if (num >= 0)
1842                         show_lapic = num;
1843         }
1844
1845         return 1;
1846 }
1847 __setup("show_lapic=", setup_show_lapic);
1848
1849 __apicdebuginit(int) print_ICs(void)
1850 {
1851         if (apic_verbosity == APIC_QUIET)
1852                 return 0;
1853
1854         print_PIC();
1855
1856         /* don't print out if apic is not there */
1857         if (!cpu_has_apic && !apic_from_smp_config())
1858                 return 0;
1859
1860         print_local_APICs(show_lapic);
1861         print_IO_APICs();
1862
1863         return 0;
1864 }
1865
1866 late_initcall(print_ICs);
1867
1868
1869 /* Where if anywhere is the i8259 connect in external int mode */
1870 static struct { int pin, apic; } ioapic_i8259 = { -1, -1 };
1871
1872 void __init enable_IO_APIC(void)
1873 {
1874         int i8259_apic, i8259_pin;
1875         int apic;
1876
1877         if (!legacy_pic->nr_legacy_irqs)
1878                 return;
1879
1880         for(apic = 0; apic < nr_ioapics; apic++) {
1881                 int pin;
1882                 /* See if any of the pins is in ExtINT mode */
1883                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++) {
1884                         struct IO_APIC_route_entry entry;
1885                         entry = ioapic_read_entry(apic, pin);
1886
1887                         /* If the interrupt line is enabled and in ExtInt mode
1888                          * I have found the pin where the i8259 is connected.
1889                          */
1890                         if ((entry.mask == 0) && (entry.delivery_mode == dest_ExtINT)) {
1891                                 ioapic_i8259.apic = apic;
1892                                 ioapic_i8259.pin  = pin;
1893                                 goto found_i8259;
1894                         }
1895                 }
1896         }
1897  found_i8259:
1898         /* Look to see what if the MP table has reported the ExtINT */
1899         /* If we could not find the appropriate pin by looking at the ioapic
1900          * the i8259 probably is not connected the ioapic but give the
1901          * mptable a chance anyway.
1902          */
1903         i8259_pin  = find_isa_irq_pin(0, mp_ExtINT);
1904         i8259_apic = find_isa_irq_apic(0, mp_ExtINT);
1905         /* Trust the MP table if nothing is setup in the hardware */
1906         if ((ioapic_i8259.pin == -1) && (i8259_pin >= 0)) {
1907                 printk(KERN_WARNING "ExtINT not setup in hardware but reported by MP table\n");
1908                 ioapic_i8259.pin  = i8259_pin;
1909                 ioapic_i8259.apic = i8259_apic;
1910         }
1911         /* Complain if the MP table and the hardware disagree */
1912         if (((ioapic_i8259.apic != i8259_apic) || (ioapic_i8259.pin != i8259_pin)) &&
1913                 (i8259_pin >= 0) && (ioapic_i8259.pin >= 0))
1914         {
1915                 printk(KERN_WARNING "ExtINT in hardware and MP table differ\n");
1916         }
1917
1918         /*
1919          * Do not trust the IO-APIC being empty at bootup
1920          */
1921         clear_IO_APIC();
1922 }
1923
1924 void native_disable_io_apic(void)
1925 {
1926         /*
1927          * If the i8259 is routed through an IOAPIC
1928          * Put that IOAPIC in virtual wire mode
1929          * so legacy interrupts can be delivered.
1930          */
1931         if (ioapic_i8259.pin != -1) {
1932                 struct IO_APIC_route_entry entry;
1933
1934                 memset(&entry, 0, sizeof(entry));
1935                 entry.mask            = 0; /* Enabled */
1936                 entry.trigger         = 0; /* Edge */
1937                 entry.irr             = 0;
1938                 entry.polarity        = 0; /* High */
1939                 entry.delivery_status = 0;
1940                 entry.dest_mode       = 0; /* Physical */
1941                 entry.delivery_mode   = dest_ExtINT; /* ExtInt */
1942                 entry.vector          = 0;
1943                 entry.dest            = read_apic_id();
1944
1945                 /*
1946                  * Add it to the IO-APIC irq-routing table:
1947                  */
1948                 ioapic_write_entry(ioapic_i8259.apic, ioapic_i8259.pin, entry);
1949         }
1950
1951         if (cpu_has_apic || apic_from_smp_config())
1952                 disconnect_bsp_APIC(ioapic_i8259.pin != -1);
1953
1954 }
1955
1956 /*
1957  * Not an __init, needed by the reboot code
1958  */
1959 void disable_IO_APIC(void)
1960 {
1961         /*
1962          * Clear the IO-APIC before rebooting:
1963          */
1964         clear_IO_APIC();
1965
1966         if (!legacy_pic->nr_legacy_irqs)
1967                 return;
1968
1969         x86_io_apic_ops.disable();
1970 }
1971
1972 #ifdef CONFIG_X86_32
1973 /*
1974  * function to set the IO-APIC physical IDs based on the
1975  * values stored in the MPC table.
1976  *
1977  * by Matt Domsch <Matt_Domsch@dell.com>  Tue Dec 21 12:25:05 CST 1999
1978  */
1979 void __init setup_ioapic_ids_from_mpc_nocheck(void)
1980 {
1981         union IO_APIC_reg_00 reg_00;
1982         physid_mask_t phys_id_present_map;
1983         int ioapic_idx;
1984         int i;
1985         unsigned char old_id;
1986         unsigned long flags;
1987
1988         /*
1989          * This is broken; anything with a real cpu count has to
1990          * circumvent this idiocy regardless.
1991          */
1992         apic->ioapic_phys_id_map(&phys_cpu_present_map, &phys_id_present_map);
1993
1994         /*
1995          * Set the IOAPIC ID to the value stored in the MPC table.
1996          */
1997         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++) {
1998                 /* Read the register 0 value */
1999                 raw_spin_lock_irqsave(&ioapic_lock, flags);
2000                 reg_00.raw = io_apic_read(ioapic_idx, 0);
2001                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2002
2003                 old_id = mpc_ioapic_id(ioapic_idx);
2004
2005                 if (mpc_ioapic_id(ioapic_idx) >= get_physical_broadcast()) {
2006                         printk(KERN_ERR "BIOS bug, IO-APIC#%d ID is %d in the MPC table!...\n",
2007                                 ioapic_idx, mpc_ioapic_id(ioapic_idx));
2008                         printk(KERN_ERR "... fixing up to %d. (tell your hw vendor)\n",
2009                                 reg_00.bits.ID);
2010                         ioapics[ioapic_idx].mp_config.apicid = reg_00.bits.ID;
2011                 }
2012
2013                 /*
2014                  * Sanity check, is the ID really free? Every APIC in a
2015                  * system must have a unique ID or we get lots of nice
2016                  * 'stuck on smp_invalidate_needed IPI wait' messages.
2017                  */
2018                 if (apic->check_apicid_used(&phys_id_present_map,
2019                                             mpc_ioapic_id(ioapic_idx))) {
2020                         printk(KERN_ERR "BIOS bug, IO-APIC#%d ID %d is already used!...\n",
2021                                 ioapic_idx, mpc_ioapic_id(ioapic_idx));
2022                         for (i = 0; i < get_physical_broadcast(); i++)
2023                                 if (!physid_isset(i, phys_id_present_map))
2024                                         break;
2025                         if (i >= get_physical_broadcast())
2026                                 panic("Max APIC ID exceeded!\n");
2027                         printk(KERN_ERR "... fixing up to %d. (tell your hw vendor)\n",
2028                                 i);
2029                         physid_set(i, phys_id_present_map);
2030                         ioapics[ioapic_idx].mp_config.apicid = i;
2031                 } else {
2032                         physid_mask_t tmp;
2033                         apic->apicid_to_cpu_present(mpc_ioapic_id(ioapic_idx),
2034                                                     &tmp);
2035                         apic_printk(APIC_VERBOSE, "Setting %d in the "
2036                                         "phys_id_present_map\n",
2037                                         mpc_ioapic_id(ioapic_idx));
2038                         physids_or(phys_id_present_map, phys_id_present_map, tmp);
2039                 }
2040
2041                 /*
2042                  * We need to adjust the IRQ routing table
2043                  * if the ID changed.
2044                  */
2045                 if (old_id != mpc_ioapic_id(ioapic_idx))
2046                         for (i = 0; i < mp_irq_entries; i++)
2047                                 if (mp_irqs[i].dstapic == old_id)
2048                                         mp_irqs[i].dstapic
2049                                                 = mpc_ioapic_id(ioapic_idx);
2050
2051                 /*
2052                  * Update the ID register according to the right value
2053                  * from the MPC table if they are different.
2054                  */
2055                 if (mpc_ioapic_id(ioapic_idx) == reg_00.bits.ID)
2056                         continue;
2057
2058                 apic_printk(APIC_VERBOSE, KERN_INFO
2059                         "...changing IO-APIC physical APIC ID to %d ...",
2060                         mpc_ioapic_id(ioapic_idx));
2061
2062                 reg_00.bits.ID = mpc_ioapic_id(ioapic_idx);
2063                 raw_spin_lock_irqsave(&ioapic_lock, flags);
2064                 io_apic_write(ioapic_idx, 0, reg_00.raw);
2065                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2066
2067                 /*
2068                  * Sanity check
2069                  */
2070                 raw_spin_lock_irqsave(&ioapic_lock, flags);
2071                 reg_00.raw = io_apic_read(ioapic_idx, 0);
2072                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2073                 if (reg_00.bits.ID != mpc_ioapic_id(ioapic_idx))
2074                         pr_cont("could not set ID!\n");
2075                 else
2076                         apic_printk(APIC_VERBOSE, " ok.\n");
2077         }
2078 }
2079
2080 void __init setup_ioapic_ids_from_mpc(void)
2081 {
2082
2083         if (acpi_ioapic)
2084                 return;
2085         /*
2086          * Don't check I/O APIC IDs for xAPIC systems.  They have
2087          * no meaning without the serial APIC bus.
2088          */
2089         if (!(boot_cpu_data.x86_vendor == X86_VENDOR_INTEL)
2090                 || APIC_XAPIC(apic_version[boot_cpu_physical_apicid]))
2091                 return;
2092         setup_ioapic_ids_from_mpc_nocheck();
2093 }
2094 #endif
2095
2096 int no_timer_check __initdata;
2097
2098 static int __init notimercheck(char *s)
2099 {
2100         no_timer_check = 1;
2101         return 1;
2102 }
2103 __setup("no_timer_check", notimercheck);
2104
2105 /*
2106  * There is a nasty bug in some older SMP boards, their mptable lies
2107  * about the timer IRQ. We do the following to work around the situation:
2108  *
2109  *      - timer IRQ defaults to IO-APIC IRQ
2110  *      - if this function detects that timer IRQs are defunct, then we fall
2111  *        back to ISA timer IRQs
2112  */
2113 static int __init timer_irq_works(void)
2114 {
2115         unsigned long t1 = jiffies;
2116         unsigned long flags;
2117
2118         if (no_timer_check)
2119                 return 1;
2120
2121         local_save_flags(flags);
2122         local_irq_enable();
2123         /* Let ten ticks pass... */
2124         mdelay((10 * 1000) / HZ);
2125         local_irq_restore(flags);
2126
2127         /*
2128          * Expect a few ticks at least, to be sure some possible
2129          * glue logic does not lock up after one or two first
2130          * ticks in a non-ExtINT mode.  Also the local APIC
2131          * might have cached one ExtINT interrupt.  Finally, at
2132          * least one tick may be lost due to delays.
2133          */
2134
2135         /* jiffies wrap? */
2136         if (time_after(jiffies, t1 + 4))
2137                 return 1;
2138         return 0;
2139 }
2140
2141 /*
2142  * In the SMP+IOAPIC case it might happen that there are an unspecified
2143  * number of pending IRQ events unhandled. These cases are very rare,
2144  * so we 'resend' these IRQs via IPIs, to the same CPU. It's much
2145  * better to do it this way as thus we do not have to be aware of
2146  * 'pending' interrupts in the IRQ path, except at this point.
2147  */
2148 /*
2149  * Edge triggered needs to resend any interrupt
2150  * that was delayed but this is now handled in the device
2151  * independent code.
2152  */
2153
2154 /*
2155  * Starting up a edge-triggered IO-APIC interrupt is
2156  * nasty - we need to make sure that we get the edge.
2157  * If it is already asserted for some reason, we need
2158  * return 1 to indicate that is was pending.
2159  *
2160  * This is not complete - we should be able to fake
2161  * an edge even if it isn't on the 8259A...
2162  */
2163
2164 static unsigned int startup_ioapic_irq(struct irq_data *data)
2165 {
2166         int was_pending = 0, irq = data->irq;
2167         unsigned long flags;
2168
2169         raw_spin_lock_irqsave(&ioapic_lock, flags);
2170         if (irq < legacy_pic->nr_legacy_irqs) {
2171                 legacy_pic->mask(irq);
2172                 if (legacy_pic->irq_pending(irq))
2173                         was_pending = 1;
2174         }
2175         __unmask_ioapic(data->chip_data);
2176         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2177
2178         return was_pending;
2179 }
2180
2181 static int ioapic_retrigger_irq(struct irq_data *data)
2182 {
2183         struct irq_cfg *cfg = data->chip_data;
2184         unsigned long flags;
2185         int cpu;
2186
2187         raw_spin_lock_irqsave(&vector_lock, flags);
2188         cpu = cpumask_first_and(cfg->domain, cpu_online_mask);
2189         apic->send_IPI_mask(cpumask_of(cpu), cfg->vector);
2190         raw_spin_unlock_irqrestore(&vector_lock, flags);
2191
2192         return 1;
2193 }
2194
2195 /*
2196  * Level and edge triggered IO-APIC interrupts need different handling,
2197  * so we use two separate IRQ descriptors. Edge triggered IRQs can be
2198  * handled with the level-triggered descriptor, but that one has slightly
2199  * more overhead. Level-triggered interrupts cannot be handled with the
2200  * edge-triggered handler, without risking IRQ storms and other ugly
2201  * races.
2202  */
2203
2204 #ifdef CONFIG_SMP
2205 void send_cleanup_vector(struct irq_cfg *cfg)
2206 {
2207         cpumask_var_t cleanup_mask;
2208
2209         if (unlikely(!alloc_cpumask_var(&cleanup_mask, GFP_ATOMIC))) {
2210                 unsigned int i;
2211                 for_each_cpu_and(i, cfg->old_domain, cpu_online_mask)
2212                         apic->send_IPI_mask(cpumask_of(i), IRQ_MOVE_CLEANUP_VECTOR);
2213         } else {
2214                 cpumask_and(cleanup_mask, cfg->old_domain, cpu_online_mask);
2215                 apic->send_IPI_mask(cleanup_mask, IRQ_MOVE_CLEANUP_VECTOR);
2216                 free_cpumask_var(cleanup_mask);
2217         }
2218         cfg->move_in_progress = 0;
2219 }
2220
2221 asmlinkage void smp_irq_move_cleanup_interrupt(void)
2222 {
2223         unsigned vector, me;
2224
2225         ack_APIC_irq();
2226         irq_enter();
2227         exit_idle();
2228
2229         me = smp_processor_id();
2230         for (vector = FIRST_EXTERNAL_VECTOR; vector < NR_VECTORS; vector++) {
2231                 unsigned int irq;
2232                 unsigned int irr;
2233                 struct irq_desc *desc;
2234                 struct irq_cfg *cfg;
2235                 irq = __this_cpu_read(vector_irq[vector]);
2236
2237                 if (irq == -1)
2238                         continue;
2239
2240                 desc = irq_to_desc(irq);
2241                 if (!desc)
2242                         continue;
2243
2244                 cfg = irq_cfg(irq);
2245                 if (!cfg)
2246                         continue;
2247
2248                 raw_spin_lock(&desc->lock);
2249
2250                 /*
2251                  * Check if the irq migration is in progress. If so, we
2252                  * haven't received the cleanup request yet for this irq.
2253                  */
2254                 if (cfg->move_in_progress)
2255                         goto unlock;
2256
2257                 if (vector == cfg->vector && cpumask_test_cpu(me, cfg->domain))
2258                         goto unlock;
2259
2260                 irr = apic_read(APIC_IRR + (vector / 32 * 0x10));
2261                 /*
2262                  * Check if the vector that needs to be cleanedup is
2263                  * registered at the cpu's IRR. If so, then this is not
2264                  * the best time to clean it up. Lets clean it up in the
2265                  * next attempt by sending another IRQ_MOVE_CLEANUP_VECTOR
2266                  * to myself.
2267                  */
2268                 if (irr  & (1 << (vector % 32))) {
2269                         apic->send_IPI_self(IRQ_MOVE_CLEANUP_VECTOR);
2270                         goto unlock;
2271                 }
2272                 __this_cpu_write(vector_irq[vector], -1);
2273 unlock:
2274                 raw_spin_unlock(&desc->lock);
2275         }
2276
2277         irq_exit();
2278 }
2279
2280 static void __irq_complete_move(struct irq_cfg *cfg, unsigned vector)
2281 {
2282         unsigned me;
2283
2284         if (likely(!cfg->move_in_progress))
2285                 return;
2286
2287         me = smp_processor_id();
2288
2289         if (vector == cfg->vector && cpumask_test_cpu(me, cfg->domain))
2290                 send_cleanup_vector(cfg);
2291 }
2292
2293 static void irq_complete_move(struct irq_cfg *cfg)
2294 {
2295         __irq_complete_move(cfg, ~get_irq_regs()->orig_ax);
2296 }
2297
2298 void irq_force_complete_move(int irq)
2299 {
2300         struct irq_cfg *cfg = irq_get_chip_data(irq);
2301
2302         if (!cfg)
2303                 return;
2304
2305         __irq_complete_move(cfg, cfg->vector);
2306 }
2307 #else
2308 static inline void irq_complete_move(struct irq_cfg *cfg) { }
2309 #endif
2310
2311 static void __target_IO_APIC_irq(unsigned int irq, unsigned int dest, struct irq_cfg *cfg)
2312 {
2313         int apic, pin;
2314         struct irq_pin_list *entry;
2315         u8 vector = cfg->vector;
2316
2317         for_each_irq_pin(entry, cfg->irq_2_pin) {
2318                 unsigned int reg;
2319
2320                 apic = entry->apic;
2321                 pin = entry->pin;
2322                 /*
2323                  * With interrupt-remapping, destination information comes
2324                  * from interrupt-remapping table entry.
2325                  */
2326                 if (!irq_remapped(cfg))
2327                         io_apic_write(apic, 0x11 + pin*2, dest);
2328                 reg = io_apic_read(apic, 0x10 + pin*2);
2329                 reg &= ~IO_APIC_REDIR_VECTOR_MASK;
2330                 reg |= vector;
2331                 io_apic_modify(apic, 0x10 + pin*2, reg);
2332         }
2333 }
2334
2335 /*
2336  * Either sets data->affinity to a valid value, and returns
2337  * ->cpu_mask_to_apicid of that in dest_id, or returns -1 and
2338  * leaves data->affinity untouched.
2339  */
2340 int __ioapic_set_affinity(struct irq_data *data, const struct cpumask *mask,
2341                           unsigned int *dest_id)
2342 {
2343         struct irq_cfg *cfg = data->chip_data;
2344         unsigned int irq = data->irq;
2345         int err;
2346
2347         if (!config_enabled(CONFIG_SMP))
2348                 return -1;
2349
2350         if (!cpumask_intersects(mask, cpu_online_mask))
2351                 return -EINVAL;
2352
2353         err = assign_irq_vector(irq, cfg, mask);
2354         if (err)
2355                 return err;
2356
2357         err = apic->cpu_mask_to_apicid_and(mask, cfg->domain, dest_id);
2358         if (err) {
2359                 if (assign_irq_vector(irq, cfg, data->affinity))
2360                         pr_err("Failed to recover vector for irq %d\n", irq);
2361                 return err;
2362         }
2363
2364         cpumask_copy(data->affinity, mask);
2365
2366         return 0;
2367 }
2368
2369 static int
2370 ioapic_set_affinity(struct irq_data *data, const struct cpumask *mask,
2371                     bool force)
2372 {
2373         unsigned int dest, irq = data->irq;
2374         unsigned long flags;
2375         int ret;
2376
2377         if (!config_enabled(CONFIG_SMP))
2378                 return -1;
2379
2380         raw_spin_lock_irqsave(&ioapic_lock, flags);
2381         ret = __ioapic_set_affinity(data, mask, &dest);
2382         if (!ret) {
2383                 /* Only the high 8 bits are valid. */
2384                 dest = SET_APIC_LOGICAL_ID(dest);
2385                 __target_IO_APIC_irq(irq, dest, data->chip_data);
2386                 ret = IRQ_SET_MASK_OK_NOCOPY;
2387         }
2388         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2389         return ret;
2390 }
2391
2392 static void ack_apic_edge(struct irq_data *data)
2393 {
2394         irq_complete_move(data->chip_data);
2395         irq_move_irq(data);
2396         ack_APIC_irq();
2397 }
2398
2399 atomic_t irq_mis_count;
2400
2401 #ifdef CONFIG_GENERIC_PENDING_IRQ
2402 static bool io_apic_level_ack_pending(struct irq_cfg *cfg)
2403 {
2404         struct irq_pin_list *entry;
2405         unsigned long flags;
2406
2407         raw_spin_lock_irqsave(&ioapic_lock, flags);
2408         for_each_irq_pin(entry, cfg->irq_2_pin) {
2409                 unsigned int reg;
2410                 int pin;
2411
2412                 pin = entry->pin;
2413                 reg = io_apic_read(entry->apic, 0x10 + pin*2);
2414                 /* Is the remote IRR bit set? */
2415                 if (reg & IO_APIC_REDIR_REMOTE_IRR) {
2416                         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2417                         return true;
2418                 }
2419         }
2420         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2421
2422         return false;
2423 }
2424
2425 static inline bool ioapic_irqd_mask(struct irq_data *data, struct irq_cfg *cfg)
2426 {
2427         /* If we are moving the irq we need to mask it */
2428         if (unlikely(irqd_is_setaffinity_pending(data))) {
2429                 mask_ioapic(cfg);
2430                 return true;
2431         }
2432         return false;
2433 }
2434
2435 static inline void ioapic_irqd_unmask(struct irq_data *data,
2436                                       struct irq_cfg *cfg, bool masked)
2437 {
2438         if (unlikely(masked)) {
2439                 /* Only migrate the irq if the ack has been received.
2440                  *
2441                  * On rare occasions the broadcast level triggered ack gets
2442                  * delayed going to ioapics, and if we reprogram the
2443                  * vector while Remote IRR is still set the irq will never
2444                  * fire again.
2445                  *
2446                  * To prevent this scenario we read the Remote IRR bit
2447                  * of the ioapic.  This has two effects.
2448                  * - On any sane system the read of the ioapic will
2449                  *   flush writes (and acks) going to the ioapic from
2450                  *   this cpu.
2451                  * - We get to see if the ACK has actually been delivered.
2452                  *
2453                  * Based on failed experiments of reprogramming the
2454                  * ioapic entry from outside of irq context starting
2455                  * with masking the ioapic entry and then polling until
2456                  * Remote IRR was clear before reprogramming the
2457                  * ioapic I don't trust the Remote IRR bit to be
2458                  * completey accurate.
2459                  *
2460                  * However there appears to be no other way to plug
2461                  * this race, so if the Remote IRR bit is not
2462                  * accurate and is causing problems then it is a hardware bug
2463                  * and you can go talk to the chipset vendor about it.
2464                  */
2465                 if (!io_apic_level_ack_pending(cfg))
2466                         irq_move_masked_irq(data);
2467                 unmask_ioapic(cfg);
2468         }
2469 }
2470 #else
2471 static inline bool ioapic_irqd_mask(struct irq_data *data, struct irq_cfg *cfg)
2472 {
2473         return false;
2474 }
2475 static inline void ioapic_irqd_unmask(struct irq_data *data,
2476                                       struct irq_cfg *cfg, bool masked)
2477 {
2478 }
2479 #endif
2480
2481 static void ack_apic_level(struct irq_data *data)
2482 {
2483         struct irq_cfg *cfg = data->chip_data;
2484         int i, irq = data->irq;
2485         unsigned long v;
2486         bool masked;
2487
2488         irq_complete_move(cfg);
2489         masked = ioapic_irqd_mask(data, cfg);
2490
2491         /*
2492          * It appears there is an erratum which affects at least version 0x11
2493          * of I/O APIC (that's the 82093AA and cores integrated into various
2494          * chipsets).  Under certain conditions a level-triggered interrupt is
2495          * erroneously delivered as edge-triggered one but the respective IRR
2496          * bit gets set nevertheless.  As a result the I/O unit expects an EOI
2497          * message but it will never arrive and further interrupts are blocked
2498          * from the source.  The exact reason is so far unknown, but the
2499          * phenomenon was observed when two consecutive interrupt requests
2500          * from a given source get delivered to the same CPU and the source is
2501          * temporarily disabled in between.
2502          *
2503          * A workaround is to simulate an EOI message manually.  We achieve it
2504          * by setting the trigger mode to edge and then to level when the edge
2505          * trigger mode gets detected in the TMR of a local APIC for a
2506          * level-triggered interrupt.  We mask the source for the time of the
2507          * operation to prevent an edge-triggered interrupt escaping meanwhile.
2508          * The idea is from Manfred Spraul.  --macro
2509          *
2510          * Also in the case when cpu goes offline, fixup_irqs() will forward
2511          * any unhandled interrupt on the offlined cpu to the new cpu
2512          * destination that is handling the corresponding interrupt. This
2513          * interrupt forwarding is done via IPI's. Hence, in this case also
2514          * level-triggered io-apic interrupt will be seen as an edge
2515          * interrupt in the IRR. And we can't rely on the cpu's EOI
2516          * to be broadcasted to the IO-APIC's which will clear the remoteIRR
2517          * corresponding to the level-triggered interrupt. Hence on IO-APIC's
2518          * supporting EOI register, we do an explicit EOI to clear the
2519          * remote IRR and on IO-APIC's which don't have an EOI register,
2520          * we use the above logic (mask+edge followed by unmask+level) from
2521          * Manfred Spraul to clear the remote IRR.
2522          */
2523         i = cfg->vector;
2524         v = apic_read(APIC_TMR + ((i & ~0x1f) >> 1));
2525
2526         /*
2527          * We must acknowledge the irq before we move it or the acknowledge will
2528          * not propagate properly.
2529          */
2530         ack_APIC_irq();
2531
2532         /*
2533          * Tail end of clearing remote IRR bit (either by delivering the EOI
2534          * message via io-apic EOI register write or simulating it using
2535          * mask+edge followed by unnask+level logic) manually when the
2536          * level triggered interrupt is seen as the edge triggered interrupt
2537          * at the cpu.
2538          */
2539         if (!(v & (1 << (i & 0x1f)))) {
2540                 atomic_inc(&irq_mis_count);
2541
2542                 eoi_ioapic_irq(irq, cfg);
2543         }
2544
2545         ioapic_irqd_unmask(data, cfg, masked);
2546 }
2547
2548 #ifdef CONFIG_IRQ_REMAP
2549 static void ir_ack_apic_edge(struct irq_data *data)
2550 {
2551         ack_APIC_irq();
2552 }
2553
2554 static void ir_ack_apic_level(struct irq_data *data)
2555 {
2556         ack_APIC_irq();
2557         eoi_ioapic_irq(data->irq, data->chip_data);
2558 }
2559
2560 static void ir_print_prefix(struct irq_data *data, struct seq_file *p)
2561 {
2562         seq_printf(p, " IR-%s", data->chip->name);
2563 }
2564
2565 static void irq_remap_modify_chip_defaults(struct irq_chip *chip)
2566 {
2567         chip->irq_print_chip = ir_print_prefix;
2568         chip->irq_ack = ir_ack_apic_edge;
2569         chip->irq_eoi = ir_ack_apic_level;
2570
2571         chip->irq_set_affinity = set_remapped_irq_affinity;
2572 }
2573 #endif /* CONFIG_IRQ_REMAP */
2574
2575 static struct irq_chip ioapic_chip __read_mostly = {
2576         .name                   = "IO-APIC",
2577         .irq_startup            = startup_ioapic_irq,
2578         .irq_mask               = mask_ioapic_irq,
2579         .irq_unmask             = unmask_ioapic_irq,
2580         .irq_ack                = ack_apic_edge,
2581         .irq_eoi                = ack_apic_level,
2582         .irq_set_affinity       = ioapic_set_affinity,
2583         .irq_retrigger          = ioapic_retrigger_irq,
2584 };
2585
2586 static inline void init_IO_APIC_traps(void)
2587 {
2588         struct irq_cfg *cfg;
2589         unsigned int irq;
2590
2591         /*
2592          * NOTE! The local APIC isn't very good at handling
2593          * multiple interrupts at the same interrupt level.
2594          * As the interrupt level is determined by taking the
2595          * vector number and shifting that right by 4, we
2596          * want to spread these out a bit so that they don't
2597          * all fall in the same interrupt level.
2598          *
2599          * Also, we've got to be careful not to trash gate
2600          * 0x80, because int 0x80 is hm, kind of importantish. ;)
2601          */
2602         for_each_active_irq(irq) {
2603                 cfg = irq_get_chip_data(irq);
2604                 if (IO_APIC_IRQ(irq) && cfg && !cfg->vector) {
2605                         /*
2606                          * Hmm.. We don't have an entry for this,
2607                          * so default to an old-fashioned 8259
2608                          * interrupt if we can..
2609                          */
2610                         if (irq < legacy_pic->nr_legacy_irqs)
2611                                 legacy_pic->make_irq(irq);
2612                         else
2613                                 /* Strange. Oh, well.. */
2614                                 irq_set_chip(irq, &no_irq_chip);
2615                 }
2616         }
2617 }
2618
2619 /*
2620  * The local APIC irq-chip implementation:
2621  */
2622
2623 static void mask_lapic_irq(struct irq_data *data)
2624 {
2625         unsigned long v;
2626
2627         v = apic_read(APIC_LVT0);
2628         apic_write(APIC_LVT0, v | APIC_LVT_MASKED);
2629 }
2630
2631 static void unmask_lapic_irq(struct irq_data *data)
2632 {
2633         unsigned long v;
2634
2635         v = apic_read(APIC_LVT0);
2636         apic_write(APIC_LVT0, v & ~APIC_LVT_MASKED);
2637 }
2638
2639 static void ack_lapic_irq(struct irq_data *data)
2640 {
2641         ack_APIC_irq();
2642 }
2643
2644 static struct irq_chip lapic_chip __read_mostly = {
2645         .name           = "local-APIC",
2646         .irq_mask       = mask_lapic_irq,
2647         .irq_unmask     = unmask_lapic_irq,
2648         .irq_ack        = ack_lapic_irq,
2649 };
2650
2651 static void lapic_register_intr(int irq)
2652 {
2653         irq_clear_status_flags(irq, IRQ_LEVEL);
2654         irq_set_chip_and_handler_name(irq, &lapic_chip, handle_edge_irq,
2655                                       "edge");
2656 }
2657
2658 /*
2659  * This looks a bit hackish but it's about the only one way of sending
2660  * a few INTA cycles to 8259As and any associated glue logic.  ICR does
2661  * not support the ExtINT mode, unfortunately.  We need to send these
2662  * cycles as some i82489DX-based boards have glue logic that keeps the
2663  * 8259A interrupt line asserted until INTA.  --macro
2664  */
2665 static inline void __init unlock_ExtINT_logic(void)
2666 {
2667         int apic, pin, i;
2668         struct IO_APIC_route_entry entry0, entry1;
2669         unsigned char save_control, save_freq_select;
2670
2671         pin  = find_isa_irq_pin(8, mp_INT);
2672         if (pin == -1) {
2673                 WARN_ON_ONCE(1);
2674                 return;
2675         }
2676         apic = find_isa_irq_apic(8, mp_INT);
2677         if (apic == -1) {
2678                 WARN_ON_ONCE(1);
2679                 return;
2680         }
2681
2682         entry0 = ioapic_read_entry(apic, pin);
2683         clear_IO_APIC_pin(apic, pin);
2684
2685         memset(&entry1, 0, sizeof(entry1));
2686
2687         entry1.dest_mode = 0;                   /* physical delivery */
2688         entry1.mask = 0;                        /* unmask IRQ now */
2689         entry1.dest = hard_smp_processor_id();
2690         entry1.delivery_mode = dest_ExtINT;
2691         entry1.polarity = entry0.polarity;
2692         entry1.trigger = 0;
2693         entry1.vector = 0;
2694
2695         ioapic_write_entry(apic, pin, entry1);
2696
2697         save_control = CMOS_READ(RTC_CONTROL);
2698         save_freq_select = CMOS_READ(RTC_FREQ_SELECT);
2699         CMOS_WRITE((save_freq_select & ~RTC_RATE_SELECT) | 0x6,
2700                    RTC_FREQ_SELECT);
2701         CMOS_WRITE(save_control | RTC_PIE, RTC_CONTROL);
2702
2703         i = 100;
2704         while (i-- > 0) {
2705                 mdelay(10);
2706                 if ((CMOS_READ(RTC_INTR_FLAGS) & RTC_PF) == RTC_PF)
2707                         i -= 10;
2708         }
2709
2710         CMOS_WRITE(save_control, RTC_CONTROL);
2711         CMOS_WRITE(save_freq_select, RTC_FREQ_SELECT);
2712         clear_IO_APIC_pin(apic, pin);
2713
2714         ioapic_write_entry(apic, pin, entry0);
2715 }
2716
2717 static int disable_timer_pin_1 __initdata;
2718 /* Actually the next is obsolete, but keep it for paranoid reasons -AK */
2719 static int __init disable_timer_pin_setup(char *arg)
2720 {
2721         disable_timer_pin_1 = 1;
2722         return 0;
2723 }
2724 early_param("disable_timer_pin_1", disable_timer_pin_setup);
2725
2726 int timer_through_8259 __initdata;
2727
2728 /*
2729  * This code may look a bit paranoid, but it's supposed to cooperate with
2730  * a wide range of boards and BIOS bugs.  Fortunately only the timer IRQ
2731  * is so screwy.  Thanks to Brian Perkins for testing/hacking this beast
2732  * fanatically on his truly buggy board.
2733  *
2734  * FIXME: really need to revamp this for all platforms.
2735  */
2736 static inline void __init check_timer(void)
2737 {
2738         struct irq_cfg *cfg = irq_get_chip_data(0);
2739         int node = cpu_to_node(0);
2740         int apic1, pin1, apic2, pin2;
2741         unsigned long flags;
2742         int no_pin1 = 0;
2743
2744         local_irq_save(flags);
2745
2746         /*
2747          * get/set the timer IRQ vector:
2748          */
2749         legacy_pic->mask(0);
2750         assign_irq_vector(0, cfg, apic->target_cpus());
2751
2752         /*
2753          * As IRQ0 is to be enabled in the 8259A, the virtual
2754          * wire has to be disabled in the local APIC.  Also
2755          * timer interrupts need to be acknowledged manually in
2756          * the 8259A for the i82489DX when using the NMI
2757          * watchdog as that APIC treats NMIs as level-triggered.
2758          * The AEOI mode will finish them in the 8259A
2759          * automatically.
2760          */
2761         apic_write(APIC_LVT0, APIC_LVT_MASKED | APIC_DM_EXTINT);
2762         legacy_pic->init(1);
2763
2764         pin1  = find_isa_irq_pin(0, mp_INT);
2765         apic1 = find_isa_irq_apic(0, mp_INT);
2766         pin2  = ioapic_i8259.pin;
2767         apic2 = ioapic_i8259.apic;
2768
2769         apic_printk(APIC_QUIET, KERN_INFO "..TIMER: vector=0x%02X "
2770                     "apic1=%d pin1=%d apic2=%d pin2=%d\n",
2771                     cfg->vector, apic1, pin1, apic2, pin2);
2772
2773         /*
2774          * Some BIOS writers are clueless and report the ExtINTA
2775          * I/O APIC input from the cascaded 8259A as the timer
2776          * interrupt input.  So just in case, if only one pin
2777          * was found above, try it both directly and through the
2778          * 8259A.
2779          */
2780         if (pin1 == -1) {
2781                 if (irq_remapping_enabled)
2782                         panic("BIOS bug: timer not connected to IO-APIC");
2783                 pin1 = pin2;
2784                 apic1 = apic2;
2785                 no_pin1 = 1;
2786         } else if (pin2 == -1) {
2787                 pin2 = pin1;
2788                 apic2 = apic1;
2789         }
2790
2791         if (pin1 != -1) {
2792                 /*
2793                  * Ok, does IRQ0 through the IOAPIC work?
2794                  */
2795                 if (no_pin1) {
2796                         add_pin_to_irq_node(cfg, node, apic1, pin1);
2797                         setup_timer_IRQ0_pin(apic1, pin1, cfg->vector);
2798                 } else {
2799                         /* for edge trigger, setup_ioapic_irq already
2800                          * leave it unmasked.
2801                          * so only need to unmask if it is level-trigger
2802                          * do we really have level trigger timer?
2803                          */
2804                         int idx;
2805                         idx = find_irq_entry(apic1, pin1, mp_INT);
2806                         if (idx != -1 && irq_trigger(idx))
2807                                 unmask_ioapic(cfg);
2808                 }
2809                 if (timer_irq_works()) {
2810                         if (disable_timer_pin_1 > 0)
2811                                 clear_IO_APIC_pin(0, pin1);
2812                         goto out;
2813                 }
2814                 if (irq_remapping_enabled)
2815                         panic("timer doesn't work through Interrupt-remapped IO-APIC");
2816                 local_irq_disable();
2817                 clear_IO_APIC_pin(apic1, pin1);
2818                 if (!no_pin1)
2819                         apic_printk(APIC_QUIET, KERN_ERR "..MP-BIOS bug: "
2820                                     "8254 timer not connected to IO-APIC\n");
2821
2822                 apic_printk(APIC_QUIET, KERN_INFO "...trying to set up timer "
2823                             "(IRQ0) through the 8259A ...\n");
2824                 apic_printk(APIC_QUIET, KERN_INFO
2825                             "..... (found apic %d pin %d) ...\n", apic2, pin2);
2826                 /*
2827                  * legacy devices should be connected to IO APIC #0
2828                  */
2829                 replace_pin_at_irq_node(cfg, node, apic1, pin1, apic2, pin2);
2830                 setup_timer_IRQ0_pin(apic2, pin2, cfg->vector);
2831                 legacy_pic->unmask(0);
2832                 if (timer_irq_works()) {
2833                         apic_printk(APIC_QUIET, KERN_INFO "....... works.\n");
2834                         timer_through_8259 = 1;
2835                         goto out;
2836                 }
2837                 /*
2838                  * Cleanup, just in case ...
2839                  */
2840                 local_irq_disable();
2841                 legacy_pic->mask(0);
2842                 clear_IO_APIC_pin(apic2, pin2);
2843                 apic_printk(APIC_QUIET, KERN_INFO "....... failed.\n");
2844         }
2845
2846         apic_printk(APIC_QUIET, KERN_INFO
2847                     "...trying to set up timer as Virtual Wire IRQ...\n");
2848
2849         lapic_register_intr(0);
2850         apic_write(APIC_LVT0, APIC_DM_FIXED | cfg->vector);     /* Fixed mode */
2851         legacy_pic->unmask(0);
2852
2853         if (timer_irq_works()) {
2854                 apic_printk(APIC_QUIET, KERN_INFO "..... works.\n");
2855                 goto out;
2856         }
2857         local_irq_disable();
2858         legacy_pic->mask(0);
2859         apic_write(APIC_LVT0, APIC_LVT_MASKED | APIC_DM_FIXED | cfg->vector);
2860         apic_printk(APIC_QUIET, KERN_INFO "..... failed.\n");
2861
2862         apic_printk(APIC_QUIET, KERN_INFO
2863                     "...trying to set up timer as ExtINT IRQ...\n");
2864
2865         legacy_pic->init(0);
2866         legacy_pic->make_irq(0);
2867         apic_write(APIC_LVT0, APIC_DM_EXTINT);
2868
2869         unlock_ExtINT_logic();
2870
2871         if (timer_irq_works()) {
2872                 apic_printk(APIC_QUIET, KERN_INFO "..... works.\n");
2873                 goto out;
2874         }
2875         local_irq_disable();
2876         apic_printk(APIC_QUIET, KERN_INFO "..... failed :(.\n");
2877         if (x2apic_preenabled)
2878                 apic_printk(APIC_QUIET, KERN_INFO
2879                             "Perhaps problem with the pre-enabled x2apic mode\n"
2880                             "Try booting with x2apic and interrupt-remapping disabled in the bios.\n");
2881         panic("IO-APIC + timer doesn't work!  Boot with apic=debug and send a "
2882                 "report.  Then try booting with the 'noapic' option.\n");
2883 out:
2884         local_irq_restore(flags);
2885 }
2886
2887 /*
2888  * Traditionally ISA IRQ2 is the cascade IRQ, and is not available
2889  * to devices.  However there may be an I/O APIC pin available for
2890  * this interrupt regardless.  The pin may be left unconnected, but
2891  * typically it will be reused as an ExtINT cascade interrupt for
2892  * the master 8259A.  In the MPS case such a pin will normally be
2893  * reported as an ExtINT interrupt in the MP table.  With ACPI
2894  * there is no provision for ExtINT interrupts, and in the absence
2895  * of an override it would be treated as an ordinary ISA I/O APIC
2896  * interrupt, that is edge-triggered and unmasked by default.  We
2897  * used to do this, but it caused problems on some systems because
2898  * of the NMI watchdog and sometimes IRQ0 of the 8254 timer using
2899  * the same ExtINT cascade interrupt to drive the local APIC of the
2900  * bootstrap processor.  Therefore we refrain from routing IRQ2 to
2901  * the I/O APIC in all cases now.  No actual device should request
2902  * it anyway.  --macro
2903  */
2904 #define PIC_IRQS        (1UL << PIC_CASCADE_IR)
2905
2906 void __init setup_IO_APIC(void)
2907 {
2908
2909         /*
2910          * calling enable_IO_APIC() is moved to setup_local_APIC for BP
2911          */
2912         io_apic_irqs = legacy_pic->nr_legacy_irqs ? ~PIC_IRQS : ~0UL;
2913
2914         apic_printk(APIC_VERBOSE, "ENABLING IO-APIC IRQs\n");
2915         /*
2916          * Set up IO-APIC IRQ routing.
2917          */
2918         x86_init.mpparse.setup_ioapic_ids();
2919
2920         sync_Arb_IDs();
2921         setup_IO_APIC_irqs();
2922         init_IO_APIC_traps();
2923         if (legacy_pic->nr_legacy_irqs)
2924                 check_timer();
2925 }
2926
2927 /*
2928  *      Called after all the initialization is done. If we didn't find any
2929  *      APIC bugs then we can allow the modify fast path
2930  */
2931
2932 static int __init io_apic_bug_finalize(void)
2933 {
2934         if (sis_apic_bug == -1)
2935                 sis_apic_bug = 0;
2936         return 0;
2937 }
2938
2939 late_initcall(io_apic_bug_finalize);
2940
2941 static void resume_ioapic_id(int ioapic_idx)
2942 {
2943         unsigned long flags;
2944         union IO_APIC_reg_00 reg_00;
2945
2946         raw_spin_lock_irqsave(&ioapic_lock, flags);
2947         reg_00.raw = io_apic_read(ioapic_idx, 0);
2948         if (reg_00.bits.ID != mpc_ioapic_id(ioapic_idx)) {
2949                 reg_00.bits.ID = mpc_ioapic_id(ioapic_idx);
2950                 io_apic_write(ioapic_idx, 0, reg_00.raw);
2951         }
2952         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2953 }
2954
2955 static void ioapic_resume(void)
2956 {
2957         int ioapic_idx;
2958
2959         for (ioapic_idx = nr_ioapics - 1; ioapic_idx >= 0; ioapic_idx--)
2960                 resume_ioapic_id(ioapic_idx);
2961
2962         restore_ioapic_entries();
2963 }
2964
2965 static struct syscore_ops ioapic_syscore_ops = {
2966         .suspend = save_ioapic_entries,
2967         .resume = ioapic_resume,
2968 };
2969
2970 static int __init ioapic_init_ops(void)
2971 {
2972         register_syscore_ops(&ioapic_syscore_ops);
2973
2974         return 0;
2975 }
2976
2977 device_initcall(ioapic_init_ops);
2978
2979 /*
2980  * Dynamic irq allocate and deallocation
2981  */
2982 unsigned int __create_irqs(unsigned int from, unsigned int count, int node)
2983 {
2984         struct irq_cfg **cfg;
2985         unsigned long flags;
2986         int irq, i;
2987
2988         if (from < nr_irqs_gsi)
2989                 from = nr_irqs_gsi;
2990
2991         cfg = kzalloc_node(count * sizeof(cfg[0]), GFP_KERNEL, node);
2992         if (!cfg)
2993                 return 0;
2994
2995         irq = alloc_irqs_from(from, count, node);
2996         if (irq < 0)
2997                 goto out_cfgs;
2998
2999         for (i = 0; i < count; i++) {
3000                 cfg[i] = alloc_irq_cfg(irq + i, node);
3001                 if (!cfg[i])
3002                         goto out_irqs;
3003         }
3004
3005         raw_spin_lock_irqsave(&vector_lock, flags);
3006         for (i = 0; i < count; i++)
3007                 if (__assign_irq_vector(irq + i, cfg[i], apic->target_cpus()))
3008                         goto out_vecs;
3009         raw_spin_unlock_irqrestore(&vector_lock, flags);
3010
3011         for (i = 0; i < count; i++) {
3012                 irq_set_chip_data(irq + i, cfg[i]);
3013                 irq_clear_status_flags(irq + i, IRQ_NOREQUEST);
3014         }
3015
3016         kfree(cfg);
3017         return irq;
3018
3019 out_vecs:
3020         for (i--; i >= 0; i--)
3021                 __clear_irq_vector(irq + i, cfg[i]);
3022         raw_spin_unlock_irqrestore(&vector_lock, flags);
3023 out_irqs:
3024         for (i = 0; i < count; i++)
3025                 free_irq_at(irq + i, cfg[i]);
3026 out_cfgs:
3027         kfree(cfg);
3028         return 0;
3029 }
3030
3031 unsigned int create_irq_nr(unsigned int from, int node)
3032 {
3033         return __create_irqs(from, 1, node);
3034 }
3035
3036 int create_irq(void)
3037 {
3038         int node = cpu_to_node(0);
3039         unsigned int irq_want;
3040         int irq;
3041
3042         irq_want = nr_irqs_gsi;
3043         irq = create_irq_nr(irq_want, node);
3044
3045         if (irq == 0)
3046                 irq = -1;
3047
3048         return irq;
3049 }
3050
3051 void destroy_irq(unsigned int irq)
3052 {
3053         struct irq_cfg *cfg = irq_get_chip_data(irq);
3054         unsigned long flags;
3055
3056         irq_set_status_flags(irq, IRQ_NOREQUEST|IRQ_NOPROBE);
3057
3058         if (irq_remapped(cfg))
3059                 free_remapped_irq(irq);
3060         raw_spin_lock_irqsave(&vector_lock, flags);
3061         __clear_irq_vector(irq, cfg);
3062         raw_spin_unlock_irqrestore(&vector_lock, flags);
3063         free_irq_at(irq, cfg);
3064 }
3065
3066 static inline void destroy_irqs(unsigned int irq, unsigned int count)
3067 {
3068         unsigned int i;
3069
3070         for (i = 0; i < count; i++)
3071                 destroy_irq(irq + i);
3072 }
3073
3074 /*
3075  * MSI message composition
3076  */
3077 #ifdef CONFIG_PCI_MSI
3078 static int msi_compose_msg(struct pci_dev *pdev, unsigned int irq,
3079                            struct msi_msg *msg, u8 hpet_id)
3080 {
3081         struct irq_cfg *cfg;
3082         int err;
3083         unsigned dest;
3084
3085         if (disable_apic)
3086                 return -ENXIO;
3087
3088         cfg = irq_cfg(irq);
3089         err = assign_irq_vector(irq, cfg, apic->target_cpus());
3090         if (err)
3091                 return err;
3092
3093         err = apic->cpu_mask_to_apicid_and(cfg->domain,
3094                                            apic->target_cpus(), &dest);
3095         if (err)
3096                 return err;
3097
3098         if (irq_remapped(cfg)) {
3099                 compose_remapped_msi_msg(pdev, irq, dest, msg, hpet_id);
3100                 return 0;
3101         }
3102
3103         if (x2apic_enabled())
3104                 msg->address_hi = MSI_ADDR_BASE_HI |
3105                                   MSI_ADDR_EXT_DEST_ID(dest);
3106         else
3107                 msg->address_hi = MSI_ADDR_BASE_HI;
3108
3109         msg->address_lo =
3110                 MSI_ADDR_BASE_LO |
3111                 ((apic->irq_dest_mode == 0) ?
3112                         MSI_ADDR_DEST_MODE_PHYSICAL:
3113                         MSI_ADDR_DEST_MODE_LOGICAL) |
3114                 ((apic->irq_delivery_mode != dest_LowestPrio) ?
3115                         MSI_ADDR_REDIRECTION_CPU:
3116                         MSI_ADDR_REDIRECTION_LOWPRI) |
3117                 MSI_ADDR_DEST_ID(dest);
3118
3119         msg->data =
3120                 MSI_DATA_TRIGGER_EDGE |
3121                 MSI_DATA_LEVEL_ASSERT |
3122                 ((apic->irq_delivery_mode != dest_LowestPrio) ?
3123                         MSI_DATA_DELIVERY_FIXED:
3124                         MSI_DATA_DELIVERY_LOWPRI) |
3125                 MSI_DATA_VECTOR(cfg->vector);
3126
3127         return 0;
3128 }
3129
3130 static int
3131 msi_set_affinity(struct irq_data *data, const struct cpumask *mask, bool force)
3132 {
3133         struct irq_cfg *cfg = data->chip_data;
3134         struct msi_msg msg;
3135         unsigned int dest;
3136
3137         if (__ioapic_set_affinity(data, mask, &dest))
3138                 return -1;
3139
3140         __get_cached_msi_msg(data->msi_desc, &msg);
3141
3142         msg.data &= ~MSI_DATA_VECTOR_MASK;
3143         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3144         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3145         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3146
3147         __write_msi_msg(data->msi_desc, &msg);
3148
3149         return IRQ_SET_MASK_OK_NOCOPY;
3150 }
3151
3152 /*
3153  * IRQ Chip for MSI PCI/PCI-X/PCI-Express Devices,
3154  * which implement the MSI or MSI-X Capability Structure.
3155  */
3156 static struct irq_chip msi_chip = {
3157         .name                   = "PCI-MSI",
3158         .irq_unmask             = unmask_msi_irq,
3159         .irq_mask               = mask_msi_irq,
3160         .irq_ack                = ack_apic_edge,
3161         .irq_set_affinity       = msi_set_affinity,
3162         .irq_retrigger          = ioapic_retrigger_irq,
3163 };
3164
3165 static int setup_msi_irq(struct pci_dev *dev, struct msi_desc *msidesc,
3166                          unsigned int irq_base, unsigned int irq_offset)
3167 {
3168         struct irq_chip *chip = &msi_chip;
3169         struct msi_msg msg;
3170         unsigned int irq = irq_base + irq_offset;
3171         int ret;
3172
3173         ret = msi_compose_msg(dev, irq, &msg, -1);
3174         if (ret < 0)
3175                 return ret;
3176
3177         irq_set_msi_desc_off(irq_base, irq_offset, msidesc);
3178
3179         /*
3180          * MSI-X message is written per-IRQ, the offset is always 0.
3181          * MSI message denotes a contiguous group of IRQs, written for 0th IRQ.
3182          */
3183         if (!irq_offset)
3184                 write_msi_msg(irq, &msg);
3185
3186         if (irq_remapped(irq_get_chip_data(irq))) {
3187                 irq_set_status_flags(irq, IRQ_MOVE_PCNTXT);
3188                 irq_remap_modify_chip_defaults(chip);
3189         }
3190
3191         irq_set_chip_and_handler_name(irq, chip, handle_edge_irq, "edge");
3192
3193         dev_printk(KERN_DEBUG, &dev->dev, "irq %d for MSI/MSI-X\n", irq);
3194
3195         return 0;
3196 }
3197
3198 int setup_msix_irqs(struct pci_dev *dev, int nvec)
3199 {
3200         int node, ret, sub_handle, index = 0;
3201         unsigned int irq, irq_want;
3202         struct msi_desc *msidesc;
3203
3204         node = dev_to_node(&dev->dev);
3205         irq_want = nr_irqs_gsi;
3206         sub_handle = 0;
3207         list_for_each_entry(msidesc, &dev->msi_list, list) {
3208                 irq = create_irq_nr(irq_want, node);
3209                 if (irq == 0)
3210                         return -ENOSPC;
3211                 irq_want = irq + 1;
3212                 if (!irq_remapping_enabled)
3213                         goto no_ir;
3214
3215                 if (!sub_handle) {
3216                         /*
3217                          * allocate the consecutive block of IRTE's
3218                          * for 'nvec'
3219                          */
3220                         index = msi_alloc_remapped_irq(dev, irq, nvec);
3221                         if (index < 0) {
3222                                 ret = index;
3223                                 goto error;
3224                         }
3225                 } else {
3226                         ret = msi_setup_remapped_irq(dev, irq, index,
3227                                                      sub_handle);
3228                         if (ret < 0)
3229                                 goto error;
3230                 }
3231 no_ir:
3232                 ret = setup_msi_irq(dev, msidesc, irq, 0);
3233                 if (ret < 0)
3234                         goto error;
3235                 sub_handle++;
3236         }
3237         return 0;
3238
3239 error:
3240         destroy_irq(irq);
3241         return ret;
3242 }
3243
3244 int setup_msi_irqs(struct pci_dev *dev, int nvec)
3245 {
3246         int node, ret, sub_handle, index = 0;
3247         unsigned int irq;
3248         struct msi_desc *msidesc;
3249
3250         if (nvec > 1 && !irq_remapping_enabled)
3251                 return 1;
3252
3253         nvec = __roundup_pow_of_two(nvec);
3254
3255         WARN_ON(!list_is_singular(&dev->msi_list));
3256         msidesc = list_entry(dev->msi_list.next, struct msi_desc, list);
3257         WARN_ON(msidesc->irq);
3258         WARN_ON(msidesc->msi_attrib.multiple);
3259
3260         node = dev_to_node(&dev->dev);
3261         irq = __create_irqs(nr_irqs_gsi, nvec, node);
3262         if (irq == 0)
3263                 return -ENOSPC;
3264
3265         if (!irq_remapping_enabled) {
3266                 ret = setup_msi_irq(dev, msidesc, irq, 0);
3267                 if (ret < 0)
3268                         goto error;
3269                 return 0;
3270         }
3271
3272         msidesc->msi_attrib.multiple = ilog2(nvec);
3273         for (sub_handle = 0; sub_handle < nvec; sub_handle++) {
3274                 if (!sub_handle) {
3275                         index = msi_alloc_remapped_irq(dev, irq, nvec);
3276                         if (index < 0) {
3277                                 ret = index;
3278                                 goto error;
3279                         }
3280                 } else {
3281                         ret = msi_setup_remapped_irq(dev, irq + sub_handle,
3282                                                      index, sub_handle);
3283                         if (ret < 0)
3284                                 goto error;
3285                 }
3286                 ret = setup_msi_irq(dev, msidesc, irq, sub_handle);
3287                 if (ret < 0)
3288                         goto error;
3289         }
3290         return 0;
3291
3292 error:
3293         destroy_irqs(irq, nvec);
3294
3295         /*
3296          * Restore altered MSI descriptor fields and prevent just destroyed
3297          * IRQs from tearing down again in default_teardown_msi_irqs()
3298          */
3299         msidesc->irq = 0;
3300         msidesc->msi_attrib.multiple = 0;
3301
3302         return ret;
3303 }
3304
3305 int native_setup_msi_irqs(struct pci_dev *dev, int nvec, int type)
3306 {
3307         if (type == PCI_CAP_ID_MSI)
3308                 return setup_msi_irqs(dev, nvec);
3309         return setup_msix_irqs(dev, nvec);
3310 }
3311
3312 void native_teardown_msi_irq(unsigned int irq)
3313 {
3314         destroy_irq(irq);
3315 }
3316
3317 #ifdef CONFIG_DMAR_TABLE
3318 static int
3319 dmar_msi_set_affinity(struct irq_data *data, const struct cpumask *mask,
3320                       bool force)
3321 {
3322         struct irq_cfg *cfg = data->chip_data;
3323         unsigned int dest, irq = data->irq;
3324         struct msi_msg msg;
3325
3326         if (__ioapic_set_affinity(data, mask, &dest))
3327                 return -1;
3328
3329         dmar_msi_read(irq, &msg);
3330
3331         msg.data &= ~MSI_DATA_VECTOR_MASK;
3332         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3333         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3334         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3335         msg.address_hi = MSI_ADDR_BASE_HI | MSI_ADDR_EXT_DEST_ID(dest);
3336
3337         dmar_msi_write(irq, &msg);
3338
3339         return IRQ_SET_MASK_OK_NOCOPY;
3340 }
3341
3342 static struct irq_chip dmar_msi_type = {
3343         .name                   = "DMAR_MSI",
3344         .irq_unmask             = dmar_msi_unmask,
3345         .irq_mask               = dmar_msi_mask,
3346         .irq_ack                = ack_apic_edge,
3347         .irq_set_affinity       = dmar_msi_set_affinity,
3348         .irq_retrigger          = ioapic_retrigger_irq,
3349 };
3350
3351 int arch_setup_dmar_msi(unsigned int irq)
3352 {
3353         int ret;
3354         struct msi_msg msg;
3355
3356         ret = msi_compose_msg(NULL, irq, &msg, -1);
3357         if (ret < 0)
3358                 return ret;
3359         dmar_msi_write(irq, &msg);
3360         irq_set_chip_and_handler_name(irq, &dmar_msi_type, handle_edge_irq,
3361                                       "edge");
3362         return 0;
3363 }
3364 #endif
3365
3366 #ifdef CONFIG_HPET_TIMER
3367
3368 static int hpet_msi_set_affinity(struct irq_data *data,
3369                                  const struct cpumask *mask, bool force)
3370 {
3371         struct irq_cfg *cfg = data->chip_data;
3372         struct msi_msg msg;
3373         unsigned int dest;
3374
3375         if (__ioapic_set_affinity(data, mask, &dest))
3376                 return -1;
3377
3378         hpet_msi_read(data->handler_data, &msg);
3379
3380         msg.data &= ~MSI_DATA_VECTOR_MASK;
3381         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3382         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3383         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3384
3385         hpet_msi_write(data->handler_data, &msg);
3386
3387         return IRQ_SET_MASK_OK_NOCOPY;
3388 }
3389
3390 static struct irq_chip hpet_msi_type = {
3391         .name = "HPET_MSI",
3392         .irq_unmask = hpet_msi_unmask,
3393         .irq_mask = hpet_msi_mask,
3394         .irq_ack = ack_apic_edge,
3395         .irq_set_affinity = hpet_msi_set_affinity,
3396         .irq_retrigger = ioapic_retrigger_irq,
3397 };
3398
3399 int arch_setup_hpet_msi(unsigned int irq, unsigned int id)
3400 {
3401         struct irq_chip *chip = &hpet_msi_type;
3402         struct msi_msg msg;
3403         int ret;
3404
3405         if (irq_remapping_enabled) {
3406                 ret = setup_hpet_msi_remapped(irq, id);
3407                 if (ret)
3408                         return ret;
3409         }
3410
3411         ret = msi_compose_msg(NULL, irq, &msg, id);
3412         if (ret < 0)
3413                 return ret;
3414
3415         hpet_msi_write(irq_get_handler_data(irq), &msg);
3416         irq_set_status_flags(irq, IRQ_MOVE_PCNTXT);
3417         if (irq_remapped(irq_get_chip_data(irq)))
3418                 irq_remap_modify_chip_defaults(chip);
3419
3420         irq_set_chip_and_handler_name(irq, chip, handle_edge_irq, "edge");
3421         return 0;
3422 }
3423 #endif
3424
3425 #endif /* CONFIG_PCI_MSI */
3426 /*
3427  * Hypertransport interrupt support
3428  */
3429 #ifdef CONFIG_HT_IRQ
3430
3431 static void target_ht_irq(unsigned int irq, unsigned int dest, u8 vector)
3432 {
3433         struct ht_irq_msg msg;
3434         fetch_ht_irq_msg(irq, &msg);
3435
3436         msg.address_lo &= ~(HT_IRQ_LOW_VECTOR_MASK | HT_IRQ_LOW_DEST_ID_MASK);
3437         msg.address_hi &= ~(HT_IRQ_HIGH_DEST_ID_MASK);
3438
3439         msg.address_lo |= HT_IRQ_LOW_VECTOR(vector) | HT_IRQ_LOW_DEST_ID(dest);
3440         msg.address_hi |= HT_IRQ_HIGH_DEST_ID(dest);
3441
3442         write_ht_irq_msg(irq, &msg);
3443 }
3444
3445 static int
3446 ht_set_affinity(struct irq_data *data, const struct cpumask *mask, bool force)
3447 {
3448         struct irq_cfg *cfg = data->chip_data;
3449         unsigned int dest;
3450
3451         if (__ioapic_set_affinity(data, mask, &dest))
3452                 return -1;
3453
3454         target_ht_irq(data->irq, dest, cfg->vector);
3455         return IRQ_SET_MASK_OK_NOCOPY;
3456 }
3457
3458 static struct irq_chip ht_irq_chip = {
3459         .name                   = "PCI-HT",
3460         .irq_mask               = mask_ht_irq,
3461         .irq_unmask             = unmask_ht_irq,
3462         .irq_ack                = ack_apic_edge,
3463         .irq_set_affinity       = ht_set_affinity,
3464         .irq_retrigger          = ioapic_retrigger_irq,
3465 };
3466
3467 int arch_setup_ht_irq(unsigned int irq, struct pci_dev *dev)
3468 {
3469         struct irq_cfg *cfg;
3470         struct ht_irq_msg msg;
3471         unsigned dest;
3472         int err;
3473
3474         if (disable_apic)
3475                 return -ENXIO;
3476
3477         cfg = irq_cfg(irq);
3478         err = assign_irq_vector(irq, cfg, apic->target_cpus());
3479         if (err)
3480                 return err;
3481
3482         err = apic->cpu_mask_to_apicid_and(cfg->domain,
3483                                            apic->target_cpus(), &dest);
3484         if (err)
3485                 return err;
3486
3487         msg.address_hi = HT_IRQ_HIGH_DEST_ID(dest);
3488
3489         msg.address_lo =
3490                 HT_IRQ_LOW_BASE |
3491                 HT_IRQ_LOW_DEST_ID(dest) |
3492                 HT_IRQ_LOW_VECTOR(cfg->vector) |
3493                 ((apic->irq_dest_mode == 0) ?
3494                         HT_IRQ_LOW_DM_PHYSICAL :
3495                         HT_IRQ_LOW_DM_LOGICAL) |
3496                 HT_IRQ_LOW_RQEOI_EDGE |
3497                 ((apic->irq_delivery_mode != dest_LowestPrio) ?
3498                         HT_IRQ_LOW_MT_FIXED :
3499                         HT_IRQ_LOW_MT_ARBITRATED) |
3500                 HT_IRQ_LOW_IRQ_MASKED;
3501
3502         write_ht_irq_msg(irq, &msg);
3503
3504         irq_set_chip_and_handler_name(irq, &ht_irq_chip,
3505                                       handle_edge_irq, "edge");
3506
3507         dev_printk(KERN_DEBUG, &dev->dev, "irq %d for HT\n", irq);
3508
3509         return 0;
3510 }
3511 #endif /* CONFIG_HT_IRQ */
3512
3513 static int
3514 io_apic_setup_irq_pin(unsigned int irq, int node, struct io_apic_irq_attr *attr)
3515 {
3516         struct irq_cfg *cfg = alloc_irq_and_cfg_at(irq, node);
3517         int ret;
3518
3519         if (!cfg)
3520                 return -EINVAL;
3521         ret = __add_pin_to_irq_node(cfg, node, attr->ioapic, attr->ioapic_pin);
3522         if (!ret)
3523                 setup_ioapic_irq(irq, cfg, attr);
3524         return ret;
3525 }
3526
3527 int io_apic_setup_irq_pin_once(unsigned int irq, int node,
3528                                struct io_apic_irq_attr *attr)
3529 {
3530         unsigned int ioapic_idx = attr->ioapic, pin = attr->ioapic_pin;
3531         int ret;
3532
3533         /* Avoid redundant programming */
3534         if (test_bit(pin, ioapics[ioapic_idx].pin_programmed)) {
3535                 pr_debug("Pin %d-%d already programmed\n",
3536                          mpc_ioapic_id(ioapic_idx), pin);
3537                 return 0;
3538         }
3539         ret = io_apic_setup_irq_pin(irq, node, attr);
3540         if (!ret)
3541                 set_bit(pin, ioapics[ioapic_idx].pin_programmed);
3542         return ret;
3543 }
3544
3545 static int __init io_apic_get_redir_entries(int ioapic)
3546 {
3547         union IO_APIC_reg_01    reg_01;
3548         unsigned long flags;
3549
3550         raw_spin_lock_irqsave(&ioapic_lock, flags);
3551         reg_01.raw = io_apic_read(ioapic, 1);
3552         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3553
3554         /* The register returns the maximum index redir index
3555          * supported, which is one less than the total number of redir
3556          * entries.
3557          */
3558         return reg_01.bits.entries + 1;
3559 }
3560
3561 static void __init probe_nr_irqs_gsi(void)
3562 {
3563         int nr;
3564
3565         nr = gsi_top + NR_IRQS_LEGACY;
3566         if (nr > nr_irqs_gsi)
3567                 nr_irqs_gsi = nr;
3568
3569         printk(KERN_DEBUG "nr_irqs_gsi: %d\n", nr_irqs_gsi);
3570 }
3571
3572 int get_nr_irqs_gsi(void)
3573 {
3574         return nr_irqs_gsi;
3575 }
3576
3577 int __init arch_probe_nr_irqs(void)
3578 {
3579         int nr;
3580
3581         if (nr_irqs > (NR_VECTORS * nr_cpu_ids))
3582                 nr_irqs = NR_VECTORS * nr_cpu_ids;
3583
3584         nr = nr_irqs_gsi + 8 * nr_cpu_ids;
3585 #if defined(CONFIG_PCI_MSI) || defined(CONFIG_HT_IRQ)
3586         /*
3587          * for MSI and HT dyn irq
3588          */
3589         nr += nr_irqs_gsi * 16;
3590 #endif
3591         if (nr < nr_irqs)
3592                 nr_irqs = nr;
3593
3594         return NR_IRQS_LEGACY;
3595 }
3596
3597 int io_apic_set_pci_routing(struct device *dev, int irq,
3598                             struct io_apic_irq_attr *irq_attr)
3599 {
3600         int node;
3601
3602         if (!IO_APIC_IRQ(irq)) {
3603                 apic_printk(APIC_QUIET,KERN_ERR "IOAPIC[%d]: Invalid reference to IRQ 0\n",
3604                             irq_attr->ioapic);
3605                 return -EINVAL;
3606         }
3607
3608         node = dev ? dev_to_node(dev) : cpu_to_node(0);
3609
3610         return io_apic_setup_irq_pin_once(irq, node, irq_attr);
3611 }
3612
3613 #ifdef CONFIG_X86_32
3614 static int __init io_apic_get_unique_id(int ioapic, int apic_id)
3615 {
3616         union IO_APIC_reg_00 reg_00;
3617         static physid_mask_t apic_id_map = PHYSID_MASK_NONE;
3618         physid_mask_t tmp;
3619         unsigned long flags;
3620         int i = 0;
3621
3622         /*
3623          * The P4 platform supports up to 256 APIC IDs on two separate APIC
3624          * buses (one for LAPICs, one for IOAPICs), where predecessors only
3625          * supports up to 16 on one shared APIC bus.
3626          *
3627          * TBD: Expand LAPIC/IOAPIC support on P4-class systems to take full
3628          *      advantage of new APIC bus architecture.
3629          */
3630
3631         if (physids_empty(apic_id_map))
3632                 apic->ioapic_phys_id_map(&phys_cpu_present_map, &apic_id_map);
3633
3634         raw_spin_lock_irqsave(&ioapic_lock, flags);
3635         reg_00.raw = io_apic_read(ioapic, 0);
3636         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3637
3638         if (apic_id >= get_physical_broadcast()) {
3639                 printk(KERN_WARNING "IOAPIC[%d]: Invalid apic_id %d, trying "
3640                         "%d\n", ioapic, apic_id, reg_00.bits.ID);
3641                 apic_id = reg_00.bits.ID;
3642         }
3643
3644         /*
3645          * Every APIC in a system must have a unique ID or we get lots of nice
3646          * 'stuck on smp_invalidate_needed IPI wait' messages.
3647          */
3648         if (apic->check_apicid_used(&apic_id_map, apic_id)) {
3649
3650                 for (i = 0; i < get_physical_broadcast(); i++) {
3651                         if (!apic->check_apicid_used(&apic_id_map, i))
3652                                 break;
3653                 }
3654
3655                 if (i == get_physical_broadcast())
3656                         panic("Max apic_id exceeded!\n");
3657
3658                 printk(KERN_WARNING "IOAPIC[%d]: apic_id %d already used, "
3659                         "trying %d\n", ioapic, apic_id, i);
3660
3661                 apic_id = i;
3662         }
3663
3664         apic->apicid_to_cpu_present(apic_id, &tmp);
3665         physids_or(apic_id_map, apic_id_map, tmp);
3666
3667         if (reg_00.bits.ID != apic_id) {
3668                 reg_00.bits.ID = apic_id;
3669
3670                 raw_spin_lock_irqsave(&ioapic_lock, flags);
3671                 io_apic_write(ioapic, 0, reg_00.raw);
3672                 reg_00.raw = io_apic_read(ioapic, 0);
3673                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3674
3675                 /* Sanity check */
3676                 if (reg_00.bits.ID != apic_id) {
3677                         pr_err("IOAPIC[%d]: Unable to change apic_id!\n",
3678                                ioapic);
3679                         return -1;
3680                 }
3681         }
3682
3683         apic_printk(APIC_VERBOSE, KERN_INFO
3684                         "IOAPIC[%d]: Assigned apic_id %d\n", ioapic, apic_id);
3685
3686         return apic_id;
3687 }
3688
3689 static u8 __init io_apic_unique_id(u8 id)
3690 {
3691         if ((boot_cpu_data.x86_vendor == X86_VENDOR_INTEL) &&
3692             !APIC_XAPIC(apic_version[boot_cpu_physical_apicid]))
3693                 return io_apic_get_unique_id(nr_ioapics, id);
3694         else
3695                 return id;
3696 }
3697 #else
3698 static u8 __init io_apic_unique_id(u8 id)
3699 {
3700         int i;
3701         DECLARE_BITMAP(used, 256);
3702
3703         bitmap_zero(used, 256);
3704         for (i = 0; i < nr_ioapics; i++) {
3705                 __set_bit(mpc_ioapic_id(i), used);
3706         }
3707         if (!test_bit(id, used))
3708                 return id;
3709         return find_first_zero_bit(used, 256);
3710 }
3711 #endif
3712
3713 static int __init io_apic_get_version(int ioapic)
3714 {
3715         union IO_APIC_reg_01    reg_01;
3716         unsigned long flags;
3717
3718         raw_spin_lock_irqsave(&ioapic_lock, flags);
3719         reg_01.raw = io_apic_read(ioapic, 1);
3720         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3721
3722         return reg_01.bits.version;
3723 }
3724
3725 int acpi_get_override_irq(u32 gsi, int *trigger, int *polarity)
3726 {
3727         int ioapic, pin, idx;
3728
3729         if (skip_ioapic_setup)
3730                 return -1;
3731
3732         ioapic = mp_find_ioapic(gsi);
3733         if (ioapic < 0)
3734                 return -1;
3735
3736         pin = mp_find_ioapic_pin(ioapic, gsi);
3737         if (pin < 0)
3738                 return -1;
3739
3740         idx = find_irq_entry(ioapic, pin, mp_INT);
3741         if (idx < 0)
3742                 return -1;
3743
3744         *trigger = irq_trigger(idx);
3745         *polarity = irq_polarity(idx);
3746         return 0;
3747 }
3748
3749 /*
3750  * This function currently is only a helper for the i386 smp boot process where
3751  * we need to reprogram the ioredtbls to cater for the cpus which have come online
3752  * so mask in all cases should simply be apic->target_cpus()
3753  */
3754 #ifdef CONFIG_SMP
3755 void __init setup_ioapic_dest(void)
3756 {
3757         int pin, ioapic, irq, irq_entry;
3758         const struct cpumask *mask;
3759         struct irq_data *idata;
3760
3761         if (skip_ioapic_setup == 1)
3762                 return;
3763
3764         for (ioapic = 0; ioapic < nr_ioapics; ioapic++)
3765         for (pin = 0; pin < ioapics[ioapic].nr_registers; pin++) {
3766                 irq_entry = find_irq_entry(ioapic, pin, mp_INT);
3767                 if (irq_entry == -1)
3768                         continue;
3769                 irq = pin_2_irq(irq_entry, ioapic, pin);
3770
3771                 if ((ioapic > 0) && (irq > 16))
3772                         continue;
3773
3774                 idata = irq_get_irq_data(irq);
3775
3776                 /*
3777                  * Honour affinities which have been set in early boot
3778                  */
3779                 if (!irqd_can_balance(idata) || irqd_affinity_was_set(idata))
3780                         mask = idata->affinity;
3781                 else
3782                         mask = apic->target_cpus();
3783
3784                 if (irq_remapping_enabled)
3785                         set_remapped_irq_affinity(idata, mask, false);
3786                 else
3787                         ioapic_set_affinity(idata, mask, false);
3788         }
3789
3790 }
3791 #endif
3792
3793 #define IOAPIC_RESOURCE_NAME_SIZE 11
3794
3795 static struct resource *ioapic_resources;
3796
3797 static struct resource * __init ioapic_setup_resources(int nr_ioapics)
3798 {
3799         unsigned long n;
3800         struct resource *res;
3801         char *mem;
3802         int i;
3803
3804         if (nr_ioapics <= 0)
3805                 return NULL;
3806
3807         n = IOAPIC_RESOURCE_NAME_SIZE + sizeof(struct resource);
3808         n *= nr_ioapics;
3809
3810         mem = alloc_bootmem(n);
3811         res = (void *)mem;
3812
3813         mem += sizeof(struct resource) * nr_ioapics;
3814
3815         for (i = 0; i < nr_ioapics; i++) {
3816                 res[i].name = mem;
3817                 res[i].flags = IORESOURCE_MEM | IORESOURCE_BUSY;
3818                 snprintf(mem, IOAPIC_RESOURCE_NAME_SIZE, "IOAPIC %u", i);
3819                 mem += IOAPIC_RESOURCE_NAME_SIZE;
3820         }
3821
3822         ioapic_resources = res;
3823
3824         return res;
3825 }
3826
3827 void __init native_io_apic_init_mappings(void)
3828 {
3829         unsigned long ioapic_phys, idx = FIX_IO_APIC_BASE_0;
3830         struct resource *ioapic_res;
3831         int i;
3832
3833         ioapic_res = ioapic_setup_resources(nr_ioapics);
3834         for (i = 0; i < nr_ioapics; i++) {
3835                 if (smp_found_config) {
3836                         ioapic_phys = mpc_ioapic_addr(i);
3837 #ifdef CONFIG_X86_32
3838                         if (!ioapic_phys) {
3839                                 printk(KERN_ERR
3840                                        "WARNING: bogus zero IO-APIC "
3841                                        "address found in MPTABLE, "
3842                                        "disabling IO/APIC support!\n");
3843                                 smp_found_config = 0;
3844                                 skip_ioapic_setup = 1;
3845                                 goto fake_ioapic_page;
3846                         }
3847 #endif
3848                 } else {
3849 #ifdef CONFIG_X86_32
3850 fake_ioapic_page:
3851 #endif
3852                         ioapic_phys = (unsigned long)alloc_bootmem_pages(PAGE_SIZE);
3853                         ioapic_phys = __pa(ioapic_phys);
3854                 }
3855                 set_fixmap_nocache(idx, ioapic_phys);
3856                 apic_printk(APIC_VERBOSE, "mapped IOAPIC to %08lx (%08lx)\n",
3857                         __fix_to_virt(idx) + (ioapic_phys & ~PAGE_MASK),
3858                         ioapic_phys);
3859                 idx++;
3860
3861                 ioapic_res->start = ioapic_phys;
3862                 ioapic_res->end = ioapic_phys + IO_APIC_SLOT_SIZE - 1;
3863                 ioapic_res++;
3864         }
3865
3866         probe_nr_irqs_gsi();
3867 }
3868
3869 void __init ioapic_insert_resources(void)
3870 {
3871         int i;
3872         struct resource *r = ioapic_resources;
3873
3874         if (!r) {
3875                 if (nr_ioapics > 0)
3876                         printk(KERN_ERR
3877                                 "IO APIC resources couldn't be allocated.\n");
3878                 return;
3879         }
3880
3881         for (i = 0; i < nr_ioapics; i++) {
3882                 insert_resource(&iomem_resource, r);
3883                 r++;
3884         }
3885 }
3886
3887 int mp_find_ioapic(u32 gsi)
3888 {
3889         int i = 0;
3890
3891         if (nr_ioapics == 0)
3892                 return -1;
3893
3894         /* Find the IOAPIC that manages this GSI. */
3895         for (i = 0; i < nr_ioapics; i++) {
3896                 struct mp_ioapic_gsi *gsi_cfg = mp_ioapic_gsi_routing(i);
3897                 if ((gsi >= gsi_cfg->gsi_base)
3898                     && (gsi <= gsi_cfg->gsi_end))
3899                         return i;
3900         }
3901
3902         printk(KERN_ERR "ERROR: Unable to locate IOAPIC for GSI %d\n", gsi);
3903         return -1;
3904 }
3905
3906 int mp_find_ioapic_pin(int ioapic, u32 gsi)
3907 {
3908         struct mp_ioapic_gsi *gsi_cfg;
3909
3910         if (WARN_ON(ioapic == -1))
3911                 return -1;
3912
3913         gsi_cfg = mp_ioapic_gsi_routing(ioapic);
3914         if (WARN_ON(gsi > gsi_cfg->gsi_end))
3915                 return -1;
3916
3917         return gsi - gsi_cfg->gsi_base;
3918 }
3919
3920 static __init int bad_ioapic(unsigned long address)
3921 {
3922         if (nr_ioapics >= MAX_IO_APICS) {
3923                 pr_warn("WARNING: Max # of I/O APICs (%d) exceeded (found %d), skipping\n",
3924                         MAX_IO_APICS, nr_ioapics);
3925                 return 1;
3926         }
3927         if (!address) {
3928                 pr_warn("WARNING: Bogus (zero) I/O APIC address found in table, skipping!\n");
3929                 return 1;
3930         }
3931         return 0;
3932 }
3933
3934 static __init int bad_ioapic_register(int idx)
3935 {
3936         union IO_APIC_reg_00 reg_00;
3937         union IO_APIC_reg_01 reg_01;
3938         union IO_APIC_reg_02 reg_02;
3939
3940         reg_00.raw = io_apic_read(idx, 0);
3941         reg_01.raw = io_apic_read(idx, 1);
3942         reg_02.raw = io_apic_read(idx, 2);
3943
3944         if (reg_00.raw == -1 && reg_01.raw == -1 && reg_02.raw == -1) {
3945                 pr_warn("I/O APIC 0x%x registers return all ones, skipping!\n",
3946                         mpc_ioapic_addr(idx));
3947                 return 1;
3948         }
3949
3950         return 0;
3951 }
3952
3953 void __init mp_register_ioapic(int id, u32 address, u32 gsi_base)
3954 {
3955         int idx = 0;
3956         int entries;
3957         struct mp_ioapic_gsi *gsi_cfg;
3958
3959         if (bad_ioapic(address))
3960                 return;
3961
3962         idx = nr_ioapics;
3963
3964         ioapics[idx].mp_config.type = MP_IOAPIC;
3965         ioapics[idx].mp_config.flags = MPC_APIC_USABLE;
3966         ioapics[idx].mp_config.apicaddr = address;
3967
3968         set_fixmap_nocache(FIX_IO_APIC_BASE_0 + idx, address);
3969
3970         if (bad_ioapic_register(idx)) {
3971                 clear_fixmap(FIX_IO_APIC_BASE_0 + idx);
3972                 return;
3973         }
3974
3975         ioapics[idx].mp_config.apicid = io_apic_unique_id(id);
3976         ioapics[idx].mp_config.apicver = io_apic_get_version(idx);
3977
3978         /*
3979          * Build basic GSI lookup table to facilitate gsi->io_apic lookups
3980          * and to prevent reprogramming of IOAPIC pins (PCI GSIs).
3981          */
3982         entries = io_apic_get_redir_entries(idx);
3983         gsi_cfg = mp_ioapic_gsi_routing(idx);
3984         gsi_cfg->gsi_base = gsi_base;
3985         gsi_cfg->gsi_end = gsi_base + entries - 1;
3986
3987         /*
3988          * The number of IO-APIC IRQ registers (== #pins):
3989          */
3990         ioapics[idx].nr_registers = entries;
3991
3992         if (gsi_cfg->gsi_end >= gsi_top)
3993                 gsi_top = gsi_cfg->gsi_end + 1;
3994
3995         pr_info("IOAPIC[%d]: apic_id %d, version %d, address 0x%x, GSI %d-%d\n",
3996                 idx, mpc_ioapic_id(idx),
3997                 mpc_ioapic_ver(idx), mpc_ioapic_addr(idx),
3998                 gsi_cfg->gsi_base, gsi_cfg->gsi_end);
3999
4000         nr_ioapics++;
4001 }
4002
4003 /* Enable IOAPIC early just for system timer */
4004 void __init pre_init_apic_IRQ0(void)
4005 {
4006         struct io_apic_irq_attr attr = { 0, 0, 0, 0 };
4007
4008         printk(KERN_INFO "Early APIC setup for system timer0\n");
4009 #ifndef CONFIG_SMP
4010         physid_set_mask_of_physid(boot_cpu_physical_apicid,
4011                                          &phys_cpu_present_map);
4012 #endif
4013         setup_local_APIC();
4014
4015         io_apic_setup_irq_pin(0, 0, &attr);
4016         irq_set_chip_and_handler_name(0, &ioapic_chip, handle_edge_irq,
4017                                       "edge");
4018 }