]> Pileus Git - ~andy/linux/blob - arch/x86/kernel/apic/io_apic.c
aa2b753601151c997ab6ae0c35a906a56d4ad1cb
[~andy/linux] / arch / x86 / kernel / apic / io_apic.c
1 /*
2  *      Intel IO-APIC support for multi-Pentium hosts.
3  *
4  *      Copyright (C) 1997, 1998, 1999, 2000, 2009 Ingo Molnar, Hajnalka Szabo
5  *
6  *      Many thanks to Stig Venaas for trying out countless experimental
7  *      patches and reporting/debugging problems patiently!
8  *
9  *      (c) 1999, Multiple IO-APIC support, developed by
10  *      Ken-ichi Yaku <yaku@css1.kbnes.nec.co.jp> and
11  *      Hidemi Kishimoto <kisimoto@css1.kbnes.nec.co.jp>,
12  *      further tested and cleaned up by Zach Brown <zab@redhat.com>
13  *      and Ingo Molnar <mingo@redhat.com>
14  *
15  *      Fixes
16  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs;
17  *                                      thanks to Eric Gilmore
18  *                                      and Rolf G. Tews
19  *                                      for testing these extensively
20  *      Paul Diefenbaugh        :       Added full ACPI support
21  */
22
23 #include <linux/mm.h>
24 #include <linux/interrupt.h>
25 #include <linux/init.h>
26 #include <linux/delay.h>
27 #include <linux/sched.h>
28 #include <linux/pci.h>
29 #include <linux/mc146818rtc.h>
30 #include <linux/compiler.h>
31 #include <linux/acpi.h>
32 #include <linux/module.h>
33 #include <linux/syscore_ops.h>
34 #include <linux/msi.h>
35 #include <linux/htirq.h>
36 #include <linux/freezer.h>
37 #include <linux/kthread.h>
38 #include <linux/jiffies.h>      /* time_after() */
39 #include <linux/slab.h>
40 #ifdef CONFIG_ACPI
41 #include <acpi/acpi_bus.h>
42 #endif
43 #include <linux/bootmem.h>
44 #include <linux/dmar.h>
45 #include <linux/hpet.h>
46
47 #include <asm/idle.h>
48 #include <asm/io.h>
49 #include <asm/smp.h>
50 #include <asm/cpu.h>
51 #include <asm/desc.h>
52 #include <asm/proto.h>
53 #include <asm/acpi.h>
54 #include <asm/dma.h>
55 #include <asm/timer.h>
56 #include <asm/i8259.h>
57 #include <asm/msidef.h>
58 #include <asm/hypertransport.h>
59 #include <asm/setup.h>
60 #include <asm/irq_remapping.h>
61 #include <asm/hpet.h>
62 #include <asm/hw_irq.h>
63
64 #include <asm/apic.h>
65
66 #define __apicdebuginit(type) static type __init
67
68 #define for_each_irq_pin(entry, head) \
69         for (entry = head; entry; entry = entry->next)
70
71 #ifdef CONFIG_IRQ_REMAP
72 static void irq_remap_modify_chip_defaults(struct irq_chip *chip);
73 static inline bool irq_remapped(struct irq_cfg *cfg)
74 {
75         return cfg->irq_2_iommu.iommu != NULL;
76 }
77 #else
78 static inline bool irq_remapped(struct irq_cfg *cfg)
79 {
80         return false;
81 }
82 static inline void irq_remap_modify_chip_defaults(struct irq_chip *chip)
83 {
84 }
85 #endif
86
87 /*
88  *      Is the SiS APIC rmw bug present ?
89  *      -1 = don't know, 0 = no, 1 = yes
90  */
91 int sis_apic_bug = -1;
92
93 static DEFINE_RAW_SPINLOCK(ioapic_lock);
94 static DEFINE_RAW_SPINLOCK(vector_lock);
95
96 static struct ioapic {
97         /*
98          * # of IRQ routing registers
99          */
100         int nr_registers;
101         /*
102          * Saved state during suspend/resume, or while enabling intr-remap.
103          */
104         struct IO_APIC_route_entry *saved_registers;
105         /* I/O APIC config */
106         struct mpc_ioapic mp_config;
107         /* IO APIC gsi routing info */
108         struct mp_ioapic_gsi  gsi_config;
109         DECLARE_BITMAP(pin_programmed, MP_MAX_IOAPIC_PIN + 1);
110 } ioapics[MAX_IO_APICS];
111
112 #define mpc_ioapic_ver(ioapic_idx)      ioapics[ioapic_idx].mp_config.apicver
113
114 int mpc_ioapic_id(int ioapic_idx)
115 {
116         return ioapics[ioapic_idx].mp_config.apicid;
117 }
118
119 unsigned int mpc_ioapic_addr(int ioapic_idx)
120 {
121         return ioapics[ioapic_idx].mp_config.apicaddr;
122 }
123
124 struct mp_ioapic_gsi *mp_ioapic_gsi_routing(int ioapic_idx)
125 {
126         return &ioapics[ioapic_idx].gsi_config;
127 }
128
129 int nr_ioapics;
130
131 /* The one past the highest gsi number used */
132 u32 gsi_top;
133
134 /* MP IRQ source entries */
135 struct mpc_intsrc mp_irqs[MAX_IRQ_SOURCES];
136
137 /* # of MP IRQ source entries */
138 int mp_irq_entries;
139
140 /* GSI interrupts */
141 static int nr_irqs_gsi = NR_IRQS_LEGACY;
142
143 #ifdef CONFIG_EISA
144 int mp_bus_id_to_type[MAX_MP_BUSSES];
145 #endif
146
147 DECLARE_BITMAP(mp_bus_not_pci, MAX_MP_BUSSES);
148
149 int skip_ioapic_setup;
150
151 /**
152  * disable_ioapic_support() - disables ioapic support at runtime
153  */
154 void disable_ioapic_support(void)
155 {
156 #ifdef CONFIG_PCI
157         noioapicquirk = 1;
158         noioapicreroute = -1;
159 #endif
160         skip_ioapic_setup = 1;
161 }
162
163 static int __init parse_noapic(char *str)
164 {
165         /* disable IO-APIC */
166         disable_ioapic_support();
167         return 0;
168 }
169 early_param("noapic", parse_noapic);
170
171 static int io_apic_setup_irq_pin(unsigned int irq, int node,
172                                  struct io_apic_irq_attr *attr);
173
174 /* Will be called in mpparse/acpi/sfi codes for saving IRQ info */
175 void mp_save_irq(struct mpc_intsrc *m)
176 {
177         int i;
178
179         apic_printk(APIC_VERBOSE, "Int: type %d, pol %d, trig %d, bus %02x,"
180                 " IRQ %02x, APIC ID %x, APIC INT %02x\n",
181                 m->irqtype, m->irqflag & 3, (m->irqflag >> 2) & 3, m->srcbus,
182                 m->srcbusirq, m->dstapic, m->dstirq);
183
184         for (i = 0; i < mp_irq_entries; i++) {
185                 if (!memcmp(&mp_irqs[i], m, sizeof(*m)))
186                         return;
187         }
188
189         memcpy(&mp_irqs[mp_irq_entries], m, sizeof(*m));
190         if (++mp_irq_entries == MAX_IRQ_SOURCES)
191                 panic("Max # of irq sources exceeded!!\n");
192 }
193
194 struct irq_pin_list {
195         int apic, pin;
196         struct irq_pin_list *next;
197 };
198
199 static struct irq_pin_list *alloc_irq_pin_list(int node)
200 {
201         return kzalloc_node(sizeof(struct irq_pin_list), GFP_KERNEL, node);
202 }
203
204
205 /* irq_cfg is indexed by the sum of all RTEs in all I/O APICs. */
206 static struct irq_cfg irq_cfgx[NR_IRQS_LEGACY];
207
208 int __init arch_early_irq_init(void)
209 {
210         struct irq_cfg *cfg;
211         int count, node, i;
212
213         if (!legacy_pic->nr_legacy_irqs)
214                 io_apic_irqs = ~0UL;
215
216         for (i = 0; i < nr_ioapics; i++) {
217                 ioapics[i].saved_registers =
218                         kzalloc(sizeof(struct IO_APIC_route_entry) *
219                                 ioapics[i].nr_registers, GFP_KERNEL);
220                 if (!ioapics[i].saved_registers)
221                         pr_err("IOAPIC %d: suspend/resume impossible!\n", i);
222         }
223
224         cfg = irq_cfgx;
225         count = ARRAY_SIZE(irq_cfgx);
226         node = cpu_to_node(0);
227
228         /* Make sure the legacy interrupts are marked in the bitmap */
229         irq_reserve_irqs(0, legacy_pic->nr_legacy_irqs);
230
231         for (i = 0; i < count; i++) {
232                 irq_set_chip_data(i, &cfg[i]);
233                 zalloc_cpumask_var_node(&cfg[i].domain, GFP_KERNEL, node);
234                 zalloc_cpumask_var_node(&cfg[i].old_domain, GFP_KERNEL, node);
235                 /*
236                  * For legacy IRQ's, start with assigning irq0 to irq15 to
237                  * IRQ0_VECTOR to IRQ15_VECTOR for all cpu's.
238                  */
239                 if (i < legacy_pic->nr_legacy_irqs) {
240                         cfg[i].vector = IRQ0_VECTOR + i;
241                         cpumask_setall(cfg[i].domain);
242                 }
243         }
244
245         return 0;
246 }
247
248 static struct irq_cfg *irq_cfg(unsigned int irq)
249 {
250         return irq_get_chip_data(irq);
251 }
252
253 static struct irq_cfg *alloc_irq_cfg(unsigned int irq, int node)
254 {
255         struct irq_cfg *cfg;
256
257         cfg = kzalloc_node(sizeof(*cfg), GFP_KERNEL, node);
258         if (!cfg)
259                 return NULL;
260         if (!zalloc_cpumask_var_node(&cfg->domain, GFP_KERNEL, node))
261                 goto out_cfg;
262         if (!zalloc_cpumask_var_node(&cfg->old_domain, GFP_KERNEL, node))
263                 goto out_domain;
264         return cfg;
265 out_domain:
266         free_cpumask_var(cfg->domain);
267 out_cfg:
268         kfree(cfg);
269         return NULL;
270 }
271
272 static void free_irq_cfg(unsigned int at, struct irq_cfg *cfg)
273 {
274         if (!cfg)
275                 return;
276         irq_set_chip_data(at, NULL);
277         free_cpumask_var(cfg->domain);
278         free_cpumask_var(cfg->old_domain);
279         kfree(cfg);
280 }
281
282 static struct irq_cfg *alloc_irq_and_cfg_at(unsigned int at, int node)
283 {
284         int res = irq_alloc_desc_at(at, node);
285         struct irq_cfg *cfg;
286
287         if (res < 0) {
288                 if (res != -EEXIST)
289                         return NULL;
290                 cfg = irq_get_chip_data(at);
291                 if (cfg)
292                         return cfg;
293         }
294
295         cfg = alloc_irq_cfg(at, node);
296         if (cfg)
297                 irq_set_chip_data(at, cfg);
298         else
299                 irq_free_desc(at);
300         return cfg;
301 }
302
303 static int alloc_irqs_from(unsigned int from, unsigned int count, int node)
304 {
305         return irq_alloc_descs_from(from, count, node);
306 }
307
308 static void free_irq_at(unsigned int at, struct irq_cfg *cfg)
309 {
310         free_irq_cfg(at, cfg);
311         irq_free_desc(at);
312 }
313
314
315 struct io_apic {
316         unsigned int index;
317         unsigned int unused[3];
318         unsigned int data;
319         unsigned int unused2[11];
320         unsigned int eoi;
321 };
322
323 static __attribute_const__ struct io_apic __iomem *io_apic_base(int idx)
324 {
325         return (void __iomem *) __fix_to_virt(FIX_IO_APIC_BASE_0 + idx)
326                 + (mpc_ioapic_addr(idx) & ~PAGE_MASK);
327 }
328
329 static inline void io_apic_eoi(unsigned int apic, unsigned int vector)
330 {
331         struct io_apic __iomem *io_apic = io_apic_base(apic);
332         writel(vector, &io_apic->eoi);
333 }
334
335 unsigned int native_io_apic_read(unsigned int apic, unsigned int reg)
336 {
337         struct io_apic __iomem *io_apic = io_apic_base(apic);
338         writel(reg, &io_apic->index);
339         return readl(&io_apic->data);
340 }
341
342 void native_io_apic_write(unsigned int apic, unsigned int reg, unsigned int value)
343 {
344         struct io_apic __iomem *io_apic = io_apic_base(apic);
345
346         writel(reg, &io_apic->index);
347         writel(value, &io_apic->data);
348 }
349
350 /*
351  * Re-write a value: to be used for read-modify-write
352  * cycles where the read already set up the index register.
353  *
354  * Older SiS APIC requires we rewrite the index register
355  */
356 void native_io_apic_modify(unsigned int apic, unsigned int reg, unsigned int value)
357 {
358         struct io_apic __iomem *io_apic = io_apic_base(apic);
359
360         if (sis_apic_bug)
361                 writel(reg, &io_apic->index);
362         writel(value, &io_apic->data);
363 }
364
365 union entry_union {
366         struct { u32 w1, w2; };
367         struct IO_APIC_route_entry entry;
368 };
369
370 static struct IO_APIC_route_entry __ioapic_read_entry(int apic, int pin)
371 {
372         union entry_union eu;
373
374         eu.w1 = io_apic_read(apic, 0x10 + 2 * pin);
375         eu.w2 = io_apic_read(apic, 0x11 + 2 * pin);
376
377         return eu.entry;
378 }
379
380 static struct IO_APIC_route_entry ioapic_read_entry(int apic, int pin)
381 {
382         union entry_union eu;
383         unsigned long flags;
384
385         raw_spin_lock_irqsave(&ioapic_lock, flags);
386         eu.entry = __ioapic_read_entry(apic, pin);
387         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
388
389         return eu.entry;
390 }
391
392 /*
393  * When we write a new IO APIC routing entry, we need to write the high
394  * word first! If the mask bit in the low word is clear, we will enable
395  * the interrupt, and we need to make sure the entry is fully populated
396  * before that happens.
397  */
398 static void __ioapic_write_entry(int apic, int pin, struct IO_APIC_route_entry e)
399 {
400         union entry_union eu = {{0, 0}};
401
402         eu.entry = e;
403         io_apic_write(apic, 0x11 + 2*pin, eu.w2);
404         io_apic_write(apic, 0x10 + 2*pin, eu.w1);
405 }
406
407 static void ioapic_write_entry(int apic, int pin, struct IO_APIC_route_entry e)
408 {
409         unsigned long flags;
410
411         raw_spin_lock_irqsave(&ioapic_lock, flags);
412         __ioapic_write_entry(apic, pin, e);
413         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
414 }
415
416 /*
417  * When we mask an IO APIC routing entry, we need to write the low
418  * word first, in order to set the mask bit before we change the
419  * high bits!
420  */
421 static void ioapic_mask_entry(int apic, int pin)
422 {
423         unsigned long flags;
424         union entry_union eu = { .entry.mask = 1 };
425
426         raw_spin_lock_irqsave(&ioapic_lock, flags);
427         io_apic_write(apic, 0x10 + 2*pin, eu.w1);
428         io_apic_write(apic, 0x11 + 2*pin, eu.w2);
429         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
430 }
431
432 /*
433  * The common case is 1:1 IRQ<->pin mappings. Sometimes there are
434  * shared ISA-space IRQs, so we have to support them. We are super
435  * fast in the common case, and fast for shared ISA-space IRQs.
436  */
437 static int __add_pin_to_irq_node(struct irq_cfg *cfg, int node, int apic, int pin)
438 {
439         struct irq_pin_list **last, *entry;
440
441         /* don't allow duplicates */
442         last = &cfg->irq_2_pin;
443         for_each_irq_pin(entry, cfg->irq_2_pin) {
444                 if (entry->apic == apic && entry->pin == pin)
445                         return 0;
446                 last = &entry->next;
447         }
448
449         entry = alloc_irq_pin_list(node);
450         if (!entry) {
451                 pr_err("can not alloc irq_pin_list (%d,%d,%d)\n",
452                        node, apic, pin);
453                 return -ENOMEM;
454         }
455         entry->apic = apic;
456         entry->pin = pin;
457
458         *last = entry;
459         return 0;
460 }
461
462 static void add_pin_to_irq_node(struct irq_cfg *cfg, int node, int apic, int pin)
463 {
464         if (__add_pin_to_irq_node(cfg, node, apic, pin))
465                 panic("IO-APIC: failed to add irq-pin. Can not proceed\n");
466 }
467
468 /*
469  * Reroute an IRQ to a different pin.
470  */
471 static void __init replace_pin_at_irq_node(struct irq_cfg *cfg, int node,
472                                            int oldapic, int oldpin,
473                                            int newapic, int newpin)
474 {
475         struct irq_pin_list *entry;
476
477         for_each_irq_pin(entry, cfg->irq_2_pin) {
478                 if (entry->apic == oldapic && entry->pin == oldpin) {
479                         entry->apic = newapic;
480                         entry->pin = newpin;
481                         /* every one is different, right? */
482                         return;
483                 }
484         }
485
486         /* old apic/pin didn't exist, so just add new ones */
487         add_pin_to_irq_node(cfg, node, newapic, newpin);
488 }
489
490 static void __io_apic_modify_irq(struct irq_pin_list *entry,
491                                  int mask_and, int mask_or,
492                                  void (*final)(struct irq_pin_list *entry))
493 {
494         unsigned int reg, pin;
495
496         pin = entry->pin;
497         reg = io_apic_read(entry->apic, 0x10 + pin * 2);
498         reg &= mask_and;
499         reg |= mask_or;
500         io_apic_modify(entry->apic, 0x10 + pin * 2, reg);
501         if (final)
502                 final(entry);
503 }
504
505 static void io_apic_modify_irq(struct irq_cfg *cfg,
506                                int mask_and, int mask_or,
507                                void (*final)(struct irq_pin_list *entry))
508 {
509         struct irq_pin_list *entry;
510
511         for_each_irq_pin(entry, cfg->irq_2_pin)
512                 __io_apic_modify_irq(entry, mask_and, mask_or, final);
513 }
514
515 static void io_apic_sync(struct irq_pin_list *entry)
516 {
517         /*
518          * Synchronize the IO-APIC and the CPU by doing
519          * a dummy read from the IO-APIC
520          */
521         struct io_apic __iomem *io_apic;
522
523         io_apic = io_apic_base(entry->apic);
524         readl(&io_apic->data);
525 }
526
527 static void mask_ioapic(struct irq_cfg *cfg)
528 {
529         unsigned long flags;
530
531         raw_spin_lock_irqsave(&ioapic_lock, flags);
532         io_apic_modify_irq(cfg, ~0, IO_APIC_REDIR_MASKED, &io_apic_sync);
533         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
534 }
535
536 static void mask_ioapic_irq(struct irq_data *data)
537 {
538         mask_ioapic(data->chip_data);
539 }
540
541 static void __unmask_ioapic(struct irq_cfg *cfg)
542 {
543         io_apic_modify_irq(cfg, ~IO_APIC_REDIR_MASKED, 0, NULL);
544 }
545
546 static void unmask_ioapic(struct irq_cfg *cfg)
547 {
548         unsigned long flags;
549
550         raw_spin_lock_irqsave(&ioapic_lock, flags);
551         __unmask_ioapic(cfg);
552         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
553 }
554
555 static void unmask_ioapic_irq(struct irq_data *data)
556 {
557         unmask_ioapic(data->chip_data);
558 }
559
560 /*
561  * IO-APIC versions below 0x20 don't support EOI register.
562  * For the record, here is the information about various versions:
563  *     0Xh     82489DX
564  *     1Xh     I/OAPIC or I/O(x)APIC which are not PCI 2.2 Compliant
565  *     2Xh     I/O(x)APIC which is PCI 2.2 Compliant
566  *     30h-FFh Reserved
567  *
568  * Some of the Intel ICH Specs (ICH2 to ICH5) documents the io-apic
569  * version as 0x2. This is an error with documentation and these ICH chips
570  * use io-apic's of version 0x20.
571  *
572  * For IO-APIC's with EOI register, we use that to do an explicit EOI.
573  * Otherwise, we simulate the EOI message manually by changing the trigger
574  * mode to edge and then back to level, with RTE being masked during this.
575  */
576 static void __eoi_ioapic_pin(int apic, int pin, int vector, struct irq_cfg *cfg)
577 {
578         if (mpc_ioapic_ver(apic) >= 0x20) {
579                 /*
580                  * Intr-remapping uses pin number as the virtual vector
581                  * in the RTE. Actual vector is programmed in
582                  * intr-remapping table entry. Hence for the io-apic
583                  * EOI we use the pin number.
584                  */
585                 if (cfg && irq_remapped(cfg))
586                         io_apic_eoi(apic, pin);
587                 else
588                         io_apic_eoi(apic, vector);
589         } else {
590                 struct IO_APIC_route_entry entry, entry1;
591
592                 entry = entry1 = __ioapic_read_entry(apic, pin);
593
594                 /*
595                  * Mask the entry and change the trigger mode to edge.
596                  */
597                 entry1.mask = 1;
598                 entry1.trigger = IOAPIC_EDGE;
599
600                 __ioapic_write_entry(apic, pin, entry1);
601
602                 /*
603                  * Restore the previous level triggered entry.
604                  */
605                 __ioapic_write_entry(apic, pin, entry);
606         }
607 }
608
609 static void eoi_ioapic_irq(unsigned int irq, struct irq_cfg *cfg)
610 {
611         struct irq_pin_list *entry;
612         unsigned long flags;
613
614         raw_spin_lock_irqsave(&ioapic_lock, flags);
615         for_each_irq_pin(entry, cfg->irq_2_pin)
616                 __eoi_ioapic_pin(entry->apic, entry->pin, cfg->vector, cfg);
617         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
618 }
619
620 static void clear_IO_APIC_pin(unsigned int apic, unsigned int pin)
621 {
622         struct IO_APIC_route_entry entry;
623
624         /* Check delivery_mode to be sure we're not clearing an SMI pin */
625         entry = ioapic_read_entry(apic, pin);
626         if (entry.delivery_mode == dest_SMI)
627                 return;
628
629         /*
630          * Make sure the entry is masked and re-read the contents to check
631          * if it is a level triggered pin and if the remote-IRR is set.
632          */
633         if (!entry.mask) {
634                 entry.mask = 1;
635                 ioapic_write_entry(apic, pin, entry);
636                 entry = ioapic_read_entry(apic, pin);
637         }
638
639         if (entry.irr) {
640                 unsigned long flags;
641
642                 /*
643                  * Make sure the trigger mode is set to level. Explicit EOI
644                  * doesn't clear the remote-IRR if the trigger mode is not
645                  * set to level.
646                  */
647                 if (!entry.trigger) {
648                         entry.trigger = IOAPIC_LEVEL;
649                         ioapic_write_entry(apic, pin, entry);
650                 }
651
652                 raw_spin_lock_irqsave(&ioapic_lock, flags);
653                 __eoi_ioapic_pin(apic, pin, entry.vector, NULL);
654                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
655         }
656
657         /*
658          * Clear the rest of the bits in the IO-APIC RTE except for the mask
659          * bit.
660          */
661         ioapic_mask_entry(apic, pin);
662         entry = ioapic_read_entry(apic, pin);
663         if (entry.irr)
664                 pr_err("Unable to reset IRR for apic: %d, pin :%d\n",
665                        mpc_ioapic_id(apic), pin);
666 }
667
668 static void clear_IO_APIC (void)
669 {
670         int apic, pin;
671
672         for (apic = 0; apic < nr_ioapics; apic++)
673                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++)
674                         clear_IO_APIC_pin(apic, pin);
675 }
676
677 #ifdef CONFIG_X86_32
678 /*
679  * support for broken MP BIOSs, enables hand-redirection of PIRQ0-7 to
680  * specific CPU-side IRQs.
681  */
682
683 #define MAX_PIRQS 8
684 static int pirq_entries[MAX_PIRQS] = {
685         [0 ... MAX_PIRQS - 1] = -1
686 };
687
688 static int __init ioapic_pirq_setup(char *str)
689 {
690         int i, max;
691         int ints[MAX_PIRQS+1];
692
693         get_options(str, ARRAY_SIZE(ints), ints);
694
695         apic_printk(APIC_VERBOSE, KERN_INFO
696                         "PIRQ redirection, working around broken MP-BIOS.\n");
697         max = MAX_PIRQS;
698         if (ints[0] < MAX_PIRQS)
699                 max = ints[0];
700
701         for (i = 0; i < max; i++) {
702                 apic_printk(APIC_VERBOSE, KERN_DEBUG
703                                 "... PIRQ%d -> IRQ %d\n", i, ints[i+1]);
704                 /*
705                  * PIRQs are mapped upside down, usually.
706                  */
707                 pirq_entries[MAX_PIRQS-i-1] = ints[i+1];
708         }
709         return 1;
710 }
711
712 __setup("pirq=", ioapic_pirq_setup);
713 #endif /* CONFIG_X86_32 */
714
715 /*
716  * Saves all the IO-APIC RTE's
717  */
718 int save_ioapic_entries(void)
719 {
720         int apic, pin;
721         int err = 0;
722
723         for (apic = 0; apic < nr_ioapics; apic++) {
724                 if (!ioapics[apic].saved_registers) {
725                         err = -ENOMEM;
726                         continue;
727                 }
728
729                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++)
730                         ioapics[apic].saved_registers[pin] =
731                                 ioapic_read_entry(apic, pin);
732         }
733
734         return err;
735 }
736
737 /*
738  * Mask all IO APIC entries.
739  */
740 void mask_ioapic_entries(void)
741 {
742         int apic, pin;
743
744         for (apic = 0; apic < nr_ioapics; apic++) {
745                 if (!ioapics[apic].saved_registers)
746                         continue;
747
748                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++) {
749                         struct IO_APIC_route_entry entry;
750
751                         entry = ioapics[apic].saved_registers[pin];
752                         if (!entry.mask) {
753                                 entry.mask = 1;
754                                 ioapic_write_entry(apic, pin, entry);
755                         }
756                 }
757         }
758 }
759
760 /*
761  * Restore IO APIC entries which was saved in the ioapic structure.
762  */
763 int restore_ioapic_entries(void)
764 {
765         int apic, pin;
766
767         for (apic = 0; apic < nr_ioapics; apic++) {
768                 if (!ioapics[apic].saved_registers)
769                         continue;
770
771                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++)
772                         ioapic_write_entry(apic, pin,
773                                            ioapics[apic].saved_registers[pin]);
774         }
775         return 0;
776 }
777
778 /*
779  * Find the IRQ entry number of a certain pin.
780  */
781 static int find_irq_entry(int ioapic_idx, int pin, int type)
782 {
783         int i;
784
785         for (i = 0; i < mp_irq_entries; i++)
786                 if (mp_irqs[i].irqtype == type &&
787                     (mp_irqs[i].dstapic == mpc_ioapic_id(ioapic_idx) ||
788                      mp_irqs[i].dstapic == MP_APIC_ALL) &&
789                     mp_irqs[i].dstirq == pin)
790                         return i;
791
792         return -1;
793 }
794
795 /*
796  * Find the pin to which IRQ[irq] (ISA) is connected
797  */
798 static int __init find_isa_irq_pin(int irq, int type)
799 {
800         int i;
801
802         for (i = 0; i < mp_irq_entries; i++) {
803                 int lbus = mp_irqs[i].srcbus;
804
805                 if (test_bit(lbus, mp_bus_not_pci) &&
806                     (mp_irqs[i].irqtype == type) &&
807                     (mp_irqs[i].srcbusirq == irq))
808
809                         return mp_irqs[i].dstirq;
810         }
811         return -1;
812 }
813
814 static int __init find_isa_irq_apic(int irq, int type)
815 {
816         int i;
817
818         for (i = 0; i < mp_irq_entries; i++) {
819                 int lbus = mp_irqs[i].srcbus;
820
821                 if (test_bit(lbus, mp_bus_not_pci) &&
822                     (mp_irqs[i].irqtype == type) &&
823                     (mp_irqs[i].srcbusirq == irq))
824                         break;
825         }
826
827         if (i < mp_irq_entries) {
828                 int ioapic_idx;
829
830                 for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
831                         if (mpc_ioapic_id(ioapic_idx) == mp_irqs[i].dstapic)
832                                 return ioapic_idx;
833         }
834
835         return -1;
836 }
837
838 #ifdef CONFIG_EISA
839 /*
840  * EISA Edge/Level control register, ELCR
841  */
842 static int EISA_ELCR(unsigned int irq)
843 {
844         if (irq < legacy_pic->nr_legacy_irqs) {
845                 unsigned int port = 0x4d0 + (irq >> 3);
846                 return (inb(port) >> (irq & 7)) & 1;
847         }
848         apic_printk(APIC_VERBOSE, KERN_INFO
849                         "Broken MPtable reports ISA irq %d\n", irq);
850         return 0;
851 }
852
853 #endif
854
855 /* ISA interrupts are always polarity zero edge triggered,
856  * when listed as conforming in the MP table. */
857
858 #define default_ISA_trigger(idx)        (0)
859 #define default_ISA_polarity(idx)       (0)
860
861 /* EISA interrupts are always polarity zero and can be edge or level
862  * trigger depending on the ELCR value.  If an interrupt is listed as
863  * EISA conforming in the MP table, that means its trigger type must
864  * be read in from the ELCR */
865
866 #define default_EISA_trigger(idx)       (EISA_ELCR(mp_irqs[idx].srcbusirq))
867 #define default_EISA_polarity(idx)      default_ISA_polarity(idx)
868
869 /* PCI interrupts are always polarity one level triggered,
870  * when listed as conforming in the MP table. */
871
872 #define default_PCI_trigger(idx)        (1)
873 #define default_PCI_polarity(idx)       (1)
874
875 static int irq_polarity(int idx)
876 {
877         int bus = mp_irqs[idx].srcbus;
878         int polarity;
879
880         /*
881          * Determine IRQ line polarity (high active or low active):
882          */
883         switch (mp_irqs[idx].irqflag & 3)
884         {
885                 case 0: /* conforms, ie. bus-type dependent polarity */
886                         if (test_bit(bus, mp_bus_not_pci))
887                                 polarity = default_ISA_polarity(idx);
888                         else
889                                 polarity = default_PCI_polarity(idx);
890                         break;
891                 case 1: /* high active */
892                 {
893                         polarity = 0;
894                         break;
895                 }
896                 case 2: /* reserved */
897                 {
898                         pr_warn("broken BIOS!!\n");
899                         polarity = 1;
900                         break;
901                 }
902                 case 3: /* low active */
903                 {
904                         polarity = 1;
905                         break;
906                 }
907                 default: /* invalid */
908                 {
909                         pr_warn("broken BIOS!!\n");
910                         polarity = 1;
911                         break;
912                 }
913         }
914         return polarity;
915 }
916
917 static int irq_trigger(int idx)
918 {
919         int bus = mp_irqs[idx].srcbus;
920         int trigger;
921
922         /*
923          * Determine IRQ trigger mode (edge or level sensitive):
924          */
925         switch ((mp_irqs[idx].irqflag>>2) & 3)
926         {
927                 case 0: /* conforms, ie. bus-type dependent */
928                         if (test_bit(bus, mp_bus_not_pci))
929                                 trigger = default_ISA_trigger(idx);
930                         else
931                                 trigger = default_PCI_trigger(idx);
932 #ifdef CONFIG_EISA
933                         switch (mp_bus_id_to_type[bus]) {
934                                 case MP_BUS_ISA: /* ISA pin */
935                                 {
936                                         /* set before the switch */
937                                         break;
938                                 }
939                                 case MP_BUS_EISA: /* EISA pin */
940                                 {
941                                         trigger = default_EISA_trigger(idx);
942                                         break;
943                                 }
944                                 case MP_BUS_PCI: /* PCI pin */
945                                 {
946                                         /* set before the switch */
947                                         break;
948                                 }
949                                 default:
950                                 {
951                                         pr_warn("broken BIOS!!\n");
952                                         trigger = 1;
953                                         break;
954                                 }
955                         }
956 #endif
957                         break;
958                 case 1: /* edge */
959                 {
960                         trigger = 0;
961                         break;
962                 }
963                 case 2: /* reserved */
964                 {
965                         pr_warn("broken BIOS!!\n");
966                         trigger = 1;
967                         break;
968                 }
969                 case 3: /* level */
970                 {
971                         trigger = 1;
972                         break;
973                 }
974                 default: /* invalid */
975                 {
976                         pr_warn("broken BIOS!!\n");
977                         trigger = 0;
978                         break;
979                 }
980         }
981         return trigger;
982 }
983
984 static int pin_2_irq(int idx, int apic, int pin)
985 {
986         int irq;
987         int bus = mp_irqs[idx].srcbus;
988         struct mp_ioapic_gsi *gsi_cfg = mp_ioapic_gsi_routing(apic);
989
990         /*
991          * Debugging check, we are in big trouble if this message pops up!
992          */
993         if (mp_irqs[idx].dstirq != pin)
994                 pr_err("broken BIOS or MPTABLE parser, ayiee!!\n");
995
996         if (test_bit(bus, mp_bus_not_pci)) {
997                 irq = mp_irqs[idx].srcbusirq;
998         } else {
999                 u32 gsi = gsi_cfg->gsi_base + pin;
1000
1001                 if (gsi >= NR_IRQS_LEGACY)
1002                         irq = gsi;
1003                 else
1004                         irq = gsi_top + gsi;
1005         }
1006
1007 #ifdef CONFIG_X86_32
1008         /*
1009          * PCI IRQ command line redirection. Yes, limits are hardcoded.
1010          */
1011         if ((pin >= 16) && (pin <= 23)) {
1012                 if (pirq_entries[pin-16] != -1) {
1013                         if (!pirq_entries[pin-16]) {
1014                                 apic_printk(APIC_VERBOSE, KERN_DEBUG
1015                                                 "disabling PIRQ%d\n", pin-16);
1016                         } else {
1017                                 irq = pirq_entries[pin-16];
1018                                 apic_printk(APIC_VERBOSE, KERN_DEBUG
1019                                                 "using PIRQ%d -> IRQ %d\n",
1020                                                 pin-16, irq);
1021                         }
1022                 }
1023         }
1024 #endif
1025
1026         return irq;
1027 }
1028
1029 /*
1030  * Find a specific PCI IRQ entry.
1031  * Not an __init, possibly needed by modules
1032  */
1033 int IO_APIC_get_PCI_irq_vector(int bus, int slot, int pin,
1034                                 struct io_apic_irq_attr *irq_attr)
1035 {
1036         int ioapic_idx, i, best_guess = -1;
1037
1038         apic_printk(APIC_DEBUG,
1039                     "querying PCI -> IRQ mapping bus:%d, slot:%d, pin:%d.\n",
1040                     bus, slot, pin);
1041         if (test_bit(bus, mp_bus_not_pci)) {
1042                 apic_printk(APIC_VERBOSE,
1043                             "PCI BIOS passed nonexistent PCI bus %d!\n", bus);
1044                 return -1;
1045         }
1046         for (i = 0; i < mp_irq_entries; i++) {
1047                 int lbus = mp_irqs[i].srcbus;
1048
1049                 for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1050                         if (mpc_ioapic_id(ioapic_idx) == mp_irqs[i].dstapic ||
1051                             mp_irqs[i].dstapic == MP_APIC_ALL)
1052                                 break;
1053
1054                 if (!test_bit(lbus, mp_bus_not_pci) &&
1055                     !mp_irqs[i].irqtype &&
1056                     (bus == lbus) &&
1057                     (slot == ((mp_irqs[i].srcbusirq >> 2) & 0x1f))) {
1058                         int irq = pin_2_irq(i, ioapic_idx, mp_irqs[i].dstirq);
1059
1060                         if (!(ioapic_idx || IO_APIC_IRQ(irq)))
1061                                 continue;
1062
1063                         if (pin == (mp_irqs[i].srcbusirq & 3)) {
1064                                 set_io_apic_irq_attr(irq_attr, ioapic_idx,
1065                                                      mp_irqs[i].dstirq,
1066                                                      irq_trigger(i),
1067                                                      irq_polarity(i));
1068                                 return irq;
1069                         }
1070                         /*
1071                          * Use the first all-but-pin matching entry as a
1072                          * best-guess fuzzy result for broken mptables.
1073                          */
1074                         if (best_guess < 0) {
1075                                 set_io_apic_irq_attr(irq_attr, ioapic_idx,
1076                                                      mp_irqs[i].dstirq,
1077                                                      irq_trigger(i),
1078                                                      irq_polarity(i));
1079                                 best_guess = irq;
1080                         }
1081                 }
1082         }
1083         return best_guess;
1084 }
1085 EXPORT_SYMBOL(IO_APIC_get_PCI_irq_vector);
1086
1087 void lock_vector_lock(void)
1088 {
1089         /* Used to the online set of cpus does not change
1090          * during assign_irq_vector.
1091          */
1092         raw_spin_lock(&vector_lock);
1093 }
1094
1095 void unlock_vector_lock(void)
1096 {
1097         raw_spin_unlock(&vector_lock);
1098 }
1099
1100 static int
1101 __assign_irq_vector(int irq, struct irq_cfg *cfg, const struct cpumask *mask)
1102 {
1103         /*
1104          * NOTE! The local APIC isn't very good at handling
1105          * multiple interrupts at the same interrupt level.
1106          * As the interrupt level is determined by taking the
1107          * vector number and shifting that right by 4, we
1108          * want to spread these out a bit so that they don't
1109          * all fall in the same interrupt level.
1110          *
1111          * Also, we've got to be careful not to trash gate
1112          * 0x80, because int 0x80 is hm, kind of importantish. ;)
1113          */
1114         static int current_vector = FIRST_EXTERNAL_VECTOR + VECTOR_OFFSET_START;
1115         static int current_offset = VECTOR_OFFSET_START % 16;
1116         int cpu, err;
1117         cpumask_var_t tmp_mask;
1118
1119         if (cfg->move_in_progress)
1120                 return -EBUSY;
1121
1122         if (!alloc_cpumask_var(&tmp_mask, GFP_ATOMIC))
1123                 return -ENOMEM;
1124
1125         /* Only try and allocate irqs on cpus that are present */
1126         err = -ENOSPC;
1127         cpumask_clear(cfg->old_domain);
1128         cpu = cpumask_first_and(mask, cpu_online_mask);
1129         while (cpu < nr_cpu_ids) {
1130                 int new_cpu, vector, offset;
1131
1132                 apic->vector_allocation_domain(cpu, tmp_mask, mask);
1133
1134                 if (cpumask_subset(tmp_mask, cfg->domain)) {
1135                         err = 0;
1136                         if (cpumask_equal(tmp_mask, cfg->domain))
1137                                 break;
1138                         /*
1139                          * New cpumask using the vector is a proper subset of
1140                          * the current in use mask. So cleanup the vector
1141                          * allocation for the members that are not used anymore.
1142                          */
1143                         cpumask_andnot(cfg->old_domain, cfg->domain, tmp_mask);
1144                         cfg->move_in_progress =
1145                            cpumask_intersects(cfg->old_domain, cpu_online_mask);
1146                         cpumask_and(cfg->domain, cfg->domain, tmp_mask);
1147                         break;
1148                 }
1149
1150                 vector = current_vector;
1151                 offset = current_offset;
1152 next:
1153                 vector += 16;
1154                 if (vector >= first_system_vector) {
1155                         offset = (offset + 1) % 16;
1156                         vector = FIRST_EXTERNAL_VECTOR + offset;
1157                 }
1158
1159                 if (unlikely(current_vector == vector)) {
1160                         cpumask_or(cfg->old_domain, cfg->old_domain, tmp_mask);
1161                         cpumask_andnot(tmp_mask, mask, cfg->old_domain);
1162                         cpu = cpumask_first_and(tmp_mask, cpu_online_mask);
1163                         continue;
1164                 }
1165
1166                 if (test_bit(vector, used_vectors))
1167                         goto next;
1168
1169                 for_each_cpu_and(new_cpu, tmp_mask, cpu_online_mask)
1170                         if (per_cpu(vector_irq, new_cpu)[vector] != -1)
1171                                 goto next;
1172                 /* Found one! */
1173                 current_vector = vector;
1174                 current_offset = offset;
1175                 if (cfg->vector) {
1176                         cpumask_copy(cfg->old_domain, cfg->domain);
1177                         cfg->move_in_progress =
1178                            cpumask_intersects(cfg->old_domain, cpu_online_mask);
1179                 }
1180                 for_each_cpu_and(new_cpu, tmp_mask, cpu_online_mask)
1181                         per_cpu(vector_irq, new_cpu)[vector] = irq;
1182                 cfg->vector = vector;
1183                 cpumask_copy(cfg->domain, tmp_mask);
1184                 err = 0;
1185                 break;
1186         }
1187         free_cpumask_var(tmp_mask);
1188         return err;
1189 }
1190
1191 int assign_irq_vector(int irq, struct irq_cfg *cfg, const struct cpumask *mask)
1192 {
1193         int err;
1194         unsigned long flags;
1195
1196         raw_spin_lock_irqsave(&vector_lock, flags);
1197         err = __assign_irq_vector(irq, cfg, mask);
1198         raw_spin_unlock_irqrestore(&vector_lock, flags);
1199         return err;
1200 }
1201
1202 static void __clear_irq_vector(int irq, struct irq_cfg *cfg)
1203 {
1204         int cpu, vector;
1205
1206         BUG_ON(!cfg->vector);
1207
1208         vector = cfg->vector;
1209         for_each_cpu_and(cpu, cfg->domain, cpu_online_mask)
1210                 per_cpu(vector_irq, cpu)[vector] = -1;
1211
1212         cfg->vector = 0;
1213         cpumask_clear(cfg->domain);
1214
1215         if (likely(!cfg->move_in_progress))
1216                 return;
1217         for_each_cpu_and(cpu, cfg->old_domain, cpu_online_mask) {
1218                 for (vector = FIRST_EXTERNAL_VECTOR; vector < NR_VECTORS;
1219                                                                 vector++) {
1220                         if (per_cpu(vector_irq, cpu)[vector] != irq)
1221                                 continue;
1222                         per_cpu(vector_irq, cpu)[vector] = -1;
1223                         break;
1224                 }
1225         }
1226         cfg->move_in_progress = 0;
1227 }
1228
1229 void __setup_vector_irq(int cpu)
1230 {
1231         /* Initialize vector_irq on a new cpu */
1232         int irq, vector;
1233         struct irq_cfg *cfg;
1234
1235         /*
1236          * vector_lock will make sure that we don't run into irq vector
1237          * assignments that might be happening on another cpu in parallel,
1238          * while we setup our initial vector to irq mappings.
1239          */
1240         raw_spin_lock(&vector_lock);
1241         /* Mark the inuse vectors */
1242         for_each_active_irq(irq) {
1243                 cfg = irq_get_chip_data(irq);
1244                 if (!cfg)
1245                         continue;
1246
1247                 if (!cpumask_test_cpu(cpu, cfg->domain))
1248                         continue;
1249                 vector = cfg->vector;
1250                 per_cpu(vector_irq, cpu)[vector] = irq;
1251         }
1252         /* Mark the free vectors */
1253         for (vector = 0; vector < NR_VECTORS; ++vector) {
1254                 irq = per_cpu(vector_irq, cpu)[vector];
1255                 if (irq < 0)
1256                         continue;
1257
1258                 cfg = irq_cfg(irq);
1259                 if (!cpumask_test_cpu(cpu, cfg->domain))
1260                         per_cpu(vector_irq, cpu)[vector] = -1;
1261         }
1262         raw_spin_unlock(&vector_lock);
1263 }
1264
1265 static struct irq_chip ioapic_chip;
1266
1267 #ifdef CONFIG_X86_32
1268 static inline int IO_APIC_irq_trigger(int irq)
1269 {
1270         int apic, idx, pin;
1271
1272         for (apic = 0; apic < nr_ioapics; apic++) {
1273                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++) {
1274                         idx = find_irq_entry(apic, pin, mp_INT);
1275                         if ((idx != -1) && (irq == pin_2_irq(idx, apic, pin)))
1276                                 return irq_trigger(idx);
1277                 }
1278         }
1279         /*
1280          * nonexistent IRQs are edge default
1281          */
1282         return 0;
1283 }
1284 #else
1285 static inline int IO_APIC_irq_trigger(int irq)
1286 {
1287         return 1;
1288 }
1289 #endif
1290
1291 static void ioapic_register_intr(unsigned int irq, struct irq_cfg *cfg,
1292                                  unsigned long trigger)
1293 {
1294         struct irq_chip *chip = &ioapic_chip;
1295         irq_flow_handler_t hdl;
1296         bool fasteoi;
1297
1298         if ((trigger == IOAPIC_AUTO && IO_APIC_irq_trigger(irq)) ||
1299             trigger == IOAPIC_LEVEL) {
1300                 irq_set_status_flags(irq, IRQ_LEVEL);
1301                 fasteoi = true;
1302         } else {
1303                 irq_clear_status_flags(irq, IRQ_LEVEL);
1304                 fasteoi = false;
1305         }
1306
1307         if (irq_remapped(cfg)) {
1308                 irq_set_status_flags(irq, IRQ_MOVE_PCNTXT);
1309                 irq_remap_modify_chip_defaults(chip);
1310                 fasteoi = trigger != 0;
1311         }
1312
1313         hdl = fasteoi ? handle_fasteoi_irq : handle_edge_irq;
1314         irq_set_chip_and_handler_name(irq, chip, hdl,
1315                                       fasteoi ? "fasteoi" : "edge");
1316 }
1317
1318 int native_setup_ioapic_entry(int irq, struct IO_APIC_route_entry *entry,
1319                               unsigned int destination, int vector,
1320                               struct io_apic_irq_attr *attr)
1321 {
1322         memset(entry, 0, sizeof(*entry));
1323
1324         entry->delivery_mode = apic->irq_delivery_mode;
1325         entry->dest_mode     = apic->irq_dest_mode;
1326         entry->dest          = destination;
1327         entry->vector        = vector;
1328         entry->mask          = 0;                       /* enable IRQ */
1329         entry->trigger       = attr->trigger;
1330         entry->polarity      = attr->polarity;
1331
1332         /*
1333          * Mask level triggered irqs.
1334          * Use IRQ_DELAYED_DISABLE for edge triggered irqs.
1335          */
1336         if (attr->trigger)
1337                 entry->mask = 1;
1338
1339         return 0;
1340 }
1341
1342 static void setup_ioapic_irq(unsigned int irq, struct irq_cfg *cfg,
1343                                 struct io_apic_irq_attr *attr)
1344 {
1345         struct IO_APIC_route_entry entry;
1346         unsigned int dest;
1347
1348         if (!IO_APIC_IRQ(irq))
1349                 return;
1350
1351         if (assign_irq_vector(irq, cfg, apic->target_cpus()))
1352                 return;
1353
1354         if (apic->cpu_mask_to_apicid_and(cfg->domain, apic->target_cpus(),
1355                                          &dest)) {
1356                 pr_warn("Failed to obtain apicid for ioapic %d, pin %d\n",
1357                         mpc_ioapic_id(attr->ioapic), attr->ioapic_pin);
1358                 __clear_irq_vector(irq, cfg);
1359
1360                 return;
1361         }
1362
1363         apic_printk(APIC_VERBOSE,KERN_DEBUG
1364                     "IOAPIC[%d]: Set routing entry (%d-%d -> 0x%x -> "
1365                     "IRQ %d Mode:%i Active:%i Dest:%d)\n",
1366                     attr->ioapic, mpc_ioapic_id(attr->ioapic), attr->ioapic_pin,
1367                     cfg->vector, irq, attr->trigger, attr->polarity, dest);
1368
1369         if (x86_io_apic_ops.setup_entry(irq, &entry, dest, cfg->vector, attr)) {
1370                 pr_warn("Failed to setup ioapic entry for ioapic  %d, pin %d\n",
1371                         mpc_ioapic_id(attr->ioapic), attr->ioapic_pin);
1372                 __clear_irq_vector(irq, cfg);
1373
1374                 return;
1375         }
1376
1377         ioapic_register_intr(irq, cfg, attr->trigger);
1378         if (irq < legacy_pic->nr_legacy_irqs)
1379                 legacy_pic->mask(irq);
1380
1381         ioapic_write_entry(attr->ioapic, attr->ioapic_pin, entry);
1382 }
1383
1384 static bool __init io_apic_pin_not_connected(int idx, int ioapic_idx, int pin)
1385 {
1386         if (idx != -1)
1387                 return false;
1388
1389         apic_printk(APIC_VERBOSE, KERN_DEBUG " apic %d pin %d not connected\n",
1390                     mpc_ioapic_id(ioapic_idx), pin);
1391         return true;
1392 }
1393
1394 static void __init __io_apic_setup_irqs(unsigned int ioapic_idx)
1395 {
1396         int idx, node = cpu_to_node(0);
1397         struct io_apic_irq_attr attr;
1398         unsigned int pin, irq;
1399
1400         for (pin = 0; pin < ioapics[ioapic_idx].nr_registers; pin++) {
1401                 idx = find_irq_entry(ioapic_idx, pin, mp_INT);
1402                 if (io_apic_pin_not_connected(idx, ioapic_idx, pin))
1403                         continue;
1404
1405                 irq = pin_2_irq(idx, ioapic_idx, pin);
1406
1407                 if ((ioapic_idx > 0) && (irq > 16))
1408                         continue;
1409
1410                 /*
1411                  * Skip the timer IRQ if there's a quirk handler
1412                  * installed and if it returns 1:
1413                  */
1414                 if (apic->multi_timer_check &&
1415                     apic->multi_timer_check(ioapic_idx, irq))
1416                         continue;
1417
1418                 set_io_apic_irq_attr(&attr, ioapic_idx, pin, irq_trigger(idx),
1419                                      irq_polarity(idx));
1420
1421                 io_apic_setup_irq_pin(irq, node, &attr);
1422         }
1423 }
1424
1425 static void __init setup_IO_APIC_irqs(void)
1426 {
1427         unsigned int ioapic_idx;
1428
1429         apic_printk(APIC_VERBOSE, KERN_DEBUG "init IO_APIC IRQs\n");
1430
1431         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1432                 __io_apic_setup_irqs(ioapic_idx);
1433 }
1434
1435 /*
1436  * for the gsit that is not in first ioapic
1437  * but could not use acpi_register_gsi()
1438  * like some special sci in IBM x3330
1439  */
1440 void setup_IO_APIC_irq_extra(u32 gsi)
1441 {
1442         int ioapic_idx = 0, pin, idx, irq, node = cpu_to_node(0);
1443         struct io_apic_irq_attr attr;
1444
1445         /*
1446          * Convert 'gsi' to 'ioapic.pin'.
1447          */
1448         ioapic_idx = mp_find_ioapic(gsi);
1449         if (ioapic_idx < 0)
1450                 return;
1451
1452         pin = mp_find_ioapic_pin(ioapic_idx, gsi);
1453         idx = find_irq_entry(ioapic_idx, pin, mp_INT);
1454         if (idx == -1)
1455                 return;
1456
1457         irq = pin_2_irq(idx, ioapic_idx, pin);
1458
1459         /* Only handle the non legacy irqs on secondary ioapics */
1460         if (ioapic_idx == 0 || irq < NR_IRQS_LEGACY)
1461                 return;
1462
1463         set_io_apic_irq_attr(&attr, ioapic_idx, pin, irq_trigger(idx),
1464                              irq_polarity(idx));
1465
1466         io_apic_setup_irq_pin_once(irq, node, &attr);
1467 }
1468
1469 /*
1470  * Set up the timer pin, possibly with the 8259A-master behind.
1471  */
1472 static void __init setup_timer_IRQ0_pin(unsigned int ioapic_idx,
1473                                         unsigned int pin, int vector)
1474 {
1475         struct IO_APIC_route_entry entry;
1476         unsigned int dest;
1477
1478         if (irq_remapping_enabled)
1479                 return;
1480
1481         memset(&entry, 0, sizeof(entry));
1482
1483         /*
1484          * We use logical delivery to get the timer IRQ
1485          * to the first CPU.
1486          */
1487         if (unlikely(apic->cpu_mask_to_apicid_and(apic->target_cpus(),
1488                                                   apic->target_cpus(), &dest)))
1489                 dest = BAD_APICID;
1490
1491         entry.dest_mode = apic->irq_dest_mode;
1492         entry.mask = 0;                 /* don't mask IRQ for edge */
1493         entry.dest = dest;
1494         entry.delivery_mode = apic->irq_delivery_mode;
1495         entry.polarity = 0;
1496         entry.trigger = 0;
1497         entry.vector = vector;
1498
1499         /*
1500          * The timer IRQ doesn't have to know that behind the
1501          * scene we may have a 8259A-master in AEOI mode ...
1502          */
1503         irq_set_chip_and_handler_name(0, &ioapic_chip, handle_edge_irq,
1504                                       "edge");
1505
1506         /*
1507          * Add it to the IO-APIC irq-routing table:
1508          */
1509         ioapic_write_entry(ioapic_idx, pin, entry);
1510 }
1511
1512 void native_io_apic_print_entries(unsigned int apic, unsigned int nr_entries)
1513 {
1514         int i;
1515
1516         pr_debug(" NR Dst Mask Trig IRR Pol Stat Dmod Deli Vect:\n");
1517
1518         for (i = 0; i <= nr_entries; i++) {
1519                 struct IO_APIC_route_entry entry;
1520
1521                 entry = ioapic_read_entry(apic, i);
1522
1523                 pr_debug(" %02x %02X  ", i, entry.dest);
1524                 pr_cont("%1d    %1d    %1d   %1d   %1d    "
1525                         "%1d    %1d    %02X\n",
1526                         entry.mask,
1527                         entry.trigger,
1528                         entry.irr,
1529                         entry.polarity,
1530                         entry.delivery_status,
1531                         entry.dest_mode,
1532                         entry.delivery_mode,
1533                         entry.vector);
1534         }
1535 }
1536
1537 void intel_ir_io_apic_print_entries(unsigned int apic,
1538                                     unsigned int nr_entries)
1539 {
1540         int i;
1541
1542         pr_debug(" NR Indx Fmt Mask Trig IRR Pol Stat Indx2 Zero Vect:\n");
1543
1544         for (i = 0; i <= nr_entries; i++) {
1545                 struct IR_IO_APIC_route_entry *ir_entry;
1546                 struct IO_APIC_route_entry entry;
1547
1548                 entry = ioapic_read_entry(apic, i);
1549
1550                 ir_entry = (struct IR_IO_APIC_route_entry *)&entry;
1551
1552                 pr_debug(" %02x %04X ", i, ir_entry->index);
1553                 pr_cont("%1d   %1d    %1d    %1d   %1d   "
1554                         "%1d    %1d     %X    %02X\n",
1555                         ir_entry->format,
1556                         ir_entry->mask,
1557                         ir_entry->trigger,
1558                         ir_entry->irr,
1559                         ir_entry->polarity,
1560                         ir_entry->delivery_status,
1561                         ir_entry->index2,
1562                         ir_entry->zero,
1563                         ir_entry->vector);
1564         }
1565 }
1566
1567 __apicdebuginit(void) print_IO_APIC(int ioapic_idx)
1568 {
1569         union IO_APIC_reg_00 reg_00;
1570         union IO_APIC_reg_01 reg_01;
1571         union IO_APIC_reg_02 reg_02;
1572         union IO_APIC_reg_03 reg_03;
1573         unsigned long flags;
1574
1575         raw_spin_lock_irqsave(&ioapic_lock, flags);
1576         reg_00.raw = io_apic_read(ioapic_idx, 0);
1577         reg_01.raw = io_apic_read(ioapic_idx, 1);
1578         if (reg_01.bits.version >= 0x10)
1579                 reg_02.raw = io_apic_read(ioapic_idx, 2);
1580         if (reg_01.bits.version >= 0x20)
1581                 reg_03.raw = io_apic_read(ioapic_idx, 3);
1582         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
1583
1584         printk(KERN_DEBUG "IO APIC #%d......\n", mpc_ioapic_id(ioapic_idx));
1585         printk(KERN_DEBUG ".... register #00: %08X\n", reg_00.raw);
1586         printk(KERN_DEBUG ".......    : physical APIC id: %02X\n", reg_00.bits.ID);
1587         printk(KERN_DEBUG ".......    : Delivery Type: %X\n", reg_00.bits.delivery_type);
1588         printk(KERN_DEBUG ".......    : LTS          : %X\n", reg_00.bits.LTS);
1589
1590         printk(KERN_DEBUG ".... register #01: %08X\n", *(int *)&reg_01);
1591         printk(KERN_DEBUG ".......     : max redirection entries: %02X\n",
1592                 reg_01.bits.entries);
1593
1594         printk(KERN_DEBUG ".......     : PRQ implemented: %X\n", reg_01.bits.PRQ);
1595         printk(KERN_DEBUG ".......     : IO APIC version: %02X\n",
1596                 reg_01.bits.version);
1597
1598         /*
1599          * Some Intel chipsets with IO APIC VERSION of 0x1? don't have reg_02,
1600          * but the value of reg_02 is read as the previous read register
1601          * value, so ignore it if reg_02 == reg_01.
1602          */
1603         if (reg_01.bits.version >= 0x10 && reg_02.raw != reg_01.raw) {
1604                 printk(KERN_DEBUG ".... register #02: %08X\n", reg_02.raw);
1605                 printk(KERN_DEBUG ".......     : arbitration: %02X\n", reg_02.bits.arbitration);
1606         }
1607
1608         /*
1609          * Some Intel chipsets with IO APIC VERSION of 0x2? don't have reg_02
1610          * or reg_03, but the value of reg_0[23] is read as the previous read
1611          * register value, so ignore it if reg_03 == reg_0[12].
1612          */
1613         if (reg_01.bits.version >= 0x20 && reg_03.raw != reg_02.raw &&
1614             reg_03.raw != reg_01.raw) {
1615                 printk(KERN_DEBUG ".... register #03: %08X\n", reg_03.raw);
1616                 printk(KERN_DEBUG ".......     : Boot DT    : %X\n", reg_03.bits.boot_DT);
1617         }
1618
1619         printk(KERN_DEBUG ".... IRQ redirection table:\n");
1620
1621         x86_io_apic_ops.print_entries(ioapic_idx, reg_01.bits.entries);
1622 }
1623
1624 __apicdebuginit(void) print_IO_APICs(void)
1625 {
1626         int ioapic_idx;
1627         struct irq_cfg *cfg;
1628         unsigned int irq;
1629         struct irq_chip *chip;
1630
1631         printk(KERN_DEBUG "number of MP IRQ sources: %d.\n", mp_irq_entries);
1632         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1633                 printk(KERN_DEBUG "number of IO-APIC #%d registers: %d.\n",
1634                        mpc_ioapic_id(ioapic_idx),
1635                        ioapics[ioapic_idx].nr_registers);
1636
1637         /*
1638          * We are a bit conservative about what we expect.  We have to
1639          * know about every hardware change ASAP.
1640          */
1641         printk(KERN_INFO "testing the IO APIC.......................\n");
1642
1643         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1644                 print_IO_APIC(ioapic_idx);
1645
1646         printk(KERN_DEBUG "IRQ to pin mappings:\n");
1647         for_each_active_irq(irq) {
1648                 struct irq_pin_list *entry;
1649
1650                 chip = irq_get_chip(irq);
1651                 if (chip != &ioapic_chip)
1652                         continue;
1653
1654                 cfg = irq_get_chip_data(irq);
1655                 if (!cfg)
1656                         continue;
1657                 entry = cfg->irq_2_pin;
1658                 if (!entry)
1659                         continue;
1660                 printk(KERN_DEBUG "IRQ%d ", irq);
1661                 for_each_irq_pin(entry, cfg->irq_2_pin)
1662                         pr_cont("-> %d:%d", entry->apic, entry->pin);
1663                 pr_cont("\n");
1664         }
1665
1666         printk(KERN_INFO ".................................... done.\n");
1667 }
1668
1669 __apicdebuginit(void) print_APIC_field(int base)
1670 {
1671         int i;
1672
1673         printk(KERN_DEBUG);
1674
1675         for (i = 0; i < 8; i++)
1676                 pr_cont("%08x", apic_read(base + i*0x10));
1677
1678         pr_cont("\n");
1679 }
1680
1681 __apicdebuginit(void) print_local_APIC(void *dummy)
1682 {
1683         unsigned int i, v, ver, maxlvt;
1684         u64 icr;
1685
1686         printk(KERN_DEBUG "printing local APIC contents on CPU#%d/%d:\n",
1687                 smp_processor_id(), hard_smp_processor_id());
1688         v = apic_read(APIC_ID);
1689         printk(KERN_INFO "... APIC ID:      %08x (%01x)\n", v, read_apic_id());
1690         v = apic_read(APIC_LVR);
1691         printk(KERN_INFO "... APIC VERSION: %08x\n", v);
1692         ver = GET_APIC_VERSION(v);
1693         maxlvt = lapic_get_maxlvt();
1694
1695         v = apic_read(APIC_TASKPRI);
1696         printk(KERN_DEBUG "... APIC TASKPRI: %08x (%02x)\n", v, v & APIC_TPRI_MASK);
1697
1698         if (APIC_INTEGRATED(ver)) {                     /* !82489DX */
1699                 if (!APIC_XAPIC(ver)) {
1700                         v = apic_read(APIC_ARBPRI);
1701                         printk(KERN_DEBUG "... APIC ARBPRI: %08x (%02x)\n", v,
1702                                v & APIC_ARBPRI_MASK);
1703                 }
1704                 v = apic_read(APIC_PROCPRI);
1705                 printk(KERN_DEBUG "... APIC PROCPRI: %08x\n", v);
1706         }
1707
1708         /*
1709          * Remote read supported only in the 82489DX and local APIC for
1710          * Pentium processors.
1711          */
1712         if (!APIC_INTEGRATED(ver) || maxlvt == 3) {
1713                 v = apic_read(APIC_RRR);
1714                 printk(KERN_DEBUG "... APIC RRR: %08x\n", v);
1715         }
1716
1717         v = apic_read(APIC_LDR);
1718         printk(KERN_DEBUG "... APIC LDR: %08x\n", v);
1719         if (!x2apic_enabled()) {
1720                 v = apic_read(APIC_DFR);
1721                 printk(KERN_DEBUG "... APIC DFR: %08x\n", v);
1722         }
1723         v = apic_read(APIC_SPIV);
1724         printk(KERN_DEBUG "... APIC SPIV: %08x\n", v);
1725
1726         printk(KERN_DEBUG "... APIC ISR field:\n");
1727         print_APIC_field(APIC_ISR);
1728         printk(KERN_DEBUG "... APIC TMR field:\n");
1729         print_APIC_field(APIC_TMR);
1730         printk(KERN_DEBUG "... APIC IRR field:\n");
1731         print_APIC_field(APIC_IRR);
1732
1733         if (APIC_INTEGRATED(ver)) {             /* !82489DX */
1734                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP. */
1735                         apic_write(APIC_ESR, 0);
1736
1737                 v = apic_read(APIC_ESR);
1738                 printk(KERN_DEBUG "... APIC ESR: %08x\n", v);
1739         }
1740
1741         icr = apic_icr_read();
1742         printk(KERN_DEBUG "... APIC ICR: %08x\n", (u32)icr);
1743         printk(KERN_DEBUG "... APIC ICR2: %08x\n", (u32)(icr >> 32));
1744
1745         v = apic_read(APIC_LVTT);
1746         printk(KERN_DEBUG "... APIC LVTT: %08x\n", v);
1747
1748         if (maxlvt > 3) {                       /* PC is LVT#4. */
1749                 v = apic_read(APIC_LVTPC);
1750                 printk(KERN_DEBUG "... APIC LVTPC: %08x\n", v);
1751         }
1752         v = apic_read(APIC_LVT0);
1753         printk(KERN_DEBUG "... APIC LVT0: %08x\n", v);
1754         v = apic_read(APIC_LVT1);
1755         printk(KERN_DEBUG "... APIC LVT1: %08x\n", v);
1756
1757         if (maxlvt > 2) {                       /* ERR is LVT#3. */
1758                 v = apic_read(APIC_LVTERR);
1759                 printk(KERN_DEBUG "... APIC LVTERR: %08x\n", v);
1760         }
1761
1762         v = apic_read(APIC_TMICT);
1763         printk(KERN_DEBUG "... APIC TMICT: %08x\n", v);
1764         v = apic_read(APIC_TMCCT);
1765         printk(KERN_DEBUG "... APIC TMCCT: %08x\n", v);
1766         v = apic_read(APIC_TDCR);
1767         printk(KERN_DEBUG "... APIC TDCR: %08x\n", v);
1768
1769         if (boot_cpu_has(X86_FEATURE_EXTAPIC)) {
1770                 v = apic_read(APIC_EFEAT);
1771                 maxlvt = (v >> 16) & 0xff;
1772                 printk(KERN_DEBUG "... APIC EFEAT: %08x\n", v);
1773                 v = apic_read(APIC_ECTRL);
1774                 printk(KERN_DEBUG "... APIC ECTRL: %08x\n", v);
1775                 for (i = 0; i < maxlvt; i++) {
1776                         v = apic_read(APIC_EILVTn(i));
1777                         printk(KERN_DEBUG "... APIC EILVT%d: %08x\n", i, v);
1778                 }
1779         }
1780         pr_cont("\n");
1781 }
1782
1783 __apicdebuginit(void) print_local_APICs(int maxcpu)
1784 {
1785         int cpu;
1786
1787         if (!maxcpu)
1788                 return;
1789
1790         preempt_disable();
1791         for_each_online_cpu(cpu) {
1792                 if (cpu >= maxcpu)
1793                         break;
1794                 smp_call_function_single(cpu, print_local_APIC, NULL, 1);
1795         }
1796         preempt_enable();
1797 }
1798
1799 __apicdebuginit(void) print_PIC(void)
1800 {
1801         unsigned int v;
1802         unsigned long flags;
1803
1804         if (!legacy_pic->nr_legacy_irqs)
1805                 return;
1806
1807         printk(KERN_DEBUG "\nprinting PIC contents\n");
1808
1809         raw_spin_lock_irqsave(&i8259A_lock, flags);
1810
1811         v = inb(0xa1) << 8 | inb(0x21);
1812         printk(KERN_DEBUG "... PIC  IMR: %04x\n", v);
1813
1814         v = inb(0xa0) << 8 | inb(0x20);
1815         printk(KERN_DEBUG "... PIC  IRR: %04x\n", v);
1816
1817         outb(0x0b,0xa0);
1818         outb(0x0b,0x20);
1819         v = inb(0xa0) << 8 | inb(0x20);
1820         outb(0x0a,0xa0);
1821         outb(0x0a,0x20);
1822
1823         raw_spin_unlock_irqrestore(&i8259A_lock, flags);
1824
1825         printk(KERN_DEBUG "... PIC  ISR: %04x\n", v);
1826
1827         v = inb(0x4d1) << 8 | inb(0x4d0);
1828         printk(KERN_DEBUG "... PIC ELCR: %04x\n", v);
1829 }
1830
1831 static int __initdata show_lapic = 1;
1832 static __init int setup_show_lapic(char *arg)
1833 {
1834         int num = -1;
1835
1836         if (strcmp(arg, "all") == 0) {
1837                 show_lapic = CONFIG_NR_CPUS;
1838         } else {
1839                 get_option(&arg, &num);
1840                 if (num >= 0)
1841                         show_lapic = num;
1842         }
1843
1844         return 1;
1845 }
1846 __setup("show_lapic=", setup_show_lapic);
1847
1848 __apicdebuginit(int) print_ICs(void)
1849 {
1850         if (apic_verbosity == APIC_QUIET)
1851                 return 0;
1852
1853         print_PIC();
1854
1855         /* don't print out if apic is not there */
1856         if (!cpu_has_apic && !apic_from_smp_config())
1857                 return 0;
1858
1859         print_local_APICs(show_lapic);
1860         print_IO_APICs();
1861
1862         return 0;
1863 }
1864
1865 late_initcall(print_ICs);
1866
1867
1868 /* Where if anywhere is the i8259 connect in external int mode */
1869 static struct { int pin, apic; } ioapic_i8259 = { -1, -1 };
1870
1871 void __init enable_IO_APIC(void)
1872 {
1873         int i8259_apic, i8259_pin;
1874         int apic;
1875
1876         if (!legacy_pic->nr_legacy_irqs)
1877                 return;
1878
1879         for(apic = 0; apic < nr_ioapics; apic++) {
1880                 int pin;
1881                 /* See if any of the pins is in ExtINT mode */
1882                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++) {
1883                         struct IO_APIC_route_entry entry;
1884                         entry = ioapic_read_entry(apic, pin);
1885
1886                         /* If the interrupt line is enabled and in ExtInt mode
1887                          * I have found the pin where the i8259 is connected.
1888                          */
1889                         if ((entry.mask == 0) && (entry.delivery_mode == dest_ExtINT)) {
1890                                 ioapic_i8259.apic = apic;
1891                                 ioapic_i8259.pin  = pin;
1892                                 goto found_i8259;
1893                         }
1894                 }
1895         }
1896  found_i8259:
1897         /* Look to see what if the MP table has reported the ExtINT */
1898         /* If we could not find the appropriate pin by looking at the ioapic
1899          * the i8259 probably is not connected the ioapic but give the
1900          * mptable a chance anyway.
1901          */
1902         i8259_pin  = find_isa_irq_pin(0, mp_ExtINT);
1903         i8259_apic = find_isa_irq_apic(0, mp_ExtINT);
1904         /* Trust the MP table if nothing is setup in the hardware */
1905         if ((ioapic_i8259.pin == -1) && (i8259_pin >= 0)) {
1906                 printk(KERN_WARNING "ExtINT not setup in hardware but reported by MP table\n");
1907                 ioapic_i8259.pin  = i8259_pin;
1908                 ioapic_i8259.apic = i8259_apic;
1909         }
1910         /* Complain if the MP table and the hardware disagree */
1911         if (((ioapic_i8259.apic != i8259_apic) || (ioapic_i8259.pin != i8259_pin)) &&
1912                 (i8259_pin >= 0) && (ioapic_i8259.pin >= 0))
1913         {
1914                 printk(KERN_WARNING "ExtINT in hardware and MP table differ\n");
1915         }
1916
1917         /*
1918          * Do not trust the IO-APIC being empty at bootup
1919          */
1920         clear_IO_APIC();
1921 }
1922
1923 void native_disable_io_apic(void)
1924 {
1925         /*
1926          * If the i8259 is routed through an IOAPIC
1927          * Put that IOAPIC in virtual wire mode
1928          * so legacy interrupts can be delivered.
1929          */
1930         if (ioapic_i8259.pin != -1) {
1931                 struct IO_APIC_route_entry entry;
1932
1933                 memset(&entry, 0, sizeof(entry));
1934                 entry.mask            = 0; /* Enabled */
1935                 entry.trigger         = 0; /* Edge */
1936                 entry.irr             = 0;
1937                 entry.polarity        = 0; /* High */
1938                 entry.delivery_status = 0;
1939                 entry.dest_mode       = 0; /* Physical */
1940                 entry.delivery_mode   = dest_ExtINT; /* ExtInt */
1941                 entry.vector          = 0;
1942                 entry.dest            = read_apic_id();
1943
1944                 /*
1945                  * Add it to the IO-APIC irq-routing table:
1946                  */
1947                 ioapic_write_entry(ioapic_i8259.apic, ioapic_i8259.pin, entry);
1948         }
1949
1950         if (cpu_has_apic || apic_from_smp_config())
1951                 disconnect_bsp_APIC(ioapic_i8259.pin != -1);
1952
1953 }
1954
1955 /*
1956  * Not an __init, needed by the reboot code
1957  */
1958 void disable_IO_APIC(void)
1959 {
1960         /*
1961          * Clear the IO-APIC before rebooting:
1962          */
1963         clear_IO_APIC();
1964
1965         if (!legacy_pic->nr_legacy_irqs)
1966                 return;
1967
1968         x86_io_apic_ops.disable();
1969 }
1970
1971 #ifdef CONFIG_X86_32
1972 /*
1973  * function to set the IO-APIC physical IDs based on the
1974  * values stored in the MPC table.
1975  *
1976  * by Matt Domsch <Matt_Domsch@dell.com>  Tue Dec 21 12:25:05 CST 1999
1977  */
1978 void __init setup_ioapic_ids_from_mpc_nocheck(void)
1979 {
1980         union IO_APIC_reg_00 reg_00;
1981         physid_mask_t phys_id_present_map;
1982         int ioapic_idx;
1983         int i;
1984         unsigned char old_id;
1985         unsigned long flags;
1986
1987         /*
1988          * This is broken; anything with a real cpu count has to
1989          * circumvent this idiocy regardless.
1990          */
1991         apic->ioapic_phys_id_map(&phys_cpu_present_map, &phys_id_present_map);
1992
1993         /*
1994          * Set the IOAPIC ID to the value stored in the MPC table.
1995          */
1996         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++) {
1997                 /* Read the register 0 value */
1998                 raw_spin_lock_irqsave(&ioapic_lock, flags);
1999                 reg_00.raw = io_apic_read(ioapic_idx, 0);
2000                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2001
2002                 old_id = mpc_ioapic_id(ioapic_idx);
2003
2004                 if (mpc_ioapic_id(ioapic_idx) >= get_physical_broadcast()) {
2005                         printk(KERN_ERR "BIOS bug, IO-APIC#%d ID is %d in the MPC table!...\n",
2006                                 ioapic_idx, mpc_ioapic_id(ioapic_idx));
2007                         printk(KERN_ERR "... fixing up to %d. (tell your hw vendor)\n",
2008                                 reg_00.bits.ID);
2009                         ioapics[ioapic_idx].mp_config.apicid = reg_00.bits.ID;
2010                 }
2011
2012                 /*
2013                  * Sanity check, is the ID really free? Every APIC in a
2014                  * system must have a unique ID or we get lots of nice
2015                  * 'stuck on smp_invalidate_needed IPI wait' messages.
2016                  */
2017                 if (apic->check_apicid_used(&phys_id_present_map,
2018                                             mpc_ioapic_id(ioapic_idx))) {
2019                         printk(KERN_ERR "BIOS bug, IO-APIC#%d ID %d is already used!...\n",
2020                                 ioapic_idx, mpc_ioapic_id(ioapic_idx));
2021                         for (i = 0; i < get_physical_broadcast(); i++)
2022                                 if (!physid_isset(i, phys_id_present_map))
2023                                         break;
2024                         if (i >= get_physical_broadcast())
2025                                 panic("Max APIC ID exceeded!\n");
2026                         printk(KERN_ERR "... fixing up to %d. (tell your hw vendor)\n",
2027                                 i);
2028                         physid_set(i, phys_id_present_map);
2029                         ioapics[ioapic_idx].mp_config.apicid = i;
2030                 } else {
2031                         physid_mask_t tmp;
2032                         apic->apicid_to_cpu_present(mpc_ioapic_id(ioapic_idx),
2033                                                     &tmp);
2034                         apic_printk(APIC_VERBOSE, "Setting %d in the "
2035                                         "phys_id_present_map\n",
2036                                         mpc_ioapic_id(ioapic_idx));
2037                         physids_or(phys_id_present_map, phys_id_present_map, tmp);
2038                 }
2039
2040                 /*
2041                  * We need to adjust the IRQ routing table
2042                  * if the ID changed.
2043                  */
2044                 if (old_id != mpc_ioapic_id(ioapic_idx))
2045                         for (i = 0; i < mp_irq_entries; i++)
2046                                 if (mp_irqs[i].dstapic == old_id)
2047                                         mp_irqs[i].dstapic
2048                                                 = mpc_ioapic_id(ioapic_idx);
2049
2050                 /*
2051                  * Update the ID register according to the right value
2052                  * from the MPC table if they are different.
2053                  */
2054                 if (mpc_ioapic_id(ioapic_idx) == reg_00.bits.ID)
2055                         continue;
2056
2057                 apic_printk(APIC_VERBOSE, KERN_INFO
2058                         "...changing IO-APIC physical APIC ID to %d ...",
2059                         mpc_ioapic_id(ioapic_idx));
2060
2061                 reg_00.bits.ID = mpc_ioapic_id(ioapic_idx);
2062                 raw_spin_lock_irqsave(&ioapic_lock, flags);
2063                 io_apic_write(ioapic_idx, 0, reg_00.raw);
2064                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2065
2066                 /*
2067                  * Sanity check
2068                  */
2069                 raw_spin_lock_irqsave(&ioapic_lock, flags);
2070                 reg_00.raw = io_apic_read(ioapic_idx, 0);
2071                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2072                 if (reg_00.bits.ID != mpc_ioapic_id(ioapic_idx))
2073                         pr_cont("could not set ID!\n");
2074                 else
2075                         apic_printk(APIC_VERBOSE, " ok.\n");
2076         }
2077 }
2078
2079 void __init setup_ioapic_ids_from_mpc(void)
2080 {
2081
2082         if (acpi_ioapic)
2083                 return;
2084         /*
2085          * Don't check I/O APIC IDs for xAPIC systems.  They have
2086          * no meaning without the serial APIC bus.
2087          */
2088         if (!(boot_cpu_data.x86_vendor == X86_VENDOR_INTEL)
2089                 || APIC_XAPIC(apic_version[boot_cpu_physical_apicid]))
2090                 return;
2091         setup_ioapic_ids_from_mpc_nocheck();
2092 }
2093 #endif
2094
2095 int no_timer_check __initdata;
2096
2097 static int __init notimercheck(char *s)
2098 {
2099         no_timer_check = 1;
2100         return 1;
2101 }
2102 __setup("no_timer_check", notimercheck);
2103
2104 /*
2105  * There is a nasty bug in some older SMP boards, their mptable lies
2106  * about the timer IRQ. We do the following to work around the situation:
2107  *
2108  *      - timer IRQ defaults to IO-APIC IRQ
2109  *      - if this function detects that timer IRQs are defunct, then we fall
2110  *        back to ISA timer IRQs
2111  */
2112 static int __init timer_irq_works(void)
2113 {
2114         unsigned long t1 = jiffies;
2115         unsigned long flags;
2116
2117         if (no_timer_check)
2118                 return 1;
2119
2120         local_save_flags(flags);
2121         local_irq_enable();
2122         /* Let ten ticks pass... */
2123         mdelay((10 * 1000) / HZ);
2124         local_irq_restore(flags);
2125
2126         /*
2127          * Expect a few ticks at least, to be sure some possible
2128          * glue logic does not lock up after one or two first
2129          * ticks in a non-ExtINT mode.  Also the local APIC
2130          * might have cached one ExtINT interrupt.  Finally, at
2131          * least one tick may be lost due to delays.
2132          */
2133
2134         /* jiffies wrap? */
2135         if (time_after(jiffies, t1 + 4))
2136                 return 1;
2137         return 0;
2138 }
2139
2140 /*
2141  * In the SMP+IOAPIC case it might happen that there are an unspecified
2142  * number of pending IRQ events unhandled. These cases are very rare,
2143  * so we 'resend' these IRQs via IPIs, to the same CPU. It's much
2144  * better to do it this way as thus we do not have to be aware of
2145  * 'pending' interrupts in the IRQ path, except at this point.
2146  */
2147 /*
2148  * Edge triggered needs to resend any interrupt
2149  * that was delayed but this is now handled in the device
2150  * independent code.
2151  */
2152
2153 /*
2154  * Starting up a edge-triggered IO-APIC interrupt is
2155  * nasty - we need to make sure that we get the edge.
2156  * If it is already asserted for some reason, we need
2157  * return 1 to indicate that is was pending.
2158  *
2159  * This is not complete - we should be able to fake
2160  * an edge even if it isn't on the 8259A...
2161  */
2162
2163 static unsigned int startup_ioapic_irq(struct irq_data *data)
2164 {
2165         int was_pending = 0, irq = data->irq;
2166         unsigned long flags;
2167
2168         raw_spin_lock_irqsave(&ioapic_lock, flags);
2169         if (irq < legacy_pic->nr_legacy_irqs) {
2170                 legacy_pic->mask(irq);
2171                 if (legacy_pic->irq_pending(irq))
2172                         was_pending = 1;
2173         }
2174         __unmask_ioapic(data->chip_data);
2175         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2176
2177         return was_pending;
2178 }
2179
2180 static int ioapic_retrigger_irq(struct irq_data *data)
2181 {
2182         struct irq_cfg *cfg = data->chip_data;
2183         unsigned long flags;
2184         int cpu;
2185
2186         raw_spin_lock_irqsave(&vector_lock, flags);
2187         cpu = cpumask_first_and(cfg->domain, cpu_online_mask);
2188         apic->send_IPI_mask(cpumask_of(cpu), cfg->vector);
2189         raw_spin_unlock_irqrestore(&vector_lock, flags);
2190
2191         return 1;
2192 }
2193
2194 /*
2195  * Level and edge triggered IO-APIC interrupts need different handling,
2196  * so we use two separate IRQ descriptors. Edge triggered IRQs can be
2197  * handled with the level-triggered descriptor, but that one has slightly
2198  * more overhead. Level-triggered interrupts cannot be handled with the
2199  * edge-triggered handler, without risking IRQ storms and other ugly
2200  * races.
2201  */
2202
2203 #ifdef CONFIG_SMP
2204 void send_cleanup_vector(struct irq_cfg *cfg)
2205 {
2206         cpumask_var_t cleanup_mask;
2207
2208         if (unlikely(!alloc_cpumask_var(&cleanup_mask, GFP_ATOMIC))) {
2209                 unsigned int i;
2210                 for_each_cpu_and(i, cfg->old_domain, cpu_online_mask)
2211                         apic->send_IPI_mask(cpumask_of(i), IRQ_MOVE_CLEANUP_VECTOR);
2212         } else {
2213                 cpumask_and(cleanup_mask, cfg->old_domain, cpu_online_mask);
2214                 apic->send_IPI_mask(cleanup_mask, IRQ_MOVE_CLEANUP_VECTOR);
2215                 free_cpumask_var(cleanup_mask);
2216         }
2217         cfg->move_in_progress = 0;
2218 }
2219
2220 asmlinkage void smp_irq_move_cleanup_interrupt(void)
2221 {
2222         unsigned vector, me;
2223
2224         ack_APIC_irq();
2225         irq_enter();
2226         exit_idle();
2227
2228         me = smp_processor_id();
2229         for (vector = FIRST_EXTERNAL_VECTOR; vector < NR_VECTORS; vector++) {
2230                 unsigned int irq;
2231                 unsigned int irr;
2232                 struct irq_desc *desc;
2233                 struct irq_cfg *cfg;
2234                 irq = __this_cpu_read(vector_irq[vector]);
2235
2236                 if (irq == -1)
2237                         continue;
2238
2239                 desc = irq_to_desc(irq);
2240                 if (!desc)
2241                         continue;
2242
2243                 cfg = irq_cfg(irq);
2244                 if (!cfg)
2245                         continue;
2246
2247                 raw_spin_lock(&desc->lock);
2248
2249                 /*
2250                  * Check if the irq migration is in progress. If so, we
2251                  * haven't received the cleanup request yet for this irq.
2252                  */
2253                 if (cfg->move_in_progress)
2254                         goto unlock;
2255
2256                 if (vector == cfg->vector && cpumask_test_cpu(me, cfg->domain))
2257                         goto unlock;
2258
2259                 irr = apic_read(APIC_IRR + (vector / 32 * 0x10));
2260                 /*
2261                  * Check if the vector that needs to be cleanedup is
2262                  * registered at the cpu's IRR. If so, then this is not
2263                  * the best time to clean it up. Lets clean it up in the
2264                  * next attempt by sending another IRQ_MOVE_CLEANUP_VECTOR
2265                  * to myself.
2266                  */
2267                 if (irr  & (1 << (vector % 32))) {
2268                         apic->send_IPI_self(IRQ_MOVE_CLEANUP_VECTOR);
2269                         goto unlock;
2270                 }
2271                 __this_cpu_write(vector_irq[vector], -1);
2272 unlock:
2273                 raw_spin_unlock(&desc->lock);
2274         }
2275
2276         irq_exit();
2277 }
2278
2279 static void __irq_complete_move(struct irq_cfg *cfg, unsigned vector)
2280 {
2281         unsigned me;
2282
2283         if (likely(!cfg->move_in_progress))
2284                 return;
2285
2286         me = smp_processor_id();
2287
2288         if (vector == cfg->vector && cpumask_test_cpu(me, cfg->domain))
2289                 send_cleanup_vector(cfg);
2290 }
2291
2292 static void irq_complete_move(struct irq_cfg *cfg)
2293 {
2294         __irq_complete_move(cfg, ~get_irq_regs()->orig_ax);
2295 }
2296
2297 void irq_force_complete_move(int irq)
2298 {
2299         struct irq_cfg *cfg = irq_get_chip_data(irq);
2300
2301         if (!cfg)
2302                 return;
2303
2304         __irq_complete_move(cfg, cfg->vector);
2305 }
2306 #else
2307 static inline void irq_complete_move(struct irq_cfg *cfg) { }
2308 #endif
2309
2310 static void __target_IO_APIC_irq(unsigned int irq, unsigned int dest, struct irq_cfg *cfg)
2311 {
2312         int apic, pin;
2313         struct irq_pin_list *entry;
2314         u8 vector = cfg->vector;
2315
2316         for_each_irq_pin(entry, cfg->irq_2_pin) {
2317                 unsigned int reg;
2318
2319                 apic = entry->apic;
2320                 pin = entry->pin;
2321                 /*
2322                  * With interrupt-remapping, destination information comes
2323                  * from interrupt-remapping table entry.
2324                  */
2325                 if (!irq_remapped(cfg))
2326                         io_apic_write(apic, 0x11 + pin*2, dest);
2327                 reg = io_apic_read(apic, 0x10 + pin*2);
2328                 reg &= ~IO_APIC_REDIR_VECTOR_MASK;
2329                 reg |= vector;
2330                 io_apic_modify(apic, 0x10 + pin*2, reg);
2331         }
2332 }
2333
2334 /*
2335  * Either sets data->affinity to a valid value, and returns
2336  * ->cpu_mask_to_apicid of that in dest_id, or returns -1 and
2337  * leaves data->affinity untouched.
2338  */
2339 int __ioapic_set_affinity(struct irq_data *data, const struct cpumask *mask,
2340                           unsigned int *dest_id)
2341 {
2342         struct irq_cfg *cfg = data->chip_data;
2343         unsigned int irq = data->irq;
2344         int err;
2345
2346         if (!config_enabled(CONFIG_SMP))
2347                 return -1;
2348
2349         if (!cpumask_intersects(mask, cpu_online_mask))
2350                 return -EINVAL;
2351
2352         err = assign_irq_vector(irq, cfg, mask);
2353         if (err)
2354                 return err;
2355
2356         err = apic->cpu_mask_to_apicid_and(mask, cfg->domain, dest_id);
2357         if (err) {
2358                 if (assign_irq_vector(irq, cfg, data->affinity))
2359                         pr_err("Failed to recover vector for irq %d\n", irq);
2360                 return err;
2361         }
2362
2363         cpumask_copy(data->affinity, mask);
2364
2365         return 0;
2366 }
2367
2368
2369 int native_ioapic_set_affinity(struct irq_data *data,
2370                                const struct cpumask *mask,
2371                                bool force)
2372 {
2373         unsigned int dest, irq = data->irq;
2374         unsigned long flags;
2375         int ret;
2376
2377         if (!config_enabled(CONFIG_SMP))
2378                 return -1;
2379
2380         raw_spin_lock_irqsave(&ioapic_lock, flags);
2381         ret = __ioapic_set_affinity(data, mask, &dest);
2382         if (!ret) {
2383                 /* Only the high 8 bits are valid. */
2384                 dest = SET_APIC_LOGICAL_ID(dest);
2385                 __target_IO_APIC_irq(irq, dest, data->chip_data);
2386                 ret = IRQ_SET_MASK_OK_NOCOPY;
2387         }
2388         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2389         return ret;
2390 }
2391
2392 static void ack_apic_edge(struct irq_data *data)
2393 {
2394         irq_complete_move(data->chip_data);
2395         irq_move_irq(data);
2396         ack_APIC_irq();
2397 }
2398
2399 atomic_t irq_mis_count;
2400
2401 #ifdef CONFIG_GENERIC_PENDING_IRQ
2402 static bool io_apic_level_ack_pending(struct irq_cfg *cfg)
2403 {
2404         struct irq_pin_list *entry;
2405         unsigned long flags;
2406
2407         raw_spin_lock_irqsave(&ioapic_lock, flags);
2408         for_each_irq_pin(entry, cfg->irq_2_pin) {
2409                 unsigned int reg;
2410                 int pin;
2411
2412                 pin = entry->pin;
2413                 reg = io_apic_read(entry->apic, 0x10 + pin*2);
2414                 /* Is the remote IRR bit set? */
2415                 if (reg & IO_APIC_REDIR_REMOTE_IRR) {
2416                         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2417                         return true;
2418                 }
2419         }
2420         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2421
2422         return false;
2423 }
2424
2425 static inline bool ioapic_irqd_mask(struct irq_data *data, struct irq_cfg *cfg)
2426 {
2427         /* If we are moving the irq we need to mask it */
2428         if (unlikely(irqd_is_setaffinity_pending(data))) {
2429                 mask_ioapic(cfg);
2430                 return true;
2431         }
2432         return false;
2433 }
2434
2435 static inline void ioapic_irqd_unmask(struct irq_data *data,
2436                                       struct irq_cfg *cfg, bool masked)
2437 {
2438         if (unlikely(masked)) {
2439                 /* Only migrate the irq if the ack has been received.
2440                  *
2441                  * On rare occasions the broadcast level triggered ack gets
2442                  * delayed going to ioapics, and if we reprogram the
2443                  * vector while Remote IRR is still set the irq will never
2444                  * fire again.
2445                  *
2446                  * To prevent this scenario we read the Remote IRR bit
2447                  * of the ioapic.  This has two effects.
2448                  * - On any sane system the read of the ioapic will
2449                  *   flush writes (and acks) going to the ioapic from
2450                  *   this cpu.
2451                  * - We get to see if the ACK has actually been delivered.
2452                  *
2453                  * Based on failed experiments of reprogramming the
2454                  * ioapic entry from outside of irq context starting
2455                  * with masking the ioapic entry and then polling until
2456                  * Remote IRR was clear before reprogramming the
2457                  * ioapic I don't trust the Remote IRR bit to be
2458                  * completey accurate.
2459                  *
2460                  * However there appears to be no other way to plug
2461                  * this race, so if the Remote IRR bit is not
2462                  * accurate and is causing problems then it is a hardware bug
2463                  * and you can go talk to the chipset vendor about it.
2464                  */
2465                 if (!io_apic_level_ack_pending(cfg))
2466                         irq_move_masked_irq(data);
2467                 unmask_ioapic(cfg);
2468         }
2469 }
2470 #else
2471 static inline bool ioapic_irqd_mask(struct irq_data *data, struct irq_cfg *cfg)
2472 {
2473         return false;
2474 }
2475 static inline void ioapic_irqd_unmask(struct irq_data *data,
2476                                       struct irq_cfg *cfg, bool masked)
2477 {
2478 }
2479 #endif
2480
2481 static void ack_apic_level(struct irq_data *data)
2482 {
2483         struct irq_cfg *cfg = data->chip_data;
2484         int i, irq = data->irq;
2485         unsigned long v;
2486         bool masked;
2487
2488         irq_complete_move(cfg);
2489         masked = ioapic_irqd_mask(data, cfg);
2490
2491         /*
2492          * It appears there is an erratum which affects at least version 0x11
2493          * of I/O APIC (that's the 82093AA and cores integrated into various
2494          * chipsets).  Under certain conditions a level-triggered interrupt is
2495          * erroneously delivered as edge-triggered one but the respective IRR
2496          * bit gets set nevertheless.  As a result the I/O unit expects an EOI
2497          * message but it will never arrive and further interrupts are blocked
2498          * from the source.  The exact reason is so far unknown, but the
2499          * phenomenon was observed when two consecutive interrupt requests
2500          * from a given source get delivered to the same CPU and the source is
2501          * temporarily disabled in between.
2502          *
2503          * A workaround is to simulate an EOI message manually.  We achieve it
2504          * by setting the trigger mode to edge and then to level when the edge
2505          * trigger mode gets detected in the TMR of a local APIC for a
2506          * level-triggered interrupt.  We mask the source for the time of the
2507          * operation to prevent an edge-triggered interrupt escaping meanwhile.
2508          * The idea is from Manfred Spraul.  --macro
2509          *
2510          * Also in the case when cpu goes offline, fixup_irqs() will forward
2511          * any unhandled interrupt on the offlined cpu to the new cpu
2512          * destination that is handling the corresponding interrupt. This
2513          * interrupt forwarding is done via IPI's. Hence, in this case also
2514          * level-triggered io-apic interrupt will be seen as an edge
2515          * interrupt in the IRR. And we can't rely on the cpu's EOI
2516          * to be broadcasted to the IO-APIC's which will clear the remoteIRR
2517          * corresponding to the level-triggered interrupt. Hence on IO-APIC's
2518          * supporting EOI register, we do an explicit EOI to clear the
2519          * remote IRR and on IO-APIC's which don't have an EOI register,
2520          * we use the above logic (mask+edge followed by unmask+level) from
2521          * Manfred Spraul to clear the remote IRR.
2522          */
2523         i = cfg->vector;
2524         v = apic_read(APIC_TMR + ((i & ~0x1f) >> 1));
2525
2526         /*
2527          * We must acknowledge the irq before we move it or the acknowledge will
2528          * not propagate properly.
2529          */
2530         ack_APIC_irq();
2531
2532         /*
2533          * Tail end of clearing remote IRR bit (either by delivering the EOI
2534          * message via io-apic EOI register write or simulating it using
2535          * mask+edge followed by unnask+level logic) manually when the
2536          * level triggered interrupt is seen as the edge triggered interrupt
2537          * at the cpu.
2538          */
2539         if (!(v & (1 << (i & 0x1f)))) {
2540                 atomic_inc(&irq_mis_count);
2541
2542                 eoi_ioapic_irq(irq, cfg);
2543         }
2544
2545         ioapic_irqd_unmask(data, cfg, masked);
2546 }
2547
2548 #ifdef CONFIG_IRQ_REMAP
2549 static void ir_ack_apic_edge(struct irq_data *data)
2550 {
2551         ack_APIC_irq();
2552 }
2553
2554 static void ir_ack_apic_level(struct irq_data *data)
2555 {
2556         ack_APIC_irq();
2557         eoi_ioapic_irq(data->irq, data->chip_data);
2558 }
2559
2560 static void ir_print_prefix(struct irq_data *data, struct seq_file *p)
2561 {
2562         seq_printf(p, " IR-%s", data->chip->name);
2563 }
2564
2565 static void irq_remap_modify_chip_defaults(struct irq_chip *chip)
2566 {
2567         chip->irq_print_chip = ir_print_prefix;
2568         chip->irq_ack = ir_ack_apic_edge;
2569         chip->irq_eoi = ir_ack_apic_level;
2570         chip->irq_set_affinity = x86_io_apic_ops.set_affinity;
2571 }
2572 #endif /* CONFIG_IRQ_REMAP */
2573
2574 static struct irq_chip ioapic_chip __read_mostly = {
2575         .name                   = "IO-APIC",
2576         .irq_startup            = startup_ioapic_irq,
2577         .irq_mask               = mask_ioapic_irq,
2578         .irq_unmask             = unmask_ioapic_irq,
2579         .irq_ack                = ack_apic_edge,
2580         .irq_eoi                = ack_apic_level,
2581         .irq_set_affinity       = native_ioapic_set_affinity,
2582         .irq_retrigger          = ioapic_retrigger_irq,
2583 };
2584
2585 static inline void init_IO_APIC_traps(void)
2586 {
2587         struct irq_cfg *cfg;
2588         unsigned int irq;
2589
2590         /*
2591          * NOTE! The local APIC isn't very good at handling
2592          * multiple interrupts at the same interrupt level.
2593          * As the interrupt level is determined by taking the
2594          * vector number and shifting that right by 4, we
2595          * want to spread these out a bit so that they don't
2596          * all fall in the same interrupt level.
2597          *
2598          * Also, we've got to be careful not to trash gate
2599          * 0x80, because int 0x80 is hm, kind of importantish. ;)
2600          */
2601         for_each_active_irq(irq) {
2602                 cfg = irq_get_chip_data(irq);
2603                 if (IO_APIC_IRQ(irq) && cfg && !cfg->vector) {
2604                         /*
2605                          * Hmm.. We don't have an entry for this,
2606                          * so default to an old-fashioned 8259
2607                          * interrupt if we can..
2608                          */
2609                         if (irq < legacy_pic->nr_legacy_irqs)
2610                                 legacy_pic->make_irq(irq);
2611                         else
2612                                 /* Strange. Oh, well.. */
2613                                 irq_set_chip(irq, &no_irq_chip);
2614                 }
2615         }
2616 }
2617
2618 /*
2619  * The local APIC irq-chip implementation:
2620  */
2621
2622 static void mask_lapic_irq(struct irq_data *data)
2623 {
2624         unsigned long v;
2625
2626         v = apic_read(APIC_LVT0);
2627         apic_write(APIC_LVT0, v | APIC_LVT_MASKED);
2628 }
2629
2630 static void unmask_lapic_irq(struct irq_data *data)
2631 {
2632         unsigned long v;
2633
2634         v = apic_read(APIC_LVT0);
2635         apic_write(APIC_LVT0, v & ~APIC_LVT_MASKED);
2636 }
2637
2638 static void ack_lapic_irq(struct irq_data *data)
2639 {
2640         ack_APIC_irq();
2641 }
2642
2643 static struct irq_chip lapic_chip __read_mostly = {
2644         .name           = "local-APIC",
2645         .irq_mask       = mask_lapic_irq,
2646         .irq_unmask     = unmask_lapic_irq,
2647         .irq_ack        = ack_lapic_irq,
2648 };
2649
2650 static void lapic_register_intr(int irq)
2651 {
2652         irq_clear_status_flags(irq, IRQ_LEVEL);
2653         irq_set_chip_and_handler_name(irq, &lapic_chip, handle_edge_irq,
2654                                       "edge");
2655 }
2656
2657 /*
2658  * This looks a bit hackish but it's about the only one way of sending
2659  * a few INTA cycles to 8259As and any associated glue logic.  ICR does
2660  * not support the ExtINT mode, unfortunately.  We need to send these
2661  * cycles as some i82489DX-based boards have glue logic that keeps the
2662  * 8259A interrupt line asserted until INTA.  --macro
2663  */
2664 static inline void __init unlock_ExtINT_logic(void)
2665 {
2666         int apic, pin, i;
2667         struct IO_APIC_route_entry entry0, entry1;
2668         unsigned char save_control, save_freq_select;
2669
2670         pin  = find_isa_irq_pin(8, mp_INT);
2671         if (pin == -1) {
2672                 WARN_ON_ONCE(1);
2673                 return;
2674         }
2675         apic = find_isa_irq_apic(8, mp_INT);
2676         if (apic == -1) {
2677                 WARN_ON_ONCE(1);
2678                 return;
2679         }
2680
2681         entry0 = ioapic_read_entry(apic, pin);
2682         clear_IO_APIC_pin(apic, pin);
2683
2684         memset(&entry1, 0, sizeof(entry1));
2685
2686         entry1.dest_mode = 0;                   /* physical delivery */
2687         entry1.mask = 0;                        /* unmask IRQ now */
2688         entry1.dest = hard_smp_processor_id();
2689         entry1.delivery_mode = dest_ExtINT;
2690         entry1.polarity = entry0.polarity;
2691         entry1.trigger = 0;
2692         entry1.vector = 0;
2693
2694         ioapic_write_entry(apic, pin, entry1);
2695
2696         save_control = CMOS_READ(RTC_CONTROL);
2697         save_freq_select = CMOS_READ(RTC_FREQ_SELECT);
2698         CMOS_WRITE((save_freq_select & ~RTC_RATE_SELECT) | 0x6,
2699                    RTC_FREQ_SELECT);
2700         CMOS_WRITE(save_control | RTC_PIE, RTC_CONTROL);
2701
2702         i = 100;
2703         while (i-- > 0) {
2704                 mdelay(10);
2705                 if ((CMOS_READ(RTC_INTR_FLAGS) & RTC_PF) == RTC_PF)
2706                         i -= 10;
2707         }
2708
2709         CMOS_WRITE(save_control, RTC_CONTROL);
2710         CMOS_WRITE(save_freq_select, RTC_FREQ_SELECT);
2711         clear_IO_APIC_pin(apic, pin);
2712
2713         ioapic_write_entry(apic, pin, entry0);
2714 }
2715
2716 static int disable_timer_pin_1 __initdata;
2717 /* Actually the next is obsolete, but keep it for paranoid reasons -AK */
2718 static int __init disable_timer_pin_setup(char *arg)
2719 {
2720         disable_timer_pin_1 = 1;
2721         return 0;
2722 }
2723 early_param("disable_timer_pin_1", disable_timer_pin_setup);
2724
2725 int timer_through_8259 __initdata;
2726
2727 /*
2728  * This code may look a bit paranoid, but it's supposed to cooperate with
2729  * a wide range of boards and BIOS bugs.  Fortunately only the timer IRQ
2730  * is so screwy.  Thanks to Brian Perkins for testing/hacking this beast
2731  * fanatically on his truly buggy board.
2732  *
2733  * FIXME: really need to revamp this for all platforms.
2734  */
2735 static inline void __init check_timer(void)
2736 {
2737         struct irq_cfg *cfg = irq_get_chip_data(0);
2738         int node = cpu_to_node(0);
2739         int apic1, pin1, apic2, pin2;
2740         unsigned long flags;
2741         int no_pin1 = 0;
2742
2743         local_irq_save(flags);
2744
2745         /*
2746          * get/set the timer IRQ vector:
2747          */
2748         legacy_pic->mask(0);
2749         assign_irq_vector(0, cfg, apic->target_cpus());
2750
2751         /*
2752          * As IRQ0 is to be enabled in the 8259A, the virtual
2753          * wire has to be disabled in the local APIC.  Also
2754          * timer interrupts need to be acknowledged manually in
2755          * the 8259A for the i82489DX when using the NMI
2756          * watchdog as that APIC treats NMIs as level-triggered.
2757          * The AEOI mode will finish them in the 8259A
2758          * automatically.
2759          */
2760         apic_write(APIC_LVT0, APIC_LVT_MASKED | APIC_DM_EXTINT);
2761         legacy_pic->init(1);
2762
2763         pin1  = find_isa_irq_pin(0, mp_INT);
2764         apic1 = find_isa_irq_apic(0, mp_INT);
2765         pin2  = ioapic_i8259.pin;
2766         apic2 = ioapic_i8259.apic;
2767
2768         apic_printk(APIC_QUIET, KERN_INFO "..TIMER: vector=0x%02X "
2769                     "apic1=%d pin1=%d apic2=%d pin2=%d\n",
2770                     cfg->vector, apic1, pin1, apic2, pin2);
2771
2772         /*
2773          * Some BIOS writers are clueless and report the ExtINTA
2774          * I/O APIC input from the cascaded 8259A as the timer
2775          * interrupt input.  So just in case, if only one pin
2776          * was found above, try it both directly and through the
2777          * 8259A.
2778          */
2779         if (pin1 == -1) {
2780                 panic_if_irq_remap("BIOS bug: timer not connected to IO-APIC");
2781                 pin1 = pin2;
2782                 apic1 = apic2;
2783                 no_pin1 = 1;
2784         } else if (pin2 == -1) {
2785                 pin2 = pin1;
2786                 apic2 = apic1;
2787         }
2788
2789         if (pin1 != -1) {
2790                 /*
2791                  * Ok, does IRQ0 through the IOAPIC work?
2792                  */
2793                 if (no_pin1) {
2794                         add_pin_to_irq_node(cfg, node, apic1, pin1);
2795                         setup_timer_IRQ0_pin(apic1, pin1, cfg->vector);
2796                 } else {
2797                         /* for edge trigger, setup_ioapic_irq already
2798                          * leave it unmasked.
2799                          * so only need to unmask if it is level-trigger
2800                          * do we really have level trigger timer?
2801                          */
2802                         int idx;
2803                         idx = find_irq_entry(apic1, pin1, mp_INT);
2804                         if (idx != -1 && irq_trigger(idx))
2805                                 unmask_ioapic(cfg);
2806                 }
2807                 if (timer_irq_works()) {
2808                         if (disable_timer_pin_1 > 0)
2809                                 clear_IO_APIC_pin(0, pin1);
2810                         goto out;
2811                 }
2812                 panic_if_irq_remap("timer doesn't work through Interrupt-remapped IO-APIC");
2813                 local_irq_disable();
2814                 clear_IO_APIC_pin(apic1, pin1);
2815                 if (!no_pin1)
2816                         apic_printk(APIC_QUIET, KERN_ERR "..MP-BIOS bug: "
2817                                     "8254 timer not connected to IO-APIC\n");
2818
2819                 apic_printk(APIC_QUIET, KERN_INFO "...trying to set up timer "
2820                             "(IRQ0) through the 8259A ...\n");
2821                 apic_printk(APIC_QUIET, KERN_INFO
2822                             "..... (found apic %d pin %d) ...\n", apic2, pin2);
2823                 /*
2824                  * legacy devices should be connected to IO APIC #0
2825                  */
2826                 replace_pin_at_irq_node(cfg, node, apic1, pin1, apic2, pin2);
2827                 setup_timer_IRQ0_pin(apic2, pin2, cfg->vector);
2828                 legacy_pic->unmask(0);
2829                 if (timer_irq_works()) {
2830                         apic_printk(APIC_QUIET, KERN_INFO "....... works.\n");
2831                         timer_through_8259 = 1;
2832                         goto out;
2833                 }
2834                 /*
2835                  * Cleanup, just in case ...
2836                  */
2837                 local_irq_disable();
2838                 legacy_pic->mask(0);
2839                 clear_IO_APIC_pin(apic2, pin2);
2840                 apic_printk(APIC_QUIET, KERN_INFO "....... failed.\n");
2841         }
2842
2843         apic_printk(APIC_QUIET, KERN_INFO
2844                     "...trying to set up timer as Virtual Wire IRQ...\n");
2845
2846         lapic_register_intr(0);
2847         apic_write(APIC_LVT0, APIC_DM_FIXED | cfg->vector);     /* Fixed mode */
2848         legacy_pic->unmask(0);
2849
2850         if (timer_irq_works()) {
2851                 apic_printk(APIC_QUIET, KERN_INFO "..... works.\n");
2852                 goto out;
2853         }
2854         local_irq_disable();
2855         legacy_pic->mask(0);
2856         apic_write(APIC_LVT0, APIC_LVT_MASKED | APIC_DM_FIXED | cfg->vector);
2857         apic_printk(APIC_QUIET, KERN_INFO "..... failed.\n");
2858
2859         apic_printk(APIC_QUIET, KERN_INFO
2860                     "...trying to set up timer as ExtINT IRQ...\n");
2861
2862         legacy_pic->init(0);
2863         legacy_pic->make_irq(0);
2864         apic_write(APIC_LVT0, APIC_DM_EXTINT);
2865
2866         unlock_ExtINT_logic();
2867
2868         if (timer_irq_works()) {
2869                 apic_printk(APIC_QUIET, KERN_INFO "..... works.\n");
2870                 goto out;
2871         }
2872         local_irq_disable();
2873         apic_printk(APIC_QUIET, KERN_INFO "..... failed :(.\n");
2874         if (x2apic_preenabled)
2875                 apic_printk(APIC_QUIET, KERN_INFO
2876                             "Perhaps problem with the pre-enabled x2apic mode\n"
2877                             "Try booting with x2apic and interrupt-remapping disabled in the bios.\n");
2878         panic("IO-APIC + timer doesn't work!  Boot with apic=debug and send a "
2879                 "report.  Then try booting with the 'noapic' option.\n");
2880 out:
2881         local_irq_restore(flags);
2882 }
2883
2884 /*
2885  * Traditionally ISA IRQ2 is the cascade IRQ, and is not available
2886  * to devices.  However there may be an I/O APIC pin available for
2887  * this interrupt regardless.  The pin may be left unconnected, but
2888  * typically it will be reused as an ExtINT cascade interrupt for
2889  * the master 8259A.  In the MPS case such a pin will normally be
2890  * reported as an ExtINT interrupt in the MP table.  With ACPI
2891  * there is no provision for ExtINT interrupts, and in the absence
2892  * of an override it would be treated as an ordinary ISA I/O APIC
2893  * interrupt, that is edge-triggered and unmasked by default.  We
2894  * used to do this, but it caused problems on some systems because
2895  * of the NMI watchdog and sometimes IRQ0 of the 8254 timer using
2896  * the same ExtINT cascade interrupt to drive the local APIC of the
2897  * bootstrap processor.  Therefore we refrain from routing IRQ2 to
2898  * the I/O APIC in all cases now.  No actual device should request
2899  * it anyway.  --macro
2900  */
2901 #define PIC_IRQS        (1UL << PIC_CASCADE_IR)
2902
2903 void __init setup_IO_APIC(void)
2904 {
2905
2906         /*
2907          * calling enable_IO_APIC() is moved to setup_local_APIC for BP
2908          */
2909         io_apic_irqs = legacy_pic->nr_legacy_irqs ? ~PIC_IRQS : ~0UL;
2910
2911         apic_printk(APIC_VERBOSE, "ENABLING IO-APIC IRQs\n");
2912         /*
2913          * Set up IO-APIC IRQ routing.
2914          */
2915         x86_init.mpparse.setup_ioapic_ids();
2916
2917         sync_Arb_IDs();
2918         setup_IO_APIC_irqs();
2919         init_IO_APIC_traps();
2920         if (legacy_pic->nr_legacy_irqs)
2921                 check_timer();
2922 }
2923
2924 /*
2925  *      Called after all the initialization is done. If we didn't find any
2926  *      APIC bugs then we can allow the modify fast path
2927  */
2928
2929 static int __init io_apic_bug_finalize(void)
2930 {
2931         if (sis_apic_bug == -1)
2932                 sis_apic_bug = 0;
2933         return 0;
2934 }
2935
2936 late_initcall(io_apic_bug_finalize);
2937
2938 static void resume_ioapic_id(int ioapic_idx)
2939 {
2940         unsigned long flags;
2941         union IO_APIC_reg_00 reg_00;
2942
2943         raw_spin_lock_irqsave(&ioapic_lock, flags);
2944         reg_00.raw = io_apic_read(ioapic_idx, 0);
2945         if (reg_00.bits.ID != mpc_ioapic_id(ioapic_idx)) {
2946                 reg_00.bits.ID = mpc_ioapic_id(ioapic_idx);
2947                 io_apic_write(ioapic_idx, 0, reg_00.raw);
2948         }
2949         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2950 }
2951
2952 static void ioapic_resume(void)
2953 {
2954         int ioapic_idx;
2955
2956         for (ioapic_idx = nr_ioapics - 1; ioapic_idx >= 0; ioapic_idx--)
2957                 resume_ioapic_id(ioapic_idx);
2958
2959         restore_ioapic_entries();
2960 }
2961
2962 static struct syscore_ops ioapic_syscore_ops = {
2963         .suspend = save_ioapic_entries,
2964         .resume = ioapic_resume,
2965 };
2966
2967 static int __init ioapic_init_ops(void)
2968 {
2969         register_syscore_ops(&ioapic_syscore_ops);
2970
2971         return 0;
2972 }
2973
2974 device_initcall(ioapic_init_ops);
2975
2976 /*
2977  * Dynamic irq allocate and deallocation
2978  */
2979 unsigned int __create_irqs(unsigned int from, unsigned int count, int node)
2980 {
2981         struct irq_cfg **cfg;
2982         unsigned long flags;
2983         int irq, i;
2984
2985         if (from < nr_irqs_gsi)
2986                 from = nr_irqs_gsi;
2987
2988         cfg = kzalloc_node(count * sizeof(cfg[0]), GFP_KERNEL, node);
2989         if (!cfg)
2990                 return 0;
2991
2992         irq = alloc_irqs_from(from, count, node);
2993         if (irq < 0)
2994                 goto out_cfgs;
2995
2996         for (i = 0; i < count; i++) {
2997                 cfg[i] = alloc_irq_cfg(irq + i, node);
2998                 if (!cfg[i])
2999                         goto out_irqs;
3000         }
3001
3002         raw_spin_lock_irqsave(&vector_lock, flags);
3003         for (i = 0; i < count; i++)
3004                 if (__assign_irq_vector(irq + i, cfg[i], apic->target_cpus()))
3005                         goto out_vecs;
3006         raw_spin_unlock_irqrestore(&vector_lock, flags);
3007
3008         for (i = 0; i < count; i++) {
3009                 irq_set_chip_data(irq + i, cfg[i]);
3010                 irq_clear_status_flags(irq + i, IRQ_NOREQUEST);
3011         }
3012
3013         kfree(cfg);
3014         return irq;
3015
3016 out_vecs:
3017         for (i--; i >= 0; i--)
3018                 __clear_irq_vector(irq + i, cfg[i]);
3019         raw_spin_unlock_irqrestore(&vector_lock, flags);
3020 out_irqs:
3021         for (i = 0; i < count; i++)
3022                 free_irq_at(irq + i, cfg[i]);
3023 out_cfgs:
3024         kfree(cfg);
3025         return 0;
3026 }
3027
3028 unsigned int create_irq_nr(unsigned int from, int node)
3029 {
3030         return __create_irqs(from, 1, node);
3031 }
3032
3033 int create_irq(void)
3034 {
3035         int node = cpu_to_node(0);
3036         unsigned int irq_want;
3037         int irq;
3038
3039         irq_want = nr_irqs_gsi;
3040         irq = create_irq_nr(irq_want, node);
3041
3042         if (irq == 0)
3043                 irq = -1;
3044
3045         return irq;
3046 }
3047
3048 void destroy_irq(unsigned int irq)
3049 {
3050         struct irq_cfg *cfg = irq_get_chip_data(irq);
3051         unsigned long flags;
3052
3053         irq_set_status_flags(irq, IRQ_NOREQUEST|IRQ_NOPROBE);
3054
3055         if (irq_remapped(cfg))
3056                 free_remapped_irq(irq);
3057         raw_spin_lock_irqsave(&vector_lock, flags);
3058         __clear_irq_vector(irq, cfg);
3059         raw_spin_unlock_irqrestore(&vector_lock, flags);
3060         free_irq_at(irq, cfg);
3061 }
3062
3063 void destroy_irqs(unsigned int irq, unsigned int count)
3064 {
3065         unsigned int i;
3066
3067         for (i = 0; i < count; i++)
3068                 destroy_irq(irq + i);
3069 }
3070
3071 /*
3072  * MSI message composition
3073  */
3074 #ifdef CONFIG_PCI_MSI
3075 static int msi_compose_msg(struct pci_dev *pdev, unsigned int irq,
3076                            struct msi_msg *msg, u8 hpet_id)
3077 {
3078         struct irq_cfg *cfg;
3079         int err;
3080         unsigned dest;
3081
3082         if (disable_apic)
3083                 return -ENXIO;
3084
3085         cfg = irq_cfg(irq);
3086         err = assign_irq_vector(irq, cfg, apic->target_cpus());
3087         if (err)
3088                 return err;
3089
3090         err = apic->cpu_mask_to_apicid_and(cfg->domain,
3091                                            apic->target_cpus(), &dest);
3092         if (err)
3093                 return err;
3094
3095         if (irq_remapped(cfg)) {
3096                 compose_remapped_msi_msg(pdev, irq, dest, msg, hpet_id);
3097                 return 0;
3098         }
3099
3100         if (x2apic_enabled())
3101                 msg->address_hi = MSI_ADDR_BASE_HI |
3102                                   MSI_ADDR_EXT_DEST_ID(dest);
3103         else
3104                 msg->address_hi = MSI_ADDR_BASE_HI;
3105
3106         msg->address_lo =
3107                 MSI_ADDR_BASE_LO |
3108                 ((apic->irq_dest_mode == 0) ?
3109                         MSI_ADDR_DEST_MODE_PHYSICAL:
3110                         MSI_ADDR_DEST_MODE_LOGICAL) |
3111                 ((apic->irq_delivery_mode != dest_LowestPrio) ?
3112                         MSI_ADDR_REDIRECTION_CPU:
3113                         MSI_ADDR_REDIRECTION_LOWPRI) |
3114                 MSI_ADDR_DEST_ID(dest);
3115
3116         msg->data =
3117                 MSI_DATA_TRIGGER_EDGE |
3118                 MSI_DATA_LEVEL_ASSERT |
3119                 ((apic->irq_delivery_mode != dest_LowestPrio) ?
3120                         MSI_DATA_DELIVERY_FIXED:
3121                         MSI_DATA_DELIVERY_LOWPRI) |
3122                 MSI_DATA_VECTOR(cfg->vector);
3123
3124         return 0;
3125 }
3126
3127 static int
3128 msi_set_affinity(struct irq_data *data, const struct cpumask *mask, bool force)
3129 {
3130         struct irq_cfg *cfg = data->chip_data;
3131         struct msi_msg msg;
3132         unsigned int dest;
3133
3134         if (__ioapic_set_affinity(data, mask, &dest))
3135                 return -1;
3136
3137         __get_cached_msi_msg(data->msi_desc, &msg);
3138
3139         msg.data &= ~MSI_DATA_VECTOR_MASK;
3140         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3141         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3142         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3143
3144         __write_msi_msg(data->msi_desc, &msg);
3145
3146         return IRQ_SET_MASK_OK_NOCOPY;
3147 }
3148
3149 /*
3150  * IRQ Chip for MSI PCI/PCI-X/PCI-Express Devices,
3151  * which implement the MSI or MSI-X Capability Structure.
3152  */
3153 static struct irq_chip msi_chip = {
3154         .name                   = "PCI-MSI",
3155         .irq_unmask             = unmask_msi_irq,
3156         .irq_mask               = mask_msi_irq,
3157         .irq_ack                = ack_apic_edge,
3158         .irq_set_affinity       = msi_set_affinity,
3159         .irq_retrigger          = ioapic_retrigger_irq,
3160 };
3161
3162 int setup_msi_irq(struct pci_dev *dev, struct msi_desc *msidesc,
3163                   unsigned int irq_base, unsigned int irq_offset)
3164 {
3165         struct irq_chip *chip = &msi_chip;
3166         struct msi_msg msg;
3167         unsigned int irq = irq_base + irq_offset;
3168         int ret;
3169
3170         ret = msi_compose_msg(dev, irq, &msg, -1);
3171         if (ret < 0)
3172                 return ret;
3173
3174         irq_set_msi_desc_off(irq_base, irq_offset, msidesc);
3175
3176         /*
3177          * MSI-X message is written per-IRQ, the offset is always 0.
3178          * MSI message denotes a contiguous group of IRQs, written for 0th IRQ.
3179          */
3180         if (!irq_offset)
3181                 write_msi_msg(irq, &msg);
3182
3183         if (irq_remapped(irq_get_chip_data(irq))) {
3184                 irq_set_status_flags(irq, IRQ_MOVE_PCNTXT);
3185                 irq_remap_modify_chip_defaults(chip);
3186         }
3187
3188         irq_set_chip_and_handler_name(irq, chip, handle_edge_irq, "edge");
3189
3190         dev_printk(KERN_DEBUG, &dev->dev, "irq %d for MSI/MSI-X\n", irq);
3191
3192         return 0;
3193 }
3194
3195 int native_setup_msi_irqs(struct pci_dev *dev, int nvec, int type)
3196 {
3197         unsigned int irq, irq_want;
3198         struct msi_desc *msidesc;
3199         int node, ret;
3200
3201         /* Multiple MSI vectors only supported with interrupt remapping */
3202         if (type == PCI_CAP_ID_MSI && nvec > 1)
3203                 return 1;
3204
3205         node = dev_to_node(&dev->dev);
3206         irq_want = nr_irqs_gsi;
3207         list_for_each_entry(msidesc, &dev->msi_list, list) {
3208                 irq = create_irq_nr(irq_want, node);
3209                 if (irq == 0)
3210                         return -ENOSPC;
3211
3212                 irq_want = irq + 1;
3213
3214                 ret = setup_msi_irq(dev, msidesc, irq, 0);
3215                 if (ret < 0)
3216                         goto error;
3217         }
3218         return 0;
3219
3220 error:
3221         destroy_irq(irq);
3222         return ret;
3223 }
3224
3225 void native_teardown_msi_irq(unsigned int irq)
3226 {
3227         destroy_irq(irq);
3228 }
3229
3230 #ifdef CONFIG_DMAR_TABLE
3231 static int
3232 dmar_msi_set_affinity(struct irq_data *data, const struct cpumask *mask,
3233                       bool force)
3234 {
3235         struct irq_cfg *cfg = data->chip_data;
3236         unsigned int dest, irq = data->irq;
3237         struct msi_msg msg;
3238
3239         if (__ioapic_set_affinity(data, mask, &dest))
3240                 return -1;
3241
3242         dmar_msi_read(irq, &msg);
3243
3244         msg.data &= ~MSI_DATA_VECTOR_MASK;
3245         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3246         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3247         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3248         msg.address_hi = MSI_ADDR_BASE_HI | MSI_ADDR_EXT_DEST_ID(dest);
3249
3250         dmar_msi_write(irq, &msg);
3251
3252         return IRQ_SET_MASK_OK_NOCOPY;
3253 }
3254
3255 static struct irq_chip dmar_msi_type = {
3256         .name                   = "DMAR_MSI",
3257         .irq_unmask             = dmar_msi_unmask,
3258         .irq_mask               = dmar_msi_mask,
3259         .irq_ack                = ack_apic_edge,
3260         .irq_set_affinity       = dmar_msi_set_affinity,
3261         .irq_retrigger          = ioapic_retrigger_irq,
3262 };
3263
3264 int arch_setup_dmar_msi(unsigned int irq)
3265 {
3266         int ret;
3267         struct msi_msg msg;
3268
3269         ret = msi_compose_msg(NULL, irq, &msg, -1);
3270         if (ret < 0)
3271                 return ret;
3272         dmar_msi_write(irq, &msg);
3273         irq_set_chip_and_handler_name(irq, &dmar_msi_type, handle_edge_irq,
3274                                       "edge");
3275         return 0;
3276 }
3277 #endif
3278
3279 #ifdef CONFIG_HPET_TIMER
3280
3281 static int hpet_msi_set_affinity(struct irq_data *data,
3282                                  const struct cpumask *mask, bool force)
3283 {
3284         struct irq_cfg *cfg = data->chip_data;
3285         struct msi_msg msg;
3286         unsigned int dest;
3287
3288         if (__ioapic_set_affinity(data, mask, &dest))
3289                 return -1;
3290
3291         hpet_msi_read(data->handler_data, &msg);
3292
3293         msg.data &= ~MSI_DATA_VECTOR_MASK;
3294         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3295         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3296         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3297
3298         hpet_msi_write(data->handler_data, &msg);
3299
3300         return IRQ_SET_MASK_OK_NOCOPY;
3301 }
3302
3303 static struct irq_chip hpet_msi_type = {
3304         .name = "HPET_MSI",
3305         .irq_unmask = hpet_msi_unmask,
3306         .irq_mask = hpet_msi_mask,
3307         .irq_ack = ack_apic_edge,
3308         .irq_set_affinity = hpet_msi_set_affinity,
3309         .irq_retrigger = ioapic_retrigger_irq,
3310 };
3311
3312 int default_setup_hpet_msi(unsigned int irq, unsigned int id)
3313 {
3314         struct irq_chip *chip = &hpet_msi_type;
3315         struct msi_msg msg;
3316         int ret;
3317
3318         ret = msi_compose_msg(NULL, irq, &msg, id);
3319         if (ret < 0)
3320                 return ret;
3321
3322         hpet_msi_write(irq_get_handler_data(irq), &msg);
3323         irq_set_status_flags(irq, IRQ_MOVE_PCNTXT);
3324         if (irq_remapped(irq_get_chip_data(irq)))
3325                 irq_remap_modify_chip_defaults(chip);
3326
3327         irq_set_chip_and_handler_name(irq, chip, handle_edge_irq, "edge");
3328         return 0;
3329 }
3330 #endif
3331
3332 #endif /* CONFIG_PCI_MSI */
3333 /*
3334  * Hypertransport interrupt support
3335  */
3336 #ifdef CONFIG_HT_IRQ
3337
3338 static void target_ht_irq(unsigned int irq, unsigned int dest, u8 vector)
3339 {
3340         struct ht_irq_msg msg;
3341         fetch_ht_irq_msg(irq, &msg);
3342
3343         msg.address_lo &= ~(HT_IRQ_LOW_VECTOR_MASK | HT_IRQ_LOW_DEST_ID_MASK);
3344         msg.address_hi &= ~(HT_IRQ_HIGH_DEST_ID_MASK);
3345
3346         msg.address_lo |= HT_IRQ_LOW_VECTOR(vector) | HT_IRQ_LOW_DEST_ID(dest);
3347         msg.address_hi |= HT_IRQ_HIGH_DEST_ID(dest);
3348
3349         write_ht_irq_msg(irq, &msg);
3350 }
3351
3352 static int
3353 ht_set_affinity(struct irq_data *data, const struct cpumask *mask, bool force)
3354 {
3355         struct irq_cfg *cfg = data->chip_data;
3356         unsigned int dest;
3357
3358         if (__ioapic_set_affinity(data, mask, &dest))
3359                 return -1;
3360
3361         target_ht_irq(data->irq, dest, cfg->vector);
3362         return IRQ_SET_MASK_OK_NOCOPY;
3363 }
3364
3365 static struct irq_chip ht_irq_chip = {
3366         .name                   = "PCI-HT",
3367         .irq_mask               = mask_ht_irq,
3368         .irq_unmask             = unmask_ht_irq,
3369         .irq_ack                = ack_apic_edge,
3370         .irq_set_affinity       = ht_set_affinity,
3371         .irq_retrigger          = ioapic_retrigger_irq,
3372 };
3373
3374 int arch_setup_ht_irq(unsigned int irq, struct pci_dev *dev)
3375 {
3376         struct irq_cfg *cfg;
3377         struct ht_irq_msg msg;
3378         unsigned dest;
3379         int err;
3380
3381         if (disable_apic)
3382                 return -ENXIO;
3383
3384         cfg = irq_cfg(irq);
3385         err = assign_irq_vector(irq, cfg, apic->target_cpus());
3386         if (err)
3387                 return err;
3388
3389         err = apic->cpu_mask_to_apicid_and(cfg->domain,
3390                                            apic->target_cpus(), &dest);
3391         if (err)
3392                 return err;
3393
3394         msg.address_hi = HT_IRQ_HIGH_DEST_ID(dest);
3395
3396         msg.address_lo =
3397                 HT_IRQ_LOW_BASE |
3398                 HT_IRQ_LOW_DEST_ID(dest) |
3399                 HT_IRQ_LOW_VECTOR(cfg->vector) |
3400                 ((apic->irq_dest_mode == 0) ?
3401                         HT_IRQ_LOW_DM_PHYSICAL :
3402                         HT_IRQ_LOW_DM_LOGICAL) |
3403                 HT_IRQ_LOW_RQEOI_EDGE |
3404                 ((apic->irq_delivery_mode != dest_LowestPrio) ?
3405                         HT_IRQ_LOW_MT_FIXED :
3406                         HT_IRQ_LOW_MT_ARBITRATED) |
3407                 HT_IRQ_LOW_IRQ_MASKED;
3408
3409         write_ht_irq_msg(irq, &msg);
3410
3411         irq_set_chip_and_handler_name(irq, &ht_irq_chip,
3412                                       handle_edge_irq, "edge");
3413
3414         dev_printk(KERN_DEBUG, &dev->dev, "irq %d for HT\n", irq);
3415
3416         return 0;
3417 }
3418 #endif /* CONFIG_HT_IRQ */
3419
3420 static int
3421 io_apic_setup_irq_pin(unsigned int irq, int node, struct io_apic_irq_attr *attr)
3422 {
3423         struct irq_cfg *cfg = alloc_irq_and_cfg_at(irq, node);
3424         int ret;
3425
3426         if (!cfg)
3427                 return -EINVAL;
3428         ret = __add_pin_to_irq_node(cfg, node, attr->ioapic, attr->ioapic_pin);
3429         if (!ret)
3430                 setup_ioapic_irq(irq, cfg, attr);
3431         return ret;
3432 }
3433
3434 int io_apic_setup_irq_pin_once(unsigned int irq, int node,
3435                                struct io_apic_irq_attr *attr)
3436 {
3437         unsigned int ioapic_idx = attr->ioapic, pin = attr->ioapic_pin;
3438         int ret;
3439
3440         /* Avoid redundant programming */
3441         if (test_bit(pin, ioapics[ioapic_idx].pin_programmed)) {
3442                 pr_debug("Pin %d-%d already programmed\n",
3443                          mpc_ioapic_id(ioapic_idx), pin);
3444                 return 0;
3445         }
3446         ret = io_apic_setup_irq_pin(irq, node, attr);
3447         if (!ret)
3448                 set_bit(pin, ioapics[ioapic_idx].pin_programmed);
3449         return ret;
3450 }
3451
3452 static int __init io_apic_get_redir_entries(int ioapic)
3453 {
3454         union IO_APIC_reg_01    reg_01;
3455         unsigned long flags;
3456
3457         raw_spin_lock_irqsave(&ioapic_lock, flags);
3458         reg_01.raw = io_apic_read(ioapic, 1);
3459         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3460
3461         /* The register returns the maximum index redir index
3462          * supported, which is one less than the total number of redir
3463          * entries.
3464          */
3465         return reg_01.bits.entries + 1;
3466 }
3467
3468 static void __init probe_nr_irqs_gsi(void)
3469 {
3470         int nr;
3471
3472         nr = gsi_top + NR_IRQS_LEGACY;
3473         if (nr > nr_irqs_gsi)
3474                 nr_irqs_gsi = nr;
3475
3476         printk(KERN_DEBUG "nr_irqs_gsi: %d\n", nr_irqs_gsi);
3477 }
3478
3479 int get_nr_irqs_gsi(void)
3480 {
3481         return nr_irqs_gsi;
3482 }
3483
3484 int __init arch_probe_nr_irqs(void)
3485 {
3486         int nr;
3487
3488         if (nr_irqs > (NR_VECTORS * nr_cpu_ids))
3489                 nr_irqs = NR_VECTORS * nr_cpu_ids;
3490
3491         nr = nr_irqs_gsi + 8 * nr_cpu_ids;
3492 #if defined(CONFIG_PCI_MSI) || defined(CONFIG_HT_IRQ)
3493         /*
3494          * for MSI and HT dyn irq
3495          */
3496         nr += nr_irqs_gsi * 16;
3497 #endif
3498         if (nr < nr_irqs)
3499                 nr_irqs = nr;
3500
3501         return NR_IRQS_LEGACY;
3502 }
3503
3504 int io_apic_set_pci_routing(struct device *dev, int irq,
3505                             struct io_apic_irq_attr *irq_attr)
3506 {
3507         int node;
3508
3509         if (!IO_APIC_IRQ(irq)) {
3510                 apic_printk(APIC_QUIET,KERN_ERR "IOAPIC[%d]: Invalid reference to IRQ 0\n",
3511                             irq_attr->ioapic);
3512                 return -EINVAL;
3513         }
3514
3515         node = dev ? dev_to_node(dev) : cpu_to_node(0);
3516
3517         return io_apic_setup_irq_pin_once(irq, node, irq_attr);
3518 }
3519
3520 #ifdef CONFIG_X86_32
3521 static int __init io_apic_get_unique_id(int ioapic, int apic_id)
3522 {
3523         union IO_APIC_reg_00 reg_00;
3524         static physid_mask_t apic_id_map = PHYSID_MASK_NONE;
3525         physid_mask_t tmp;
3526         unsigned long flags;
3527         int i = 0;
3528
3529         /*
3530          * The P4 platform supports up to 256 APIC IDs on two separate APIC
3531          * buses (one for LAPICs, one for IOAPICs), where predecessors only
3532          * supports up to 16 on one shared APIC bus.
3533          *
3534          * TBD: Expand LAPIC/IOAPIC support on P4-class systems to take full
3535          *      advantage of new APIC bus architecture.
3536          */
3537
3538         if (physids_empty(apic_id_map))
3539                 apic->ioapic_phys_id_map(&phys_cpu_present_map, &apic_id_map);
3540
3541         raw_spin_lock_irqsave(&ioapic_lock, flags);
3542         reg_00.raw = io_apic_read(ioapic, 0);
3543         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3544
3545         if (apic_id >= get_physical_broadcast()) {
3546                 printk(KERN_WARNING "IOAPIC[%d]: Invalid apic_id %d, trying "
3547                         "%d\n", ioapic, apic_id, reg_00.bits.ID);
3548                 apic_id = reg_00.bits.ID;
3549         }
3550
3551         /*
3552          * Every APIC in a system must have a unique ID or we get lots of nice
3553          * 'stuck on smp_invalidate_needed IPI wait' messages.
3554          */
3555         if (apic->check_apicid_used(&apic_id_map, apic_id)) {
3556
3557                 for (i = 0; i < get_physical_broadcast(); i++) {
3558                         if (!apic->check_apicid_used(&apic_id_map, i))
3559                                 break;
3560                 }
3561
3562                 if (i == get_physical_broadcast())
3563                         panic("Max apic_id exceeded!\n");
3564
3565                 printk(KERN_WARNING "IOAPIC[%d]: apic_id %d already used, "
3566                         "trying %d\n", ioapic, apic_id, i);
3567
3568                 apic_id = i;
3569         }
3570
3571         apic->apicid_to_cpu_present(apic_id, &tmp);
3572         physids_or(apic_id_map, apic_id_map, tmp);
3573
3574         if (reg_00.bits.ID != apic_id) {
3575                 reg_00.bits.ID = apic_id;
3576
3577                 raw_spin_lock_irqsave(&ioapic_lock, flags);
3578                 io_apic_write(ioapic, 0, reg_00.raw);
3579                 reg_00.raw = io_apic_read(ioapic, 0);
3580                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3581
3582                 /* Sanity check */
3583                 if (reg_00.bits.ID != apic_id) {
3584                         pr_err("IOAPIC[%d]: Unable to change apic_id!\n",
3585                                ioapic);
3586                         return -1;
3587                 }
3588         }
3589
3590         apic_printk(APIC_VERBOSE, KERN_INFO
3591                         "IOAPIC[%d]: Assigned apic_id %d\n", ioapic, apic_id);
3592
3593         return apic_id;
3594 }
3595
3596 static u8 __init io_apic_unique_id(u8 id)
3597 {
3598         if ((boot_cpu_data.x86_vendor == X86_VENDOR_INTEL) &&
3599             !APIC_XAPIC(apic_version[boot_cpu_physical_apicid]))
3600                 return io_apic_get_unique_id(nr_ioapics, id);
3601         else
3602                 return id;
3603 }
3604 #else
3605 static u8 __init io_apic_unique_id(u8 id)
3606 {
3607         int i;
3608         DECLARE_BITMAP(used, 256);
3609
3610         bitmap_zero(used, 256);
3611         for (i = 0; i < nr_ioapics; i++) {
3612                 __set_bit(mpc_ioapic_id(i), used);
3613         }
3614         if (!test_bit(id, used))
3615                 return id;
3616         return find_first_zero_bit(used, 256);
3617 }
3618 #endif
3619
3620 static int __init io_apic_get_version(int ioapic)
3621 {
3622         union IO_APIC_reg_01    reg_01;
3623         unsigned long flags;
3624
3625         raw_spin_lock_irqsave(&ioapic_lock, flags);
3626         reg_01.raw = io_apic_read(ioapic, 1);
3627         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3628
3629         return reg_01.bits.version;
3630 }
3631
3632 int acpi_get_override_irq(u32 gsi, int *trigger, int *polarity)
3633 {
3634         int ioapic, pin, idx;
3635
3636         if (skip_ioapic_setup)
3637                 return -1;
3638
3639         ioapic = mp_find_ioapic(gsi);
3640         if (ioapic < 0)
3641                 return -1;
3642
3643         pin = mp_find_ioapic_pin(ioapic, gsi);
3644         if (pin < 0)
3645                 return -1;
3646
3647         idx = find_irq_entry(ioapic, pin, mp_INT);
3648         if (idx < 0)
3649                 return -1;
3650
3651         *trigger = irq_trigger(idx);
3652         *polarity = irq_polarity(idx);
3653         return 0;
3654 }
3655
3656 /*
3657  * This function currently is only a helper for the i386 smp boot process where
3658  * we need to reprogram the ioredtbls to cater for the cpus which have come online
3659  * so mask in all cases should simply be apic->target_cpus()
3660  */
3661 #ifdef CONFIG_SMP
3662 void __init setup_ioapic_dest(void)
3663 {
3664         int pin, ioapic, irq, irq_entry;
3665         const struct cpumask *mask;
3666         struct irq_data *idata;
3667
3668         if (skip_ioapic_setup == 1)
3669                 return;
3670
3671         for (ioapic = 0; ioapic < nr_ioapics; ioapic++)
3672         for (pin = 0; pin < ioapics[ioapic].nr_registers; pin++) {
3673                 irq_entry = find_irq_entry(ioapic, pin, mp_INT);
3674                 if (irq_entry == -1)
3675                         continue;
3676                 irq = pin_2_irq(irq_entry, ioapic, pin);
3677
3678                 if ((ioapic > 0) && (irq > 16))
3679                         continue;
3680
3681                 idata = irq_get_irq_data(irq);
3682
3683                 /*
3684                  * Honour affinities which have been set in early boot
3685                  */
3686                 if (!irqd_can_balance(idata) || irqd_affinity_was_set(idata))
3687                         mask = idata->affinity;
3688                 else
3689                         mask = apic->target_cpus();
3690
3691                 x86_io_apic_ops.set_affinity(idata, mask, false);
3692         }
3693
3694 }
3695 #endif
3696
3697 #define IOAPIC_RESOURCE_NAME_SIZE 11
3698
3699 static struct resource *ioapic_resources;
3700
3701 static struct resource * __init ioapic_setup_resources(int nr_ioapics)
3702 {
3703         unsigned long n;
3704         struct resource *res;
3705         char *mem;
3706         int i;
3707
3708         if (nr_ioapics <= 0)
3709                 return NULL;
3710
3711         n = IOAPIC_RESOURCE_NAME_SIZE + sizeof(struct resource);
3712         n *= nr_ioapics;
3713
3714         mem = alloc_bootmem(n);
3715         res = (void *)mem;
3716
3717         mem += sizeof(struct resource) * nr_ioapics;
3718
3719         for (i = 0; i < nr_ioapics; i++) {
3720                 res[i].name = mem;
3721                 res[i].flags = IORESOURCE_MEM | IORESOURCE_BUSY;
3722                 snprintf(mem, IOAPIC_RESOURCE_NAME_SIZE, "IOAPIC %u", i);
3723                 mem += IOAPIC_RESOURCE_NAME_SIZE;
3724         }
3725
3726         ioapic_resources = res;
3727
3728         return res;
3729 }
3730
3731 void __init native_io_apic_init_mappings(void)
3732 {
3733         unsigned long ioapic_phys, idx = FIX_IO_APIC_BASE_0;
3734         struct resource *ioapic_res;
3735         int i;
3736
3737         ioapic_res = ioapic_setup_resources(nr_ioapics);
3738         for (i = 0; i < nr_ioapics; i++) {
3739                 if (smp_found_config) {
3740                         ioapic_phys = mpc_ioapic_addr(i);
3741 #ifdef CONFIG_X86_32
3742                         if (!ioapic_phys) {
3743                                 printk(KERN_ERR
3744                                        "WARNING: bogus zero IO-APIC "
3745                                        "address found in MPTABLE, "
3746                                        "disabling IO/APIC support!\n");
3747                                 smp_found_config = 0;
3748                                 skip_ioapic_setup = 1;
3749                                 goto fake_ioapic_page;
3750                         }
3751 #endif
3752                 } else {
3753 #ifdef CONFIG_X86_32
3754 fake_ioapic_page:
3755 #endif
3756                         ioapic_phys = (unsigned long)alloc_bootmem_pages(PAGE_SIZE);
3757                         ioapic_phys = __pa(ioapic_phys);
3758                 }
3759                 set_fixmap_nocache(idx, ioapic_phys);
3760                 apic_printk(APIC_VERBOSE, "mapped IOAPIC to %08lx (%08lx)\n",
3761                         __fix_to_virt(idx) + (ioapic_phys & ~PAGE_MASK),
3762                         ioapic_phys);
3763                 idx++;
3764
3765                 ioapic_res->start = ioapic_phys;
3766                 ioapic_res->end = ioapic_phys + IO_APIC_SLOT_SIZE - 1;
3767                 ioapic_res++;
3768         }
3769
3770         probe_nr_irqs_gsi();
3771 }
3772
3773 void __init ioapic_insert_resources(void)
3774 {
3775         int i;
3776         struct resource *r = ioapic_resources;
3777
3778         if (!r) {
3779                 if (nr_ioapics > 0)
3780                         printk(KERN_ERR
3781                                 "IO APIC resources couldn't be allocated.\n");
3782                 return;
3783         }
3784
3785         for (i = 0; i < nr_ioapics; i++) {
3786                 insert_resource(&iomem_resource, r);
3787                 r++;
3788         }
3789 }
3790
3791 int mp_find_ioapic(u32 gsi)
3792 {
3793         int i = 0;
3794
3795         if (nr_ioapics == 0)
3796                 return -1;
3797
3798         /* Find the IOAPIC that manages this GSI. */
3799         for (i = 0; i < nr_ioapics; i++) {
3800                 struct mp_ioapic_gsi *gsi_cfg = mp_ioapic_gsi_routing(i);
3801                 if ((gsi >= gsi_cfg->gsi_base)
3802                     && (gsi <= gsi_cfg->gsi_end))
3803                         return i;
3804         }
3805
3806         printk(KERN_ERR "ERROR: Unable to locate IOAPIC for GSI %d\n", gsi);
3807         return -1;
3808 }
3809
3810 int mp_find_ioapic_pin(int ioapic, u32 gsi)
3811 {
3812         struct mp_ioapic_gsi *gsi_cfg;
3813
3814         if (WARN_ON(ioapic == -1))
3815                 return -1;
3816
3817         gsi_cfg = mp_ioapic_gsi_routing(ioapic);
3818         if (WARN_ON(gsi > gsi_cfg->gsi_end))
3819                 return -1;
3820
3821         return gsi - gsi_cfg->gsi_base;
3822 }
3823
3824 static __init int bad_ioapic(unsigned long address)
3825 {
3826         if (nr_ioapics >= MAX_IO_APICS) {
3827                 pr_warn("WARNING: Max # of I/O APICs (%d) exceeded (found %d), skipping\n",
3828                         MAX_IO_APICS, nr_ioapics);
3829                 return 1;
3830         }
3831         if (!address) {
3832                 pr_warn("WARNING: Bogus (zero) I/O APIC address found in table, skipping!\n");
3833                 return 1;
3834         }
3835         return 0;
3836 }
3837
3838 static __init int bad_ioapic_register(int idx)
3839 {
3840         union IO_APIC_reg_00 reg_00;
3841         union IO_APIC_reg_01 reg_01;
3842         union IO_APIC_reg_02 reg_02;
3843
3844         reg_00.raw = io_apic_read(idx, 0);
3845         reg_01.raw = io_apic_read(idx, 1);
3846         reg_02.raw = io_apic_read(idx, 2);
3847
3848         if (reg_00.raw == -1 && reg_01.raw == -1 && reg_02.raw == -1) {
3849                 pr_warn("I/O APIC 0x%x registers return all ones, skipping!\n",
3850                         mpc_ioapic_addr(idx));
3851                 return 1;
3852         }
3853
3854         return 0;
3855 }
3856
3857 void __init mp_register_ioapic(int id, u32 address, u32 gsi_base)
3858 {
3859         int idx = 0;
3860         int entries;
3861         struct mp_ioapic_gsi *gsi_cfg;
3862
3863         if (bad_ioapic(address))
3864                 return;
3865
3866         idx = nr_ioapics;
3867
3868         ioapics[idx].mp_config.type = MP_IOAPIC;
3869         ioapics[idx].mp_config.flags = MPC_APIC_USABLE;
3870         ioapics[idx].mp_config.apicaddr = address;
3871
3872         set_fixmap_nocache(FIX_IO_APIC_BASE_0 + idx, address);
3873
3874         if (bad_ioapic_register(idx)) {
3875                 clear_fixmap(FIX_IO_APIC_BASE_0 + idx);
3876                 return;
3877         }
3878
3879         ioapics[idx].mp_config.apicid = io_apic_unique_id(id);
3880         ioapics[idx].mp_config.apicver = io_apic_get_version(idx);
3881
3882         /*
3883          * Build basic GSI lookup table to facilitate gsi->io_apic lookups
3884          * and to prevent reprogramming of IOAPIC pins (PCI GSIs).
3885          */
3886         entries = io_apic_get_redir_entries(idx);
3887         gsi_cfg = mp_ioapic_gsi_routing(idx);
3888         gsi_cfg->gsi_base = gsi_base;
3889         gsi_cfg->gsi_end = gsi_base + entries - 1;
3890
3891         /*
3892          * The number of IO-APIC IRQ registers (== #pins):
3893          */
3894         ioapics[idx].nr_registers = entries;
3895
3896         if (gsi_cfg->gsi_end >= gsi_top)
3897                 gsi_top = gsi_cfg->gsi_end + 1;
3898
3899         pr_info("IOAPIC[%d]: apic_id %d, version %d, address 0x%x, GSI %d-%d\n",
3900                 idx, mpc_ioapic_id(idx),
3901                 mpc_ioapic_ver(idx), mpc_ioapic_addr(idx),
3902                 gsi_cfg->gsi_base, gsi_cfg->gsi_end);
3903
3904         nr_ioapics++;
3905 }
3906
3907 /* Enable IOAPIC early just for system timer */
3908 void __init pre_init_apic_IRQ0(void)
3909 {
3910         struct io_apic_irq_attr attr = { 0, 0, 0, 0 };
3911
3912         printk(KERN_INFO "Early APIC setup for system timer0\n");
3913 #ifndef CONFIG_SMP
3914         physid_set_mask_of_physid(boot_cpu_physical_apicid,
3915                                          &phys_cpu_present_map);
3916 #endif
3917         setup_local_APIC();
3918
3919         io_apic_setup_irq_pin(0, 0, &attr);
3920         irq_set_chip_and_handler_name(0, &ioapic_chip, handle_edge_irq,
3921                                       "edge");
3922 }