]> Pileus Git - ~andy/linux/blob - arch/x86/kernel/apic/io_apic.c
Merge commit 'v3.5-rc3' into x86/debug
[~andy/linux] / arch / x86 / kernel / apic / io_apic.c
1 /*
2  *      Intel IO-APIC support for multi-Pentium hosts.
3  *
4  *      Copyright (C) 1997, 1998, 1999, 2000, 2009 Ingo Molnar, Hajnalka Szabo
5  *
6  *      Many thanks to Stig Venaas for trying out countless experimental
7  *      patches and reporting/debugging problems patiently!
8  *
9  *      (c) 1999, Multiple IO-APIC support, developed by
10  *      Ken-ichi Yaku <yaku@css1.kbnes.nec.co.jp> and
11  *      Hidemi Kishimoto <kisimoto@css1.kbnes.nec.co.jp>,
12  *      further tested and cleaned up by Zach Brown <zab@redhat.com>
13  *      and Ingo Molnar <mingo@redhat.com>
14  *
15  *      Fixes
16  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs;
17  *                                      thanks to Eric Gilmore
18  *                                      and Rolf G. Tews
19  *                                      for testing these extensively
20  *      Paul Diefenbaugh        :       Added full ACPI support
21  */
22
23 #include <linux/mm.h>
24 #include <linux/interrupt.h>
25 #include <linux/init.h>
26 #include <linux/delay.h>
27 #include <linux/sched.h>
28 #include <linux/pci.h>
29 #include <linux/mc146818rtc.h>
30 #include <linux/compiler.h>
31 #include <linux/acpi.h>
32 #include <linux/module.h>
33 #include <linux/syscore_ops.h>
34 #include <linux/msi.h>
35 #include <linux/htirq.h>
36 #include <linux/freezer.h>
37 #include <linux/kthread.h>
38 #include <linux/jiffies.h>      /* time_after() */
39 #include <linux/slab.h>
40 #ifdef CONFIG_ACPI
41 #include <acpi/acpi_bus.h>
42 #endif
43 #include <linux/bootmem.h>
44 #include <linux/dmar.h>
45 #include <linux/hpet.h>
46
47 #include <asm/idle.h>
48 #include <asm/io.h>
49 #include <asm/smp.h>
50 #include <asm/cpu.h>
51 #include <asm/desc.h>
52 #include <asm/proto.h>
53 #include <asm/acpi.h>
54 #include <asm/dma.h>
55 #include <asm/timer.h>
56 #include <asm/i8259.h>
57 #include <asm/msidef.h>
58 #include <asm/hypertransport.h>
59 #include <asm/setup.h>
60 #include <asm/irq_remapping.h>
61 #include <asm/hpet.h>
62 #include <asm/hw_irq.h>
63
64 #include <asm/apic.h>
65
66 #define __apicdebuginit(type) static type __init
67
68 #define for_each_irq_pin(entry, head) \
69         for (entry = head; entry; entry = entry->next)
70
71 #ifdef CONFIG_IRQ_REMAP
72 static void irq_remap_modify_chip_defaults(struct irq_chip *chip);
73 static inline bool irq_remapped(struct irq_cfg *cfg)
74 {
75         return cfg->irq_2_iommu.iommu != NULL;
76 }
77 #else
78 static inline bool irq_remapped(struct irq_cfg *cfg)
79 {
80         return false;
81 }
82 static inline void irq_remap_modify_chip_defaults(struct irq_chip *chip)
83 {
84 }
85 #endif
86
87 /*
88  *      Is the SiS APIC rmw bug present ?
89  *      -1 = don't know, 0 = no, 1 = yes
90  */
91 int sis_apic_bug = -1;
92
93 static DEFINE_RAW_SPINLOCK(ioapic_lock);
94 static DEFINE_RAW_SPINLOCK(vector_lock);
95
96 static struct ioapic {
97         /*
98          * # of IRQ routing registers
99          */
100         int nr_registers;
101         /*
102          * Saved state during suspend/resume, or while enabling intr-remap.
103          */
104         struct IO_APIC_route_entry *saved_registers;
105         /* I/O APIC config */
106         struct mpc_ioapic mp_config;
107         /* IO APIC gsi routing info */
108         struct mp_ioapic_gsi  gsi_config;
109         DECLARE_BITMAP(pin_programmed, MP_MAX_IOAPIC_PIN + 1);
110 } ioapics[MAX_IO_APICS];
111
112 #define mpc_ioapic_ver(ioapic_idx)      ioapics[ioapic_idx].mp_config.apicver
113
114 int mpc_ioapic_id(int ioapic_idx)
115 {
116         return ioapics[ioapic_idx].mp_config.apicid;
117 }
118
119 unsigned int mpc_ioapic_addr(int ioapic_idx)
120 {
121         return ioapics[ioapic_idx].mp_config.apicaddr;
122 }
123
124 struct mp_ioapic_gsi *mp_ioapic_gsi_routing(int ioapic_idx)
125 {
126         return &ioapics[ioapic_idx].gsi_config;
127 }
128
129 int nr_ioapics;
130
131 /* The one past the highest gsi number used */
132 u32 gsi_top;
133
134 /* MP IRQ source entries */
135 struct mpc_intsrc mp_irqs[MAX_IRQ_SOURCES];
136
137 /* # of MP IRQ source entries */
138 int mp_irq_entries;
139
140 /* GSI interrupts */
141 static int nr_irqs_gsi = NR_IRQS_LEGACY;
142
143 #ifdef CONFIG_EISA
144 int mp_bus_id_to_type[MAX_MP_BUSSES];
145 #endif
146
147 DECLARE_BITMAP(mp_bus_not_pci, MAX_MP_BUSSES);
148
149 int skip_ioapic_setup;
150
151 /**
152  * disable_ioapic_support() - disables ioapic support at runtime
153  */
154 void disable_ioapic_support(void)
155 {
156 #ifdef CONFIG_PCI
157         noioapicquirk = 1;
158         noioapicreroute = -1;
159 #endif
160         skip_ioapic_setup = 1;
161 }
162
163 static int __init parse_noapic(char *str)
164 {
165         /* disable IO-APIC */
166         disable_ioapic_support();
167         return 0;
168 }
169 early_param("noapic", parse_noapic);
170
171 static int io_apic_setup_irq_pin(unsigned int irq, int node,
172                                  struct io_apic_irq_attr *attr);
173
174 /* Will be called in mpparse/acpi/sfi codes for saving IRQ info */
175 void mp_save_irq(struct mpc_intsrc *m)
176 {
177         int i;
178
179         apic_printk(APIC_VERBOSE, "Int: type %d, pol %d, trig %d, bus %02x,"
180                 " IRQ %02x, APIC ID %x, APIC INT %02x\n",
181                 m->irqtype, m->irqflag & 3, (m->irqflag >> 2) & 3, m->srcbus,
182                 m->srcbusirq, m->dstapic, m->dstirq);
183
184         for (i = 0; i < mp_irq_entries; i++) {
185                 if (!memcmp(&mp_irqs[i], m, sizeof(*m)))
186                         return;
187         }
188
189         memcpy(&mp_irqs[mp_irq_entries], m, sizeof(*m));
190         if (++mp_irq_entries == MAX_IRQ_SOURCES)
191                 panic("Max # of irq sources exceeded!!\n");
192 }
193
194 struct irq_pin_list {
195         int apic, pin;
196         struct irq_pin_list *next;
197 };
198
199 static struct irq_pin_list *alloc_irq_pin_list(int node)
200 {
201         return kzalloc_node(sizeof(struct irq_pin_list), GFP_KERNEL, node);
202 }
203
204
205 /* irq_cfg is indexed by the sum of all RTEs in all I/O APICs. */
206 static struct irq_cfg irq_cfgx[NR_IRQS_LEGACY];
207
208 int __init arch_early_irq_init(void)
209 {
210         struct irq_cfg *cfg;
211         int count, node, i;
212
213         if (!legacy_pic->nr_legacy_irqs)
214                 io_apic_irqs = ~0UL;
215
216         for (i = 0; i < nr_ioapics; i++) {
217                 ioapics[i].saved_registers =
218                         kzalloc(sizeof(struct IO_APIC_route_entry) *
219                                 ioapics[i].nr_registers, GFP_KERNEL);
220                 if (!ioapics[i].saved_registers)
221                         pr_err("IOAPIC %d: suspend/resume impossible!\n", i);
222         }
223
224         cfg = irq_cfgx;
225         count = ARRAY_SIZE(irq_cfgx);
226         node = cpu_to_node(0);
227
228         /* Make sure the legacy interrupts are marked in the bitmap */
229         irq_reserve_irqs(0, legacy_pic->nr_legacy_irqs);
230
231         for (i = 0; i < count; i++) {
232                 irq_set_chip_data(i, &cfg[i]);
233                 zalloc_cpumask_var_node(&cfg[i].domain, GFP_KERNEL, node);
234                 zalloc_cpumask_var_node(&cfg[i].old_domain, GFP_KERNEL, node);
235                 /*
236                  * For legacy IRQ's, start with assigning irq0 to irq15 to
237                  * IRQ0_VECTOR to IRQ15_VECTOR on cpu 0.
238                  */
239                 if (i < legacy_pic->nr_legacy_irqs) {
240                         cfg[i].vector = IRQ0_VECTOR + i;
241                         cpumask_set_cpu(0, cfg[i].domain);
242                 }
243         }
244
245         return 0;
246 }
247
248 static struct irq_cfg *irq_cfg(unsigned int irq)
249 {
250         return irq_get_chip_data(irq);
251 }
252
253 static struct irq_cfg *alloc_irq_cfg(unsigned int irq, int node)
254 {
255         struct irq_cfg *cfg;
256
257         cfg = kzalloc_node(sizeof(*cfg), GFP_KERNEL, node);
258         if (!cfg)
259                 return NULL;
260         if (!zalloc_cpumask_var_node(&cfg->domain, GFP_KERNEL, node))
261                 goto out_cfg;
262         if (!zalloc_cpumask_var_node(&cfg->old_domain, GFP_KERNEL, node))
263                 goto out_domain;
264         return cfg;
265 out_domain:
266         free_cpumask_var(cfg->domain);
267 out_cfg:
268         kfree(cfg);
269         return NULL;
270 }
271
272 static void free_irq_cfg(unsigned int at, struct irq_cfg *cfg)
273 {
274         if (!cfg)
275                 return;
276         irq_set_chip_data(at, NULL);
277         free_cpumask_var(cfg->domain);
278         free_cpumask_var(cfg->old_domain);
279         kfree(cfg);
280 }
281
282 static struct irq_cfg *alloc_irq_and_cfg_at(unsigned int at, int node)
283 {
284         int res = irq_alloc_desc_at(at, node);
285         struct irq_cfg *cfg;
286
287         if (res < 0) {
288                 if (res != -EEXIST)
289                         return NULL;
290                 cfg = irq_get_chip_data(at);
291                 if (cfg)
292                         return cfg;
293         }
294
295         cfg = alloc_irq_cfg(at, node);
296         if (cfg)
297                 irq_set_chip_data(at, cfg);
298         else
299                 irq_free_desc(at);
300         return cfg;
301 }
302
303 static int alloc_irq_from(unsigned int from, int node)
304 {
305         return irq_alloc_desc_from(from, node);
306 }
307
308 static void free_irq_at(unsigned int at, struct irq_cfg *cfg)
309 {
310         free_irq_cfg(at, cfg);
311         irq_free_desc(at);
312 }
313
314
315 struct io_apic {
316         unsigned int index;
317         unsigned int unused[3];
318         unsigned int data;
319         unsigned int unused2[11];
320         unsigned int eoi;
321 };
322
323 static __attribute_const__ struct io_apic __iomem *io_apic_base(int idx)
324 {
325         return (void __iomem *) __fix_to_virt(FIX_IO_APIC_BASE_0 + idx)
326                 + (mpc_ioapic_addr(idx) & ~PAGE_MASK);
327 }
328
329 static inline void io_apic_eoi(unsigned int apic, unsigned int vector)
330 {
331         struct io_apic __iomem *io_apic = io_apic_base(apic);
332         writel(vector, &io_apic->eoi);
333 }
334
335 unsigned int native_io_apic_read(unsigned int apic, unsigned int reg)
336 {
337         struct io_apic __iomem *io_apic = io_apic_base(apic);
338         writel(reg, &io_apic->index);
339         return readl(&io_apic->data);
340 }
341
342 void native_io_apic_write(unsigned int apic, unsigned int reg, unsigned int value)
343 {
344         struct io_apic __iomem *io_apic = io_apic_base(apic);
345
346         writel(reg, &io_apic->index);
347         writel(value, &io_apic->data);
348 }
349
350 /*
351  * Re-write a value: to be used for read-modify-write
352  * cycles where the read already set up the index register.
353  *
354  * Older SiS APIC requires we rewrite the index register
355  */
356 void native_io_apic_modify(unsigned int apic, unsigned int reg, unsigned int value)
357 {
358         struct io_apic __iomem *io_apic = io_apic_base(apic);
359
360         if (sis_apic_bug)
361                 writel(reg, &io_apic->index);
362         writel(value, &io_apic->data);
363 }
364
365 union entry_union {
366         struct { u32 w1, w2; };
367         struct IO_APIC_route_entry entry;
368 };
369
370 static struct IO_APIC_route_entry __ioapic_read_entry(int apic, int pin)
371 {
372         union entry_union eu;
373
374         eu.w1 = io_apic_read(apic, 0x10 + 2 * pin);
375         eu.w2 = io_apic_read(apic, 0x11 + 2 * pin);
376
377         return eu.entry;
378 }
379
380 static struct IO_APIC_route_entry ioapic_read_entry(int apic, int pin)
381 {
382         union entry_union eu;
383         unsigned long flags;
384
385         raw_spin_lock_irqsave(&ioapic_lock, flags);
386         eu.entry = __ioapic_read_entry(apic, pin);
387         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
388
389         return eu.entry;
390 }
391
392 /*
393  * When we write a new IO APIC routing entry, we need to write the high
394  * word first! If the mask bit in the low word is clear, we will enable
395  * the interrupt, and we need to make sure the entry is fully populated
396  * before that happens.
397  */
398 static void __ioapic_write_entry(int apic, int pin, struct IO_APIC_route_entry e)
399 {
400         union entry_union eu = {{0, 0}};
401
402         eu.entry = e;
403         io_apic_write(apic, 0x11 + 2*pin, eu.w2);
404         io_apic_write(apic, 0x10 + 2*pin, eu.w1);
405 }
406
407 static void ioapic_write_entry(int apic, int pin, struct IO_APIC_route_entry e)
408 {
409         unsigned long flags;
410
411         raw_spin_lock_irqsave(&ioapic_lock, flags);
412         __ioapic_write_entry(apic, pin, e);
413         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
414 }
415
416 /*
417  * When we mask an IO APIC routing entry, we need to write the low
418  * word first, in order to set the mask bit before we change the
419  * high bits!
420  */
421 static void ioapic_mask_entry(int apic, int pin)
422 {
423         unsigned long flags;
424         union entry_union eu = { .entry.mask = 1 };
425
426         raw_spin_lock_irqsave(&ioapic_lock, flags);
427         io_apic_write(apic, 0x10 + 2*pin, eu.w1);
428         io_apic_write(apic, 0x11 + 2*pin, eu.w2);
429         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
430 }
431
432 /*
433  * The common case is 1:1 IRQ<->pin mappings. Sometimes there are
434  * shared ISA-space IRQs, so we have to support them. We are super
435  * fast in the common case, and fast for shared ISA-space IRQs.
436  */
437 static int __add_pin_to_irq_node(struct irq_cfg *cfg, int node, int apic, int pin)
438 {
439         struct irq_pin_list **last, *entry;
440
441         /* don't allow duplicates */
442         last = &cfg->irq_2_pin;
443         for_each_irq_pin(entry, cfg->irq_2_pin) {
444                 if (entry->apic == apic && entry->pin == pin)
445                         return 0;
446                 last = &entry->next;
447         }
448
449         entry = alloc_irq_pin_list(node);
450         if (!entry) {
451                 pr_err("can not alloc irq_pin_list (%d,%d,%d)\n",
452                        node, apic, pin);
453                 return -ENOMEM;
454         }
455         entry->apic = apic;
456         entry->pin = pin;
457
458         *last = entry;
459         return 0;
460 }
461
462 static void add_pin_to_irq_node(struct irq_cfg *cfg, int node, int apic, int pin)
463 {
464         if (__add_pin_to_irq_node(cfg, node, apic, pin))
465                 panic("IO-APIC: failed to add irq-pin. Can not proceed\n");
466 }
467
468 /*
469  * Reroute an IRQ to a different pin.
470  */
471 static void __init replace_pin_at_irq_node(struct irq_cfg *cfg, int node,
472                                            int oldapic, int oldpin,
473                                            int newapic, int newpin)
474 {
475         struct irq_pin_list *entry;
476
477         for_each_irq_pin(entry, cfg->irq_2_pin) {
478                 if (entry->apic == oldapic && entry->pin == oldpin) {
479                         entry->apic = newapic;
480                         entry->pin = newpin;
481                         /* every one is different, right? */
482                         return;
483                 }
484         }
485
486         /* old apic/pin didn't exist, so just add new ones */
487         add_pin_to_irq_node(cfg, node, newapic, newpin);
488 }
489
490 static void __io_apic_modify_irq(struct irq_pin_list *entry,
491                                  int mask_and, int mask_or,
492                                  void (*final)(struct irq_pin_list *entry))
493 {
494         unsigned int reg, pin;
495
496         pin = entry->pin;
497         reg = io_apic_read(entry->apic, 0x10 + pin * 2);
498         reg &= mask_and;
499         reg |= mask_or;
500         io_apic_modify(entry->apic, 0x10 + pin * 2, reg);
501         if (final)
502                 final(entry);
503 }
504
505 static void io_apic_modify_irq(struct irq_cfg *cfg,
506                                int mask_and, int mask_or,
507                                void (*final)(struct irq_pin_list *entry))
508 {
509         struct irq_pin_list *entry;
510
511         for_each_irq_pin(entry, cfg->irq_2_pin)
512                 __io_apic_modify_irq(entry, mask_and, mask_or, final);
513 }
514
515 static void io_apic_sync(struct irq_pin_list *entry)
516 {
517         /*
518          * Synchronize the IO-APIC and the CPU by doing
519          * a dummy read from the IO-APIC
520          */
521         struct io_apic __iomem *io_apic;
522
523         io_apic = io_apic_base(entry->apic);
524         readl(&io_apic->data);
525 }
526
527 static void mask_ioapic(struct irq_cfg *cfg)
528 {
529         unsigned long flags;
530
531         raw_spin_lock_irqsave(&ioapic_lock, flags);
532         io_apic_modify_irq(cfg, ~0, IO_APIC_REDIR_MASKED, &io_apic_sync);
533         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
534 }
535
536 static void mask_ioapic_irq(struct irq_data *data)
537 {
538         mask_ioapic(data->chip_data);
539 }
540
541 static void __unmask_ioapic(struct irq_cfg *cfg)
542 {
543         io_apic_modify_irq(cfg, ~IO_APIC_REDIR_MASKED, 0, NULL);
544 }
545
546 static void unmask_ioapic(struct irq_cfg *cfg)
547 {
548         unsigned long flags;
549
550         raw_spin_lock_irqsave(&ioapic_lock, flags);
551         __unmask_ioapic(cfg);
552         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
553 }
554
555 static void unmask_ioapic_irq(struct irq_data *data)
556 {
557         unmask_ioapic(data->chip_data);
558 }
559
560 /*
561  * IO-APIC versions below 0x20 don't support EOI register.
562  * For the record, here is the information about various versions:
563  *     0Xh     82489DX
564  *     1Xh     I/OAPIC or I/O(x)APIC which are not PCI 2.2 Compliant
565  *     2Xh     I/O(x)APIC which is PCI 2.2 Compliant
566  *     30h-FFh Reserved
567  *
568  * Some of the Intel ICH Specs (ICH2 to ICH5) documents the io-apic
569  * version as 0x2. This is an error with documentation and these ICH chips
570  * use io-apic's of version 0x20.
571  *
572  * For IO-APIC's with EOI register, we use that to do an explicit EOI.
573  * Otherwise, we simulate the EOI message manually by changing the trigger
574  * mode to edge and then back to level, with RTE being masked during this.
575  */
576 static void __eoi_ioapic_pin(int apic, int pin, int vector, struct irq_cfg *cfg)
577 {
578         if (mpc_ioapic_ver(apic) >= 0x20) {
579                 /*
580                  * Intr-remapping uses pin number as the virtual vector
581                  * in the RTE. Actual vector is programmed in
582                  * intr-remapping table entry. Hence for the io-apic
583                  * EOI we use the pin number.
584                  */
585                 if (cfg && irq_remapped(cfg))
586                         io_apic_eoi(apic, pin);
587                 else
588                         io_apic_eoi(apic, vector);
589         } else {
590                 struct IO_APIC_route_entry entry, entry1;
591
592                 entry = entry1 = __ioapic_read_entry(apic, pin);
593
594                 /*
595                  * Mask the entry and change the trigger mode to edge.
596                  */
597                 entry1.mask = 1;
598                 entry1.trigger = IOAPIC_EDGE;
599
600                 __ioapic_write_entry(apic, pin, entry1);
601
602                 /*
603                  * Restore the previous level triggered entry.
604                  */
605                 __ioapic_write_entry(apic, pin, entry);
606         }
607 }
608
609 static void eoi_ioapic_irq(unsigned int irq, struct irq_cfg *cfg)
610 {
611         struct irq_pin_list *entry;
612         unsigned long flags;
613
614         raw_spin_lock_irqsave(&ioapic_lock, flags);
615         for_each_irq_pin(entry, cfg->irq_2_pin)
616                 __eoi_ioapic_pin(entry->apic, entry->pin, cfg->vector, cfg);
617         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
618 }
619
620 static void clear_IO_APIC_pin(unsigned int apic, unsigned int pin)
621 {
622         struct IO_APIC_route_entry entry;
623
624         /* Check delivery_mode to be sure we're not clearing an SMI pin */
625         entry = ioapic_read_entry(apic, pin);
626         if (entry.delivery_mode == dest_SMI)
627                 return;
628
629         /*
630          * Make sure the entry is masked and re-read the contents to check
631          * if it is a level triggered pin and if the remote-IRR is set.
632          */
633         if (!entry.mask) {
634                 entry.mask = 1;
635                 ioapic_write_entry(apic, pin, entry);
636                 entry = ioapic_read_entry(apic, pin);
637         }
638
639         if (entry.irr) {
640                 unsigned long flags;
641
642                 /*
643                  * Make sure the trigger mode is set to level. Explicit EOI
644                  * doesn't clear the remote-IRR if the trigger mode is not
645                  * set to level.
646                  */
647                 if (!entry.trigger) {
648                         entry.trigger = IOAPIC_LEVEL;
649                         ioapic_write_entry(apic, pin, entry);
650                 }
651
652                 raw_spin_lock_irqsave(&ioapic_lock, flags);
653                 __eoi_ioapic_pin(apic, pin, entry.vector, NULL);
654                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
655         }
656
657         /*
658          * Clear the rest of the bits in the IO-APIC RTE except for the mask
659          * bit.
660          */
661         ioapic_mask_entry(apic, pin);
662         entry = ioapic_read_entry(apic, pin);
663         if (entry.irr)
664                 pr_err("Unable to reset IRR for apic: %d, pin :%d\n",
665                        mpc_ioapic_id(apic), pin);
666 }
667
668 static void clear_IO_APIC (void)
669 {
670         int apic, pin;
671
672         for (apic = 0; apic < nr_ioapics; apic++)
673                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++)
674                         clear_IO_APIC_pin(apic, pin);
675 }
676
677 #ifdef CONFIG_X86_32
678 /*
679  * support for broken MP BIOSs, enables hand-redirection of PIRQ0-7 to
680  * specific CPU-side IRQs.
681  */
682
683 #define MAX_PIRQS 8
684 static int pirq_entries[MAX_PIRQS] = {
685         [0 ... MAX_PIRQS - 1] = -1
686 };
687
688 static int __init ioapic_pirq_setup(char *str)
689 {
690         int i, max;
691         int ints[MAX_PIRQS+1];
692
693         get_options(str, ARRAY_SIZE(ints), ints);
694
695         apic_printk(APIC_VERBOSE, KERN_INFO
696                         "PIRQ redirection, working around broken MP-BIOS.\n");
697         max = MAX_PIRQS;
698         if (ints[0] < MAX_PIRQS)
699                 max = ints[0];
700
701         for (i = 0; i < max; i++) {
702                 apic_printk(APIC_VERBOSE, KERN_DEBUG
703                                 "... PIRQ%d -> IRQ %d\n", i, ints[i+1]);
704                 /*
705                  * PIRQs are mapped upside down, usually.
706                  */
707                 pirq_entries[MAX_PIRQS-i-1] = ints[i+1];
708         }
709         return 1;
710 }
711
712 __setup("pirq=", ioapic_pirq_setup);
713 #endif /* CONFIG_X86_32 */
714
715 /*
716  * Saves all the IO-APIC RTE's
717  */
718 int save_ioapic_entries(void)
719 {
720         int apic, pin;
721         int err = 0;
722
723         for (apic = 0; apic < nr_ioapics; apic++) {
724                 if (!ioapics[apic].saved_registers) {
725                         err = -ENOMEM;
726                         continue;
727                 }
728
729                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++)
730                         ioapics[apic].saved_registers[pin] =
731                                 ioapic_read_entry(apic, pin);
732         }
733
734         return err;
735 }
736
737 /*
738  * Mask all IO APIC entries.
739  */
740 void mask_ioapic_entries(void)
741 {
742         int apic, pin;
743
744         for (apic = 0; apic < nr_ioapics; apic++) {
745                 if (!ioapics[apic].saved_registers)
746                         continue;
747
748                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++) {
749                         struct IO_APIC_route_entry entry;
750
751                         entry = ioapics[apic].saved_registers[pin];
752                         if (!entry.mask) {
753                                 entry.mask = 1;
754                                 ioapic_write_entry(apic, pin, entry);
755                         }
756                 }
757         }
758 }
759
760 /*
761  * Restore IO APIC entries which was saved in the ioapic structure.
762  */
763 int restore_ioapic_entries(void)
764 {
765         int apic, pin;
766
767         for (apic = 0; apic < nr_ioapics; apic++) {
768                 if (!ioapics[apic].saved_registers)
769                         continue;
770
771                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++)
772                         ioapic_write_entry(apic, pin,
773                                            ioapics[apic].saved_registers[pin]);
774         }
775         return 0;
776 }
777
778 /*
779  * Find the IRQ entry number of a certain pin.
780  */
781 static int find_irq_entry(int ioapic_idx, int pin, int type)
782 {
783         int i;
784
785         for (i = 0; i < mp_irq_entries; i++)
786                 if (mp_irqs[i].irqtype == type &&
787                     (mp_irqs[i].dstapic == mpc_ioapic_id(ioapic_idx) ||
788                      mp_irqs[i].dstapic == MP_APIC_ALL) &&
789                     mp_irqs[i].dstirq == pin)
790                         return i;
791
792         return -1;
793 }
794
795 /*
796  * Find the pin to which IRQ[irq] (ISA) is connected
797  */
798 static int __init find_isa_irq_pin(int irq, int type)
799 {
800         int i;
801
802         for (i = 0; i < mp_irq_entries; i++) {
803                 int lbus = mp_irqs[i].srcbus;
804
805                 if (test_bit(lbus, mp_bus_not_pci) &&
806                     (mp_irqs[i].irqtype == type) &&
807                     (mp_irqs[i].srcbusirq == irq))
808
809                         return mp_irqs[i].dstirq;
810         }
811         return -1;
812 }
813
814 static int __init find_isa_irq_apic(int irq, int type)
815 {
816         int i;
817
818         for (i = 0; i < mp_irq_entries; i++) {
819                 int lbus = mp_irqs[i].srcbus;
820
821                 if (test_bit(lbus, mp_bus_not_pci) &&
822                     (mp_irqs[i].irqtype == type) &&
823                     (mp_irqs[i].srcbusirq == irq))
824                         break;
825         }
826
827         if (i < mp_irq_entries) {
828                 int ioapic_idx;
829
830                 for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
831                         if (mpc_ioapic_id(ioapic_idx) == mp_irqs[i].dstapic)
832                                 return ioapic_idx;
833         }
834
835         return -1;
836 }
837
838 #ifdef CONFIG_EISA
839 /*
840  * EISA Edge/Level control register, ELCR
841  */
842 static int EISA_ELCR(unsigned int irq)
843 {
844         if (irq < legacy_pic->nr_legacy_irqs) {
845                 unsigned int port = 0x4d0 + (irq >> 3);
846                 return (inb(port) >> (irq & 7)) & 1;
847         }
848         apic_printk(APIC_VERBOSE, KERN_INFO
849                         "Broken MPtable reports ISA irq %d\n", irq);
850         return 0;
851 }
852
853 #endif
854
855 /* ISA interrupts are always polarity zero edge triggered,
856  * when listed as conforming in the MP table. */
857
858 #define default_ISA_trigger(idx)        (0)
859 #define default_ISA_polarity(idx)       (0)
860
861 /* EISA interrupts are always polarity zero and can be edge or level
862  * trigger depending on the ELCR value.  If an interrupt is listed as
863  * EISA conforming in the MP table, that means its trigger type must
864  * be read in from the ELCR */
865
866 #define default_EISA_trigger(idx)       (EISA_ELCR(mp_irqs[idx].srcbusirq))
867 #define default_EISA_polarity(idx)      default_ISA_polarity(idx)
868
869 /* PCI interrupts are always polarity one level triggered,
870  * when listed as conforming in the MP table. */
871
872 #define default_PCI_trigger(idx)        (1)
873 #define default_PCI_polarity(idx)       (1)
874
875 static int irq_polarity(int idx)
876 {
877         int bus = mp_irqs[idx].srcbus;
878         int polarity;
879
880         /*
881          * Determine IRQ line polarity (high active or low active):
882          */
883         switch (mp_irqs[idx].irqflag & 3)
884         {
885                 case 0: /* conforms, ie. bus-type dependent polarity */
886                         if (test_bit(bus, mp_bus_not_pci))
887                                 polarity = default_ISA_polarity(idx);
888                         else
889                                 polarity = default_PCI_polarity(idx);
890                         break;
891                 case 1: /* high active */
892                 {
893                         polarity = 0;
894                         break;
895                 }
896                 case 2: /* reserved */
897                 {
898                         pr_warn("broken BIOS!!\n");
899                         polarity = 1;
900                         break;
901                 }
902                 case 3: /* low active */
903                 {
904                         polarity = 1;
905                         break;
906                 }
907                 default: /* invalid */
908                 {
909                         pr_warn("broken BIOS!!\n");
910                         polarity = 1;
911                         break;
912                 }
913         }
914         return polarity;
915 }
916
917 static int irq_trigger(int idx)
918 {
919         int bus = mp_irqs[idx].srcbus;
920         int trigger;
921
922         /*
923          * Determine IRQ trigger mode (edge or level sensitive):
924          */
925         switch ((mp_irqs[idx].irqflag>>2) & 3)
926         {
927                 case 0: /* conforms, ie. bus-type dependent */
928                         if (test_bit(bus, mp_bus_not_pci))
929                                 trigger = default_ISA_trigger(idx);
930                         else
931                                 trigger = default_PCI_trigger(idx);
932 #ifdef CONFIG_EISA
933                         switch (mp_bus_id_to_type[bus]) {
934                                 case MP_BUS_ISA: /* ISA pin */
935                                 {
936                                         /* set before the switch */
937                                         break;
938                                 }
939                                 case MP_BUS_EISA: /* EISA pin */
940                                 {
941                                         trigger = default_EISA_trigger(idx);
942                                         break;
943                                 }
944                                 case MP_BUS_PCI: /* PCI pin */
945                                 {
946                                         /* set before the switch */
947                                         break;
948                                 }
949                                 default:
950                                 {
951                                         pr_warn("broken BIOS!!\n");
952                                         trigger = 1;
953                                         break;
954                                 }
955                         }
956 #endif
957                         break;
958                 case 1: /* edge */
959                 {
960                         trigger = 0;
961                         break;
962                 }
963                 case 2: /* reserved */
964                 {
965                         pr_warn("broken BIOS!!\n");
966                         trigger = 1;
967                         break;
968                 }
969                 case 3: /* level */
970                 {
971                         trigger = 1;
972                         break;
973                 }
974                 default: /* invalid */
975                 {
976                         pr_warn("broken BIOS!!\n");
977                         trigger = 0;
978                         break;
979                 }
980         }
981         return trigger;
982 }
983
984 static int pin_2_irq(int idx, int apic, int pin)
985 {
986         int irq;
987         int bus = mp_irqs[idx].srcbus;
988         struct mp_ioapic_gsi *gsi_cfg = mp_ioapic_gsi_routing(apic);
989
990         /*
991          * Debugging check, we are in big trouble if this message pops up!
992          */
993         if (mp_irqs[idx].dstirq != pin)
994                 pr_err("broken BIOS or MPTABLE parser, ayiee!!\n");
995
996         if (test_bit(bus, mp_bus_not_pci)) {
997                 irq = mp_irqs[idx].srcbusirq;
998         } else {
999                 u32 gsi = gsi_cfg->gsi_base + pin;
1000
1001                 if (gsi >= NR_IRQS_LEGACY)
1002                         irq = gsi;
1003                 else
1004                         irq = gsi_top + gsi;
1005         }
1006
1007 #ifdef CONFIG_X86_32
1008         /*
1009          * PCI IRQ command line redirection. Yes, limits are hardcoded.
1010          */
1011         if ((pin >= 16) && (pin <= 23)) {
1012                 if (pirq_entries[pin-16] != -1) {
1013                         if (!pirq_entries[pin-16]) {
1014                                 apic_printk(APIC_VERBOSE, KERN_DEBUG
1015                                                 "disabling PIRQ%d\n", pin-16);
1016                         } else {
1017                                 irq = pirq_entries[pin-16];
1018                                 apic_printk(APIC_VERBOSE, KERN_DEBUG
1019                                                 "using PIRQ%d -> IRQ %d\n",
1020                                                 pin-16, irq);
1021                         }
1022                 }
1023         }
1024 #endif
1025
1026         return irq;
1027 }
1028
1029 /*
1030  * Find a specific PCI IRQ entry.
1031  * Not an __init, possibly needed by modules
1032  */
1033 int IO_APIC_get_PCI_irq_vector(int bus, int slot, int pin,
1034                                 struct io_apic_irq_attr *irq_attr)
1035 {
1036         int ioapic_idx, i, best_guess = -1;
1037
1038         apic_printk(APIC_DEBUG,
1039                     "querying PCI -> IRQ mapping bus:%d, slot:%d, pin:%d.\n",
1040                     bus, slot, pin);
1041         if (test_bit(bus, mp_bus_not_pci)) {
1042                 apic_printk(APIC_VERBOSE,
1043                             "PCI BIOS passed nonexistent PCI bus %d!\n", bus);
1044                 return -1;
1045         }
1046         for (i = 0; i < mp_irq_entries; i++) {
1047                 int lbus = mp_irqs[i].srcbus;
1048
1049                 for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1050                         if (mpc_ioapic_id(ioapic_idx) == mp_irqs[i].dstapic ||
1051                             mp_irqs[i].dstapic == MP_APIC_ALL)
1052                                 break;
1053
1054                 if (!test_bit(lbus, mp_bus_not_pci) &&
1055                     !mp_irqs[i].irqtype &&
1056                     (bus == lbus) &&
1057                     (slot == ((mp_irqs[i].srcbusirq >> 2) & 0x1f))) {
1058                         int irq = pin_2_irq(i, ioapic_idx, mp_irqs[i].dstirq);
1059
1060                         if (!(ioapic_idx || IO_APIC_IRQ(irq)))
1061                                 continue;
1062
1063                         if (pin == (mp_irqs[i].srcbusirq & 3)) {
1064                                 set_io_apic_irq_attr(irq_attr, ioapic_idx,
1065                                                      mp_irqs[i].dstirq,
1066                                                      irq_trigger(i),
1067                                                      irq_polarity(i));
1068                                 return irq;
1069                         }
1070                         /*
1071                          * Use the first all-but-pin matching entry as a
1072                          * best-guess fuzzy result for broken mptables.
1073                          */
1074                         if (best_guess < 0) {
1075                                 set_io_apic_irq_attr(irq_attr, ioapic_idx,
1076                                                      mp_irqs[i].dstirq,
1077                                                      irq_trigger(i),
1078                                                      irq_polarity(i));
1079                                 best_guess = irq;
1080                         }
1081                 }
1082         }
1083         return best_guess;
1084 }
1085 EXPORT_SYMBOL(IO_APIC_get_PCI_irq_vector);
1086
1087 void lock_vector_lock(void)
1088 {
1089         /* Used to the online set of cpus does not change
1090          * during assign_irq_vector.
1091          */
1092         raw_spin_lock(&vector_lock);
1093 }
1094
1095 void unlock_vector_lock(void)
1096 {
1097         raw_spin_unlock(&vector_lock);
1098 }
1099
1100 static int
1101 __assign_irq_vector(int irq, struct irq_cfg *cfg, const struct cpumask *mask)
1102 {
1103         /*
1104          * NOTE! The local APIC isn't very good at handling
1105          * multiple interrupts at the same interrupt level.
1106          * As the interrupt level is determined by taking the
1107          * vector number and shifting that right by 4, we
1108          * want to spread these out a bit so that they don't
1109          * all fall in the same interrupt level.
1110          *
1111          * Also, we've got to be careful not to trash gate
1112          * 0x80, because int 0x80 is hm, kind of importantish. ;)
1113          */
1114         static int current_vector = FIRST_EXTERNAL_VECTOR + VECTOR_OFFSET_START;
1115         static int current_offset = VECTOR_OFFSET_START % 8;
1116         unsigned int old_vector;
1117         int cpu, err;
1118         cpumask_var_t tmp_mask;
1119
1120         if (cfg->move_in_progress)
1121                 return -EBUSY;
1122
1123         if (!alloc_cpumask_var(&tmp_mask, GFP_ATOMIC))
1124                 return -ENOMEM;
1125
1126         old_vector = cfg->vector;
1127         if (old_vector) {
1128                 cpumask_and(tmp_mask, mask, cpu_online_mask);
1129                 cpumask_and(tmp_mask, cfg->domain, tmp_mask);
1130                 if (!cpumask_empty(tmp_mask)) {
1131                         free_cpumask_var(tmp_mask);
1132                         return 0;
1133                 }
1134         }
1135
1136         /* Only try and allocate irqs on cpus that are present */
1137         err = -ENOSPC;
1138         for_each_cpu_and(cpu, mask, cpu_online_mask) {
1139                 int new_cpu;
1140                 int vector, offset;
1141
1142                 apic->vector_allocation_domain(cpu, tmp_mask);
1143
1144                 vector = current_vector;
1145                 offset = current_offset;
1146 next:
1147                 vector += 8;
1148                 if (vector >= first_system_vector) {
1149                         /* If out of vectors on large boxen, must share them. */
1150                         offset = (offset + 1) % 8;
1151                         vector = FIRST_EXTERNAL_VECTOR + offset;
1152                 }
1153                 if (unlikely(current_vector == vector))
1154                         continue;
1155
1156                 if (test_bit(vector, used_vectors))
1157                         goto next;
1158
1159                 for_each_cpu_and(new_cpu, tmp_mask, cpu_online_mask)
1160                         if (per_cpu(vector_irq, new_cpu)[vector] != -1)
1161                                 goto next;
1162                 /* Found one! */
1163                 current_vector = vector;
1164                 current_offset = offset;
1165                 if (old_vector) {
1166                         cfg->move_in_progress = 1;
1167                         cpumask_copy(cfg->old_domain, cfg->domain);
1168                 }
1169                 for_each_cpu_and(new_cpu, tmp_mask, cpu_online_mask)
1170                         per_cpu(vector_irq, new_cpu)[vector] = irq;
1171                 cfg->vector = vector;
1172                 cpumask_copy(cfg->domain, tmp_mask);
1173                 err = 0;
1174                 break;
1175         }
1176         free_cpumask_var(tmp_mask);
1177         return err;
1178 }
1179
1180 int assign_irq_vector(int irq, struct irq_cfg *cfg, const struct cpumask *mask)
1181 {
1182         int err;
1183         unsigned long flags;
1184
1185         raw_spin_lock_irqsave(&vector_lock, flags);
1186         err = __assign_irq_vector(irq, cfg, mask);
1187         raw_spin_unlock_irqrestore(&vector_lock, flags);
1188         return err;
1189 }
1190
1191 static void __clear_irq_vector(int irq, struct irq_cfg *cfg)
1192 {
1193         int cpu, vector;
1194
1195         BUG_ON(!cfg->vector);
1196
1197         vector = cfg->vector;
1198         for_each_cpu(cpu, cfg->domain)
1199                 per_cpu(vector_irq, cpu)[vector] = -1;
1200
1201         cfg->vector = 0;
1202         cpumask_clear(cfg->domain);
1203
1204         if (likely(!cfg->move_in_progress))
1205                 return;
1206         for_each_cpu(cpu, cfg->old_domain) {
1207                 for (vector = FIRST_EXTERNAL_VECTOR; vector < NR_VECTORS;
1208                                                                 vector++) {
1209                         if (per_cpu(vector_irq, cpu)[vector] != irq)
1210                                 continue;
1211                         per_cpu(vector_irq, cpu)[vector] = -1;
1212                         break;
1213                 }
1214         }
1215         cfg->move_in_progress = 0;
1216 }
1217
1218 void __setup_vector_irq(int cpu)
1219 {
1220         /* Initialize vector_irq on a new cpu */
1221         int irq, vector;
1222         struct irq_cfg *cfg;
1223
1224         /*
1225          * vector_lock will make sure that we don't run into irq vector
1226          * assignments that might be happening on another cpu in parallel,
1227          * while we setup our initial vector to irq mappings.
1228          */
1229         raw_spin_lock(&vector_lock);
1230         /* Mark the inuse vectors */
1231         for_each_active_irq(irq) {
1232                 cfg = irq_get_chip_data(irq);
1233                 if (!cfg)
1234                         continue;
1235                 /*
1236                  * If it is a legacy IRQ handled by the legacy PIC, this cpu
1237                  * will be part of the irq_cfg's domain.
1238                  */
1239                 if (irq < legacy_pic->nr_legacy_irqs && !IO_APIC_IRQ(irq))
1240                         cpumask_set_cpu(cpu, cfg->domain);
1241
1242                 if (!cpumask_test_cpu(cpu, cfg->domain))
1243                         continue;
1244                 vector = cfg->vector;
1245                 per_cpu(vector_irq, cpu)[vector] = irq;
1246         }
1247         /* Mark the free vectors */
1248         for (vector = 0; vector < NR_VECTORS; ++vector) {
1249                 irq = per_cpu(vector_irq, cpu)[vector];
1250                 if (irq < 0)
1251                         continue;
1252
1253                 cfg = irq_cfg(irq);
1254                 if (!cpumask_test_cpu(cpu, cfg->domain))
1255                         per_cpu(vector_irq, cpu)[vector] = -1;
1256         }
1257         raw_spin_unlock(&vector_lock);
1258 }
1259
1260 static struct irq_chip ioapic_chip;
1261
1262 #ifdef CONFIG_X86_32
1263 static inline int IO_APIC_irq_trigger(int irq)
1264 {
1265         int apic, idx, pin;
1266
1267         for (apic = 0; apic < nr_ioapics; apic++) {
1268                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++) {
1269                         idx = find_irq_entry(apic, pin, mp_INT);
1270                         if ((idx != -1) && (irq == pin_2_irq(idx, apic, pin)))
1271                                 return irq_trigger(idx);
1272                 }
1273         }
1274         /*
1275          * nonexistent IRQs are edge default
1276          */
1277         return 0;
1278 }
1279 #else
1280 static inline int IO_APIC_irq_trigger(int irq)
1281 {
1282         return 1;
1283 }
1284 #endif
1285
1286 static void ioapic_register_intr(unsigned int irq, struct irq_cfg *cfg,
1287                                  unsigned long trigger)
1288 {
1289         struct irq_chip *chip = &ioapic_chip;
1290         irq_flow_handler_t hdl;
1291         bool fasteoi;
1292
1293         if ((trigger == IOAPIC_AUTO && IO_APIC_irq_trigger(irq)) ||
1294             trigger == IOAPIC_LEVEL) {
1295                 irq_set_status_flags(irq, IRQ_LEVEL);
1296                 fasteoi = true;
1297         } else {
1298                 irq_clear_status_flags(irq, IRQ_LEVEL);
1299                 fasteoi = false;
1300         }
1301
1302         if (irq_remapped(cfg)) {
1303                 irq_set_status_flags(irq, IRQ_MOVE_PCNTXT);
1304                 irq_remap_modify_chip_defaults(chip);
1305                 fasteoi = trigger != 0;
1306         }
1307
1308         hdl = fasteoi ? handle_fasteoi_irq : handle_edge_irq;
1309         irq_set_chip_and_handler_name(irq, chip, hdl,
1310                                       fasteoi ? "fasteoi" : "edge");
1311 }
1312
1313 static int setup_ioapic_entry(int irq, struct IO_APIC_route_entry *entry,
1314                                unsigned int destination, int vector,
1315                                struct io_apic_irq_attr *attr)
1316 {
1317         if (irq_remapping_enabled)
1318                 return setup_ioapic_remapped_entry(irq, entry, destination,
1319                                                    vector, attr);
1320
1321         memset(entry, 0, sizeof(*entry));
1322
1323         entry->delivery_mode = apic->irq_delivery_mode;
1324         entry->dest_mode     = apic->irq_dest_mode;
1325         entry->dest          = destination;
1326         entry->vector        = vector;
1327         entry->mask          = 0;                       /* enable IRQ */
1328         entry->trigger       = attr->trigger;
1329         entry->polarity      = attr->polarity;
1330
1331         /*
1332          * Mask level triggered irqs.
1333          * Use IRQ_DELAYED_DISABLE for edge triggered irqs.
1334          */
1335         if (attr->trigger)
1336                 entry->mask = 1;
1337
1338         return 0;
1339 }
1340
1341 static void setup_ioapic_irq(unsigned int irq, struct irq_cfg *cfg,
1342                                 struct io_apic_irq_attr *attr)
1343 {
1344         struct IO_APIC_route_entry entry;
1345         unsigned int dest;
1346
1347         if (!IO_APIC_IRQ(irq))
1348                 return;
1349         /*
1350          * For legacy irqs, cfg->domain starts with cpu 0 for legacy
1351          * controllers like 8259. Now that IO-APIC can handle this irq, update
1352          * the cfg->domain.
1353          */
1354         if (irq < legacy_pic->nr_legacy_irqs && cpumask_test_cpu(0, cfg->domain))
1355                 apic->vector_allocation_domain(0, cfg->domain);
1356
1357         if (assign_irq_vector(irq, cfg, apic->target_cpus()))
1358                 return;
1359
1360         dest = apic->cpu_mask_to_apicid_and(cfg->domain, apic->target_cpus());
1361
1362         apic_printk(APIC_VERBOSE,KERN_DEBUG
1363                     "IOAPIC[%d]: Set routing entry (%d-%d -> 0x%x -> "
1364                     "IRQ %d Mode:%i Active:%i Dest:%d)\n",
1365                     attr->ioapic, mpc_ioapic_id(attr->ioapic), attr->ioapic_pin,
1366                     cfg->vector, irq, attr->trigger, attr->polarity, dest);
1367
1368         if (setup_ioapic_entry(irq, &entry, dest, cfg->vector, attr)) {
1369                 pr_warn("Failed to setup ioapic entry for ioapic  %d, pin %d\n",
1370                         mpc_ioapic_id(attr->ioapic), attr->ioapic_pin);
1371                 __clear_irq_vector(irq, cfg);
1372
1373                 return;
1374         }
1375
1376         ioapic_register_intr(irq, cfg, attr->trigger);
1377         if (irq < legacy_pic->nr_legacy_irqs)
1378                 legacy_pic->mask(irq);
1379
1380         ioapic_write_entry(attr->ioapic, attr->ioapic_pin, entry);
1381 }
1382
1383 static bool __init io_apic_pin_not_connected(int idx, int ioapic_idx, int pin)
1384 {
1385         if (idx != -1)
1386                 return false;
1387
1388         apic_printk(APIC_VERBOSE, KERN_DEBUG " apic %d pin %d not connected\n",
1389                     mpc_ioapic_id(ioapic_idx), pin);
1390         return true;
1391 }
1392
1393 static void __init __io_apic_setup_irqs(unsigned int ioapic_idx)
1394 {
1395         int idx, node = cpu_to_node(0);
1396         struct io_apic_irq_attr attr;
1397         unsigned int pin, irq;
1398
1399         for (pin = 0; pin < ioapics[ioapic_idx].nr_registers; pin++) {
1400                 idx = find_irq_entry(ioapic_idx, pin, mp_INT);
1401                 if (io_apic_pin_not_connected(idx, ioapic_idx, pin))
1402                         continue;
1403
1404                 irq = pin_2_irq(idx, ioapic_idx, pin);
1405
1406                 if ((ioapic_idx > 0) && (irq > 16))
1407                         continue;
1408
1409                 /*
1410                  * Skip the timer IRQ if there's a quirk handler
1411                  * installed and if it returns 1:
1412                  */
1413                 if (apic->multi_timer_check &&
1414                     apic->multi_timer_check(ioapic_idx, irq))
1415                         continue;
1416
1417                 set_io_apic_irq_attr(&attr, ioapic_idx, pin, irq_trigger(idx),
1418                                      irq_polarity(idx));
1419
1420                 io_apic_setup_irq_pin(irq, node, &attr);
1421         }
1422 }
1423
1424 static void __init setup_IO_APIC_irqs(void)
1425 {
1426         unsigned int ioapic_idx;
1427
1428         apic_printk(APIC_VERBOSE, KERN_DEBUG "init IO_APIC IRQs\n");
1429
1430         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1431                 __io_apic_setup_irqs(ioapic_idx);
1432 }
1433
1434 /*
1435  * for the gsit that is not in first ioapic
1436  * but could not use acpi_register_gsi()
1437  * like some special sci in IBM x3330
1438  */
1439 void setup_IO_APIC_irq_extra(u32 gsi)
1440 {
1441         int ioapic_idx = 0, pin, idx, irq, node = cpu_to_node(0);
1442         struct io_apic_irq_attr attr;
1443
1444         /*
1445          * Convert 'gsi' to 'ioapic.pin'.
1446          */
1447         ioapic_idx = mp_find_ioapic(gsi);
1448         if (ioapic_idx < 0)
1449                 return;
1450
1451         pin = mp_find_ioapic_pin(ioapic_idx, gsi);
1452         idx = find_irq_entry(ioapic_idx, pin, mp_INT);
1453         if (idx == -1)
1454                 return;
1455
1456         irq = pin_2_irq(idx, ioapic_idx, pin);
1457
1458         /* Only handle the non legacy irqs on secondary ioapics */
1459         if (ioapic_idx == 0 || irq < NR_IRQS_LEGACY)
1460                 return;
1461
1462         set_io_apic_irq_attr(&attr, ioapic_idx, pin, irq_trigger(idx),
1463                              irq_polarity(idx));
1464
1465         io_apic_setup_irq_pin_once(irq, node, &attr);
1466 }
1467
1468 /*
1469  * Set up the timer pin, possibly with the 8259A-master behind.
1470  */
1471 static void __init setup_timer_IRQ0_pin(unsigned int ioapic_idx,
1472                                          unsigned int pin, int vector)
1473 {
1474         struct IO_APIC_route_entry entry;
1475
1476         if (irq_remapping_enabled)
1477                 return;
1478
1479         memset(&entry, 0, sizeof(entry));
1480
1481         /*
1482          * We use logical delivery to get the timer IRQ
1483          * to the first CPU.
1484          */
1485         entry.dest_mode = apic->irq_dest_mode;
1486         entry.mask = 0;                 /* don't mask IRQ for edge */
1487         entry.dest = apic->cpu_mask_to_apicid(apic->target_cpus());
1488         entry.delivery_mode = apic->irq_delivery_mode;
1489         entry.polarity = 0;
1490         entry.trigger = 0;
1491         entry.vector = vector;
1492
1493         /*
1494          * The timer IRQ doesn't have to know that behind the
1495          * scene we may have a 8259A-master in AEOI mode ...
1496          */
1497         irq_set_chip_and_handler_name(0, &ioapic_chip, handle_edge_irq,
1498                                       "edge");
1499
1500         /*
1501          * Add it to the IO-APIC irq-routing table:
1502          */
1503         ioapic_write_entry(ioapic_idx, pin, entry);
1504 }
1505
1506 __apicdebuginit(void) print_IO_APIC(int ioapic_idx)
1507 {
1508         int i;
1509         union IO_APIC_reg_00 reg_00;
1510         union IO_APIC_reg_01 reg_01;
1511         union IO_APIC_reg_02 reg_02;
1512         union IO_APIC_reg_03 reg_03;
1513         unsigned long flags;
1514
1515         raw_spin_lock_irqsave(&ioapic_lock, flags);
1516         reg_00.raw = io_apic_read(ioapic_idx, 0);
1517         reg_01.raw = io_apic_read(ioapic_idx, 1);
1518         if (reg_01.bits.version >= 0x10)
1519                 reg_02.raw = io_apic_read(ioapic_idx, 2);
1520         if (reg_01.bits.version >= 0x20)
1521                 reg_03.raw = io_apic_read(ioapic_idx, 3);
1522         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
1523
1524         printk(KERN_DEBUG "IO APIC #%d......\n", mpc_ioapic_id(ioapic_idx));
1525         printk(KERN_DEBUG ".... register #00: %08X\n", reg_00.raw);
1526         printk(KERN_DEBUG ".......    : physical APIC id: %02X\n", reg_00.bits.ID);
1527         printk(KERN_DEBUG ".......    : Delivery Type: %X\n", reg_00.bits.delivery_type);
1528         printk(KERN_DEBUG ".......    : LTS          : %X\n", reg_00.bits.LTS);
1529
1530         printk(KERN_DEBUG ".... register #01: %08X\n", *(int *)&reg_01);
1531         printk(KERN_DEBUG ".......     : max redirection entries: %02X\n",
1532                 reg_01.bits.entries);
1533
1534         printk(KERN_DEBUG ".......     : PRQ implemented: %X\n", reg_01.bits.PRQ);
1535         printk(KERN_DEBUG ".......     : IO APIC version: %02X\n",
1536                 reg_01.bits.version);
1537
1538         /*
1539          * Some Intel chipsets with IO APIC VERSION of 0x1? don't have reg_02,
1540          * but the value of reg_02 is read as the previous read register
1541          * value, so ignore it if reg_02 == reg_01.
1542          */
1543         if (reg_01.bits.version >= 0x10 && reg_02.raw != reg_01.raw) {
1544                 printk(KERN_DEBUG ".... register #02: %08X\n", reg_02.raw);
1545                 printk(KERN_DEBUG ".......     : arbitration: %02X\n", reg_02.bits.arbitration);
1546         }
1547
1548         /*
1549          * Some Intel chipsets with IO APIC VERSION of 0x2? don't have reg_02
1550          * or reg_03, but the value of reg_0[23] is read as the previous read
1551          * register value, so ignore it if reg_03 == reg_0[12].
1552          */
1553         if (reg_01.bits.version >= 0x20 && reg_03.raw != reg_02.raw &&
1554             reg_03.raw != reg_01.raw) {
1555                 printk(KERN_DEBUG ".... register #03: %08X\n", reg_03.raw);
1556                 printk(KERN_DEBUG ".......     : Boot DT    : %X\n", reg_03.bits.boot_DT);
1557         }
1558
1559         printk(KERN_DEBUG ".... IRQ redirection table:\n");
1560
1561         if (irq_remapping_enabled) {
1562                 printk(KERN_DEBUG " NR Indx Fmt Mask Trig IRR"
1563                         " Pol Stat Indx2 Zero Vect:\n");
1564         } else {
1565                 printk(KERN_DEBUG " NR Dst Mask Trig IRR Pol"
1566                         " Stat Dmod Deli Vect:\n");
1567         }
1568
1569         for (i = 0; i <= reg_01.bits.entries; i++) {
1570                 if (irq_remapping_enabled) {
1571                         struct IO_APIC_route_entry entry;
1572                         struct IR_IO_APIC_route_entry *ir_entry;
1573
1574                         entry = ioapic_read_entry(ioapic_idx, i);
1575                         ir_entry = (struct IR_IO_APIC_route_entry *) &entry;
1576                         printk(KERN_DEBUG " %02x %04X ",
1577                                 i,
1578                                 ir_entry->index
1579                         );
1580                         pr_cont("%1d   %1d    %1d    %1d   %1d   "
1581                                 "%1d    %1d     %X    %02X\n",
1582                                 ir_entry->format,
1583                                 ir_entry->mask,
1584                                 ir_entry->trigger,
1585                                 ir_entry->irr,
1586                                 ir_entry->polarity,
1587                                 ir_entry->delivery_status,
1588                                 ir_entry->index2,
1589                                 ir_entry->zero,
1590                                 ir_entry->vector
1591                         );
1592                 } else {
1593                         struct IO_APIC_route_entry entry;
1594
1595                         entry = ioapic_read_entry(ioapic_idx, i);
1596                         printk(KERN_DEBUG " %02x %02X  ",
1597                                 i,
1598                                 entry.dest
1599                         );
1600                         pr_cont("%1d    %1d    %1d   %1d   %1d    "
1601                                 "%1d    %1d    %02X\n",
1602                                 entry.mask,
1603                                 entry.trigger,
1604                                 entry.irr,
1605                                 entry.polarity,
1606                                 entry.delivery_status,
1607                                 entry.dest_mode,
1608                                 entry.delivery_mode,
1609                                 entry.vector
1610                         );
1611                 }
1612         }
1613 }
1614
1615 __apicdebuginit(void) print_IO_APICs(void)
1616 {
1617         int ioapic_idx;
1618         struct irq_cfg *cfg;
1619         unsigned int irq;
1620         struct irq_chip *chip;
1621
1622         printk(KERN_DEBUG "number of MP IRQ sources: %d.\n", mp_irq_entries);
1623         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1624                 printk(KERN_DEBUG "number of IO-APIC #%d registers: %d.\n",
1625                        mpc_ioapic_id(ioapic_idx),
1626                        ioapics[ioapic_idx].nr_registers);
1627
1628         /*
1629          * We are a bit conservative about what we expect.  We have to
1630          * know about every hardware change ASAP.
1631          */
1632         printk(KERN_INFO "testing the IO APIC.......................\n");
1633
1634         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++)
1635                 print_IO_APIC(ioapic_idx);
1636
1637         printk(KERN_DEBUG "IRQ to pin mappings:\n");
1638         for_each_active_irq(irq) {
1639                 struct irq_pin_list *entry;
1640
1641                 chip = irq_get_chip(irq);
1642                 if (chip != &ioapic_chip)
1643                         continue;
1644
1645                 cfg = irq_get_chip_data(irq);
1646                 if (!cfg)
1647                         continue;
1648                 entry = cfg->irq_2_pin;
1649                 if (!entry)
1650                         continue;
1651                 printk(KERN_DEBUG "IRQ%d ", irq);
1652                 for_each_irq_pin(entry, cfg->irq_2_pin)
1653                         pr_cont("-> %d:%d", entry->apic, entry->pin);
1654                 pr_cont("\n");
1655         }
1656
1657         printk(KERN_INFO ".................................... done.\n");
1658 }
1659
1660 __apicdebuginit(void) print_APIC_field(int base)
1661 {
1662         int i;
1663
1664         printk(KERN_DEBUG);
1665
1666         for (i = 0; i < 8; i++)
1667                 pr_cont("%08x", apic_read(base + i*0x10));
1668
1669         pr_cont("\n");
1670 }
1671
1672 __apicdebuginit(void) print_local_APIC(void *dummy)
1673 {
1674         unsigned int i, v, ver, maxlvt;
1675         u64 icr;
1676
1677         printk(KERN_DEBUG "printing local APIC contents on CPU#%d/%d:\n",
1678                 smp_processor_id(), hard_smp_processor_id());
1679         v = apic_read(APIC_ID);
1680         printk(KERN_INFO "... APIC ID:      %08x (%01x)\n", v, read_apic_id());
1681         v = apic_read(APIC_LVR);
1682         printk(KERN_INFO "... APIC VERSION: %08x\n", v);
1683         ver = GET_APIC_VERSION(v);
1684         maxlvt = lapic_get_maxlvt();
1685
1686         v = apic_read(APIC_TASKPRI);
1687         printk(KERN_DEBUG "... APIC TASKPRI: %08x (%02x)\n", v, v & APIC_TPRI_MASK);
1688
1689         if (APIC_INTEGRATED(ver)) {                     /* !82489DX */
1690                 if (!APIC_XAPIC(ver)) {
1691                         v = apic_read(APIC_ARBPRI);
1692                         printk(KERN_DEBUG "... APIC ARBPRI: %08x (%02x)\n", v,
1693                                v & APIC_ARBPRI_MASK);
1694                 }
1695                 v = apic_read(APIC_PROCPRI);
1696                 printk(KERN_DEBUG "... APIC PROCPRI: %08x\n", v);
1697         }
1698
1699         /*
1700          * Remote read supported only in the 82489DX and local APIC for
1701          * Pentium processors.
1702          */
1703         if (!APIC_INTEGRATED(ver) || maxlvt == 3) {
1704                 v = apic_read(APIC_RRR);
1705                 printk(KERN_DEBUG "... APIC RRR: %08x\n", v);
1706         }
1707
1708         v = apic_read(APIC_LDR);
1709         printk(KERN_DEBUG "... APIC LDR: %08x\n", v);
1710         if (!x2apic_enabled()) {
1711                 v = apic_read(APIC_DFR);
1712                 printk(KERN_DEBUG "... APIC DFR: %08x\n", v);
1713         }
1714         v = apic_read(APIC_SPIV);
1715         printk(KERN_DEBUG "... APIC SPIV: %08x\n", v);
1716
1717         printk(KERN_DEBUG "... APIC ISR field:\n");
1718         print_APIC_field(APIC_ISR);
1719         printk(KERN_DEBUG "... APIC TMR field:\n");
1720         print_APIC_field(APIC_TMR);
1721         printk(KERN_DEBUG "... APIC IRR field:\n");
1722         print_APIC_field(APIC_IRR);
1723
1724         if (APIC_INTEGRATED(ver)) {             /* !82489DX */
1725                 if (maxlvt > 3)         /* Due to the Pentium erratum 3AP. */
1726                         apic_write(APIC_ESR, 0);
1727
1728                 v = apic_read(APIC_ESR);
1729                 printk(KERN_DEBUG "... APIC ESR: %08x\n", v);
1730         }
1731
1732         icr = apic_icr_read();
1733         printk(KERN_DEBUG "... APIC ICR: %08x\n", (u32)icr);
1734         printk(KERN_DEBUG "... APIC ICR2: %08x\n", (u32)(icr >> 32));
1735
1736         v = apic_read(APIC_LVTT);
1737         printk(KERN_DEBUG "... APIC LVTT: %08x\n", v);
1738
1739         if (maxlvt > 3) {                       /* PC is LVT#4. */
1740                 v = apic_read(APIC_LVTPC);
1741                 printk(KERN_DEBUG "... APIC LVTPC: %08x\n", v);
1742         }
1743         v = apic_read(APIC_LVT0);
1744         printk(KERN_DEBUG "... APIC LVT0: %08x\n", v);
1745         v = apic_read(APIC_LVT1);
1746         printk(KERN_DEBUG "... APIC LVT1: %08x\n", v);
1747
1748         if (maxlvt > 2) {                       /* ERR is LVT#3. */
1749                 v = apic_read(APIC_LVTERR);
1750                 printk(KERN_DEBUG "... APIC LVTERR: %08x\n", v);
1751         }
1752
1753         v = apic_read(APIC_TMICT);
1754         printk(KERN_DEBUG "... APIC TMICT: %08x\n", v);
1755         v = apic_read(APIC_TMCCT);
1756         printk(KERN_DEBUG "... APIC TMCCT: %08x\n", v);
1757         v = apic_read(APIC_TDCR);
1758         printk(KERN_DEBUG "... APIC TDCR: %08x\n", v);
1759
1760         if (boot_cpu_has(X86_FEATURE_EXTAPIC)) {
1761                 v = apic_read(APIC_EFEAT);
1762                 maxlvt = (v >> 16) & 0xff;
1763                 printk(KERN_DEBUG "... APIC EFEAT: %08x\n", v);
1764                 v = apic_read(APIC_ECTRL);
1765                 printk(KERN_DEBUG "... APIC ECTRL: %08x\n", v);
1766                 for (i = 0; i < maxlvt; i++) {
1767                         v = apic_read(APIC_EILVTn(i));
1768                         printk(KERN_DEBUG "... APIC EILVT%d: %08x\n", i, v);
1769                 }
1770         }
1771         pr_cont("\n");
1772 }
1773
1774 __apicdebuginit(void) print_local_APICs(int maxcpu)
1775 {
1776         int cpu;
1777
1778         if (!maxcpu)
1779                 return;
1780
1781         preempt_disable();
1782         for_each_online_cpu(cpu) {
1783                 if (cpu >= maxcpu)
1784                         break;
1785                 smp_call_function_single(cpu, print_local_APIC, NULL, 1);
1786         }
1787         preempt_enable();
1788 }
1789
1790 __apicdebuginit(void) print_PIC(void)
1791 {
1792         unsigned int v;
1793         unsigned long flags;
1794
1795         if (!legacy_pic->nr_legacy_irqs)
1796                 return;
1797
1798         printk(KERN_DEBUG "\nprinting PIC contents\n");
1799
1800         raw_spin_lock_irqsave(&i8259A_lock, flags);
1801
1802         v = inb(0xa1) << 8 | inb(0x21);
1803         printk(KERN_DEBUG "... PIC  IMR: %04x\n", v);
1804
1805         v = inb(0xa0) << 8 | inb(0x20);
1806         printk(KERN_DEBUG "... PIC  IRR: %04x\n", v);
1807
1808         outb(0x0b,0xa0);
1809         outb(0x0b,0x20);
1810         v = inb(0xa0) << 8 | inb(0x20);
1811         outb(0x0a,0xa0);
1812         outb(0x0a,0x20);
1813
1814         raw_spin_unlock_irqrestore(&i8259A_lock, flags);
1815
1816         printk(KERN_DEBUG "... PIC  ISR: %04x\n", v);
1817
1818         v = inb(0x4d1) << 8 | inb(0x4d0);
1819         printk(KERN_DEBUG "... PIC ELCR: %04x\n", v);
1820 }
1821
1822 static int __initdata show_lapic = 1;
1823 static __init int setup_show_lapic(char *arg)
1824 {
1825         int num = -1;
1826
1827         if (strcmp(arg, "all") == 0) {
1828                 show_lapic = CONFIG_NR_CPUS;
1829         } else {
1830                 get_option(&arg, &num);
1831                 if (num >= 0)
1832                         show_lapic = num;
1833         }
1834
1835         return 1;
1836 }
1837 __setup("show_lapic=", setup_show_lapic);
1838
1839 __apicdebuginit(int) print_ICs(void)
1840 {
1841         if (apic_verbosity == APIC_QUIET)
1842                 return 0;
1843
1844         print_PIC();
1845
1846         /* don't print out if apic is not there */
1847         if (!cpu_has_apic && !apic_from_smp_config())
1848                 return 0;
1849
1850         print_local_APICs(show_lapic);
1851         print_IO_APICs();
1852
1853         return 0;
1854 }
1855
1856 late_initcall(print_ICs);
1857
1858
1859 /* Where if anywhere is the i8259 connect in external int mode */
1860 static struct { int pin, apic; } ioapic_i8259 = { -1, -1 };
1861
1862 void __init enable_IO_APIC(void)
1863 {
1864         int i8259_apic, i8259_pin;
1865         int apic;
1866
1867         if (!legacy_pic->nr_legacy_irqs)
1868                 return;
1869
1870         for(apic = 0; apic < nr_ioapics; apic++) {
1871                 int pin;
1872                 /* See if any of the pins is in ExtINT mode */
1873                 for (pin = 0; pin < ioapics[apic].nr_registers; pin++) {
1874                         struct IO_APIC_route_entry entry;
1875                         entry = ioapic_read_entry(apic, pin);
1876
1877                         /* If the interrupt line is enabled and in ExtInt mode
1878                          * I have found the pin where the i8259 is connected.
1879                          */
1880                         if ((entry.mask == 0) && (entry.delivery_mode == dest_ExtINT)) {
1881                                 ioapic_i8259.apic = apic;
1882                                 ioapic_i8259.pin  = pin;
1883                                 goto found_i8259;
1884                         }
1885                 }
1886         }
1887  found_i8259:
1888         /* Look to see what if the MP table has reported the ExtINT */
1889         /* If we could not find the appropriate pin by looking at the ioapic
1890          * the i8259 probably is not connected the ioapic but give the
1891          * mptable a chance anyway.
1892          */
1893         i8259_pin  = find_isa_irq_pin(0, mp_ExtINT);
1894         i8259_apic = find_isa_irq_apic(0, mp_ExtINT);
1895         /* Trust the MP table if nothing is setup in the hardware */
1896         if ((ioapic_i8259.pin == -1) && (i8259_pin >= 0)) {
1897                 printk(KERN_WARNING "ExtINT not setup in hardware but reported by MP table\n");
1898                 ioapic_i8259.pin  = i8259_pin;
1899                 ioapic_i8259.apic = i8259_apic;
1900         }
1901         /* Complain if the MP table and the hardware disagree */
1902         if (((ioapic_i8259.apic != i8259_apic) || (ioapic_i8259.pin != i8259_pin)) &&
1903                 (i8259_pin >= 0) && (ioapic_i8259.pin >= 0))
1904         {
1905                 printk(KERN_WARNING "ExtINT in hardware and MP table differ\n");
1906         }
1907
1908         /*
1909          * Do not trust the IO-APIC being empty at bootup
1910          */
1911         clear_IO_APIC();
1912 }
1913
1914 /*
1915  * Not an __init, needed by the reboot code
1916  */
1917 void disable_IO_APIC(void)
1918 {
1919         /*
1920          * Clear the IO-APIC before rebooting:
1921          */
1922         clear_IO_APIC();
1923
1924         if (!legacy_pic->nr_legacy_irqs)
1925                 return;
1926
1927         /*
1928          * If the i8259 is routed through an IOAPIC
1929          * Put that IOAPIC in virtual wire mode
1930          * so legacy interrupts can be delivered.
1931          *
1932          * With interrupt-remapping, for now we will use virtual wire A mode,
1933          * as virtual wire B is little complex (need to configure both
1934          * IOAPIC RTE as well as interrupt-remapping table entry).
1935          * As this gets called during crash dump, keep this simple for now.
1936          */
1937         if (ioapic_i8259.pin != -1 && !irq_remapping_enabled) {
1938                 struct IO_APIC_route_entry entry;
1939
1940                 memset(&entry, 0, sizeof(entry));
1941                 entry.mask            = 0; /* Enabled */
1942                 entry.trigger         = 0; /* Edge */
1943                 entry.irr             = 0;
1944                 entry.polarity        = 0; /* High */
1945                 entry.delivery_status = 0;
1946                 entry.dest_mode       = 0; /* Physical */
1947                 entry.delivery_mode   = dest_ExtINT; /* ExtInt */
1948                 entry.vector          = 0;
1949                 entry.dest            = read_apic_id();
1950
1951                 /*
1952                  * Add it to the IO-APIC irq-routing table:
1953                  */
1954                 ioapic_write_entry(ioapic_i8259.apic, ioapic_i8259.pin, entry);
1955         }
1956
1957         /*
1958          * Use virtual wire A mode when interrupt remapping is enabled.
1959          */
1960         if (cpu_has_apic || apic_from_smp_config())
1961                 disconnect_bsp_APIC(!irq_remapping_enabled &&
1962                                 ioapic_i8259.pin != -1);
1963 }
1964
1965 #ifdef CONFIG_X86_32
1966 /*
1967  * function to set the IO-APIC physical IDs based on the
1968  * values stored in the MPC table.
1969  *
1970  * by Matt Domsch <Matt_Domsch@dell.com>  Tue Dec 21 12:25:05 CST 1999
1971  */
1972 void __init setup_ioapic_ids_from_mpc_nocheck(void)
1973 {
1974         union IO_APIC_reg_00 reg_00;
1975         physid_mask_t phys_id_present_map;
1976         int ioapic_idx;
1977         int i;
1978         unsigned char old_id;
1979         unsigned long flags;
1980
1981         /*
1982          * This is broken; anything with a real cpu count has to
1983          * circumvent this idiocy regardless.
1984          */
1985         apic->ioapic_phys_id_map(&phys_cpu_present_map, &phys_id_present_map);
1986
1987         /*
1988          * Set the IOAPIC ID to the value stored in the MPC table.
1989          */
1990         for (ioapic_idx = 0; ioapic_idx < nr_ioapics; ioapic_idx++) {
1991                 /* Read the register 0 value */
1992                 raw_spin_lock_irqsave(&ioapic_lock, flags);
1993                 reg_00.raw = io_apic_read(ioapic_idx, 0);
1994                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
1995
1996                 old_id = mpc_ioapic_id(ioapic_idx);
1997
1998                 if (mpc_ioapic_id(ioapic_idx) >= get_physical_broadcast()) {
1999                         printk(KERN_ERR "BIOS bug, IO-APIC#%d ID is %d in the MPC table!...\n",
2000                                 ioapic_idx, mpc_ioapic_id(ioapic_idx));
2001                         printk(KERN_ERR "... fixing up to %d. (tell your hw vendor)\n",
2002                                 reg_00.bits.ID);
2003                         ioapics[ioapic_idx].mp_config.apicid = reg_00.bits.ID;
2004                 }
2005
2006                 /*
2007                  * Sanity check, is the ID really free? Every APIC in a
2008                  * system must have a unique ID or we get lots of nice
2009                  * 'stuck on smp_invalidate_needed IPI wait' messages.
2010                  */
2011                 if (apic->check_apicid_used(&phys_id_present_map,
2012                                             mpc_ioapic_id(ioapic_idx))) {
2013                         printk(KERN_ERR "BIOS bug, IO-APIC#%d ID %d is already used!...\n",
2014                                 ioapic_idx, mpc_ioapic_id(ioapic_idx));
2015                         for (i = 0; i < get_physical_broadcast(); i++)
2016                                 if (!physid_isset(i, phys_id_present_map))
2017                                         break;
2018                         if (i >= get_physical_broadcast())
2019                                 panic("Max APIC ID exceeded!\n");
2020                         printk(KERN_ERR "... fixing up to %d. (tell your hw vendor)\n",
2021                                 i);
2022                         physid_set(i, phys_id_present_map);
2023                         ioapics[ioapic_idx].mp_config.apicid = i;
2024                 } else {
2025                         physid_mask_t tmp;
2026                         apic->apicid_to_cpu_present(mpc_ioapic_id(ioapic_idx),
2027                                                     &tmp);
2028                         apic_printk(APIC_VERBOSE, "Setting %d in the "
2029                                         "phys_id_present_map\n",
2030                                         mpc_ioapic_id(ioapic_idx));
2031                         physids_or(phys_id_present_map, phys_id_present_map, tmp);
2032                 }
2033
2034                 /*
2035                  * We need to adjust the IRQ routing table
2036                  * if the ID changed.
2037                  */
2038                 if (old_id != mpc_ioapic_id(ioapic_idx))
2039                         for (i = 0; i < mp_irq_entries; i++)
2040                                 if (mp_irqs[i].dstapic == old_id)
2041                                         mp_irqs[i].dstapic
2042                                                 = mpc_ioapic_id(ioapic_idx);
2043
2044                 /*
2045                  * Update the ID register according to the right value
2046                  * from the MPC table if they are different.
2047                  */
2048                 if (mpc_ioapic_id(ioapic_idx) == reg_00.bits.ID)
2049                         continue;
2050
2051                 apic_printk(APIC_VERBOSE, KERN_INFO
2052                         "...changing IO-APIC physical APIC ID to %d ...",
2053                         mpc_ioapic_id(ioapic_idx));
2054
2055                 reg_00.bits.ID = mpc_ioapic_id(ioapic_idx);
2056                 raw_spin_lock_irqsave(&ioapic_lock, flags);
2057                 io_apic_write(ioapic_idx, 0, reg_00.raw);
2058                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2059
2060                 /*
2061                  * Sanity check
2062                  */
2063                 raw_spin_lock_irqsave(&ioapic_lock, flags);
2064                 reg_00.raw = io_apic_read(ioapic_idx, 0);
2065                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2066                 if (reg_00.bits.ID != mpc_ioapic_id(ioapic_idx))
2067                         pr_cont("could not set ID!\n");
2068                 else
2069                         apic_printk(APIC_VERBOSE, " ok.\n");
2070         }
2071 }
2072
2073 void __init setup_ioapic_ids_from_mpc(void)
2074 {
2075
2076         if (acpi_ioapic)
2077                 return;
2078         /*
2079          * Don't check I/O APIC IDs for xAPIC systems.  They have
2080          * no meaning without the serial APIC bus.
2081          */
2082         if (!(boot_cpu_data.x86_vendor == X86_VENDOR_INTEL)
2083                 || APIC_XAPIC(apic_version[boot_cpu_physical_apicid]))
2084                 return;
2085         setup_ioapic_ids_from_mpc_nocheck();
2086 }
2087 #endif
2088
2089 int no_timer_check __initdata;
2090
2091 static int __init notimercheck(char *s)
2092 {
2093         no_timer_check = 1;
2094         return 1;
2095 }
2096 __setup("no_timer_check", notimercheck);
2097
2098 /*
2099  * There is a nasty bug in some older SMP boards, their mptable lies
2100  * about the timer IRQ. We do the following to work around the situation:
2101  *
2102  *      - timer IRQ defaults to IO-APIC IRQ
2103  *      - if this function detects that timer IRQs are defunct, then we fall
2104  *        back to ISA timer IRQs
2105  */
2106 static int __init timer_irq_works(void)
2107 {
2108         unsigned long t1 = jiffies;
2109         unsigned long flags;
2110
2111         if (no_timer_check)
2112                 return 1;
2113
2114         local_save_flags(flags);
2115         local_irq_enable();
2116         /* Let ten ticks pass... */
2117         mdelay((10 * 1000) / HZ);
2118         local_irq_restore(flags);
2119
2120         /*
2121          * Expect a few ticks at least, to be sure some possible
2122          * glue logic does not lock up after one or two first
2123          * ticks in a non-ExtINT mode.  Also the local APIC
2124          * might have cached one ExtINT interrupt.  Finally, at
2125          * least one tick may be lost due to delays.
2126          */
2127
2128         /* jiffies wrap? */
2129         if (time_after(jiffies, t1 + 4))
2130                 return 1;
2131         return 0;
2132 }
2133
2134 /*
2135  * In the SMP+IOAPIC case it might happen that there are an unspecified
2136  * number of pending IRQ events unhandled. These cases are very rare,
2137  * so we 'resend' these IRQs via IPIs, to the same CPU. It's much
2138  * better to do it this way as thus we do not have to be aware of
2139  * 'pending' interrupts in the IRQ path, except at this point.
2140  */
2141 /*
2142  * Edge triggered needs to resend any interrupt
2143  * that was delayed but this is now handled in the device
2144  * independent code.
2145  */
2146
2147 /*
2148  * Starting up a edge-triggered IO-APIC interrupt is
2149  * nasty - we need to make sure that we get the edge.
2150  * If it is already asserted for some reason, we need
2151  * return 1 to indicate that is was pending.
2152  *
2153  * This is not complete - we should be able to fake
2154  * an edge even if it isn't on the 8259A...
2155  */
2156
2157 static unsigned int startup_ioapic_irq(struct irq_data *data)
2158 {
2159         int was_pending = 0, irq = data->irq;
2160         unsigned long flags;
2161
2162         raw_spin_lock_irqsave(&ioapic_lock, flags);
2163         if (irq < legacy_pic->nr_legacy_irqs) {
2164                 legacy_pic->mask(irq);
2165                 if (legacy_pic->irq_pending(irq))
2166                         was_pending = 1;
2167         }
2168         __unmask_ioapic(data->chip_data);
2169         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2170
2171         return was_pending;
2172 }
2173
2174 static int ioapic_retrigger_irq(struct irq_data *data)
2175 {
2176         struct irq_cfg *cfg = data->chip_data;
2177         unsigned long flags;
2178
2179         raw_spin_lock_irqsave(&vector_lock, flags);
2180         apic->send_IPI_mask(cpumask_of(cpumask_first(cfg->domain)), cfg->vector);
2181         raw_spin_unlock_irqrestore(&vector_lock, flags);
2182
2183         return 1;
2184 }
2185
2186 /*
2187  * Level and edge triggered IO-APIC interrupts need different handling,
2188  * so we use two separate IRQ descriptors. Edge triggered IRQs can be
2189  * handled with the level-triggered descriptor, but that one has slightly
2190  * more overhead. Level-triggered interrupts cannot be handled with the
2191  * edge-triggered handler, without risking IRQ storms and other ugly
2192  * races.
2193  */
2194
2195 #ifdef CONFIG_SMP
2196 void send_cleanup_vector(struct irq_cfg *cfg)
2197 {
2198         cpumask_var_t cleanup_mask;
2199
2200         if (unlikely(!alloc_cpumask_var(&cleanup_mask, GFP_ATOMIC))) {
2201                 unsigned int i;
2202                 for_each_cpu_and(i, cfg->old_domain, cpu_online_mask)
2203                         apic->send_IPI_mask(cpumask_of(i), IRQ_MOVE_CLEANUP_VECTOR);
2204         } else {
2205                 cpumask_and(cleanup_mask, cfg->old_domain, cpu_online_mask);
2206                 apic->send_IPI_mask(cleanup_mask, IRQ_MOVE_CLEANUP_VECTOR);
2207                 free_cpumask_var(cleanup_mask);
2208         }
2209         cfg->move_in_progress = 0;
2210 }
2211
2212 static void __target_IO_APIC_irq(unsigned int irq, unsigned int dest, struct irq_cfg *cfg)
2213 {
2214         int apic, pin;
2215         struct irq_pin_list *entry;
2216         u8 vector = cfg->vector;
2217
2218         for_each_irq_pin(entry, cfg->irq_2_pin) {
2219                 unsigned int reg;
2220
2221                 apic = entry->apic;
2222                 pin = entry->pin;
2223                 /*
2224                  * With interrupt-remapping, destination information comes
2225                  * from interrupt-remapping table entry.
2226                  */
2227                 if (!irq_remapped(cfg))
2228                         io_apic_write(apic, 0x11 + pin*2, dest);
2229                 reg = io_apic_read(apic, 0x10 + pin*2);
2230                 reg &= ~IO_APIC_REDIR_VECTOR_MASK;
2231                 reg |= vector;
2232                 io_apic_modify(apic, 0x10 + pin*2, reg);
2233         }
2234 }
2235
2236 /*
2237  * Either sets data->affinity to a valid value, and returns
2238  * ->cpu_mask_to_apicid of that in dest_id, or returns -1 and
2239  * leaves data->affinity untouched.
2240  */
2241 int __ioapic_set_affinity(struct irq_data *data, const struct cpumask *mask,
2242                           unsigned int *dest_id)
2243 {
2244         struct irq_cfg *cfg = data->chip_data;
2245
2246         if (!cpumask_intersects(mask, cpu_online_mask))
2247                 return -1;
2248
2249         if (assign_irq_vector(data->irq, data->chip_data, mask))
2250                 return -1;
2251
2252         cpumask_copy(data->affinity, mask);
2253
2254         *dest_id = apic->cpu_mask_to_apicid_and(mask, cfg->domain);
2255         return 0;
2256 }
2257
2258 static int
2259 ioapic_set_affinity(struct irq_data *data, const struct cpumask *mask,
2260                     bool force)
2261 {
2262         unsigned int dest, irq = data->irq;
2263         unsigned long flags;
2264         int ret;
2265
2266         raw_spin_lock_irqsave(&ioapic_lock, flags);
2267         ret = __ioapic_set_affinity(data, mask, &dest);
2268         if (!ret) {
2269                 /* Only the high 8 bits are valid. */
2270                 dest = SET_APIC_LOGICAL_ID(dest);
2271                 __target_IO_APIC_irq(irq, dest, data->chip_data);
2272         }
2273         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2274         return ret;
2275 }
2276
2277 asmlinkage void smp_irq_move_cleanup_interrupt(void)
2278 {
2279         unsigned vector, me;
2280
2281         ack_APIC_irq();
2282         irq_enter();
2283         exit_idle();
2284
2285         me = smp_processor_id();
2286         for (vector = FIRST_EXTERNAL_VECTOR; vector < NR_VECTORS; vector++) {
2287                 unsigned int irq;
2288                 unsigned int irr;
2289                 struct irq_desc *desc;
2290                 struct irq_cfg *cfg;
2291                 irq = __this_cpu_read(vector_irq[vector]);
2292
2293                 if (irq == -1)
2294                         continue;
2295
2296                 desc = irq_to_desc(irq);
2297                 if (!desc)
2298                         continue;
2299
2300                 cfg = irq_cfg(irq);
2301                 raw_spin_lock(&desc->lock);
2302
2303                 /*
2304                  * Check if the irq migration is in progress. If so, we
2305                  * haven't received the cleanup request yet for this irq.
2306                  */
2307                 if (cfg->move_in_progress)
2308                         goto unlock;
2309
2310                 if (vector == cfg->vector && cpumask_test_cpu(me, cfg->domain))
2311                         goto unlock;
2312
2313                 irr = apic_read(APIC_IRR + (vector / 32 * 0x10));
2314                 /*
2315                  * Check if the vector that needs to be cleanedup is
2316                  * registered at the cpu's IRR. If so, then this is not
2317                  * the best time to clean it up. Lets clean it up in the
2318                  * next attempt by sending another IRQ_MOVE_CLEANUP_VECTOR
2319                  * to myself.
2320                  */
2321                 if (irr  & (1 << (vector % 32))) {
2322                         apic->send_IPI_self(IRQ_MOVE_CLEANUP_VECTOR);
2323                         goto unlock;
2324                 }
2325                 __this_cpu_write(vector_irq[vector], -1);
2326 unlock:
2327                 raw_spin_unlock(&desc->lock);
2328         }
2329
2330         irq_exit();
2331 }
2332
2333 static void __irq_complete_move(struct irq_cfg *cfg, unsigned vector)
2334 {
2335         unsigned me;
2336
2337         if (likely(!cfg->move_in_progress))
2338                 return;
2339
2340         me = smp_processor_id();
2341
2342         if (vector == cfg->vector && cpumask_test_cpu(me, cfg->domain))
2343                 send_cleanup_vector(cfg);
2344 }
2345
2346 static void irq_complete_move(struct irq_cfg *cfg)
2347 {
2348         __irq_complete_move(cfg, ~get_irq_regs()->orig_ax);
2349 }
2350
2351 void irq_force_complete_move(int irq)
2352 {
2353         struct irq_cfg *cfg = irq_get_chip_data(irq);
2354
2355         if (!cfg)
2356                 return;
2357
2358         __irq_complete_move(cfg, cfg->vector);
2359 }
2360 #else
2361 static inline void irq_complete_move(struct irq_cfg *cfg) { }
2362 #endif
2363
2364 static void ack_apic_edge(struct irq_data *data)
2365 {
2366         irq_complete_move(data->chip_data);
2367         irq_move_irq(data);
2368         ack_APIC_irq();
2369 }
2370
2371 atomic_t irq_mis_count;
2372
2373 #ifdef CONFIG_GENERIC_PENDING_IRQ
2374 static bool io_apic_level_ack_pending(struct irq_cfg *cfg)
2375 {
2376         struct irq_pin_list *entry;
2377         unsigned long flags;
2378
2379         raw_spin_lock_irqsave(&ioapic_lock, flags);
2380         for_each_irq_pin(entry, cfg->irq_2_pin) {
2381                 unsigned int reg;
2382                 int pin;
2383
2384                 pin = entry->pin;
2385                 reg = io_apic_read(entry->apic, 0x10 + pin*2);
2386                 /* Is the remote IRR bit set? */
2387                 if (reg & IO_APIC_REDIR_REMOTE_IRR) {
2388                         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2389                         return true;
2390                 }
2391         }
2392         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2393
2394         return false;
2395 }
2396
2397 static inline bool ioapic_irqd_mask(struct irq_data *data, struct irq_cfg *cfg)
2398 {
2399         /* If we are moving the irq we need to mask it */
2400         if (unlikely(irqd_is_setaffinity_pending(data))) {
2401                 mask_ioapic(cfg);
2402                 return true;
2403         }
2404         return false;
2405 }
2406
2407 static inline void ioapic_irqd_unmask(struct irq_data *data,
2408                                       struct irq_cfg *cfg, bool masked)
2409 {
2410         if (unlikely(masked)) {
2411                 /* Only migrate the irq if the ack has been received.
2412                  *
2413                  * On rare occasions the broadcast level triggered ack gets
2414                  * delayed going to ioapics, and if we reprogram the
2415                  * vector while Remote IRR is still set the irq will never
2416                  * fire again.
2417                  *
2418                  * To prevent this scenario we read the Remote IRR bit
2419                  * of the ioapic.  This has two effects.
2420                  * - On any sane system the read of the ioapic will
2421                  *   flush writes (and acks) going to the ioapic from
2422                  *   this cpu.
2423                  * - We get to see if the ACK has actually been delivered.
2424                  *
2425                  * Based on failed experiments of reprogramming the
2426                  * ioapic entry from outside of irq context starting
2427                  * with masking the ioapic entry and then polling until
2428                  * Remote IRR was clear before reprogramming the
2429                  * ioapic I don't trust the Remote IRR bit to be
2430                  * completey accurate.
2431                  *
2432                  * However there appears to be no other way to plug
2433                  * this race, so if the Remote IRR bit is not
2434                  * accurate and is causing problems then it is a hardware bug
2435                  * and you can go talk to the chipset vendor about it.
2436                  */
2437                 if (!io_apic_level_ack_pending(cfg))
2438                         irq_move_masked_irq(data);
2439                 unmask_ioapic(cfg);
2440         }
2441 }
2442 #else
2443 static inline bool ioapic_irqd_mask(struct irq_data *data, struct irq_cfg *cfg)
2444 {
2445         return false;
2446 }
2447 static inline void ioapic_irqd_unmask(struct irq_data *data,
2448                                       struct irq_cfg *cfg, bool masked)
2449 {
2450 }
2451 #endif
2452
2453 static void ack_apic_level(struct irq_data *data)
2454 {
2455         struct irq_cfg *cfg = data->chip_data;
2456         int i, irq = data->irq;
2457         unsigned long v;
2458         bool masked;
2459
2460         irq_complete_move(cfg);
2461         masked = ioapic_irqd_mask(data, cfg);
2462
2463         /*
2464          * It appears there is an erratum which affects at least version 0x11
2465          * of I/O APIC (that's the 82093AA and cores integrated into various
2466          * chipsets).  Under certain conditions a level-triggered interrupt is
2467          * erroneously delivered as edge-triggered one but the respective IRR
2468          * bit gets set nevertheless.  As a result the I/O unit expects an EOI
2469          * message but it will never arrive and further interrupts are blocked
2470          * from the source.  The exact reason is so far unknown, but the
2471          * phenomenon was observed when two consecutive interrupt requests
2472          * from a given source get delivered to the same CPU and the source is
2473          * temporarily disabled in between.
2474          *
2475          * A workaround is to simulate an EOI message manually.  We achieve it
2476          * by setting the trigger mode to edge and then to level when the edge
2477          * trigger mode gets detected in the TMR of a local APIC for a
2478          * level-triggered interrupt.  We mask the source for the time of the
2479          * operation to prevent an edge-triggered interrupt escaping meanwhile.
2480          * The idea is from Manfred Spraul.  --macro
2481          *
2482          * Also in the case when cpu goes offline, fixup_irqs() will forward
2483          * any unhandled interrupt on the offlined cpu to the new cpu
2484          * destination that is handling the corresponding interrupt. This
2485          * interrupt forwarding is done via IPI's. Hence, in this case also
2486          * level-triggered io-apic interrupt will be seen as an edge
2487          * interrupt in the IRR. And we can't rely on the cpu's EOI
2488          * to be broadcasted to the IO-APIC's which will clear the remoteIRR
2489          * corresponding to the level-triggered interrupt. Hence on IO-APIC's
2490          * supporting EOI register, we do an explicit EOI to clear the
2491          * remote IRR and on IO-APIC's which don't have an EOI register,
2492          * we use the above logic (mask+edge followed by unmask+level) from
2493          * Manfred Spraul to clear the remote IRR.
2494          */
2495         i = cfg->vector;
2496         v = apic_read(APIC_TMR + ((i & ~0x1f) >> 1));
2497
2498         /*
2499          * We must acknowledge the irq before we move it or the acknowledge will
2500          * not propagate properly.
2501          */
2502         ack_APIC_irq();
2503
2504         /*
2505          * Tail end of clearing remote IRR bit (either by delivering the EOI
2506          * message via io-apic EOI register write or simulating it using
2507          * mask+edge followed by unnask+level logic) manually when the
2508          * level triggered interrupt is seen as the edge triggered interrupt
2509          * at the cpu.
2510          */
2511         if (!(v & (1 << (i & 0x1f)))) {
2512                 atomic_inc(&irq_mis_count);
2513
2514                 eoi_ioapic_irq(irq, cfg);
2515         }
2516
2517         ioapic_irqd_unmask(data, cfg, masked);
2518 }
2519
2520 #ifdef CONFIG_IRQ_REMAP
2521 static void ir_ack_apic_edge(struct irq_data *data)
2522 {
2523         ack_APIC_irq();
2524 }
2525
2526 static void ir_ack_apic_level(struct irq_data *data)
2527 {
2528         ack_APIC_irq();
2529         eoi_ioapic_irq(data->irq, data->chip_data);
2530 }
2531
2532 static void ir_print_prefix(struct irq_data *data, struct seq_file *p)
2533 {
2534         seq_printf(p, " IR-%s", data->chip->name);
2535 }
2536
2537 static void irq_remap_modify_chip_defaults(struct irq_chip *chip)
2538 {
2539         chip->irq_print_chip = ir_print_prefix;
2540         chip->irq_ack = ir_ack_apic_edge;
2541         chip->irq_eoi = ir_ack_apic_level;
2542
2543 #ifdef CONFIG_SMP
2544         chip->irq_set_affinity = set_remapped_irq_affinity;
2545 #endif
2546 }
2547 #endif /* CONFIG_IRQ_REMAP */
2548
2549 static struct irq_chip ioapic_chip __read_mostly = {
2550         .name                   = "IO-APIC",
2551         .irq_startup            = startup_ioapic_irq,
2552         .irq_mask               = mask_ioapic_irq,
2553         .irq_unmask             = unmask_ioapic_irq,
2554         .irq_ack                = ack_apic_edge,
2555         .irq_eoi                = ack_apic_level,
2556 #ifdef CONFIG_SMP
2557         .irq_set_affinity       = ioapic_set_affinity,
2558 #endif
2559         .irq_retrigger          = ioapic_retrigger_irq,
2560 };
2561
2562 static inline void init_IO_APIC_traps(void)
2563 {
2564         struct irq_cfg *cfg;
2565         unsigned int irq;
2566
2567         /*
2568          * NOTE! The local APIC isn't very good at handling
2569          * multiple interrupts at the same interrupt level.
2570          * As the interrupt level is determined by taking the
2571          * vector number and shifting that right by 4, we
2572          * want to spread these out a bit so that they don't
2573          * all fall in the same interrupt level.
2574          *
2575          * Also, we've got to be careful not to trash gate
2576          * 0x80, because int 0x80 is hm, kind of importantish. ;)
2577          */
2578         for_each_active_irq(irq) {
2579                 cfg = irq_get_chip_data(irq);
2580                 if (IO_APIC_IRQ(irq) && cfg && !cfg->vector) {
2581                         /*
2582                          * Hmm.. We don't have an entry for this,
2583                          * so default to an old-fashioned 8259
2584                          * interrupt if we can..
2585                          */
2586                         if (irq < legacy_pic->nr_legacy_irqs)
2587                                 legacy_pic->make_irq(irq);
2588                         else
2589                                 /* Strange. Oh, well.. */
2590                                 irq_set_chip(irq, &no_irq_chip);
2591                 }
2592         }
2593 }
2594
2595 /*
2596  * The local APIC irq-chip implementation:
2597  */
2598
2599 static void mask_lapic_irq(struct irq_data *data)
2600 {
2601         unsigned long v;
2602
2603         v = apic_read(APIC_LVT0);
2604         apic_write(APIC_LVT0, v | APIC_LVT_MASKED);
2605 }
2606
2607 static void unmask_lapic_irq(struct irq_data *data)
2608 {
2609         unsigned long v;
2610
2611         v = apic_read(APIC_LVT0);
2612         apic_write(APIC_LVT0, v & ~APIC_LVT_MASKED);
2613 }
2614
2615 static void ack_lapic_irq(struct irq_data *data)
2616 {
2617         ack_APIC_irq();
2618 }
2619
2620 static struct irq_chip lapic_chip __read_mostly = {
2621         .name           = "local-APIC",
2622         .irq_mask       = mask_lapic_irq,
2623         .irq_unmask     = unmask_lapic_irq,
2624         .irq_ack        = ack_lapic_irq,
2625 };
2626
2627 static void lapic_register_intr(int irq)
2628 {
2629         irq_clear_status_flags(irq, IRQ_LEVEL);
2630         irq_set_chip_and_handler_name(irq, &lapic_chip, handle_edge_irq,
2631                                       "edge");
2632 }
2633
2634 /*
2635  * This looks a bit hackish but it's about the only one way of sending
2636  * a few INTA cycles to 8259As and any associated glue logic.  ICR does
2637  * not support the ExtINT mode, unfortunately.  We need to send these
2638  * cycles as some i82489DX-based boards have glue logic that keeps the
2639  * 8259A interrupt line asserted until INTA.  --macro
2640  */
2641 static inline void __init unlock_ExtINT_logic(void)
2642 {
2643         int apic, pin, i;
2644         struct IO_APIC_route_entry entry0, entry1;
2645         unsigned char save_control, save_freq_select;
2646
2647         pin  = find_isa_irq_pin(8, mp_INT);
2648         if (pin == -1) {
2649                 WARN_ON_ONCE(1);
2650                 return;
2651         }
2652         apic = find_isa_irq_apic(8, mp_INT);
2653         if (apic == -1) {
2654                 WARN_ON_ONCE(1);
2655                 return;
2656         }
2657
2658         entry0 = ioapic_read_entry(apic, pin);
2659         clear_IO_APIC_pin(apic, pin);
2660
2661         memset(&entry1, 0, sizeof(entry1));
2662
2663         entry1.dest_mode = 0;                   /* physical delivery */
2664         entry1.mask = 0;                        /* unmask IRQ now */
2665         entry1.dest = hard_smp_processor_id();
2666         entry1.delivery_mode = dest_ExtINT;
2667         entry1.polarity = entry0.polarity;
2668         entry1.trigger = 0;
2669         entry1.vector = 0;
2670
2671         ioapic_write_entry(apic, pin, entry1);
2672
2673         save_control = CMOS_READ(RTC_CONTROL);
2674         save_freq_select = CMOS_READ(RTC_FREQ_SELECT);
2675         CMOS_WRITE((save_freq_select & ~RTC_RATE_SELECT) | 0x6,
2676                    RTC_FREQ_SELECT);
2677         CMOS_WRITE(save_control | RTC_PIE, RTC_CONTROL);
2678
2679         i = 100;
2680         while (i-- > 0) {
2681                 mdelay(10);
2682                 if ((CMOS_READ(RTC_INTR_FLAGS) & RTC_PF) == RTC_PF)
2683                         i -= 10;
2684         }
2685
2686         CMOS_WRITE(save_control, RTC_CONTROL);
2687         CMOS_WRITE(save_freq_select, RTC_FREQ_SELECT);
2688         clear_IO_APIC_pin(apic, pin);
2689
2690         ioapic_write_entry(apic, pin, entry0);
2691 }
2692
2693 static int disable_timer_pin_1 __initdata;
2694 /* Actually the next is obsolete, but keep it for paranoid reasons -AK */
2695 static int __init disable_timer_pin_setup(char *arg)
2696 {
2697         disable_timer_pin_1 = 1;
2698         return 0;
2699 }
2700 early_param("disable_timer_pin_1", disable_timer_pin_setup);
2701
2702 int timer_through_8259 __initdata;
2703
2704 /*
2705  * This code may look a bit paranoid, but it's supposed to cooperate with
2706  * a wide range of boards and BIOS bugs.  Fortunately only the timer IRQ
2707  * is so screwy.  Thanks to Brian Perkins for testing/hacking this beast
2708  * fanatically on his truly buggy board.
2709  *
2710  * FIXME: really need to revamp this for all platforms.
2711  */
2712 static inline void __init check_timer(void)
2713 {
2714         struct irq_cfg *cfg = irq_get_chip_data(0);
2715         int node = cpu_to_node(0);
2716         int apic1, pin1, apic2, pin2;
2717         unsigned long flags;
2718         int no_pin1 = 0;
2719
2720         local_irq_save(flags);
2721
2722         /*
2723          * get/set the timer IRQ vector:
2724          */
2725         legacy_pic->mask(0);
2726         assign_irq_vector(0, cfg, apic->target_cpus());
2727
2728         /*
2729          * As IRQ0 is to be enabled in the 8259A, the virtual
2730          * wire has to be disabled in the local APIC.  Also
2731          * timer interrupts need to be acknowledged manually in
2732          * the 8259A for the i82489DX when using the NMI
2733          * watchdog as that APIC treats NMIs as level-triggered.
2734          * The AEOI mode will finish them in the 8259A
2735          * automatically.
2736          */
2737         apic_write(APIC_LVT0, APIC_LVT_MASKED | APIC_DM_EXTINT);
2738         legacy_pic->init(1);
2739
2740         pin1  = find_isa_irq_pin(0, mp_INT);
2741         apic1 = find_isa_irq_apic(0, mp_INT);
2742         pin2  = ioapic_i8259.pin;
2743         apic2 = ioapic_i8259.apic;
2744
2745         apic_printk(APIC_QUIET, KERN_INFO "..TIMER: vector=0x%02X "
2746                     "apic1=%d pin1=%d apic2=%d pin2=%d\n",
2747                     cfg->vector, apic1, pin1, apic2, pin2);
2748
2749         /*
2750          * Some BIOS writers are clueless and report the ExtINTA
2751          * I/O APIC input from the cascaded 8259A as the timer
2752          * interrupt input.  So just in case, if only one pin
2753          * was found above, try it both directly and through the
2754          * 8259A.
2755          */
2756         if (pin1 == -1) {
2757                 if (irq_remapping_enabled)
2758                         panic("BIOS bug: timer not connected to IO-APIC");
2759                 pin1 = pin2;
2760                 apic1 = apic2;
2761                 no_pin1 = 1;
2762         } else if (pin2 == -1) {
2763                 pin2 = pin1;
2764                 apic2 = apic1;
2765         }
2766
2767         if (pin1 != -1) {
2768                 /*
2769                  * Ok, does IRQ0 through the IOAPIC work?
2770                  */
2771                 if (no_pin1) {
2772                         add_pin_to_irq_node(cfg, node, apic1, pin1);
2773                         setup_timer_IRQ0_pin(apic1, pin1, cfg->vector);
2774                 } else {
2775                         /* for edge trigger, setup_ioapic_irq already
2776                          * leave it unmasked.
2777                          * so only need to unmask if it is level-trigger
2778                          * do we really have level trigger timer?
2779                          */
2780                         int idx;
2781                         idx = find_irq_entry(apic1, pin1, mp_INT);
2782                         if (idx != -1 && irq_trigger(idx))
2783                                 unmask_ioapic(cfg);
2784                 }
2785                 if (timer_irq_works()) {
2786                         if (disable_timer_pin_1 > 0)
2787                                 clear_IO_APIC_pin(0, pin1);
2788                         goto out;
2789                 }
2790                 if (irq_remapping_enabled)
2791                         panic("timer doesn't work through Interrupt-remapped IO-APIC");
2792                 local_irq_disable();
2793                 clear_IO_APIC_pin(apic1, pin1);
2794                 if (!no_pin1)
2795                         apic_printk(APIC_QUIET, KERN_ERR "..MP-BIOS bug: "
2796                                     "8254 timer not connected to IO-APIC\n");
2797
2798                 apic_printk(APIC_QUIET, KERN_INFO "...trying to set up timer "
2799                             "(IRQ0) through the 8259A ...\n");
2800                 apic_printk(APIC_QUIET, KERN_INFO
2801                             "..... (found apic %d pin %d) ...\n", apic2, pin2);
2802                 /*
2803                  * legacy devices should be connected to IO APIC #0
2804                  */
2805                 replace_pin_at_irq_node(cfg, node, apic1, pin1, apic2, pin2);
2806                 setup_timer_IRQ0_pin(apic2, pin2, cfg->vector);
2807                 legacy_pic->unmask(0);
2808                 if (timer_irq_works()) {
2809                         apic_printk(APIC_QUIET, KERN_INFO "....... works.\n");
2810                         timer_through_8259 = 1;
2811                         goto out;
2812                 }
2813                 /*
2814                  * Cleanup, just in case ...
2815                  */
2816                 local_irq_disable();
2817                 legacy_pic->mask(0);
2818                 clear_IO_APIC_pin(apic2, pin2);
2819                 apic_printk(APIC_QUIET, KERN_INFO "....... failed.\n");
2820         }
2821
2822         apic_printk(APIC_QUIET, KERN_INFO
2823                     "...trying to set up timer as Virtual Wire IRQ...\n");
2824
2825         lapic_register_intr(0);
2826         apic_write(APIC_LVT0, APIC_DM_FIXED | cfg->vector);     /* Fixed mode */
2827         legacy_pic->unmask(0);
2828
2829         if (timer_irq_works()) {
2830                 apic_printk(APIC_QUIET, KERN_INFO "..... works.\n");
2831                 goto out;
2832         }
2833         local_irq_disable();
2834         legacy_pic->mask(0);
2835         apic_write(APIC_LVT0, APIC_LVT_MASKED | APIC_DM_FIXED | cfg->vector);
2836         apic_printk(APIC_QUIET, KERN_INFO "..... failed.\n");
2837
2838         apic_printk(APIC_QUIET, KERN_INFO
2839                     "...trying to set up timer as ExtINT IRQ...\n");
2840
2841         legacy_pic->init(0);
2842         legacy_pic->make_irq(0);
2843         apic_write(APIC_LVT0, APIC_DM_EXTINT);
2844
2845         unlock_ExtINT_logic();
2846
2847         if (timer_irq_works()) {
2848                 apic_printk(APIC_QUIET, KERN_INFO "..... works.\n");
2849                 goto out;
2850         }
2851         local_irq_disable();
2852         apic_printk(APIC_QUIET, KERN_INFO "..... failed :(.\n");
2853         if (x2apic_preenabled)
2854                 apic_printk(APIC_QUIET, KERN_INFO
2855                             "Perhaps problem with the pre-enabled x2apic mode\n"
2856                             "Try booting with x2apic and interrupt-remapping disabled in the bios.\n");
2857         panic("IO-APIC + timer doesn't work!  Boot with apic=debug and send a "
2858                 "report.  Then try booting with the 'noapic' option.\n");
2859 out:
2860         local_irq_restore(flags);
2861 }
2862
2863 /*
2864  * Traditionally ISA IRQ2 is the cascade IRQ, and is not available
2865  * to devices.  However there may be an I/O APIC pin available for
2866  * this interrupt regardless.  The pin may be left unconnected, but
2867  * typically it will be reused as an ExtINT cascade interrupt for
2868  * the master 8259A.  In the MPS case such a pin will normally be
2869  * reported as an ExtINT interrupt in the MP table.  With ACPI
2870  * there is no provision for ExtINT interrupts, and in the absence
2871  * of an override it would be treated as an ordinary ISA I/O APIC
2872  * interrupt, that is edge-triggered and unmasked by default.  We
2873  * used to do this, but it caused problems on some systems because
2874  * of the NMI watchdog and sometimes IRQ0 of the 8254 timer using
2875  * the same ExtINT cascade interrupt to drive the local APIC of the
2876  * bootstrap processor.  Therefore we refrain from routing IRQ2 to
2877  * the I/O APIC in all cases now.  No actual device should request
2878  * it anyway.  --macro
2879  */
2880 #define PIC_IRQS        (1UL << PIC_CASCADE_IR)
2881
2882 void __init setup_IO_APIC(void)
2883 {
2884
2885         /*
2886          * calling enable_IO_APIC() is moved to setup_local_APIC for BP
2887          */
2888         io_apic_irqs = legacy_pic->nr_legacy_irqs ? ~PIC_IRQS : ~0UL;
2889
2890         apic_printk(APIC_VERBOSE, "ENABLING IO-APIC IRQs\n");
2891         /*
2892          * Set up IO-APIC IRQ routing.
2893          */
2894         x86_init.mpparse.setup_ioapic_ids();
2895
2896         sync_Arb_IDs();
2897         setup_IO_APIC_irqs();
2898         init_IO_APIC_traps();
2899         if (legacy_pic->nr_legacy_irqs)
2900                 check_timer();
2901 }
2902
2903 /*
2904  *      Called after all the initialization is done. If we didn't find any
2905  *      APIC bugs then we can allow the modify fast path
2906  */
2907
2908 static int __init io_apic_bug_finalize(void)
2909 {
2910         if (sis_apic_bug == -1)
2911                 sis_apic_bug = 0;
2912         return 0;
2913 }
2914
2915 late_initcall(io_apic_bug_finalize);
2916
2917 static void resume_ioapic_id(int ioapic_idx)
2918 {
2919         unsigned long flags;
2920         union IO_APIC_reg_00 reg_00;
2921
2922         raw_spin_lock_irqsave(&ioapic_lock, flags);
2923         reg_00.raw = io_apic_read(ioapic_idx, 0);
2924         if (reg_00.bits.ID != mpc_ioapic_id(ioapic_idx)) {
2925                 reg_00.bits.ID = mpc_ioapic_id(ioapic_idx);
2926                 io_apic_write(ioapic_idx, 0, reg_00.raw);
2927         }
2928         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
2929 }
2930
2931 static void ioapic_resume(void)
2932 {
2933         int ioapic_idx;
2934
2935         for (ioapic_idx = nr_ioapics - 1; ioapic_idx >= 0; ioapic_idx--)
2936                 resume_ioapic_id(ioapic_idx);
2937
2938         restore_ioapic_entries();
2939 }
2940
2941 static struct syscore_ops ioapic_syscore_ops = {
2942         .suspend = save_ioapic_entries,
2943         .resume = ioapic_resume,
2944 };
2945
2946 static int __init ioapic_init_ops(void)
2947 {
2948         register_syscore_ops(&ioapic_syscore_ops);
2949
2950         return 0;
2951 }
2952
2953 device_initcall(ioapic_init_ops);
2954
2955 /*
2956  * Dynamic irq allocate and deallocation
2957  */
2958 unsigned int create_irq_nr(unsigned int from, int node)
2959 {
2960         struct irq_cfg *cfg;
2961         unsigned long flags;
2962         unsigned int ret = 0;
2963         int irq;
2964
2965         if (from < nr_irqs_gsi)
2966                 from = nr_irqs_gsi;
2967
2968         irq = alloc_irq_from(from, node);
2969         if (irq < 0)
2970                 return 0;
2971         cfg = alloc_irq_cfg(irq, node);
2972         if (!cfg) {
2973                 free_irq_at(irq, NULL);
2974                 return 0;
2975         }
2976
2977         raw_spin_lock_irqsave(&vector_lock, flags);
2978         if (!__assign_irq_vector(irq, cfg, apic->target_cpus()))
2979                 ret = irq;
2980         raw_spin_unlock_irqrestore(&vector_lock, flags);
2981
2982         if (ret) {
2983                 irq_set_chip_data(irq, cfg);
2984                 irq_clear_status_flags(irq, IRQ_NOREQUEST);
2985         } else {
2986                 free_irq_at(irq, cfg);
2987         }
2988         return ret;
2989 }
2990
2991 int create_irq(void)
2992 {
2993         int node = cpu_to_node(0);
2994         unsigned int irq_want;
2995         int irq;
2996
2997         irq_want = nr_irqs_gsi;
2998         irq = create_irq_nr(irq_want, node);
2999
3000         if (irq == 0)
3001                 irq = -1;
3002
3003         return irq;
3004 }
3005
3006 void destroy_irq(unsigned int irq)
3007 {
3008         struct irq_cfg *cfg = irq_get_chip_data(irq);
3009         unsigned long flags;
3010
3011         irq_set_status_flags(irq, IRQ_NOREQUEST|IRQ_NOPROBE);
3012
3013         if (irq_remapped(cfg))
3014                 free_remapped_irq(irq);
3015         raw_spin_lock_irqsave(&vector_lock, flags);
3016         __clear_irq_vector(irq, cfg);
3017         raw_spin_unlock_irqrestore(&vector_lock, flags);
3018         free_irq_at(irq, cfg);
3019 }
3020
3021 /*
3022  * MSI message composition
3023  */
3024 #ifdef CONFIG_PCI_MSI
3025 static int msi_compose_msg(struct pci_dev *pdev, unsigned int irq,
3026                            struct msi_msg *msg, u8 hpet_id)
3027 {
3028         struct irq_cfg *cfg;
3029         int err;
3030         unsigned dest;
3031
3032         if (disable_apic)
3033                 return -ENXIO;
3034
3035         cfg = irq_cfg(irq);
3036         err = assign_irq_vector(irq, cfg, apic->target_cpus());
3037         if (err)
3038                 return err;
3039
3040         dest = apic->cpu_mask_to_apicid_and(cfg->domain, apic->target_cpus());
3041
3042         if (irq_remapped(cfg)) {
3043                 compose_remapped_msi_msg(pdev, irq, dest, msg, hpet_id);
3044                 return err;
3045         }
3046
3047         if (x2apic_enabled())
3048                 msg->address_hi = MSI_ADDR_BASE_HI |
3049                                   MSI_ADDR_EXT_DEST_ID(dest);
3050         else
3051                 msg->address_hi = MSI_ADDR_BASE_HI;
3052
3053         msg->address_lo =
3054                 MSI_ADDR_BASE_LO |
3055                 ((apic->irq_dest_mode == 0) ?
3056                         MSI_ADDR_DEST_MODE_PHYSICAL:
3057                         MSI_ADDR_DEST_MODE_LOGICAL) |
3058                 ((apic->irq_delivery_mode != dest_LowestPrio) ?
3059                         MSI_ADDR_REDIRECTION_CPU:
3060                         MSI_ADDR_REDIRECTION_LOWPRI) |
3061                 MSI_ADDR_DEST_ID(dest);
3062
3063         msg->data =
3064                 MSI_DATA_TRIGGER_EDGE |
3065                 MSI_DATA_LEVEL_ASSERT |
3066                 ((apic->irq_delivery_mode != dest_LowestPrio) ?
3067                         MSI_DATA_DELIVERY_FIXED:
3068                         MSI_DATA_DELIVERY_LOWPRI) |
3069                 MSI_DATA_VECTOR(cfg->vector);
3070
3071         return err;
3072 }
3073
3074 #ifdef CONFIG_SMP
3075 static int
3076 msi_set_affinity(struct irq_data *data, const struct cpumask *mask, bool force)
3077 {
3078         struct irq_cfg *cfg = data->chip_data;
3079         struct msi_msg msg;
3080         unsigned int dest;
3081
3082         if (__ioapic_set_affinity(data, mask, &dest))
3083                 return -1;
3084
3085         __get_cached_msi_msg(data->msi_desc, &msg);
3086
3087         msg.data &= ~MSI_DATA_VECTOR_MASK;
3088         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3089         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3090         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3091
3092         __write_msi_msg(data->msi_desc, &msg);
3093
3094         return 0;
3095 }
3096 #endif /* CONFIG_SMP */
3097
3098 /*
3099  * IRQ Chip for MSI PCI/PCI-X/PCI-Express Devices,
3100  * which implement the MSI or MSI-X Capability Structure.
3101  */
3102 static struct irq_chip msi_chip = {
3103         .name                   = "PCI-MSI",
3104         .irq_unmask             = unmask_msi_irq,
3105         .irq_mask               = mask_msi_irq,
3106         .irq_ack                = ack_apic_edge,
3107 #ifdef CONFIG_SMP
3108         .irq_set_affinity       = msi_set_affinity,
3109 #endif
3110         .irq_retrigger          = ioapic_retrigger_irq,
3111 };
3112
3113 static int setup_msi_irq(struct pci_dev *dev, struct msi_desc *msidesc, int irq)
3114 {
3115         struct irq_chip *chip = &msi_chip;
3116         struct msi_msg msg;
3117         int ret;
3118
3119         ret = msi_compose_msg(dev, irq, &msg, -1);
3120         if (ret < 0)
3121                 return ret;
3122
3123         irq_set_msi_desc(irq, msidesc);
3124         write_msi_msg(irq, &msg);
3125
3126         if (irq_remapped(irq_get_chip_data(irq))) {
3127                 irq_set_status_flags(irq, IRQ_MOVE_PCNTXT);
3128                 irq_remap_modify_chip_defaults(chip);
3129         }
3130
3131         irq_set_chip_and_handler_name(irq, chip, handle_edge_irq, "edge");
3132
3133         dev_printk(KERN_DEBUG, &dev->dev, "irq %d for MSI/MSI-X\n", irq);
3134
3135         return 0;
3136 }
3137
3138 int native_setup_msi_irqs(struct pci_dev *dev, int nvec, int type)
3139 {
3140         int node, ret, sub_handle, index = 0;
3141         unsigned int irq, irq_want;
3142         struct msi_desc *msidesc;
3143
3144         /* x86 doesn't support multiple MSI yet */
3145         if (type == PCI_CAP_ID_MSI && nvec > 1)
3146                 return 1;
3147
3148         node = dev_to_node(&dev->dev);
3149         irq_want = nr_irqs_gsi;
3150         sub_handle = 0;
3151         list_for_each_entry(msidesc, &dev->msi_list, list) {
3152                 irq = create_irq_nr(irq_want, node);
3153                 if (irq == 0)
3154                         return -1;
3155                 irq_want = irq + 1;
3156                 if (!irq_remapping_enabled)
3157                         goto no_ir;
3158
3159                 if (!sub_handle) {
3160                         /*
3161                          * allocate the consecutive block of IRTE's
3162                          * for 'nvec'
3163                          */
3164                         index = msi_alloc_remapped_irq(dev, irq, nvec);
3165                         if (index < 0) {
3166                                 ret = index;
3167                                 goto error;
3168                         }
3169                 } else {
3170                         ret = msi_setup_remapped_irq(dev, irq, index,
3171                                                      sub_handle);
3172                         if (ret < 0)
3173                                 goto error;
3174                 }
3175 no_ir:
3176                 ret = setup_msi_irq(dev, msidesc, irq);
3177                 if (ret < 0)
3178                         goto error;
3179                 sub_handle++;
3180         }
3181         return 0;
3182
3183 error:
3184         destroy_irq(irq);
3185         return ret;
3186 }
3187
3188 void native_teardown_msi_irq(unsigned int irq)
3189 {
3190         destroy_irq(irq);
3191 }
3192
3193 #ifdef CONFIG_DMAR_TABLE
3194 #ifdef CONFIG_SMP
3195 static int
3196 dmar_msi_set_affinity(struct irq_data *data, const struct cpumask *mask,
3197                       bool force)
3198 {
3199         struct irq_cfg *cfg = data->chip_data;
3200         unsigned int dest, irq = data->irq;
3201         struct msi_msg msg;
3202
3203         if (__ioapic_set_affinity(data, mask, &dest))
3204                 return -1;
3205
3206         dmar_msi_read(irq, &msg);
3207
3208         msg.data &= ~MSI_DATA_VECTOR_MASK;
3209         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3210         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3211         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3212         msg.address_hi = MSI_ADDR_BASE_HI | MSI_ADDR_EXT_DEST_ID(dest);
3213
3214         dmar_msi_write(irq, &msg);
3215
3216         return 0;
3217 }
3218
3219 #endif /* CONFIG_SMP */
3220
3221 static struct irq_chip dmar_msi_type = {
3222         .name                   = "DMAR_MSI",
3223         .irq_unmask             = dmar_msi_unmask,
3224         .irq_mask               = dmar_msi_mask,
3225         .irq_ack                = ack_apic_edge,
3226 #ifdef CONFIG_SMP
3227         .irq_set_affinity       = dmar_msi_set_affinity,
3228 #endif
3229         .irq_retrigger          = ioapic_retrigger_irq,
3230 };
3231
3232 int arch_setup_dmar_msi(unsigned int irq)
3233 {
3234         int ret;
3235         struct msi_msg msg;
3236
3237         ret = msi_compose_msg(NULL, irq, &msg, -1);
3238         if (ret < 0)
3239                 return ret;
3240         dmar_msi_write(irq, &msg);
3241         irq_set_chip_and_handler_name(irq, &dmar_msi_type, handle_edge_irq,
3242                                       "edge");
3243         return 0;
3244 }
3245 #endif
3246
3247 #ifdef CONFIG_HPET_TIMER
3248
3249 #ifdef CONFIG_SMP
3250 static int hpet_msi_set_affinity(struct irq_data *data,
3251                                  const struct cpumask *mask, bool force)
3252 {
3253         struct irq_cfg *cfg = data->chip_data;
3254         struct msi_msg msg;
3255         unsigned int dest;
3256
3257         if (__ioapic_set_affinity(data, mask, &dest))
3258                 return -1;
3259
3260         hpet_msi_read(data->handler_data, &msg);
3261
3262         msg.data &= ~MSI_DATA_VECTOR_MASK;
3263         msg.data |= MSI_DATA_VECTOR(cfg->vector);
3264         msg.address_lo &= ~MSI_ADDR_DEST_ID_MASK;
3265         msg.address_lo |= MSI_ADDR_DEST_ID(dest);
3266
3267         hpet_msi_write(data->handler_data, &msg);
3268
3269         return 0;
3270 }
3271
3272 #endif /* CONFIG_SMP */
3273
3274 static struct irq_chip hpet_msi_type = {
3275         .name = "HPET_MSI",
3276         .irq_unmask = hpet_msi_unmask,
3277         .irq_mask = hpet_msi_mask,
3278         .irq_ack = ack_apic_edge,
3279 #ifdef CONFIG_SMP
3280         .irq_set_affinity = hpet_msi_set_affinity,
3281 #endif
3282         .irq_retrigger = ioapic_retrigger_irq,
3283 };
3284
3285 int arch_setup_hpet_msi(unsigned int irq, unsigned int id)
3286 {
3287         struct irq_chip *chip = &hpet_msi_type;
3288         struct msi_msg msg;
3289         int ret;
3290
3291         if (irq_remapping_enabled) {
3292                 if (!setup_hpet_msi_remapped(irq, id))
3293                         return -1;
3294         }
3295
3296         ret = msi_compose_msg(NULL, irq, &msg, id);
3297         if (ret < 0)
3298                 return ret;
3299
3300         hpet_msi_write(irq_get_handler_data(irq), &msg);
3301         irq_set_status_flags(irq, IRQ_MOVE_PCNTXT);
3302         if (irq_remapped(irq_get_chip_data(irq)))
3303                 irq_remap_modify_chip_defaults(chip);
3304
3305         irq_set_chip_and_handler_name(irq, chip, handle_edge_irq, "edge");
3306         return 0;
3307 }
3308 #endif
3309
3310 #endif /* CONFIG_PCI_MSI */
3311 /*
3312  * Hypertransport interrupt support
3313  */
3314 #ifdef CONFIG_HT_IRQ
3315
3316 #ifdef CONFIG_SMP
3317
3318 static void target_ht_irq(unsigned int irq, unsigned int dest, u8 vector)
3319 {
3320         struct ht_irq_msg msg;
3321         fetch_ht_irq_msg(irq, &msg);
3322
3323         msg.address_lo &= ~(HT_IRQ_LOW_VECTOR_MASK | HT_IRQ_LOW_DEST_ID_MASK);
3324         msg.address_hi &= ~(HT_IRQ_HIGH_DEST_ID_MASK);
3325
3326         msg.address_lo |= HT_IRQ_LOW_VECTOR(vector) | HT_IRQ_LOW_DEST_ID(dest);
3327         msg.address_hi |= HT_IRQ_HIGH_DEST_ID(dest);
3328
3329         write_ht_irq_msg(irq, &msg);
3330 }
3331
3332 static int
3333 ht_set_affinity(struct irq_data *data, const struct cpumask *mask, bool force)
3334 {
3335         struct irq_cfg *cfg = data->chip_data;
3336         unsigned int dest;
3337
3338         if (__ioapic_set_affinity(data, mask, &dest))
3339                 return -1;
3340
3341         target_ht_irq(data->irq, dest, cfg->vector);
3342         return 0;
3343 }
3344
3345 #endif
3346
3347 static struct irq_chip ht_irq_chip = {
3348         .name                   = "PCI-HT",
3349         .irq_mask               = mask_ht_irq,
3350         .irq_unmask             = unmask_ht_irq,
3351         .irq_ack                = ack_apic_edge,
3352 #ifdef CONFIG_SMP
3353         .irq_set_affinity       = ht_set_affinity,
3354 #endif
3355         .irq_retrigger          = ioapic_retrigger_irq,
3356 };
3357
3358 int arch_setup_ht_irq(unsigned int irq, struct pci_dev *dev)
3359 {
3360         struct irq_cfg *cfg;
3361         int err;
3362
3363         if (disable_apic)
3364                 return -ENXIO;
3365
3366         cfg = irq_cfg(irq);
3367         err = assign_irq_vector(irq, cfg, apic->target_cpus());
3368         if (!err) {
3369                 struct ht_irq_msg msg;
3370                 unsigned dest;
3371
3372                 dest = apic->cpu_mask_to_apicid_and(cfg->domain,
3373                                                     apic->target_cpus());
3374
3375                 msg.address_hi = HT_IRQ_HIGH_DEST_ID(dest);
3376
3377                 msg.address_lo =
3378                         HT_IRQ_LOW_BASE |
3379                         HT_IRQ_LOW_DEST_ID(dest) |
3380                         HT_IRQ_LOW_VECTOR(cfg->vector) |
3381                         ((apic->irq_dest_mode == 0) ?
3382                                 HT_IRQ_LOW_DM_PHYSICAL :
3383                                 HT_IRQ_LOW_DM_LOGICAL) |
3384                         HT_IRQ_LOW_RQEOI_EDGE |
3385                         ((apic->irq_delivery_mode != dest_LowestPrio) ?
3386                                 HT_IRQ_LOW_MT_FIXED :
3387                                 HT_IRQ_LOW_MT_ARBITRATED) |
3388                         HT_IRQ_LOW_IRQ_MASKED;
3389
3390                 write_ht_irq_msg(irq, &msg);
3391
3392                 irq_set_chip_and_handler_name(irq, &ht_irq_chip,
3393                                               handle_edge_irq, "edge");
3394
3395                 dev_printk(KERN_DEBUG, &dev->dev, "irq %d for HT\n", irq);
3396         }
3397         return err;
3398 }
3399 #endif /* CONFIG_HT_IRQ */
3400
3401 static int
3402 io_apic_setup_irq_pin(unsigned int irq, int node, struct io_apic_irq_attr *attr)
3403 {
3404         struct irq_cfg *cfg = alloc_irq_and_cfg_at(irq, node);
3405         int ret;
3406
3407         if (!cfg)
3408                 return -EINVAL;
3409         ret = __add_pin_to_irq_node(cfg, node, attr->ioapic, attr->ioapic_pin);
3410         if (!ret)
3411                 setup_ioapic_irq(irq, cfg, attr);
3412         return ret;
3413 }
3414
3415 int io_apic_setup_irq_pin_once(unsigned int irq, int node,
3416                                struct io_apic_irq_attr *attr)
3417 {
3418         unsigned int ioapic_idx = attr->ioapic, pin = attr->ioapic_pin;
3419         int ret;
3420
3421         /* Avoid redundant programming */
3422         if (test_bit(pin, ioapics[ioapic_idx].pin_programmed)) {
3423                 pr_debug("Pin %d-%d already programmed\n",
3424                          mpc_ioapic_id(ioapic_idx), pin);
3425                 return 0;
3426         }
3427         ret = io_apic_setup_irq_pin(irq, node, attr);
3428         if (!ret)
3429                 set_bit(pin, ioapics[ioapic_idx].pin_programmed);
3430         return ret;
3431 }
3432
3433 static int __init io_apic_get_redir_entries(int ioapic)
3434 {
3435         union IO_APIC_reg_01    reg_01;
3436         unsigned long flags;
3437
3438         raw_spin_lock_irqsave(&ioapic_lock, flags);
3439         reg_01.raw = io_apic_read(ioapic, 1);
3440         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3441
3442         /* The register returns the maximum index redir index
3443          * supported, which is one less than the total number of redir
3444          * entries.
3445          */
3446         return reg_01.bits.entries + 1;
3447 }
3448
3449 static void __init probe_nr_irqs_gsi(void)
3450 {
3451         int nr;
3452
3453         nr = gsi_top + NR_IRQS_LEGACY;
3454         if (nr > nr_irqs_gsi)
3455                 nr_irqs_gsi = nr;
3456
3457         printk(KERN_DEBUG "nr_irqs_gsi: %d\n", nr_irqs_gsi);
3458 }
3459
3460 int get_nr_irqs_gsi(void)
3461 {
3462         return nr_irqs_gsi;
3463 }
3464
3465 int __init arch_probe_nr_irqs(void)
3466 {
3467         int nr;
3468
3469         if (nr_irqs > (NR_VECTORS * nr_cpu_ids))
3470                 nr_irqs = NR_VECTORS * nr_cpu_ids;
3471
3472         nr = nr_irqs_gsi + 8 * nr_cpu_ids;
3473 #if defined(CONFIG_PCI_MSI) || defined(CONFIG_HT_IRQ)
3474         /*
3475          * for MSI and HT dyn irq
3476          */
3477         nr += nr_irqs_gsi * 16;
3478 #endif
3479         if (nr < nr_irqs)
3480                 nr_irqs = nr;
3481
3482         return NR_IRQS_LEGACY;
3483 }
3484
3485 int io_apic_set_pci_routing(struct device *dev, int irq,
3486                             struct io_apic_irq_attr *irq_attr)
3487 {
3488         int node;
3489
3490         if (!IO_APIC_IRQ(irq)) {
3491                 apic_printk(APIC_QUIET,KERN_ERR "IOAPIC[%d]: Invalid reference to IRQ 0\n",
3492                             irq_attr->ioapic);
3493                 return -EINVAL;
3494         }
3495
3496         node = dev ? dev_to_node(dev) : cpu_to_node(0);
3497
3498         return io_apic_setup_irq_pin_once(irq, node, irq_attr);
3499 }
3500
3501 #ifdef CONFIG_X86_32
3502 static int __init io_apic_get_unique_id(int ioapic, int apic_id)
3503 {
3504         union IO_APIC_reg_00 reg_00;
3505         static physid_mask_t apic_id_map = PHYSID_MASK_NONE;
3506         physid_mask_t tmp;
3507         unsigned long flags;
3508         int i = 0;
3509
3510         /*
3511          * The P4 platform supports up to 256 APIC IDs on two separate APIC
3512          * buses (one for LAPICs, one for IOAPICs), where predecessors only
3513          * supports up to 16 on one shared APIC bus.
3514          *
3515          * TBD: Expand LAPIC/IOAPIC support on P4-class systems to take full
3516          *      advantage of new APIC bus architecture.
3517          */
3518
3519         if (physids_empty(apic_id_map))
3520                 apic->ioapic_phys_id_map(&phys_cpu_present_map, &apic_id_map);
3521
3522         raw_spin_lock_irqsave(&ioapic_lock, flags);
3523         reg_00.raw = io_apic_read(ioapic, 0);
3524         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3525
3526         if (apic_id >= get_physical_broadcast()) {
3527                 printk(KERN_WARNING "IOAPIC[%d]: Invalid apic_id %d, trying "
3528                         "%d\n", ioapic, apic_id, reg_00.bits.ID);
3529                 apic_id = reg_00.bits.ID;
3530         }
3531
3532         /*
3533          * Every APIC in a system must have a unique ID or we get lots of nice
3534          * 'stuck on smp_invalidate_needed IPI wait' messages.
3535          */
3536         if (apic->check_apicid_used(&apic_id_map, apic_id)) {
3537
3538                 for (i = 0; i < get_physical_broadcast(); i++) {
3539                         if (!apic->check_apicid_used(&apic_id_map, i))
3540                                 break;
3541                 }
3542
3543                 if (i == get_physical_broadcast())
3544                         panic("Max apic_id exceeded!\n");
3545
3546                 printk(KERN_WARNING "IOAPIC[%d]: apic_id %d already used, "
3547                         "trying %d\n", ioapic, apic_id, i);
3548
3549                 apic_id = i;
3550         }
3551
3552         apic->apicid_to_cpu_present(apic_id, &tmp);
3553         physids_or(apic_id_map, apic_id_map, tmp);
3554
3555         if (reg_00.bits.ID != apic_id) {
3556                 reg_00.bits.ID = apic_id;
3557
3558                 raw_spin_lock_irqsave(&ioapic_lock, flags);
3559                 io_apic_write(ioapic, 0, reg_00.raw);
3560                 reg_00.raw = io_apic_read(ioapic, 0);
3561                 raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3562
3563                 /* Sanity check */
3564                 if (reg_00.bits.ID != apic_id) {
3565                         pr_err("IOAPIC[%d]: Unable to change apic_id!\n",
3566                                ioapic);
3567                         return -1;
3568                 }
3569         }
3570
3571         apic_printk(APIC_VERBOSE, KERN_INFO
3572                         "IOAPIC[%d]: Assigned apic_id %d\n", ioapic, apic_id);
3573
3574         return apic_id;
3575 }
3576
3577 static u8 __init io_apic_unique_id(u8 id)
3578 {
3579         if ((boot_cpu_data.x86_vendor == X86_VENDOR_INTEL) &&
3580             !APIC_XAPIC(apic_version[boot_cpu_physical_apicid]))
3581                 return io_apic_get_unique_id(nr_ioapics, id);
3582         else
3583                 return id;
3584 }
3585 #else
3586 static u8 __init io_apic_unique_id(u8 id)
3587 {
3588         int i;
3589         DECLARE_BITMAP(used, 256);
3590
3591         bitmap_zero(used, 256);
3592         for (i = 0; i < nr_ioapics; i++) {
3593                 __set_bit(mpc_ioapic_id(i), used);
3594         }
3595         if (!test_bit(id, used))
3596                 return id;
3597         return find_first_zero_bit(used, 256);
3598 }
3599 #endif
3600
3601 static int __init io_apic_get_version(int ioapic)
3602 {
3603         union IO_APIC_reg_01    reg_01;
3604         unsigned long flags;
3605
3606         raw_spin_lock_irqsave(&ioapic_lock, flags);
3607         reg_01.raw = io_apic_read(ioapic, 1);
3608         raw_spin_unlock_irqrestore(&ioapic_lock, flags);
3609
3610         return reg_01.bits.version;
3611 }
3612
3613 int acpi_get_override_irq(u32 gsi, int *trigger, int *polarity)
3614 {
3615         int ioapic, pin, idx;
3616
3617         if (skip_ioapic_setup)
3618                 return -1;
3619
3620         ioapic = mp_find_ioapic(gsi);
3621         if (ioapic < 0)
3622                 return -1;
3623
3624         pin = mp_find_ioapic_pin(ioapic, gsi);
3625         if (pin < 0)
3626                 return -1;
3627
3628         idx = find_irq_entry(ioapic, pin, mp_INT);
3629         if (idx < 0)
3630                 return -1;
3631
3632         *trigger = irq_trigger(idx);
3633         *polarity = irq_polarity(idx);
3634         return 0;
3635 }
3636
3637 /*
3638  * This function currently is only a helper for the i386 smp boot process where
3639  * we need to reprogram the ioredtbls to cater for the cpus which have come online
3640  * so mask in all cases should simply be apic->target_cpus()
3641  */
3642 #ifdef CONFIG_SMP
3643 void __init setup_ioapic_dest(void)
3644 {
3645         int pin, ioapic, irq, irq_entry;
3646         const struct cpumask *mask;
3647         struct irq_data *idata;
3648
3649         if (skip_ioapic_setup == 1)
3650                 return;
3651
3652         for (ioapic = 0; ioapic < nr_ioapics; ioapic++)
3653         for (pin = 0; pin < ioapics[ioapic].nr_registers; pin++) {
3654                 irq_entry = find_irq_entry(ioapic, pin, mp_INT);
3655                 if (irq_entry == -1)
3656                         continue;
3657                 irq = pin_2_irq(irq_entry, ioapic, pin);
3658
3659                 if ((ioapic > 0) && (irq > 16))
3660                         continue;
3661
3662                 idata = irq_get_irq_data(irq);
3663
3664                 /*
3665                  * Honour affinities which have been set in early boot
3666                  */
3667                 if (!irqd_can_balance(idata) || irqd_affinity_was_set(idata))
3668                         mask = idata->affinity;
3669                 else
3670                         mask = apic->target_cpus();
3671
3672                 if (irq_remapping_enabled)
3673                         set_remapped_irq_affinity(idata, mask, false);
3674                 else
3675                         ioapic_set_affinity(idata, mask, false);
3676         }
3677
3678 }
3679 #endif
3680
3681 #define IOAPIC_RESOURCE_NAME_SIZE 11
3682
3683 static struct resource *ioapic_resources;
3684
3685 static struct resource * __init ioapic_setup_resources(int nr_ioapics)
3686 {
3687         unsigned long n;
3688         struct resource *res;
3689         char *mem;
3690         int i;
3691
3692         if (nr_ioapics <= 0)
3693                 return NULL;
3694
3695         n = IOAPIC_RESOURCE_NAME_SIZE + sizeof(struct resource);
3696         n *= nr_ioapics;
3697
3698         mem = alloc_bootmem(n);
3699         res = (void *)mem;
3700
3701         mem += sizeof(struct resource) * nr_ioapics;
3702
3703         for (i = 0; i < nr_ioapics; i++) {
3704                 res[i].name = mem;
3705                 res[i].flags = IORESOURCE_MEM | IORESOURCE_BUSY;
3706                 snprintf(mem, IOAPIC_RESOURCE_NAME_SIZE, "IOAPIC %u", i);
3707                 mem += IOAPIC_RESOURCE_NAME_SIZE;
3708         }
3709
3710         ioapic_resources = res;
3711
3712         return res;
3713 }
3714
3715 void __init native_io_apic_init_mappings(void)
3716 {
3717         unsigned long ioapic_phys, idx = FIX_IO_APIC_BASE_0;
3718         struct resource *ioapic_res;
3719         int i;
3720
3721         ioapic_res = ioapic_setup_resources(nr_ioapics);
3722         for (i = 0; i < nr_ioapics; i++) {
3723                 if (smp_found_config) {
3724                         ioapic_phys = mpc_ioapic_addr(i);
3725 #ifdef CONFIG_X86_32
3726                         if (!ioapic_phys) {
3727                                 printk(KERN_ERR
3728                                        "WARNING: bogus zero IO-APIC "
3729                                        "address found in MPTABLE, "
3730                                        "disabling IO/APIC support!\n");
3731                                 smp_found_config = 0;
3732                                 skip_ioapic_setup = 1;
3733                                 goto fake_ioapic_page;
3734                         }
3735 #endif
3736                 } else {
3737 #ifdef CONFIG_X86_32
3738 fake_ioapic_page:
3739 #endif
3740                         ioapic_phys = (unsigned long)alloc_bootmem_pages(PAGE_SIZE);
3741                         ioapic_phys = __pa(ioapic_phys);
3742                 }
3743                 set_fixmap_nocache(idx, ioapic_phys);
3744                 apic_printk(APIC_VERBOSE, "mapped IOAPIC to %08lx (%08lx)\n",
3745                         __fix_to_virt(idx) + (ioapic_phys & ~PAGE_MASK),
3746                         ioapic_phys);
3747                 idx++;
3748
3749                 ioapic_res->start = ioapic_phys;
3750                 ioapic_res->end = ioapic_phys + IO_APIC_SLOT_SIZE - 1;
3751                 ioapic_res++;
3752         }
3753
3754         probe_nr_irqs_gsi();
3755 }
3756
3757 void __init ioapic_insert_resources(void)
3758 {
3759         int i;
3760         struct resource *r = ioapic_resources;
3761
3762         if (!r) {
3763                 if (nr_ioapics > 0)
3764                         printk(KERN_ERR
3765                                 "IO APIC resources couldn't be allocated.\n");
3766                 return;
3767         }
3768
3769         for (i = 0; i < nr_ioapics; i++) {
3770                 insert_resource(&iomem_resource, r);
3771                 r++;
3772         }
3773 }
3774
3775 int mp_find_ioapic(u32 gsi)
3776 {
3777         int i = 0;
3778
3779         if (nr_ioapics == 0)
3780                 return -1;
3781
3782         /* Find the IOAPIC that manages this GSI. */
3783         for (i = 0; i < nr_ioapics; i++) {
3784                 struct mp_ioapic_gsi *gsi_cfg = mp_ioapic_gsi_routing(i);
3785                 if ((gsi >= gsi_cfg->gsi_base)
3786                     && (gsi <= gsi_cfg->gsi_end))
3787                         return i;
3788         }
3789
3790         printk(KERN_ERR "ERROR: Unable to locate IOAPIC for GSI %d\n", gsi);
3791         return -1;
3792 }
3793
3794 int mp_find_ioapic_pin(int ioapic, u32 gsi)
3795 {
3796         struct mp_ioapic_gsi *gsi_cfg;
3797
3798         if (WARN_ON(ioapic == -1))
3799                 return -1;
3800
3801         gsi_cfg = mp_ioapic_gsi_routing(ioapic);
3802         if (WARN_ON(gsi > gsi_cfg->gsi_end))
3803                 return -1;
3804
3805         return gsi - gsi_cfg->gsi_base;
3806 }
3807
3808 static __init int bad_ioapic(unsigned long address)
3809 {
3810         if (nr_ioapics >= MAX_IO_APICS) {
3811                 pr_warn("WARNING: Max # of I/O APICs (%d) exceeded (found %d), skipping\n",
3812                         MAX_IO_APICS, nr_ioapics);
3813                 return 1;
3814         }
3815         if (!address) {
3816                 pr_warn("WARNING: Bogus (zero) I/O APIC address found in table, skipping!\n");
3817                 return 1;
3818         }
3819         return 0;
3820 }
3821
3822 static __init int bad_ioapic_register(int idx)
3823 {
3824         union IO_APIC_reg_00 reg_00;
3825         union IO_APIC_reg_01 reg_01;
3826         union IO_APIC_reg_02 reg_02;
3827
3828         reg_00.raw = io_apic_read(idx, 0);
3829         reg_01.raw = io_apic_read(idx, 1);
3830         reg_02.raw = io_apic_read(idx, 2);
3831
3832         if (reg_00.raw == -1 && reg_01.raw == -1 && reg_02.raw == -1) {
3833                 pr_warn("I/O APIC 0x%x registers return all ones, skipping!\n",
3834                         mpc_ioapic_addr(idx));
3835                 return 1;
3836         }
3837
3838         return 0;
3839 }
3840
3841 void __init mp_register_ioapic(int id, u32 address, u32 gsi_base)
3842 {
3843         int idx = 0;
3844         int entries;
3845         struct mp_ioapic_gsi *gsi_cfg;
3846
3847         if (bad_ioapic(address))
3848                 return;
3849
3850         idx = nr_ioapics;
3851
3852         ioapics[idx].mp_config.type = MP_IOAPIC;
3853         ioapics[idx].mp_config.flags = MPC_APIC_USABLE;
3854         ioapics[idx].mp_config.apicaddr = address;
3855
3856         set_fixmap_nocache(FIX_IO_APIC_BASE_0 + idx, address);
3857
3858         if (bad_ioapic_register(idx)) {
3859                 clear_fixmap(FIX_IO_APIC_BASE_0 + idx);
3860                 return;
3861         }
3862
3863         ioapics[idx].mp_config.apicid = io_apic_unique_id(id);
3864         ioapics[idx].mp_config.apicver = io_apic_get_version(idx);
3865
3866         /*
3867          * Build basic GSI lookup table to facilitate gsi->io_apic lookups
3868          * and to prevent reprogramming of IOAPIC pins (PCI GSIs).
3869          */
3870         entries = io_apic_get_redir_entries(idx);
3871         gsi_cfg = mp_ioapic_gsi_routing(idx);
3872         gsi_cfg->gsi_base = gsi_base;
3873         gsi_cfg->gsi_end = gsi_base + entries - 1;
3874
3875         /*
3876          * The number of IO-APIC IRQ registers (== #pins):
3877          */
3878         ioapics[idx].nr_registers = entries;
3879
3880         if (gsi_cfg->gsi_end >= gsi_top)
3881                 gsi_top = gsi_cfg->gsi_end + 1;
3882
3883         pr_info("IOAPIC[%d]: apic_id %d, version %d, address 0x%x, GSI %d-%d\n",
3884                 idx, mpc_ioapic_id(idx),
3885                 mpc_ioapic_ver(idx), mpc_ioapic_addr(idx),
3886                 gsi_cfg->gsi_base, gsi_cfg->gsi_end);
3887
3888         nr_ioapics++;
3889 }
3890
3891 /* Enable IOAPIC early just for system timer */
3892 void __init pre_init_apic_IRQ0(void)
3893 {
3894         struct io_apic_irq_attr attr = { 0, 0, 0, 0 };
3895
3896         printk(KERN_INFO "Early APIC setup for system timer0\n");
3897 #ifndef CONFIG_SMP
3898         physid_set_mask_of_physid(boot_cpu_physical_apicid,
3899                                          &phys_cpu_present_map);
3900 #endif
3901         setup_local_APIC();
3902
3903         io_apic_setup_irq_pin(0, 0, &attr);
3904         irq_set_chip_and_handler_name(0, &ioapic_chip, handle_edge_irq,
3905                                       "edge");
3906 }