]> Pileus Git - ~andy/linux/blob - arch/mips/pmc-sierra/yosemite/setup.c
Merge branch 'bcmring/cleanup' into bcmring/removal
[~andy/linux] / arch / mips / pmc-sierra / yosemite / setup.c
1 /*
2  *  Copyright (C) 2003 PMC-Sierra Inc.
3  *  Author: Manish Lachwani (lachwani@pmc-sierra.com)
4  *
5  * Copyright (C) 2004 by Ralf Baechle (ralf@linux-mips.org)
6  *
7  *  This program is free software; you can redistribute  it and/or modify it
8  *  under  the terms of  the GNU General  Public License as published by the
9  *  Free Software Foundation;  either version 2 of the  License, or (at your
10  *  option) any later version.
11  *
12  *  THIS  SOFTWARE  IS PROVIDED   ``AS  IS'' AND   ANY  EXPRESS OR IMPLIED
13  *  WARRANTIES,   INCLUDING, BUT NOT  LIMITED  TO, THE IMPLIED WARRANTIES OF
14  *  MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN
15  *  NO  EVENT  SHALL   THE AUTHOR  BE    LIABLE FOR ANY   DIRECT, INDIRECT,
16  *  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
17  *  NOT LIMITED   TO, PROCUREMENT OF  SUBSTITUTE GOODS  OR SERVICES; LOSS OF
18  *  USE, DATA,  OR PROFITS; OR  BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
19  *  ANY THEORY OF LIABILITY, WHETHER IN  CONTRACT, STRICT LIABILITY, OR TORT
20  *  (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
21  *  THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
22  *
23  *  You should have received a copy of the  GNU General Public License along
24  *  with this program; if not, write  to the Free Software Foundation, Inc.,
25  *  675 Mass Ave, Cambridge, MA 02139, USA.
26  */
27 #include <linux/bcd.h>
28 #include <linux/init.h>
29 #include <linux/kernel.h>
30 #include <linux/export.h>
31 #include <linux/types.h>
32 #include <linux/mm.h>
33 #include <linux/bootmem.h>
34 #include <linux/swap.h>
35 #include <linux/ioport.h>
36 #include <linux/sched.h>
37 #include <linux/interrupt.h>
38 #include <linux/timex.h>
39 #include <linux/termios.h>
40 #include <linux/tty.h>
41 #include <linux/serial.h>
42 #include <linux/serial_core.h>
43 #include <linux/serial_8250.h>
44
45 #include <asm/time.h>
46 #include <asm/bootinfo.h>
47 #include <asm/page.h>
48 #include <asm/io.h>
49 #include <asm/irq.h>
50 #include <asm/processor.h>
51 #include <asm/reboot.h>
52 #include <asm/serial.h>
53 #include <asm/titan_dep.h>
54 #include <asm/m48t37.h>
55
56 #include "setup.h"
57
58 unsigned char titan_ge_mac_addr_base[6] = {
59         // 0x00, 0x03, 0xcc, 0x1d, 0x22, 0x00
60         0x00, 0xe0, 0x04, 0x00, 0x00, 0x21
61 };
62
63 unsigned long cpu_clock_freq;
64 unsigned long yosemite_base;
65
66 static struct m48t37_rtc *m48t37_base;
67
68 void __init bus_error_init(void)
69 {
70         /* Do nothing */
71 }
72
73
74 void read_persistent_clock(struct timespec *ts)
75 {
76         unsigned int year, month, day, hour, min, sec;
77         unsigned long flags;
78
79         spin_lock_irqsave(&rtc_lock, flags);
80         /* Stop the update to the time */
81         m48t37_base->control = 0x40;
82
83         year = bcd2bin(m48t37_base->year);
84         year += bcd2bin(m48t37_base->century) * 100;
85
86         month = bcd2bin(m48t37_base->month);
87         day = bcd2bin(m48t37_base->date);
88         hour = bcd2bin(m48t37_base->hour);
89         min = bcd2bin(m48t37_base->min);
90         sec = bcd2bin(m48t37_base->sec);
91
92         /* Start the update to the time again */
93         m48t37_base->control = 0x00;
94         spin_unlock_irqrestore(&rtc_lock, flags);
95
96         ts->tv_sec = mktime(year, month, day, hour, min, sec);
97         ts->tv_nsec = 0;
98 }
99
100 int rtc_mips_set_time(unsigned long tim)
101 {
102         struct rtc_time tm;
103         unsigned long flags;
104
105         /*
106          * Convert to a more useful format -- note months count from 0
107          * and years from 1900
108          */
109         rtc_time_to_tm(tim, &tm);
110         tm.tm_year += 1900;
111         tm.tm_mon += 1;
112
113         spin_lock_irqsave(&rtc_lock, flags);
114         /* enable writing */
115         m48t37_base->control = 0x80;
116
117         /* year */
118         m48t37_base->year = bin2bcd(tm.tm_year % 100);
119         m48t37_base->century = bin2bcd(tm.tm_year / 100);
120
121         /* month */
122         m48t37_base->month = bin2bcd(tm.tm_mon);
123
124         /* day */
125         m48t37_base->date = bin2bcd(tm.tm_mday);
126
127         /* hour/min/sec */
128         m48t37_base->hour = bin2bcd(tm.tm_hour);
129         m48t37_base->min = bin2bcd(tm.tm_min);
130         m48t37_base->sec = bin2bcd(tm.tm_sec);
131
132         /* day of week -- not really used, but let's keep it up-to-date */
133         m48t37_base->day = bin2bcd(tm.tm_wday + 1);
134
135         /* disable writing */
136         m48t37_base->control = 0x00;
137         spin_unlock_irqrestore(&rtc_lock, flags);
138
139         return 0;
140 }
141
142 void __init plat_time_init(void)
143 {
144         mips_hpt_frequency = cpu_clock_freq / 2;
145 mips_hpt_frequency = 33000000 * 3 * 5;
146 }
147
148 unsigned long ocd_base;
149
150 EXPORT_SYMBOL(ocd_base);
151
152 /*
153  * Common setup before any secondaries are started
154  */
155
156 #define TITAN_UART_CLK          3686400
157 #define TITAN_SERIAL_BASE_BAUD  (TITAN_UART_CLK / 16)
158 #define TITAN_SERIAL_IRQ        4
159 #define TITAN_SERIAL_BASE       0xfd000008UL
160
161 static void __init py_map_ocd(void)
162 {
163         ocd_base = (unsigned long) ioremap(OCD_BASE, OCD_SIZE);
164         if (!ocd_base)
165                 panic("Mapping OCD failed - game over.  Your score is 0.");
166
167         /* Kludge for PMON bug ... */
168         OCD_WRITE(0x0710, 0x0ffff029);
169 }
170
171 static void __init py_uart_setup(void)
172 {
173 #ifdef CONFIG_SERIAL_8250
174         struct uart_port up;
175
176         /*
177          * Register to interrupt zero because we share the interrupt with
178          * the serial driver which we don't properly support yet.
179          */
180         memset(&up, 0, sizeof(up));
181         up.membase      = (unsigned char *) ioremap(TITAN_SERIAL_BASE, 8);
182         up.irq          = TITAN_SERIAL_IRQ;
183         up.uartclk      = TITAN_UART_CLK;
184         up.regshift     = 0;
185         up.iotype       = UPIO_MEM;
186         up.flags        = UPF_BOOT_AUTOCONF | UPF_SKIP_TEST;
187         up.line         = 0;
188
189         if (early_serial_setup(&up))
190                 printk(KERN_ERR "Early serial init of port 0 failed\n");
191 #endif /* CONFIG_SERIAL_8250 */
192 }
193
194 static void __init py_rtc_setup(void)
195 {
196         m48t37_base = ioremap(YOSEMITE_RTC_BASE, YOSEMITE_RTC_SIZE);
197         if (!m48t37_base)
198                 printk(KERN_ERR "Mapping the RTC failed\n");
199 }
200
201 /* Not only time init but that's what the hook it's called through is named */
202 static void __init py_late_time_init(void)
203 {
204         py_map_ocd();
205         py_uart_setup();
206         py_rtc_setup();
207 }
208
209 void __init plat_mem_setup(void)
210 {
211         late_time_init = py_late_time_init;
212
213         /* Add memory regions */
214         add_memory_region(0x00000000, 0x10000000, BOOT_MEM_RAM);
215
216 #if 0 /* XXX Crash ...  */
217         OCD_WRITE(RM9000x2_OCD_HTSC,
218                   OCD_READ(RM9000x2_OCD_HTSC) | HYPERTRANSPORT_ENABLE);
219
220         /* Set the BAR. Shifted mode */
221         OCD_WRITE(RM9000x2_OCD_HTBAR0, HYPERTRANSPORT_BAR0_ADDR);
222         OCD_WRITE(RM9000x2_OCD_HTMASK0, HYPERTRANSPORT_SIZE0);
223 #endif
224 }