]> Pileus Git - ~andy/linux/blob - arch/mips/include/asm/mach-ath79/ar71xx_regs.h
MIPS: pci-ar724x: setup command register of the PCI controller
[~andy/linux] / arch / mips / include / asm / mach-ath79 / ar71xx_regs.h
1 /*
2  *  Atheros AR71XX/AR724X/AR913X SoC register definitions
3  *
4  *  Copyright (C) 2010-2011 Jaiganesh Narayanan <jnarayanan@atheros.com>
5  *  Copyright (C) 2008-2010 Gabor Juhos <juhosg@openwrt.org>
6  *  Copyright (C) 2008 Imre Kaloz <kaloz@openwrt.org>
7  *
8  *  Parts of this file are based on Atheros' 2.6.15/2.6.31 BSP
9  *
10  *  This program is free software; you can redistribute it and/or modify it
11  *  under the terms of the GNU General Public License version 2 as published
12  *  by the Free Software Foundation.
13  */
14
15 #ifndef __ASM_MACH_AR71XX_REGS_H
16 #define __ASM_MACH_AR71XX_REGS_H
17
18 #include <linux/types.h>
19 #include <linux/init.h>
20 #include <linux/io.h>
21 #include <linux/bitops.h>
22
23 #define AR71XX_APB_BASE         0x18000000
24 #define AR71XX_EHCI_BASE        0x1b000000
25 #define AR71XX_EHCI_SIZE        0x1000
26 #define AR71XX_OHCI_BASE        0x1c000000
27 #define AR71XX_OHCI_SIZE        0x1000
28 #define AR71XX_SPI_BASE         0x1f000000
29 #define AR71XX_SPI_SIZE         0x01000000
30
31 #define AR71XX_DDR_CTRL_BASE    (AR71XX_APB_BASE + 0x00000000)
32 #define AR71XX_DDR_CTRL_SIZE    0x100
33 #define AR71XX_UART_BASE        (AR71XX_APB_BASE + 0x00020000)
34 #define AR71XX_UART_SIZE        0x100
35 #define AR71XX_USB_CTRL_BASE    (AR71XX_APB_BASE + 0x00030000)
36 #define AR71XX_USB_CTRL_SIZE    0x100
37 #define AR71XX_GPIO_BASE        (AR71XX_APB_BASE + 0x00040000)
38 #define AR71XX_GPIO_SIZE        0x100
39 #define AR71XX_PLL_BASE         (AR71XX_APB_BASE + 0x00050000)
40 #define AR71XX_PLL_SIZE         0x100
41 #define AR71XX_RESET_BASE       (AR71XX_APB_BASE + 0x00060000)
42 #define AR71XX_RESET_SIZE       0x100
43
44 #define AR71XX_PCI_MEM_BASE     0x10000000
45 #define AR71XX_PCI_MEM_SIZE     0x07000000
46
47 #define AR71XX_PCI_WIN0_OFFS    0x10000000
48 #define AR71XX_PCI_WIN1_OFFS    0x11000000
49 #define AR71XX_PCI_WIN2_OFFS    0x12000000
50 #define AR71XX_PCI_WIN3_OFFS    0x13000000
51 #define AR71XX_PCI_WIN4_OFFS    0x14000000
52 #define AR71XX_PCI_WIN5_OFFS    0x15000000
53 #define AR71XX_PCI_WIN6_OFFS    0x16000000
54 #define AR71XX_PCI_WIN7_OFFS    0x07000000
55
56 #define AR71XX_PCI_CFG_BASE     \
57         (AR71XX_PCI_MEM_BASE + AR71XX_PCI_WIN7_OFFS + 0x10000)
58 #define AR71XX_PCI_CFG_SIZE     0x100
59
60 #define AR7240_USB_CTRL_BASE    (AR71XX_APB_BASE + 0x00030000)
61 #define AR7240_USB_CTRL_SIZE    0x100
62 #define AR7240_OHCI_BASE        0x1b000000
63 #define AR7240_OHCI_SIZE        0x1000
64
65 #define AR724X_PCI_MEM_BASE     0x10000000
66 #define AR724X_PCI_MEM_SIZE     0x04000000
67
68 #define AR724X_PCI_CFG_BASE     0x14000000
69 #define AR724X_PCI_CFG_SIZE     0x1000
70 #define AR724X_PCI_CRP_BASE     (AR71XX_APB_BASE + 0x000c0000)
71 #define AR724X_PCI_CRP_SIZE     0x1000
72 #define AR724X_PCI_CTRL_BASE    (AR71XX_APB_BASE + 0x000f0000)
73 #define AR724X_PCI_CTRL_SIZE    0x100
74
75 #define AR724X_EHCI_BASE        0x1b000000
76 #define AR724X_EHCI_SIZE        0x1000
77
78 #define AR913X_EHCI_BASE        0x1b000000
79 #define AR913X_EHCI_SIZE        0x1000
80 #define AR913X_WMAC_BASE        (AR71XX_APB_BASE + 0x000C0000)
81 #define AR913X_WMAC_SIZE        0x30000
82
83 #define AR933X_UART_BASE        (AR71XX_APB_BASE + 0x00020000)
84 #define AR933X_UART_SIZE        0x14
85 #define AR933X_WMAC_BASE        (AR71XX_APB_BASE + 0x00100000)
86 #define AR933X_WMAC_SIZE        0x20000
87 #define AR933X_EHCI_BASE        0x1b000000
88 #define AR933X_EHCI_SIZE        0x1000
89
90 #define AR934X_WMAC_BASE        (AR71XX_APB_BASE + 0x00100000)
91 #define AR934X_WMAC_SIZE        0x20000
92 #define AR934X_EHCI_BASE        0x1b000000
93 #define AR934X_EHCI_SIZE        0x200
94 #define AR934X_SRIF_BASE        (AR71XX_APB_BASE + 0x00116000)
95 #define AR934X_SRIF_SIZE        0x1000
96
97 /*
98  * DDR_CTRL block
99  */
100 #define AR71XX_DDR_REG_PCI_WIN0         0x7c
101 #define AR71XX_DDR_REG_PCI_WIN1         0x80
102 #define AR71XX_DDR_REG_PCI_WIN2         0x84
103 #define AR71XX_DDR_REG_PCI_WIN3         0x88
104 #define AR71XX_DDR_REG_PCI_WIN4         0x8c
105 #define AR71XX_DDR_REG_PCI_WIN5         0x90
106 #define AR71XX_DDR_REG_PCI_WIN6         0x94
107 #define AR71XX_DDR_REG_PCI_WIN7         0x98
108 #define AR71XX_DDR_REG_FLUSH_GE0        0x9c
109 #define AR71XX_DDR_REG_FLUSH_GE1        0xa0
110 #define AR71XX_DDR_REG_FLUSH_USB        0xa4
111 #define AR71XX_DDR_REG_FLUSH_PCI        0xa8
112
113 #define AR724X_DDR_REG_FLUSH_GE0        0x7c
114 #define AR724X_DDR_REG_FLUSH_GE1        0x80
115 #define AR724X_DDR_REG_FLUSH_USB        0x84
116 #define AR724X_DDR_REG_FLUSH_PCIE       0x88
117
118 #define AR913X_DDR_REG_FLUSH_GE0        0x7c
119 #define AR913X_DDR_REG_FLUSH_GE1        0x80
120 #define AR913X_DDR_REG_FLUSH_USB        0x84
121 #define AR913X_DDR_REG_FLUSH_WMAC       0x88
122
123 #define AR933X_DDR_REG_FLUSH_GE0        0x7c
124 #define AR933X_DDR_REG_FLUSH_GE1        0x80
125 #define AR933X_DDR_REG_FLUSH_USB        0x84
126 #define AR933X_DDR_REG_FLUSH_WMAC       0x88
127
128 #define AR934X_DDR_REG_FLUSH_GE0        0x9c
129 #define AR934X_DDR_REG_FLUSH_GE1        0xa0
130 #define AR934X_DDR_REG_FLUSH_USB        0xa4
131 #define AR934X_DDR_REG_FLUSH_PCIE       0xa8
132 #define AR934X_DDR_REG_FLUSH_WMAC       0xac
133
134 /*
135  * PLL block
136  */
137 #define AR71XX_PLL_REG_CPU_CONFIG       0x00
138 #define AR71XX_PLL_REG_SEC_CONFIG       0x04
139 #define AR71XX_PLL_REG_ETH0_INT_CLOCK   0x10
140 #define AR71XX_PLL_REG_ETH1_INT_CLOCK   0x14
141
142 #define AR71XX_PLL_DIV_SHIFT            3
143 #define AR71XX_PLL_DIV_MASK             0x1f
144 #define AR71XX_CPU_DIV_SHIFT            16
145 #define AR71XX_CPU_DIV_MASK             0x3
146 #define AR71XX_DDR_DIV_SHIFT            18
147 #define AR71XX_DDR_DIV_MASK             0x3
148 #define AR71XX_AHB_DIV_SHIFT            20
149 #define AR71XX_AHB_DIV_MASK             0x7
150
151 #define AR724X_PLL_REG_CPU_CONFIG       0x00
152 #define AR724X_PLL_REG_PCIE_CONFIG      0x18
153
154 #define AR724X_PLL_DIV_SHIFT            0
155 #define AR724X_PLL_DIV_MASK             0x3ff
156 #define AR724X_PLL_REF_DIV_SHIFT        10
157 #define AR724X_PLL_REF_DIV_MASK         0xf
158 #define AR724X_AHB_DIV_SHIFT            19
159 #define AR724X_AHB_DIV_MASK             0x1
160 #define AR724X_DDR_DIV_SHIFT            22
161 #define AR724X_DDR_DIV_MASK             0x3
162
163 #define AR913X_PLL_REG_CPU_CONFIG       0x00
164 #define AR913X_PLL_REG_ETH_CONFIG       0x04
165 #define AR913X_PLL_REG_ETH0_INT_CLOCK   0x14
166 #define AR913X_PLL_REG_ETH1_INT_CLOCK   0x18
167
168 #define AR913X_PLL_DIV_SHIFT            0
169 #define AR913X_PLL_DIV_MASK             0x3ff
170 #define AR913X_DDR_DIV_SHIFT            22
171 #define AR913X_DDR_DIV_MASK             0x3
172 #define AR913X_AHB_DIV_SHIFT            19
173 #define AR913X_AHB_DIV_MASK             0x1
174
175 #define AR933X_PLL_CPU_CONFIG_REG       0x00
176 #define AR933X_PLL_CLOCK_CTRL_REG       0x08
177
178 #define AR933X_PLL_CPU_CONFIG_NINT_SHIFT        10
179 #define AR933X_PLL_CPU_CONFIG_NINT_MASK         0x3f
180 #define AR933X_PLL_CPU_CONFIG_REFDIV_SHIFT      16
181 #define AR933X_PLL_CPU_CONFIG_REFDIV_MASK       0x1f
182 #define AR933X_PLL_CPU_CONFIG_OUTDIV_SHIFT      23
183 #define AR933X_PLL_CPU_CONFIG_OUTDIV_MASK       0x7
184
185 #define AR933X_PLL_CLOCK_CTRL_BYPASS            BIT(2)
186 #define AR933X_PLL_CLOCK_CTRL_CPU_DIV_SHIFT     5
187 #define AR933X_PLL_CLOCK_CTRL_CPU_DIV_MASK      0x3
188 #define AR933X_PLL_CLOCK_CTRL_DDR_DIV_SHIFT     10
189 #define AR933X_PLL_CLOCK_CTRL_DDR_DIV_MASK      0x3
190 #define AR933X_PLL_CLOCK_CTRL_AHB_DIV_SHIFT     15
191 #define AR933X_PLL_CLOCK_CTRL_AHB_DIV_MASK      0x7
192
193 #define AR934X_PLL_CPU_CONFIG_REG               0x00
194 #define AR934X_PLL_DDR_CONFIG_REG               0x04
195 #define AR934X_PLL_CPU_DDR_CLK_CTRL_REG         0x08
196
197 #define AR934X_PLL_CPU_CONFIG_NFRAC_SHIFT       0
198 #define AR934X_PLL_CPU_CONFIG_NFRAC_MASK        0x3f
199 #define AR934X_PLL_CPU_CONFIG_NINT_SHIFT        6
200 #define AR934X_PLL_CPU_CONFIG_NINT_MASK         0x3f
201 #define AR934X_PLL_CPU_CONFIG_REFDIV_SHIFT      12
202 #define AR934X_PLL_CPU_CONFIG_REFDIV_MASK       0x1f
203 #define AR934X_PLL_CPU_CONFIG_OUTDIV_SHIFT      19
204 #define AR934X_PLL_CPU_CONFIG_OUTDIV_MASK       0x3
205
206 #define AR934X_PLL_DDR_CONFIG_NFRAC_SHIFT       0
207 #define AR934X_PLL_DDR_CONFIG_NFRAC_MASK        0x3ff
208 #define AR934X_PLL_DDR_CONFIG_NINT_SHIFT        10
209 #define AR934X_PLL_DDR_CONFIG_NINT_MASK         0x3f
210 #define AR934X_PLL_DDR_CONFIG_REFDIV_SHIFT      16
211 #define AR934X_PLL_DDR_CONFIG_REFDIV_MASK       0x1f
212 #define AR934X_PLL_DDR_CONFIG_OUTDIV_SHIFT      23
213 #define AR934X_PLL_DDR_CONFIG_OUTDIV_MASK       0x7
214
215 #define AR934X_PLL_CPU_DDR_CLK_CTRL_CPU_PLL_BYPASS      BIT(2)
216 #define AR934X_PLL_CPU_DDR_CLK_CTRL_DDR_PLL_BYPASS      BIT(3)
217 #define AR934X_PLL_CPU_DDR_CLK_CTRL_AHB_PLL_BYPASS      BIT(4)
218 #define AR934X_PLL_CPU_DDR_CLK_CTRL_CPU_POST_DIV_SHIFT  5
219 #define AR934X_PLL_CPU_DDR_CLK_CTRL_CPU_POST_DIV_MASK   0x1f
220 #define AR934X_PLL_CPU_DDR_CLK_CTRL_DDR_POST_DIV_SHIFT  10
221 #define AR934X_PLL_CPU_DDR_CLK_CTRL_DDR_POST_DIV_MASK   0x1f
222 #define AR934X_PLL_CPU_DDR_CLK_CTRL_AHB_POST_DIV_SHIFT  15
223 #define AR934X_PLL_CPU_DDR_CLK_CTRL_AHB_POST_DIV_MASK   0x1f
224 #define AR934X_PLL_CPU_DDR_CLK_CTRL_CPUCLK_FROM_CPUPLL  BIT(20)
225 #define AR934X_PLL_CPU_DDR_CLK_CTRL_DDRCLK_FROM_DDRPLL  BIT(21)
226 #define AR934X_PLL_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL  BIT(24)
227
228 /*
229  * USB_CONFIG block
230  */
231 #define AR71XX_USB_CTRL_REG_FLADJ       0x00
232 #define AR71XX_USB_CTRL_REG_CONFIG      0x04
233
234 /*
235  * RESET block
236  */
237 #define AR71XX_RESET_REG_TIMER                  0x00
238 #define AR71XX_RESET_REG_TIMER_RELOAD           0x04
239 #define AR71XX_RESET_REG_WDOG_CTRL              0x08
240 #define AR71XX_RESET_REG_WDOG                   0x0c
241 #define AR71XX_RESET_REG_MISC_INT_STATUS        0x10
242 #define AR71XX_RESET_REG_MISC_INT_ENABLE        0x14
243 #define AR71XX_RESET_REG_PCI_INT_STATUS         0x18
244 #define AR71XX_RESET_REG_PCI_INT_ENABLE         0x1c
245 #define AR71XX_RESET_REG_GLOBAL_INT_STATUS      0x20
246 #define AR71XX_RESET_REG_RESET_MODULE           0x24
247 #define AR71XX_RESET_REG_PERFC_CTRL             0x2c
248 #define AR71XX_RESET_REG_PERFC0                 0x30
249 #define AR71XX_RESET_REG_PERFC1                 0x34
250 #define AR71XX_RESET_REG_REV_ID                 0x90
251
252 #define AR913X_RESET_REG_GLOBAL_INT_STATUS      0x18
253 #define AR913X_RESET_REG_RESET_MODULE           0x1c
254 #define AR913X_RESET_REG_PERF_CTRL              0x20
255 #define AR913X_RESET_REG_PERFC0                 0x24
256 #define AR913X_RESET_REG_PERFC1                 0x28
257
258 #define AR724X_RESET_REG_RESET_MODULE           0x1c
259
260 #define AR933X_RESET_REG_RESET_MODULE           0x1c
261 #define AR933X_RESET_REG_BOOTSTRAP              0xac
262
263 #define AR934X_RESET_REG_RESET_MODULE           0x1c
264 #define AR934X_RESET_REG_BOOTSTRAP              0xb0
265 #define AR934X_RESET_REG_PCIE_WMAC_INT_STATUS   0xac
266
267 #define MISC_INT_ETHSW                  BIT(12)
268 #define MISC_INT_TIMER4                 BIT(10)
269 #define MISC_INT_TIMER3                 BIT(9)
270 #define MISC_INT_TIMER2                 BIT(8)
271 #define MISC_INT_DMA                    BIT(7)
272 #define MISC_INT_OHCI                   BIT(6)
273 #define MISC_INT_PERFC                  BIT(5)
274 #define MISC_INT_WDOG                   BIT(4)
275 #define MISC_INT_UART                   BIT(3)
276 #define MISC_INT_GPIO                   BIT(2)
277 #define MISC_INT_ERROR                  BIT(1)
278 #define MISC_INT_TIMER                  BIT(0)
279
280 #define AR71XX_RESET_EXTERNAL           BIT(28)
281 #define AR71XX_RESET_FULL_CHIP          BIT(24)
282 #define AR71XX_RESET_CPU_NMI            BIT(21)
283 #define AR71XX_RESET_CPU_COLD           BIT(20)
284 #define AR71XX_RESET_DMA                BIT(19)
285 #define AR71XX_RESET_SLIC               BIT(18)
286 #define AR71XX_RESET_STEREO             BIT(17)
287 #define AR71XX_RESET_DDR                BIT(16)
288 #define AR71XX_RESET_GE1_MAC            BIT(13)
289 #define AR71XX_RESET_GE1_PHY            BIT(12)
290 #define AR71XX_RESET_USBSUS_OVERRIDE    BIT(10)
291 #define AR71XX_RESET_GE0_MAC            BIT(9)
292 #define AR71XX_RESET_GE0_PHY            BIT(8)
293 #define AR71XX_RESET_USB_OHCI_DLL       BIT(6)
294 #define AR71XX_RESET_USB_HOST           BIT(5)
295 #define AR71XX_RESET_USB_PHY            BIT(4)
296 #define AR71XX_RESET_PCI_BUS            BIT(1)
297 #define AR71XX_RESET_PCI_CORE           BIT(0)
298
299 #define AR7240_RESET_USB_HOST           BIT(5)
300 #define AR7240_RESET_OHCI_DLL           BIT(3)
301
302 #define AR724X_RESET_GE1_MDIO           BIT(23)
303 #define AR724X_RESET_GE0_MDIO           BIT(22)
304 #define AR724X_RESET_PCIE_PHY_SERIAL    BIT(10)
305 #define AR724X_RESET_PCIE_PHY           BIT(7)
306 #define AR724X_RESET_PCIE               BIT(6)
307 #define AR724X_RESET_USB_HOST           BIT(5)
308 #define AR724X_RESET_USB_PHY            BIT(4)
309 #define AR724X_RESET_USBSUS_OVERRIDE    BIT(3)
310
311 #define AR913X_RESET_AMBA2WMAC          BIT(22)
312 #define AR913X_RESET_USBSUS_OVERRIDE    BIT(10)
313 #define AR913X_RESET_USB_HOST           BIT(5)
314 #define AR913X_RESET_USB_PHY            BIT(4)
315
316 #define AR933X_RESET_WMAC               BIT(11)
317 #define AR933X_RESET_USB_HOST           BIT(5)
318 #define AR933X_RESET_USB_PHY            BIT(4)
319 #define AR933X_RESET_USBSUS_OVERRIDE    BIT(3)
320
321 #define AR934X_RESET_USB_PHY_ANALOG     BIT(11)
322 #define AR934X_RESET_USB_HOST           BIT(5)
323 #define AR934X_RESET_USB_PHY            BIT(4)
324 #define AR934X_RESET_USBSUS_OVERRIDE    BIT(3)
325
326 #define AR933X_BOOTSTRAP_REF_CLK_40     BIT(0)
327
328 #define AR934X_BOOTSTRAP_SW_OPTION8     BIT(23)
329 #define AR934X_BOOTSTRAP_SW_OPTION7     BIT(22)
330 #define AR934X_BOOTSTRAP_SW_OPTION6     BIT(21)
331 #define AR934X_BOOTSTRAP_SW_OPTION5     BIT(20)
332 #define AR934X_BOOTSTRAP_SW_OPTION4     BIT(19)
333 #define AR934X_BOOTSTRAP_SW_OPTION3     BIT(18)
334 #define AR934X_BOOTSTRAP_SW_OPTION2     BIT(17)
335 #define AR934X_BOOTSTRAP_SW_OPTION1     BIT(16)
336 #define AR934X_BOOTSTRAP_USB_MODE_DEVICE BIT(7)
337 #define AR934X_BOOTSTRAP_PCIE_RC        BIT(6)
338 #define AR934X_BOOTSTRAP_EJTAG_MODE     BIT(5)
339 #define AR934X_BOOTSTRAP_REF_CLK_40     BIT(4)
340 #define AR934X_BOOTSTRAP_BOOT_FROM_SPI  BIT(2)
341 #define AR934X_BOOTSTRAP_SDRAM_DISABLED BIT(1)
342 #define AR934X_BOOTSTRAP_DDR1           BIT(0)
343
344 #define AR934X_PCIE_WMAC_INT_WMAC_MISC          BIT(0)
345 #define AR934X_PCIE_WMAC_INT_WMAC_TX            BIT(1)
346 #define AR934X_PCIE_WMAC_INT_WMAC_RXLP          BIT(2)
347 #define AR934X_PCIE_WMAC_INT_WMAC_RXHP          BIT(3)
348 #define AR934X_PCIE_WMAC_INT_PCIE_RC            BIT(4)
349 #define AR934X_PCIE_WMAC_INT_PCIE_RC0           BIT(5)
350 #define AR934X_PCIE_WMAC_INT_PCIE_RC1           BIT(6)
351 #define AR934X_PCIE_WMAC_INT_PCIE_RC2           BIT(7)
352 #define AR934X_PCIE_WMAC_INT_PCIE_RC3           BIT(8)
353 #define AR934X_PCIE_WMAC_INT_WMAC_ALL \
354         (AR934X_PCIE_WMAC_INT_WMAC_MISC | AR934X_PCIE_WMAC_INT_WMAC_TX | \
355          AR934X_PCIE_WMAC_INT_WMAC_RXLP | AR934X_PCIE_WMAC_INT_WMAC_RXHP)
356
357 #define AR934X_PCIE_WMAC_INT_PCIE_ALL \
358         (AR934X_PCIE_WMAC_INT_PCIE_RC | AR934X_PCIE_WMAC_INT_PCIE_RC0 | \
359          AR934X_PCIE_WMAC_INT_PCIE_RC1 | AR934X_PCIE_WMAC_INT_PCIE_RC2 | \
360          AR934X_PCIE_WMAC_INT_PCIE_RC3)
361
362 #define REV_ID_MAJOR_MASK               0xfff0
363 #define REV_ID_MAJOR_AR71XX             0x00a0
364 #define REV_ID_MAJOR_AR913X             0x00b0
365 #define REV_ID_MAJOR_AR7240             0x00c0
366 #define REV_ID_MAJOR_AR7241             0x0100
367 #define REV_ID_MAJOR_AR7242             0x1100
368 #define REV_ID_MAJOR_AR9330             0x0110
369 #define REV_ID_MAJOR_AR9331             0x1110
370 #define REV_ID_MAJOR_AR9341             0x0120
371 #define REV_ID_MAJOR_AR9342             0x1120
372 #define REV_ID_MAJOR_AR9344             0x2120
373
374 #define AR71XX_REV_ID_MINOR_MASK        0x3
375 #define AR71XX_REV_ID_MINOR_AR7130      0x0
376 #define AR71XX_REV_ID_MINOR_AR7141      0x1
377 #define AR71XX_REV_ID_MINOR_AR7161      0x2
378 #define AR71XX_REV_ID_REVISION_MASK     0x3
379 #define AR71XX_REV_ID_REVISION_SHIFT    2
380
381 #define AR913X_REV_ID_MINOR_MASK        0x3
382 #define AR913X_REV_ID_MINOR_AR9130      0x0
383 #define AR913X_REV_ID_MINOR_AR9132      0x1
384 #define AR913X_REV_ID_REVISION_MASK     0x3
385 #define AR913X_REV_ID_REVISION_SHIFT    2
386
387 #define AR933X_REV_ID_REVISION_MASK     0x3
388
389 #define AR724X_REV_ID_REVISION_MASK     0x3
390
391 #define AR934X_REV_ID_REVISION_MASK     0xf
392
393 /*
394  * SPI block
395  */
396 #define AR71XX_SPI_REG_FS       0x00    /* Function Select */
397 #define AR71XX_SPI_REG_CTRL     0x04    /* SPI Control */
398 #define AR71XX_SPI_REG_IOC      0x08    /* SPI I/O Control */
399 #define AR71XX_SPI_REG_RDS      0x0c    /* Read Data Shift */
400
401 #define AR71XX_SPI_FS_GPIO      BIT(0)  /* Enable GPIO mode */
402
403 #define AR71XX_SPI_CTRL_RD      BIT(6)  /* Remap Disable */
404 #define AR71XX_SPI_CTRL_DIV_MASK 0x3f
405
406 #define AR71XX_SPI_IOC_DO       BIT(0)  /* Data Out pin */
407 #define AR71XX_SPI_IOC_CLK      BIT(8)  /* CLK pin */
408 #define AR71XX_SPI_IOC_CS(n)    BIT(16 + (n))
409 #define AR71XX_SPI_IOC_CS0      AR71XX_SPI_IOC_CS(0)
410 #define AR71XX_SPI_IOC_CS1      AR71XX_SPI_IOC_CS(1)
411 #define AR71XX_SPI_IOC_CS2      AR71XX_SPI_IOC_CS(2)
412 #define AR71XX_SPI_IOC_CS_ALL   (AR71XX_SPI_IOC_CS0 | AR71XX_SPI_IOC_CS1 | \
413                                  AR71XX_SPI_IOC_CS2)
414
415 /*
416  * GPIO block
417  */
418 #define AR71XX_GPIO_REG_OE              0x00
419 #define AR71XX_GPIO_REG_IN              0x04
420 #define AR71XX_GPIO_REG_OUT             0x08
421 #define AR71XX_GPIO_REG_SET             0x0c
422 #define AR71XX_GPIO_REG_CLEAR           0x10
423 #define AR71XX_GPIO_REG_INT_MODE        0x14
424 #define AR71XX_GPIO_REG_INT_TYPE        0x18
425 #define AR71XX_GPIO_REG_INT_POLARITY    0x1c
426 #define AR71XX_GPIO_REG_INT_PENDING     0x20
427 #define AR71XX_GPIO_REG_INT_ENABLE      0x24
428 #define AR71XX_GPIO_REG_FUNC            0x28
429
430 #define AR934X_GPIO_REG_FUNC            0x6c
431
432 #define AR71XX_GPIO_COUNT               16
433 #define AR7240_GPIO_COUNT               18
434 #define AR7241_GPIO_COUNT               20
435 #define AR913X_GPIO_COUNT               22
436 #define AR933X_GPIO_COUNT               30
437 #define AR934X_GPIO_COUNT               23
438
439 /*
440  * SRIF block
441  */
442 #define AR934X_SRIF_CPU_DPLL1_REG       0x1c0
443 #define AR934X_SRIF_CPU_DPLL2_REG       0x1c4
444 #define AR934X_SRIF_CPU_DPLL3_REG       0x1c8
445
446 #define AR934X_SRIF_DDR_DPLL1_REG       0x240
447 #define AR934X_SRIF_DDR_DPLL2_REG       0x244
448 #define AR934X_SRIF_DDR_DPLL3_REG       0x248
449
450 #define AR934X_SRIF_DPLL1_REFDIV_SHIFT  27
451 #define AR934X_SRIF_DPLL1_REFDIV_MASK   0x1f
452 #define AR934X_SRIF_DPLL1_NINT_SHIFT    18
453 #define AR934X_SRIF_DPLL1_NINT_MASK     0x1ff
454 #define AR934X_SRIF_DPLL1_NFRAC_MASK    0x0003ffff
455
456 #define AR934X_SRIF_DPLL2_LOCAL_PLL     BIT(30)
457 #define AR934X_SRIF_DPLL2_OUTDIV_SHIFT  13
458 #define AR934X_SRIF_DPLL2_OUTDIV_MASK   0x7
459
460 #endif /* __ASM_MACH_AR71XX_REGS_H */