]> Pileus Git - ~andy/linux/blob - arch/arm/mm/proc-v7.S
Merge branch 'core-mutexes-for-linus' of git://git.kernel.org/pub/scm/linux/kernel...
[~andy/linux] / arch / arm / mm / proc-v7.S
1 /*
2  *  linux/arch/arm/mm/proc-v7.S
3  *
4  *  Copyright (C) 2001 Deep Blue Solutions Ltd.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  *  This is the "shell" of the ARMv7 processor support.
11  */
12 #include <linux/init.h>
13 #include <linux/linkage.h>
14 #include <asm/assembler.h>
15 #include <asm/asm-offsets.h>
16 #include <asm/hwcap.h>
17 #include <asm/pgtable-hwdef.h>
18 #include <asm/pgtable.h>
19
20 #include "proc-macros.S"
21
22 #ifdef CONFIG_ARM_LPAE
23 #include "proc-v7-3level.S"
24 #else
25 #include "proc-v7-2level.S"
26 #endif
27
28 ENTRY(cpu_v7_proc_init)
29         mov     pc, lr
30 ENDPROC(cpu_v7_proc_init)
31
32 ENTRY(cpu_v7_proc_fin)
33         mrc     p15, 0, r0, c1, c0, 0           @ ctrl register
34         bic     r0, r0, #0x1000                 @ ...i............
35         bic     r0, r0, #0x0006                 @ .............ca.
36         mcr     p15, 0, r0, c1, c0, 0           @ disable caches
37         mov     pc, lr
38 ENDPROC(cpu_v7_proc_fin)
39
40 /*
41  *      cpu_v7_reset(loc)
42  *
43  *      Perform a soft reset of the system.  Put the CPU into the
44  *      same state as it would be if it had been reset, and branch
45  *      to what would be the reset vector.
46  *
47  *      - loc   - location to jump to for soft reset
48  *
49  *      This code must be executed using a flat identity mapping with
50  *      caches disabled.
51  */
52         .align  5
53         .pushsection    .idmap.text, "ax"
54 ENTRY(cpu_v7_reset)
55         mrc     p15, 0, r1, c1, c0, 0           @ ctrl register
56         bic     r1, r1, #0x1                    @ ...............m
57  THUMB( bic     r1, r1, #1 << 30 )              @ SCTLR.TE (Thumb exceptions)
58         mcr     p15, 0, r1, c1, c0, 0           @ disable MMU
59         isb
60         bx      r0
61 ENDPROC(cpu_v7_reset)
62         .popsection
63
64 /*
65  *      cpu_v7_do_idle()
66  *
67  *      Idle the processor (eg, wait for interrupt).
68  *
69  *      IRQs are already disabled.
70  */
71 ENTRY(cpu_v7_do_idle)
72         dsb                                     @ WFI may enter a low-power mode
73         wfi
74         mov     pc, lr
75 ENDPROC(cpu_v7_do_idle)
76
77 ENTRY(cpu_v7_dcache_clean_area)
78         ALT_SMP(mov     pc, lr)                 @ MP extensions imply L1 PTW
79         ALT_UP(W(nop))
80         dcache_line_size r2, r3
81 1:      mcr     p15, 0, r0, c7, c10, 1          @ clean D entry
82         add     r0, r0, r2
83         subs    r1, r1, r2
84         bhi     1b
85         dsb
86         mov     pc, lr
87 ENDPROC(cpu_v7_dcache_clean_area)
88
89         string  cpu_v7_name, "ARMv7 Processor"
90         .align
91
92 /* Suspend/resume support: derived from arch/arm/mach-s5pv210/sleep.S */
93 .globl  cpu_v7_suspend_size
94 .equ    cpu_v7_suspend_size, 4 * 8
95 #ifdef CONFIG_ARM_CPU_SUSPEND
96 ENTRY(cpu_v7_do_suspend)
97         stmfd   sp!, {r4 - r10, lr}
98         mrc     p15, 0, r4, c13, c0, 0  @ FCSE/PID
99         mrc     p15, 0, r5, c13, c0, 3  @ User r/o thread ID
100         stmia   r0!, {r4 - r5}
101         mrc     p15, 0, r6, c3, c0, 0   @ Domain ID
102         mrc     p15, 0, r7, c2, c0, 1   @ TTB 1
103         mrc     p15, 0, r11, c2, c0, 2  @ TTB control register
104         mrc     p15, 0, r8, c1, c0, 0   @ Control register
105         mrc     p15, 0, r9, c1, c0, 1   @ Auxiliary control register
106         mrc     p15, 0, r10, c1, c0, 2  @ Co-processor access control
107         stmia   r0, {r6 - r11}
108         ldmfd   sp!, {r4 - r10, pc}
109 ENDPROC(cpu_v7_do_suspend)
110
111 ENTRY(cpu_v7_do_resume)
112         mov     ip, #0
113         mcr     p15, 0, ip, c8, c7, 0   @ invalidate TLBs
114         mcr     p15, 0, ip, c7, c5, 0   @ invalidate I cache
115         mcr     p15, 0, ip, c13, c0, 1  @ set reserved context ID
116         ldmia   r0!, {r4 - r5}
117         mcr     p15, 0, r4, c13, c0, 0  @ FCSE/PID
118         mcr     p15, 0, r5, c13, c0, 3  @ User r/o thread ID
119         ldmia   r0, {r6 - r11}
120         mcr     p15, 0, r6, c3, c0, 0   @ Domain ID
121 #ifndef CONFIG_ARM_LPAE
122         ALT_SMP(orr     r1, r1, #TTB_FLAGS_SMP)
123         ALT_UP(orr      r1, r1, #TTB_FLAGS_UP)
124 #endif
125         mcr     p15, 0, r1, c2, c0, 0   @ TTB 0
126         mcr     p15, 0, r7, c2, c0, 1   @ TTB 1
127         mcr     p15, 0, r11, c2, c0, 2  @ TTB control register
128         mrc     p15, 0, r4, c1, c0, 1   @ Read Auxiliary control register
129         teq     r4, r9                  @ Is it already set?
130         mcrne   p15, 0, r9, c1, c0, 1   @ No, so write it
131         mcr     p15, 0, r10, c1, c0, 2  @ Co-processor access control
132         ldr     r4, =PRRR               @ PRRR
133         ldr     r5, =NMRR               @ NMRR
134         mcr     p15, 0, r4, c10, c2, 0  @ write PRRR
135         mcr     p15, 0, r5, c10, c2, 1  @ write NMRR
136         isb
137         dsb
138         mov     r0, r8                  @ control register
139         b       cpu_resume_mmu
140 ENDPROC(cpu_v7_do_resume)
141 #endif
142
143 #ifdef CONFIG_CPU_PJ4B
144         globl_equ       cpu_pj4b_switch_mm,     cpu_v7_switch_mm
145         globl_equ       cpu_pj4b_set_pte_ext,   cpu_v7_set_pte_ext
146         globl_equ       cpu_pj4b_proc_init,     cpu_v7_proc_init
147         globl_equ       cpu_pj4b_proc_fin,      cpu_v7_proc_fin
148         globl_equ       cpu_pj4b_reset,         cpu_v7_reset
149 #ifdef CONFIG_PJ4B_ERRATA_4742
150 ENTRY(cpu_pj4b_do_idle)
151         dsb                                     @ WFI may enter a low-power mode
152         wfi
153         dsb                                     @barrier
154         mov     pc, lr
155 ENDPROC(cpu_pj4b_do_idle)
156 #else
157         globl_equ       cpu_pj4b_do_idle,       cpu_v7_do_idle
158 #endif
159         globl_equ       cpu_pj4b_dcache_clean_area,     cpu_v7_dcache_clean_area
160         globl_equ       cpu_pj4b_do_suspend,    cpu_v7_do_suspend
161         globl_equ       cpu_pj4b_do_resume,     cpu_v7_do_resume
162         globl_equ       cpu_pj4b_suspend_size,  cpu_v7_suspend_size
163
164 #endif
165
166         __CPUINIT
167
168 /*
169  *      __v7_setup
170  *
171  *      Initialise TLB, Caches, and MMU state ready to switch the MMU
172  *      on.  Return in r0 the new CP15 C1 control register setting.
173  *
174  *      This should be able to cover all ARMv7 cores.
175  *
176  *      It is assumed that:
177  *      - cache type register is implemented
178  */
179 __v7_ca5mp_setup:
180 __v7_ca9mp_setup:
181         mov     r10, #(1 << 0)                  @ TLB ops broadcasting
182         b       1f
183 __v7_ca7mp_setup:
184 __v7_ca15mp_setup:
185         mov     r10, #0
186 1:
187 #ifdef CONFIG_SMP
188         ALT_SMP(mrc     p15, 0, r0, c1, c0, 1)
189         ALT_UP(mov      r0, #(1 << 6))          @ fake it for UP
190         tst     r0, #(1 << 6)                   @ SMP/nAMP mode enabled?
191         orreq   r0, r0, #(1 << 6)               @ Enable SMP/nAMP mode
192         orreq   r0, r0, r10                     @ Enable CPU-specific SMP bits
193         mcreq   p15, 0, r0, c1, c0, 1
194 #endif
195         b       __v7_setup
196
197 __v7_pj4b_setup:
198 #ifdef CONFIG_CPU_PJ4B
199
200 /* Auxiliary Debug Modes Control 1 Register */
201 #define PJ4B_STATIC_BP (1 << 2) /* Enable Static BP */
202 #define PJ4B_INTER_PARITY (1 << 8) /* Disable Internal Parity Handling */
203 #define PJ4B_BCK_OFF_STREX (1 << 5) /* Enable the back off of STREX instr */
204 #define PJ4B_CLEAN_LINE (1 << 16) /* Disable data transfer for clean line */
205
206 /* Auxiliary Debug Modes Control 2 Register */
207 #define PJ4B_FAST_LDR (1 << 23) /* Disable fast LDR */
208 #define PJ4B_SNOOP_DATA (1 << 25) /* Do not interleave write and snoop data */
209 #define PJ4B_CWF (1 << 27) /* Disable Critical Word First feature */
210 #define PJ4B_OUTSDNG_NC (1 << 29) /* Disable outstanding non cacheable rqst */
211 #define PJ4B_L1_REP_RR (1 << 30) /* L1 replacement - Strict round robin */
212 #define PJ4B_AUX_DBG_CTRL2 (PJ4B_SNOOP_DATA | PJ4B_CWF |\
213                             PJ4B_OUTSDNG_NC | PJ4B_L1_REP_RR)
214
215 /* Auxiliary Functional Modes Control Register 0 */
216 #define PJ4B_SMP_CFB (1 << 1) /* Set SMP mode. Join the coherency fabric */
217 #define PJ4B_L1_PAR_CHK (1 << 2) /* Support L1 parity checking */
218 #define PJ4B_BROADCAST_CACHE (1 << 8) /* Broadcast Cache and TLB maintenance */
219
220 /* Auxiliary Debug Modes Control 0 Register */
221 #define PJ4B_WFI_WFE (1 << 22) /* WFI/WFE - serve the DVM and back to idle */
222
223         /* Auxiliary Debug Modes Control 1 Register */
224         mrc     p15, 1, r0, c15, c1, 1
225         orr     r0, r0, #PJ4B_CLEAN_LINE
226         orr     r0, r0, #PJ4B_BCK_OFF_STREX
227         orr     r0, r0, #PJ4B_INTER_PARITY
228         bic     r0, r0, #PJ4B_STATIC_BP
229         mcr     p15, 1, r0, c15, c1, 1
230
231         /* Auxiliary Debug Modes Control 2 Register */
232         mrc     p15, 1, r0, c15, c1, 2
233         bic     r0, r0, #PJ4B_FAST_LDR
234         orr     r0, r0, #PJ4B_AUX_DBG_CTRL2
235         mcr     p15, 1, r0, c15, c1, 2
236
237         /* Auxiliary Functional Modes Control Register 0 */
238         mrc     p15, 1, r0, c15, c2, 0
239 #ifdef CONFIG_SMP
240         orr     r0, r0, #PJ4B_SMP_CFB
241 #endif
242         orr     r0, r0, #PJ4B_L1_PAR_CHK
243         orr     r0, r0, #PJ4B_BROADCAST_CACHE
244         mcr     p15, 1, r0, c15, c2, 0
245
246         /* Auxiliary Debug Modes Control 0 Register */
247         mrc     p15, 1, r0, c15, c1, 0
248         orr     r0, r0, #PJ4B_WFI_WFE
249         mcr     p15, 1, r0, c15, c1, 0
250
251 #endif /* CONFIG_CPU_PJ4B */
252
253 __v7_setup:
254         adr     r12, __v7_setup_stack           @ the local stack
255         stmia   r12, {r0-r5, r7, r9, r11, lr}
256         bl      v7_flush_dcache_louis
257         ldmia   r12, {r0-r5, r7, r9, r11, lr}
258
259         mrc     p15, 0, r0, c0, c0, 0           @ read main ID register
260         and     r10, r0, #0xff000000            @ ARM?
261         teq     r10, #0x41000000
262         bne     3f
263         and     r5, r0, #0x00f00000             @ variant
264         and     r6, r0, #0x0000000f             @ revision
265         orr     r6, r6, r5, lsr #20-4           @ combine variant and revision
266         ubfx    r0, r0, #4, #12                 @ primary part number
267
268         /* Cortex-A8 Errata */
269         ldr     r10, =0x00000c08                @ Cortex-A8 primary part number
270         teq     r0, r10
271         bne     2f
272 #if defined(CONFIG_ARM_ERRATA_430973) && !defined(CONFIG_ARCH_MULTIPLATFORM)
273
274         teq     r5, #0x00100000                 @ only present in r1p*
275         mrceq   p15, 0, r10, c1, c0, 1          @ read aux control register
276         orreq   r10, r10, #(1 << 6)             @ set IBE to 1
277         mcreq   p15, 0, r10, c1, c0, 1          @ write aux control register
278 #endif
279 #ifdef CONFIG_ARM_ERRATA_458693
280         teq     r6, #0x20                       @ only present in r2p0
281         mrceq   p15, 0, r10, c1, c0, 1          @ read aux control register
282         orreq   r10, r10, #(1 << 5)             @ set L1NEON to 1
283         orreq   r10, r10, #(1 << 9)             @ set PLDNOP to 1
284         mcreq   p15, 0, r10, c1, c0, 1          @ write aux control register
285 #endif
286 #ifdef CONFIG_ARM_ERRATA_460075
287         teq     r6, #0x20                       @ only present in r2p0
288         mrceq   p15, 1, r10, c9, c0, 2          @ read L2 cache aux ctrl register
289         tsteq   r10, #1 << 22
290         orreq   r10, r10, #(1 << 22)            @ set the Write Allocate disable bit
291         mcreq   p15, 1, r10, c9, c0, 2          @ write the L2 cache aux ctrl register
292 #endif
293         b       3f
294
295         /* Cortex-A9 Errata */
296 2:      ldr     r10, =0x00000c09                @ Cortex-A9 primary part number
297         teq     r0, r10
298         bne     3f
299 #ifdef CONFIG_ARM_ERRATA_742230
300         cmp     r6, #0x22                       @ only present up to r2p2
301         mrcle   p15, 0, r10, c15, c0, 1         @ read diagnostic register
302         orrle   r10, r10, #1 << 4               @ set bit #4
303         mcrle   p15, 0, r10, c15, c0, 1         @ write diagnostic register
304 #endif
305 #ifdef CONFIG_ARM_ERRATA_742231
306         teq     r6, #0x20                       @ present in r2p0
307         teqne   r6, #0x21                       @ present in r2p1
308         teqne   r6, #0x22                       @ present in r2p2
309         mrceq   p15, 0, r10, c15, c0, 1         @ read diagnostic register
310         orreq   r10, r10, #1 << 12              @ set bit #12
311         orreq   r10, r10, #1 << 22              @ set bit #22
312         mcreq   p15, 0, r10, c15, c0, 1         @ write diagnostic register
313 #endif
314 #ifdef CONFIG_ARM_ERRATA_743622
315         teq     r5, #0x00200000                 @ only present in r2p*
316         mrceq   p15, 0, r10, c15, c0, 1         @ read diagnostic register
317         orreq   r10, r10, #1 << 6               @ set bit #6
318         mcreq   p15, 0, r10, c15, c0, 1         @ write diagnostic register
319 #endif
320 #if defined(CONFIG_ARM_ERRATA_751472) && defined(CONFIG_SMP)
321         ALT_SMP(cmp r6, #0x30)                  @ present prior to r3p0
322         ALT_UP_B(1f)
323         mrclt   p15, 0, r10, c15, c0, 1         @ read diagnostic register
324         orrlt   r10, r10, #1 << 11              @ set bit #11
325         mcrlt   p15, 0, r10, c15, c0, 1         @ write diagnostic register
326 1:
327 #endif
328
329 3:      mov     r10, #0
330         mcr     p15, 0, r10, c7, c5, 0          @ I+BTB cache invalidate
331         dsb
332 #ifdef CONFIG_MMU
333         mcr     p15, 0, r10, c8, c7, 0          @ invalidate I + D TLBs
334         v7_ttb_setup r10, r4, r8, r5            @ TTBCR, TTBRx setup
335         ldr     r5, =PRRR                       @ PRRR
336         ldr     r6, =NMRR                       @ NMRR
337         mcr     p15, 0, r5, c10, c2, 0          @ write PRRR
338         mcr     p15, 0, r6, c10, c2, 1          @ write NMRR
339 #endif
340 #ifndef CONFIG_ARM_THUMBEE
341         mrc     p15, 0, r0, c0, c1, 0           @ read ID_PFR0 for ThumbEE
342         and     r0, r0, #(0xf << 12)            @ ThumbEE enabled field
343         teq     r0, #(1 << 12)                  @ check if ThumbEE is present
344         bne     1f
345         mov     r5, #0
346         mcr     p14, 6, r5, c1, c0, 0           @ Initialize TEEHBR to 0
347         mrc     p14, 6, r0, c0, c0, 0           @ load TEECR
348         orr     r0, r0, #1                      @ set the 1st bit in order to
349         mcr     p14, 6, r0, c0, c0, 0           @ stop userspace TEEHBR access
350 1:
351 #endif
352         adr     r5, v7_crval
353         ldmia   r5, {r5, r6}
354 #ifdef CONFIG_CPU_ENDIAN_BE8
355         orr     r6, r6, #1 << 25                @ big-endian page tables
356 #endif
357 #ifdef CONFIG_SWP_EMULATE
358         orr     r5, r5, #(1 << 10)              @ set SW bit in "clear"
359         bic     r6, r6, #(1 << 10)              @ clear it in "mmuset"
360 #endif
361         mrc     p15, 0, r0, c1, c0, 0           @ read control register
362         bic     r0, r0, r5                      @ clear bits them
363         orr     r0, r0, r6                      @ set them
364  THUMB( orr     r0, r0, #1 << 30        )       @ Thumb exceptions
365         mov     pc, lr                          @ return to head.S:__ret
366 ENDPROC(__v7_setup)
367
368         .align  2
369 __v7_setup_stack:
370         .space  4 * 11                          @ 11 registers
371
372         __INITDATA
373
374         @ define struct processor (see <asm/proc-fns.h> and proc-macros.S)
375         define_processor_functions v7, dabort=v7_early_abort, pabort=v7_pabort, suspend=1
376 #ifdef CONFIG_CPU_PJ4B
377         define_processor_functions pj4b, dabort=v7_early_abort, pabort=v7_pabort, suspend=1
378 #endif
379
380         .section ".rodata"
381
382         string  cpu_arch_name, "armv7"
383         string  cpu_elf_name, "v7"
384         .align
385
386         .section ".proc.info.init", #alloc, #execinstr
387
388         /*
389          * Standard v7 proc info content
390          */
391 .macro __v7_proc initfunc, mm_mmuflags = 0, io_mmuflags = 0, hwcaps = 0, proc_fns = v7_processor_functions
392         ALT_SMP(.long   PMD_TYPE_SECT | PMD_SECT_AP_WRITE | PMD_SECT_AP_READ | \
393                         PMD_SECT_AF | PMD_FLAGS_SMP | \mm_mmuflags)
394         ALT_UP(.long    PMD_TYPE_SECT | PMD_SECT_AP_WRITE | PMD_SECT_AP_READ | \
395                         PMD_SECT_AF | PMD_FLAGS_UP | \mm_mmuflags)
396         .long   PMD_TYPE_SECT | PMD_SECT_AP_WRITE | \
397                 PMD_SECT_AP_READ | PMD_SECT_AF | \io_mmuflags
398         W(b)    \initfunc
399         .long   cpu_arch_name
400         .long   cpu_elf_name
401         .long   HWCAP_SWP | HWCAP_HALF | HWCAP_THUMB | HWCAP_FAST_MULT | \
402                 HWCAP_EDSP | HWCAP_TLS | \hwcaps
403         .long   cpu_v7_name
404         .long   \proc_fns
405         .long   v7wbi_tlb_fns
406         .long   v6_user_fns
407         .long   v7_cache_fns
408 .endm
409
410 #ifndef CONFIG_ARM_LPAE
411         /*
412          * ARM Ltd. Cortex A5 processor.
413          */
414         .type   __v7_ca5mp_proc_info, #object
415 __v7_ca5mp_proc_info:
416         .long   0x410fc050
417         .long   0xff0ffff0
418         __v7_proc __v7_ca5mp_setup
419         .size   __v7_ca5mp_proc_info, . - __v7_ca5mp_proc_info
420
421         /*
422          * ARM Ltd. Cortex A9 processor.
423          */
424         .type   __v7_ca9mp_proc_info, #object
425 __v7_ca9mp_proc_info:
426         .long   0x410fc090
427         .long   0xff0ffff0
428         __v7_proc __v7_ca9mp_setup
429         .size   __v7_ca9mp_proc_info, . - __v7_ca9mp_proc_info
430
431 #endif  /* CONFIG_ARM_LPAE */
432
433         /*
434          * Marvell PJ4B processor.
435          */
436 #ifdef CONFIG_CPU_PJ4B
437         .type   __v7_pj4b_proc_info, #object
438 __v7_pj4b_proc_info:
439         .long   0x560f5800
440         .long   0xff0fff00
441         __v7_proc __v7_pj4b_setup, proc_fns = pj4b_processor_functions
442         .size   __v7_pj4b_proc_info, . - __v7_pj4b_proc_info
443 #endif
444
445         /*
446          * ARM Ltd. Cortex A7 processor.
447          */
448         .type   __v7_ca7mp_proc_info, #object
449 __v7_ca7mp_proc_info:
450         .long   0x410fc070
451         .long   0xff0ffff0
452         __v7_proc __v7_ca7mp_setup
453         .size   __v7_ca7mp_proc_info, . - __v7_ca7mp_proc_info
454
455         /*
456          * ARM Ltd. Cortex A15 processor.
457          */
458         .type   __v7_ca15mp_proc_info, #object
459 __v7_ca15mp_proc_info:
460         .long   0x410fc0f0
461         .long   0xff0ffff0
462         __v7_proc __v7_ca15mp_setup
463         .size   __v7_ca15mp_proc_info, . - __v7_ca15mp_proc_info
464
465         /*
466          * Qualcomm Inc. Krait processors.
467          */
468         .type   __krait_proc_info, #object
469 __krait_proc_info:
470         .long   0x510f0400              @ Required ID value
471         .long   0xff0ffc00              @ Mask for ID
472         /*
473          * Some Krait processors don't indicate support for SDIV and UDIV
474          * instructions in the ARM instruction set, even though they actually
475          * do support them.
476          */
477         __v7_proc __v7_setup, hwcaps = HWCAP_IDIV
478         .size   __krait_proc_info, . - __krait_proc_info
479
480         /*
481          * Match any ARMv7 processor core.
482          */
483         .type   __v7_proc_info, #object
484 __v7_proc_info:
485         .long   0x000f0000              @ Required ID value
486         .long   0x000f0000              @ Mask for ID
487         __v7_proc __v7_setup
488         .size   __v7_proc_info, . - __v7_proc_info