]> Pileus Git - ~andy/linux/blob - arch/arm/mach-tegra/common.c
Merge branch 'for-john' of git://git.kernel.org/pub/scm/linux/kernel/git/jberg/mac80211
[~andy/linux] / arch / arm / mach-tegra / common.c
1 /*
2  * arch/arm/mach-tegra/common.c
3  *
4  * Copyright (c) 2013 NVIDIA Corporation. All rights reserved.
5  * Copyright (C) 2010 Google, Inc.
6  *
7  * Author:
8  *      Colin Cross <ccross@android.com>
9  *
10  * This software is licensed under the terms of the GNU General Public
11  * License version 2, as published by the Free Software Foundation, and
12  * may be copied, distributed, and modified under those terms.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  */
20
21 #include <linux/init.h>
22 #include <linux/io.h>
23 #include <linux/clk.h>
24 #include <linux/delay.h>
25 #include <linux/irqchip.h>
26 #include <linux/clk/tegra.h>
27
28 #include <asm/hardware/cache-l2x0.h>
29
30 #include <mach/powergate.h>
31
32 #include "board.h"
33 #include "common.h"
34 #include "fuse.h"
35 #include "iomap.h"
36 #include "pmc.h"
37 #include "apbio.h"
38 #include "sleep.h"
39 #include "pm.h"
40 #include "reset.h"
41
42 /*
43  * Storage for debug-macro.S's state.
44  *
45  * This must be in .data not .bss so that it gets initialized each time the
46  * kernel is loaded. The data is declared here rather than debug-macro.S so
47  * that multiple inclusions of debug-macro.S point at the same data.
48  */
49 u32 tegra_uart_config[4] = {
50         /* Debug UART initialization required */
51         1,
52         /* Debug UART physical address */
53         0,
54         /* Debug UART virtual address */
55         0,
56         /* Scratch space for debug macro */
57         0,
58 };
59
60 #ifdef CONFIG_OF
61 void __init tegra_dt_init_irq(void)
62 {
63         tegra_clocks_init();
64         tegra_init_irq();
65         irqchip_init();
66 }
67 #endif
68
69 void tegra_assert_system_reset(char mode, const char *cmd)
70 {
71         void __iomem *reset = IO_ADDRESS(TEGRA_PMC_BASE + 0);
72         u32 reg;
73
74         reg = readl_relaxed(reset);
75         reg |= 0x10;
76         writel_relaxed(reg, reset);
77 }
78
79 static void __init tegra_init_cache(void)
80 {
81 #ifdef CONFIG_CACHE_L2X0
82         int ret;
83         void __iomem *p = IO_ADDRESS(TEGRA_ARM_PERIF_BASE) + 0x3000;
84         u32 aux_ctrl, cache_type;
85
86         cache_type = readl(p + L2X0_CACHE_TYPE);
87         aux_ctrl = (cache_type & 0x700) << (17-8);
88         aux_ctrl |= 0x7C400001;
89
90         ret = l2x0_of_init(aux_ctrl, 0x8200c3fe);
91         if (!ret)
92                 l2x0_saved_regs_addr = virt_to_phys(&l2x0_saved_regs);
93 #endif
94
95 }
96
97 static void __init tegra_init_early(void)
98 {
99         tegra_cpu_reset_handler_init();
100         tegra_apb_io_init();
101         tegra_init_fuse();
102         tegra_init_cache();
103         tegra_pmc_init();
104         tegra_powergate_init();
105 }
106
107 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
108 void __init tegra20_init_early(void)
109 {
110         tegra_init_early();
111         tegra20_hotplug_init();
112 }
113 #endif
114
115 #ifdef CONFIG_ARCH_TEGRA_3x_SOC
116 void __init tegra30_init_early(void)
117 {
118         tegra_init_early();
119         tegra30_hotplug_init();
120 }
121 #endif
122
123 #ifdef CONFIG_ARCH_TEGRA_114_SOC
124 void __init tegra114_init_early(void)
125 {
126         tegra_init_early();
127 }
128 #endif
129
130 void __init tegra_init_late(void)
131 {
132         tegra_powergate_debugfs_init();
133 }