]> Pileus Git - ~andy/linux/blob - arch/arm/mach-s5pc100/dma.c
Merge branch 'master' into fixes
[~andy/linux] / arch / arm / mach-s5pc100 / dma.c
1 /* linux/arch/arm/mach-s5pc100/dma.c
2  *
3  * Copyright (c) 2011 Samsung Electronics Co., Ltd.
4  *              http://www.samsung.com
5  *
6  * Copyright (C) 2010 Samsung Electronics Co. Ltd.
7  *      Jaswinder Singh <jassi.brar@samsung.com>
8  *
9  * This program is free software; you can redistribute it and/or modify
10  * it under the terms of the GNU General Public License as published by
11  * the Free Software Foundation; either version 2 of the License, or
12  * (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
22  */
23
24 #include <linux/dma-mapping.h>
25 #include <linux/amba/bus.h>
26 #include <linux/amba/pl330.h>
27
28 #include <asm/irq.h>
29 #include <plat/devs.h>
30 #include <plat/irqs.h>
31
32 #include <mach/map.h>
33 #include <mach/irqs.h>
34 #include <mach/dma.h>
35
36 static u64 dma_dmamask = DMA_BIT_MASK(32);
37
38 u8 pdma0_peri[] = {
39         DMACH_UART0_RX,
40         DMACH_UART0_TX,
41         DMACH_UART1_RX,
42         DMACH_UART1_TX,
43         DMACH_UART2_RX,
44         DMACH_UART2_TX,
45         DMACH_UART3_RX,
46         DMACH_UART3_TX,
47         DMACH_IRDA,
48         DMACH_I2S0_RX,
49         DMACH_I2S0_TX,
50         DMACH_I2S0S_TX,
51         DMACH_I2S1_RX,
52         DMACH_I2S1_TX,
53         DMACH_I2S2_RX,
54         DMACH_I2S2_TX,
55         DMACH_SPI0_RX,
56         DMACH_SPI0_TX,
57         DMACH_SPI1_RX,
58         DMACH_SPI1_TX,
59         DMACH_SPI2_RX,
60         DMACH_SPI2_TX,
61         DMACH_AC97_MICIN,
62         DMACH_AC97_PCMIN,
63         DMACH_AC97_PCMOUT,
64         DMACH_EXTERNAL,
65         DMACH_PWM,
66         DMACH_SPDIF,
67         DMACH_HSI_RX,
68         DMACH_HSI_TX,
69 };
70
71 struct dma_pl330_platdata s5pc100_pdma0_pdata = {
72         .nr_valid_peri = ARRAY_SIZE(pdma0_peri),
73         .peri_id = pdma0_peri,
74 };
75
76 struct amba_device s5pc100_device_pdma0 = {
77         .dev = {
78                 .init_name = "dma-pl330.0",
79                 .dma_mask = &dma_dmamask,
80                 .coherent_dma_mask = DMA_BIT_MASK(32),
81                 .platform_data = &s5pc100_pdma0_pdata,
82         },
83         .res = {
84                 .start = S5PC100_PA_PDMA0,
85                 .end = S5PC100_PA_PDMA0 + SZ_4K,
86                 .flags = IORESOURCE_MEM,
87         },
88         .irq = {IRQ_PDMA0, NO_IRQ},
89         .periphid = 0x00041330,
90 };
91
92 u8 pdma1_peri[] = {
93         DMACH_UART0_RX,
94         DMACH_UART0_TX,
95         DMACH_UART1_RX,
96         DMACH_UART1_TX,
97         DMACH_UART2_RX,
98         DMACH_UART2_TX,
99         DMACH_UART3_RX,
100         DMACH_UART3_TX,
101         DMACH_IRDA,
102         DMACH_I2S0_RX,
103         DMACH_I2S0_TX,
104         DMACH_I2S0S_TX,
105         DMACH_I2S1_RX,
106         DMACH_I2S1_TX,
107         DMACH_I2S2_RX,
108         DMACH_I2S2_TX,
109         DMACH_SPI0_RX,
110         DMACH_SPI0_TX,
111         DMACH_SPI1_RX,
112         DMACH_SPI1_TX,
113         DMACH_SPI2_RX,
114         DMACH_SPI2_TX,
115         DMACH_PCM0_RX,
116         DMACH_PCM0_TX,
117         DMACH_PCM1_RX,
118         DMACH_PCM1_TX,
119         DMACH_MSM_REQ0,
120         DMACH_MSM_REQ1,
121         DMACH_MSM_REQ2,
122         DMACH_MSM_REQ3,
123 };
124
125 struct dma_pl330_platdata s5pc100_pdma1_pdata = {
126         .nr_valid_peri = ARRAY_SIZE(pdma1_peri),
127         .peri_id = pdma1_peri,
128 };
129
130 struct amba_device s5pc100_device_pdma1 = {
131         .dev = {
132                 .init_name = "dma-pl330.1",
133                 .dma_mask = &dma_dmamask,
134                 .coherent_dma_mask = DMA_BIT_MASK(32),
135                 .platform_data = &s5pc100_pdma1_pdata,
136         },
137         .res = {
138                 .start = S5PC100_PA_PDMA1,
139                 .end = S5PC100_PA_PDMA1 + SZ_4K,
140                 .flags = IORESOURCE_MEM,
141         },
142         .irq = {IRQ_PDMA1, NO_IRQ},
143         .periphid = 0x00041330,
144 };
145
146 static int __init s5pc100_dma_init(void)
147 {
148         dma_cap_set(DMA_SLAVE, s5pc100_pdma0_pdata.cap_mask);
149         dma_cap_set(DMA_CYCLIC, s5pc100_pdma0_pdata.cap_mask);
150         amba_device_register(&s5pc100_device_pdma0, &iomem_resource);
151
152         dma_cap_set(DMA_SLAVE, s5pc100_pdma1_pdata.cap_mask);
153         dma_cap_set(DMA_CYCLIC, s5pc100_pdma1_pdata.cap_mask);
154         amba_device_register(&s5pc100_device_pdma1, &iomem_resource);
155
156         return 0;
157 }
158 arch_initcall(s5pc100_dma_init);