]> Pileus Git - ~andy/linux/blob - arch/arm/Kconfig
Merge tag 'dt-for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git/arm/arm-soc
[~andy/linux] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
7         select ARCH_HAVE_CUSTOM_GPIO_H
8         select ARCH_MIGHT_HAVE_PC_PARPORT
9         select ARCH_USE_BUILTIN_BSWAP
10         select ARCH_USE_CMPXCHG_LOCKREF
11         select ARCH_WANT_IPC_PARSE_VERSION
12         select BUILDTIME_EXTABLE_SORT if MMU
13         select CLONE_BACKWARDS
14         select CPU_PM if (SUSPEND || CPU_IDLE)
15         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
16         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
17         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
18         select GENERIC_IDLE_POLL_SETUP
19         select GENERIC_IRQ_PROBE
20         select GENERIC_IRQ_SHOW
21         select GENERIC_PCI_IOMAP
22         select GENERIC_SCHED_CLOCK
23         select GENERIC_SMP_IDLE_THREAD
24         select GENERIC_STRNCPY_FROM_USER
25         select GENERIC_STRNLEN_USER
26         select HARDIRQS_SW_RESEND
27         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
28         select HAVE_ARCH_KGDB
29         select HAVE_ARCH_SECCOMP_FILTER if (AEABI && !OABI_COMPAT)
30         select HAVE_ARCH_TRACEHOOK
31         select HAVE_BPF_JIT
32         select HAVE_CONTEXT_TRACKING
33         select HAVE_C_RECORDMCOUNT
34         select HAVE_CC_STACKPROTECTOR
35         select HAVE_DEBUG_KMEMLEAK
36         select HAVE_DMA_API_DEBUG
37         select HAVE_DMA_ATTRS
38         select HAVE_DMA_CONTIGUOUS if MMU
39         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
40         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
41         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
42         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
43         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
44         select HAVE_GENERIC_DMA_COHERENT
45         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
46         select HAVE_IDE if PCI || ISA || PCMCIA
47         select HAVE_IRQ_TIME_ACCOUNTING
48         select HAVE_KERNEL_GZIP
49         select HAVE_KERNEL_LZ4
50         select HAVE_KERNEL_LZMA
51         select HAVE_KERNEL_LZO
52         select HAVE_KERNEL_XZ
53         select HAVE_KPROBES if !XIP_KERNEL
54         select HAVE_KRETPROBES if (HAVE_KPROBES)
55         select HAVE_MEMBLOCK
56         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
57         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
58         select HAVE_PERF_EVENTS
59         select HAVE_PERF_REGS
60         select HAVE_PERF_USER_STACK_DUMP
61         select HAVE_REGS_AND_STACK_ACCESS_API
62         select HAVE_SYSCALL_TRACEPOINTS
63         select HAVE_UID16
64         select HAVE_VIRT_CPU_ACCOUNTING_GEN
65         select IRQ_FORCED_THREADING
66         select KTIME_SCALAR
67         select MODULES_USE_ELF_REL
68         select NO_BOOTMEM
69         select OLD_SIGACTION
70         select OLD_SIGSUSPEND3
71         select PERF_USE_VMALLOC
72         select RTC_LIB
73         select SYS_SUPPORTS_APM_EMULATION
74         # Above selects are sorted alphabetically; please add new ones
75         # according to that.  Thanks.
76         help
77           The ARM series is a line of low-power-consumption RISC chip designs
78           licensed by ARM Ltd and targeted at embedded applications and
79           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
80           manufactured, but legacy ARM-based PC hardware remains popular in
81           Europe.  There is an ARM Linux project with a web page at
82           <http://www.arm.linux.org.uk/>.
83
84 config ARM_HAS_SG_CHAIN
85         bool
86
87 config NEED_SG_DMA_LENGTH
88         bool
89
90 config ARM_DMA_USE_IOMMU
91         bool
92         select ARM_HAS_SG_CHAIN
93         select NEED_SG_DMA_LENGTH
94
95 if ARM_DMA_USE_IOMMU
96
97 config ARM_DMA_IOMMU_ALIGNMENT
98         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
99         range 4 9
100         default 8
101         help
102           DMA mapping framework by default aligns all buffers to the smallest
103           PAGE_SIZE order which is greater than or equal to the requested buffer
104           size. This works well for buffers up to a few hundreds kilobytes, but
105           for larger buffers it just a waste of address space. Drivers which has
106           relatively small addressing window (like 64Mib) might run out of
107           virtual space with just a few allocations.
108
109           With this parameter you can specify the maximum PAGE_SIZE order for
110           DMA IOMMU buffers. Larger buffers will be aligned only to this
111           specified order. The order is expressed as a power of two multiplied
112           by the PAGE_SIZE.
113
114 endif
115
116 config HAVE_PWM
117         bool
118
119 config MIGHT_HAVE_PCI
120         bool
121
122 config SYS_SUPPORTS_APM_EMULATION
123         bool
124
125 config HAVE_TCM
126         bool
127         select GENERIC_ALLOCATOR
128
129 config HAVE_PROC_CPU
130         bool
131
132 config NO_IOPORT
133         bool
134
135 config EISA
136         bool
137         ---help---
138           The Extended Industry Standard Architecture (EISA) bus was
139           developed as an open alternative to the IBM MicroChannel bus.
140
141           The EISA bus provided some of the features of the IBM MicroChannel
142           bus while maintaining backward compatibility with cards made for
143           the older ISA bus.  The EISA bus saw limited use between 1988 and
144           1995 when it was made obsolete by the PCI bus.
145
146           Say Y here if you are building a kernel for an EISA-based machine.
147
148           Otherwise, say N.
149
150 config SBUS
151         bool
152
153 config STACKTRACE_SUPPORT
154         bool
155         default y
156
157 config HAVE_LATENCYTOP_SUPPORT
158         bool
159         depends on !SMP
160         default y
161
162 config LOCKDEP_SUPPORT
163         bool
164         default y
165
166 config TRACE_IRQFLAGS_SUPPORT
167         bool
168         default y
169
170 config RWSEM_GENERIC_SPINLOCK
171         bool
172         default y
173
174 config RWSEM_XCHGADD_ALGORITHM
175         bool
176
177 config ARCH_HAS_ILOG2_U32
178         bool
179
180 config ARCH_HAS_ILOG2_U64
181         bool
182
183 config ARCH_HAS_CPUFREQ
184         bool
185         help
186           Internal node to signify that the ARCH has CPUFREQ support
187           and that the relevant menu configurations are displayed for
188           it.
189
190 config ARCH_HAS_BANDGAP
191         bool
192
193 config GENERIC_HWEIGHT
194         bool
195         default y
196
197 config GENERIC_CALIBRATE_DELAY
198         bool
199         default y
200
201 config ARCH_MAY_HAVE_PC_FDC
202         bool
203
204 config ZONE_DMA
205         bool
206
207 config NEED_DMA_MAP_STATE
208        def_bool y
209
210 config ARCH_HAS_DMA_SET_COHERENT_MASK
211         bool
212
213 config GENERIC_ISA_DMA
214         bool
215
216 config FIQ
217         bool
218
219 config NEED_RET_TO_USER
220         bool
221
222 config ARCH_MTD_XIP
223         bool
224
225 config VECTORS_BASE
226         hex
227         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
228         default DRAM_BASE if REMAP_VECTORS_TO_RAM
229         default 0x00000000
230         help
231           The base address of exception vectors.  This must be two pages
232           in size.
233
234 config ARM_PATCH_PHYS_VIRT
235         bool "Patch physical to virtual translations at runtime" if EMBEDDED
236         default y
237         depends on !XIP_KERNEL && MMU
238         depends on !ARCH_REALVIEW || !SPARSEMEM
239         help
240           Patch phys-to-virt and virt-to-phys translation functions at
241           boot and module load time according to the position of the
242           kernel in system memory.
243
244           This can only be used with non-XIP MMU kernels where the base
245           of physical memory is at a 16MB boundary.
246
247           Only disable this option if you know that you do not require
248           this feature (eg, building a kernel for a single machine) and
249           you need to shrink the kernel to the minimal size.
250
251 config NEED_MACH_GPIO_H
252         bool
253         help
254           Select this when mach/gpio.h is required to provide special
255           definitions for this platform. The need for mach/gpio.h should
256           be avoided when possible.
257
258 config NEED_MACH_IO_H
259         bool
260         help
261           Select this when mach/io.h is required to provide special
262           definitions for this platform.  The need for mach/io.h should
263           be avoided when possible.
264
265 config NEED_MACH_MEMORY_H
266         bool
267         help
268           Select this when mach/memory.h is required to provide special
269           definitions for this platform.  The need for mach/memory.h should
270           be avoided when possible.
271
272 config PHYS_OFFSET
273         hex "Physical address of main memory" if MMU
274         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
275         default DRAM_BASE if !MMU
276         help
277           Please provide the physical address corresponding to the
278           location of main memory in your system.
279
280 config GENERIC_BUG
281         def_bool y
282         depends on BUG
283
284 source "init/Kconfig"
285
286 source "kernel/Kconfig.freezer"
287
288 menu "System Type"
289
290 config MMU
291         bool "MMU-based Paged Memory Management Support"
292         default y
293         help
294           Select if you want MMU-based virtualised addressing space
295           support by paged memory management. If unsure, say 'Y'.
296
297 #
298 # The "ARM system type" choice list is ordered alphabetically by option
299 # text.  Please add new entries in the option alphabetic order.
300 #
301 choice
302         prompt "ARM system type"
303         default ARCH_VERSATILE if !MMU
304         default ARCH_MULTIPLATFORM if MMU
305
306 config ARCH_MULTIPLATFORM
307         bool "Allow multiple platforms to be selected"
308         depends on MMU
309         select ARM_PATCH_PHYS_VIRT
310         select AUTO_ZRELADDR
311         select COMMON_CLK
312         select MULTI_IRQ_HANDLER
313         select SPARSE_IRQ
314         select USE_OF
315
316 config ARCH_INTEGRATOR
317         bool "ARM Ltd. Integrator family"
318         select ARCH_HAS_CPUFREQ
319         select ARM_AMBA
320         select COMMON_CLK
321         select COMMON_CLK_VERSATILE
322         select GENERIC_CLOCKEVENTS
323         select HAVE_TCM
324         select ICST
325         select MULTI_IRQ_HANDLER
326         select NEED_MACH_MEMORY_H
327         select PLAT_VERSATILE
328         select SPARSE_IRQ
329         select USE_OF
330         select VERSATILE_FPGA_IRQ
331         help
332           Support for ARM's Integrator platform.
333
334 config ARCH_REALVIEW
335         bool "ARM Ltd. RealView family"
336         select ARCH_WANT_OPTIONAL_GPIOLIB
337         select ARM_AMBA
338         select ARM_TIMER_SP804
339         select COMMON_CLK
340         select COMMON_CLK_VERSATILE
341         select GENERIC_CLOCKEVENTS
342         select GPIO_PL061 if GPIOLIB
343         select ICST
344         select NEED_MACH_MEMORY_H
345         select PLAT_VERSATILE
346         select PLAT_VERSATILE_CLCD
347         help
348           This enables support for ARM Ltd RealView boards.
349
350 config ARCH_VERSATILE
351         bool "ARM Ltd. Versatile family"
352         select ARCH_WANT_OPTIONAL_GPIOLIB
353         select ARM_AMBA
354         select ARM_TIMER_SP804
355         select ARM_VIC
356         select CLKDEV_LOOKUP
357         select GENERIC_CLOCKEVENTS
358         select HAVE_MACH_CLKDEV
359         select ICST
360         select PLAT_VERSATILE
361         select PLAT_VERSATILE_CLCD
362         select PLAT_VERSATILE_CLOCK
363         select VERSATILE_FPGA_IRQ
364         help
365           This enables support for ARM Ltd Versatile board.
366
367 config ARCH_AT91
368         bool "Atmel AT91"
369         select ARCH_REQUIRE_GPIOLIB
370         select CLKDEV_LOOKUP
371         select IRQ_DOMAIN
372         select NEED_MACH_GPIO_H
373         select NEED_MACH_IO_H if PCCARD
374         select PINCTRL
375         select PINCTRL_AT91 if USE_OF
376         help
377           This enables support for systems based on Atmel
378           AT91RM9200 and AT91SAM9* processors.
379
380 config ARCH_CLPS711X
381         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
382         select ARCH_REQUIRE_GPIOLIB
383         select AUTO_ZRELADDR
384         select CLKSRC_MMIO
385         select COMMON_CLK
386         select CPU_ARM720T
387         select GENERIC_CLOCKEVENTS
388         select MFD_SYSCON
389         select MULTI_IRQ_HANDLER
390         select SPARSE_IRQ
391         help
392           Support for Cirrus Logic 711x/721x/731x based boards.
393
394 config ARCH_GEMINI
395         bool "Cortina Systems Gemini"
396         select ARCH_REQUIRE_GPIOLIB
397         select CLKSRC_MMIO
398         select CPU_FA526
399         select GENERIC_CLOCKEVENTS
400         help
401           Support for the Cortina Systems Gemini family SoCs
402
403 config ARCH_EBSA110
404         bool "EBSA-110"
405         select ARCH_USES_GETTIMEOFFSET
406         select CPU_SA110
407         select ISA
408         select NEED_MACH_IO_H
409         select NEED_MACH_MEMORY_H
410         select NO_IOPORT
411         help
412           This is an evaluation board for the StrongARM processor available
413           from Digital. It has limited hardware on-board, including an
414           Ethernet interface, two PCMCIA sockets, two serial ports and a
415           parallel port.
416
417 config ARCH_EFM32
418         bool "Energy Micro efm32"
419         depends on !MMU
420         select ARCH_REQUIRE_GPIOLIB
421         select ARM_NVIC
422         # CLKSRC_MMIO is wrong here, but needed until a proper fix is merged,
423         # i.e. CLKSRC_EFM32 selecting CLKSRC_MMIO
424         select CLKSRC_MMIO
425         select CLKSRC_OF
426         select COMMON_CLK
427         select CPU_V7M
428         select GENERIC_CLOCKEVENTS
429         select NO_DMA
430         select NO_IOPORT
431         select SPARSE_IRQ
432         select USE_OF
433         help
434           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
435           processors.
436
437 config ARCH_EP93XX
438         bool "EP93xx-based"
439         select ARCH_HAS_HOLES_MEMORYMODEL
440         select ARCH_REQUIRE_GPIOLIB
441         select ARCH_USES_GETTIMEOFFSET
442         select ARM_AMBA
443         select ARM_VIC
444         select CLKDEV_LOOKUP
445         select CPU_ARM920T
446         select NEED_MACH_MEMORY_H
447         help
448           This enables support for the Cirrus EP93xx series of CPUs.
449
450 config ARCH_FOOTBRIDGE
451         bool "FootBridge"
452         select CPU_SA110
453         select FOOTBRIDGE
454         select GENERIC_CLOCKEVENTS
455         select HAVE_IDE
456         select NEED_MACH_IO_H if !MMU
457         select NEED_MACH_MEMORY_H
458         help
459           Support for systems based on the DC21285 companion chip
460           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
461
462 config ARCH_NETX
463         bool "Hilscher NetX based"
464         select ARM_VIC
465         select CLKSRC_MMIO
466         select CPU_ARM926T
467         select GENERIC_CLOCKEVENTS
468         help
469           This enables support for systems based on the Hilscher NetX Soc
470
471 config ARCH_IOP13XX
472         bool "IOP13xx-based"
473         depends on MMU
474         select CPU_XSC3
475         select NEED_MACH_MEMORY_H
476         select NEED_RET_TO_USER
477         select PCI
478         select PLAT_IOP
479         select VMSPLIT_1G
480         help
481           Support for Intel's IOP13XX (XScale) family of processors.
482
483 config ARCH_IOP32X
484         bool "IOP32x-based"
485         depends on MMU
486         select ARCH_REQUIRE_GPIOLIB
487         select CPU_XSCALE
488         select GPIO_IOP
489         select NEED_RET_TO_USER
490         select PCI
491         select PLAT_IOP
492         help
493           Support for Intel's 80219 and IOP32X (XScale) family of
494           processors.
495
496 config ARCH_IOP33X
497         bool "IOP33x-based"
498         depends on MMU
499         select ARCH_REQUIRE_GPIOLIB
500         select CPU_XSCALE
501         select GPIO_IOP
502         select NEED_RET_TO_USER
503         select PCI
504         select PLAT_IOP
505         help
506           Support for Intel's IOP33X (XScale) family of processors.
507
508 config ARCH_IXP4XX
509         bool "IXP4xx-based"
510         depends on MMU
511         select ARCH_HAS_DMA_SET_COHERENT_MASK
512         select ARCH_SUPPORTS_BIG_ENDIAN
513         select ARCH_REQUIRE_GPIOLIB
514         select CLKSRC_MMIO
515         select CPU_XSCALE
516         select DMABOUNCE if PCI
517         select GENERIC_CLOCKEVENTS
518         select MIGHT_HAVE_PCI
519         select NEED_MACH_IO_H
520         select USB_EHCI_BIG_ENDIAN_DESC
521         select USB_EHCI_BIG_ENDIAN_MMIO
522         help
523           Support for Intel's IXP4XX (XScale) family of processors.
524
525 config ARCH_DOVE
526         bool "Marvell Dove"
527         select ARCH_REQUIRE_GPIOLIB
528         select CPU_PJ4
529         select GENERIC_CLOCKEVENTS
530         select MIGHT_HAVE_PCI
531         select MVEBU_MBUS
532         select PINCTRL
533         select PINCTRL_DOVE
534         select PLAT_ORION_LEGACY
535         select USB_ARCH_HAS_EHCI
536         help
537           Support for the Marvell Dove SoC 88AP510
538
539 config ARCH_KIRKWOOD
540         bool "Marvell Kirkwood"
541         select ARCH_HAS_CPUFREQ
542         select ARCH_REQUIRE_GPIOLIB
543         select CPU_FEROCEON
544         select GENERIC_CLOCKEVENTS
545         select MVEBU_MBUS
546         select PCI
547         select PCI_QUIRKS
548         select PINCTRL
549         select PINCTRL_KIRKWOOD
550         select PLAT_ORION_LEGACY
551         help
552           Support for the following Marvell Kirkwood series SoCs:
553           88F6180, 88F6192 and 88F6281.
554
555 config ARCH_MV78XX0
556         bool "Marvell MV78xx0"
557         select ARCH_REQUIRE_GPIOLIB
558         select CPU_FEROCEON
559         select GENERIC_CLOCKEVENTS
560         select MVEBU_MBUS
561         select PCI
562         select PLAT_ORION_LEGACY
563         help
564           Support for the following Marvell MV78xx0 series SoCs:
565           MV781x0, MV782x0.
566
567 config ARCH_ORION5X
568         bool "Marvell Orion"
569         depends on MMU
570         select ARCH_REQUIRE_GPIOLIB
571         select CPU_FEROCEON
572         select GENERIC_CLOCKEVENTS
573         select MVEBU_MBUS
574         select PCI
575         select PLAT_ORION_LEGACY
576         help
577           Support for the following Marvell Orion 5x series SoCs:
578           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
579           Orion-2 (5281), Orion-1-90 (6183).
580
581 config ARCH_MMP
582         bool "Marvell PXA168/910/MMP2"
583         depends on MMU
584         select ARCH_REQUIRE_GPIOLIB
585         select CLKDEV_LOOKUP
586         select GENERIC_ALLOCATOR
587         select GENERIC_CLOCKEVENTS
588         select GPIO_PXA
589         select IRQ_DOMAIN
590         select MULTI_IRQ_HANDLER
591         select PINCTRL
592         select PLAT_PXA
593         select SPARSE_IRQ
594         help
595           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
596
597 config ARCH_KS8695
598         bool "Micrel/Kendin KS8695"
599         select ARCH_REQUIRE_GPIOLIB
600         select CLKSRC_MMIO
601         select CPU_ARM922T
602         select GENERIC_CLOCKEVENTS
603         select NEED_MACH_MEMORY_H
604         help
605           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
606           System-on-Chip devices.
607
608 config ARCH_W90X900
609         bool "Nuvoton W90X900 CPU"
610         select ARCH_REQUIRE_GPIOLIB
611         select CLKDEV_LOOKUP
612         select CLKSRC_MMIO
613         select CPU_ARM926T
614         select GENERIC_CLOCKEVENTS
615         help
616           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
617           At present, the w90x900 has been renamed nuc900, regarding
618           the ARM series product line, you can login the following
619           link address to know more.
620
621           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
622                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
623
624 config ARCH_LPC32XX
625         bool "NXP LPC32XX"
626         select ARCH_REQUIRE_GPIOLIB
627         select ARM_AMBA
628         select CLKDEV_LOOKUP
629         select CLKSRC_MMIO
630         select CPU_ARM926T
631         select GENERIC_CLOCKEVENTS
632         select HAVE_IDE
633         select HAVE_PWM
634         select USB_ARCH_HAS_OHCI
635         select USE_OF
636         help
637           Support for the NXP LPC32XX family of processors
638
639 config ARCH_PXA
640         bool "PXA2xx/PXA3xx-based"
641         depends on MMU
642         select ARCH_HAS_CPUFREQ
643         select ARCH_MTD_XIP
644         select ARCH_REQUIRE_GPIOLIB
645         select ARM_CPU_SUSPEND if PM
646         select AUTO_ZRELADDR
647         select CLKDEV_LOOKUP
648         select CLKSRC_MMIO
649         select GENERIC_CLOCKEVENTS
650         select GPIO_PXA
651         select HAVE_IDE
652         select MULTI_IRQ_HANDLER
653         select PLAT_PXA
654         select SPARSE_IRQ
655         help
656           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
657
658 config ARCH_MSM_NODT
659         bool "Qualcomm MSM"
660         select ARCH_MSM
661         select ARCH_REQUIRE_GPIOLIB
662         select COMMON_CLK
663         select GENERIC_CLOCKEVENTS
664         help
665           Support for Qualcomm MSM/QSD based systems.  This runs on the
666           apps processor of the MSM/QSD and depends on a shared memory
667           interface to the modem processor which runs the baseband
668           stack and controls some vital subsystems
669           (clock and power control, etc).
670
671 config ARCH_SHMOBILE_LEGACY
672         bool "Renesas SH-Mobile / R-Mobile (non-multiplatform)"
673         select ARCH_SHMOBILE
674         select ARM_PATCH_PHYS_VIRT
675         select CLKDEV_LOOKUP
676         select GENERIC_CLOCKEVENTS
677         select HAVE_ARM_SCU if SMP
678         select HAVE_ARM_TWD if SMP
679         select HAVE_MACH_CLKDEV
680         select HAVE_SMP
681         select MIGHT_HAVE_CACHE_L2X0
682         select MULTI_IRQ_HANDLER
683         select NO_IOPORT
684         select PINCTRL
685         select PM_GENERIC_DOMAINS if PM
686         select SPARSE_IRQ
687         help
688           Support for Renesas's SH-Mobile and R-Mobile ARM platforms using
689           a non-multiplatform kernel.
690
691 config ARCH_RPC
692         bool "RiscPC"
693         select ARCH_ACORN
694         select ARCH_MAY_HAVE_PC_FDC
695         select ARCH_SPARSEMEM_ENABLE
696         select ARCH_USES_GETTIMEOFFSET
697         select FIQ
698         select HAVE_IDE
699         select HAVE_PATA_PLATFORM
700         select ISA_DMA_API
701         select NEED_MACH_IO_H
702         select NEED_MACH_MEMORY_H
703         select NO_IOPORT
704         select VIRT_TO_BUS
705         help
706           On the Acorn Risc-PC, Linux can support the internal IDE disk and
707           CD-ROM interface, serial and parallel port, and the floppy drive.
708
709 config ARCH_SA1100
710         bool "SA1100-based"
711         select ARCH_HAS_CPUFREQ
712         select ARCH_MTD_XIP
713         select ARCH_REQUIRE_GPIOLIB
714         select ARCH_SPARSEMEM_ENABLE
715         select CLKDEV_LOOKUP
716         select CLKSRC_MMIO
717         select CPU_FREQ
718         select CPU_SA1100
719         select GENERIC_CLOCKEVENTS
720         select HAVE_IDE
721         select ISA
722         select NEED_MACH_MEMORY_H
723         select SPARSE_IRQ
724         help
725           Support for StrongARM 11x0 based boards.
726
727 config ARCH_S3C24XX
728         bool "Samsung S3C24XX SoCs"
729         select ARCH_HAS_CPUFREQ
730         select ARCH_REQUIRE_GPIOLIB
731         select CLKDEV_LOOKUP
732         select CLKSRC_SAMSUNG_PWM
733         select GENERIC_CLOCKEVENTS
734         select GPIO_SAMSUNG
735         select HAVE_S3C2410_I2C if I2C
736         select HAVE_S3C2410_WATCHDOG if WATCHDOG
737         select HAVE_S3C_RTC if RTC_CLASS
738         select MULTI_IRQ_HANDLER
739         select NEED_MACH_IO_H
740         select SAMSUNG_ATAGS
741         help
742           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
743           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
744           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
745           Samsung SMDK2410 development board (and derivatives).
746
747 config ARCH_S3C64XX
748         bool "Samsung S3C64XX"
749         select ARCH_HAS_CPUFREQ
750         select ARCH_REQUIRE_GPIOLIB
751         select ARM_AMBA
752         select ARM_VIC
753         select CLKDEV_LOOKUP
754         select CLKSRC_SAMSUNG_PWM
755         select COMMON_CLK
756         select CPU_V6K
757         select GENERIC_CLOCKEVENTS
758         select GPIO_SAMSUNG
759         select HAVE_S3C2410_I2C if I2C
760         select HAVE_S3C2410_WATCHDOG if WATCHDOG
761         select HAVE_TCM
762         select NO_IOPORT
763         select PLAT_SAMSUNG
764         select PM_GENERIC_DOMAINS
765         select S3C_DEV_NAND
766         select S3C_GPIO_TRACK
767         select SAMSUNG_ATAGS
768         select SAMSUNG_WAKEMASK
769         select SAMSUNG_WDT_RESET
770         select USB_ARCH_HAS_OHCI
771         help
772           Samsung S3C64XX series based systems
773
774 config ARCH_S5P64X0
775         bool "Samsung S5P6440 S5P6450"
776         select CLKDEV_LOOKUP
777         select CLKSRC_SAMSUNG_PWM
778         select CPU_V6
779         select GENERIC_CLOCKEVENTS
780         select GPIO_SAMSUNG
781         select HAVE_S3C2410_I2C if I2C
782         select HAVE_S3C2410_WATCHDOG if WATCHDOG
783         select HAVE_S3C_RTC if RTC_CLASS
784         select NEED_MACH_GPIO_H
785         select SAMSUNG_ATAGS
786         select SAMSUNG_WDT_RESET
787         help
788           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
789           SMDK6450.
790
791 config ARCH_S5PC100
792         bool "Samsung S5PC100"
793         select ARCH_REQUIRE_GPIOLIB
794         select CLKDEV_LOOKUP
795         select CLKSRC_SAMSUNG_PWM
796         select CPU_V7
797         select GENERIC_CLOCKEVENTS
798         select GPIO_SAMSUNG
799         select HAVE_S3C2410_I2C if I2C
800         select HAVE_S3C2410_WATCHDOG if WATCHDOG
801         select HAVE_S3C_RTC if RTC_CLASS
802         select NEED_MACH_GPIO_H
803         select SAMSUNG_ATAGS
804         select SAMSUNG_WDT_RESET
805         help
806           Samsung S5PC100 series based systems
807
808 config ARCH_S5PV210
809         bool "Samsung S5PV210/S5PC110"
810         select ARCH_HAS_CPUFREQ
811         select ARCH_HAS_HOLES_MEMORYMODEL
812         select ARCH_SPARSEMEM_ENABLE
813         select CLKDEV_LOOKUP
814         select CLKSRC_SAMSUNG_PWM
815         select CPU_V7
816         select GENERIC_CLOCKEVENTS
817         select GPIO_SAMSUNG
818         select HAVE_S3C2410_I2C if I2C
819         select HAVE_S3C2410_WATCHDOG if WATCHDOG
820         select HAVE_S3C_RTC if RTC_CLASS
821         select NEED_MACH_GPIO_H
822         select NEED_MACH_MEMORY_H
823         select SAMSUNG_ATAGS
824         help
825           Samsung S5PV210/S5PC110 series based systems
826
827 config ARCH_EXYNOS
828         bool "Samsung EXYNOS"
829         select ARCH_HAS_CPUFREQ
830         select ARCH_HAS_HOLES_MEMORYMODEL
831         select ARCH_REQUIRE_GPIOLIB
832         select ARCH_SPARSEMEM_ENABLE
833         select ARM_GIC
834         select COMMON_CLK
835         select CPU_V7
836         select GENERIC_CLOCKEVENTS
837         select HAVE_S3C2410_I2C if I2C
838         select HAVE_S3C2410_WATCHDOG if WATCHDOG
839         select HAVE_S3C_RTC if RTC_CLASS
840         select NEED_MACH_MEMORY_H
841         select SPARSE_IRQ
842         select USE_OF
843         help
844           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
845
846 config ARCH_DAVINCI
847         bool "TI DaVinci"
848         select ARCH_HAS_HOLES_MEMORYMODEL
849         select ARCH_REQUIRE_GPIOLIB
850         select CLKDEV_LOOKUP
851         select GENERIC_ALLOCATOR
852         select GENERIC_CLOCKEVENTS
853         select GENERIC_IRQ_CHIP
854         select HAVE_IDE
855         select TI_PRIV_EDMA
856         select USE_OF
857         select ZONE_DMA
858         help
859           Support for TI's DaVinci platform.
860
861 config ARCH_OMAP1
862         bool "TI OMAP1"
863         depends on MMU
864         select ARCH_HAS_CPUFREQ
865         select ARCH_HAS_HOLES_MEMORYMODEL
866         select ARCH_OMAP
867         select ARCH_REQUIRE_GPIOLIB
868         select CLKDEV_LOOKUP
869         select CLKSRC_MMIO
870         select GENERIC_CLOCKEVENTS
871         select GENERIC_IRQ_CHIP
872         select HAVE_IDE
873         select IRQ_DOMAIN
874         select NEED_MACH_IO_H if PCCARD
875         select NEED_MACH_MEMORY_H
876         help
877           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
878
879 endchoice
880
881 menu "Multiple platform selection"
882         depends on ARCH_MULTIPLATFORM
883
884 comment "CPU Core family selection"
885
886 config ARCH_MULTI_V4T
887         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
888         depends on !ARCH_MULTI_V6_V7
889         select ARCH_MULTI_V4_V5
890         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
891                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
892                 CPU_ARM925T || CPU_ARM940T)
893
894 config ARCH_MULTI_V5
895         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
896         depends on !ARCH_MULTI_V6_V7
897         select ARCH_MULTI_V4_V5
898         select CPU_ARM926T if (!CPU_ARM946E || CPU_ARM1020 || \
899                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
900                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
901
902 config ARCH_MULTI_V4_V5
903         bool
904
905 config ARCH_MULTI_V6
906         bool "ARMv6 based platforms (ARM11)"
907         select ARCH_MULTI_V6_V7
908         select CPU_V6
909
910 config ARCH_MULTI_V7
911         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
912         default y
913         select ARCH_MULTI_V6_V7
914         select CPU_V7
915
916 config ARCH_MULTI_V6_V7
917         bool
918
919 config ARCH_MULTI_CPU_AUTO
920         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
921         select ARCH_MULTI_V5
922
923 endmenu
924
925 #
926 # This is sorted alphabetically by mach-* pathname.  However, plat-*
927 # Kconfigs may be included either alphabetically (according to the
928 # plat- suffix) or along side the corresponding mach-* source.
929 #
930 source "arch/arm/mach-mvebu/Kconfig"
931
932 source "arch/arm/mach-at91/Kconfig"
933
934 source "arch/arm/mach-bcm/Kconfig"
935
936 source "arch/arm/mach-bcm2835/Kconfig"
937
938 source "arch/arm/mach-berlin/Kconfig"
939
940 source "arch/arm/mach-clps711x/Kconfig"
941
942 source "arch/arm/mach-cns3xxx/Kconfig"
943
944 source "arch/arm/mach-davinci/Kconfig"
945
946 source "arch/arm/mach-dove/Kconfig"
947
948 source "arch/arm/mach-ep93xx/Kconfig"
949
950 source "arch/arm/mach-footbridge/Kconfig"
951
952 source "arch/arm/mach-gemini/Kconfig"
953
954 source "arch/arm/mach-highbank/Kconfig"
955
956 source "arch/arm/mach-hisi/Kconfig"
957
958 source "arch/arm/mach-integrator/Kconfig"
959
960 source "arch/arm/mach-iop32x/Kconfig"
961
962 source "arch/arm/mach-iop33x/Kconfig"
963
964 source "arch/arm/mach-iop13xx/Kconfig"
965
966 source "arch/arm/mach-ixp4xx/Kconfig"
967
968 source "arch/arm/mach-keystone/Kconfig"
969
970 source "arch/arm/mach-kirkwood/Kconfig"
971
972 source "arch/arm/mach-ks8695/Kconfig"
973
974 source "arch/arm/mach-msm/Kconfig"
975
976 source "arch/arm/mach-moxart/Kconfig"
977
978 source "arch/arm/mach-mv78xx0/Kconfig"
979
980 source "arch/arm/mach-imx/Kconfig"
981
982 source "arch/arm/mach-mxs/Kconfig"
983
984 source "arch/arm/mach-netx/Kconfig"
985
986 source "arch/arm/mach-nomadik/Kconfig"
987
988 source "arch/arm/mach-nspire/Kconfig"
989
990 source "arch/arm/plat-omap/Kconfig"
991
992 source "arch/arm/mach-omap1/Kconfig"
993
994 source "arch/arm/mach-omap2/Kconfig"
995
996 source "arch/arm/mach-orion5x/Kconfig"
997
998 source "arch/arm/mach-picoxcell/Kconfig"
999
1000 source "arch/arm/mach-pxa/Kconfig"
1001 source "arch/arm/plat-pxa/Kconfig"
1002
1003 source "arch/arm/mach-mmp/Kconfig"
1004
1005 source "arch/arm/mach-realview/Kconfig"
1006
1007 source "arch/arm/mach-rockchip/Kconfig"
1008
1009 source "arch/arm/mach-sa1100/Kconfig"
1010
1011 source "arch/arm/plat-samsung/Kconfig"
1012
1013 source "arch/arm/mach-socfpga/Kconfig"
1014
1015 source "arch/arm/mach-spear/Kconfig"
1016
1017 source "arch/arm/mach-sti/Kconfig"
1018
1019 source "arch/arm/mach-s3c24xx/Kconfig"
1020
1021 source "arch/arm/mach-s3c64xx/Kconfig"
1022
1023 source "arch/arm/mach-s5p64x0/Kconfig"
1024
1025 source "arch/arm/mach-s5pc100/Kconfig"
1026
1027 source "arch/arm/mach-s5pv210/Kconfig"
1028
1029 source "arch/arm/mach-exynos/Kconfig"
1030
1031 source "arch/arm/mach-shmobile/Kconfig"
1032
1033 source "arch/arm/mach-sunxi/Kconfig"
1034
1035 source "arch/arm/mach-prima2/Kconfig"
1036
1037 source "arch/arm/mach-tegra/Kconfig"
1038
1039 source "arch/arm/mach-u300/Kconfig"
1040
1041 source "arch/arm/mach-ux500/Kconfig"
1042
1043 source "arch/arm/mach-versatile/Kconfig"
1044
1045 source "arch/arm/mach-vexpress/Kconfig"
1046 source "arch/arm/plat-versatile/Kconfig"
1047
1048 source "arch/arm/mach-virt/Kconfig"
1049
1050 source "arch/arm/mach-vt8500/Kconfig"
1051
1052 source "arch/arm/mach-w90x900/Kconfig"
1053
1054 source "arch/arm/mach-zynq/Kconfig"
1055
1056 # Definitions to make life easier
1057 config ARCH_ACORN
1058         bool
1059
1060 config PLAT_IOP
1061         bool
1062         select GENERIC_CLOCKEVENTS
1063
1064 config PLAT_ORION
1065         bool
1066         select CLKSRC_MMIO
1067         select COMMON_CLK
1068         select GENERIC_IRQ_CHIP
1069         select IRQ_DOMAIN
1070
1071 config PLAT_ORION_LEGACY
1072         bool
1073         select PLAT_ORION
1074
1075 config PLAT_PXA
1076         bool
1077
1078 config PLAT_VERSATILE
1079         bool
1080
1081 config ARM_TIMER_SP804
1082         bool
1083         select CLKSRC_MMIO
1084         select CLKSRC_OF if OF
1085
1086 source arch/arm/mm/Kconfig
1087
1088 config ARM_NR_BANKS
1089         int
1090         default 16 if ARCH_EP93XX
1091         default 8
1092
1093 config IWMMXT
1094         bool "Enable iWMMXt support" if !CPU_PJ4
1095         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1096         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1097         help
1098           Enable support for iWMMXt context switching at run time if
1099           running on a CPU that supports it.
1100
1101 config MULTI_IRQ_HANDLER
1102         bool
1103         help
1104           Allow each machine to specify it's own IRQ handler at run time.
1105
1106 if !MMU
1107 source "arch/arm/Kconfig-nommu"
1108 endif
1109
1110 config PJ4B_ERRATA_4742
1111         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
1112         depends on CPU_PJ4B && MACH_ARMADA_370
1113         default y
1114         help
1115           When coming out of either a Wait for Interrupt (WFI) or a Wait for
1116           Event (WFE) IDLE states, a specific timing sensitivity exists between
1117           the retiring WFI/WFE instructions and the newly issued subsequent
1118           instructions.  This sensitivity can result in a CPU hang scenario.
1119           Workaround:
1120           The software must insert either a Data Synchronization Barrier (DSB)
1121           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
1122           instruction
1123
1124 config ARM_ERRATA_326103
1125         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1126         depends on CPU_V6
1127         help
1128           Executing a SWP instruction to read-only memory does not set bit 11
1129           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1130           treat the access as a read, preventing a COW from occurring and
1131           causing the faulting task to livelock.
1132
1133 config ARM_ERRATA_411920
1134         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1135         depends on CPU_V6 || CPU_V6K
1136         help
1137           Invalidation of the Instruction Cache operation can
1138           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1139           It does not affect the MPCore. This option enables the ARM Ltd.
1140           recommended workaround.
1141
1142 config ARM_ERRATA_430973
1143         bool "ARM errata: Stale prediction on replaced interworking branch"
1144         depends on CPU_V7
1145         help
1146           This option enables the workaround for the 430973 Cortex-A8
1147           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1148           interworking branch is replaced with another code sequence at the
1149           same virtual address, whether due to self-modifying code or virtual
1150           to physical address re-mapping, Cortex-A8 does not recover from the
1151           stale interworking branch prediction. This results in Cortex-A8
1152           executing the new code sequence in the incorrect ARM or Thumb state.
1153           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1154           and also flushes the branch target cache at every context switch.
1155           Note that setting specific bits in the ACTLR register may not be
1156           available in non-secure mode.
1157
1158 config ARM_ERRATA_458693
1159         bool "ARM errata: Processor deadlock when a false hazard is created"
1160         depends on CPU_V7
1161         depends on !ARCH_MULTIPLATFORM
1162         help
1163           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1164           erratum. For very specific sequences of memory operations, it is
1165           possible for a hazard condition intended for a cache line to instead
1166           be incorrectly associated with a different cache line. This false
1167           hazard might then cause a processor deadlock. The workaround enables
1168           the L1 caching of the NEON accesses and disables the PLD instruction
1169           in the ACTLR register. Note that setting specific bits in the ACTLR
1170           register may not be available in non-secure mode.
1171
1172 config ARM_ERRATA_460075
1173         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1174         depends on CPU_V7
1175         depends on !ARCH_MULTIPLATFORM
1176         help
1177           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1178           erratum. Any asynchronous access to the L2 cache may encounter a
1179           situation in which recent store transactions to the L2 cache are lost
1180           and overwritten with stale memory contents from external memory. The
1181           workaround disables the write-allocate mode for the L2 cache via the
1182           ACTLR register. Note that setting specific bits in the ACTLR register
1183           may not be available in non-secure mode.
1184
1185 config ARM_ERRATA_742230
1186         bool "ARM errata: DMB operation may be faulty"
1187         depends on CPU_V7 && SMP
1188         depends on !ARCH_MULTIPLATFORM
1189         help
1190           This option enables the workaround for the 742230 Cortex-A9
1191           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1192           between two write operations may not ensure the correct visibility
1193           ordering of the two writes. This workaround sets a specific bit in
1194           the diagnostic register of the Cortex-A9 which causes the DMB
1195           instruction to behave as a DSB, ensuring the correct behaviour of
1196           the two writes.
1197
1198 config ARM_ERRATA_742231
1199         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1200         depends on CPU_V7 && SMP
1201         depends on !ARCH_MULTIPLATFORM
1202         help
1203           This option enables the workaround for the 742231 Cortex-A9
1204           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1205           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1206           accessing some data located in the same cache line, may get corrupted
1207           data due to bad handling of the address hazard when the line gets
1208           replaced from one of the CPUs at the same time as another CPU is
1209           accessing it. This workaround sets specific bits in the diagnostic
1210           register of the Cortex-A9 which reduces the linefill issuing
1211           capabilities of the processor.
1212
1213 config PL310_ERRATA_588369
1214         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1215         depends on CACHE_L2X0
1216         help
1217            The PL310 L2 cache controller implements three types of Clean &
1218            Invalidate maintenance operations: by Physical Address
1219            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1220            They are architecturally defined to behave as the execution of a
1221            clean operation followed immediately by an invalidate operation,
1222            both performing to the same memory location. This functionality
1223            is not correctly implemented in PL310 as clean lines are not
1224            invalidated as a result of these operations.
1225
1226 config ARM_ERRATA_643719
1227         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1228         depends on CPU_V7 && SMP
1229         help
1230           This option enables the workaround for the 643719 Cortex-A9 (prior to
1231           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1232           register returns zero when it should return one. The workaround
1233           corrects this value, ensuring cache maintenance operations which use
1234           it behave as intended and avoiding data corruption.
1235
1236 config ARM_ERRATA_720789
1237         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1238         depends on CPU_V7
1239         help
1240           This option enables the workaround for the 720789 Cortex-A9 (prior to
1241           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1242           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1243           As a consequence of this erratum, some TLB entries which should be
1244           invalidated are not, resulting in an incoherency in the system page
1245           tables. The workaround changes the TLB flushing routines to invalidate
1246           entries regardless of the ASID.
1247
1248 config PL310_ERRATA_727915
1249         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1250         depends on CACHE_L2X0
1251         help
1252           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1253           operation (offset 0x7FC). This operation runs in background so that
1254           PL310 can handle normal accesses while it is in progress. Under very
1255           rare circumstances, due to this erratum, write data can be lost when
1256           PL310 treats a cacheable write transaction during a Clean &
1257           Invalidate by Way operation.
1258
1259 config ARM_ERRATA_743622
1260         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1261         depends on CPU_V7
1262         depends on !ARCH_MULTIPLATFORM
1263         help
1264           This option enables the workaround for the 743622 Cortex-A9
1265           (r2p*) erratum. Under very rare conditions, a faulty
1266           optimisation in the Cortex-A9 Store Buffer may lead to data
1267           corruption. This workaround sets a specific bit in the diagnostic
1268           register of the Cortex-A9 which disables the Store Buffer
1269           optimisation, preventing the defect from occurring. This has no
1270           visible impact on the overall performance or power consumption of the
1271           processor.
1272
1273 config ARM_ERRATA_751472
1274         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1275         depends on CPU_V7
1276         depends on !ARCH_MULTIPLATFORM
1277         help
1278           This option enables the workaround for the 751472 Cortex-A9 (prior
1279           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1280           completion of a following broadcasted operation if the second
1281           operation is received by a CPU before the ICIALLUIS has completed,
1282           potentially leading to corrupted entries in the cache or TLB.
1283
1284 config PL310_ERRATA_753970
1285         bool "PL310 errata: cache sync operation may be faulty"
1286         depends on CACHE_PL310
1287         help
1288           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1289
1290           Under some condition the effect of cache sync operation on
1291           the store buffer still remains when the operation completes.
1292           This means that the store buffer is always asked to drain and
1293           this prevents it from merging any further writes. The workaround
1294           is to replace the normal offset of cache sync operation (0x730)
1295           by another offset targeting an unmapped PL310 register 0x740.
1296           This has the same effect as the cache sync operation: store buffer
1297           drain and waiting for all buffers empty.
1298
1299 config ARM_ERRATA_754322
1300         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1301         depends on CPU_V7
1302         help
1303           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1304           r3p*) erratum. A speculative memory access may cause a page table walk
1305           which starts prior to an ASID switch but completes afterwards. This
1306           can populate the micro-TLB with a stale entry which may be hit with
1307           the new ASID. This workaround places two dsb instructions in the mm
1308           switching code so that no page table walks can cross the ASID switch.
1309
1310 config ARM_ERRATA_754327
1311         bool "ARM errata: no automatic Store Buffer drain"
1312         depends on CPU_V7 && SMP
1313         help
1314           This option enables the workaround for the 754327 Cortex-A9 (prior to
1315           r2p0) erratum. The Store Buffer does not have any automatic draining
1316           mechanism and therefore a livelock may occur if an external agent
1317           continuously polls a memory location waiting to observe an update.
1318           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1319           written polling loops from denying visibility of updates to memory.
1320
1321 config ARM_ERRATA_364296
1322         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1323         depends on CPU_V6
1324         help
1325           This options enables the workaround for the 364296 ARM1136
1326           r0p2 erratum (possible cache data corruption with
1327           hit-under-miss enabled). It sets the undocumented bit 31 in
1328           the auxiliary control register and the FI bit in the control
1329           register, thus disabling hit-under-miss without putting the
1330           processor into full low interrupt latency mode. ARM11MPCore
1331           is not affected.
1332
1333 config ARM_ERRATA_764369
1334         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1335         depends on CPU_V7 && SMP
1336         help
1337           This option enables the workaround for erratum 764369
1338           affecting Cortex-A9 MPCore with two or more processors (all
1339           current revisions). Under certain timing circumstances, a data
1340           cache line maintenance operation by MVA targeting an Inner
1341           Shareable memory region may fail to proceed up to either the
1342           Point of Coherency or to the Point of Unification of the
1343           system. This workaround adds a DSB instruction before the
1344           relevant cache maintenance functions and sets a specific bit
1345           in the diagnostic control register of the SCU.
1346
1347 config PL310_ERRATA_769419
1348         bool "PL310 errata: no automatic Store Buffer drain"
1349         depends on CACHE_L2X0
1350         help
1351           On revisions of the PL310 prior to r3p2, the Store Buffer does
1352           not automatically drain. This can cause normal, non-cacheable
1353           writes to be retained when the memory system is idle, leading
1354           to suboptimal I/O performance for drivers using coherent DMA.
1355           This option adds a write barrier to the cpu_idle loop so that,
1356           on systems with an outer cache, the store buffer is drained
1357           explicitly.
1358
1359 config ARM_ERRATA_775420
1360        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1361        depends on CPU_V7
1362        help
1363          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1364          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1365          operation aborts with MMU exception, it might cause the processor
1366          to deadlock. This workaround puts DSB before executing ISB if
1367          an abort may occur on cache maintenance.
1368
1369 config ARM_ERRATA_798181
1370         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1371         depends on CPU_V7 && SMP
1372         help
1373           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1374           adequately shooting down all use of the old entries. This
1375           option enables the Linux kernel workaround for this erratum
1376           which sends an IPI to the CPUs that are running the same ASID
1377           as the one being invalidated.
1378
1379 config ARM_ERRATA_773022
1380         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1381         depends on CPU_V7
1382         help
1383           This option enables the workaround for the 773022 Cortex-A15
1384           (up to r0p4) erratum. In certain rare sequences of code, the
1385           loop buffer may deliver incorrect instructions. This
1386           workaround disables the loop buffer to avoid the erratum.
1387
1388 endmenu
1389
1390 source "arch/arm/common/Kconfig"
1391
1392 menu "Bus support"
1393
1394 config ARM_AMBA
1395         bool
1396
1397 config ISA
1398         bool
1399         help
1400           Find out whether you have ISA slots on your motherboard.  ISA is the
1401           name of a bus system, i.e. the way the CPU talks to the other stuff
1402           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1403           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1404           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1405
1406 # Select ISA DMA controller support
1407 config ISA_DMA
1408         bool
1409         select ISA_DMA_API
1410
1411 # Select ISA DMA interface
1412 config ISA_DMA_API
1413         bool
1414
1415 config PCI
1416         bool "PCI support" if MIGHT_HAVE_PCI
1417         help
1418           Find out whether you have a PCI motherboard. PCI is the name of a
1419           bus system, i.e. the way the CPU talks to the other stuff inside
1420           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1421           VESA. If you have PCI, say Y, otherwise N.
1422
1423 config PCI_DOMAINS
1424         bool
1425         depends on PCI
1426
1427 config PCI_NANOENGINE
1428         bool "BSE nanoEngine PCI support"
1429         depends on SA1100_NANOENGINE
1430         help
1431           Enable PCI on the BSE nanoEngine board.
1432
1433 config PCI_SYSCALL
1434         def_bool PCI
1435
1436 config PCI_HOST_ITE8152
1437         bool
1438         depends on PCI && MACH_ARMCORE
1439         default y
1440         select DMABOUNCE
1441
1442 source "drivers/pci/Kconfig"
1443 source "drivers/pci/pcie/Kconfig"
1444
1445 source "drivers/pcmcia/Kconfig"
1446
1447 endmenu
1448
1449 menu "Kernel Features"
1450
1451 config HAVE_SMP
1452         bool
1453         help
1454           This option should be selected by machines which have an SMP-
1455           capable CPU.
1456
1457           The only effect of this option is to make the SMP-related
1458           options available to the user for configuration.
1459
1460 config SMP
1461         bool "Symmetric Multi-Processing"
1462         depends on CPU_V6K || CPU_V7
1463         depends on GENERIC_CLOCKEVENTS
1464         depends on HAVE_SMP
1465         depends on MMU || ARM_MPU
1466         help
1467           This enables support for systems with more than one CPU. If you have
1468           a system with only one CPU, like most personal computers, say N. If
1469           you have a system with more than one CPU, say Y.
1470
1471           If you say N here, the kernel will run on single and multiprocessor
1472           machines, but will use only one CPU of a multiprocessor machine. If
1473           you say Y here, the kernel will run on many, but not all, single
1474           processor machines. On a single processor machine, the kernel will
1475           run faster if you say N here.
1476
1477           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1478           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1479           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1480
1481           If you don't know what to do here, say N.
1482
1483 config SMP_ON_UP
1484         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1485         depends on SMP && !XIP_KERNEL && MMU
1486         default y
1487         help
1488           SMP kernels contain instructions which fail on non-SMP processors.
1489           Enabling this option allows the kernel to modify itself to make
1490           these instructions safe.  Disabling it allows about 1K of space
1491           savings.
1492
1493           If you don't know what to do here, say Y.
1494
1495 config ARM_CPU_TOPOLOGY
1496         bool "Support cpu topology definition"
1497         depends on SMP && CPU_V7
1498         default y
1499         help
1500           Support ARM cpu topology definition. The MPIDR register defines
1501           affinity between processors which is then used to describe the cpu
1502           topology of an ARM System.
1503
1504 config SCHED_MC
1505         bool "Multi-core scheduler support"
1506         depends on ARM_CPU_TOPOLOGY
1507         help
1508           Multi-core scheduler support improves the CPU scheduler's decision
1509           making when dealing with multi-core CPU chips at a cost of slightly
1510           increased overhead in some places. If unsure say N here.
1511
1512 config SCHED_SMT
1513         bool "SMT scheduler support"
1514         depends on ARM_CPU_TOPOLOGY
1515         help
1516           Improves the CPU scheduler's decision making when dealing with
1517           MultiThreading at a cost of slightly increased overhead in some
1518           places. If unsure say N here.
1519
1520 config HAVE_ARM_SCU
1521         bool
1522         help
1523           This option enables support for the ARM system coherency unit
1524
1525 config HAVE_ARM_ARCH_TIMER
1526         bool "Architected timer support"
1527         depends on CPU_V7
1528         select ARM_ARCH_TIMER
1529         select GENERIC_CLOCKEVENTS
1530         help
1531           This option enables support for the ARM architected timer
1532
1533 config HAVE_ARM_TWD
1534         bool
1535         depends on SMP
1536         select CLKSRC_OF if OF
1537         help
1538           This options enables support for the ARM timer and watchdog unit
1539
1540 config MCPM
1541         bool "Multi-Cluster Power Management"
1542         depends on CPU_V7 && SMP
1543         help
1544           This option provides the common power management infrastructure
1545           for (multi-)cluster based systems, such as big.LITTLE based
1546           systems.
1547
1548 config BIG_LITTLE
1549         bool "big.LITTLE support (Experimental)"
1550         depends on CPU_V7 && SMP
1551         select MCPM
1552         help
1553           This option enables support selections for the big.LITTLE
1554           system architecture.
1555
1556 config BL_SWITCHER
1557         bool "big.LITTLE switcher support"
1558         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU
1559         select CPU_PM
1560         select ARM_CPU_SUSPEND
1561         help
1562           The big.LITTLE "switcher" provides the core functionality to
1563           transparently handle transition between a cluster of A15's
1564           and a cluster of A7's in a big.LITTLE system.
1565
1566 config BL_SWITCHER_DUMMY_IF
1567         tristate "Simple big.LITTLE switcher user interface"
1568         depends on BL_SWITCHER && DEBUG_KERNEL
1569         help
1570           This is a simple and dummy char dev interface to control
1571           the big.LITTLE switcher core code.  It is meant for
1572           debugging purposes only.
1573
1574 choice
1575         prompt "Memory split"
1576         default VMSPLIT_3G
1577         help
1578           Select the desired split between kernel and user memory.
1579
1580           If you are not absolutely sure what you are doing, leave this
1581           option alone!
1582
1583         config VMSPLIT_3G
1584                 bool "3G/1G user/kernel split"
1585         config VMSPLIT_2G
1586                 bool "2G/2G user/kernel split"
1587         config VMSPLIT_1G
1588                 bool "1G/3G user/kernel split"
1589 endchoice
1590
1591 config PAGE_OFFSET
1592         hex
1593         default 0x40000000 if VMSPLIT_1G
1594         default 0x80000000 if VMSPLIT_2G
1595         default 0xC0000000
1596
1597 config NR_CPUS
1598         int "Maximum number of CPUs (2-32)"
1599         range 2 32
1600         depends on SMP
1601         default "4"
1602
1603 config HOTPLUG_CPU
1604         bool "Support for hot-pluggable CPUs"
1605         depends on SMP
1606         help
1607           Say Y here to experiment with turning CPUs off and on.  CPUs
1608           can be controlled through /sys/devices/system/cpu.
1609
1610 config ARM_PSCI
1611         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1612         depends on CPU_V7
1613         help
1614           Say Y here if you want Linux to communicate with system firmware
1615           implementing the PSCI specification for CPU-centric power
1616           management operations described in ARM document number ARM DEN
1617           0022A ("Power State Coordination Interface System Software on
1618           ARM processors").
1619
1620 # The GPIO number here must be sorted by descending number. In case of
1621 # a multiplatform kernel, we just want the highest value required by the
1622 # selected platforms.
1623 config ARCH_NR_GPIO
1624         int
1625         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1626         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX
1627         default 392 if ARCH_U8500
1628         default 352 if ARCH_VT8500
1629         default 288 if ARCH_SUNXI
1630         default 264 if MACH_H4700
1631         default 0
1632         help
1633           Maximum number of GPIOs in the system.
1634
1635           If unsure, leave the default value.
1636
1637 source kernel/Kconfig.preempt
1638
1639 config HZ_FIXED
1640         int
1641         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1642                 ARCH_S5PV210 || ARCH_EXYNOS4
1643         default AT91_TIMER_HZ if ARCH_AT91
1644         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE_LEGACY
1645         default 0
1646
1647 choice
1648         depends on HZ_FIXED = 0
1649         prompt "Timer frequency"
1650
1651 config HZ_100
1652         bool "100 Hz"
1653
1654 config HZ_200
1655         bool "200 Hz"
1656
1657 config HZ_250
1658         bool "250 Hz"
1659
1660 config HZ_300
1661         bool "300 Hz"
1662
1663 config HZ_500
1664         bool "500 Hz"
1665
1666 config HZ_1000
1667         bool "1000 Hz"
1668
1669 endchoice
1670
1671 config HZ
1672         int
1673         default HZ_FIXED if HZ_FIXED != 0
1674         default 100 if HZ_100
1675         default 200 if HZ_200
1676         default 250 if HZ_250
1677         default 300 if HZ_300
1678         default 500 if HZ_500
1679         default 1000
1680
1681 config SCHED_HRTICK
1682         def_bool HIGH_RES_TIMERS
1683
1684 config THUMB2_KERNEL
1685         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1686         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1687         default y if CPU_THUMBONLY
1688         select AEABI
1689         select ARM_ASM_UNIFIED
1690         select ARM_UNWIND
1691         help
1692           By enabling this option, the kernel will be compiled in
1693           Thumb-2 mode. A compiler/assembler that understand the unified
1694           ARM-Thumb syntax is needed.
1695
1696           If unsure, say N.
1697
1698 config THUMB2_AVOID_R_ARM_THM_JUMP11
1699         bool "Work around buggy Thumb-2 short branch relocations in gas"
1700         depends on THUMB2_KERNEL && MODULES
1701         default y
1702         help
1703           Various binutils versions can resolve Thumb-2 branches to
1704           locally-defined, preemptible global symbols as short-range "b.n"
1705           branch instructions.
1706
1707           This is a problem, because there's no guarantee the final
1708           destination of the symbol, or any candidate locations for a
1709           trampoline, are within range of the branch.  For this reason, the
1710           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1711           relocation in modules at all, and it makes little sense to add
1712           support.
1713
1714           The symptom is that the kernel fails with an "unsupported
1715           relocation" error when loading some modules.
1716
1717           Until fixed tools are available, passing
1718           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1719           code which hits this problem, at the cost of a bit of extra runtime
1720           stack usage in some cases.
1721
1722           The problem is described in more detail at:
1723               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1724
1725           Only Thumb-2 kernels are affected.
1726
1727           Unless you are sure your tools don't have this problem, say Y.
1728
1729 config ARM_ASM_UNIFIED
1730         bool
1731
1732 config AEABI
1733         bool "Use the ARM EABI to compile the kernel"
1734         help
1735           This option allows for the kernel to be compiled using the latest
1736           ARM ABI (aka EABI).  This is only useful if you are using a user
1737           space environment that is also compiled with EABI.
1738
1739           Since there are major incompatibilities between the legacy ABI and
1740           EABI, especially with regard to structure member alignment, this
1741           option also changes the kernel syscall calling convention to
1742           disambiguate both ABIs and allow for backward compatibility support
1743           (selected with CONFIG_OABI_COMPAT).
1744
1745           To use this you need GCC version 4.0.0 or later.
1746
1747 config OABI_COMPAT
1748         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1749         depends on AEABI && !THUMB2_KERNEL
1750         help
1751           This option preserves the old syscall interface along with the
1752           new (ARM EABI) one. It also provides a compatibility layer to
1753           intercept syscalls that have structure arguments which layout
1754           in memory differs between the legacy ABI and the new ARM EABI
1755           (only for non "thumb" binaries). This option adds a tiny
1756           overhead to all syscalls and produces a slightly larger kernel.
1757
1758           The seccomp filter system will not be available when this is
1759           selected, since there is no way yet to sensibly distinguish
1760           between calling conventions during filtering.
1761
1762           If you know you'll be using only pure EABI user space then you
1763           can say N here. If this option is not selected and you attempt
1764           to execute a legacy ABI binary then the result will be
1765           UNPREDICTABLE (in fact it can be predicted that it won't work
1766           at all). If in doubt say N.
1767
1768 config ARCH_HAS_HOLES_MEMORYMODEL
1769         bool
1770
1771 config ARCH_SPARSEMEM_ENABLE
1772         bool
1773
1774 config ARCH_SPARSEMEM_DEFAULT
1775         def_bool ARCH_SPARSEMEM_ENABLE
1776
1777 config ARCH_SELECT_MEMORY_MODEL
1778         def_bool ARCH_SPARSEMEM_ENABLE
1779
1780 config HAVE_ARCH_PFN_VALID
1781         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1782
1783 config HIGHMEM
1784         bool "High Memory Support"
1785         depends on MMU
1786         help
1787           The address space of ARM processors is only 4 Gigabytes large
1788           and it has to accommodate user address space, kernel address
1789           space as well as some memory mapped IO. That means that, if you
1790           have a large amount of physical memory and/or IO, not all of the
1791           memory can be "permanently mapped" by the kernel. The physical
1792           memory that is not permanently mapped is called "high memory".
1793
1794           Depending on the selected kernel/user memory split, minimum
1795           vmalloc space and actual amount of RAM, you may not need this
1796           option which should result in a slightly faster kernel.
1797
1798           If unsure, say n.
1799
1800 config HIGHPTE
1801         bool "Allocate 2nd-level pagetables from highmem"
1802         depends on HIGHMEM
1803
1804 config HW_PERF_EVENTS
1805         bool "Enable hardware performance counter support for perf events"
1806         depends on PERF_EVENTS
1807         default y
1808         help
1809           Enable hardware performance counter support for perf events. If
1810           disabled, perf events will use software events only.
1811
1812 config SYS_SUPPORTS_HUGETLBFS
1813        def_bool y
1814        depends on ARM_LPAE
1815
1816 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1817        def_bool y
1818        depends on ARM_LPAE
1819
1820 config ARCH_WANT_GENERAL_HUGETLB
1821         def_bool y
1822
1823 source "mm/Kconfig"
1824
1825 config FORCE_MAX_ZONEORDER
1826         int "Maximum zone order" if ARCH_SHMOBILE_LEGACY
1827         range 11 64 if ARCH_SHMOBILE_LEGACY
1828         default "12" if SOC_AM33XX
1829         default "9" if SA1111 || ARCH_EFM32
1830         default "11"
1831         help
1832           The kernel memory allocator divides physically contiguous memory
1833           blocks into "zones", where each zone is a power of two number of
1834           pages.  This option selects the largest power of two that the kernel
1835           keeps in the memory allocator.  If you need to allocate very large
1836           blocks of physically contiguous memory, then you may need to
1837           increase this value.
1838
1839           This config option is actually maximum order plus one. For example,
1840           a value of 11 means that the largest free memory block is 2^10 pages.
1841
1842 config ALIGNMENT_TRAP
1843         bool
1844         depends on CPU_CP15_MMU
1845         default y if !ARCH_EBSA110
1846         select HAVE_PROC_CPU if PROC_FS
1847         help
1848           ARM processors cannot fetch/store information which is not
1849           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1850           address divisible by 4. On 32-bit ARM processors, these non-aligned
1851           fetch/store instructions will be emulated in software if you say
1852           here, which has a severe performance impact. This is necessary for
1853           correct operation of some network protocols. With an IP-only
1854           configuration it is safe to say N, otherwise say Y.
1855
1856 config UACCESS_WITH_MEMCPY
1857         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1858         depends on MMU
1859         default y if CPU_FEROCEON
1860         help
1861           Implement faster copy_to_user and clear_user methods for CPU
1862           cores where a 8-word STM instruction give significantly higher
1863           memory write throughput than a sequence of individual 32bit stores.
1864
1865           A possible side effect is a slight increase in scheduling latency
1866           between threads sharing the same address space if they invoke
1867           such copy operations with large buffers.
1868
1869           However, if the CPU data cache is using a write-allocate mode,
1870           this option is unlikely to provide any performance gain.
1871
1872 config SECCOMP
1873         bool
1874         prompt "Enable seccomp to safely compute untrusted bytecode"
1875         ---help---
1876           This kernel feature is useful for number crunching applications
1877           that may need to compute untrusted bytecode during their
1878           execution. By using pipes or other transports made available to
1879           the process as file descriptors supporting the read/write
1880           syscalls, it's possible to isolate those applications in
1881           their own address space using seccomp. Once seccomp is
1882           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1883           and the task is only allowed to execute a few safe syscalls
1884           defined by each seccomp mode.
1885
1886 config SWIOTLB
1887         def_bool y
1888
1889 config IOMMU_HELPER
1890         def_bool SWIOTLB
1891
1892 config XEN_DOM0
1893         def_bool y
1894         depends on XEN
1895
1896 config XEN
1897         bool "Xen guest support on ARM (EXPERIMENTAL)"
1898         depends on ARM && AEABI && OF
1899         depends on CPU_V7 && !CPU_V6
1900         depends on !GENERIC_ATOMIC64
1901         select ARM_PSCI
1902         select SWIOTLB_XEN
1903         help
1904           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1905
1906 endmenu
1907
1908 menu "Boot options"
1909
1910 config USE_OF
1911         bool "Flattened Device Tree support"
1912         select IRQ_DOMAIN
1913         select OF
1914         select OF_EARLY_FLATTREE
1915         help
1916           Include support for flattened device tree machine descriptions.
1917
1918 config ATAGS
1919         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1920         default y
1921         help
1922           This is the traditional way of passing data to the kernel at boot
1923           time. If you are solely relying on the flattened device tree (or
1924           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1925           to remove ATAGS support from your kernel binary.  If unsure,
1926           leave this to y.
1927
1928 config DEPRECATED_PARAM_STRUCT
1929         bool "Provide old way to pass kernel parameters"
1930         depends on ATAGS
1931         help
1932           This was deprecated in 2001 and announced to live on for 5 years.
1933           Some old boot loaders still use this way.
1934
1935 # Compressed boot loader in ROM.  Yes, we really want to ask about
1936 # TEXT and BSS so we preserve their values in the config files.
1937 config ZBOOT_ROM_TEXT
1938         hex "Compressed ROM boot loader base address"
1939         default "0"
1940         help
1941           The physical address at which the ROM-able zImage is to be
1942           placed in the target.  Platforms which normally make use of
1943           ROM-able zImage formats normally set this to a suitable
1944           value in their defconfig file.
1945
1946           If ZBOOT_ROM is not enabled, this has no effect.
1947
1948 config ZBOOT_ROM_BSS
1949         hex "Compressed ROM boot loader BSS address"
1950         default "0"
1951         help
1952           The base address of an area of read/write memory in the target
1953           for the ROM-able zImage which must be available while the
1954           decompressor is running. It must be large enough to hold the
1955           entire decompressed kernel plus an additional 128 KiB.
1956           Platforms which normally make use of ROM-able zImage formats
1957           normally set this to a suitable value in their defconfig file.
1958
1959           If ZBOOT_ROM is not enabled, this has no effect.
1960
1961 config ZBOOT_ROM
1962         bool "Compressed boot loader in ROM/flash"
1963         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1964         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1965         help
1966           Say Y here if you intend to execute your compressed kernel image
1967           (zImage) directly from ROM or flash.  If unsure, say N.
1968
1969 choice
1970         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1971         depends on ZBOOT_ROM && ARCH_SH7372
1972         default ZBOOT_ROM_NONE
1973         help
1974           Include experimental SD/MMC loading code in the ROM-able zImage.
1975           With this enabled it is possible to write the ROM-able zImage
1976           kernel image to an MMC or SD card and boot the kernel straight
1977           from the reset vector. At reset the processor Mask ROM will load
1978           the first part of the ROM-able zImage which in turn loads the
1979           rest the kernel image to RAM.
1980
1981 config ZBOOT_ROM_NONE
1982         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1983         help
1984           Do not load image from SD or MMC
1985
1986 config ZBOOT_ROM_MMCIF
1987         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1988         help
1989           Load image from MMCIF hardware block.
1990
1991 config ZBOOT_ROM_SH_MOBILE_SDHI
1992         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1993         help
1994           Load image from SDHI hardware block
1995
1996 endchoice
1997
1998 config ARM_APPENDED_DTB
1999         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
2000         depends on OF
2001         help
2002           With this option, the boot code will look for a device tree binary
2003           (DTB) appended to zImage
2004           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
2005
2006           This is meant as a backward compatibility convenience for those
2007           systems with a bootloader that can't be upgraded to accommodate
2008           the documented boot protocol using a device tree.
2009
2010           Beware that there is very little in terms of protection against
2011           this option being confused by leftover garbage in memory that might
2012           look like a DTB header after a reboot if no actual DTB is appended
2013           to zImage.  Do not leave this option active in a production kernel
2014           if you don't intend to always append a DTB.  Proper passing of the
2015           location into r2 of a bootloader provided DTB is always preferable
2016           to this option.
2017
2018 config ARM_ATAG_DTB_COMPAT
2019         bool "Supplement the appended DTB with traditional ATAG information"
2020         depends on ARM_APPENDED_DTB
2021         help
2022           Some old bootloaders can't be updated to a DTB capable one, yet
2023           they provide ATAGs with memory configuration, the ramdisk address,
2024           the kernel cmdline string, etc.  Such information is dynamically
2025           provided by the bootloader and can't always be stored in a static
2026           DTB.  To allow a device tree enabled kernel to be used with such
2027           bootloaders, this option allows zImage to extract the information
2028           from the ATAG list and store it at run time into the appended DTB.
2029
2030 choice
2031         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2032         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2033
2034 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2035         bool "Use bootloader kernel arguments if available"
2036         help
2037           Uses the command-line options passed by the boot loader instead of
2038           the device tree bootargs property. If the boot loader doesn't provide
2039           any, the device tree bootargs property will be used.
2040
2041 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2042         bool "Extend with bootloader kernel arguments"
2043         help
2044           The command-line arguments provided by the boot loader will be
2045           appended to the the device tree bootargs property.
2046
2047 endchoice
2048
2049 config CMDLINE
2050         string "Default kernel command string"
2051         default ""
2052         help
2053           On some architectures (EBSA110 and CATS), there is currently no way
2054           for the boot loader to pass arguments to the kernel. For these
2055           architectures, you should supply some command-line options at build
2056           time by entering them here. As a minimum, you should specify the
2057           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2058
2059 choice
2060         prompt "Kernel command line type" if CMDLINE != ""
2061         default CMDLINE_FROM_BOOTLOADER
2062         depends on ATAGS
2063
2064 config CMDLINE_FROM_BOOTLOADER
2065         bool "Use bootloader kernel arguments if available"
2066         help
2067           Uses the command-line options passed by the boot loader. If
2068           the boot loader doesn't provide any, the default kernel command
2069           string provided in CMDLINE will be used.
2070
2071 config CMDLINE_EXTEND
2072         bool "Extend bootloader kernel arguments"
2073         help
2074           The command-line arguments provided by the boot loader will be
2075           appended to the default kernel command string.
2076
2077 config CMDLINE_FORCE
2078         bool "Always use the default kernel command string"
2079         help
2080           Always use the default kernel command string, even if the boot
2081           loader passes other arguments to the kernel.
2082           This is useful if you cannot or don't want to change the
2083           command-line options your boot loader passes to the kernel.
2084 endchoice
2085
2086 config XIP_KERNEL
2087         bool "Kernel Execute-In-Place from ROM"
2088         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
2089         help
2090           Execute-In-Place allows the kernel to run from non-volatile storage
2091           directly addressable by the CPU, such as NOR flash. This saves RAM
2092           space since the text section of the kernel is not loaded from flash
2093           to RAM.  Read-write sections, such as the data section and stack,
2094           are still copied to RAM.  The XIP kernel is not compressed since
2095           it has to run directly from flash, so it will take more space to
2096           store it.  The flash address used to link the kernel object files,
2097           and for storing it, is configuration dependent. Therefore, if you
2098           say Y here, you must know the proper physical address where to
2099           store the kernel image depending on your own flash memory usage.
2100
2101           Also note that the make target becomes "make xipImage" rather than
2102           "make zImage" or "make Image".  The final kernel binary to put in
2103           ROM memory will be arch/arm/boot/xipImage.
2104
2105           If unsure, say N.
2106
2107 config XIP_PHYS_ADDR
2108         hex "XIP Kernel Physical Location"
2109         depends on XIP_KERNEL
2110         default "0x00080000"
2111         help
2112           This is the physical address in your flash memory the kernel will
2113           be linked for and stored to.  This address is dependent on your
2114           own flash usage.
2115
2116 config KEXEC
2117         bool "Kexec system call (EXPERIMENTAL)"
2118         depends on (!SMP || PM_SLEEP_SMP)
2119         help
2120           kexec is a system call that implements the ability to shutdown your
2121           current kernel, and to start another kernel.  It is like a reboot
2122           but it is independent of the system firmware.   And like a reboot
2123           you can start any kernel with it, not just Linux.
2124
2125           It is an ongoing process to be certain the hardware in a machine
2126           is properly shutdown, so do not be surprised if this code does not
2127           initially work for you.
2128
2129 config ATAGS_PROC
2130         bool "Export atags in procfs"
2131         depends on ATAGS && KEXEC
2132         default y
2133         help
2134           Should the atags used to boot the kernel be exported in an "atags"
2135           file in procfs. Useful with kexec.
2136
2137 config CRASH_DUMP
2138         bool "Build kdump crash kernel (EXPERIMENTAL)"
2139         help
2140           Generate crash dump after being started by kexec. This should
2141           be normally only set in special crash dump kernels which are
2142           loaded in the main kernel with kexec-tools into a specially
2143           reserved region and then later executed after a crash by
2144           kdump/kexec. The crash dump kernel must be compiled to a
2145           memory address not used by the main kernel
2146
2147           For more details see Documentation/kdump/kdump.txt
2148
2149 config AUTO_ZRELADDR
2150         bool "Auto calculation of the decompressed kernel image address"
2151         help
2152           ZRELADDR is the physical address where the decompressed kernel
2153           image will be placed. If AUTO_ZRELADDR is selected, the address
2154           will be determined at run-time by masking the current IP with
2155           0xf8000000. This assumes the zImage being placed in the first 128MB
2156           from start of memory.
2157
2158 endmenu
2159
2160 menu "CPU Power Management"
2161
2162 if ARCH_HAS_CPUFREQ
2163 source "drivers/cpufreq/Kconfig"
2164 endif
2165
2166 source "drivers/cpuidle/Kconfig"
2167
2168 endmenu
2169
2170 menu "Floating point emulation"
2171
2172 comment "At least one emulation must be selected"
2173
2174 config FPE_NWFPE
2175         bool "NWFPE math emulation"
2176         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2177         ---help---
2178           Say Y to include the NWFPE floating point emulator in the kernel.
2179           This is necessary to run most binaries. Linux does not currently
2180           support floating point hardware so you need to say Y here even if
2181           your machine has an FPA or floating point co-processor podule.
2182
2183           You may say N here if you are going to load the Acorn FPEmulator
2184           early in the bootup.
2185
2186 config FPE_NWFPE_XP
2187         bool "Support extended precision"
2188         depends on FPE_NWFPE
2189         help
2190           Say Y to include 80-bit support in the kernel floating-point
2191           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2192           Note that gcc does not generate 80-bit operations by default,
2193           so in most cases this option only enlarges the size of the
2194           floating point emulator without any good reason.
2195
2196           You almost surely want to say N here.
2197
2198 config FPE_FASTFPE
2199         bool "FastFPE math emulation (EXPERIMENTAL)"
2200         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2201         ---help---
2202           Say Y here to include the FAST floating point emulator in the kernel.
2203           This is an experimental much faster emulator which now also has full
2204           precision for the mantissa.  It does not support any exceptions.
2205           It is very simple, and approximately 3-6 times faster than NWFPE.
2206
2207           It should be sufficient for most programs.  It may be not suitable
2208           for scientific calculations, but you have to check this for yourself.
2209           If you do not feel you need a faster FP emulation you should better
2210           choose NWFPE.
2211
2212 config VFP
2213         bool "VFP-format floating point maths"
2214         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2215         help
2216           Say Y to include VFP support code in the kernel. This is needed
2217           if your hardware includes a VFP unit.
2218
2219           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2220           release notes and additional status information.
2221
2222           Say N if your target does not have VFP hardware.
2223
2224 config VFPv3
2225         bool
2226         depends on VFP
2227         default y if CPU_V7
2228
2229 config NEON
2230         bool "Advanced SIMD (NEON) Extension support"
2231         depends on VFPv3 && CPU_V7
2232         help
2233           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2234           Extension.
2235
2236 config KERNEL_MODE_NEON
2237         bool "Support for NEON in kernel mode"
2238         depends on NEON && AEABI
2239         help
2240           Say Y to include support for NEON in kernel mode.
2241
2242 endmenu
2243
2244 menu "Userspace binary formats"
2245
2246 source "fs/Kconfig.binfmt"
2247
2248 config ARTHUR
2249         tristate "RISC OS personality"
2250         depends on !AEABI
2251         help
2252           Say Y here to include the kernel code necessary if you want to run
2253           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2254           experimental; if this sounds frightening, say N and sleep in peace.
2255           You can also say M here to compile this support as a module (which
2256           will be called arthur).
2257
2258 endmenu
2259
2260 menu "Power management options"
2261
2262 source "kernel/power/Kconfig"
2263
2264 config ARCH_SUSPEND_POSSIBLE
2265         depends on !ARCH_S5PC100
2266         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2267                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2268         def_bool y
2269
2270 config ARM_CPU_SUSPEND
2271         def_bool PM_SLEEP
2272
2273 endmenu
2274
2275 source "net/Kconfig"
2276
2277 source "drivers/Kconfig"
2278
2279 source "fs/Kconfig"
2280
2281 source "arch/arm/Kconfig.debug"
2282
2283 source "security/Kconfig"
2284
2285 source "crypto/Kconfig"
2286
2287 source "lib/Kconfig"
2288
2289 source "arch/arm/kvm/Kconfig"