]> Pileus Git - ~andy/linux/blob - arch/arm/Kconfig
Merge branch 'lpc32xx/core2' of git://git.antcom.de/linux-2.6 into next/soc
[~andy/linux] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_HAVE_CUSTOM_GPIO_H
5         select HAVE_AOUT
6         select HAVE_DMA_API_DEBUG
7         select HAVE_IDE if PCI || ISA || PCMCIA
8         select HAVE_DMA_ATTRS
9         select HAVE_DMA_CONTIGUOUS if (CPU_V6 || CPU_V6K || CPU_V7)
10         select HAVE_MEMBLOCK
11         select RTC_LIB
12         select SYS_SUPPORTS_APM_EMULATION
13         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
14         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
15         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
16         select HAVE_ARCH_KGDB
17         select HAVE_ARCH_TRACEHOOK
18         select HAVE_KPROBES if !XIP_KERNEL
19         select HAVE_KRETPROBES if (HAVE_KPROBES)
20         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
21         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
22         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
23         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
24         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
25         select HAVE_GENERIC_DMA_COHERENT
26         select HAVE_KERNEL_GZIP
27         select HAVE_KERNEL_LZO
28         select HAVE_KERNEL_LZMA
29         select HAVE_KERNEL_XZ
30         select HAVE_IRQ_WORK
31         select HAVE_PERF_EVENTS
32         select PERF_USE_VMALLOC
33         select HAVE_REGS_AND_STACK_ACCESS_API
34         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
35         select HAVE_C_RECORDMCOUNT
36         select HAVE_GENERIC_HARDIRQS
37         select HARDIRQS_SW_RESEND
38         select GENERIC_IRQ_PROBE
39         select GENERIC_IRQ_SHOW
40         select GENERIC_IRQ_PROBE
41         select HARDIRQS_SW_RESEND
42         select CPU_PM if (SUSPEND || CPU_IDLE)
43         select GENERIC_PCI_IOMAP
44         select HAVE_BPF_JIT
45         select GENERIC_SMP_IDLE_THREAD
46         select KTIME_SCALAR
47         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
48         help
49           The ARM series is a line of low-power-consumption RISC chip designs
50           licensed by ARM Ltd and targeted at embedded applications and
51           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
52           manufactured, but legacy ARM-based PC hardware remains popular in
53           Europe.  There is an ARM Linux project with a web page at
54           <http://www.arm.linux.org.uk/>.
55
56 config ARM_HAS_SG_CHAIN
57         bool
58
59 config NEED_SG_DMA_LENGTH
60         bool
61
62 config ARM_DMA_USE_IOMMU
63         select NEED_SG_DMA_LENGTH
64         select ARM_HAS_SG_CHAIN
65         bool
66
67 config HAVE_PWM
68         bool
69
70 config MIGHT_HAVE_PCI
71         bool
72
73 config SYS_SUPPORTS_APM_EMULATION
74         bool
75
76 config GENERIC_GPIO
77         bool
78
79 config HAVE_TCM
80         bool
81         select GENERIC_ALLOCATOR
82
83 config HAVE_PROC_CPU
84         bool
85
86 config NO_IOPORT
87         bool
88
89 config EISA
90         bool
91         ---help---
92           The Extended Industry Standard Architecture (EISA) bus was
93           developed as an open alternative to the IBM MicroChannel bus.
94
95           The EISA bus provided some of the features of the IBM MicroChannel
96           bus while maintaining backward compatibility with cards made for
97           the older ISA bus.  The EISA bus saw limited use between 1988 and
98           1995 when it was made obsolete by the PCI bus.
99
100           Say Y here if you are building a kernel for an EISA-based machine.
101
102           Otherwise, say N.
103
104 config SBUS
105         bool
106
107 config STACKTRACE_SUPPORT
108         bool
109         default y
110
111 config HAVE_LATENCYTOP_SUPPORT
112         bool
113         depends on !SMP
114         default y
115
116 config LOCKDEP_SUPPORT
117         bool
118         default y
119
120 config TRACE_IRQFLAGS_SUPPORT
121         bool
122         default y
123
124 config GENERIC_LOCKBREAK
125         bool
126         default y
127         depends on SMP && PREEMPT
128
129 config RWSEM_GENERIC_SPINLOCK
130         bool
131         default y
132
133 config RWSEM_XCHGADD_ALGORITHM
134         bool
135
136 config ARCH_HAS_ILOG2_U32
137         bool
138
139 config ARCH_HAS_ILOG2_U64
140         bool
141
142 config ARCH_HAS_CPUFREQ
143         bool
144         help
145           Internal node to signify that the ARCH has CPUFREQ support
146           and that the relevant menu configurations are displayed for
147           it.
148
149 config GENERIC_HWEIGHT
150         bool
151         default y
152
153 config GENERIC_CALIBRATE_DELAY
154         bool
155         default y
156
157 config ARCH_MAY_HAVE_PC_FDC
158         bool
159
160 config ZONE_DMA
161         bool
162
163 config NEED_DMA_MAP_STATE
164        def_bool y
165
166 config ARCH_HAS_DMA_SET_COHERENT_MASK
167         bool
168
169 config GENERIC_ISA_DMA
170         bool
171
172 config FIQ
173         bool
174
175 config NEED_RET_TO_USER
176         bool
177
178 config ARCH_MTD_XIP
179         bool
180
181 config VECTORS_BASE
182         hex
183         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
184         default DRAM_BASE if REMAP_VECTORS_TO_RAM
185         default 0x00000000
186         help
187           The base address of exception vectors.
188
189 config ARM_PATCH_PHYS_VIRT
190         bool "Patch physical to virtual translations at runtime" if EMBEDDED
191         default y
192         depends on !XIP_KERNEL && MMU
193         depends on !ARCH_REALVIEW || !SPARSEMEM
194         help
195           Patch phys-to-virt and virt-to-phys translation functions at
196           boot and module load time according to the position of the
197           kernel in system memory.
198
199           This can only be used with non-XIP MMU kernels where the base
200           of physical memory is at a 16MB boundary.
201
202           Only disable this option if you know that you do not require
203           this feature (eg, building a kernel for a single machine) and
204           you need to shrink the kernel to the minimal size.
205
206 config NEED_MACH_IO_H
207         bool
208         help
209           Select this when mach/io.h is required to provide special
210           definitions for this platform.  The need for mach/io.h should
211           be avoided when possible.
212
213 config NEED_MACH_MEMORY_H
214         bool
215         help
216           Select this when mach/memory.h is required to provide special
217           definitions for this platform.  The need for mach/memory.h should
218           be avoided when possible.
219
220 config PHYS_OFFSET
221         hex "Physical address of main memory" if MMU
222         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
223         default DRAM_BASE if !MMU
224         help
225           Please provide the physical address corresponding to the
226           location of main memory in your system.
227
228 config GENERIC_BUG
229         def_bool y
230         depends on BUG
231
232 source "init/Kconfig"
233
234 source "kernel/Kconfig.freezer"
235
236 menu "System Type"
237
238 config MMU
239         bool "MMU-based Paged Memory Management Support"
240         default y
241         help
242           Select if you want MMU-based virtualised addressing space
243           support by paged memory management. If unsure, say 'Y'.
244
245 #
246 # The "ARM system type" choice list is ordered alphabetically by option
247 # text.  Please add new entries in the option alphabetic order.
248 #
249 choice
250         prompt "ARM system type"
251         default ARCH_VERSATILE
252
253 config ARCH_INTEGRATOR
254         bool "ARM Ltd. Integrator family"
255         select ARM_AMBA
256         select ARCH_HAS_CPUFREQ
257         select CLKDEV_LOOKUP
258         select HAVE_MACH_CLKDEV
259         select HAVE_TCM
260         select ICST
261         select GENERIC_CLOCKEVENTS
262         select PLAT_VERSATILE
263         select PLAT_VERSATILE_CLOCK
264         select PLAT_VERSATILE_FPGA_IRQ
265         select NEED_MACH_IO_H
266         select NEED_MACH_MEMORY_H
267         select SPARSE_IRQ
268         select MULTI_IRQ_HANDLER
269         help
270           Support for ARM's Integrator platform.
271
272 config ARCH_REALVIEW
273         bool "ARM Ltd. RealView family"
274         select ARM_AMBA
275         select CLKDEV_LOOKUP
276         select HAVE_MACH_CLKDEV
277         select ICST
278         select GENERIC_CLOCKEVENTS
279         select ARCH_WANT_OPTIONAL_GPIOLIB
280         select PLAT_VERSATILE
281         select PLAT_VERSATILE_CLOCK
282         select PLAT_VERSATILE_CLCD
283         select ARM_TIMER_SP804
284         select GPIO_PL061 if GPIOLIB
285         select NEED_MACH_MEMORY_H
286         help
287           This enables support for ARM Ltd RealView boards.
288
289 config ARCH_VERSATILE
290         bool "ARM Ltd. Versatile family"
291         select ARM_AMBA
292         select ARM_VIC
293         select CLKDEV_LOOKUP
294         select HAVE_MACH_CLKDEV
295         select ICST
296         select GENERIC_CLOCKEVENTS
297         select ARCH_WANT_OPTIONAL_GPIOLIB
298         select NEED_MACH_IO_H if PCI
299         select PLAT_VERSATILE
300         select PLAT_VERSATILE_CLOCK
301         select PLAT_VERSATILE_CLCD
302         select PLAT_VERSATILE_FPGA_IRQ
303         select ARM_TIMER_SP804
304         help
305           This enables support for ARM Ltd Versatile board.
306
307 config ARCH_VEXPRESS
308         bool "ARM Ltd. Versatile Express family"
309         select ARCH_WANT_OPTIONAL_GPIOLIB
310         select ARM_AMBA
311         select ARM_TIMER_SP804
312         select CLKDEV_LOOKUP
313         select COMMON_CLK
314         select GENERIC_CLOCKEVENTS
315         select HAVE_CLK
316         select HAVE_PATA_PLATFORM
317         select ICST
318         select NO_IOPORT
319         select PLAT_VERSATILE
320         select PLAT_VERSATILE_CLCD
321         select REGULATOR_FIXED_VOLTAGE if REGULATOR
322         help
323           This enables support for the ARM Ltd Versatile Express boards.
324
325 config ARCH_AT91
326         bool "Atmel AT91"
327         select ARCH_REQUIRE_GPIOLIB
328         select HAVE_CLK
329         select CLKDEV_LOOKUP
330         select IRQ_DOMAIN
331         select NEED_MACH_IO_H if PCCARD
332         help
333           This enables support for systems based on Atmel
334           AT91RM9200 and AT91SAM9* processors.
335
336 config ARCH_BCMRING
337         bool "Broadcom BCMRING"
338         depends on MMU
339         select CPU_V6
340         select ARM_AMBA
341         select ARM_TIMER_SP804
342         select CLKDEV_LOOKUP
343         select GENERIC_CLOCKEVENTS
344         select ARCH_WANT_OPTIONAL_GPIOLIB
345         help
346           Support for Broadcom's BCMRing platform.
347
348 config ARCH_HIGHBANK
349         bool "Calxeda Highbank-based"
350         select ARCH_WANT_OPTIONAL_GPIOLIB
351         select ARM_AMBA
352         select ARM_GIC
353         select ARM_TIMER_SP804
354         select CACHE_L2X0
355         select CLKDEV_LOOKUP
356         select CPU_V7
357         select GENERIC_CLOCKEVENTS
358         select HAVE_ARM_SCU
359         select HAVE_SMP
360         select SPARSE_IRQ
361         select USE_OF
362         help
363           Support for the Calxeda Highbank SoC based boards.
364
365 config ARCH_CLPS711X
366         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
367         select CPU_ARM720T
368         select ARCH_USES_GETTIMEOFFSET
369         select NEED_MACH_MEMORY_H
370         help
371           Support for Cirrus Logic 711x/721x/731x based boards.
372
373 config ARCH_CNS3XXX
374         bool "Cavium Networks CNS3XXX family"
375         select CPU_V6K
376         select GENERIC_CLOCKEVENTS
377         select ARM_GIC
378         select MIGHT_HAVE_CACHE_L2X0
379         select MIGHT_HAVE_PCI
380         select PCI_DOMAINS if PCI
381         help
382           Support for Cavium Networks CNS3XXX platform.
383
384 config ARCH_GEMINI
385         bool "Cortina Systems Gemini"
386         select CPU_FA526
387         select ARCH_REQUIRE_GPIOLIB
388         select ARCH_USES_GETTIMEOFFSET
389         help
390           Support for the Cortina Systems Gemini family SoCs
391
392 config ARCH_PRIMA2
393         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
394         select CPU_V7
395         select NO_IOPORT
396         select GENERIC_CLOCKEVENTS
397         select CLKDEV_LOOKUP
398         select GENERIC_IRQ_CHIP
399         select MIGHT_HAVE_CACHE_L2X0
400         select PINCTRL
401         select PINCTRL_SIRF
402         select USE_OF
403         select ZONE_DMA
404         help
405           Support for CSR SiRFSoC ARM Cortex A9 Platform
406
407 config ARCH_EBSA110
408         bool "EBSA-110"
409         select CPU_SA110
410         select ISA
411         select NO_IOPORT
412         select ARCH_USES_GETTIMEOFFSET
413         select NEED_MACH_IO_H
414         select NEED_MACH_MEMORY_H
415         help
416           This is an evaluation board for the StrongARM processor available
417           from Digital. It has limited hardware on-board, including an
418           Ethernet interface, two PCMCIA sockets, two serial ports and a
419           parallel port.
420
421 config ARCH_EP93XX
422         bool "EP93xx-based"
423         select CPU_ARM920T
424         select ARM_AMBA
425         select ARM_VIC
426         select CLKDEV_LOOKUP
427         select ARCH_REQUIRE_GPIOLIB
428         select ARCH_HAS_HOLES_MEMORYMODEL
429         select ARCH_USES_GETTIMEOFFSET
430         select NEED_MACH_MEMORY_H
431         help
432           This enables support for the Cirrus EP93xx series of CPUs.
433
434 config ARCH_FOOTBRIDGE
435         bool "FootBridge"
436         select CPU_SA110
437         select FOOTBRIDGE
438         select GENERIC_CLOCKEVENTS
439         select HAVE_IDE
440         select NEED_MACH_IO_H
441         select NEED_MACH_MEMORY_H
442         help
443           Support for systems based on the DC21285 companion chip
444           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
445
446 config ARCH_MXC
447         bool "Freescale MXC/iMX-based"
448         select GENERIC_CLOCKEVENTS
449         select ARCH_REQUIRE_GPIOLIB
450         select CLKDEV_LOOKUP
451         select CLKSRC_MMIO
452         select GENERIC_IRQ_CHIP
453         select MULTI_IRQ_HANDLER
454         help
455           Support for Freescale MXC/iMX-based family of processors
456
457 config ARCH_MXS
458         bool "Freescale MXS-based"
459         select GENERIC_CLOCKEVENTS
460         select ARCH_REQUIRE_GPIOLIB
461         select CLKDEV_LOOKUP
462         select CLKSRC_MMIO
463         select COMMON_CLK
464         select HAVE_CLK_PREPARE
465         select PINCTRL
466         select USE_OF
467         help
468           Support for Freescale MXS-based family of processors
469
470 config ARCH_NETX
471         bool "Hilscher NetX based"
472         select CLKSRC_MMIO
473         select CPU_ARM926T
474         select ARM_VIC
475         select GENERIC_CLOCKEVENTS
476         help
477           This enables support for systems based on the Hilscher NetX Soc
478
479 config ARCH_H720X
480         bool "Hynix HMS720x-based"
481         select CPU_ARM720T
482         select ISA_DMA_API
483         select ARCH_USES_GETTIMEOFFSET
484         help
485           This enables support for systems based on the Hynix HMS720x
486
487 config ARCH_IOP13XX
488         bool "IOP13xx-based"
489         depends on MMU
490         select CPU_XSC3
491         select PLAT_IOP
492         select PCI
493         select ARCH_SUPPORTS_MSI
494         select VMSPLIT_1G
495         select NEED_MACH_IO_H
496         select NEED_MACH_MEMORY_H
497         select NEED_RET_TO_USER
498         help
499           Support for Intel's IOP13XX (XScale) family of processors.
500
501 config ARCH_IOP32X
502         bool "IOP32x-based"
503         depends on MMU
504         select CPU_XSCALE
505         select NEED_MACH_IO_H
506         select NEED_RET_TO_USER
507         select PLAT_IOP
508         select PCI
509         select ARCH_REQUIRE_GPIOLIB
510         help
511           Support for Intel's 80219 and IOP32X (XScale) family of
512           processors.
513
514 config ARCH_IOP33X
515         bool "IOP33x-based"
516         depends on MMU
517         select CPU_XSCALE
518         select NEED_MACH_IO_H
519         select NEED_RET_TO_USER
520         select PLAT_IOP
521         select PCI
522         select ARCH_REQUIRE_GPIOLIB
523         help
524           Support for Intel's IOP33X (XScale) family of processors.
525
526 config ARCH_IXP4XX
527         bool "IXP4xx-based"
528         depends on MMU
529         select ARCH_HAS_DMA_SET_COHERENT_MASK
530         select CLKSRC_MMIO
531         select CPU_XSCALE
532         select ARCH_REQUIRE_GPIOLIB
533         select GENERIC_CLOCKEVENTS
534         select MIGHT_HAVE_PCI
535         select NEED_MACH_IO_H
536         select DMABOUNCE if PCI
537         help
538           Support for Intel's IXP4XX (XScale) family of processors.
539
540 config ARCH_DOVE
541         bool "Marvell Dove"
542         select CPU_V7
543         select PCI
544         select ARCH_REQUIRE_GPIOLIB
545         select GENERIC_CLOCKEVENTS
546         select NEED_MACH_IO_H
547         select PLAT_ORION
548         help
549           Support for the Marvell Dove SoC 88AP510
550
551 config ARCH_KIRKWOOD
552         bool "Marvell Kirkwood"
553         select CPU_FEROCEON
554         select PCI
555         select ARCH_REQUIRE_GPIOLIB
556         select GENERIC_CLOCKEVENTS
557         select NEED_MACH_IO_H
558         select PLAT_ORION
559         help
560           Support for the following Marvell Kirkwood series SoCs:
561           88F6180, 88F6192 and 88F6281.
562
563 config ARCH_LPC32XX
564         bool "NXP LPC32XX"
565         select CLKSRC_MMIO
566         select CPU_ARM926T
567         select ARCH_REQUIRE_GPIOLIB
568         select HAVE_IDE
569         select ARM_AMBA
570         select USB_ARCH_HAS_OHCI
571         select CLKDEV_LOOKUP
572         select GENERIC_CLOCKEVENTS
573         select USE_OF
574         select HAVE_PWM
575         help
576           Support for the NXP LPC32XX family of processors
577
578 config ARCH_MV78XX0
579         bool "Marvell MV78xx0"
580         select CPU_FEROCEON
581         select PCI
582         select ARCH_REQUIRE_GPIOLIB
583         select GENERIC_CLOCKEVENTS
584         select NEED_MACH_IO_H
585         select PLAT_ORION
586         help
587           Support for the following Marvell MV78xx0 series SoCs:
588           MV781x0, MV782x0.
589
590 config ARCH_ORION5X
591         bool "Marvell Orion"
592         depends on MMU
593         select CPU_FEROCEON
594         select PCI
595         select ARCH_REQUIRE_GPIOLIB
596         select GENERIC_CLOCKEVENTS
597         select NEED_MACH_IO_H
598         select PLAT_ORION
599         help
600           Support for the following Marvell Orion 5x series SoCs:
601           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
602           Orion-2 (5281), Orion-1-90 (6183).
603
604 config ARCH_MMP
605         bool "Marvell PXA168/910/MMP2"
606         depends on MMU
607         select ARCH_REQUIRE_GPIOLIB
608         select CLKDEV_LOOKUP
609         select GENERIC_CLOCKEVENTS
610         select GPIO_PXA
611         select IRQ_DOMAIN
612         select PLAT_PXA
613         select SPARSE_IRQ
614         select GENERIC_ALLOCATOR
615         help
616           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
617
618 config ARCH_KS8695
619         bool "Micrel/Kendin KS8695"
620         select CPU_ARM922T
621         select ARCH_REQUIRE_GPIOLIB
622         select ARCH_USES_GETTIMEOFFSET
623         select NEED_MACH_MEMORY_H
624         help
625           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
626           System-on-Chip devices.
627
628 config ARCH_W90X900
629         bool "Nuvoton W90X900 CPU"
630         select CPU_ARM926T
631         select ARCH_REQUIRE_GPIOLIB
632         select CLKDEV_LOOKUP
633         select CLKSRC_MMIO
634         select GENERIC_CLOCKEVENTS
635         help
636           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
637           At present, the w90x900 has been renamed nuc900, regarding
638           the ARM series product line, you can login the following
639           link address to know more.
640
641           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
642                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
643
644 config ARCH_TEGRA
645         bool "NVIDIA Tegra"
646         select CLKDEV_LOOKUP
647         select CLKSRC_MMIO
648         select GENERIC_CLOCKEVENTS
649         select GENERIC_GPIO
650         select HAVE_CLK
651         select HAVE_SMP
652         select MIGHT_HAVE_CACHE_L2X0
653         select NEED_MACH_IO_H if PCI
654         select ARCH_HAS_CPUFREQ
655         help
656           This enables support for NVIDIA Tegra based systems (Tegra APX,
657           Tegra 6xx and Tegra 2 series).
658
659 config ARCH_PICOXCELL
660         bool "Picochip picoXcell"
661         select ARCH_REQUIRE_GPIOLIB
662         select ARM_PATCH_PHYS_VIRT
663         select ARM_VIC
664         select CPU_V6K
665         select DW_APB_TIMER
666         select GENERIC_CLOCKEVENTS
667         select GENERIC_GPIO
668         select HAVE_TCM
669         select NO_IOPORT
670         select SPARSE_IRQ
671         select USE_OF
672         help
673           This enables support for systems based on the Picochip picoXcell
674           family of Femtocell devices.  The picoxcell support requires device tree
675           for all boards.
676
677 config ARCH_PNX4008
678         bool "Philips Nexperia PNX4008 Mobile"
679         select CPU_ARM926T
680         select CLKDEV_LOOKUP
681         select ARCH_USES_GETTIMEOFFSET
682         help
683           This enables support for Philips PNX4008 mobile platform.
684
685 config ARCH_PXA
686         bool "PXA2xx/PXA3xx-based"
687         depends on MMU
688         select ARCH_MTD_XIP
689         select ARCH_HAS_CPUFREQ
690         select CLKDEV_LOOKUP
691         select CLKSRC_MMIO
692         select ARCH_REQUIRE_GPIOLIB
693         select GENERIC_CLOCKEVENTS
694         select GPIO_PXA
695         select PLAT_PXA
696         select SPARSE_IRQ
697         select AUTO_ZRELADDR
698         select MULTI_IRQ_HANDLER
699         select ARM_CPU_SUSPEND if PM
700         select HAVE_IDE
701         help
702           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
703
704 config ARCH_MSM
705         bool "Qualcomm MSM"
706         select HAVE_CLK
707         select GENERIC_CLOCKEVENTS
708         select ARCH_REQUIRE_GPIOLIB
709         select CLKDEV_LOOKUP
710         help
711           Support for Qualcomm MSM/QSD based systems.  This runs on the
712           apps processor of the MSM/QSD and depends on a shared memory
713           interface to the modem processor which runs the baseband
714           stack and controls some vital subsystems
715           (clock and power control, etc).
716
717 config ARCH_SHMOBILE
718         bool "Renesas SH-Mobile / R-Mobile"
719         select HAVE_CLK
720         select CLKDEV_LOOKUP
721         select HAVE_MACH_CLKDEV
722         select HAVE_SMP
723         select GENERIC_CLOCKEVENTS
724         select MIGHT_HAVE_CACHE_L2X0
725         select NO_IOPORT
726         select SPARSE_IRQ
727         select MULTI_IRQ_HANDLER
728         select PM_GENERIC_DOMAINS if PM
729         select NEED_MACH_MEMORY_H
730         help
731           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
732
733 config ARCH_RPC
734         bool "RiscPC"
735         select ARCH_ACORN
736         select FIQ
737         select ARCH_MAY_HAVE_PC_FDC
738         select HAVE_PATA_PLATFORM
739         select ISA_DMA_API
740         select NO_IOPORT
741         select ARCH_SPARSEMEM_ENABLE
742         select ARCH_USES_GETTIMEOFFSET
743         select HAVE_IDE
744         select NEED_MACH_IO_H
745         select NEED_MACH_MEMORY_H
746         help
747           On the Acorn Risc-PC, Linux can support the internal IDE disk and
748           CD-ROM interface, serial and parallel port, and the floppy drive.
749
750 config ARCH_SA1100
751         bool "SA1100-based"
752         select CLKSRC_MMIO
753         select CPU_SA1100
754         select ISA
755         select ARCH_SPARSEMEM_ENABLE
756         select ARCH_MTD_XIP
757         select ARCH_HAS_CPUFREQ
758         select CPU_FREQ
759         select GENERIC_CLOCKEVENTS
760         select CLKDEV_LOOKUP
761         select ARCH_REQUIRE_GPIOLIB
762         select HAVE_IDE
763         select NEED_MACH_MEMORY_H
764         select SPARSE_IRQ
765         help
766           Support for StrongARM 11x0 based boards.
767
768 config ARCH_S3C24XX
769         bool "Samsung S3C24XX SoCs"
770         select GENERIC_GPIO
771         select ARCH_HAS_CPUFREQ
772         select HAVE_CLK
773         select CLKDEV_LOOKUP
774         select ARCH_USES_GETTIMEOFFSET
775         select HAVE_S3C2410_I2C if I2C
776         select HAVE_S3C_RTC if RTC_CLASS
777         select HAVE_S3C2410_WATCHDOG if WATCHDOG
778         select NEED_MACH_IO_H
779         help
780           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
781           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
782           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
783           Samsung SMDK2410 development board (and derivatives).
784
785 config ARCH_S3C64XX
786         bool "Samsung S3C64XX"
787         select PLAT_SAMSUNG
788         select CPU_V6
789         select ARM_VIC
790         select HAVE_CLK
791         select HAVE_TCM
792         select CLKDEV_LOOKUP
793         select NO_IOPORT
794         select ARCH_USES_GETTIMEOFFSET
795         select ARCH_HAS_CPUFREQ
796         select ARCH_REQUIRE_GPIOLIB
797         select SAMSUNG_CLKSRC
798         select SAMSUNG_IRQ_VIC_TIMER
799         select S3C_GPIO_TRACK
800         select S3C_DEV_NAND
801         select USB_ARCH_HAS_OHCI
802         select SAMSUNG_GPIOLIB_4BIT
803         select HAVE_S3C2410_I2C if I2C
804         select HAVE_S3C2410_WATCHDOG if WATCHDOG
805         help
806           Samsung S3C64XX series based systems
807
808 config ARCH_S5P64X0
809         bool "Samsung S5P6440 S5P6450"
810         select CPU_V6
811         select GENERIC_GPIO
812         select HAVE_CLK
813         select CLKDEV_LOOKUP
814         select CLKSRC_MMIO
815         select HAVE_S3C2410_WATCHDOG if WATCHDOG
816         select GENERIC_CLOCKEVENTS
817         select HAVE_S3C2410_I2C if I2C
818         select HAVE_S3C_RTC if RTC_CLASS
819         help
820           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
821           SMDK6450.
822
823 config ARCH_S5PC100
824         bool "Samsung S5PC100"
825         select GENERIC_GPIO
826         select HAVE_CLK
827         select CLKDEV_LOOKUP
828         select CPU_V7
829         select ARCH_USES_GETTIMEOFFSET
830         select HAVE_S3C2410_I2C if I2C
831         select HAVE_S3C_RTC if RTC_CLASS
832         select HAVE_S3C2410_WATCHDOG if WATCHDOG
833         help
834           Samsung S5PC100 series based systems
835
836 config ARCH_S5PV210
837         bool "Samsung S5PV210/S5PC110"
838         select CPU_V7
839         select ARCH_SPARSEMEM_ENABLE
840         select ARCH_HAS_HOLES_MEMORYMODEL
841         select GENERIC_GPIO
842         select HAVE_CLK
843         select CLKDEV_LOOKUP
844         select CLKSRC_MMIO
845         select ARCH_HAS_CPUFREQ
846         select GENERIC_CLOCKEVENTS
847         select HAVE_S3C2410_I2C if I2C
848         select HAVE_S3C_RTC if RTC_CLASS
849         select HAVE_S3C2410_WATCHDOG if WATCHDOG
850         select NEED_MACH_MEMORY_H
851         help
852           Samsung S5PV210/S5PC110 series based systems
853
854 config ARCH_EXYNOS
855         bool "SAMSUNG EXYNOS"
856         select CPU_V7
857         select ARCH_SPARSEMEM_ENABLE
858         select ARCH_HAS_HOLES_MEMORYMODEL
859         select GENERIC_GPIO
860         select HAVE_CLK
861         select CLKDEV_LOOKUP
862         select ARCH_HAS_CPUFREQ
863         select GENERIC_CLOCKEVENTS
864         select HAVE_S3C_RTC if RTC_CLASS
865         select HAVE_S3C2410_I2C if I2C
866         select HAVE_S3C2410_WATCHDOG if WATCHDOG
867         select NEED_MACH_MEMORY_H
868         help
869           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
870
871 config ARCH_SHARK
872         bool "Shark"
873         select CPU_SA110
874         select ISA
875         select ISA_DMA
876         select ZONE_DMA
877         select PCI
878         select ARCH_USES_GETTIMEOFFSET
879         select NEED_MACH_MEMORY_H
880         select NEED_MACH_IO_H
881         help
882           Support for the StrongARM based Digital DNARD machine, also known
883           as "Shark" (<http://www.shark-linux.de/shark.html>).
884
885 config ARCH_U300
886         bool "ST-Ericsson U300 Series"
887         depends on MMU
888         select CLKSRC_MMIO
889         select CPU_ARM926T
890         select HAVE_TCM
891         select ARM_AMBA
892         select ARM_PATCH_PHYS_VIRT
893         select ARM_VIC
894         select GENERIC_CLOCKEVENTS
895         select CLKDEV_LOOKUP
896         select HAVE_MACH_CLKDEV
897         select GENERIC_GPIO
898         select ARCH_REQUIRE_GPIOLIB
899         help
900           Support for ST-Ericsson U300 series mobile platforms.
901
902 config ARCH_U8500
903         bool "ST-Ericsson U8500 Series"
904         depends on MMU
905         select CPU_V7
906         select ARM_AMBA
907         select GENERIC_CLOCKEVENTS
908         select CLKDEV_LOOKUP
909         select ARCH_REQUIRE_GPIOLIB
910         select ARCH_HAS_CPUFREQ
911         select HAVE_SMP
912         select MIGHT_HAVE_CACHE_L2X0
913         help
914           Support for ST-Ericsson's Ux500 architecture
915
916 config ARCH_NOMADIK
917         bool "STMicroelectronics Nomadik"
918         select ARM_AMBA
919         select ARM_VIC
920         select CPU_ARM926T
921         select COMMON_CLK
922         select GENERIC_CLOCKEVENTS
923         select PINCTRL
924         select MIGHT_HAVE_CACHE_L2X0
925         select ARCH_REQUIRE_GPIOLIB
926         help
927           Support for the Nomadik platform by ST-Ericsson
928
929 config ARCH_DAVINCI
930         bool "TI DaVinci"
931         select GENERIC_CLOCKEVENTS
932         select ARCH_REQUIRE_GPIOLIB
933         select ZONE_DMA
934         select HAVE_IDE
935         select CLKDEV_LOOKUP
936         select GENERIC_ALLOCATOR
937         select GENERIC_IRQ_CHIP
938         select ARCH_HAS_HOLES_MEMORYMODEL
939         help
940           Support for TI's DaVinci platform.
941
942 config ARCH_OMAP
943         bool "TI OMAP"
944         select HAVE_CLK
945         select ARCH_REQUIRE_GPIOLIB
946         select ARCH_HAS_CPUFREQ
947         select CLKSRC_MMIO
948         select GENERIC_CLOCKEVENTS
949         select ARCH_HAS_HOLES_MEMORYMODEL
950         help
951           Support for TI's OMAP platform (OMAP1/2/3/4).
952
953 config PLAT_SPEAR
954         bool "ST SPEAr"
955         select ARM_AMBA
956         select ARCH_REQUIRE_GPIOLIB
957         select CLKDEV_LOOKUP
958         select COMMON_CLK
959         select CLKSRC_MMIO
960         select GENERIC_CLOCKEVENTS
961         select HAVE_CLK
962         help
963           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
964
965 config ARCH_VT8500
966         bool "VIA/WonderMedia 85xx"
967         select CPU_ARM926T
968         select GENERIC_GPIO
969         select ARCH_HAS_CPUFREQ
970         select GENERIC_CLOCKEVENTS
971         select ARCH_REQUIRE_GPIOLIB
972         select HAVE_PWM
973         help
974           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
975
976 config ARCH_ZYNQ
977         bool "Xilinx Zynq ARM Cortex A9 Platform"
978         select CPU_V7
979         select GENERIC_CLOCKEVENTS
980         select CLKDEV_LOOKUP
981         select ARM_GIC
982         select ARM_AMBA
983         select ICST
984         select MIGHT_HAVE_CACHE_L2X0
985         select USE_OF
986         help
987           Support for Xilinx Zynq ARM Cortex A9 Platform
988 endchoice
989
990 #
991 # This is sorted alphabetically by mach-* pathname.  However, plat-*
992 # Kconfigs may be included either alphabetically (according to the
993 # plat- suffix) or along side the corresponding mach-* source.
994 #
995 source "arch/arm/mach-at91/Kconfig"
996
997 source "arch/arm/mach-bcmring/Kconfig"
998
999 source "arch/arm/mach-clps711x/Kconfig"
1000
1001 source "arch/arm/mach-cns3xxx/Kconfig"
1002
1003 source "arch/arm/mach-davinci/Kconfig"
1004
1005 source "arch/arm/mach-dove/Kconfig"
1006
1007 source "arch/arm/mach-ep93xx/Kconfig"
1008
1009 source "arch/arm/mach-footbridge/Kconfig"
1010
1011 source "arch/arm/mach-gemini/Kconfig"
1012
1013 source "arch/arm/mach-h720x/Kconfig"
1014
1015 source "arch/arm/mach-integrator/Kconfig"
1016
1017 source "arch/arm/mach-iop32x/Kconfig"
1018
1019 source "arch/arm/mach-iop33x/Kconfig"
1020
1021 source "arch/arm/mach-iop13xx/Kconfig"
1022
1023 source "arch/arm/mach-ixp4xx/Kconfig"
1024
1025 source "arch/arm/mach-kirkwood/Kconfig"
1026
1027 source "arch/arm/mach-ks8695/Kconfig"
1028
1029 source "arch/arm/mach-msm/Kconfig"
1030
1031 source "arch/arm/mach-mv78xx0/Kconfig"
1032
1033 source "arch/arm/plat-mxc/Kconfig"
1034
1035 source "arch/arm/mach-mxs/Kconfig"
1036
1037 source "arch/arm/mach-netx/Kconfig"
1038
1039 source "arch/arm/mach-nomadik/Kconfig"
1040 source "arch/arm/plat-nomadik/Kconfig"
1041
1042 source "arch/arm/plat-omap/Kconfig"
1043
1044 source "arch/arm/mach-omap1/Kconfig"
1045
1046 source "arch/arm/mach-omap2/Kconfig"
1047
1048 source "arch/arm/mach-orion5x/Kconfig"
1049
1050 source "arch/arm/mach-pxa/Kconfig"
1051 source "arch/arm/plat-pxa/Kconfig"
1052
1053 source "arch/arm/mach-mmp/Kconfig"
1054
1055 source "arch/arm/mach-realview/Kconfig"
1056
1057 source "arch/arm/mach-sa1100/Kconfig"
1058
1059 source "arch/arm/plat-samsung/Kconfig"
1060 source "arch/arm/plat-s3c24xx/Kconfig"
1061
1062 source "arch/arm/plat-spear/Kconfig"
1063
1064 source "arch/arm/mach-s3c24xx/Kconfig"
1065 if ARCH_S3C24XX
1066 source "arch/arm/mach-s3c2412/Kconfig"
1067 source "arch/arm/mach-s3c2440/Kconfig"
1068 endif
1069
1070 if ARCH_S3C64XX
1071 source "arch/arm/mach-s3c64xx/Kconfig"
1072 endif
1073
1074 source "arch/arm/mach-s5p64x0/Kconfig"
1075
1076 source "arch/arm/mach-s5pc100/Kconfig"
1077
1078 source "arch/arm/mach-s5pv210/Kconfig"
1079
1080 source "arch/arm/mach-exynos/Kconfig"
1081
1082 source "arch/arm/mach-shmobile/Kconfig"
1083
1084 source "arch/arm/mach-tegra/Kconfig"
1085
1086 source "arch/arm/mach-u300/Kconfig"
1087
1088 source "arch/arm/mach-ux500/Kconfig"
1089
1090 source "arch/arm/mach-versatile/Kconfig"
1091
1092 source "arch/arm/mach-vexpress/Kconfig"
1093 source "arch/arm/plat-versatile/Kconfig"
1094
1095 source "arch/arm/mach-vt8500/Kconfig"
1096
1097 source "arch/arm/mach-w90x900/Kconfig"
1098
1099 # Definitions to make life easier
1100 config ARCH_ACORN
1101         bool
1102
1103 config PLAT_IOP
1104         bool
1105         select GENERIC_CLOCKEVENTS
1106
1107 config PLAT_ORION
1108         bool
1109         select CLKSRC_MMIO
1110         select GENERIC_IRQ_CHIP
1111         select COMMON_CLK
1112
1113 config PLAT_PXA
1114         bool
1115
1116 config PLAT_VERSATILE
1117         bool
1118
1119 config ARM_TIMER_SP804
1120         bool
1121         select CLKSRC_MMIO
1122         select HAVE_SCHED_CLOCK
1123
1124 source arch/arm/mm/Kconfig
1125
1126 config ARM_NR_BANKS
1127         int
1128         default 16 if ARCH_EP93XX
1129         default 8
1130
1131 config IWMMXT
1132         bool "Enable iWMMXt support"
1133         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1134         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1135         help
1136           Enable support for iWMMXt context switching at run time if
1137           running on a CPU that supports it.
1138
1139 config XSCALE_PMU
1140         bool
1141         depends on CPU_XSCALE
1142         default y
1143
1144 config CPU_HAS_PMU
1145         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1146                    (!ARCH_OMAP3 || OMAP3_EMU)
1147         default y
1148         bool
1149
1150 config MULTI_IRQ_HANDLER
1151         bool
1152         help
1153           Allow each machine to specify it's own IRQ handler at run time.
1154
1155 if !MMU
1156 source "arch/arm/Kconfig-nommu"
1157 endif
1158
1159 config ARM_ERRATA_326103
1160         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1161         depends on CPU_V6
1162         help
1163           Executing a SWP instruction to read-only memory does not set bit 11
1164           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1165           treat the access as a read, preventing a COW from occurring and
1166           causing the faulting task to livelock.
1167
1168 config ARM_ERRATA_411920
1169         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1170         depends on CPU_V6 || CPU_V6K
1171         help
1172           Invalidation of the Instruction Cache operation can
1173           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1174           It does not affect the MPCore. This option enables the ARM Ltd.
1175           recommended workaround.
1176
1177 config ARM_ERRATA_430973
1178         bool "ARM errata: Stale prediction on replaced interworking branch"
1179         depends on CPU_V7
1180         help
1181           This option enables the workaround for the 430973 Cortex-A8
1182           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1183           interworking branch is replaced with another code sequence at the
1184           same virtual address, whether due to self-modifying code or virtual
1185           to physical address re-mapping, Cortex-A8 does not recover from the
1186           stale interworking branch prediction. This results in Cortex-A8
1187           executing the new code sequence in the incorrect ARM or Thumb state.
1188           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1189           and also flushes the branch target cache at every context switch.
1190           Note that setting specific bits in the ACTLR register may not be
1191           available in non-secure mode.
1192
1193 config ARM_ERRATA_458693
1194         bool "ARM errata: Processor deadlock when a false hazard is created"
1195         depends on CPU_V7
1196         help
1197           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1198           erratum. For very specific sequences of memory operations, it is
1199           possible for a hazard condition intended for a cache line to instead
1200           be incorrectly associated with a different cache line. This false
1201           hazard might then cause a processor deadlock. The workaround enables
1202           the L1 caching of the NEON accesses and disables the PLD instruction
1203           in the ACTLR register. Note that setting specific bits in the ACTLR
1204           register may not be available in non-secure mode.
1205
1206 config ARM_ERRATA_460075
1207         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1208         depends on CPU_V7
1209         help
1210           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1211           erratum. Any asynchronous access to the L2 cache may encounter a
1212           situation in which recent store transactions to the L2 cache are lost
1213           and overwritten with stale memory contents from external memory. The
1214           workaround disables the write-allocate mode for the L2 cache via the
1215           ACTLR register. Note that setting specific bits in the ACTLR register
1216           may not be available in non-secure mode.
1217
1218 config ARM_ERRATA_742230
1219         bool "ARM errata: DMB operation may be faulty"
1220         depends on CPU_V7 && SMP
1221         help
1222           This option enables the workaround for the 742230 Cortex-A9
1223           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1224           between two write operations may not ensure the correct visibility
1225           ordering of the two writes. This workaround sets a specific bit in
1226           the diagnostic register of the Cortex-A9 which causes the DMB
1227           instruction to behave as a DSB, ensuring the correct behaviour of
1228           the two writes.
1229
1230 config ARM_ERRATA_742231
1231         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1232         depends on CPU_V7 && SMP
1233         help
1234           This option enables the workaround for the 742231 Cortex-A9
1235           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1236           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1237           accessing some data located in the same cache line, may get corrupted
1238           data due to bad handling of the address hazard when the line gets
1239           replaced from one of the CPUs at the same time as another CPU is
1240           accessing it. This workaround sets specific bits in the diagnostic
1241           register of the Cortex-A9 which reduces the linefill issuing
1242           capabilities of the processor.
1243
1244 config PL310_ERRATA_588369
1245         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1246         depends on CACHE_L2X0
1247         help
1248            The PL310 L2 cache controller implements three types of Clean &
1249            Invalidate maintenance operations: by Physical Address
1250            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1251            They are architecturally defined to behave as the execution of a
1252            clean operation followed immediately by an invalidate operation,
1253            both performing to the same memory location. This functionality
1254            is not correctly implemented in PL310 as clean lines are not
1255            invalidated as a result of these operations.
1256
1257 config ARM_ERRATA_720789
1258         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1259         depends on CPU_V7
1260         help
1261           This option enables the workaround for the 720789 Cortex-A9 (prior to
1262           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1263           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1264           As a consequence of this erratum, some TLB entries which should be
1265           invalidated are not, resulting in an incoherency in the system page
1266           tables. The workaround changes the TLB flushing routines to invalidate
1267           entries regardless of the ASID.
1268
1269 config PL310_ERRATA_727915
1270         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1271         depends on CACHE_L2X0
1272         help
1273           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1274           operation (offset 0x7FC). This operation runs in background so that
1275           PL310 can handle normal accesses while it is in progress. Under very
1276           rare circumstances, due to this erratum, write data can be lost when
1277           PL310 treats a cacheable write transaction during a Clean &
1278           Invalidate by Way operation.
1279
1280 config ARM_ERRATA_743622
1281         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1282         depends on CPU_V7
1283         help
1284           This option enables the workaround for the 743622 Cortex-A9
1285           (r2p*) erratum. Under very rare conditions, a faulty
1286           optimisation in the Cortex-A9 Store Buffer may lead to data
1287           corruption. This workaround sets a specific bit in the diagnostic
1288           register of the Cortex-A9 which disables the Store Buffer
1289           optimisation, preventing the defect from occurring. This has no
1290           visible impact on the overall performance or power consumption of the
1291           processor.
1292
1293 config ARM_ERRATA_751472
1294         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1295         depends on CPU_V7
1296         help
1297           This option enables the workaround for the 751472 Cortex-A9 (prior
1298           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1299           completion of a following broadcasted operation if the second
1300           operation is received by a CPU before the ICIALLUIS has completed,
1301           potentially leading to corrupted entries in the cache or TLB.
1302
1303 config PL310_ERRATA_753970
1304         bool "PL310 errata: cache sync operation may be faulty"
1305         depends on CACHE_PL310
1306         help
1307           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1308
1309           Under some condition the effect of cache sync operation on
1310           the store buffer still remains when the operation completes.
1311           This means that the store buffer is always asked to drain and
1312           this prevents it from merging any further writes. The workaround
1313           is to replace the normal offset of cache sync operation (0x730)
1314           by another offset targeting an unmapped PL310 register 0x740.
1315           This has the same effect as the cache sync operation: store buffer
1316           drain and waiting for all buffers empty.
1317
1318 config ARM_ERRATA_754322
1319         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1320         depends on CPU_V7
1321         help
1322           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1323           r3p*) erratum. A speculative memory access may cause a page table walk
1324           which starts prior to an ASID switch but completes afterwards. This
1325           can populate the micro-TLB with a stale entry which may be hit with
1326           the new ASID. This workaround places two dsb instructions in the mm
1327           switching code so that no page table walks can cross the ASID switch.
1328
1329 config ARM_ERRATA_754327
1330         bool "ARM errata: no automatic Store Buffer drain"
1331         depends on CPU_V7 && SMP
1332         help
1333           This option enables the workaround for the 754327 Cortex-A9 (prior to
1334           r2p0) erratum. The Store Buffer does not have any automatic draining
1335           mechanism and therefore a livelock may occur if an external agent
1336           continuously polls a memory location waiting to observe an update.
1337           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1338           written polling loops from denying visibility of updates to memory.
1339
1340 config ARM_ERRATA_364296
1341         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1342         depends on CPU_V6 && !SMP
1343         help
1344           This options enables the workaround for the 364296 ARM1136
1345           r0p2 erratum (possible cache data corruption with
1346           hit-under-miss enabled). It sets the undocumented bit 31 in
1347           the auxiliary control register and the FI bit in the control
1348           register, thus disabling hit-under-miss without putting the
1349           processor into full low interrupt latency mode. ARM11MPCore
1350           is not affected.
1351
1352 config ARM_ERRATA_764369
1353         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1354         depends on CPU_V7 && SMP
1355         help
1356           This option enables the workaround for erratum 764369
1357           affecting Cortex-A9 MPCore with two or more processors (all
1358           current revisions). Under certain timing circumstances, a data
1359           cache line maintenance operation by MVA targeting an Inner
1360           Shareable memory region may fail to proceed up to either the
1361           Point of Coherency or to the Point of Unification of the
1362           system. This workaround adds a DSB instruction before the
1363           relevant cache maintenance functions and sets a specific bit
1364           in the diagnostic control register of the SCU.
1365
1366 config PL310_ERRATA_769419
1367         bool "PL310 errata: no automatic Store Buffer drain"
1368         depends on CACHE_L2X0
1369         help
1370           On revisions of the PL310 prior to r3p2, the Store Buffer does
1371           not automatically drain. This can cause normal, non-cacheable
1372           writes to be retained when the memory system is idle, leading
1373           to suboptimal I/O performance for drivers using coherent DMA.
1374           This option adds a write barrier to the cpu_idle loop so that,
1375           on systems with an outer cache, the store buffer is drained
1376           explicitly.
1377
1378 endmenu
1379
1380 source "arch/arm/common/Kconfig"
1381
1382 menu "Bus support"
1383
1384 config ARM_AMBA
1385         bool
1386
1387 config ISA
1388         bool
1389         help
1390           Find out whether you have ISA slots on your motherboard.  ISA is the
1391           name of a bus system, i.e. the way the CPU talks to the other stuff
1392           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1393           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1394           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1395
1396 # Select ISA DMA controller support
1397 config ISA_DMA
1398         bool
1399         select ISA_DMA_API
1400
1401 # Select ISA DMA interface
1402 config ISA_DMA_API
1403         bool
1404
1405 config PCI
1406         bool "PCI support" if MIGHT_HAVE_PCI
1407         help
1408           Find out whether you have a PCI motherboard. PCI is the name of a
1409           bus system, i.e. the way the CPU talks to the other stuff inside
1410           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1411           VESA. If you have PCI, say Y, otherwise N.
1412
1413 config PCI_DOMAINS
1414         bool
1415         depends on PCI
1416
1417 config PCI_NANOENGINE
1418         bool "BSE nanoEngine PCI support"
1419         depends on SA1100_NANOENGINE
1420         help
1421           Enable PCI on the BSE nanoEngine board.
1422
1423 config PCI_SYSCALL
1424         def_bool PCI
1425
1426 # Select the host bridge type
1427 config PCI_HOST_VIA82C505
1428         bool
1429         depends on PCI && ARCH_SHARK
1430         default y
1431
1432 config PCI_HOST_ITE8152
1433         bool
1434         depends on PCI && MACH_ARMCORE
1435         default y
1436         select DMABOUNCE
1437
1438 source "drivers/pci/Kconfig"
1439
1440 source "drivers/pcmcia/Kconfig"
1441
1442 endmenu
1443
1444 menu "Kernel Features"
1445
1446 config HAVE_SMP
1447         bool
1448         help
1449           This option should be selected by machines which have an SMP-
1450           capable CPU.
1451
1452           The only effect of this option is to make the SMP-related
1453           options available to the user for configuration.
1454
1455 config SMP
1456         bool "Symmetric Multi-Processing"
1457         depends on CPU_V6K || CPU_V7
1458         depends on GENERIC_CLOCKEVENTS
1459         depends on HAVE_SMP
1460         depends on MMU
1461         select USE_GENERIC_SMP_HELPERS
1462         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1463         help
1464           This enables support for systems with more than one CPU. If you have
1465           a system with only one CPU, like most personal computers, say N. If
1466           you have a system with more than one CPU, say Y.
1467
1468           If you say N here, the kernel will run on single and multiprocessor
1469           machines, but will use only one CPU of a multiprocessor machine. If
1470           you say Y here, the kernel will run on many, but not all, single
1471           processor machines. On a single processor machine, the kernel will
1472           run faster if you say N here.
1473
1474           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1475           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1476           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1477
1478           If you don't know what to do here, say N.
1479
1480 config SMP_ON_UP
1481         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1482         depends on EXPERIMENTAL
1483         depends on SMP && !XIP_KERNEL
1484         default y
1485         help
1486           SMP kernels contain instructions which fail on non-SMP processors.
1487           Enabling this option allows the kernel to modify itself to make
1488           these instructions safe.  Disabling it allows about 1K of space
1489           savings.
1490
1491           If you don't know what to do here, say Y.
1492
1493 config ARM_CPU_TOPOLOGY
1494         bool "Support cpu topology definition"
1495         depends on SMP && CPU_V7
1496         default y
1497         help
1498           Support ARM cpu topology definition. The MPIDR register defines
1499           affinity between processors which is then used to describe the cpu
1500           topology of an ARM System.
1501
1502 config SCHED_MC
1503         bool "Multi-core scheduler support"
1504         depends on ARM_CPU_TOPOLOGY
1505         help
1506           Multi-core scheduler support improves the CPU scheduler's decision
1507           making when dealing with multi-core CPU chips at a cost of slightly
1508           increased overhead in some places. If unsure say N here.
1509
1510 config SCHED_SMT
1511         bool "SMT scheduler support"
1512         depends on ARM_CPU_TOPOLOGY
1513         help
1514           Improves the CPU scheduler's decision making when dealing with
1515           MultiThreading at a cost of slightly increased overhead in some
1516           places. If unsure say N here.
1517
1518 config HAVE_ARM_SCU
1519         bool
1520         help
1521           This option enables support for the ARM system coherency unit
1522
1523 config ARM_ARCH_TIMER
1524         bool "Architected timer support"
1525         depends on CPU_V7
1526         help
1527           This option enables support for the ARM architected timer
1528
1529 config HAVE_ARM_TWD
1530         bool
1531         depends on SMP
1532         help
1533           This options enables support for the ARM timer and watchdog unit
1534
1535 choice
1536         prompt "Memory split"
1537         default VMSPLIT_3G
1538         help
1539           Select the desired split between kernel and user memory.
1540
1541           If you are not absolutely sure what you are doing, leave this
1542           option alone!
1543
1544         config VMSPLIT_3G
1545                 bool "3G/1G user/kernel split"
1546         config VMSPLIT_2G
1547                 bool "2G/2G user/kernel split"
1548         config VMSPLIT_1G
1549                 bool "1G/3G user/kernel split"
1550 endchoice
1551
1552 config PAGE_OFFSET
1553         hex
1554         default 0x40000000 if VMSPLIT_1G
1555         default 0x80000000 if VMSPLIT_2G
1556         default 0xC0000000
1557
1558 config NR_CPUS
1559         int "Maximum number of CPUs (2-32)"
1560         range 2 32
1561         depends on SMP
1562         default "4"
1563
1564 config HOTPLUG_CPU
1565         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1566         depends on SMP && HOTPLUG && EXPERIMENTAL
1567         help
1568           Say Y here to experiment with turning CPUs off and on.  CPUs
1569           can be controlled through /sys/devices/system/cpu.
1570
1571 config LOCAL_TIMERS
1572         bool "Use local timer interrupts"
1573         depends on SMP
1574         default y
1575         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1576         help
1577           Enable support for local timers on SMP platforms, rather then the
1578           legacy IPI broadcast method.  Local timers allows the system
1579           accounting to be spread across the timer interval, preventing a
1580           "thundering herd" at every timer tick.
1581
1582 config ARCH_NR_GPIO
1583         int
1584         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1585         default 355 if ARCH_U8500
1586         default 264 if MACH_H4700
1587         default 0
1588         help
1589           Maximum number of GPIOs in the system.
1590
1591           If unsure, leave the default value.
1592
1593 source kernel/Kconfig.preempt
1594
1595 config HZ
1596         int
1597         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1598                 ARCH_S5PV210 || ARCH_EXYNOS4
1599         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1600         default AT91_TIMER_HZ if ARCH_AT91
1601         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1602         default 100
1603
1604 config THUMB2_KERNEL
1605         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1606         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1607         select AEABI
1608         select ARM_ASM_UNIFIED
1609         select ARM_UNWIND
1610         help
1611           By enabling this option, the kernel will be compiled in
1612           Thumb-2 mode. A compiler/assembler that understand the unified
1613           ARM-Thumb syntax is needed.
1614
1615           If unsure, say N.
1616
1617 config THUMB2_AVOID_R_ARM_THM_JUMP11
1618         bool "Work around buggy Thumb-2 short branch relocations in gas"
1619         depends on THUMB2_KERNEL && MODULES
1620         default y
1621         help
1622           Various binutils versions can resolve Thumb-2 branches to
1623           locally-defined, preemptible global symbols as short-range "b.n"
1624           branch instructions.
1625
1626           This is a problem, because there's no guarantee the final
1627           destination of the symbol, or any candidate locations for a
1628           trampoline, are within range of the branch.  For this reason, the
1629           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1630           relocation in modules at all, and it makes little sense to add
1631           support.
1632
1633           The symptom is that the kernel fails with an "unsupported
1634           relocation" error when loading some modules.
1635
1636           Until fixed tools are available, passing
1637           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1638           code which hits this problem, at the cost of a bit of extra runtime
1639           stack usage in some cases.
1640
1641           The problem is described in more detail at:
1642               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1643
1644           Only Thumb-2 kernels are affected.
1645
1646           Unless you are sure your tools don't have this problem, say Y.
1647
1648 config ARM_ASM_UNIFIED
1649         bool
1650
1651 config AEABI
1652         bool "Use the ARM EABI to compile the kernel"
1653         help
1654           This option allows for the kernel to be compiled using the latest
1655           ARM ABI (aka EABI).  This is only useful if you are using a user
1656           space environment that is also compiled with EABI.
1657
1658           Since there are major incompatibilities between the legacy ABI and
1659           EABI, especially with regard to structure member alignment, this
1660           option also changes the kernel syscall calling convention to
1661           disambiguate both ABIs and allow for backward compatibility support
1662           (selected with CONFIG_OABI_COMPAT).
1663
1664           To use this you need GCC version 4.0.0 or later.
1665
1666 config OABI_COMPAT
1667         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1668         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1669         default y
1670         help
1671           This option preserves the old syscall interface along with the
1672           new (ARM EABI) one. It also provides a compatibility layer to
1673           intercept syscalls that have structure arguments which layout
1674           in memory differs between the legacy ABI and the new ARM EABI
1675           (only for non "thumb" binaries). This option adds a tiny
1676           overhead to all syscalls and produces a slightly larger kernel.
1677           If you know you'll be using only pure EABI user space then you
1678           can say N here. If this option is not selected and you attempt
1679           to execute a legacy ABI binary then the result will be
1680           UNPREDICTABLE (in fact it can be predicted that it won't work
1681           at all). If in doubt say Y.
1682
1683 config ARCH_HAS_HOLES_MEMORYMODEL
1684         bool
1685
1686 config ARCH_SPARSEMEM_ENABLE
1687         bool
1688
1689 config ARCH_SPARSEMEM_DEFAULT
1690         def_bool ARCH_SPARSEMEM_ENABLE
1691
1692 config ARCH_SELECT_MEMORY_MODEL
1693         def_bool ARCH_SPARSEMEM_ENABLE
1694
1695 config HAVE_ARCH_PFN_VALID
1696         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1697
1698 config HIGHMEM
1699         bool "High Memory Support"
1700         depends on MMU
1701         help
1702           The address space of ARM processors is only 4 Gigabytes large
1703           and it has to accommodate user address space, kernel address
1704           space as well as some memory mapped IO. That means that, if you
1705           have a large amount of physical memory and/or IO, not all of the
1706           memory can be "permanently mapped" by the kernel. The physical
1707           memory that is not permanently mapped is called "high memory".
1708
1709           Depending on the selected kernel/user memory split, minimum
1710           vmalloc space and actual amount of RAM, you may not need this
1711           option which should result in a slightly faster kernel.
1712
1713           If unsure, say n.
1714
1715 config HIGHPTE
1716         bool "Allocate 2nd-level pagetables from highmem"
1717         depends on HIGHMEM
1718
1719 config HW_PERF_EVENTS
1720         bool "Enable hardware performance counter support for perf events"
1721         depends on PERF_EVENTS && CPU_HAS_PMU
1722         default y
1723         help
1724           Enable hardware performance counter support for perf events. If
1725           disabled, perf events will use software events only.
1726
1727 source "mm/Kconfig"
1728
1729 config FORCE_MAX_ZONEORDER
1730         int "Maximum zone order" if ARCH_SHMOBILE
1731         range 11 64 if ARCH_SHMOBILE
1732         default "9" if SA1111
1733         default "11"
1734         help
1735           The kernel memory allocator divides physically contiguous memory
1736           blocks into "zones", where each zone is a power of two number of
1737           pages.  This option selects the largest power of two that the kernel
1738           keeps in the memory allocator.  If you need to allocate very large
1739           blocks of physically contiguous memory, then you may need to
1740           increase this value.
1741
1742           This config option is actually maximum order plus one. For example,
1743           a value of 11 means that the largest free memory block is 2^10 pages.
1744
1745 config LEDS
1746         bool "Timer and CPU usage LEDs"
1747         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1748                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1749                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1750                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1751                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1752                    ARCH_AT91 || ARCH_DAVINCI || \
1753                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1754         help
1755           If you say Y here, the LEDs on your machine will be used
1756           to provide useful information about your current system status.
1757
1758           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1759           be able to select which LEDs are active using the options below. If
1760           you are compiling a kernel for the EBSA-110 or the LART however, the
1761           red LED will simply flash regularly to indicate that the system is
1762           still functional. It is safe to say Y here if you have a CATS
1763           system, but the driver will do nothing.
1764
1765 config LEDS_TIMER
1766         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1767                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1768                             || MACH_OMAP_PERSEUS2
1769         depends on LEDS
1770         depends on !GENERIC_CLOCKEVENTS
1771         default y if ARCH_EBSA110
1772         help
1773           If you say Y here, one of the system LEDs (the green one on the
1774           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1775           will flash regularly to indicate that the system is still
1776           operational. This is mainly useful to kernel hackers who are
1777           debugging unstable kernels.
1778
1779           The LART uses the same LED for both Timer LED and CPU usage LED
1780           functions. You may choose to use both, but the Timer LED function
1781           will overrule the CPU usage LED.
1782
1783 config LEDS_CPU
1784         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1785                         !ARCH_OMAP) \
1786                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1787                         || MACH_OMAP_PERSEUS2
1788         depends on LEDS
1789         help
1790           If you say Y here, the red LED will be used to give a good real
1791           time indication of CPU usage, by lighting whenever the idle task
1792           is not currently executing.
1793
1794           The LART uses the same LED for both Timer LED and CPU usage LED
1795           functions. You may choose to use both, but the Timer LED function
1796           will overrule the CPU usage LED.
1797
1798 config ALIGNMENT_TRAP
1799         bool
1800         depends on CPU_CP15_MMU
1801         default y if !ARCH_EBSA110
1802         select HAVE_PROC_CPU if PROC_FS
1803         help
1804           ARM processors cannot fetch/store information which is not
1805           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1806           address divisible by 4. On 32-bit ARM processors, these non-aligned
1807           fetch/store instructions will be emulated in software if you say
1808           here, which has a severe performance impact. This is necessary for
1809           correct operation of some network protocols. With an IP-only
1810           configuration it is safe to say N, otherwise say Y.
1811
1812 config UACCESS_WITH_MEMCPY
1813         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1814         depends on MMU && EXPERIMENTAL
1815         default y if CPU_FEROCEON
1816         help
1817           Implement faster copy_to_user and clear_user methods for CPU
1818           cores where a 8-word STM instruction give significantly higher
1819           memory write throughput than a sequence of individual 32bit stores.
1820
1821           A possible side effect is a slight increase in scheduling latency
1822           between threads sharing the same address space if they invoke
1823           such copy operations with large buffers.
1824
1825           However, if the CPU data cache is using a write-allocate mode,
1826           this option is unlikely to provide any performance gain.
1827
1828 config SECCOMP
1829         bool
1830         prompt "Enable seccomp to safely compute untrusted bytecode"
1831         ---help---
1832           This kernel feature is useful for number crunching applications
1833           that may need to compute untrusted bytecode during their
1834           execution. By using pipes or other transports made available to
1835           the process as file descriptors supporting the read/write
1836           syscalls, it's possible to isolate those applications in
1837           their own address space using seccomp. Once seccomp is
1838           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1839           and the task is only allowed to execute a few safe syscalls
1840           defined by each seccomp mode.
1841
1842 config CC_STACKPROTECTOR
1843         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1844         depends on EXPERIMENTAL
1845         help
1846           This option turns on the -fstack-protector GCC feature. This
1847           feature puts, at the beginning of functions, a canary value on
1848           the stack just before the return address, and validates
1849           the value just before actually returning.  Stack based buffer
1850           overflows (that need to overwrite this return address) now also
1851           overwrite the canary, which gets detected and the attack is then
1852           neutralized via a kernel panic.
1853           This feature requires gcc version 4.2 or above.
1854
1855 config DEPRECATED_PARAM_STRUCT
1856         bool "Provide old way to pass kernel parameters"
1857         help
1858           This was deprecated in 2001 and announced to live on for 5 years.
1859           Some old boot loaders still use this way.
1860
1861 endmenu
1862
1863 menu "Boot options"
1864
1865 config USE_OF
1866         bool "Flattened Device Tree support"
1867         select OF
1868         select OF_EARLY_FLATTREE
1869         select IRQ_DOMAIN
1870         help
1871           Include support for flattened device tree machine descriptions.
1872
1873 # Compressed boot loader in ROM.  Yes, we really want to ask about
1874 # TEXT and BSS so we preserve their values in the config files.
1875 config ZBOOT_ROM_TEXT
1876         hex "Compressed ROM boot loader base address"
1877         default "0"
1878         help
1879           The physical address at which the ROM-able zImage is to be
1880           placed in the target.  Platforms which normally make use of
1881           ROM-able zImage formats normally set this to a suitable
1882           value in their defconfig file.
1883
1884           If ZBOOT_ROM is not enabled, this has no effect.
1885
1886 config ZBOOT_ROM_BSS
1887         hex "Compressed ROM boot loader BSS address"
1888         default "0"
1889         help
1890           The base address of an area of read/write memory in the target
1891           for the ROM-able zImage which must be available while the
1892           decompressor is running. It must be large enough to hold the
1893           entire decompressed kernel plus an additional 128 KiB.
1894           Platforms which normally make use of ROM-able zImage formats
1895           normally set this to a suitable value in their defconfig file.
1896
1897           If ZBOOT_ROM is not enabled, this has no effect.
1898
1899 config ZBOOT_ROM
1900         bool "Compressed boot loader in ROM/flash"
1901         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1902         help
1903           Say Y here if you intend to execute your compressed kernel image
1904           (zImage) directly from ROM or flash.  If unsure, say N.
1905
1906 choice
1907         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1908         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1909         default ZBOOT_ROM_NONE
1910         help
1911           Include experimental SD/MMC loading code in the ROM-able zImage.
1912           With this enabled it is possible to write the ROM-able zImage
1913           kernel image to an MMC or SD card and boot the kernel straight
1914           from the reset vector. At reset the processor Mask ROM will load
1915           the first part of the ROM-able zImage which in turn loads the
1916           rest the kernel image to RAM.
1917
1918 config ZBOOT_ROM_NONE
1919         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1920         help
1921           Do not load image from SD or MMC
1922
1923 config ZBOOT_ROM_MMCIF
1924         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1925         help
1926           Load image from MMCIF hardware block.
1927
1928 config ZBOOT_ROM_SH_MOBILE_SDHI
1929         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1930         help
1931           Load image from SDHI hardware block
1932
1933 endchoice
1934
1935 config ARM_APPENDED_DTB
1936         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1937         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1938         help
1939           With this option, the boot code will look for a device tree binary
1940           (DTB) appended to zImage
1941           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1942
1943           This is meant as a backward compatibility convenience for those
1944           systems with a bootloader that can't be upgraded to accommodate
1945           the documented boot protocol using a device tree.
1946
1947           Beware that there is very little in terms of protection against
1948           this option being confused by leftover garbage in memory that might
1949           look like a DTB header after a reboot if no actual DTB is appended
1950           to zImage.  Do not leave this option active in a production kernel
1951           if you don't intend to always append a DTB.  Proper passing of the
1952           location into r2 of a bootloader provided DTB is always preferable
1953           to this option.
1954
1955 config ARM_ATAG_DTB_COMPAT
1956         bool "Supplement the appended DTB with traditional ATAG information"
1957         depends on ARM_APPENDED_DTB
1958         help
1959           Some old bootloaders can't be updated to a DTB capable one, yet
1960           they provide ATAGs with memory configuration, the ramdisk address,
1961           the kernel cmdline string, etc.  Such information is dynamically
1962           provided by the bootloader and can't always be stored in a static
1963           DTB.  To allow a device tree enabled kernel to be used with such
1964           bootloaders, this option allows zImage to extract the information
1965           from the ATAG list and store it at run time into the appended DTB.
1966
1967 config CMDLINE
1968         string "Default kernel command string"
1969         default ""
1970         help
1971           On some architectures (EBSA110 and CATS), there is currently no way
1972           for the boot loader to pass arguments to the kernel. For these
1973           architectures, you should supply some command-line options at build
1974           time by entering them here. As a minimum, you should specify the
1975           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1976
1977 choice
1978         prompt "Kernel command line type" if CMDLINE != ""
1979         default CMDLINE_FROM_BOOTLOADER
1980
1981 config CMDLINE_FROM_BOOTLOADER
1982         bool "Use bootloader kernel arguments if available"
1983         help
1984           Uses the command-line options passed by the boot loader. If
1985           the boot loader doesn't provide any, the default kernel command
1986           string provided in CMDLINE will be used.
1987
1988 config CMDLINE_EXTEND
1989         bool "Extend bootloader kernel arguments"
1990         help
1991           The command-line arguments provided by the boot loader will be
1992           appended to the default kernel command string.
1993
1994 config CMDLINE_FORCE
1995         bool "Always use the default kernel command string"
1996         help
1997           Always use the default kernel command string, even if the boot
1998           loader passes other arguments to the kernel.
1999           This is useful if you cannot or don't want to change the
2000           command-line options your boot loader passes to the kernel.
2001 endchoice
2002
2003 config XIP_KERNEL
2004         bool "Kernel Execute-In-Place from ROM"
2005         depends on !ZBOOT_ROM && !ARM_LPAE
2006         help
2007           Execute-In-Place allows the kernel to run from non-volatile storage
2008           directly addressable by the CPU, such as NOR flash. This saves RAM
2009           space since the text section of the kernel is not loaded from flash
2010           to RAM.  Read-write sections, such as the data section and stack,
2011           are still copied to RAM.  The XIP kernel is not compressed since
2012           it has to run directly from flash, so it will take more space to
2013           store it.  The flash address used to link the kernel object files,
2014           and for storing it, is configuration dependent. Therefore, if you
2015           say Y here, you must know the proper physical address where to
2016           store the kernel image depending on your own flash memory usage.
2017
2018           Also note that the make target becomes "make xipImage" rather than
2019           "make zImage" or "make Image".  The final kernel binary to put in
2020           ROM memory will be arch/arm/boot/xipImage.
2021
2022           If unsure, say N.
2023
2024 config XIP_PHYS_ADDR
2025         hex "XIP Kernel Physical Location"
2026         depends on XIP_KERNEL
2027         default "0x00080000"
2028         help
2029           This is the physical address in your flash memory the kernel will
2030           be linked for and stored to.  This address is dependent on your
2031           own flash usage.
2032
2033 config KEXEC
2034         bool "Kexec system call (EXPERIMENTAL)"
2035         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2036         help
2037           kexec is a system call that implements the ability to shutdown your
2038           current kernel, and to start another kernel.  It is like a reboot
2039           but it is independent of the system firmware.   And like a reboot
2040           you can start any kernel with it, not just Linux.
2041
2042           It is an ongoing process to be certain the hardware in a machine
2043           is properly shutdown, so do not be surprised if this code does not
2044           initially work for you.  It may help to enable device hotplugging
2045           support.
2046
2047 config ATAGS_PROC
2048         bool "Export atags in procfs"
2049         depends on KEXEC
2050         default y
2051         help
2052           Should the atags used to boot the kernel be exported in an "atags"
2053           file in procfs. Useful with kexec.
2054
2055 config CRASH_DUMP
2056         bool "Build kdump crash kernel (EXPERIMENTAL)"
2057         depends on EXPERIMENTAL
2058         help
2059           Generate crash dump after being started by kexec. This should
2060           be normally only set in special crash dump kernels which are
2061           loaded in the main kernel with kexec-tools into a specially
2062           reserved region and then later executed after a crash by
2063           kdump/kexec. The crash dump kernel must be compiled to a
2064           memory address not used by the main kernel
2065
2066           For more details see Documentation/kdump/kdump.txt
2067
2068 config AUTO_ZRELADDR
2069         bool "Auto calculation of the decompressed kernel image address"
2070         depends on !ZBOOT_ROM && !ARCH_U300
2071         help
2072           ZRELADDR is the physical address where the decompressed kernel
2073           image will be placed. If AUTO_ZRELADDR is selected, the address
2074           will be determined at run-time by masking the current IP with
2075           0xf8000000. This assumes the zImage being placed in the first 128MB
2076           from start of memory.
2077
2078 endmenu
2079
2080 menu "CPU Power Management"
2081
2082 if ARCH_HAS_CPUFREQ
2083
2084 source "drivers/cpufreq/Kconfig"
2085
2086 config CPU_FREQ_IMX
2087         tristate "CPUfreq driver for i.MX CPUs"
2088         depends on ARCH_MXC && CPU_FREQ
2089         help
2090           This enables the CPUfreq driver for i.MX CPUs.
2091
2092 config CPU_FREQ_SA1100
2093         bool
2094
2095 config CPU_FREQ_SA1110
2096         bool
2097
2098 config CPU_FREQ_INTEGRATOR
2099         tristate "CPUfreq driver for ARM Integrator CPUs"
2100         depends on ARCH_INTEGRATOR && CPU_FREQ
2101         default y
2102         help
2103           This enables the CPUfreq driver for ARM Integrator CPUs.
2104
2105           For details, take a look at <file:Documentation/cpu-freq>.
2106
2107           If in doubt, say Y.
2108
2109 config CPU_FREQ_PXA
2110         bool
2111         depends on CPU_FREQ && ARCH_PXA && PXA25x
2112         default y
2113         select CPU_FREQ_TABLE
2114         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2115
2116 config CPU_FREQ_S3C
2117         bool
2118         help
2119           Internal configuration node for common cpufreq on Samsung SoC
2120
2121 config CPU_FREQ_S3C24XX
2122         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2123         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2124         select CPU_FREQ_S3C
2125         help
2126           This enables the CPUfreq driver for the Samsung S3C24XX family
2127           of CPUs.
2128
2129           For details, take a look at <file:Documentation/cpu-freq>.
2130
2131           If in doubt, say N.
2132
2133 config CPU_FREQ_S3C24XX_PLL
2134         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2135         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2136         help
2137           Compile in support for changing the PLL frequency from the
2138           S3C24XX series CPUfreq driver. The PLL takes time to settle
2139           after a frequency change, so by default it is not enabled.
2140
2141           This also means that the PLL tables for the selected CPU(s) will
2142           be built which may increase the size of the kernel image.
2143
2144 config CPU_FREQ_S3C24XX_DEBUG
2145         bool "Debug CPUfreq Samsung driver core"
2146         depends on CPU_FREQ_S3C24XX
2147         help
2148           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2149
2150 config CPU_FREQ_S3C24XX_IODEBUG
2151         bool "Debug CPUfreq Samsung driver IO timing"
2152         depends on CPU_FREQ_S3C24XX
2153         help
2154           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2155
2156 config CPU_FREQ_S3C24XX_DEBUGFS
2157         bool "Export debugfs for CPUFreq"
2158         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2159         help
2160           Export status information via debugfs.
2161
2162 endif
2163
2164 source "drivers/cpuidle/Kconfig"
2165
2166 endmenu
2167
2168 menu "Floating point emulation"
2169
2170 comment "At least one emulation must be selected"
2171
2172 config FPE_NWFPE
2173         bool "NWFPE math emulation"
2174         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2175         ---help---
2176           Say Y to include the NWFPE floating point emulator in the kernel.
2177           This is necessary to run most binaries. Linux does not currently
2178           support floating point hardware so you need to say Y here even if
2179           your machine has an FPA or floating point co-processor podule.
2180
2181           You may say N here if you are going to load the Acorn FPEmulator
2182           early in the bootup.
2183
2184 config FPE_NWFPE_XP
2185         bool "Support extended precision"
2186         depends on FPE_NWFPE
2187         help
2188           Say Y to include 80-bit support in the kernel floating-point
2189           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2190           Note that gcc does not generate 80-bit operations by default,
2191           so in most cases this option only enlarges the size of the
2192           floating point emulator without any good reason.
2193
2194           You almost surely want to say N here.
2195
2196 config FPE_FASTFPE
2197         bool "FastFPE math emulation (EXPERIMENTAL)"
2198         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2199         ---help---
2200           Say Y here to include the FAST floating point emulator in the kernel.
2201           This is an experimental much faster emulator which now also has full
2202           precision for the mantissa.  It does not support any exceptions.
2203           It is very simple, and approximately 3-6 times faster than NWFPE.
2204
2205           It should be sufficient for most programs.  It may be not suitable
2206           for scientific calculations, but you have to check this for yourself.
2207           If you do not feel you need a faster FP emulation you should better
2208           choose NWFPE.
2209
2210 config VFP
2211         bool "VFP-format floating point maths"
2212         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2213         help
2214           Say Y to include VFP support code in the kernel. This is needed
2215           if your hardware includes a VFP unit.
2216
2217           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2218           release notes and additional status information.
2219
2220           Say N if your target does not have VFP hardware.
2221
2222 config VFPv3
2223         bool
2224         depends on VFP
2225         default y if CPU_V7
2226
2227 config NEON
2228         bool "Advanced SIMD (NEON) Extension support"
2229         depends on VFPv3 && CPU_V7
2230         help
2231           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2232           Extension.
2233
2234 endmenu
2235
2236 menu "Userspace binary formats"
2237
2238 source "fs/Kconfig.binfmt"
2239
2240 config ARTHUR
2241         tristate "RISC OS personality"
2242         depends on !AEABI
2243         help
2244           Say Y here to include the kernel code necessary if you want to run
2245           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2246           experimental; if this sounds frightening, say N and sleep in peace.
2247           You can also say M here to compile this support as a module (which
2248           will be called arthur).
2249
2250 endmenu
2251
2252 menu "Power management options"
2253
2254 source "kernel/power/Kconfig"
2255
2256 config ARCH_SUSPEND_POSSIBLE
2257         depends on !ARCH_S5PC100 && !ARCH_TEGRA
2258         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2259                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2260         def_bool y
2261
2262 config ARM_CPU_SUSPEND
2263         def_bool PM_SLEEP
2264
2265 endmenu
2266
2267 source "net/Kconfig"
2268
2269 source "drivers/Kconfig"
2270
2271 source "fs/Kconfig"
2272
2273 source "arch/arm/Kconfig.debug"
2274
2275 source "security/Kconfig"
2276
2277 source "crypto/Kconfig"
2278
2279 source "lib/Kconfig"