]> Pileus Git - ~andy/linux/blob - arch/arm/Kconfig
ARM: mach-vt8500: remove mach/memory.h
[~andy/linux] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config ARM_HAS_SG_CHAIN
41         bool
42
43 config HAVE_PWM
44         bool
45
46 config MIGHT_HAVE_PCI
47         bool
48
49 config SYS_SUPPORTS_APM_EMULATION
50         bool
51
52 config HAVE_SCHED_CLOCK
53         bool
54
55 config GENERIC_GPIO
56         bool
57
58 config ARCH_USES_GETTIMEOFFSET
59         bool
60         default n
61
62 config GENERIC_CLOCKEVENTS
63         bool
64
65 config GENERIC_CLOCKEVENTS_BROADCAST
66         bool
67         depends on GENERIC_CLOCKEVENTS
68         default y if SMP
69
70 config KTIME_SCALAR
71         bool
72         default y
73
74 config HAVE_TCM
75         bool
76         select GENERIC_ALLOCATOR
77
78 config HAVE_PROC_CPU
79         bool
80
81 config NO_IOPORT
82         bool
83
84 config EISA
85         bool
86         ---help---
87           The Extended Industry Standard Architecture (EISA) bus was
88           developed as an open alternative to the IBM MicroChannel bus.
89
90           The EISA bus provided some of the features of the IBM MicroChannel
91           bus while maintaining backward compatibility with cards made for
92           the older ISA bus.  The EISA bus saw limited use between 1988 and
93           1995 when it was made obsolete by the PCI bus.
94
95           Say Y here if you are building a kernel for an EISA-based machine.
96
97           Otherwise, say N.
98
99 config SBUS
100         bool
101
102 config MCA
103         bool
104         help
105           MicroChannel Architecture is found in some IBM PS/2 machines and
106           laptops.  It is a bus system similar to PCI or ISA. See
107           <file:Documentation/mca.txt> (and especially the web page given
108           there) before attempting to build an MCA bus kernel.
109
110 config STACKTRACE_SUPPORT
111         bool
112         default y
113
114 config HAVE_LATENCYTOP_SUPPORT
115         bool
116         depends on !SMP
117         default y
118
119 config LOCKDEP_SUPPORT
120         bool
121         default y
122
123 config TRACE_IRQFLAGS_SUPPORT
124         bool
125         default y
126
127 config HARDIRQS_SW_RESEND
128         bool
129         default y
130
131 config GENERIC_IRQ_PROBE
132         bool
133         default y
134
135 config GENERIC_LOCKBREAK
136         bool
137         default y
138         depends on SMP && PREEMPT
139
140 config RWSEM_GENERIC_SPINLOCK
141         bool
142         default y
143
144 config RWSEM_XCHGADD_ALGORITHM
145         bool
146
147 config ARCH_HAS_ILOG2_U32
148         bool
149
150 config ARCH_HAS_ILOG2_U64
151         bool
152
153 config ARCH_HAS_CPUFREQ
154         bool
155         help
156           Internal node to signify that the ARCH has CPUFREQ support
157           and that the relevant menu configurations are displayed for
158           it.
159
160 config ARCH_HAS_CPU_IDLE_WAIT
161        def_bool y
162
163 config GENERIC_HWEIGHT
164         bool
165         default y
166
167 config GENERIC_CALIBRATE_DELAY
168         bool
169         default y
170
171 config ARCH_MAY_HAVE_PC_FDC
172         bool
173
174 config ZONE_DMA
175         bool
176
177 config NEED_DMA_MAP_STATE
178        def_bool y
179
180 config GENERIC_ISA_DMA
181         bool
182
183 config FIQ
184         bool
185
186 config ARCH_MTD_XIP
187         bool
188
189 config VECTORS_BASE
190         hex
191         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
192         default DRAM_BASE if REMAP_VECTORS_TO_RAM
193         default 0x00000000
194         help
195           The base address of exception vectors.
196
197 config ARM_PATCH_PHYS_VIRT
198         bool "Patch physical to virtual translations at runtime" if EMBEDDED
199         default y
200         depends on !XIP_KERNEL && MMU
201         depends on !ARCH_REALVIEW || !SPARSEMEM
202         help
203           Patch phys-to-virt and virt-to-phys translation functions at
204           boot and module load time according to the position of the
205           kernel in system memory.
206
207           This can only be used with non-XIP MMU kernels where the base
208           of physical memory is at a 16MB boundary.
209
210           Only disable this option if you know that you do not require
211           this feature (eg, building a kernel for a single machine) and
212           you need to shrink the kernel to the minimal size.
213
214 config NO_MACH_MEMORY_H
215         bool
216         help
217           Select this when mach/memory.h is removed.
218
219 config PHYS_OFFSET
220         hex "Physical address of main memory"
221         depends on !ARM_PATCH_PHYS_VIRT && NO_MACH_MEMORY_H
222         help
223           Please provide the physical address corresponding to the
224           location of main memory in your system.
225
226 source "init/Kconfig"
227
228 source "kernel/Kconfig.freezer"
229
230 menu "System Type"
231
232 config MMU
233         bool "MMU-based Paged Memory Management Support"
234         default y
235         help
236           Select if you want MMU-based virtualised addressing space
237           support by paged memory management. If unsure, say 'Y'.
238
239 #
240 # The "ARM system type" choice list is ordered alphabetically by option
241 # text.  Please add new entries in the option alphabetic order.
242 #
243 choice
244         prompt "ARM system type"
245         default ARCH_VERSATILE
246
247 config ARCH_INTEGRATOR
248         bool "ARM Ltd. Integrator family"
249         select ARM_AMBA
250         select ARCH_HAS_CPUFREQ
251         select CLKDEV_LOOKUP
252         select HAVE_MACH_CLKDEV
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select PLAT_VERSATILE
256         select PLAT_VERSATILE_FPGA_IRQ
257         help
258           Support for ARM's Integrator platform.
259
260 config ARCH_REALVIEW
261         bool "ARM Ltd. RealView family"
262         select ARM_AMBA
263         select CLKDEV_LOOKUP
264         select HAVE_MACH_CLKDEV
265         select ICST
266         select GENERIC_CLOCKEVENTS
267         select ARCH_WANT_OPTIONAL_GPIOLIB
268         select PLAT_VERSATILE
269         select PLAT_VERSATILE_CLCD
270         select ARM_TIMER_SP804
271         select GPIO_PL061 if GPIOLIB
272         help
273           This enables support for ARM Ltd RealView boards.
274
275 config ARCH_VERSATILE
276         bool "ARM Ltd. Versatile family"
277         select ARM_AMBA
278         select ARM_VIC
279         select CLKDEV_LOOKUP
280         select HAVE_MACH_CLKDEV
281         select ICST
282         select GENERIC_CLOCKEVENTS
283         select ARCH_WANT_OPTIONAL_GPIOLIB
284         select PLAT_VERSATILE
285         select PLAT_VERSATILE_CLCD
286         select PLAT_VERSATILE_FPGA_IRQ
287         select ARM_TIMER_SP804
288         select NO_MACH_MEMORY_H
289         help
290           This enables support for ARM Ltd Versatile board.
291
292 config ARCH_VEXPRESS
293         bool "ARM Ltd. Versatile Express family"
294         select ARCH_WANT_OPTIONAL_GPIOLIB
295         select ARM_AMBA
296         select ARM_TIMER_SP804
297         select CLKDEV_LOOKUP
298         select HAVE_MACH_CLKDEV
299         select GENERIC_CLOCKEVENTS
300         select HAVE_CLK
301         select HAVE_PATA_PLATFORM
302         select ICST
303         select PLAT_VERSATILE
304         select PLAT_VERSATILE_CLCD
305         select NO_MACH_MEMORY_H
306         help
307           This enables support for the ARM Ltd Versatile Express boards.
308
309 config ARCH_AT91
310         bool "Atmel AT91"
311         select ARCH_REQUIRE_GPIOLIB
312         select HAVE_CLK
313         select CLKDEV_LOOKUP
314         help
315           This enables support for systems based on the Atmel AT91RM9200,
316           AT91SAM9 and AT91CAP9 processors.
317
318 config ARCH_BCMRING
319         bool "Broadcom BCMRING"
320         depends on MMU
321         select CPU_V6
322         select ARM_AMBA
323         select ARM_TIMER_SP804
324         select CLKDEV_LOOKUP
325         select GENERIC_CLOCKEVENTS
326         select ARCH_WANT_OPTIONAL_GPIOLIB
327         help
328           Support for Broadcom's BCMRing platform.
329
330 config ARCH_CLPS711X
331         bool "Cirrus Logic CLPS711x/EP721x-based"
332         select CPU_ARM720T
333         select ARCH_USES_GETTIMEOFFSET
334         help
335           Support for Cirrus Logic 711x/721x based boards.
336
337 config ARCH_CNS3XXX
338         bool "Cavium Networks CNS3XXX family"
339         select CPU_V6K
340         select GENERIC_CLOCKEVENTS
341         select ARM_GIC
342         select MIGHT_HAVE_PCI
343         select PCI_DOMAINS if PCI
344         select NO_MACH_MEMORY_H
345         help
346           Support for Cavium Networks CNS3XXX platform.
347
348 config ARCH_GEMINI
349         bool "Cortina Systems Gemini"
350         select CPU_FA526
351         select ARCH_REQUIRE_GPIOLIB
352         select ARCH_USES_GETTIMEOFFSET
353         select NO_MACH_MEMORY_H
354         help
355           Support for the Cortina Systems Gemini family SoCs
356
357 config ARCH_PRIMA2
358         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
359         select CPU_V7
360         select GENERIC_TIME
361         select NO_IOPORT
362         select GENERIC_CLOCKEVENTS
363         select CLKDEV_LOOKUP
364         select GENERIC_IRQ_CHIP
365         select USE_OF
366         select ZONE_DMA
367         help
368           Support for CSR SiRFSoC ARM Cortex A9 Platform
369
370 config ARCH_EBSA110
371         bool "EBSA-110"
372         select CPU_SA110
373         select ISA
374         select NO_IOPORT
375         select ARCH_USES_GETTIMEOFFSET
376         help
377           This is an evaluation board for the StrongARM processor available
378           from Digital. It has limited hardware on-board, including an
379           Ethernet interface, two PCMCIA sockets, two serial ports and a
380           parallel port.
381
382 config ARCH_EP93XX
383         bool "EP93xx-based"
384         select CPU_ARM920T
385         select ARM_AMBA
386         select ARM_VIC
387         select CLKDEV_LOOKUP
388         select ARCH_REQUIRE_GPIOLIB
389         select ARCH_HAS_HOLES_MEMORYMODEL
390         select ARCH_USES_GETTIMEOFFSET
391         help
392           This enables support for the Cirrus EP93xx series of CPUs.
393
394 config ARCH_FOOTBRIDGE
395         bool "FootBridge"
396         select CPU_SA110
397         select FOOTBRIDGE
398         select GENERIC_CLOCKEVENTS
399         help
400           Support for systems based on the DC21285 companion chip
401           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
402
403 config ARCH_MXC
404         bool "Freescale MXC/iMX-based"
405         select GENERIC_CLOCKEVENTS
406         select ARCH_REQUIRE_GPIOLIB
407         select CLKDEV_LOOKUP
408         select CLKSRC_MMIO
409         select GENERIC_IRQ_CHIP
410         select HAVE_SCHED_CLOCK
411         help
412           Support for Freescale MXC/iMX-based family of processors
413
414 config ARCH_MXS
415         bool "Freescale MXS-based"
416         select GENERIC_CLOCKEVENTS
417         select ARCH_REQUIRE_GPIOLIB
418         select CLKDEV_LOOKUP
419         select CLKSRC_MMIO
420         select NO_MACH_MEMORY_H
421         help
422           Support for Freescale MXS-based family of processors
423
424 config ARCH_NETX
425         bool "Hilscher NetX based"
426         select CLKSRC_MMIO
427         select CPU_ARM926T
428         select ARM_VIC
429         select GENERIC_CLOCKEVENTS
430         select NO_MACH_MEMORY_H
431         help
432           This enables support for systems based on the Hilscher NetX Soc
433
434 config ARCH_H720X
435         bool "Hynix HMS720x-based"
436         select CPU_ARM720T
437         select ISA_DMA_API
438         select ARCH_USES_GETTIMEOFFSET
439         help
440           This enables support for systems based on the Hynix HMS720x
441
442 config ARCH_IOP13XX
443         bool "IOP13xx-based"
444         depends on MMU
445         select CPU_XSC3
446         select PLAT_IOP
447         select PCI
448         select ARCH_SUPPORTS_MSI
449         select VMSPLIT_1G
450         help
451           Support for Intel's IOP13XX (XScale) family of processors.
452
453 config ARCH_IOP32X
454         bool "IOP32x-based"
455         depends on MMU
456         select CPU_XSCALE
457         select PLAT_IOP
458         select PCI
459         select ARCH_REQUIRE_GPIOLIB
460         select NO_MACH_MEMORY_H
461         help
462           Support for Intel's 80219 and IOP32X (XScale) family of
463           processors.
464
465 config ARCH_IOP33X
466         bool "IOP33x-based"
467         depends on MMU
468         select CPU_XSCALE
469         select PLAT_IOP
470         select PCI
471         select ARCH_REQUIRE_GPIOLIB
472         select NO_MACH_MEMORY_H
473         help
474           Support for Intel's IOP33X (XScale) family of processors.
475
476 config ARCH_IXP23XX
477         bool "IXP23XX-based"
478         depends on MMU
479         select CPU_XSC3
480         select PCI
481         select ARCH_USES_GETTIMEOFFSET
482         help
483           Support for Intel's IXP23xx (XScale) family of processors.
484
485 config ARCH_IXP2000
486         bool "IXP2400/2800-based"
487         depends on MMU
488         select CPU_XSCALE
489         select PCI
490         select ARCH_USES_GETTIMEOFFSET
491         help
492           Support for Intel's IXP2400/2800 (XScale) family of processors.
493
494 config ARCH_IXP4XX
495         bool "IXP4xx-based"
496         depends on MMU
497         select CLKSRC_MMIO
498         select CPU_XSCALE
499         select GENERIC_GPIO
500         select GENERIC_CLOCKEVENTS
501         select HAVE_SCHED_CLOCK
502         select MIGHT_HAVE_PCI
503         select DMABOUNCE if PCI
504         help
505           Support for Intel's IXP4XX (XScale) family of processors.
506
507 config ARCH_DOVE
508         bool "Marvell Dove"
509         select CPU_V7
510         select PCI
511         select ARCH_REQUIRE_GPIOLIB
512         select GENERIC_CLOCKEVENTS
513         select PLAT_ORION
514         select NO_MACH_MEMORY_H
515         help
516           Support for the Marvell Dove SoC 88AP510
517
518 config ARCH_KIRKWOOD
519         bool "Marvell Kirkwood"
520         select CPU_FEROCEON
521         select PCI
522         select ARCH_REQUIRE_GPIOLIB
523         select GENERIC_CLOCKEVENTS
524         select PLAT_ORION
525         select NO_MACH_MEMORY_H
526         help
527           Support for the following Marvell Kirkwood series SoCs:
528           88F6180, 88F6192 and 88F6281.
529
530 config ARCH_LPC32XX
531         bool "NXP LPC32XX"
532         select CLKSRC_MMIO
533         select CPU_ARM926T
534         select ARCH_REQUIRE_GPIOLIB
535         select HAVE_IDE
536         select ARM_AMBA
537         select USB_ARCH_HAS_OHCI
538         select CLKDEV_LOOKUP
539         select GENERIC_TIME
540         select GENERIC_CLOCKEVENTS
541         select NO_MACH_MEMORY_H
542         help
543           Support for the NXP LPC32XX family of processors
544
545 config ARCH_MV78XX0
546         bool "Marvell MV78xx0"
547         select CPU_FEROCEON
548         select PCI
549         select ARCH_REQUIRE_GPIOLIB
550         select GENERIC_CLOCKEVENTS
551         select PLAT_ORION
552         select NO_MACH_MEMORY_H
553         help
554           Support for the following Marvell MV78xx0 series SoCs:
555           MV781x0, MV782x0.
556
557 config ARCH_ORION5X
558         bool "Marvell Orion"
559         depends on MMU
560         select CPU_FEROCEON
561         select PCI
562         select ARCH_REQUIRE_GPIOLIB
563         select GENERIC_CLOCKEVENTS
564         select PLAT_ORION
565         select NO_MACH_MEMORY_H
566         help
567           Support for the following Marvell Orion 5x series SoCs:
568           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
569           Orion-2 (5281), Orion-1-90 (6183).
570
571 config ARCH_MMP
572         bool "Marvell PXA168/910/MMP2"
573         depends on MMU
574         select ARCH_REQUIRE_GPIOLIB
575         select CLKDEV_LOOKUP
576         select GENERIC_CLOCKEVENTS
577         select HAVE_SCHED_CLOCK
578         select TICK_ONESHOT
579         select PLAT_PXA
580         select SPARSE_IRQ
581         select NO_MACH_MEMORY_H
582         help
583           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
584
585 config ARCH_KS8695
586         bool "Micrel/Kendin KS8695"
587         select CPU_ARM922T
588         select ARCH_REQUIRE_GPIOLIB
589         select ARCH_USES_GETTIMEOFFSET
590         help
591           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
592           System-on-Chip devices.
593
594 config ARCH_W90X900
595         bool "Nuvoton W90X900 CPU"
596         select CPU_ARM926T
597         select ARCH_REQUIRE_GPIOLIB
598         select CLKDEV_LOOKUP
599         select CLKSRC_MMIO
600         select GENERIC_CLOCKEVENTS
601         select NO_MACH_MEMORY_H
602         help
603           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
604           At present, the w90x900 has been renamed nuc900, regarding
605           the ARM series product line, you can login the following
606           link address to know more.
607
608           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
609                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
610
611 config ARCH_NUC93X
612         bool "Nuvoton NUC93X CPU"
613         select CPU_ARM926T
614         select CLKDEV_LOOKUP
615         select NO_MACH_MEMORY_H
616         help
617           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
618           low-power and high performance MPEG-4/JPEG multimedia controller chip.
619
620 config ARCH_TEGRA
621         bool "NVIDIA Tegra"
622         select CLKDEV_LOOKUP
623         select CLKSRC_MMIO
624         select GENERIC_TIME
625         select GENERIC_CLOCKEVENTS
626         select GENERIC_GPIO
627         select HAVE_CLK
628         select HAVE_SCHED_CLOCK
629         select ARCH_HAS_CPUFREQ
630         select NO_MACH_MEMORY_H
631         help
632           This enables support for NVIDIA Tegra based systems (Tegra APX,
633           Tegra 6xx and Tegra 2 series).
634
635 config ARCH_PNX4008
636         bool "Philips Nexperia PNX4008 Mobile"
637         select CPU_ARM926T
638         select CLKDEV_LOOKUP
639         select ARCH_USES_GETTIMEOFFSET
640         select NO_MACH_MEMORY_H
641         help
642           This enables support for Philips PNX4008 mobile platform.
643
644 config ARCH_PXA
645         bool "PXA2xx/PXA3xx-based"
646         depends on MMU
647         select ARCH_MTD_XIP
648         select ARCH_HAS_CPUFREQ
649         select CLKDEV_LOOKUP
650         select CLKSRC_MMIO
651         select ARCH_REQUIRE_GPIOLIB
652         select GENERIC_CLOCKEVENTS
653         select HAVE_SCHED_CLOCK
654         select TICK_ONESHOT
655         select PLAT_PXA
656         select SPARSE_IRQ
657         select AUTO_ZRELADDR
658         select MULTI_IRQ_HANDLER
659         help
660           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
661
662 config ARCH_MSM
663         bool "Qualcomm MSM"
664         select HAVE_CLK
665         select GENERIC_CLOCKEVENTS
666         select ARCH_REQUIRE_GPIOLIB
667         select CLKDEV_LOOKUP
668         select NO_MACH_MEMORY_H
669         help
670           Support for Qualcomm MSM/QSD based systems.  This runs on the
671           apps processor of the MSM/QSD and depends on a shared memory
672           interface to the modem processor which runs the baseband
673           stack and controls some vital subsystems
674           (clock and power control, etc).
675
676 config ARCH_SHMOBILE
677         bool "Renesas SH-Mobile / R-Mobile"
678         select HAVE_CLK
679         select CLKDEV_LOOKUP
680         select HAVE_MACH_CLKDEV
681         select GENERIC_CLOCKEVENTS
682         select NO_IOPORT
683         select SPARSE_IRQ
684         select MULTI_IRQ_HANDLER
685         select PM_GENERIC_DOMAINS if PM
686         help
687           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
688
689 config ARCH_RPC
690         bool "RiscPC"
691         select ARCH_ACORN
692         select FIQ
693         select TIMER_ACORN
694         select ARCH_MAY_HAVE_PC_FDC
695         select HAVE_PATA_PLATFORM
696         select ISA_DMA_API
697         select NO_IOPORT
698         select ARCH_SPARSEMEM_ENABLE
699         select ARCH_USES_GETTIMEOFFSET
700         help
701           On the Acorn Risc-PC, Linux can support the internal IDE disk and
702           CD-ROM interface, serial and parallel port, and the floppy drive.
703
704 config ARCH_SA1100
705         bool "SA1100-based"
706         select CLKSRC_MMIO
707         select CPU_SA1100
708         select ISA
709         select ARCH_SPARSEMEM_ENABLE
710         select ARCH_MTD_XIP
711         select ARCH_HAS_CPUFREQ
712         select CPU_FREQ
713         select GENERIC_CLOCKEVENTS
714         select HAVE_CLK
715         select HAVE_SCHED_CLOCK
716         select TICK_ONESHOT
717         select ARCH_REQUIRE_GPIOLIB
718         help
719           Support for StrongARM 11x0 based boards.
720
721 config ARCH_S3C2410
722         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
723         select GENERIC_GPIO
724         select ARCH_HAS_CPUFREQ
725         select HAVE_CLK
726         select CLKDEV_LOOKUP
727         select ARCH_USES_GETTIMEOFFSET
728         select HAVE_S3C2410_I2C if I2C
729         select NO_MACH_MEMORY_H
730         help
731           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
732           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
733           the Samsung SMDK2410 development board (and derivatives).
734
735           Note, the S3C2416 and the S3C2450 are so close that they even share
736           the same SoC ID code. This means that there is no separate machine
737           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
738
739 config ARCH_S3C64XX
740         bool "Samsung S3C64XX"
741         select PLAT_SAMSUNG
742         select CPU_V6
743         select ARM_VIC
744         select HAVE_CLK
745         select CLKDEV_LOOKUP
746         select NO_IOPORT
747         select ARCH_USES_GETTIMEOFFSET
748         select ARCH_HAS_CPUFREQ
749         select ARCH_REQUIRE_GPIOLIB
750         select SAMSUNG_CLKSRC
751         select SAMSUNG_IRQ_VIC_TIMER
752         select SAMSUNG_IRQ_UART
753         select S3C_GPIO_TRACK
754         select S3C_GPIO_PULL_UPDOWN
755         select S3C_GPIO_CFG_S3C24XX
756         select S3C_GPIO_CFG_S3C64XX
757         select S3C_DEV_NAND
758         select USB_ARCH_HAS_OHCI
759         select SAMSUNG_GPIOLIB_4BIT
760         select HAVE_S3C2410_I2C if I2C
761         select HAVE_S3C2410_WATCHDOG if WATCHDOG
762         help
763           Samsung S3C64XX series based systems
764
765 config ARCH_S5P64X0
766         bool "Samsung S5P6440 S5P6450"
767         select CPU_V6
768         select GENERIC_GPIO
769         select HAVE_CLK
770         select CLKDEV_LOOKUP
771         select CLKSRC_MMIO
772         select HAVE_S3C2410_WATCHDOG if WATCHDOG
773         select GENERIC_CLOCKEVENTS
774         select HAVE_SCHED_CLOCK
775         select HAVE_S3C2410_I2C if I2C
776         select HAVE_S3C_RTC if RTC_CLASS
777         help
778           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
779           SMDK6450.
780
781 config ARCH_S5PC100
782         bool "Samsung S5PC100"
783         select GENERIC_GPIO
784         select HAVE_CLK
785         select CLKDEV_LOOKUP
786         select CPU_V7
787         select ARM_L1_CACHE_SHIFT_6
788         select ARCH_USES_GETTIMEOFFSET
789         select HAVE_S3C2410_I2C if I2C
790         select HAVE_S3C_RTC if RTC_CLASS
791         select HAVE_S3C2410_WATCHDOG if WATCHDOG
792         select NO_MACH_MEMORY_H
793         help
794           Samsung S5PC100 series based systems
795
796 config ARCH_S5PV210
797         bool "Samsung S5PV210/S5PC110"
798         select CPU_V7
799         select ARCH_SPARSEMEM_ENABLE
800         select ARCH_HAS_HOLES_MEMORYMODEL
801         select GENERIC_GPIO
802         select HAVE_CLK
803         select CLKDEV_LOOKUP
804         select CLKSRC_MMIO
805         select ARM_L1_CACHE_SHIFT_6
806         select ARCH_HAS_CPUFREQ
807         select GENERIC_CLOCKEVENTS
808         select HAVE_SCHED_CLOCK
809         select HAVE_S3C2410_I2C if I2C
810         select HAVE_S3C_RTC if RTC_CLASS
811         select HAVE_S3C2410_WATCHDOG if WATCHDOG
812         help
813           Samsung S5PV210/S5PC110 series based systems
814
815 config ARCH_EXYNOS4
816         bool "Samsung EXYNOS4"
817         select CPU_V7
818         select ARCH_SPARSEMEM_ENABLE
819         select ARCH_HAS_HOLES_MEMORYMODEL
820         select GENERIC_GPIO
821         select HAVE_CLK
822         select CLKDEV_LOOKUP
823         select ARCH_HAS_CPUFREQ
824         select GENERIC_CLOCKEVENTS
825         select HAVE_S3C_RTC if RTC_CLASS
826         select HAVE_S3C2410_I2C if I2C
827         select HAVE_S3C2410_WATCHDOG if WATCHDOG
828         help
829           Samsung EXYNOS4 series based systems
830
831 config ARCH_SHARK
832         bool "Shark"
833         select CPU_SA110
834         select ISA
835         select ISA_DMA
836         select ZONE_DMA
837         select PCI
838         select ARCH_USES_GETTIMEOFFSET
839         help
840           Support for the StrongARM based Digital DNARD machine, also known
841           as "Shark" (<http://www.shark-linux.de/shark.html>).
842
843 config ARCH_TCC_926
844         bool "Telechips TCC ARM926-based systems"
845         select CLKSRC_MMIO
846         select CPU_ARM926T
847         select HAVE_CLK
848         select CLKDEV_LOOKUP
849         select GENERIC_CLOCKEVENTS
850         select NO_MACH_MEMORY_H
851         help
852           Support for Telechips TCC ARM926-based systems.
853
854 config ARCH_U300
855         bool "ST-Ericsson U300 Series"
856         depends on MMU
857         select CLKSRC_MMIO
858         select CPU_ARM926T
859         select HAVE_SCHED_CLOCK
860         select HAVE_TCM
861         select ARM_AMBA
862         select ARM_VIC
863         select GENERIC_CLOCKEVENTS
864         select CLKDEV_LOOKUP
865         select HAVE_MACH_CLKDEV
866         select GENERIC_GPIO
867         help
868           Support for ST-Ericsson U300 series mobile platforms.
869
870 config ARCH_U8500
871         bool "ST-Ericsson U8500 Series"
872         select CPU_V7
873         select ARM_AMBA
874         select GENERIC_CLOCKEVENTS
875         select CLKDEV_LOOKUP
876         select ARCH_REQUIRE_GPIOLIB
877         select ARCH_HAS_CPUFREQ
878         select NO_MACH_MEMORY_H
879         help
880           Support for ST-Ericsson's Ux500 architecture
881
882 config ARCH_NOMADIK
883         bool "STMicroelectronics Nomadik"
884         select ARM_AMBA
885         select ARM_VIC
886         select CPU_ARM926T
887         select CLKDEV_LOOKUP
888         select GENERIC_CLOCKEVENTS
889         select ARCH_REQUIRE_GPIOLIB
890         select NO_MACH_MEMORY_H
891         help
892           Support for the Nomadik platform by ST-Ericsson
893
894 config ARCH_DAVINCI
895         bool "TI DaVinci"
896         select GENERIC_CLOCKEVENTS
897         select ARCH_REQUIRE_GPIOLIB
898         select ZONE_DMA
899         select HAVE_IDE
900         select CLKDEV_LOOKUP
901         select GENERIC_ALLOCATOR
902         select GENERIC_IRQ_CHIP
903         select ARCH_HAS_HOLES_MEMORYMODEL
904         help
905           Support for TI's DaVinci platform.
906
907 config ARCH_OMAP
908         bool "TI OMAP"
909         select HAVE_CLK
910         select ARCH_REQUIRE_GPIOLIB
911         select ARCH_HAS_CPUFREQ
912         select CLKSRC_MMIO
913         select GENERIC_CLOCKEVENTS
914         select HAVE_SCHED_CLOCK
915         select ARCH_HAS_HOLES_MEMORYMODEL
916         help
917           Support for TI's OMAP platform (OMAP1/2/3/4).
918
919 config PLAT_SPEAR
920         bool "ST SPEAr"
921         select ARM_AMBA
922         select ARCH_REQUIRE_GPIOLIB
923         select CLKDEV_LOOKUP
924         select CLKSRC_MMIO
925         select GENERIC_CLOCKEVENTS
926         select HAVE_CLK
927         select NO_MACH_MEMORY_H
928         help
929           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
930
931 config ARCH_VT8500
932         bool "VIA/WonderMedia 85xx"
933         select CPU_ARM926T
934         select GENERIC_GPIO
935         select ARCH_HAS_CPUFREQ
936         select GENERIC_CLOCKEVENTS
937         select ARCH_REQUIRE_GPIOLIB
938         select HAVE_PWM
939         select NO_MACH_MEMORY_H
940         help
941           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
942
943 config ARCH_ZYNQ
944         bool "Xilinx Zynq ARM Cortex A9 Platform"
945         select CPU_V7
946         select GENERIC_TIME
947         select GENERIC_CLOCKEVENTS
948         select CLKDEV_LOOKUP
949         select ARM_GIC
950         select ARM_AMBA
951         select ICST
952         select USE_OF
953         help
954           Support for Xilinx Zynq ARM Cortex A9 Platform
955 endchoice
956
957 #
958 # This is sorted alphabetically by mach-* pathname.  However, plat-*
959 # Kconfigs may be included either alphabetically (according to the
960 # plat- suffix) or along side the corresponding mach-* source.
961 #
962 source "arch/arm/mach-at91/Kconfig"
963
964 source "arch/arm/mach-bcmring/Kconfig"
965
966 source "arch/arm/mach-clps711x/Kconfig"
967
968 source "arch/arm/mach-cns3xxx/Kconfig"
969
970 source "arch/arm/mach-davinci/Kconfig"
971
972 source "arch/arm/mach-dove/Kconfig"
973
974 source "arch/arm/mach-ep93xx/Kconfig"
975
976 source "arch/arm/mach-footbridge/Kconfig"
977
978 source "arch/arm/mach-gemini/Kconfig"
979
980 source "arch/arm/mach-h720x/Kconfig"
981
982 source "arch/arm/mach-integrator/Kconfig"
983
984 source "arch/arm/mach-iop32x/Kconfig"
985
986 source "arch/arm/mach-iop33x/Kconfig"
987
988 source "arch/arm/mach-iop13xx/Kconfig"
989
990 source "arch/arm/mach-ixp4xx/Kconfig"
991
992 source "arch/arm/mach-ixp2000/Kconfig"
993
994 source "arch/arm/mach-ixp23xx/Kconfig"
995
996 source "arch/arm/mach-kirkwood/Kconfig"
997
998 source "arch/arm/mach-ks8695/Kconfig"
999
1000 source "arch/arm/mach-lpc32xx/Kconfig"
1001
1002 source "arch/arm/mach-msm/Kconfig"
1003
1004 source "arch/arm/mach-mv78xx0/Kconfig"
1005
1006 source "arch/arm/plat-mxc/Kconfig"
1007
1008 source "arch/arm/mach-mxs/Kconfig"
1009
1010 source "arch/arm/mach-netx/Kconfig"
1011
1012 source "arch/arm/mach-nomadik/Kconfig"
1013 source "arch/arm/plat-nomadik/Kconfig"
1014
1015 source "arch/arm/mach-nuc93x/Kconfig"
1016
1017 source "arch/arm/plat-omap/Kconfig"
1018
1019 source "arch/arm/mach-omap1/Kconfig"
1020
1021 source "arch/arm/mach-omap2/Kconfig"
1022
1023 source "arch/arm/mach-orion5x/Kconfig"
1024
1025 source "arch/arm/mach-pxa/Kconfig"
1026 source "arch/arm/plat-pxa/Kconfig"
1027
1028 source "arch/arm/mach-mmp/Kconfig"
1029
1030 source "arch/arm/mach-realview/Kconfig"
1031
1032 source "arch/arm/mach-sa1100/Kconfig"
1033
1034 source "arch/arm/plat-samsung/Kconfig"
1035 source "arch/arm/plat-s3c24xx/Kconfig"
1036 source "arch/arm/plat-s5p/Kconfig"
1037
1038 source "arch/arm/plat-spear/Kconfig"
1039
1040 source "arch/arm/plat-tcc/Kconfig"
1041
1042 if ARCH_S3C2410
1043 source "arch/arm/mach-s3c2410/Kconfig"
1044 source "arch/arm/mach-s3c2412/Kconfig"
1045 source "arch/arm/mach-s3c2416/Kconfig"
1046 source "arch/arm/mach-s3c2440/Kconfig"
1047 source "arch/arm/mach-s3c2443/Kconfig"
1048 endif
1049
1050 if ARCH_S3C64XX
1051 source "arch/arm/mach-s3c64xx/Kconfig"
1052 endif
1053
1054 source "arch/arm/mach-s5p64x0/Kconfig"
1055
1056 source "arch/arm/mach-s5pc100/Kconfig"
1057
1058 source "arch/arm/mach-s5pv210/Kconfig"
1059
1060 source "arch/arm/mach-exynos4/Kconfig"
1061
1062 source "arch/arm/mach-shmobile/Kconfig"
1063
1064 source "arch/arm/mach-tegra/Kconfig"
1065
1066 source "arch/arm/mach-u300/Kconfig"
1067
1068 source "arch/arm/mach-ux500/Kconfig"
1069
1070 source "arch/arm/mach-versatile/Kconfig"
1071
1072 source "arch/arm/mach-vexpress/Kconfig"
1073 source "arch/arm/plat-versatile/Kconfig"
1074
1075 source "arch/arm/mach-vt8500/Kconfig"
1076
1077 source "arch/arm/mach-w90x900/Kconfig"
1078
1079 # Definitions to make life easier
1080 config ARCH_ACORN
1081         bool
1082
1083 config PLAT_IOP
1084         bool
1085         select GENERIC_CLOCKEVENTS
1086         select HAVE_SCHED_CLOCK
1087
1088 config PLAT_ORION
1089         bool
1090         select CLKSRC_MMIO
1091         select GENERIC_IRQ_CHIP
1092         select HAVE_SCHED_CLOCK
1093
1094 config PLAT_PXA
1095         bool
1096
1097 config PLAT_VERSATILE
1098         bool
1099
1100 config ARM_TIMER_SP804
1101         bool
1102         select CLKSRC_MMIO
1103
1104 source arch/arm/mm/Kconfig
1105
1106 config IWMMXT
1107         bool "Enable iWMMXt support"
1108         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1109         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1110         help
1111           Enable support for iWMMXt context switching at run time if
1112           running on a CPU that supports it.
1113
1114 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1115 config XSCALE_PMU
1116         bool
1117         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1118         default y
1119
1120 config CPU_HAS_PMU
1121         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1122                    (!ARCH_OMAP3 || OMAP3_EMU)
1123         default y
1124         bool
1125
1126 config MULTI_IRQ_HANDLER
1127         bool
1128         help
1129           Allow each machine to specify it's own IRQ handler at run time.
1130
1131 if !MMU
1132 source "arch/arm/Kconfig-nommu"
1133 endif
1134
1135 config ARM_ERRATA_411920
1136         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1137         depends on CPU_V6 || CPU_V6K
1138         help
1139           Invalidation of the Instruction Cache operation can
1140           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1141           It does not affect the MPCore. This option enables the ARM Ltd.
1142           recommended workaround.
1143
1144 config ARM_ERRATA_430973
1145         bool "ARM errata: Stale prediction on replaced interworking branch"
1146         depends on CPU_V7
1147         help
1148           This option enables the workaround for the 430973 Cortex-A8
1149           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1150           interworking branch is replaced with another code sequence at the
1151           same virtual address, whether due to self-modifying code or virtual
1152           to physical address re-mapping, Cortex-A8 does not recover from the
1153           stale interworking branch prediction. This results in Cortex-A8
1154           executing the new code sequence in the incorrect ARM or Thumb state.
1155           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1156           and also flushes the branch target cache at every context switch.
1157           Note that setting specific bits in the ACTLR register may not be
1158           available in non-secure mode.
1159
1160 config ARM_ERRATA_458693
1161         bool "ARM errata: Processor deadlock when a false hazard is created"
1162         depends on CPU_V7
1163         help
1164           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1165           erratum. For very specific sequences of memory operations, it is
1166           possible for a hazard condition intended for a cache line to instead
1167           be incorrectly associated with a different cache line. This false
1168           hazard might then cause a processor deadlock. The workaround enables
1169           the L1 caching of the NEON accesses and disables the PLD instruction
1170           in the ACTLR register. Note that setting specific bits in the ACTLR
1171           register may not be available in non-secure mode.
1172
1173 config ARM_ERRATA_460075
1174         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1175         depends on CPU_V7
1176         help
1177           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1178           erratum. Any asynchronous access to the L2 cache may encounter a
1179           situation in which recent store transactions to the L2 cache are lost
1180           and overwritten with stale memory contents from external memory. The
1181           workaround disables the write-allocate mode for the L2 cache via the
1182           ACTLR register. Note that setting specific bits in the ACTLR register
1183           may not be available in non-secure mode.
1184
1185 config ARM_ERRATA_742230
1186         bool "ARM errata: DMB operation may be faulty"
1187         depends on CPU_V7 && SMP
1188         help
1189           This option enables the workaround for the 742230 Cortex-A9
1190           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1191           between two write operations may not ensure the correct visibility
1192           ordering of the two writes. This workaround sets a specific bit in
1193           the diagnostic register of the Cortex-A9 which causes the DMB
1194           instruction to behave as a DSB, ensuring the correct behaviour of
1195           the two writes.
1196
1197 config ARM_ERRATA_742231
1198         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1199         depends on CPU_V7 && SMP
1200         help
1201           This option enables the workaround for the 742231 Cortex-A9
1202           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1203           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1204           accessing some data located in the same cache line, may get corrupted
1205           data due to bad handling of the address hazard when the line gets
1206           replaced from one of the CPUs at the same time as another CPU is
1207           accessing it. This workaround sets specific bits in the diagnostic
1208           register of the Cortex-A9 which reduces the linefill issuing
1209           capabilities of the processor.
1210
1211 config PL310_ERRATA_588369
1212         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1213         depends on CACHE_L2X0
1214         help
1215            The PL310 L2 cache controller implements three types of Clean &
1216            Invalidate maintenance operations: by Physical Address
1217            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1218            They are architecturally defined to behave as the execution of a
1219            clean operation followed immediately by an invalidate operation,
1220            both performing to the same memory location. This functionality
1221            is not correctly implemented in PL310 as clean lines are not
1222            invalidated as a result of these operations.
1223
1224 config ARM_ERRATA_720789
1225         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1226         depends on CPU_V7 && SMP
1227         help
1228           This option enables the workaround for the 720789 Cortex-A9 (prior to
1229           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1230           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1231           As a consequence of this erratum, some TLB entries which should be
1232           invalidated are not, resulting in an incoherency in the system page
1233           tables. The workaround changes the TLB flushing routines to invalidate
1234           entries regardless of the ASID.
1235
1236 config PL310_ERRATA_727915
1237         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1238         depends on CACHE_L2X0
1239         help
1240           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1241           operation (offset 0x7FC). This operation runs in background so that
1242           PL310 can handle normal accesses while it is in progress. Under very
1243           rare circumstances, due to this erratum, write data can be lost when
1244           PL310 treats a cacheable write transaction during a Clean &
1245           Invalidate by Way operation.
1246
1247 config ARM_ERRATA_743622
1248         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1249         depends on CPU_V7
1250         help
1251           This option enables the workaround for the 743622 Cortex-A9
1252           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1253           optimisation in the Cortex-A9 Store Buffer may lead to data
1254           corruption. This workaround sets a specific bit in the diagnostic
1255           register of the Cortex-A9 which disables the Store Buffer
1256           optimisation, preventing the defect from occurring. This has no
1257           visible impact on the overall performance or power consumption of the
1258           processor.
1259
1260 config ARM_ERRATA_751472
1261         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1262         depends on CPU_V7 && SMP
1263         help
1264           This option enables the workaround for the 751472 Cortex-A9 (prior
1265           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1266           completion of a following broadcasted operation if the second
1267           operation is received by a CPU before the ICIALLUIS has completed,
1268           potentially leading to corrupted entries in the cache or TLB.
1269
1270 config ARM_ERRATA_753970
1271         bool "ARM errata: cache sync operation may be faulty"
1272         depends on CACHE_PL310
1273         help
1274           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1275
1276           Under some condition the effect of cache sync operation on
1277           the store buffer still remains when the operation completes.
1278           This means that the store buffer is always asked to drain and
1279           this prevents it from merging any further writes. The workaround
1280           is to replace the normal offset of cache sync operation (0x730)
1281           by another offset targeting an unmapped PL310 register 0x740.
1282           This has the same effect as the cache sync operation: store buffer
1283           drain and waiting for all buffers empty.
1284
1285 config ARM_ERRATA_754322
1286         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1287         depends on CPU_V7
1288         help
1289           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1290           r3p*) erratum. A speculative memory access may cause a page table walk
1291           which starts prior to an ASID switch but completes afterwards. This
1292           can populate the micro-TLB with a stale entry which may be hit with
1293           the new ASID. This workaround places two dsb instructions in the mm
1294           switching code so that no page table walks can cross the ASID switch.
1295
1296 config ARM_ERRATA_754327
1297         bool "ARM errata: no automatic Store Buffer drain"
1298         depends on CPU_V7 && SMP
1299         help
1300           This option enables the workaround for the 754327 Cortex-A9 (prior to
1301           r2p0) erratum. The Store Buffer does not have any automatic draining
1302           mechanism and therefore a livelock may occur if an external agent
1303           continuously polls a memory location waiting to observe an update.
1304           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1305           written polling loops from denying visibility of updates to memory.
1306
1307 endmenu
1308
1309 source "arch/arm/common/Kconfig"
1310
1311 menu "Bus support"
1312
1313 config ARM_AMBA
1314         bool
1315
1316 config ISA
1317         bool
1318         help
1319           Find out whether you have ISA slots on your motherboard.  ISA is the
1320           name of a bus system, i.e. the way the CPU talks to the other stuff
1321           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1322           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1323           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1324
1325 # Select ISA DMA controller support
1326 config ISA_DMA
1327         bool
1328         select ISA_DMA_API
1329
1330 # Select ISA DMA interface
1331 config ISA_DMA_API
1332         bool
1333
1334 config PCI
1335         bool "PCI support" if MIGHT_HAVE_PCI
1336         help
1337           Find out whether you have a PCI motherboard. PCI is the name of a
1338           bus system, i.e. the way the CPU talks to the other stuff inside
1339           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1340           VESA. If you have PCI, say Y, otherwise N.
1341
1342 config PCI_DOMAINS
1343         bool
1344         depends on PCI
1345
1346 config PCI_NANOENGINE
1347         bool "BSE nanoEngine PCI support"
1348         depends on SA1100_NANOENGINE
1349         help
1350           Enable PCI on the BSE nanoEngine board.
1351
1352 config PCI_SYSCALL
1353         def_bool PCI
1354
1355 # Select the host bridge type
1356 config PCI_HOST_VIA82C505
1357         bool
1358         depends on PCI && ARCH_SHARK
1359         default y
1360
1361 config PCI_HOST_ITE8152
1362         bool
1363         depends on PCI && MACH_ARMCORE
1364         default y
1365         select DMABOUNCE
1366
1367 source "drivers/pci/Kconfig"
1368
1369 source "drivers/pcmcia/Kconfig"
1370
1371 endmenu
1372
1373 menu "Kernel Features"
1374
1375 source "kernel/time/Kconfig"
1376
1377 config SMP
1378         bool "Symmetric Multi-Processing"
1379         depends on CPU_V6K || CPU_V7
1380         depends on GENERIC_CLOCKEVENTS
1381         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1382                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1383                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1384                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1385         select USE_GENERIC_SMP_HELPERS
1386         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1387         help
1388           This enables support for systems with more than one CPU. If you have
1389           a system with only one CPU, like most personal computers, say N. If
1390           you have a system with more than one CPU, say Y.
1391
1392           If you say N here, the kernel will run on single and multiprocessor
1393           machines, but will use only one CPU of a multiprocessor machine. If
1394           you say Y here, the kernel will run on many, but not all, single
1395           processor machines. On a single processor machine, the kernel will
1396           run faster if you say N here.
1397
1398           See also <file:Documentation/i386/IO-APIC.txt>,
1399           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1400           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1401
1402           If you don't know what to do here, say N.
1403
1404 config SMP_ON_UP
1405         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1406         depends on EXPERIMENTAL
1407         depends on SMP && !XIP_KERNEL
1408         default y
1409         help
1410           SMP kernels contain instructions which fail on non-SMP processors.
1411           Enabling this option allows the kernel to modify itself to make
1412           these instructions safe.  Disabling it allows about 1K of space
1413           savings.
1414
1415           If you don't know what to do here, say Y.
1416
1417 config HAVE_ARM_SCU
1418         bool
1419         help
1420           This option enables support for the ARM system coherency unit
1421
1422 config HAVE_ARM_TWD
1423         bool
1424         depends on SMP
1425         select TICK_ONESHOT
1426         help
1427           This options enables support for the ARM timer and watchdog unit
1428
1429 choice
1430         prompt "Memory split"
1431         default VMSPLIT_3G
1432         help
1433           Select the desired split between kernel and user memory.
1434
1435           If you are not absolutely sure what you are doing, leave this
1436           option alone!
1437
1438         config VMSPLIT_3G
1439                 bool "3G/1G user/kernel split"
1440         config VMSPLIT_2G
1441                 bool "2G/2G user/kernel split"
1442         config VMSPLIT_1G
1443                 bool "1G/3G user/kernel split"
1444 endchoice
1445
1446 config PAGE_OFFSET
1447         hex
1448         default 0x40000000 if VMSPLIT_1G
1449         default 0x80000000 if VMSPLIT_2G
1450         default 0xC0000000
1451
1452 config NR_CPUS
1453         int "Maximum number of CPUs (2-32)"
1454         range 2 32
1455         depends on SMP
1456         default "4"
1457
1458 config HOTPLUG_CPU
1459         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1460         depends on SMP && HOTPLUG && EXPERIMENTAL
1461         help
1462           Say Y here to experiment with turning CPUs off and on.  CPUs
1463           can be controlled through /sys/devices/system/cpu.
1464
1465 config LOCAL_TIMERS
1466         bool "Use local timer interrupts"
1467         depends on SMP
1468         default y
1469         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1470         help
1471           Enable support for local timers on SMP platforms, rather then the
1472           legacy IPI broadcast method.  Local timers allows the system
1473           accounting to be spread across the timer interval, preventing a
1474           "thundering herd" at every timer tick.
1475
1476 source kernel/Kconfig.preempt
1477
1478 config HZ
1479         int
1480         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1481                 ARCH_S5PV210 || ARCH_EXYNOS4
1482         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1483         default AT91_TIMER_HZ if ARCH_AT91
1484         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1485         default 100
1486
1487 config THUMB2_KERNEL
1488         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1489         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1490         select AEABI
1491         select ARM_ASM_UNIFIED
1492         help
1493           By enabling this option, the kernel will be compiled in
1494           Thumb-2 mode. A compiler/assembler that understand the unified
1495           ARM-Thumb syntax is needed.
1496
1497           If unsure, say N.
1498
1499 config THUMB2_AVOID_R_ARM_THM_JUMP11
1500         bool "Work around buggy Thumb-2 short branch relocations in gas"
1501         depends on THUMB2_KERNEL && MODULES
1502         default y
1503         help
1504           Various binutils versions can resolve Thumb-2 branches to
1505           locally-defined, preemptible global symbols as short-range "b.n"
1506           branch instructions.
1507
1508           This is a problem, because there's no guarantee the final
1509           destination of the symbol, or any candidate locations for a
1510           trampoline, are within range of the branch.  For this reason, the
1511           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1512           relocation in modules at all, and it makes little sense to add
1513           support.
1514
1515           The symptom is that the kernel fails with an "unsupported
1516           relocation" error when loading some modules.
1517
1518           Until fixed tools are available, passing
1519           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1520           code which hits this problem, at the cost of a bit of extra runtime
1521           stack usage in some cases.
1522
1523           The problem is described in more detail at:
1524               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1525
1526           Only Thumb-2 kernels are affected.
1527
1528           Unless you are sure your tools don't have this problem, say Y.
1529
1530 config ARM_ASM_UNIFIED
1531         bool
1532
1533 config AEABI
1534         bool "Use the ARM EABI to compile the kernel"
1535         help
1536           This option allows for the kernel to be compiled using the latest
1537           ARM ABI (aka EABI).  This is only useful if you are using a user
1538           space environment that is also compiled with EABI.
1539
1540           Since there are major incompatibilities between the legacy ABI and
1541           EABI, especially with regard to structure member alignment, this
1542           option also changes the kernel syscall calling convention to
1543           disambiguate both ABIs and allow for backward compatibility support
1544           (selected with CONFIG_OABI_COMPAT).
1545
1546           To use this you need GCC version 4.0.0 or later.
1547
1548 config OABI_COMPAT
1549         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1550         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1551         default y
1552         help
1553           This option preserves the old syscall interface along with the
1554           new (ARM EABI) one. It also provides a compatibility layer to
1555           intercept syscalls that have structure arguments which layout
1556           in memory differs between the legacy ABI and the new ARM EABI
1557           (only for non "thumb" binaries). This option adds a tiny
1558           overhead to all syscalls and produces a slightly larger kernel.
1559           If you know you'll be using only pure EABI user space then you
1560           can say N here. If this option is not selected and you attempt
1561           to execute a legacy ABI binary then the result will be
1562           UNPREDICTABLE (in fact it can be predicted that it won't work
1563           at all). If in doubt say Y.
1564
1565 config ARCH_HAS_HOLES_MEMORYMODEL
1566         bool
1567
1568 config ARCH_SPARSEMEM_ENABLE
1569         bool
1570
1571 config ARCH_SPARSEMEM_DEFAULT
1572         def_bool ARCH_SPARSEMEM_ENABLE
1573
1574 config ARCH_SELECT_MEMORY_MODEL
1575         def_bool ARCH_SPARSEMEM_ENABLE
1576
1577 config HAVE_ARCH_PFN_VALID
1578         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1579
1580 config HIGHMEM
1581         bool "High Memory Support"
1582         depends on MMU
1583         help
1584           The address space of ARM processors is only 4 Gigabytes large
1585           and it has to accommodate user address space, kernel address
1586           space as well as some memory mapped IO. That means that, if you
1587           have a large amount of physical memory and/or IO, not all of the
1588           memory can be "permanently mapped" by the kernel. The physical
1589           memory that is not permanently mapped is called "high memory".
1590
1591           Depending on the selected kernel/user memory split, minimum
1592           vmalloc space and actual amount of RAM, you may not need this
1593           option which should result in a slightly faster kernel.
1594
1595           If unsure, say n.
1596
1597 config HIGHPTE
1598         bool "Allocate 2nd-level pagetables from highmem"
1599         depends on HIGHMEM
1600
1601 config HW_PERF_EVENTS
1602         bool "Enable hardware performance counter support for perf events"
1603         depends on PERF_EVENTS && CPU_HAS_PMU
1604         default y
1605         help
1606           Enable hardware performance counter support for perf events. If
1607           disabled, perf events will use software events only.
1608
1609 source "mm/Kconfig"
1610
1611 config FORCE_MAX_ZONEORDER
1612         int "Maximum zone order" if ARCH_SHMOBILE
1613         range 11 64 if ARCH_SHMOBILE
1614         default "9" if SA1111
1615         default "11"
1616         help
1617           The kernel memory allocator divides physically contiguous memory
1618           blocks into "zones", where each zone is a power of two number of
1619           pages.  This option selects the largest power of two that the kernel
1620           keeps in the memory allocator.  If you need to allocate very large
1621           blocks of physically contiguous memory, then you may need to
1622           increase this value.
1623
1624           This config option is actually maximum order plus one. For example,
1625           a value of 11 means that the largest free memory block is 2^10 pages.
1626
1627 config LEDS
1628         bool "Timer and CPU usage LEDs"
1629         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1630                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1631                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1632                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1633                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1634                    ARCH_AT91 || ARCH_DAVINCI || \
1635                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1636         help
1637           If you say Y here, the LEDs on your machine will be used
1638           to provide useful information about your current system status.
1639
1640           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1641           be able to select which LEDs are active using the options below. If
1642           you are compiling a kernel for the EBSA-110 or the LART however, the
1643           red LED will simply flash regularly to indicate that the system is
1644           still functional. It is safe to say Y here if you have a CATS
1645           system, but the driver will do nothing.
1646
1647 config LEDS_TIMER
1648         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1649                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1650                             || MACH_OMAP_PERSEUS2
1651         depends on LEDS
1652         depends on !GENERIC_CLOCKEVENTS
1653         default y if ARCH_EBSA110
1654         help
1655           If you say Y here, one of the system LEDs (the green one on the
1656           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1657           will flash regularly to indicate that the system is still
1658           operational. This is mainly useful to kernel hackers who are
1659           debugging unstable kernels.
1660
1661           The LART uses the same LED for both Timer LED and CPU usage LED
1662           functions. You may choose to use both, but the Timer LED function
1663           will overrule the CPU usage LED.
1664
1665 config LEDS_CPU
1666         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1667                         !ARCH_OMAP) \
1668                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1669                         || MACH_OMAP_PERSEUS2
1670         depends on LEDS
1671         help
1672           If you say Y here, the red LED will be used to give a good real
1673           time indication of CPU usage, by lighting whenever the idle task
1674           is not currently executing.
1675
1676           The LART uses the same LED for both Timer LED and CPU usage LED
1677           functions. You may choose to use both, but the Timer LED function
1678           will overrule the CPU usage LED.
1679
1680 config ALIGNMENT_TRAP
1681         bool
1682         depends on CPU_CP15_MMU
1683         default y if !ARCH_EBSA110
1684         select HAVE_PROC_CPU if PROC_FS
1685         help
1686           ARM processors cannot fetch/store information which is not
1687           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1688           address divisible by 4. On 32-bit ARM processors, these non-aligned
1689           fetch/store instructions will be emulated in software if you say
1690           here, which has a severe performance impact. This is necessary for
1691           correct operation of some network protocols. With an IP-only
1692           configuration it is safe to say N, otherwise say Y.
1693
1694 config UACCESS_WITH_MEMCPY
1695         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1696         depends on MMU && EXPERIMENTAL
1697         default y if CPU_FEROCEON
1698         help
1699           Implement faster copy_to_user and clear_user methods for CPU
1700           cores where a 8-word STM instruction give significantly higher
1701           memory write throughput than a sequence of individual 32bit stores.
1702
1703           A possible side effect is a slight increase in scheduling latency
1704           between threads sharing the same address space if they invoke
1705           such copy operations with large buffers.
1706
1707           However, if the CPU data cache is using a write-allocate mode,
1708           this option is unlikely to provide any performance gain.
1709
1710 config SECCOMP
1711         bool
1712         prompt "Enable seccomp to safely compute untrusted bytecode"
1713         ---help---
1714           This kernel feature is useful for number crunching applications
1715           that may need to compute untrusted bytecode during their
1716           execution. By using pipes or other transports made available to
1717           the process as file descriptors supporting the read/write
1718           syscalls, it's possible to isolate those applications in
1719           their own address space using seccomp. Once seccomp is
1720           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1721           and the task is only allowed to execute a few safe syscalls
1722           defined by each seccomp mode.
1723
1724 config CC_STACKPROTECTOR
1725         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1726         depends on EXPERIMENTAL
1727         help
1728           This option turns on the -fstack-protector GCC feature. This
1729           feature puts, at the beginning of functions, a canary value on
1730           the stack just before the return address, and validates
1731           the value just before actually returning.  Stack based buffer
1732           overflows (that need to overwrite this return address) now also
1733           overwrite the canary, which gets detected and the attack is then
1734           neutralized via a kernel panic.
1735           This feature requires gcc version 4.2 or above.
1736
1737 config DEPRECATED_PARAM_STRUCT
1738         bool "Provide old way to pass kernel parameters"
1739         help
1740           This was deprecated in 2001 and announced to live on for 5 years.
1741           Some old boot loaders still use this way.
1742
1743 endmenu
1744
1745 menu "Boot options"
1746
1747 config USE_OF
1748         bool "Flattened Device Tree support"
1749         select OF
1750         select OF_EARLY_FLATTREE
1751         select IRQ_DOMAIN
1752         help
1753           Include support for flattened device tree machine descriptions.
1754
1755 # Compressed boot loader in ROM.  Yes, we really want to ask about
1756 # TEXT and BSS so we preserve their values in the config files.
1757 config ZBOOT_ROM_TEXT
1758         hex "Compressed ROM boot loader base address"
1759         default "0"
1760         help
1761           The physical address at which the ROM-able zImage is to be
1762           placed in the target.  Platforms which normally make use of
1763           ROM-able zImage formats normally set this to a suitable
1764           value in their defconfig file.
1765
1766           If ZBOOT_ROM is not enabled, this has no effect.
1767
1768 config ZBOOT_ROM_BSS
1769         hex "Compressed ROM boot loader BSS address"
1770         default "0"
1771         help
1772           The base address of an area of read/write memory in the target
1773           for the ROM-able zImage which must be available while the
1774           decompressor is running. It must be large enough to hold the
1775           entire decompressed kernel plus an additional 128 KiB.
1776           Platforms which normally make use of ROM-able zImage formats
1777           normally set this to a suitable value in their defconfig file.
1778
1779           If ZBOOT_ROM is not enabled, this has no effect.
1780
1781 config ZBOOT_ROM
1782         bool "Compressed boot loader in ROM/flash"
1783         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1784         help
1785           Say Y here if you intend to execute your compressed kernel image
1786           (zImage) directly from ROM or flash.  If unsure, say N.
1787
1788 choice
1789         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1790         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1791         default ZBOOT_ROM_NONE
1792         help
1793           Include experimental SD/MMC loading code in the ROM-able zImage.
1794           With this enabled it is possible to write the the ROM-able zImage
1795           kernel image to an MMC or SD card and boot the kernel straight
1796           from the reset vector. At reset the processor Mask ROM will load
1797           the first part of the the ROM-able zImage which in turn loads the
1798           rest the kernel image to RAM.
1799
1800 config ZBOOT_ROM_NONE
1801         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1802         help
1803           Do not load image from SD or MMC
1804
1805 config ZBOOT_ROM_MMCIF
1806         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1807         help
1808           Load image from MMCIF hardware block.
1809
1810 config ZBOOT_ROM_SH_MOBILE_SDHI
1811         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1812         help
1813           Load image from SDHI hardware block
1814
1815 endchoice
1816
1817 config CMDLINE
1818         string "Default kernel command string"
1819         default ""
1820         help
1821           On some architectures (EBSA110 and CATS), there is currently no way
1822           for the boot loader to pass arguments to the kernel. For these
1823           architectures, you should supply some command-line options at build
1824           time by entering them here. As a minimum, you should specify the
1825           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1826
1827 choice
1828         prompt "Kernel command line type" if CMDLINE != ""
1829         default CMDLINE_FROM_BOOTLOADER
1830
1831 config CMDLINE_FROM_BOOTLOADER
1832         bool "Use bootloader kernel arguments if available"
1833         help
1834           Uses the command-line options passed by the boot loader. If
1835           the boot loader doesn't provide any, the default kernel command
1836           string provided in CMDLINE will be used.
1837
1838 config CMDLINE_EXTEND
1839         bool "Extend bootloader kernel arguments"
1840         help
1841           The command-line arguments provided by the boot loader will be
1842           appended to the default kernel command string.
1843
1844 config CMDLINE_FORCE
1845         bool "Always use the default kernel command string"
1846         help
1847           Always use the default kernel command string, even if the boot
1848           loader passes other arguments to the kernel.
1849           This is useful if you cannot or don't want to change the
1850           command-line options your boot loader passes to the kernel.
1851 endchoice
1852
1853 config XIP_KERNEL
1854         bool "Kernel Execute-In-Place from ROM"
1855         depends on !ZBOOT_ROM
1856         help
1857           Execute-In-Place allows the kernel to run from non-volatile storage
1858           directly addressable by the CPU, such as NOR flash. This saves RAM
1859           space since the text section of the kernel is not loaded from flash
1860           to RAM.  Read-write sections, such as the data section and stack,
1861           are still copied to RAM.  The XIP kernel is not compressed since
1862           it has to run directly from flash, so it will take more space to
1863           store it.  The flash address used to link the kernel object files,
1864           and for storing it, is configuration dependent. Therefore, if you
1865           say Y here, you must know the proper physical address where to
1866           store the kernel image depending on your own flash memory usage.
1867
1868           Also note that the make target becomes "make xipImage" rather than
1869           "make zImage" or "make Image".  The final kernel binary to put in
1870           ROM memory will be arch/arm/boot/xipImage.
1871
1872           If unsure, say N.
1873
1874 config XIP_PHYS_ADDR
1875         hex "XIP Kernel Physical Location"
1876         depends on XIP_KERNEL
1877         default "0x00080000"
1878         help
1879           This is the physical address in your flash memory the kernel will
1880           be linked for and stored to.  This address is dependent on your
1881           own flash usage.
1882
1883 config KEXEC
1884         bool "Kexec system call (EXPERIMENTAL)"
1885         depends on EXPERIMENTAL
1886         help
1887           kexec is a system call that implements the ability to shutdown your
1888           current kernel, and to start another kernel.  It is like a reboot
1889           but it is independent of the system firmware.   And like a reboot
1890           you can start any kernel with it, not just Linux.
1891
1892           It is an ongoing process to be certain the hardware in a machine
1893           is properly shutdown, so do not be surprised if this code does not
1894           initially work for you.  It may help to enable device hotplugging
1895           support.
1896
1897 config ATAGS_PROC
1898         bool "Export atags in procfs"
1899         depends on KEXEC
1900         default y
1901         help
1902           Should the atags used to boot the kernel be exported in an "atags"
1903           file in procfs. Useful with kexec.
1904
1905 config CRASH_DUMP
1906         bool "Build kdump crash kernel (EXPERIMENTAL)"
1907         depends on EXPERIMENTAL
1908         help
1909           Generate crash dump after being started by kexec. This should
1910           be normally only set in special crash dump kernels which are
1911           loaded in the main kernel with kexec-tools into a specially
1912           reserved region and then later executed after a crash by
1913           kdump/kexec. The crash dump kernel must be compiled to a
1914           memory address not used by the main kernel
1915
1916           For more details see Documentation/kdump/kdump.txt
1917
1918 config AUTO_ZRELADDR
1919         bool "Auto calculation of the decompressed kernel image address"
1920         depends on !ZBOOT_ROM && !ARCH_U300
1921         help
1922           ZRELADDR is the physical address where the decompressed kernel
1923           image will be placed. If AUTO_ZRELADDR is selected, the address
1924           will be determined at run-time by masking the current IP with
1925           0xf8000000. This assumes the zImage being placed in the first 128MB
1926           from start of memory.
1927
1928 endmenu
1929
1930 menu "CPU Power Management"
1931
1932 if ARCH_HAS_CPUFREQ
1933
1934 source "drivers/cpufreq/Kconfig"
1935
1936 config CPU_FREQ_IMX
1937         tristate "CPUfreq driver for i.MX CPUs"
1938         depends on ARCH_MXC && CPU_FREQ
1939         help
1940           This enables the CPUfreq driver for i.MX CPUs.
1941
1942 config CPU_FREQ_SA1100
1943         bool
1944
1945 config CPU_FREQ_SA1110
1946         bool
1947
1948 config CPU_FREQ_INTEGRATOR
1949         tristate "CPUfreq driver for ARM Integrator CPUs"
1950         depends on ARCH_INTEGRATOR && CPU_FREQ
1951         default y
1952         help
1953           This enables the CPUfreq driver for ARM Integrator CPUs.
1954
1955           For details, take a look at <file:Documentation/cpu-freq>.
1956
1957           If in doubt, say Y.
1958
1959 config CPU_FREQ_PXA
1960         bool
1961         depends on CPU_FREQ && ARCH_PXA && PXA25x
1962         default y
1963         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1964
1965 config CPU_FREQ_S3C
1966         bool
1967         help
1968           Internal configuration node for common cpufreq on Samsung SoC
1969
1970 config CPU_FREQ_S3C24XX
1971         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1972         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1973         select CPU_FREQ_S3C
1974         help
1975           This enables the CPUfreq driver for the Samsung S3C24XX family
1976           of CPUs.
1977
1978           For details, take a look at <file:Documentation/cpu-freq>.
1979
1980           If in doubt, say N.
1981
1982 config CPU_FREQ_S3C24XX_PLL
1983         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1984         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1985         help
1986           Compile in support for changing the PLL frequency from the
1987           S3C24XX series CPUfreq driver. The PLL takes time to settle
1988           after a frequency change, so by default it is not enabled.
1989
1990           This also means that the PLL tables for the selected CPU(s) will
1991           be built which may increase the size of the kernel image.
1992
1993 config CPU_FREQ_S3C24XX_DEBUG
1994         bool "Debug CPUfreq Samsung driver core"
1995         depends on CPU_FREQ_S3C24XX
1996         help
1997           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1998
1999 config CPU_FREQ_S3C24XX_IODEBUG
2000         bool "Debug CPUfreq Samsung driver IO timing"
2001         depends on CPU_FREQ_S3C24XX
2002         help
2003           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2004
2005 config CPU_FREQ_S3C24XX_DEBUGFS
2006         bool "Export debugfs for CPUFreq"
2007         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2008         help
2009           Export status information via debugfs.
2010
2011 endif
2012
2013 source "drivers/cpuidle/Kconfig"
2014
2015 endmenu
2016
2017 menu "Floating point emulation"
2018
2019 comment "At least one emulation must be selected"
2020
2021 config FPE_NWFPE
2022         bool "NWFPE math emulation"
2023         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2024         ---help---
2025           Say Y to include the NWFPE floating point emulator in the kernel.
2026           This is necessary to run most binaries. Linux does not currently
2027           support floating point hardware so you need to say Y here even if
2028           your machine has an FPA or floating point co-processor podule.
2029
2030           You may say N here if you are going to load the Acorn FPEmulator
2031           early in the bootup.
2032
2033 config FPE_NWFPE_XP
2034         bool "Support extended precision"
2035         depends on FPE_NWFPE
2036         help
2037           Say Y to include 80-bit support in the kernel floating-point
2038           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2039           Note that gcc does not generate 80-bit operations by default,
2040           so in most cases this option only enlarges the size of the
2041           floating point emulator without any good reason.
2042
2043           You almost surely want to say N here.
2044
2045 config FPE_FASTFPE
2046         bool "FastFPE math emulation (EXPERIMENTAL)"
2047         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2048         ---help---
2049           Say Y here to include the FAST floating point emulator in the kernel.
2050           This is an experimental much faster emulator which now also has full
2051           precision for the mantissa.  It does not support any exceptions.
2052           It is very simple, and approximately 3-6 times faster than NWFPE.
2053
2054           It should be sufficient for most programs.  It may be not suitable
2055           for scientific calculations, but you have to check this for yourself.
2056           If you do not feel you need a faster FP emulation you should better
2057           choose NWFPE.
2058
2059 config VFP
2060         bool "VFP-format floating point maths"
2061         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2062         help
2063           Say Y to include VFP support code in the kernel. This is needed
2064           if your hardware includes a VFP unit.
2065
2066           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2067           release notes and additional status information.
2068
2069           Say N if your target does not have VFP hardware.
2070
2071 config VFPv3
2072         bool
2073         depends on VFP
2074         default y if CPU_V7
2075
2076 config NEON
2077         bool "Advanced SIMD (NEON) Extension support"
2078         depends on VFPv3 && CPU_V7
2079         help
2080           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2081           Extension.
2082
2083 endmenu
2084
2085 menu "Userspace binary formats"
2086
2087 source "fs/Kconfig.binfmt"
2088
2089 config ARTHUR
2090         tristate "RISC OS personality"
2091         depends on !AEABI
2092         help
2093           Say Y here to include the kernel code necessary if you want to run
2094           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2095           experimental; if this sounds frightening, say N and sleep in peace.
2096           You can also say M here to compile this support as a module (which
2097           will be called arthur).
2098
2099 endmenu
2100
2101 menu "Power management options"
2102
2103 source "kernel/power/Kconfig"
2104
2105 config ARCH_SUSPEND_POSSIBLE
2106         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2107         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2108                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2109         def_bool y
2110
2111 endmenu
2112
2113 source "net/Kconfig"
2114
2115 source "drivers/Kconfig"
2116
2117 source "fs/Kconfig"
2118
2119 source "arch/arm/Kconfig.debug"
2120
2121 source "security/Kconfig"
2122
2123 source "crypto/Kconfig"
2124
2125 source "lib/Kconfig"