]> Pileus Git - ~andy/linux/blob - arch/arm/Kconfig
Merge branch 'late/dt' into next/dt2
[~andy/linux] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_WANT_IPC_PARSE_VERSION
9         select BUILDTIME_EXTABLE_SORT if MMU
10         select CPU_PM if (SUSPEND || CPU_IDLE)
11         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
12         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
13         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
14         select GENERIC_IRQ_PROBE
15         select GENERIC_IRQ_SHOW
16         select GENERIC_PCI_IOMAP
17         select GENERIC_SMP_IDLE_THREAD
18         select GENERIC_STRNCPY_FROM_USER
19         select GENERIC_STRNLEN_USER
20         select HARDIRQS_SW_RESEND
21         select HAVE_AOUT
22         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
23         select HAVE_ARCH_KGDB
24         select HAVE_ARCH_SECCOMP_FILTER
25         select HAVE_ARCH_TRACEHOOK
26         select HAVE_BPF_JIT
27         select HAVE_C_RECORDMCOUNT
28         select HAVE_DEBUG_KMEMLEAK
29         select HAVE_DMA_API_DEBUG
30         select HAVE_DMA_ATTRS
31         select HAVE_DMA_CONTIGUOUS if MMU
32         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
33         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
34         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
35         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
36         select HAVE_GENERIC_DMA_COHERENT
37         select HAVE_GENERIC_HARDIRQS
38         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
39         select HAVE_IDE if PCI || ISA || PCMCIA
40         select HAVE_KERNEL_GZIP
41         select HAVE_KERNEL_LZMA
42         select HAVE_KERNEL_LZO
43         select HAVE_KERNEL_XZ
44         select HAVE_KPROBES if !XIP_KERNEL
45         select HAVE_KRETPROBES if (HAVE_KPROBES)
46         select HAVE_MEMBLOCK
47         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
48         select HAVE_PERF_EVENTS
49         select HAVE_REGS_AND_STACK_ACCESS_API
50         select HAVE_SYSCALL_TRACEPOINTS
51         select HAVE_UID16
52         select KTIME_SCALAR
53         select PERF_USE_VMALLOC
54         select RTC_LIB
55         select SYS_SUPPORTS_APM_EMULATION
56         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
57         select MODULES_USE_ELF_REL
58         select CLONE_BACKWARDS
59         select OLD_SIGSUSPEND3
60         select OLD_SIGACTION
61         help
62           The ARM series is a line of low-power-consumption RISC chip designs
63           licensed by ARM Ltd and targeted at embedded applications and
64           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
65           manufactured, but legacy ARM-based PC hardware remains popular in
66           Europe.  There is an ARM Linux project with a web page at
67           <http://www.arm.linux.org.uk/>.
68
69 config ARM_HAS_SG_CHAIN
70         bool
71
72 config NEED_SG_DMA_LENGTH
73         bool
74
75 config ARM_DMA_USE_IOMMU
76         bool
77         select ARM_HAS_SG_CHAIN
78         select NEED_SG_DMA_LENGTH
79
80 if ARM_DMA_USE_IOMMU
81
82 config ARM_DMA_IOMMU_ALIGNMENT
83         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
84         range 4 9
85         default 8
86         help
87           DMA mapping framework by default aligns all buffers to the smallest
88           PAGE_SIZE order which is greater than or equal to the requested buffer
89           size. This works well for buffers up to a few hundreds kilobytes, but
90           for larger buffers it just a waste of address space. Drivers which has
91           relatively small addressing window (like 64Mib) might run out of
92           virtual space with just a few allocations.
93
94           With this parameter you can specify the maximum PAGE_SIZE order for
95           DMA IOMMU buffers. Larger buffers will be aligned only to this
96           specified order. The order is expressed as a power of two multiplied
97           by the PAGE_SIZE.
98
99 endif
100
101 config HAVE_PWM
102         bool
103
104 config MIGHT_HAVE_PCI
105         bool
106
107 config SYS_SUPPORTS_APM_EMULATION
108         bool
109
110 config GENERIC_GPIO
111         bool
112
113 config HAVE_TCM
114         bool
115         select GENERIC_ALLOCATOR
116
117 config HAVE_PROC_CPU
118         bool
119
120 config NO_IOPORT
121         bool
122
123 config EISA
124         bool
125         ---help---
126           The Extended Industry Standard Architecture (EISA) bus was
127           developed as an open alternative to the IBM MicroChannel bus.
128
129           The EISA bus provided some of the features of the IBM MicroChannel
130           bus while maintaining backward compatibility with cards made for
131           the older ISA bus.  The EISA bus saw limited use between 1988 and
132           1995 when it was made obsolete by the PCI bus.
133
134           Say Y here if you are building a kernel for an EISA-based machine.
135
136           Otherwise, say N.
137
138 config SBUS
139         bool
140
141 config STACKTRACE_SUPPORT
142         bool
143         default y
144
145 config HAVE_LATENCYTOP_SUPPORT
146         bool
147         depends on !SMP
148         default y
149
150 config LOCKDEP_SUPPORT
151         bool
152         default y
153
154 config TRACE_IRQFLAGS_SUPPORT
155         bool
156         default y
157
158 config RWSEM_GENERIC_SPINLOCK
159         bool
160         default y
161
162 config RWSEM_XCHGADD_ALGORITHM
163         bool
164
165 config ARCH_HAS_ILOG2_U32
166         bool
167
168 config ARCH_HAS_ILOG2_U64
169         bool
170
171 config ARCH_HAS_CPUFREQ
172         bool
173         help
174           Internal node to signify that the ARCH has CPUFREQ support
175           and that the relevant menu configurations are displayed for
176           it.
177
178 config GENERIC_HWEIGHT
179         bool
180         default y
181
182 config GENERIC_CALIBRATE_DELAY
183         bool
184         default y
185
186 config ARCH_MAY_HAVE_PC_FDC
187         bool
188
189 config ZONE_DMA
190         bool
191
192 config NEED_DMA_MAP_STATE
193        def_bool y
194
195 config ARCH_HAS_DMA_SET_COHERENT_MASK
196         bool
197
198 config GENERIC_ISA_DMA
199         bool
200
201 config FIQ
202         bool
203
204 config NEED_RET_TO_USER
205         bool
206
207 config ARCH_MTD_XIP
208         bool
209
210 config VECTORS_BASE
211         hex
212         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
213         default DRAM_BASE if REMAP_VECTORS_TO_RAM
214         default 0x00000000
215         help
216           The base address of exception vectors.
217
218 config ARM_PATCH_PHYS_VIRT
219         bool "Patch physical to virtual translations at runtime" if EMBEDDED
220         default y
221         depends on !XIP_KERNEL && MMU
222         depends on !ARCH_REALVIEW || !SPARSEMEM
223         help
224           Patch phys-to-virt and virt-to-phys translation functions at
225           boot and module load time according to the position of the
226           kernel in system memory.
227
228           This can only be used with non-XIP MMU kernels where the base
229           of physical memory is at a 16MB boundary.
230
231           Only disable this option if you know that you do not require
232           this feature (eg, building a kernel for a single machine) and
233           you need to shrink the kernel to the minimal size.
234
235 config NEED_MACH_GPIO_H
236         bool
237         help
238           Select this when mach/gpio.h is required to provide special
239           definitions for this platform. The need for mach/gpio.h should
240           be avoided when possible.
241
242 config NEED_MACH_IO_H
243         bool
244         help
245           Select this when mach/io.h is required to provide special
246           definitions for this platform.  The need for mach/io.h should
247           be avoided when possible.
248
249 config NEED_MACH_MEMORY_H
250         bool
251         help
252           Select this when mach/memory.h is required to provide special
253           definitions for this platform.  The need for mach/memory.h should
254           be avoided when possible.
255
256 config PHYS_OFFSET
257         hex "Physical address of main memory" if MMU
258         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
259         default DRAM_BASE if !MMU
260         help
261           Please provide the physical address corresponding to the
262           location of main memory in your system.
263
264 config GENERIC_BUG
265         def_bool y
266         depends on BUG
267
268 source "init/Kconfig"
269
270 source "kernel/Kconfig.freezer"
271
272 menu "System Type"
273
274 config MMU
275         bool "MMU-based Paged Memory Management Support"
276         default y
277         help
278           Select if you want MMU-based virtualised addressing space
279           support by paged memory management. If unsure, say 'Y'.
280
281 #
282 # The "ARM system type" choice list is ordered alphabetically by option
283 # text.  Please add new entries in the option alphabetic order.
284 #
285 choice
286         prompt "ARM system type"
287         default ARCH_VERSATILE if !MMU
288         default ARCH_MULTIPLATFORM if MMU
289
290 config ARCH_MULTIPLATFORM
291         bool "Allow multiple platforms to be selected"
292         depends on MMU
293         select ARM_PATCH_PHYS_VIRT
294         select AUTO_ZRELADDR
295         select COMMON_CLK
296         select MULTI_IRQ_HANDLER
297         select SPARSE_IRQ
298         select USE_OF
299
300 config ARCH_INTEGRATOR
301         bool "ARM Ltd. Integrator family"
302         select ARCH_HAS_CPUFREQ
303         select ARM_AMBA
304         select COMMON_CLK
305         select COMMON_CLK_VERSATILE
306         select GENERIC_CLOCKEVENTS
307         select HAVE_TCM
308         select ICST
309         select MULTI_IRQ_HANDLER
310         select NEED_MACH_MEMORY_H
311         select PLAT_VERSATILE
312         select SPARSE_IRQ
313         select VERSATILE_FPGA_IRQ
314         help
315           Support for ARM's Integrator platform.
316
317 config ARCH_REALVIEW
318         bool "ARM Ltd. RealView family"
319         select ARCH_WANT_OPTIONAL_GPIOLIB
320         select ARM_AMBA
321         select ARM_TIMER_SP804
322         select COMMON_CLK
323         select COMMON_CLK_VERSATILE
324         select GENERIC_CLOCKEVENTS
325         select GPIO_PL061 if GPIOLIB
326         select ICST
327         select NEED_MACH_MEMORY_H
328         select PLAT_VERSATILE
329         select PLAT_VERSATILE_CLCD
330         help
331           This enables support for ARM Ltd RealView boards.
332
333 config ARCH_VERSATILE
334         bool "ARM Ltd. Versatile family"
335         select ARCH_WANT_OPTIONAL_GPIOLIB
336         select ARM_AMBA
337         select ARM_TIMER_SP804
338         select ARM_VIC
339         select CLKDEV_LOOKUP
340         select GENERIC_CLOCKEVENTS
341         select HAVE_MACH_CLKDEV
342         select ICST
343         select PLAT_VERSATILE
344         select PLAT_VERSATILE_CLCD
345         select PLAT_VERSATILE_CLOCK
346         select VERSATILE_FPGA_IRQ
347         help
348           This enables support for ARM Ltd Versatile board.
349
350 config ARCH_AT91
351         bool "Atmel AT91"
352         select ARCH_REQUIRE_GPIOLIB
353         select CLKDEV_LOOKUP
354         select HAVE_CLK
355         select IRQ_DOMAIN
356         select NEED_MACH_GPIO_H
357         select NEED_MACH_IO_H if PCCARD
358         select PINCTRL
359         select PINCTRL_AT91 if USE_OF
360         help
361           This enables support for systems based on Atmel
362           AT91RM9200 and AT91SAM9* processors.
363
364 config ARCH_BCM2835
365         bool "Broadcom BCM2835 family"
366         select ARCH_REQUIRE_GPIOLIB
367         select ARM_AMBA
368         select ARM_ERRATA_411920
369         select ARM_TIMER_SP804
370         select CLKDEV_LOOKUP
371         select CLKSRC_OF
372         select COMMON_CLK
373         select CPU_V6
374         select GENERIC_CLOCKEVENTS
375         select MULTI_IRQ_HANDLER
376         select PINCTRL
377         select PINCTRL_BCM2835
378         select SPARSE_IRQ
379         select USE_OF
380         help
381           This enables support for the Broadcom BCM2835 SoC. This SoC is
382           use in the Raspberry Pi, and Roku 2 devices.
383
384 config ARCH_CNS3XXX
385         bool "Cavium Networks CNS3XXX family"
386         select ARM_GIC
387         select CPU_V6K
388         select GENERIC_CLOCKEVENTS
389         select MIGHT_HAVE_CACHE_L2X0
390         select MIGHT_HAVE_PCI
391         select PCI_DOMAINS if PCI
392         help
393           Support for Cavium Networks CNS3XXX platform.
394
395 config ARCH_CLPS711X
396         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
397         select ARCH_REQUIRE_GPIOLIB
398         select AUTO_ZRELADDR
399         select CLKDEV_LOOKUP
400         select COMMON_CLK
401         select CPU_ARM720T
402         select GENERIC_CLOCKEVENTS
403         select MULTI_IRQ_HANDLER
404         select NEED_MACH_MEMORY_H
405         select SPARSE_IRQ
406         help
407           Support for Cirrus Logic 711x/721x/731x based boards.
408
409 config ARCH_GEMINI
410         bool "Cortina Systems Gemini"
411         select ARCH_REQUIRE_GPIOLIB
412         select ARCH_USES_GETTIMEOFFSET
413         select CPU_FA526
414         help
415           Support for the Cortina Systems Gemini family SoCs
416
417 config ARCH_SIRF
418         bool "CSR SiRF"
419         select ARCH_REQUIRE_GPIOLIB
420         select AUTO_ZRELADDR
421         select COMMON_CLK
422         select GENERIC_CLOCKEVENTS
423         select GENERIC_IRQ_CHIP
424         select MIGHT_HAVE_CACHE_L2X0
425         select NO_IOPORT
426         select PINCTRL
427         select PINCTRL_SIRF
428         select USE_OF
429         help
430           Support for CSR SiRFprimaII/Marco/Polo platforms
431
432 config ARCH_EBSA110
433         bool "EBSA-110"
434         select ARCH_USES_GETTIMEOFFSET
435         select CPU_SA110
436         select ISA
437         select NEED_MACH_IO_H
438         select NEED_MACH_MEMORY_H
439         select NO_IOPORT
440         help
441           This is an evaluation board for the StrongARM processor available
442           from Digital. It has limited hardware on-board, including an
443           Ethernet interface, two PCMCIA sockets, two serial ports and a
444           parallel port.
445
446 config ARCH_EP93XX
447         bool "EP93xx-based"
448         select ARCH_HAS_HOLES_MEMORYMODEL
449         select ARCH_REQUIRE_GPIOLIB
450         select ARCH_USES_GETTIMEOFFSET
451         select ARM_AMBA
452         select ARM_VIC
453         select CLKDEV_LOOKUP
454         select CPU_ARM920T
455         select NEED_MACH_MEMORY_H
456         help
457           This enables support for the Cirrus EP93xx series of CPUs.
458
459 config ARCH_FOOTBRIDGE
460         bool "FootBridge"
461         select CPU_SA110
462         select FOOTBRIDGE
463         select GENERIC_CLOCKEVENTS
464         select HAVE_IDE
465         select NEED_MACH_IO_H if !MMU
466         select NEED_MACH_MEMORY_H
467         help
468           Support for systems based on the DC21285 companion chip
469           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
470
471 config ARCH_MXS
472         bool "Freescale MXS-based"
473         select ARCH_REQUIRE_GPIOLIB
474         select CLKDEV_LOOKUP
475         select CLKSRC_MMIO
476         select CLKSRC_OF
477         select COMMON_CLK
478         select GENERIC_CLOCKEVENTS
479         select HAVE_CLK_PREPARE
480         select MULTI_IRQ_HANDLER
481         select PINCTRL
482         select SPARSE_IRQ
483         select STMP_DEVICE
484         select USE_OF
485         help
486           Support for Freescale MXS-based family of processors
487
488 config ARCH_NETX
489         bool "Hilscher NetX based"
490         select ARM_VIC
491         select CLKSRC_MMIO
492         select CPU_ARM926T
493         select GENERIC_CLOCKEVENTS
494         help
495           This enables support for systems based on the Hilscher NetX Soc
496
497 config ARCH_H720X
498         bool "Hynix HMS720x-based"
499         select ARCH_USES_GETTIMEOFFSET
500         select CPU_ARM720T
501         select ISA_DMA_API
502         help
503           This enables support for systems based on the Hynix HMS720x
504
505 config ARCH_IOP13XX
506         bool "IOP13xx-based"
507         depends on MMU
508         select ARCH_SUPPORTS_MSI
509         select CPU_XSC3
510         select NEED_MACH_MEMORY_H
511         select NEED_RET_TO_USER
512         select PCI
513         select PLAT_IOP
514         select VMSPLIT_1G
515         help
516           Support for Intel's IOP13XX (XScale) family of processors.
517
518 config ARCH_IOP32X
519         bool "IOP32x-based"
520         depends on MMU
521         select ARCH_REQUIRE_GPIOLIB
522         select CPU_XSCALE
523         select NEED_MACH_GPIO_H
524         select NEED_RET_TO_USER
525         select PCI
526         select PLAT_IOP
527         help
528           Support for Intel's 80219 and IOP32X (XScale) family of
529           processors.
530
531 config ARCH_IOP33X
532         bool "IOP33x-based"
533         depends on MMU
534         select ARCH_REQUIRE_GPIOLIB
535         select CPU_XSCALE
536         select NEED_MACH_GPIO_H
537         select NEED_RET_TO_USER
538         select PCI
539         select PLAT_IOP
540         help
541           Support for Intel's IOP33X (XScale) family of processors.
542
543 config ARCH_IXP4XX
544         bool "IXP4xx-based"
545         depends on MMU
546         select ARCH_HAS_DMA_SET_COHERENT_MASK
547         select ARCH_REQUIRE_GPIOLIB
548         select CLKSRC_MMIO
549         select CPU_XSCALE
550         select DMABOUNCE if PCI
551         select GENERIC_CLOCKEVENTS
552         select MIGHT_HAVE_PCI
553         select NEED_MACH_IO_H
554         help
555           Support for Intel's IXP4XX (XScale) family of processors.
556
557 config ARCH_DOVE
558         bool "Marvell Dove"
559         select ARCH_REQUIRE_GPIOLIB
560         select CPU_V7
561         select GENERIC_CLOCKEVENTS
562         select MIGHT_HAVE_PCI
563         select PINCTRL
564         select PINCTRL_DOVE
565         select PLAT_ORION_LEGACY
566         select USB_ARCH_HAS_EHCI
567         select MVEBU_MBUS
568         help
569           Support for the Marvell Dove SoC 88AP510
570
571 config ARCH_KIRKWOOD
572         bool "Marvell Kirkwood"
573         select ARCH_REQUIRE_GPIOLIB
574         select CPU_FEROCEON
575         select GENERIC_CLOCKEVENTS
576         select PCI
577         select PCI_QUIRKS
578         select PINCTRL
579         select PINCTRL_KIRKWOOD
580         select PLAT_ORION_LEGACY
581         select MVEBU_MBUS
582         help
583           Support for the following Marvell Kirkwood series SoCs:
584           88F6180, 88F6192 and 88F6281.
585
586 config ARCH_MV78XX0
587         bool "Marvell MV78xx0"
588         select ARCH_REQUIRE_GPIOLIB
589         select CPU_FEROCEON
590         select GENERIC_CLOCKEVENTS
591         select PCI
592         select PLAT_ORION_LEGACY
593         select MVEBU_MBUS
594         help
595           Support for the following Marvell MV78xx0 series SoCs:
596           MV781x0, MV782x0.
597
598 config ARCH_ORION5X
599         bool "Marvell Orion"
600         depends on MMU
601         select ARCH_REQUIRE_GPIOLIB
602         select CPU_FEROCEON
603         select GENERIC_CLOCKEVENTS
604         select PCI
605         select PLAT_ORION_LEGACY
606         select MVEBU_MBUS
607         help
608           Support for the following Marvell Orion 5x series SoCs:
609           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
610           Orion-2 (5281), Orion-1-90 (6183).
611
612 config ARCH_MMP
613         bool "Marvell PXA168/910/MMP2"
614         depends on MMU
615         select ARCH_REQUIRE_GPIOLIB
616         select CLKDEV_LOOKUP
617         select GENERIC_ALLOCATOR
618         select GENERIC_CLOCKEVENTS
619         select GPIO_PXA
620         select IRQ_DOMAIN
621         select NEED_MACH_GPIO_H
622         select PINCTRL
623         select PLAT_PXA
624         select SPARSE_IRQ
625         help
626           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
627
628 config ARCH_KS8695
629         bool "Micrel/Kendin KS8695"
630         select ARCH_REQUIRE_GPIOLIB
631         select CLKSRC_MMIO
632         select CPU_ARM922T
633         select GENERIC_CLOCKEVENTS
634         select NEED_MACH_MEMORY_H
635         help
636           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
637           System-on-Chip devices.
638
639 config ARCH_W90X900
640         bool "Nuvoton W90X900 CPU"
641         select ARCH_REQUIRE_GPIOLIB
642         select CLKDEV_LOOKUP
643         select CLKSRC_MMIO
644         select CPU_ARM926T
645         select GENERIC_CLOCKEVENTS
646         help
647           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
648           At present, the w90x900 has been renamed nuc900, regarding
649           the ARM series product line, you can login the following
650           link address to know more.
651
652           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
653                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
654
655 config ARCH_LPC32XX
656         bool "NXP LPC32XX"
657         select ARCH_REQUIRE_GPIOLIB
658         select ARM_AMBA
659         select CLKDEV_LOOKUP
660         select CLKSRC_MMIO
661         select CPU_ARM926T
662         select GENERIC_CLOCKEVENTS
663         select HAVE_IDE
664         select HAVE_PWM
665         select USB_ARCH_HAS_OHCI
666         select USE_OF
667         help
668           Support for the NXP LPC32XX family of processors
669
670 config ARCH_TEGRA
671         bool "NVIDIA Tegra"
672         select ARCH_HAS_CPUFREQ
673         select ARCH_REQUIRE_GPIOLIB
674         select CLKDEV_LOOKUP
675         select CLKSRC_MMIO
676         select CLKSRC_OF
677         select COMMON_CLK
678         select GENERIC_CLOCKEVENTS
679         select HAVE_CLK
680         select HAVE_SMP
681         select MIGHT_HAVE_CACHE_L2X0
682         select SOC_BUS
683         select SPARSE_IRQ
684         select USE_OF
685         help
686           This enables support for NVIDIA Tegra based systems (Tegra APX,
687           Tegra 6xx and Tegra 2 series).
688
689 config ARCH_PXA
690         bool "PXA2xx/PXA3xx-based"
691         depends on MMU
692         select ARCH_HAS_CPUFREQ
693         select ARCH_MTD_XIP
694         select ARCH_REQUIRE_GPIOLIB
695         select ARM_CPU_SUSPEND if PM
696         select AUTO_ZRELADDR
697         select CLKDEV_LOOKUP
698         select CLKSRC_MMIO
699         select GENERIC_CLOCKEVENTS
700         select GPIO_PXA
701         select HAVE_IDE
702         select MULTI_IRQ_HANDLER
703         select NEED_MACH_GPIO_H
704         select PLAT_PXA
705         select SPARSE_IRQ
706         help
707           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
708
709 config ARCH_MSM
710         bool "Qualcomm MSM"
711         select ARCH_REQUIRE_GPIOLIB
712         select CLKDEV_LOOKUP
713         select GENERIC_CLOCKEVENTS
714         select HAVE_CLK
715         help
716           Support for Qualcomm MSM/QSD based systems.  This runs on the
717           apps processor of the MSM/QSD and depends on a shared memory
718           interface to the modem processor which runs the baseband
719           stack and controls some vital subsystems
720           (clock and power control, etc).
721
722 config ARCH_SHMOBILE
723         bool "Renesas SH-Mobile / R-Mobile"
724         select CLKDEV_LOOKUP
725         select GENERIC_CLOCKEVENTS
726         select HAVE_CLK
727         select HAVE_MACH_CLKDEV
728         select HAVE_SMP
729         select MIGHT_HAVE_CACHE_L2X0
730         select MULTI_IRQ_HANDLER
731         select NEED_MACH_MEMORY_H
732         select NO_IOPORT
733         select PINCTRL
734         select PM_GENERIC_DOMAINS if PM
735         select SPARSE_IRQ
736         help
737           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
738
739 config ARCH_RPC
740         bool "RiscPC"
741         select ARCH_ACORN
742         select ARCH_MAY_HAVE_PC_FDC
743         select ARCH_SPARSEMEM_ENABLE
744         select ARCH_USES_GETTIMEOFFSET
745         select FIQ
746         select HAVE_IDE
747         select HAVE_PATA_PLATFORM
748         select ISA_DMA_API
749         select NEED_MACH_IO_H
750         select NEED_MACH_MEMORY_H
751         select NO_IOPORT
752         select VIRT_TO_BUS
753         help
754           On the Acorn Risc-PC, Linux can support the internal IDE disk and
755           CD-ROM interface, serial and parallel port, and the floppy drive.
756
757 config ARCH_SA1100
758         bool "SA1100-based"
759         select ARCH_HAS_CPUFREQ
760         select ARCH_MTD_XIP
761         select ARCH_REQUIRE_GPIOLIB
762         select ARCH_SPARSEMEM_ENABLE
763         select CLKDEV_LOOKUP
764         select CLKSRC_MMIO
765         select CPU_FREQ
766         select CPU_SA1100
767         select GENERIC_CLOCKEVENTS
768         select HAVE_IDE
769         select ISA
770         select NEED_MACH_GPIO_H
771         select NEED_MACH_MEMORY_H
772         select SPARSE_IRQ
773         help
774           Support for StrongARM 11x0 based boards.
775
776 config ARCH_S3C24XX
777         bool "Samsung S3C24XX SoCs"
778         select ARCH_HAS_CPUFREQ
779         select CLKDEV_LOOKUP
780         select CLKSRC_MMIO
781         select GENERIC_CLOCKEVENTS
782         select GENERIC_GPIO
783         select HAVE_CLK
784         select HAVE_S3C2410_I2C if I2C
785         select HAVE_S3C2410_WATCHDOG if WATCHDOG
786         select HAVE_S3C_RTC if RTC_CLASS
787         select NEED_MACH_GPIO_H
788         select NEED_MACH_IO_H
789         help
790           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
791           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
792           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
793           Samsung SMDK2410 development board (and derivatives).
794
795 config ARCH_S3C64XX
796         bool "Samsung S3C64XX"
797         select ARCH_HAS_CPUFREQ
798         select ARCH_REQUIRE_GPIOLIB
799         select ARM_VIC
800         select CLKDEV_LOOKUP
801         select CLKSRC_MMIO
802         select CPU_V6
803         select GENERIC_CLOCKEVENTS
804         select HAVE_CLK
805         select HAVE_S3C2410_I2C if I2C
806         select HAVE_S3C2410_WATCHDOG if WATCHDOG
807         select HAVE_TCM
808         select NEED_MACH_GPIO_H
809         select NO_IOPORT
810         select PLAT_SAMSUNG
811         select S3C_DEV_NAND
812         select S3C_GPIO_TRACK
813         select SAMSUNG_CLKSRC
814         select SAMSUNG_GPIOLIB_4BIT
815         select SAMSUNG_IRQ_VIC_TIMER
816         select USB_ARCH_HAS_OHCI
817         help
818           Samsung S3C64XX series based systems
819
820 config ARCH_S5P64X0
821         bool "Samsung S5P6440 S5P6450"
822         select CLKDEV_LOOKUP
823         select CLKSRC_MMIO
824         select CPU_V6
825         select GENERIC_CLOCKEVENTS
826         select HAVE_CLK
827         select HAVE_S3C2410_I2C if I2C
828         select HAVE_S3C2410_WATCHDOG if WATCHDOG
829         select HAVE_S3C_RTC if RTC_CLASS
830         select NEED_MACH_GPIO_H
831         help
832           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
833           SMDK6450.
834
835 config ARCH_S5PC100
836         bool "Samsung S5PC100"
837         select CLKDEV_LOOKUP
838         select CLKSRC_MMIO
839         select CPU_V7
840         select GENERIC_CLOCKEVENTS
841         select GENERIC_GPIO
842         select HAVE_CLK
843         select HAVE_S3C2410_I2C if I2C
844         select HAVE_S3C2410_WATCHDOG if WATCHDOG
845         select HAVE_S3C_RTC if RTC_CLASS
846         select NEED_MACH_GPIO_H
847         help
848           Samsung S5PC100 series based systems
849
850 config ARCH_S5PV210
851         bool "Samsung S5PV210/S5PC110"
852         select ARCH_HAS_CPUFREQ
853         select ARCH_HAS_HOLES_MEMORYMODEL
854         select ARCH_SPARSEMEM_ENABLE
855         select CLKDEV_LOOKUP
856         select CLKSRC_MMIO
857         select CPU_V7
858         select GENERIC_CLOCKEVENTS
859         select HAVE_CLK
860         select HAVE_S3C2410_I2C if I2C
861         select HAVE_S3C2410_WATCHDOG if WATCHDOG
862         select HAVE_S3C_RTC if RTC_CLASS
863         select NEED_MACH_GPIO_H
864         select NEED_MACH_MEMORY_H
865         help
866           Samsung S5PV210/S5PC110 series based systems
867
868 config ARCH_EXYNOS
869         bool "Samsung EXYNOS"
870         select ARCH_HAS_CPUFREQ
871         select ARCH_HAS_HOLES_MEMORYMODEL
872         select ARCH_SPARSEMEM_ENABLE
873         select CLKDEV_LOOKUP
874         select COMMON_CLK
875         select CPU_V7
876         select GENERIC_CLOCKEVENTS
877         select HAVE_CLK
878         select HAVE_S3C2410_I2C if I2C
879         select HAVE_S3C2410_WATCHDOG if WATCHDOG
880         select HAVE_S3C_RTC if RTC_CLASS
881         select NEED_MACH_GPIO_H
882         select NEED_MACH_MEMORY_H
883         help
884           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
885
886 config ARCH_SHARK
887         bool "Shark"
888         select ARCH_USES_GETTIMEOFFSET
889         select CPU_SA110
890         select ISA
891         select ISA_DMA
892         select NEED_MACH_MEMORY_H
893         select PCI
894         select VIRT_TO_BUS
895         select ZONE_DMA
896         help
897           Support for the StrongARM based Digital DNARD machine, also known
898           as "Shark" (<http://www.shark-linux.de/shark.html>).
899
900 config ARCH_U300
901         bool "ST-Ericsson U300 Series"
902         depends on MMU
903         select ARCH_REQUIRE_GPIOLIB
904         select ARM_AMBA
905         select ARM_PATCH_PHYS_VIRT
906         select ARM_VIC
907         select CLKDEV_LOOKUP
908         select CLKSRC_MMIO
909         select COMMON_CLK
910         select CPU_ARM926T
911         select GENERIC_CLOCKEVENTS
912         select HAVE_TCM
913         select SPARSE_IRQ
914         help
915           Support for ST-Ericsson U300 series mobile platforms.
916
917 config ARCH_U8500
918         bool "ST-Ericsson U8500 Series"
919         depends on MMU
920         select ARCH_HAS_CPUFREQ
921         select ARCH_REQUIRE_GPIOLIB
922         select ARM_AMBA
923         select CLKDEV_LOOKUP
924         select CPU_V7
925         select GENERIC_CLOCKEVENTS
926         select HAVE_SMP
927         select MIGHT_HAVE_CACHE_L2X0
928         select SPARSE_IRQ
929         help
930           Support for ST-Ericsson's Ux500 architecture
931
932 config ARCH_NOMADIK
933         bool "STMicroelectronics Nomadik"
934         select ARCH_REQUIRE_GPIOLIB
935         select ARM_AMBA
936         select ARM_VIC
937         select CLKSRC_NOMADIK_MTU
938         select COMMON_CLK
939         select CPU_ARM926T
940         select GENERIC_CLOCKEVENTS
941         select MIGHT_HAVE_CACHE_L2X0
942         select USE_OF
943         select PINCTRL
944         select PINCTRL_STN8815
945         select SPARSE_IRQ
946         help
947           Support for the Nomadik platform by ST-Ericsson
948
949 config PLAT_SPEAR
950         bool "ST SPEAr"
951         select ARCH_HAS_CPUFREQ
952         select ARCH_REQUIRE_GPIOLIB
953         select ARM_AMBA
954         select CLKDEV_LOOKUP
955         select CLKSRC_MMIO
956         select COMMON_CLK
957         select GENERIC_CLOCKEVENTS
958         select HAVE_CLK
959         help
960           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
961
962 config ARCH_DAVINCI
963         bool "TI DaVinci"
964         select ARCH_HAS_HOLES_MEMORYMODEL
965         select ARCH_REQUIRE_GPIOLIB
966         select CLKDEV_LOOKUP
967         select GENERIC_ALLOCATOR
968         select GENERIC_CLOCKEVENTS
969         select GENERIC_IRQ_CHIP
970         select HAVE_IDE
971         select NEED_MACH_GPIO_H
972         select USE_OF
973         select ZONE_DMA
974         help
975           Support for TI's DaVinci platform.
976
977 config ARCH_OMAP1
978         bool "TI OMAP1"
979         depends on MMU
980         select ARCH_HAS_CPUFREQ
981         select ARCH_HAS_HOLES_MEMORYMODEL
982         select ARCH_OMAP
983         select ARCH_REQUIRE_GPIOLIB
984         select CLKDEV_LOOKUP
985         select CLKSRC_MMIO
986         select GENERIC_CLOCKEVENTS
987         select GENERIC_IRQ_CHIP
988         select HAVE_CLK
989         select HAVE_IDE
990         select IRQ_DOMAIN
991         select NEED_MACH_IO_H if PCCARD
992         select NEED_MACH_MEMORY_H
993         help
994           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
995
996 endchoice
997
998 menu "Multiple platform selection"
999         depends on ARCH_MULTIPLATFORM
1000
1001 comment "CPU Core family selection"
1002
1003 config ARCH_MULTI_V4
1004         bool "ARMv4 based platforms (FA526, StrongARM)"
1005         depends on !ARCH_MULTI_V6_V7
1006         select ARCH_MULTI_V4_V5
1007
1008 config ARCH_MULTI_V4T
1009         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
1010         depends on !ARCH_MULTI_V6_V7
1011         select ARCH_MULTI_V4_V5
1012
1013 config ARCH_MULTI_V5
1014         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
1015         depends on !ARCH_MULTI_V6_V7
1016         select ARCH_MULTI_V4_V5
1017
1018 config ARCH_MULTI_V4_V5
1019         bool
1020
1021 config ARCH_MULTI_V6
1022         bool "ARMv6 based platforms (ARM11)"
1023         select ARCH_MULTI_V6_V7
1024         select CPU_V6
1025
1026 config ARCH_MULTI_V7
1027         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
1028         default y
1029         select ARCH_MULTI_V6_V7
1030         select ARCH_VEXPRESS
1031         select CPU_V7
1032
1033 config ARCH_MULTI_V6_V7
1034         bool
1035
1036 config ARCH_MULTI_CPU_AUTO
1037         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1038         select ARCH_MULTI_V5
1039
1040 endmenu
1041
1042 #
1043 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1044 # Kconfigs may be included either alphabetically (according to the
1045 # plat- suffix) or along side the corresponding mach-* source.
1046 #
1047 source "arch/arm/mach-mvebu/Kconfig"
1048
1049 source "arch/arm/mach-at91/Kconfig"
1050
1051 source "arch/arm/mach-bcm/Kconfig"
1052
1053 source "arch/arm/mach-clps711x/Kconfig"
1054
1055 source "arch/arm/mach-cns3xxx/Kconfig"
1056
1057 source "arch/arm/mach-davinci/Kconfig"
1058
1059 source "arch/arm/mach-dove/Kconfig"
1060
1061 source "arch/arm/mach-ep93xx/Kconfig"
1062
1063 source "arch/arm/mach-footbridge/Kconfig"
1064
1065 source "arch/arm/mach-gemini/Kconfig"
1066
1067 source "arch/arm/mach-h720x/Kconfig"
1068
1069 source "arch/arm/mach-highbank/Kconfig"
1070
1071 source "arch/arm/mach-integrator/Kconfig"
1072
1073 source "arch/arm/mach-iop32x/Kconfig"
1074
1075 source "arch/arm/mach-iop33x/Kconfig"
1076
1077 source "arch/arm/mach-iop13xx/Kconfig"
1078
1079 source "arch/arm/mach-ixp4xx/Kconfig"
1080
1081 source "arch/arm/mach-kirkwood/Kconfig"
1082
1083 source "arch/arm/mach-ks8695/Kconfig"
1084
1085 source "arch/arm/mach-msm/Kconfig"
1086
1087 source "arch/arm/mach-mv78xx0/Kconfig"
1088
1089 source "arch/arm/mach-imx/Kconfig"
1090
1091 source "arch/arm/mach-mxs/Kconfig"
1092
1093 source "arch/arm/mach-netx/Kconfig"
1094
1095 source "arch/arm/mach-nomadik/Kconfig"
1096
1097 source "arch/arm/plat-omap/Kconfig"
1098
1099 source "arch/arm/mach-omap1/Kconfig"
1100
1101 source "arch/arm/mach-omap2/Kconfig"
1102
1103 source "arch/arm/mach-orion5x/Kconfig"
1104
1105 source "arch/arm/mach-picoxcell/Kconfig"
1106
1107 source "arch/arm/mach-pxa/Kconfig"
1108 source "arch/arm/plat-pxa/Kconfig"
1109
1110 source "arch/arm/mach-mmp/Kconfig"
1111
1112 source "arch/arm/mach-realview/Kconfig"
1113
1114 source "arch/arm/mach-sa1100/Kconfig"
1115
1116 source "arch/arm/plat-samsung/Kconfig"
1117
1118 source "arch/arm/mach-socfpga/Kconfig"
1119
1120 source "arch/arm/plat-spear/Kconfig"
1121
1122 source "arch/arm/mach-s3c24xx/Kconfig"
1123
1124 if ARCH_S3C64XX
1125 source "arch/arm/mach-s3c64xx/Kconfig"
1126 endif
1127
1128 source "arch/arm/mach-s5p64x0/Kconfig"
1129
1130 source "arch/arm/mach-s5pc100/Kconfig"
1131
1132 source "arch/arm/mach-s5pv210/Kconfig"
1133
1134 source "arch/arm/mach-exynos/Kconfig"
1135
1136 source "arch/arm/mach-shmobile/Kconfig"
1137
1138 source "arch/arm/mach-sunxi/Kconfig"
1139
1140 source "arch/arm/mach-prima2/Kconfig"
1141
1142 source "arch/arm/mach-tegra/Kconfig"
1143
1144 source "arch/arm/mach-u300/Kconfig"
1145
1146 source "arch/arm/mach-ux500/Kconfig"
1147
1148 source "arch/arm/mach-versatile/Kconfig"
1149
1150 source "arch/arm/mach-vexpress/Kconfig"
1151 source "arch/arm/plat-versatile/Kconfig"
1152
1153 source "arch/arm/mach-virt/Kconfig"
1154
1155 source "arch/arm/mach-vt8500/Kconfig"
1156
1157 source "arch/arm/mach-w90x900/Kconfig"
1158
1159 source "arch/arm/mach-zynq/Kconfig"
1160
1161 # Definitions to make life easier
1162 config ARCH_ACORN
1163         bool
1164
1165 config PLAT_IOP
1166         bool
1167         select GENERIC_CLOCKEVENTS
1168
1169 config PLAT_ORION
1170         bool
1171         select CLKSRC_MMIO
1172         select COMMON_CLK
1173         select GENERIC_IRQ_CHIP
1174         select IRQ_DOMAIN
1175
1176 config PLAT_ORION_LEGACY
1177         bool
1178         select PLAT_ORION
1179
1180 config PLAT_PXA
1181         bool
1182
1183 config PLAT_VERSATILE
1184         bool
1185
1186 config ARM_TIMER_SP804
1187         bool
1188         select CLKSRC_MMIO
1189         select HAVE_SCHED_CLOCK
1190
1191 source arch/arm/mm/Kconfig
1192
1193 config ARM_NR_BANKS
1194         int
1195         default 16 if ARCH_EP93XX
1196         default 8
1197
1198 config IWMMXT
1199         bool "Enable iWMMXt support" if !CPU_PJ4
1200         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1201         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1202         help
1203           Enable support for iWMMXt context switching at run time if
1204           running on a CPU that supports it.
1205
1206 config XSCALE_PMU
1207         bool
1208         depends on CPU_XSCALE
1209         default y
1210
1211 config MULTI_IRQ_HANDLER
1212         bool
1213         help
1214           Allow each machine to specify it's own IRQ handler at run time.
1215
1216 if !MMU
1217 source "arch/arm/Kconfig-nommu"
1218 endif
1219
1220 config ARM_ERRATA_326103
1221         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1222         depends on CPU_V6
1223         help
1224           Executing a SWP instruction to read-only memory does not set bit 11
1225           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1226           treat the access as a read, preventing a COW from occurring and
1227           causing the faulting task to livelock.
1228
1229 config ARM_ERRATA_411920
1230         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1231         depends on CPU_V6 || CPU_V6K
1232         help
1233           Invalidation of the Instruction Cache operation can
1234           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1235           It does not affect the MPCore. This option enables the ARM Ltd.
1236           recommended workaround.
1237
1238 config ARM_ERRATA_430973
1239         bool "ARM errata: Stale prediction on replaced interworking branch"
1240         depends on CPU_V7
1241         help
1242           This option enables the workaround for the 430973 Cortex-A8
1243           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1244           interworking branch is replaced with another code sequence at the
1245           same virtual address, whether due to self-modifying code or virtual
1246           to physical address re-mapping, Cortex-A8 does not recover from the
1247           stale interworking branch prediction. This results in Cortex-A8
1248           executing the new code sequence in the incorrect ARM or Thumb state.
1249           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1250           and also flushes the branch target cache at every context switch.
1251           Note that setting specific bits in the ACTLR register may not be
1252           available in non-secure mode.
1253
1254 config ARM_ERRATA_458693
1255         bool "ARM errata: Processor deadlock when a false hazard is created"
1256         depends on CPU_V7
1257         depends on !ARCH_MULTIPLATFORM
1258         help
1259           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1260           erratum. For very specific sequences of memory operations, it is
1261           possible for a hazard condition intended for a cache line to instead
1262           be incorrectly associated with a different cache line. This false
1263           hazard might then cause a processor deadlock. The workaround enables
1264           the L1 caching of the NEON accesses and disables the PLD instruction
1265           in the ACTLR register. Note that setting specific bits in the ACTLR
1266           register may not be available in non-secure mode.
1267
1268 config ARM_ERRATA_460075
1269         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1270         depends on CPU_V7
1271         depends on !ARCH_MULTIPLATFORM
1272         help
1273           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1274           erratum. Any asynchronous access to the L2 cache may encounter a
1275           situation in which recent store transactions to the L2 cache are lost
1276           and overwritten with stale memory contents from external memory. The
1277           workaround disables the write-allocate mode for the L2 cache via the
1278           ACTLR register. Note that setting specific bits in the ACTLR register
1279           may not be available in non-secure mode.
1280
1281 config ARM_ERRATA_742230
1282         bool "ARM errata: DMB operation may be faulty"
1283         depends on CPU_V7 && SMP
1284         depends on !ARCH_MULTIPLATFORM
1285         help
1286           This option enables the workaround for the 742230 Cortex-A9
1287           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1288           between two write operations may not ensure the correct visibility
1289           ordering of the two writes. This workaround sets a specific bit in
1290           the diagnostic register of the Cortex-A9 which causes the DMB
1291           instruction to behave as a DSB, ensuring the correct behaviour of
1292           the two writes.
1293
1294 config ARM_ERRATA_742231
1295         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1296         depends on CPU_V7 && SMP
1297         depends on !ARCH_MULTIPLATFORM
1298         help
1299           This option enables the workaround for the 742231 Cortex-A9
1300           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1301           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1302           accessing some data located in the same cache line, may get corrupted
1303           data due to bad handling of the address hazard when the line gets
1304           replaced from one of the CPUs at the same time as another CPU is
1305           accessing it. This workaround sets specific bits in the diagnostic
1306           register of the Cortex-A9 which reduces the linefill issuing
1307           capabilities of the processor.
1308
1309 config PL310_ERRATA_588369
1310         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1311         depends on CACHE_L2X0
1312         help
1313            The PL310 L2 cache controller implements three types of Clean &
1314            Invalidate maintenance operations: by Physical Address
1315            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1316            They are architecturally defined to behave as the execution of a
1317            clean operation followed immediately by an invalidate operation,
1318            both performing to the same memory location. This functionality
1319            is not correctly implemented in PL310 as clean lines are not
1320            invalidated as a result of these operations.
1321
1322 config ARM_ERRATA_720789
1323         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1324         depends on CPU_V7
1325         help
1326           This option enables the workaround for the 720789 Cortex-A9 (prior to
1327           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1328           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1329           As a consequence of this erratum, some TLB entries which should be
1330           invalidated are not, resulting in an incoherency in the system page
1331           tables. The workaround changes the TLB flushing routines to invalidate
1332           entries regardless of the ASID.
1333
1334 config PL310_ERRATA_727915
1335         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1336         depends on CACHE_L2X0
1337         help
1338           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1339           operation (offset 0x7FC). This operation runs in background so that
1340           PL310 can handle normal accesses while it is in progress. Under very
1341           rare circumstances, due to this erratum, write data can be lost when
1342           PL310 treats a cacheable write transaction during a Clean &
1343           Invalidate by Way operation.
1344
1345 config ARM_ERRATA_743622
1346         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1347         depends on CPU_V7
1348         depends on !ARCH_MULTIPLATFORM
1349         help
1350           This option enables the workaround for the 743622 Cortex-A9
1351           (r2p*) erratum. Under very rare conditions, a faulty
1352           optimisation in the Cortex-A9 Store Buffer may lead to data
1353           corruption. This workaround sets a specific bit in the diagnostic
1354           register of the Cortex-A9 which disables the Store Buffer
1355           optimisation, preventing the defect from occurring. This has no
1356           visible impact on the overall performance or power consumption of the
1357           processor.
1358
1359 config ARM_ERRATA_751472
1360         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1361         depends on CPU_V7
1362         depends on !ARCH_MULTIPLATFORM
1363         help
1364           This option enables the workaround for the 751472 Cortex-A9 (prior
1365           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1366           completion of a following broadcasted operation if the second
1367           operation is received by a CPU before the ICIALLUIS has completed,
1368           potentially leading to corrupted entries in the cache or TLB.
1369
1370 config PL310_ERRATA_753970
1371         bool "PL310 errata: cache sync operation may be faulty"
1372         depends on CACHE_PL310
1373         help
1374           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1375
1376           Under some condition the effect of cache sync operation on
1377           the store buffer still remains when the operation completes.
1378           This means that the store buffer is always asked to drain and
1379           this prevents it from merging any further writes. The workaround
1380           is to replace the normal offset of cache sync operation (0x730)
1381           by another offset targeting an unmapped PL310 register 0x740.
1382           This has the same effect as the cache sync operation: store buffer
1383           drain and waiting for all buffers empty.
1384
1385 config ARM_ERRATA_754322
1386         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1387         depends on CPU_V7
1388         help
1389           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1390           r3p*) erratum. A speculative memory access may cause a page table walk
1391           which starts prior to an ASID switch but completes afterwards. This
1392           can populate the micro-TLB with a stale entry which may be hit with
1393           the new ASID. This workaround places two dsb instructions in the mm
1394           switching code so that no page table walks can cross the ASID switch.
1395
1396 config ARM_ERRATA_754327
1397         bool "ARM errata: no automatic Store Buffer drain"
1398         depends on CPU_V7 && SMP
1399         help
1400           This option enables the workaround for the 754327 Cortex-A9 (prior to
1401           r2p0) erratum. The Store Buffer does not have any automatic draining
1402           mechanism and therefore a livelock may occur if an external agent
1403           continuously polls a memory location waiting to observe an update.
1404           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1405           written polling loops from denying visibility of updates to memory.
1406
1407 config ARM_ERRATA_364296
1408         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1409         depends on CPU_V6 && !SMP
1410         help
1411           This options enables the workaround for the 364296 ARM1136
1412           r0p2 erratum (possible cache data corruption with
1413           hit-under-miss enabled). It sets the undocumented bit 31 in
1414           the auxiliary control register and the FI bit in the control
1415           register, thus disabling hit-under-miss without putting the
1416           processor into full low interrupt latency mode. ARM11MPCore
1417           is not affected.
1418
1419 config ARM_ERRATA_764369
1420         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1421         depends on CPU_V7 && SMP
1422         help
1423           This option enables the workaround for erratum 764369
1424           affecting Cortex-A9 MPCore with two or more processors (all
1425           current revisions). Under certain timing circumstances, a data
1426           cache line maintenance operation by MVA targeting an Inner
1427           Shareable memory region may fail to proceed up to either the
1428           Point of Coherency or to the Point of Unification of the
1429           system. This workaround adds a DSB instruction before the
1430           relevant cache maintenance functions and sets a specific bit
1431           in the diagnostic control register of the SCU.
1432
1433 config PL310_ERRATA_769419
1434         bool "PL310 errata: no automatic Store Buffer drain"
1435         depends on CACHE_L2X0
1436         help
1437           On revisions of the PL310 prior to r3p2, the Store Buffer does
1438           not automatically drain. This can cause normal, non-cacheable
1439           writes to be retained when the memory system is idle, leading
1440           to suboptimal I/O performance for drivers using coherent DMA.
1441           This option adds a write barrier to the cpu_idle loop so that,
1442           on systems with an outer cache, the store buffer is drained
1443           explicitly.
1444
1445 config ARM_ERRATA_775420
1446        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1447        depends on CPU_V7
1448        help
1449          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1450          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1451          operation aborts with MMU exception, it might cause the processor
1452          to deadlock. This workaround puts DSB before executing ISB if
1453          an abort may occur on cache maintenance.
1454
1455 config ARM_ERRATA_798181
1456         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1457         depends on CPU_V7 && SMP
1458         help
1459           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1460           adequately shooting down all use of the old entries. This
1461           option enables the Linux kernel workaround for this erratum
1462           which sends an IPI to the CPUs that are running the same ASID
1463           as the one being invalidated.
1464
1465 endmenu
1466
1467 source "arch/arm/common/Kconfig"
1468
1469 menu "Bus support"
1470
1471 config ARM_AMBA
1472         bool
1473
1474 config ISA
1475         bool
1476         help
1477           Find out whether you have ISA slots on your motherboard.  ISA is the
1478           name of a bus system, i.e. the way the CPU talks to the other stuff
1479           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1480           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1481           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1482
1483 # Select ISA DMA controller support
1484 config ISA_DMA
1485         bool
1486         select ISA_DMA_API
1487
1488 # Select ISA DMA interface
1489 config ISA_DMA_API
1490         bool
1491
1492 config PCI
1493         bool "PCI support" if MIGHT_HAVE_PCI
1494         help
1495           Find out whether you have a PCI motherboard. PCI is the name of a
1496           bus system, i.e. the way the CPU talks to the other stuff inside
1497           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1498           VESA. If you have PCI, say Y, otherwise N.
1499
1500 config PCI_DOMAINS
1501         bool
1502         depends on PCI
1503
1504 config PCI_NANOENGINE
1505         bool "BSE nanoEngine PCI support"
1506         depends on SA1100_NANOENGINE
1507         help
1508           Enable PCI on the BSE nanoEngine board.
1509
1510 config PCI_SYSCALL
1511         def_bool PCI
1512
1513 # Select the host bridge type
1514 config PCI_HOST_VIA82C505
1515         bool
1516         depends on PCI && ARCH_SHARK
1517         default y
1518
1519 config PCI_HOST_ITE8152
1520         bool
1521         depends on PCI && MACH_ARMCORE
1522         default y
1523         select DMABOUNCE
1524
1525 source "drivers/pci/Kconfig"
1526
1527 source "drivers/pcmcia/Kconfig"
1528
1529 endmenu
1530
1531 menu "Kernel Features"
1532
1533 config HAVE_SMP
1534         bool
1535         help
1536           This option should be selected by machines which have an SMP-
1537           capable CPU.
1538
1539           The only effect of this option is to make the SMP-related
1540           options available to the user for configuration.
1541
1542 config SMP
1543         bool "Symmetric Multi-Processing"
1544         depends on CPU_V6K || CPU_V7
1545         depends on GENERIC_CLOCKEVENTS
1546         depends on HAVE_SMP
1547         depends on MMU
1548         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1549         select USE_GENERIC_SMP_HELPERS
1550         help
1551           This enables support for systems with more than one CPU. If you have
1552           a system with only one CPU, like most personal computers, say N. If
1553           you have a system with more than one CPU, say Y.
1554
1555           If you say N here, the kernel will run on single and multiprocessor
1556           machines, but will use only one CPU of a multiprocessor machine. If
1557           you say Y here, the kernel will run on many, but not all, single
1558           processor machines. On a single processor machine, the kernel will
1559           run faster if you say N here.
1560
1561           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1562           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1563           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1564
1565           If you don't know what to do here, say N.
1566
1567 config SMP_ON_UP
1568         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1569         depends on SMP && !XIP_KERNEL
1570         default y
1571         help
1572           SMP kernels contain instructions which fail on non-SMP processors.
1573           Enabling this option allows the kernel to modify itself to make
1574           these instructions safe.  Disabling it allows about 1K of space
1575           savings.
1576
1577           If you don't know what to do here, say Y.
1578
1579 config ARM_CPU_TOPOLOGY
1580         bool "Support cpu topology definition"
1581         depends on SMP && CPU_V7
1582         default y
1583         help
1584           Support ARM cpu topology definition. The MPIDR register defines
1585           affinity between processors which is then used to describe the cpu
1586           topology of an ARM System.
1587
1588 config SCHED_MC
1589         bool "Multi-core scheduler support"
1590         depends on ARM_CPU_TOPOLOGY
1591         help
1592           Multi-core scheduler support improves the CPU scheduler's decision
1593           making when dealing with multi-core CPU chips at a cost of slightly
1594           increased overhead in some places. If unsure say N here.
1595
1596 config SCHED_SMT
1597         bool "SMT scheduler support"
1598         depends on ARM_CPU_TOPOLOGY
1599         help
1600           Improves the CPU scheduler's decision making when dealing with
1601           MultiThreading at a cost of slightly increased overhead in some
1602           places. If unsure say N here.
1603
1604 config HAVE_ARM_SCU
1605         bool
1606         help
1607           This option enables support for the ARM system coherency unit
1608
1609 config HAVE_ARM_ARCH_TIMER
1610         bool "Architected timer support"
1611         depends on CPU_V7
1612         select ARM_ARCH_TIMER
1613         help
1614           This option enables support for the ARM architected timer
1615
1616 config HAVE_ARM_TWD
1617         bool
1618         depends on SMP
1619         select CLKSRC_OF if OF
1620         help
1621           This options enables support for the ARM timer and watchdog unit
1622
1623 choice
1624         prompt "Memory split"
1625         default VMSPLIT_3G
1626         help
1627           Select the desired split between kernel and user memory.
1628
1629           If you are not absolutely sure what you are doing, leave this
1630           option alone!
1631
1632         config VMSPLIT_3G
1633                 bool "3G/1G user/kernel split"
1634         config VMSPLIT_2G
1635                 bool "2G/2G user/kernel split"
1636         config VMSPLIT_1G
1637                 bool "1G/3G user/kernel split"
1638 endchoice
1639
1640 config PAGE_OFFSET
1641         hex
1642         default 0x40000000 if VMSPLIT_1G
1643         default 0x80000000 if VMSPLIT_2G
1644         default 0xC0000000
1645
1646 config NR_CPUS
1647         int "Maximum number of CPUs (2-32)"
1648         range 2 32
1649         depends on SMP
1650         default "4"
1651
1652 config HOTPLUG_CPU
1653         bool "Support for hot-pluggable CPUs"
1654         depends on SMP && HOTPLUG
1655         help
1656           Say Y here to experiment with turning CPUs off and on.  CPUs
1657           can be controlled through /sys/devices/system/cpu.
1658
1659 config ARM_PSCI
1660         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1661         depends on CPU_V7
1662         help
1663           Say Y here if you want Linux to communicate with system firmware
1664           implementing the PSCI specification for CPU-centric power
1665           management operations described in ARM document number ARM DEN
1666           0022A ("Power State Coordination Interface System Software on
1667           ARM processors").
1668
1669 config LOCAL_TIMERS
1670         bool "Use local timer interrupts"
1671         depends on SMP
1672         default y
1673         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !CLKSRC_EXYNOS_MCT)
1674         help
1675           Enable support for local timers on SMP platforms, rather then the
1676           legacy IPI broadcast method.  Local timers allows the system
1677           accounting to be spread across the timer interval, preventing a
1678           "thundering herd" at every timer tick.
1679
1680 # The GPIO number here must be sorted by descending number. In case of
1681 # a multiplatform kernel, we just want the highest value required by the
1682 # selected platforms.
1683 config ARCH_NR_GPIO
1684         int
1685         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1686         default 512 if SOC_OMAP5
1687         default 355 if ARCH_U8500
1688         default 288 if ARCH_VT8500 || ARCH_SUNXI
1689         default 264 if MACH_H4700
1690         default 0
1691         help
1692           Maximum number of GPIOs in the system.
1693
1694           If unsure, leave the default value.
1695
1696 source kernel/Kconfig.preempt
1697
1698 config HZ
1699         int
1700         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1701                 ARCH_S5PV210 || ARCH_EXYNOS4
1702         default AT91_TIMER_HZ if ARCH_AT91
1703         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1704         default 100
1705
1706 config SCHED_HRTICK
1707         def_bool HIGH_RES_TIMERS
1708
1709 config THUMB2_KERNEL
1710         bool "Compile the kernel in Thumb-2 mode"
1711         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1712         select AEABI
1713         select ARM_ASM_UNIFIED
1714         select ARM_UNWIND
1715         help
1716           By enabling this option, the kernel will be compiled in
1717           Thumb-2 mode. A compiler/assembler that understand the unified
1718           ARM-Thumb syntax is needed.
1719
1720           If unsure, say N.
1721
1722 config THUMB2_AVOID_R_ARM_THM_JUMP11
1723         bool "Work around buggy Thumb-2 short branch relocations in gas"
1724         depends on THUMB2_KERNEL && MODULES
1725         default y
1726         help
1727           Various binutils versions can resolve Thumb-2 branches to
1728           locally-defined, preemptible global symbols as short-range "b.n"
1729           branch instructions.
1730
1731           This is a problem, because there's no guarantee the final
1732           destination of the symbol, or any candidate locations for a
1733           trampoline, are within range of the branch.  For this reason, the
1734           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1735           relocation in modules at all, and it makes little sense to add
1736           support.
1737
1738           The symptom is that the kernel fails with an "unsupported
1739           relocation" error when loading some modules.
1740
1741           Until fixed tools are available, passing
1742           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1743           code which hits this problem, at the cost of a bit of extra runtime
1744           stack usage in some cases.
1745
1746           The problem is described in more detail at:
1747               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1748
1749           Only Thumb-2 kernels are affected.
1750
1751           Unless you are sure your tools don't have this problem, say Y.
1752
1753 config ARM_ASM_UNIFIED
1754         bool
1755
1756 config AEABI
1757         bool "Use the ARM EABI to compile the kernel"
1758         help
1759           This option allows for the kernel to be compiled using the latest
1760           ARM ABI (aka EABI).  This is only useful if you are using a user
1761           space environment that is also compiled with EABI.
1762
1763           Since there are major incompatibilities between the legacy ABI and
1764           EABI, especially with regard to structure member alignment, this
1765           option also changes the kernel syscall calling convention to
1766           disambiguate both ABIs and allow for backward compatibility support
1767           (selected with CONFIG_OABI_COMPAT).
1768
1769           To use this you need GCC version 4.0.0 or later.
1770
1771 config OABI_COMPAT
1772         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1773         depends on AEABI && !THUMB2_KERNEL
1774         default y
1775         help
1776           This option preserves the old syscall interface along with the
1777           new (ARM EABI) one. It also provides a compatibility layer to
1778           intercept syscalls that have structure arguments which layout
1779           in memory differs between the legacy ABI and the new ARM EABI
1780           (only for non "thumb" binaries). This option adds a tiny
1781           overhead to all syscalls and produces a slightly larger kernel.
1782           If you know you'll be using only pure EABI user space then you
1783           can say N here. If this option is not selected and you attempt
1784           to execute a legacy ABI binary then the result will be
1785           UNPREDICTABLE (in fact it can be predicted that it won't work
1786           at all). If in doubt say Y.
1787
1788 config ARCH_HAS_HOLES_MEMORYMODEL
1789         bool
1790
1791 config ARCH_SPARSEMEM_ENABLE
1792         bool
1793
1794 config ARCH_SPARSEMEM_DEFAULT
1795         def_bool ARCH_SPARSEMEM_ENABLE
1796
1797 config ARCH_SELECT_MEMORY_MODEL
1798         def_bool ARCH_SPARSEMEM_ENABLE
1799
1800 config HAVE_ARCH_PFN_VALID
1801         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1802
1803 config HIGHMEM
1804         bool "High Memory Support"
1805         depends on MMU
1806         help
1807           The address space of ARM processors is only 4 Gigabytes large
1808           and it has to accommodate user address space, kernel address
1809           space as well as some memory mapped IO. That means that, if you
1810           have a large amount of physical memory and/or IO, not all of the
1811           memory can be "permanently mapped" by the kernel. The physical
1812           memory that is not permanently mapped is called "high memory".
1813
1814           Depending on the selected kernel/user memory split, minimum
1815           vmalloc space and actual amount of RAM, you may not need this
1816           option which should result in a slightly faster kernel.
1817
1818           If unsure, say n.
1819
1820 config HIGHPTE
1821         bool "Allocate 2nd-level pagetables from highmem"
1822         depends on HIGHMEM
1823
1824 config HW_PERF_EVENTS
1825         bool "Enable hardware performance counter support for perf events"
1826         depends on PERF_EVENTS
1827         default y
1828         help
1829           Enable hardware performance counter support for perf events. If
1830           disabled, perf events will use software events only.
1831
1832 source "mm/Kconfig"
1833
1834 config FORCE_MAX_ZONEORDER
1835         int "Maximum zone order" if ARCH_SHMOBILE
1836         range 11 64 if ARCH_SHMOBILE
1837         default "12" if SOC_AM33XX
1838         default "9" if SA1111
1839         default "11"
1840         help
1841           The kernel memory allocator divides physically contiguous memory
1842           blocks into "zones", where each zone is a power of two number of
1843           pages.  This option selects the largest power of two that the kernel
1844           keeps in the memory allocator.  If you need to allocate very large
1845           blocks of physically contiguous memory, then you may need to
1846           increase this value.
1847
1848           This config option is actually maximum order plus one. For example,
1849           a value of 11 means that the largest free memory block is 2^10 pages.
1850
1851 config ALIGNMENT_TRAP
1852         bool
1853         depends on CPU_CP15_MMU
1854         default y if !ARCH_EBSA110
1855         select HAVE_PROC_CPU if PROC_FS
1856         help
1857           ARM processors cannot fetch/store information which is not
1858           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1859           address divisible by 4. On 32-bit ARM processors, these non-aligned
1860           fetch/store instructions will be emulated in software if you say
1861           here, which has a severe performance impact. This is necessary for
1862           correct operation of some network protocols. With an IP-only
1863           configuration it is safe to say N, otherwise say Y.
1864
1865 config UACCESS_WITH_MEMCPY
1866         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1867         depends on MMU
1868         default y if CPU_FEROCEON
1869         help
1870           Implement faster copy_to_user and clear_user methods for CPU
1871           cores where a 8-word STM instruction give significantly higher
1872           memory write throughput than a sequence of individual 32bit stores.
1873
1874           A possible side effect is a slight increase in scheduling latency
1875           between threads sharing the same address space if they invoke
1876           such copy operations with large buffers.
1877
1878           However, if the CPU data cache is using a write-allocate mode,
1879           this option is unlikely to provide any performance gain.
1880
1881 config SECCOMP
1882         bool
1883         prompt "Enable seccomp to safely compute untrusted bytecode"
1884         ---help---
1885           This kernel feature is useful for number crunching applications
1886           that may need to compute untrusted bytecode during their
1887           execution. By using pipes or other transports made available to
1888           the process as file descriptors supporting the read/write
1889           syscalls, it's possible to isolate those applications in
1890           their own address space using seccomp. Once seccomp is
1891           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1892           and the task is only allowed to execute a few safe syscalls
1893           defined by each seccomp mode.
1894
1895 config CC_STACKPROTECTOR
1896         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1897         help
1898           This option turns on the -fstack-protector GCC feature. This
1899           feature puts, at the beginning of functions, a canary value on
1900           the stack just before the return address, and validates
1901           the value just before actually returning.  Stack based buffer
1902           overflows (that need to overwrite this return address) now also
1903           overwrite the canary, which gets detected and the attack is then
1904           neutralized via a kernel panic.
1905           This feature requires gcc version 4.2 or above.
1906
1907 config XEN_DOM0
1908         def_bool y
1909         depends on XEN
1910
1911 config XEN
1912         bool "Xen guest support on ARM (EXPERIMENTAL)"
1913         depends on ARM && AEABI && OF
1914         depends on CPU_V7 && !CPU_V6
1915         depends on !GENERIC_ATOMIC64
1916         help
1917           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1918
1919 endmenu
1920
1921 menu "Boot options"
1922
1923 config USE_OF
1924         bool "Flattened Device Tree support"
1925         select IRQ_DOMAIN
1926         select OF
1927         select OF_EARLY_FLATTREE
1928         help
1929           Include support for flattened device tree machine descriptions.
1930
1931 config ATAGS
1932         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1933         default y
1934         help
1935           This is the traditional way of passing data to the kernel at boot
1936           time. If you are solely relying on the flattened device tree (or
1937           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1938           to remove ATAGS support from your kernel binary.  If unsure,
1939           leave this to y.
1940
1941 config DEPRECATED_PARAM_STRUCT
1942         bool "Provide old way to pass kernel parameters"
1943         depends on ATAGS
1944         help
1945           This was deprecated in 2001 and announced to live on for 5 years.
1946           Some old boot loaders still use this way.
1947
1948 # Compressed boot loader in ROM.  Yes, we really want to ask about
1949 # TEXT and BSS so we preserve their values in the config files.
1950 config ZBOOT_ROM_TEXT
1951         hex "Compressed ROM boot loader base address"
1952         default "0"
1953         help
1954           The physical address at which the ROM-able zImage is to be
1955           placed in the target.  Platforms which normally make use of
1956           ROM-able zImage formats normally set this to a suitable
1957           value in their defconfig file.
1958
1959           If ZBOOT_ROM is not enabled, this has no effect.
1960
1961 config ZBOOT_ROM_BSS
1962         hex "Compressed ROM boot loader BSS address"
1963         default "0"
1964         help
1965           The base address of an area of read/write memory in the target
1966           for the ROM-able zImage which must be available while the
1967           decompressor is running. It must be large enough to hold the
1968           entire decompressed kernel plus an additional 128 KiB.
1969           Platforms which normally make use of ROM-able zImage formats
1970           normally set this to a suitable value in their defconfig file.
1971
1972           If ZBOOT_ROM is not enabled, this has no effect.
1973
1974 config ZBOOT_ROM
1975         bool "Compressed boot loader in ROM/flash"
1976         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1977         help
1978           Say Y here if you intend to execute your compressed kernel image
1979           (zImage) directly from ROM or flash.  If unsure, say N.
1980
1981 choice
1982         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1983         depends on ZBOOT_ROM && ARCH_SH7372
1984         default ZBOOT_ROM_NONE
1985         help
1986           Include experimental SD/MMC loading code in the ROM-able zImage.
1987           With this enabled it is possible to write the ROM-able zImage
1988           kernel image to an MMC or SD card and boot the kernel straight
1989           from the reset vector. At reset the processor Mask ROM will load
1990           the first part of the ROM-able zImage which in turn loads the
1991           rest the kernel image to RAM.
1992
1993 config ZBOOT_ROM_NONE
1994         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1995         help
1996           Do not load image from SD or MMC
1997
1998 config ZBOOT_ROM_MMCIF
1999         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
2000         help
2001           Load image from MMCIF hardware block.
2002
2003 config ZBOOT_ROM_SH_MOBILE_SDHI
2004         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
2005         help
2006           Load image from SDHI hardware block
2007
2008 endchoice
2009
2010 config ARM_APPENDED_DTB
2011         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
2012         depends on OF && !ZBOOT_ROM
2013         help
2014           With this option, the boot code will look for a device tree binary
2015           (DTB) appended to zImage
2016           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
2017
2018           This is meant as a backward compatibility convenience for those
2019           systems with a bootloader that can't be upgraded to accommodate
2020           the documented boot protocol using a device tree.
2021
2022           Beware that there is very little in terms of protection against
2023           this option being confused by leftover garbage in memory that might
2024           look like a DTB header after a reboot if no actual DTB is appended
2025           to zImage.  Do not leave this option active in a production kernel
2026           if you don't intend to always append a DTB.  Proper passing of the
2027           location into r2 of a bootloader provided DTB is always preferable
2028           to this option.
2029
2030 config ARM_ATAG_DTB_COMPAT
2031         bool "Supplement the appended DTB with traditional ATAG information"
2032         depends on ARM_APPENDED_DTB
2033         help
2034           Some old bootloaders can't be updated to a DTB capable one, yet
2035           they provide ATAGs with memory configuration, the ramdisk address,
2036           the kernel cmdline string, etc.  Such information is dynamically
2037           provided by the bootloader and can't always be stored in a static
2038           DTB.  To allow a device tree enabled kernel to be used with such
2039           bootloaders, this option allows zImage to extract the information
2040           from the ATAG list and store it at run time into the appended DTB.
2041
2042 choice
2043         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2044         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2045
2046 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2047         bool "Use bootloader kernel arguments if available"
2048         help
2049           Uses the command-line options passed by the boot loader instead of
2050           the device tree bootargs property. If the boot loader doesn't provide
2051           any, the device tree bootargs property will be used.
2052
2053 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2054         bool "Extend with bootloader kernel arguments"
2055         help
2056           The command-line arguments provided by the boot loader will be
2057           appended to the the device tree bootargs property.
2058
2059 endchoice
2060
2061 config CMDLINE
2062         string "Default kernel command string"
2063         default ""
2064         help
2065           On some architectures (EBSA110 and CATS), there is currently no way
2066           for the boot loader to pass arguments to the kernel. For these
2067           architectures, you should supply some command-line options at build
2068           time by entering them here. As a minimum, you should specify the
2069           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2070
2071 choice
2072         prompt "Kernel command line type" if CMDLINE != ""
2073         default CMDLINE_FROM_BOOTLOADER
2074         depends on ATAGS
2075
2076 config CMDLINE_FROM_BOOTLOADER
2077         bool "Use bootloader kernel arguments if available"
2078         help
2079           Uses the command-line options passed by the boot loader. If
2080           the boot loader doesn't provide any, the default kernel command
2081           string provided in CMDLINE will be used.
2082
2083 config CMDLINE_EXTEND
2084         bool "Extend bootloader kernel arguments"
2085         help
2086           The command-line arguments provided by the boot loader will be
2087           appended to the default kernel command string.
2088
2089 config CMDLINE_FORCE
2090         bool "Always use the default kernel command string"
2091         help
2092           Always use the default kernel command string, even if the boot
2093           loader passes other arguments to the kernel.
2094           This is useful if you cannot or don't want to change the
2095           command-line options your boot loader passes to the kernel.
2096 endchoice
2097
2098 config XIP_KERNEL
2099         bool "Kernel Execute-In-Place from ROM"
2100         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2101         help
2102           Execute-In-Place allows the kernel to run from non-volatile storage
2103           directly addressable by the CPU, such as NOR flash. This saves RAM
2104           space since the text section of the kernel is not loaded from flash
2105           to RAM.  Read-write sections, such as the data section and stack,
2106           are still copied to RAM.  The XIP kernel is not compressed since
2107           it has to run directly from flash, so it will take more space to
2108           store it.  The flash address used to link the kernel object files,
2109           and for storing it, is configuration dependent. Therefore, if you
2110           say Y here, you must know the proper physical address where to
2111           store the kernel image depending on your own flash memory usage.
2112
2113           Also note that the make target becomes "make xipImage" rather than
2114           "make zImage" or "make Image".  The final kernel binary to put in
2115           ROM memory will be arch/arm/boot/xipImage.
2116
2117           If unsure, say N.
2118
2119 config XIP_PHYS_ADDR
2120         hex "XIP Kernel Physical Location"
2121         depends on XIP_KERNEL
2122         default "0x00080000"
2123         help
2124           This is the physical address in your flash memory the kernel will
2125           be linked for and stored to.  This address is dependent on your
2126           own flash usage.
2127
2128 config KEXEC
2129         bool "Kexec system call (EXPERIMENTAL)"
2130         depends on (!SMP || HOTPLUG_CPU)
2131         help
2132           kexec is a system call that implements the ability to shutdown your
2133           current kernel, and to start another kernel.  It is like a reboot
2134           but it is independent of the system firmware.   And like a reboot
2135           you can start any kernel with it, not just Linux.
2136
2137           It is an ongoing process to be certain the hardware in a machine
2138           is properly shutdown, so do not be surprised if this code does not
2139           initially work for you.  It may help to enable device hotplugging
2140           support.
2141
2142 config ATAGS_PROC
2143         bool "Export atags in procfs"
2144         depends on ATAGS && KEXEC
2145         default y
2146         help
2147           Should the atags used to boot the kernel be exported in an "atags"
2148           file in procfs. Useful with kexec.
2149
2150 config CRASH_DUMP
2151         bool "Build kdump crash kernel (EXPERIMENTAL)"
2152         help
2153           Generate crash dump after being started by kexec. This should
2154           be normally only set in special crash dump kernels which are
2155           loaded in the main kernel with kexec-tools into a specially
2156           reserved region and then later executed after a crash by
2157           kdump/kexec. The crash dump kernel must be compiled to a
2158           memory address not used by the main kernel
2159
2160           For more details see Documentation/kdump/kdump.txt
2161
2162 config AUTO_ZRELADDR
2163         bool "Auto calculation of the decompressed kernel image address"
2164         depends on !ZBOOT_ROM && !ARCH_U300
2165         help
2166           ZRELADDR is the physical address where the decompressed kernel
2167           image will be placed. If AUTO_ZRELADDR is selected, the address
2168           will be determined at run-time by masking the current IP with
2169           0xf8000000. This assumes the zImage being placed in the first 128MB
2170           from start of memory.
2171
2172 endmenu
2173
2174 menu "CPU Power Management"
2175
2176 if ARCH_HAS_CPUFREQ
2177
2178 source "drivers/cpufreq/Kconfig"
2179
2180 config CPU_FREQ_IMX
2181         tristate "CPUfreq driver for i.MX CPUs"
2182         depends on ARCH_MXC && CPU_FREQ
2183         select CPU_FREQ_TABLE
2184         help
2185           This enables the CPUfreq driver for i.MX CPUs.
2186
2187 config CPU_FREQ_SA1100
2188         bool
2189
2190 config CPU_FREQ_SA1110
2191         bool
2192
2193 config CPU_FREQ_INTEGRATOR
2194         tristate "CPUfreq driver for ARM Integrator CPUs"
2195         depends on ARCH_INTEGRATOR && CPU_FREQ
2196         default y
2197         help
2198           This enables the CPUfreq driver for ARM Integrator CPUs.
2199
2200           For details, take a look at <file:Documentation/cpu-freq>.
2201
2202           If in doubt, say Y.
2203
2204 config CPU_FREQ_PXA
2205         bool
2206         depends on CPU_FREQ && ARCH_PXA && PXA25x
2207         default y
2208         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2209         select CPU_FREQ_TABLE
2210
2211 config CPU_FREQ_S3C
2212         bool
2213         help
2214           Internal configuration node for common cpufreq on Samsung SoC
2215
2216 config CPU_FREQ_S3C24XX
2217         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2218         depends on ARCH_S3C24XX && CPU_FREQ
2219         select CPU_FREQ_S3C
2220         help
2221           This enables the CPUfreq driver for the Samsung S3C24XX family
2222           of CPUs.
2223
2224           For details, take a look at <file:Documentation/cpu-freq>.
2225
2226           If in doubt, say N.
2227
2228 config CPU_FREQ_S3C24XX_PLL
2229         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2230         depends on CPU_FREQ_S3C24XX
2231         help
2232           Compile in support for changing the PLL frequency from the
2233           S3C24XX series CPUfreq driver. The PLL takes time to settle
2234           after a frequency change, so by default it is not enabled.
2235
2236           This also means that the PLL tables for the selected CPU(s) will
2237           be built which may increase the size of the kernel image.
2238
2239 config CPU_FREQ_S3C24XX_DEBUG
2240         bool "Debug CPUfreq Samsung driver core"
2241         depends on CPU_FREQ_S3C24XX
2242         help
2243           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2244
2245 config CPU_FREQ_S3C24XX_IODEBUG
2246         bool "Debug CPUfreq Samsung driver IO timing"
2247         depends on CPU_FREQ_S3C24XX
2248         help
2249           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2250
2251 config CPU_FREQ_S3C24XX_DEBUGFS
2252         bool "Export debugfs for CPUFreq"
2253         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2254         help
2255           Export status information via debugfs.
2256
2257 endif
2258
2259 source "drivers/cpuidle/Kconfig"
2260
2261 endmenu
2262
2263 menu "Floating point emulation"
2264
2265 comment "At least one emulation must be selected"
2266
2267 config FPE_NWFPE
2268         bool "NWFPE math emulation"
2269         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2270         ---help---
2271           Say Y to include the NWFPE floating point emulator in the kernel.
2272           This is necessary to run most binaries. Linux does not currently
2273           support floating point hardware so you need to say Y here even if
2274           your machine has an FPA or floating point co-processor podule.
2275
2276           You may say N here if you are going to load the Acorn FPEmulator
2277           early in the bootup.
2278
2279 config FPE_NWFPE_XP
2280         bool "Support extended precision"
2281         depends on FPE_NWFPE
2282         help
2283           Say Y to include 80-bit support in the kernel floating-point
2284           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2285           Note that gcc does not generate 80-bit operations by default,
2286           so in most cases this option only enlarges the size of the
2287           floating point emulator without any good reason.
2288
2289           You almost surely want to say N here.
2290
2291 config FPE_FASTFPE
2292         bool "FastFPE math emulation (EXPERIMENTAL)"
2293         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2294         ---help---
2295           Say Y here to include the FAST floating point emulator in the kernel.
2296           This is an experimental much faster emulator which now also has full
2297           precision for the mantissa.  It does not support any exceptions.
2298           It is very simple, and approximately 3-6 times faster than NWFPE.
2299
2300           It should be sufficient for most programs.  It may be not suitable
2301           for scientific calculations, but you have to check this for yourself.
2302           If you do not feel you need a faster FP emulation you should better
2303           choose NWFPE.
2304
2305 config VFP
2306         bool "VFP-format floating point maths"
2307         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2308         help
2309           Say Y to include VFP support code in the kernel. This is needed
2310           if your hardware includes a VFP unit.
2311
2312           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2313           release notes and additional status information.
2314
2315           Say N if your target does not have VFP hardware.
2316
2317 config VFPv3
2318         bool
2319         depends on VFP
2320         default y if CPU_V7
2321
2322 config NEON
2323         bool "Advanced SIMD (NEON) Extension support"
2324         depends on VFPv3 && CPU_V7
2325         help
2326           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2327           Extension.
2328
2329 endmenu
2330
2331 menu "Userspace binary formats"
2332
2333 source "fs/Kconfig.binfmt"
2334
2335 config ARTHUR
2336         tristate "RISC OS personality"
2337         depends on !AEABI
2338         help
2339           Say Y here to include the kernel code necessary if you want to run
2340           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2341           experimental; if this sounds frightening, say N and sleep in peace.
2342           You can also say M here to compile this support as a module (which
2343           will be called arthur).
2344
2345 endmenu
2346
2347 menu "Power management options"
2348
2349 source "kernel/power/Kconfig"
2350
2351 config ARCH_SUSPEND_POSSIBLE
2352         depends on !ARCH_S5PC100
2353         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2354                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2355         def_bool y
2356
2357 config ARM_CPU_SUSPEND
2358         def_bool PM_SLEEP
2359
2360 endmenu
2361
2362 source "net/Kconfig"
2363
2364 source "drivers/Kconfig"
2365
2366 source "fs/Kconfig"
2367
2368 source "arch/arm/Kconfig.debug"
2369
2370 source "security/Kconfig"
2371
2372 source "crypto/Kconfig"
2373
2374 source "lib/Kconfig"
2375
2376 source "arch/arm/kvm/Kconfig"