]> Pileus Git - ~andy/linux/blob - arch/arm/Kconfig
Merge branch 'next-samsung-devel' of git://git.kernel.org/pub/scm/linux/kernel/git...
[~andy/linux] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if (!XIP_KERNEL && !THUMB2_KERNEL)
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config HAVE_PWM
41         bool
42
43 config MIGHT_HAVE_PCI
44         bool
45
46 config SYS_SUPPORTS_APM_EMULATION
47         bool
48
49 config HAVE_SCHED_CLOCK
50         bool
51
52 config GENERIC_GPIO
53         bool
54
55 config ARCH_USES_GETTIMEOFFSET
56         bool
57         default n
58
59 config GENERIC_CLOCKEVENTS
60         bool
61
62 config GENERIC_CLOCKEVENTS_BROADCAST
63         bool
64         depends on GENERIC_CLOCKEVENTS
65         default y if SMP
66
67 config KTIME_SCALAR
68         bool
69         default y
70
71 config HAVE_TCM
72         bool
73         select GENERIC_ALLOCATOR
74
75 config HAVE_PROC_CPU
76         bool
77
78 config NO_IOPORT
79         bool
80
81 config EISA
82         bool
83         ---help---
84           The Extended Industry Standard Architecture (EISA) bus was
85           developed as an open alternative to the IBM MicroChannel bus.
86
87           The EISA bus provided some of the features of the IBM MicroChannel
88           bus while maintaining backward compatibility with cards made for
89           the older ISA bus.  The EISA bus saw limited use between 1988 and
90           1995 when it was made obsolete by the PCI bus.
91
92           Say Y here if you are building a kernel for an EISA-based machine.
93
94           Otherwise, say N.
95
96 config SBUS
97         bool
98
99 config MCA
100         bool
101         help
102           MicroChannel Architecture is found in some IBM PS/2 machines and
103           laptops.  It is a bus system similar to PCI or ISA. See
104           <file:Documentation/mca.txt> (and especially the web page given
105           there) before attempting to build an MCA bus kernel.
106
107 config STACKTRACE_SUPPORT
108         bool
109         default y
110
111 config HAVE_LATENCYTOP_SUPPORT
112         bool
113         depends on !SMP
114         default y
115
116 config LOCKDEP_SUPPORT
117         bool
118         default y
119
120 config TRACE_IRQFLAGS_SUPPORT
121         bool
122         default y
123
124 config HARDIRQS_SW_RESEND
125         bool
126         default y
127
128 config GENERIC_IRQ_PROBE
129         bool
130         default y
131
132 config GENERIC_LOCKBREAK
133         bool
134         default y
135         depends on SMP && PREEMPT
136
137 config RWSEM_GENERIC_SPINLOCK
138         bool
139         default y
140
141 config RWSEM_XCHGADD_ALGORITHM
142         bool
143
144 config ARCH_HAS_ILOG2_U32
145         bool
146
147 config ARCH_HAS_ILOG2_U64
148         bool
149
150 config ARCH_HAS_CPUFREQ
151         bool
152         help
153           Internal node to signify that the ARCH has CPUFREQ support
154           and that the relevant menu configurations are displayed for
155           it.
156
157 config ARCH_HAS_CPU_IDLE_WAIT
158        def_bool y
159
160 config GENERIC_HWEIGHT
161         bool
162         default y
163
164 config GENERIC_CALIBRATE_DELAY
165         bool
166         default y
167
168 config ARCH_MAY_HAVE_PC_FDC
169         bool
170
171 config ZONE_DMA
172         bool
173
174 config NEED_DMA_MAP_STATE
175        def_bool y
176
177 config GENERIC_ISA_DMA
178         bool
179
180 config FIQ
181         bool
182
183 config ARCH_MTD_XIP
184         bool
185
186 config VECTORS_BASE
187         hex
188         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
189         default DRAM_BASE if REMAP_VECTORS_TO_RAM
190         default 0x00000000
191         help
192           The base address of exception vectors.
193
194 config ARM_PATCH_PHYS_VIRT
195         bool "Patch physical to virtual translations at runtime (EXPERIMENTAL)"
196         depends on EXPERIMENTAL
197         depends on !XIP_KERNEL && MMU
198         depends on !ARCH_REALVIEW || !SPARSEMEM
199         help
200           Patch phys-to-virt and virt-to-phys translation functions at
201           boot and module load time according to the position of the
202           kernel in system memory.
203
204           This can only be used with non-XIP MMU kernels where the base
205           of physical memory is at a 16MB boundary, or theoretically 64K
206           for the MSM machine class.
207
208 config ARM_PATCH_PHYS_VIRT_16BIT
209         def_bool y
210         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
211         help
212           This option extends the physical to virtual translation patching
213           to allow physical memory down to a theoretical minimum of 64K
214           boundaries.
215
216 source "init/Kconfig"
217
218 source "kernel/Kconfig.freezer"
219
220 menu "System Type"
221
222 config MMU
223         bool "MMU-based Paged Memory Management Support"
224         default y
225         help
226           Select if you want MMU-based virtualised addressing space
227           support by paged memory management. If unsure, say 'Y'.
228
229 #
230 # The "ARM system type" choice list is ordered alphabetically by option
231 # text.  Please add new entries in the option alphabetic order.
232 #
233 choice
234         prompt "ARM system type"
235         default ARCH_VERSATILE
236
237 config ARCH_INTEGRATOR
238         bool "ARM Ltd. Integrator family"
239         select ARM_AMBA
240         select ARCH_HAS_CPUFREQ
241         select CLKDEV_LOOKUP
242         select ICST
243         select GENERIC_CLOCKEVENTS
244         select PLAT_VERSATILE
245         select PLAT_VERSATILE_FPGA_IRQ
246         help
247           Support for ARM's Integrator platform.
248
249 config ARCH_REALVIEW
250         bool "ARM Ltd. RealView family"
251         select ARM_AMBA
252         select CLKDEV_LOOKUP
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select ARCH_WANT_OPTIONAL_GPIOLIB
256         select PLAT_VERSATILE
257         select PLAT_VERSATILE_CLCD
258         select ARM_TIMER_SP804
259         select GPIO_PL061 if GPIOLIB
260         help
261           This enables support for ARM Ltd RealView boards.
262
263 config ARCH_VERSATILE
264         bool "ARM Ltd. Versatile family"
265         select ARM_AMBA
266         select ARM_VIC
267         select CLKDEV_LOOKUP
268         select ICST
269         select GENERIC_CLOCKEVENTS
270         select ARCH_WANT_OPTIONAL_GPIOLIB
271         select PLAT_VERSATILE
272         select PLAT_VERSATILE_CLCD
273         select PLAT_VERSATILE_FPGA_IRQ
274         select ARM_TIMER_SP804
275         help
276           This enables support for ARM Ltd Versatile board.
277
278 config ARCH_VEXPRESS
279         bool "ARM Ltd. Versatile Express family"
280         select ARCH_WANT_OPTIONAL_GPIOLIB
281         select ARM_AMBA
282         select ARM_TIMER_SP804
283         select CLKDEV_LOOKUP
284         select GENERIC_CLOCKEVENTS
285         select HAVE_CLK
286         select HAVE_PATA_PLATFORM
287         select ICST
288         select PLAT_VERSATILE
289         select PLAT_VERSATILE_CLCD
290         help
291           This enables support for the ARM Ltd Versatile Express boards.
292
293 config ARCH_AT91
294         bool "Atmel AT91"
295         select ARCH_REQUIRE_GPIOLIB
296         select HAVE_CLK
297         select CLKDEV_LOOKUP
298         select ARM_PATCH_PHYS_VIRT if MMU
299         help
300           This enables support for systems based on the Atmel AT91RM9200,
301           AT91SAM9 and AT91CAP9 processors.
302
303 config ARCH_BCMRING
304         bool "Broadcom BCMRING"
305         depends on MMU
306         select CPU_V6
307         select ARM_AMBA
308         select ARM_TIMER_SP804
309         select CLKDEV_LOOKUP
310         select GENERIC_CLOCKEVENTS
311         select ARCH_WANT_OPTIONAL_GPIOLIB
312         help
313           Support for Broadcom's BCMRing platform.
314
315 config ARCH_CLPS711X
316         bool "Cirrus Logic CLPS711x/EP721x-based"
317         select CPU_ARM720T
318         select ARCH_USES_GETTIMEOFFSET
319         help
320           Support for Cirrus Logic 711x/721x based boards.
321
322 config ARCH_CNS3XXX
323         bool "Cavium Networks CNS3XXX family"
324         select CPU_V6K
325         select GENERIC_CLOCKEVENTS
326         select ARM_GIC
327         select MIGHT_HAVE_PCI
328         select PCI_DOMAINS if PCI
329         help
330           Support for Cavium Networks CNS3XXX platform.
331
332 config ARCH_GEMINI
333         bool "Cortina Systems Gemini"
334         select CPU_FA526
335         select ARCH_REQUIRE_GPIOLIB
336         select ARCH_USES_GETTIMEOFFSET
337         help
338           Support for the Cortina Systems Gemini family SoCs
339
340 config ARCH_EBSA110
341         bool "EBSA-110"
342         select CPU_SA110
343         select ISA
344         select NO_IOPORT
345         select ARCH_USES_GETTIMEOFFSET
346         help
347           This is an evaluation board for the StrongARM processor available
348           from Digital. It has limited hardware on-board, including an
349           Ethernet interface, two PCMCIA sockets, two serial ports and a
350           parallel port.
351
352 config ARCH_EP93XX
353         bool "EP93xx-based"
354         select CPU_ARM920T
355         select ARM_AMBA
356         select ARM_VIC
357         select CLKDEV_LOOKUP
358         select ARCH_REQUIRE_GPIOLIB
359         select ARCH_HAS_HOLES_MEMORYMODEL
360         select ARCH_USES_GETTIMEOFFSET
361         help
362           This enables support for the Cirrus EP93xx series of CPUs.
363
364 config ARCH_FOOTBRIDGE
365         bool "FootBridge"
366         select CPU_SA110
367         select FOOTBRIDGE
368         select GENERIC_CLOCKEVENTS
369         help
370           Support for systems based on the DC21285 companion chip
371           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
372
373 config ARCH_MXC
374         bool "Freescale MXC/iMX-based"
375         select GENERIC_CLOCKEVENTS
376         select ARCH_REQUIRE_GPIOLIB
377         select CLKDEV_LOOKUP
378         select CLKSRC_MMIO
379         select GENERIC_IRQ_CHIP
380         select HAVE_SCHED_CLOCK
381         help
382           Support for Freescale MXC/iMX-based family of processors
383
384 config ARCH_MXS
385         bool "Freescale MXS-based"
386         select GENERIC_CLOCKEVENTS
387         select ARCH_REQUIRE_GPIOLIB
388         select CLKDEV_LOOKUP
389         select CLKSRC_MMIO
390         help
391           Support for Freescale MXS-based family of processors
392
393 config ARCH_NETX
394         bool "Hilscher NetX based"
395         select CLKSRC_MMIO
396         select CPU_ARM926T
397         select ARM_VIC
398         select GENERIC_CLOCKEVENTS
399         help
400           This enables support for systems based on the Hilscher NetX Soc
401
402 config ARCH_H720X
403         bool "Hynix HMS720x-based"
404         select CPU_ARM720T
405         select ISA_DMA_API
406         select ARCH_USES_GETTIMEOFFSET
407         help
408           This enables support for systems based on the Hynix HMS720x
409
410 config ARCH_IOP13XX
411         bool "IOP13xx-based"
412         depends on MMU
413         select CPU_XSC3
414         select PLAT_IOP
415         select PCI
416         select ARCH_SUPPORTS_MSI
417         select VMSPLIT_1G
418         help
419           Support for Intel's IOP13XX (XScale) family of processors.
420
421 config ARCH_IOP32X
422         bool "IOP32x-based"
423         depends on MMU
424         select CPU_XSCALE
425         select PLAT_IOP
426         select PCI
427         select ARCH_REQUIRE_GPIOLIB
428         help
429           Support for Intel's 80219 and IOP32X (XScale) family of
430           processors.
431
432 config ARCH_IOP33X
433         bool "IOP33x-based"
434         depends on MMU
435         select CPU_XSCALE
436         select PLAT_IOP
437         select PCI
438         select ARCH_REQUIRE_GPIOLIB
439         help
440           Support for Intel's IOP33X (XScale) family of processors.
441
442 config ARCH_IXP23XX
443         bool "IXP23XX-based"
444         depends on MMU
445         select CPU_XSC3
446         select PCI
447         select ARCH_USES_GETTIMEOFFSET
448         help
449           Support for Intel's IXP23xx (XScale) family of processors.
450
451 config ARCH_IXP2000
452         bool "IXP2400/2800-based"
453         depends on MMU
454         select CPU_XSCALE
455         select PCI
456         select ARCH_USES_GETTIMEOFFSET
457         help
458           Support for Intel's IXP2400/2800 (XScale) family of processors.
459
460 config ARCH_IXP4XX
461         bool "IXP4xx-based"
462         depends on MMU
463         select CLKSRC_MMIO
464         select CPU_XSCALE
465         select GENERIC_GPIO
466         select GENERIC_CLOCKEVENTS
467         select HAVE_SCHED_CLOCK
468         select MIGHT_HAVE_PCI
469         select DMABOUNCE if PCI
470         help
471           Support for Intel's IXP4XX (XScale) family of processors.
472
473 config ARCH_DOVE
474         bool "Marvell Dove"
475         select CPU_V7
476         select PCI
477         select ARCH_REQUIRE_GPIOLIB
478         select GENERIC_CLOCKEVENTS
479         select PLAT_ORION
480         help
481           Support for the Marvell Dove SoC 88AP510
482
483 config ARCH_KIRKWOOD
484         bool "Marvell Kirkwood"
485         select CPU_FEROCEON
486         select PCI
487         select ARCH_REQUIRE_GPIOLIB
488         select GENERIC_CLOCKEVENTS
489         select PLAT_ORION
490         help
491           Support for the following Marvell Kirkwood series SoCs:
492           88F6180, 88F6192 and 88F6281.
493
494 config ARCH_LOKI
495         bool "Marvell Loki (88RC8480)"
496         select CPU_FEROCEON
497         select GENERIC_CLOCKEVENTS
498         select PLAT_ORION
499         help
500           Support for the Marvell Loki (88RC8480) SoC.
501
502 config ARCH_LPC32XX
503         bool "NXP LPC32XX"
504         select CLKSRC_MMIO
505         select CPU_ARM926T
506         select ARCH_REQUIRE_GPIOLIB
507         select HAVE_IDE
508         select ARM_AMBA
509         select USB_ARCH_HAS_OHCI
510         select CLKDEV_LOOKUP
511         select GENERIC_TIME
512         select GENERIC_CLOCKEVENTS
513         help
514           Support for the NXP LPC32XX family of processors
515
516 config ARCH_MV78XX0
517         bool "Marvell MV78xx0"
518         select CPU_FEROCEON
519         select PCI
520         select ARCH_REQUIRE_GPIOLIB
521         select GENERIC_CLOCKEVENTS
522         select PLAT_ORION
523         help
524           Support for the following Marvell MV78xx0 series SoCs:
525           MV781x0, MV782x0.
526
527 config ARCH_ORION5X
528         bool "Marvell Orion"
529         depends on MMU
530         select CPU_FEROCEON
531         select PCI
532         select ARCH_REQUIRE_GPIOLIB
533         select GENERIC_CLOCKEVENTS
534         select PLAT_ORION
535         help
536           Support for the following Marvell Orion 5x series SoCs:
537           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
538           Orion-2 (5281), Orion-1-90 (6183).
539
540 config ARCH_MMP
541         bool "Marvell PXA168/910/MMP2"
542         depends on MMU
543         select ARCH_REQUIRE_GPIOLIB
544         select CLKDEV_LOOKUP
545         select GENERIC_CLOCKEVENTS
546         select HAVE_SCHED_CLOCK
547         select TICK_ONESHOT
548         select PLAT_PXA
549         select SPARSE_IRQ
550         help
551           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
552
553 config ARCH_KS8695
554         bool "Micrel/Kendin KS8695"
555         select CPU_ARM922T
556         select ARCH_REQUIRE_GPIOLIB
557         select ARCH_USES_GETTIMEOFFSET
558         help
559           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
560           System-on-Chip devices.
561
562 config ARCH_W90X900
563         bool "Nuvoton W90X900 CPU"
564         select CPU_ARM926T
565         select ARCH_REQUIRE_GPIOLIB
566         select CLKDEV_LOOKUP
567         select CLKSRC_MMIO
568         select GENERIC_CLOCKEVENTS
569         help
570           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
571           At present, the w90x900 has been renamed nuc900, regarding
572           the ARM series product line, you can login the following
573           link address to know more.
574
575           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
576                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
577
578 config ARCH_NUC93X
579         bool "Nuvoton NUC93X CPU"
580         select CPU_ARM926T
581         select CLKDEV_LOOKUP
582         help
583           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
584           low-power and high performance MPEG-4/JPEG multimedia controller chip.
585
586 config ARCH_TEGRA
587         bool "NVIDIA Tegra"
588         select CLKDEV_LOOKUP
589         select CLKSRC_MMIO
590         select GENERIC_TIME
591         select GENERIC_CLOCKEVENTS
592         select GENERIC_GPIO
593         select HAVE_CLK
594         select HAVE_SCHED_CLOCK
595         select ARCH_HAS_CPUFREQ
596         help
597           This enables support for NVIDIA Tegra based systems (Tegra APX,
598           Tegra 6xx and Tegra 2 series).
599
600 config ARCH_PNX4008
601         bool "Philips Nexperia PNX4008 Mobile"
602         select CPU_ARM926T
603         select CLKDEV_LOOKUP
604         select ARCH_USES_GETTIMEOFFSET
605         help
606           This enables support for Philips PNX4008 mobile platform.
607
608 config ARCH_PXA
609         bool "PXA2xx/PXA3xx-based"
610         depends on MMU
611         select ARCH_MTD_XIP
612         select ARCH_HAS_CPUFREQ
613         select CLKDEV_LOOKUP
614         select CLKSRC_MMIO
615         select ARCH_REQUIRE_GPIOLIB
616         select GENERIC_CLOCKEVENTS
617         select HAVE_SCHED_CLOCK
618         select TICK_ONESHOT
619         select PLAT_PXA
620         select SPARSE_IRQ
621         select AUTO_ZRELADDR
622         select MULTI_IRQ_HANDLER
623         help
624           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
625
626 config ARCH_MSM
627         bool "Qualcomm MSM"
628         select HAVE_CLK
629         select GENERIC_CLOCKEVENTS
630         select ARCH_REQUIRE_GPIOLIB
631         select CLKDEV_LOOKUP
632         help
633           Support for Qualcomm MSM/QSD based systems.  This runs on the
634           apps processor of the MSM/QSD and depends on a shared memory
635           interface to the modem processor which runs the baseband
636           stack and controls some vital subsystems
637           (clock and power control, etc).
638
639 config ARCH_SHMOBILE
640         bool "Renesas SH-Mobile / R-Mobile"
641         select HAVE_CLK
642         select CLKDEV_LOOKUP
643         select GENERIC_CLOCKEVENTS
644         select NO_IOPORT
645         select SPARSE_IRQ
646         select MULTI_IRQ_HANDLER
647         help
648           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
649
650 config ARCH_RPC
651         bool "RiscPC"
652         select ARCH_ACORN
653         select FIQ
654         select TIMER_ACORN
655         select ARCH_MAY_HAVE_PC_FDC
656         select HAVE_PATA_PLATFORM
657         select ISA_DMA_API
658         select NO_IOPORT
659         select ARCH_SPARSEMEM_ENABLE
660         select ARCH_USES_GETTIMEOFFSET
661         help
662           On the Acorn Risc-PC, Linux can support the internal IDE disk and
663           CD-ROM interface, serial and parallel port, and the floppy drive.
664
665 config ARCH_SA1100
666         bool "SA1100-based"
667         select CLKSRC_MMIO
668         select CPU_SA1100
669         select ISA
670         select ARCH_SPARSEMEM_ENABLE
671         select ARCH_MTD_XIP
672         select ARCH_HAS_CPUFREQ
673         select CPU_FREQ
674         select GENERIC_CLOCKEVENTS
675         select HAVE_CLK
676         select HAVE_SCHED_CLOCK
677         select TICK_ONESHOT
678         select ARCH_REQUIRE_GPIOLIB
679         help
680           Support for StrongARM 11x0 based boards.
681
682 config ARCH_S3C2410
683         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
684         select GENERIC_GPIO
685         select ARCH_HAS_CPUFREQ
686         select HAVE_CLK
687         select CLKDEV_LOOKUP
688         select ARCH_USES_GETTIMEOFFSET
689         select HAVE_S3C2410_I2C if I2C
690         help
691           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
692           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
693           the Samsung SMDK2410 development board (and derivatives).
694
695           Note, the S3C2416 and the S3C2450 are so close that they even share
696           the same SoC ID code. This means that there is no separate machine
697           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
698
699 config ARCH_S3C64XX
700         bool "Samsung S3C64XX"
701         select PLAT_SAMSUNG
702         select CPU_V6
703         select ARM_VIC
704         select HAVE_CLK
705         select CLKDEV_LOOKUP
706         select NO_IOPORT
707         select ARCH_USES_GETTIMEOFFSET
708         select ARCH_HAS_CPUFREQ
709         select ARCH_REQUIRE_GPIOLIB
710         select SAMSUNG_CLKSRC
711         select SAMSUNG_IRQ_VIC_TIMER
712         select SAMSUNG_IRQ_UART
713         select S3C_GPIO_TRACK
714         select S3C_GPIO_PULL_UPDOWN
715         select S3C_GPIO_CFG_S3C24XX
716         select S3C_GPIO_CFG_S3C64XX
717         select S3C_DEV_NAND
718         select USB_ARCH_HAS_OHCI
719         select SAMSUNG_GPIOLIB_4BIT
720         select HAVE_S3C2410_I2C if I2C
721         select HAVE_S3C2410_WATCHDOG if WATCHDOG
722         help
723           Samsung S3C64XX series based systems
724
725 config ARCH_S5P64X0
726         bool "Samsung S5P6440 S5P6450"
727         select CPU_V6
728         select GENERIC_GPIO
729         select HAVE_CLK
730         select CLKDEV_LOOKUP
731         select HAVE_S3C2410_WATCHDOG if WATCHDOG
732         select GENERIC_CLOCKEVENTS
733         select HAVE_SCHED_CLOCK
734         select HAVE_S3C2410_I2C if I2C
735         select HAVE_S3C_RTC if RTC_CLASS
736         help
737           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
738           SMDK6450.
739
740 config ARCH_S5PC100
741         bool "Samsung S5PC100"
742         select GENERIC_GPIO
743         select HAVE_CLK
744         select CLKDEV_LOOKUP
745         select CPU_V7
746         select ARM_L1_CACHE_SHIFT_6
747         select ARCH_USES_GETTIMEOFFSET
748         select HAVE_S3C2410_I2C if I2C
749         select HAVE_S3C_RTC if RTC_CLASS
750         select HAVE_S3C2410_WATCHDOG if WATCHDOG
751         help
752           Samsung S5PC100 series based systems
753
754 config ARCH_S5PV210
755         bool "Samsung S5PV210/S5PC110"
756         select CPU_V7
757         select ARCH_SPARSEMEM_ENABLE
758         select ARCH_HAS_HOLES_MEMORYMODEL
759         select GENERIC_GPIO
760         select HAVE_CLK
761         select CLKDEV_LOOKUP
762         select ARM_L1_CACHE_SHIFT_6
763         select ARCH_HAS_CPUFREQ
764         select GENERIC_CLOCKEVENTS
765         select HAVE_SCHED_CLOCK
766         select HAVE_S3C2410_I2C if I2C
767         select HAVE_S3C_RTC if RTC_CLASS
768         select HAVE_S3C2410_WATCHDOG if WATCHDOG
769         help
770           Samsung S5PV210/S5PC110 series based systems
771
772 config ARCH_EXYNOS4
773         bool "Samsung EXYNOS4"
774         select CPU_V7
775         select ARCH_SPARSEMEM_ENABLE
776         select ARCH_HAS_HOLES_MEMORYMODEL
777         select GENERIC_GPIO
778         select HAVE_CLK
779         select CLKDEV_LOOKUP
780         select ARCH_HAS_CPUFREQ
781         select GENERIC_CLOCKEVENTS
782         select HAVE_S3C_RTC if RTC_CLASS
783         select HAVE_S3C2410_I2C if I2C
784         select HAVE_S3C2410_WATCHDOG if WATCHDOG
785         help
786           Samsung EXYNOS4 series based systems
787
788 config ARCH_SHARK
789         bool "Shark"
790         select CPU_SA110
791         select ISA
792         select ISA_DMA
793         select ZONE_DMA
794         select PCI
795         select ARCH_USES_GETTIMEOFFSET
796         help
797           Support for the StrongARM based Digital DNARD machine, also known
798           as "Shark" (<http://www.shark-linux.de/shark.html>).
799
800 config ARCH_TCC_926
801         bool "Telechips TCC ARM926-based systems"
802         select CLKSRC_MMIO
803         select CPU_ARM926T
804         select HAVE_CLK
805         select CLKDEV_LOOKUP
806         select GENERIC_CLOCKEVENTS
807         help
808           Support for Telechips TCC ARM926-based systems.
809
810 config ARCH_U300
811         bool "ST-Ericsson U300 Series"
812         depends on MMU
813         select CLKSRC_MMIO
814         select CPU_ARM926T
815         select HAVE_SCHED_CLOCK
816         select HAVE_TCM
817         select ARM_AMBA
818         select ARM_VIC
819         select GENERIC_CLOCKEVENTS
820         select CLKDEV_LOOKUP
821         select GENERIC_GPIO
822         help
823           Support for ST-Ericsson U300 series mobile platforms.
824
825 config ARCH_U8500
826         bool "ST-Ericsson U8500 Series"
827         select CPU_V7
828         select ARM_AMBA
829         select GENERIC_CLOCKEVENTS
830         select CLKDEV_LOOKUP
831         select ARCH_REQUIRE_GPIOLIB
832         select ARCH_HAS_CPUFREQ
833         help
834           Support for ST-Ericsson's Ux500 architecture
835
836 config ARCH_NOMADIK
837         bool "STMicroelectronics Nomadik"
838         select ARM_AMBA
839         select ARM_VIC
840         select CPU_ARM926T
841         select CLKDEV_LOOKUP
842         select GENERIC_CLOCKEVENTS
843         select ARCH_REQUIRE_GPIOLIB
844         help
845           Support for the Nomadik platform by ST-Ericsson
846
847 config ARCH_DAVINCI
848         bool "TI DaVinci"
849         select GENERIC_CLOCKEVENTS
850         select ARCH_REQUIRE_GPIOLIB
851         select ZONE_DMA
852         select HAVE_IDE
853         select CLKDEV_LOOKUP
854         select GENERIC_ALLOCATOR
855         select GENERIC_IRQ_CHIP
856         select ARCH_HAS_HOLES_MEMORYMODEL
857         help
858           Support for TI's DaVinci platform.
859
860 config ARCH_OMAP
861         bool "TI OMAP"
862         select HAVE_CLK
863         select ARCH_REQUIRE_GPIOLIB
864         select ARCH_HAS_CPUFREQ
865         select GENERIC_CLOCKEVENTS
866         select HAVE_SCHED_CLOCK
867         select ARCH_HAS_HOLES_MEMORYMODEL
868         help
869           Support for TI's OMAP platform (OMAP1/2/3/4).
870
871 config PLAT_SPEAR
872         bool "ST SPEAr"
873         select ARM_AMBA
874         select ARCH_REQUIRE_GPIOLIB
875         select CLKDEV_LOOKUP
876         select CLKSRC_MMIO
877         select GENERIC_CLOCKEVENTS
878         select HAVE_CLK
879         help
880           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
881
882 config ARCH_VT8500
883         bool "VIA/WonderMedia 85xx"
884         select CPU_ARM926T
885         select GENERIC_GPIO
886         select ARCH_HAS_CPUFREQ
887         select GENERIC_CLOCKEVENTS
888         select ARCH_REQUIRE_GPIOLIB
889         select HAVE_PWM
890         help
891           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
892 endchoice
893
894 #
895 # This is sorted alphabetically by mach-* pathname.  However, plat-*
896 # Kconfigs may be included either alphabetically (according to the
897 # plat- suffix) or along side the corresponding mach-* source.
898 #
899 source "arch/arm/mach-at91/Kconfig"
900
901 source "arch/arm/mach-bcmring/Kconfig"
902
903 source "arch/arm/mach-clps711x/Kconfig"
904
905 source "arch/arm/mach-cns3xxx/Kconfig"
906
907 source "arch/arm/mach-davinci/Kconfig"
908
909 source "arch/arm/mach-dove/Kconfig"
910
911 source "arch/arm/mach-ep93xx/Kconfig"
912
913 source "arch/arm/mach-footbridge/Kconfig"
914
915 source "arch/arm/mach-gemini/Kconfig"
916
917 source "arch/arm/mach-h720x/Kconfig"
918
919 source "arch/arm/mach-integrator/Kconfig"
920
921 source "arch/arm/mach-iop32x/Kconfig"
922
923 source "arch/arm/mach-iop33x/Kconfig"
924
925 source "arch/arm/mach-iop13xx/Kconfig"
926
927 source "arch/arm/mach-ixp4xx/Kconfig"
928
929 source "arch/arm/mach-ixp2000/Kconfig"
930
931 source "arch/arm/mach-ixp23xx/Kconfig"
932
933 source "arch/arm/mach-kirkwood/Kconfig"
934
935 source "arch/arm/mach-ks8695/Kconfig"
936
937 source "arch/arm/mach-loki/Kconfig"
938
939 source "arch/arm/mach-lpc32xx/Kconfig"
940
941 source "arch/arm/mach-msm/Kconfig"
942
943 source "arch/arm/mach-mv78xx0/Kconfig"
944
945 source "arch/arm/plat-mxc/Kconfig"
946
947 source "arch/arm/mach-mxs/Kconfig"
948
949 source "arch/arm/mach-netx/Kconfig"
950
951 source "arch/arm/mach-nomadik/Kconfig"
952 source "arch/arm/plat-nomadik/Kconfig"
953
954 source "arch/arm/mach-nuc93x/Kconfig"
955
956 source "arch/arm/plat-omap/Kconfig"
957
958 source "arch/arm/mach-omap1/Kconfig"
959
960 source "arch/arm/mach-omap2/Kconfig"
961
962 source "arch/arm/mach-orion5x/Kconfig"
963
964 source "arch/arm/mach-pxa/Kconfig"
965 source "arch/arm/plat-pxa/Kconfig"
966
967 source "arch/arm/mach-mmp/Kconfig"
968
969 source "arch/arm/mach-realview/Kconfig"
970
971 source "arch/arm/mach-sa1100/Kconfig"
972
973 source "arch/arm/plat-samsung/Kconfig"
974 source "arch/arm/plat-s3c24xx/Kconfig"
975 source "arch/arm/plat-s5p/Kconfig"
976
977 source "arch/arm/plat-spear/Kconfig"
978
979 source "arch/arm/plat-tcc/Kconfig"
980
981 if ARCH_S3C2410
982 source "arch/arm/mach-s3c2400/Kconfig"
983 source "arch/arm/mach-s3c2410/Kconfig"
984 source "arch/arm/mach-s3c2412/Kconfig"
985 source "arch/arm/mach-s3c2416/Kconfig"
986 source "arch/arm/mach-s3c2440/Kconfig"
987 source "arch/arm/mach-s3c2443/Kconfig"
988 endif
989
990 if ARCH_S3C64XX
991 source "arch/arm/mach-s3c64xx/Kconfig"
992 endif
993
994 source "arch/arm/mach-s5p64x0/Kconfig"
995
996 source "arch/arm/mach-s5pc100/Kconfig"
997
998 source "arch/arm/mach-s5pv210/Kconfig"
999
1000 source "arch/arm/mach-exynos4/Kconfig"
1001
1002 source "arch/arm/mach-shmobile/Kconfig"
1003
1004 source "arch/arm/mach-tegra/Kconfig"
1005
1006 source "arch/arm/mach-u300/Kconfig"
1007
1008 source "arch/arm/mach-ux500/Kconfig"
1009
1010 source "arch/arm/mach-versatile/Kconfig"
1011
1012 source "arch/arm/mach-vexpress/Kconfig"
1013 source "arch/arm/plat-versatile/Kconfig"
1014
1015 source "arch/arm/mach-vt8500/Kconfig"
1016
1017 source "arch/arm/mach-w90x900/Kconfig"
1018
1019 # Definitions to make life easier
1020 config ARCH_ACORN
1021         bool
1022
1023 config PLAT_IOP
1024         bool
1025         select GENERIC_CLOCKEVENTS
1026         select HAVE_SCHED_CLOCK
1027
1028 config PLAT_ORION
1029         bool
1030         select CLKSRC_MMIO
1031         select GENERIC_IRQ_CHIP
1032         select HAVE_SCHED_CLOCK
1033
1034 config PLAT_PXA
1035         bool
1036
1037 config PLAT_VERSATILE
1038         bool
1039
1040 config ARM_TIMER_SP804
1041         bool
1042         select CLKSRC_MMIO
1043
1044 source arch/arm/mm/Kconfig
1045
1046 config IWMMXT
1047         bool "Enable iWMMXt support"
1048         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1049         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1050         help
1051           Enable support for iWMMXt context switching at run time if
1052           running on a CPU that supports it.
1053
1054 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1055 config XSCALE_PMU
1056         bool
1057         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1058         default y
1059
1060 config CPU_HAS_PMU
1061         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1062                    (!ARCH_OMAP3 || OMAP3_EMU)
1063         default y
1064         bool
1065
1066 config MULTI_IRQ_HANDLER
1067         bool
1068         help
1069           Allow each machine to specify it's own IRQ handler at run time.
1070
1071 if !MMU
1072 source "arch/arm/Kconfig-nommu"
1073 endif
1074
1075 config ARM_ERRATA_411920
1076         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1077         depends on CPU_V6 || CPU_V6K
1078         help
1079           Invalidation of the Instruction Cache operation can
1080           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1081           It does not affect the MPCore. This option enables the ARM Ltd.
1082           recommended workaround.
1083
1084 config ARM_ERRATA_430973
1085         bool "ARM errata: Stale prediction on replaced interworking branch"
1086         depends on CPU_V7
1087         help
1088           This option enables the workaround for the 430973 Cortex-A8
1089           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1090           interworking branch is replaced with another code sequence at the
1091           same virtual address, whether due to self-modifying code or virtual
1092           to physical address re-mapping, Cortex-A8 does not recover from the
1093           stale interworking branch prediction. This results in Cortex-A8
1094           executing the new code sequence in the incorrect ARM or Thumb state.
1095           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1096           and also flushes the branch target cache at every context switch.
1097           Note that setting specific bits in the ACTLR register may not be
1098           available in non-secure mode.
1099
1100 config ARM_ERRATA_458693
1101         bool "ARM errata: Processor deadlock when a false hazard is created"
1102         depends on CPU_V7
1103         help
1104           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1105           erratum. For very specific sequences of memory operations, it is
1106           possible for a hazard condition intended for a cache line to instead
1107           be incorrectly associated with a different cache line. This false
1108           hazard might then cause a processor deadlock. The workaround enables
1109           the L1 caching of the NEON accesses and disables the PLD instruction
1110           in the ACTLR register. Note that setting specific bits in the ACTLR
1111           register may not be available in non-secure mode.
1112
1113 config ARM_ERRATA_460075
1114         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1115         depends on CPU_V7
1116         help
1117           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1118           erratum. Any asynchronous access to the L2 cache may encounter a
1119           situation in which recent store transactions to the L2 cache are lost
1120           and overwritten with stale memory contents from external memory. The
1121           workaround disables the write-allocate mode for the L2 cache via the
1122           ACTLR register. Note that setting specific bits in the ACTLR register
1123           may not be available in non-secure mode.
1124
1125 config ARM_ERRATA_742230
1126         bool "ARM errata: DMB operation may be faulty"
1127         depends on CPU_V7 && SMP
1128         help
1129           This option enables the workaround for the 742230 Cortex-A9
1130           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1131           between two write operations may not ensure the correct visibility
1132           ordering of the two writes. This workaround sets a specific bit in
1133           the diagnostic register of the Cortex-A9 which causes the DMB
1134           instruction to behave as a DSB, ensuring the correct behaviour of
1135           the two writes.
1136
1137 config ARM_ERRATA_742231
1138         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1139         depends on CPU_V7 && SMP
1140         help
1141           This option enables the workaround for the 742231 Cortex-A9
1142           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1143           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1144           accessing some data located in the same cache line, may get corrupted
1145           data due to bad handling of the address hazard when the line gets
1146           replaced from one of the CPUs at the same time as another CPU is
1147           accessing it. This workaround sets specific bits in the diagnostic
1148           register of the Cortex-A9 which reduces the linefill issuing
1149           capabilities of the processor.
1150
1151 config PL310_ERRATA_588369
1152         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1153         depends on CACHE_L2X0
1154         help
1155            The PL310 L2 cache controller implements three types of Clean &
1156            Invalidate maintenance operations: by Physical Address
1157            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1158            They are architecturally defined to behave as the execution of a
1159            clean operation followed immediately by an invalidate operation,
1160            both performing to the same memory location. This functionality
1161            is not correctly implemented in PL310 as clean lines are not
1162            invalidated as a result of these operations.
1163
1164 config ARM_ERRATA_720789
1165         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1166         depends on CPU_V7 && SMP
1167         help
1168           This option enables the workaround for the 720789 Cortex-A9 (prior to
1169           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1170           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1171           As a consequence of this erratum, some TLB entries which should be
1172           invalidated are not, resulting in an incoherency in the system page
1173           tables. The workaround changes the TLB flushing routines to invalidate
1174           entries regardless of the ASID.
1175
1176 config PL310_ERRATA_727915
1177         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1178         depends on CACHE_L2X0
1179         help
1180           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1181           operation (offset 0x7FC). This operation runs in background so that
1182           PL310 can handle normal accesses while it is in progress. Under very
1183           rare circumstances, due to this erratum, write data can be lost when
1184           PL310 treats a cacheable write transaction during a Clean &
1185           Invalidate by Way operation.
1186
1187 config ARM_ERRATA_743622
1188         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1189         depends on CPU_V7
1190         help
1191           This option enables the workaround for the 743622 Cortex-A9
1192           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1193           optimisation in the Cortex-A9 Store Buffer may lead to data
1194           corruption. This workaround sets a specific bit in the diagnostic
1195           register of the Cortex-A9 which disables the Store Buffer
1196           optimisation, preventing the defect from occurring. This has no
1197           visible impact on the overall performance or power consumption of the
1198           processor.
1199
1200 config ARM_ERRATA_751472
1201         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1202         depends on CPU_V7 && SMP
1203         help
1204           This option enables the workaround for the 751472 Cortex-A9 (prior
1205           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1206           completion of a following broadcasted operation if the second
1207           operation is received by a CPU before the ICIALLUIS has completed,
1208           potentially leading to corrupted entries in the cache or TLB.
1209
1210 config ARM_ERRATA_753970
1211         bool "ARM errata: cache sync operation may be faulty"
1212         depends on CACHE_PL310
1213         help
1214           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1215
1216           Under some condition the effect of cache sync operation on
1217           the store buffer still remains when the operation completes.
1218           This means that the store buffer is always asked to drain and
1219           this prevents it from merging any further writes. The workaround
1220           is to replace the normal offset of cache sync operation (0x730)
1221           by another offset targeting an unmapped PL310 register 0x740.
1222           This has the same effect as the cache sync operation: store buffer
1223           drain and waiting for all buffers empty.
1224
1225 config ARM_ERRATA_754322
1226         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1227         depends on CPU_V7
1228         help
1229           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1230           r3p*) erratum. A speculative memory access may cause a page table walk
1231           which starts prior to an ASID switch but completes afterwards. This
1232           can populate the micro-TLB with a stale entry which may be hit with
1233           the new ASID. This workaround places two dsb instructions in the mm
1234           switching code so that no page table walks can cross the ASID switch.
1235
1236 config ARM_ERRATA_754327
1237         bool "ARM errata: no automatic Store Buffer drain"
1238         depends on CPU_V7 && SMP
1239         help
1240           This option enables the workaround for the 754327 Cortex-A9 (prior to
1241           r2p0) erratum. The Store Buffer does not have any automatic draining
1242           mechanism and therefore a livelock may occur if an external agent
1243           continuously polls a memory location waiting to observe an update.
1244           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1245           written polling loops from denying visibility of updates to memory.
1246
1247 endmenu
1248
1249 source "arch/arm/common/Kconfig"
1250
1251 menu "Bus support"
1252
1253 config ARM_AMBA
1254         bool
1255
1256 config ISA
1257         bool
1258         help
1259           Find out whether you have ISA slots on your motherboard.  ISA is the
1260           name of a bus system, i.e. the way the CPU talks to the other stuff
1261           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1262           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1263           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1264
1265 # Select ISA DMA controller support
1266 config ISA_DMA
1267         bool
1268         select ISA_DMA_API
1269
1270 # Select ISA DMA interface
1271 config ISA_DMA_API
1272         bool
1273
1274 config PCI
1275         bool "PCI support" if MIGHT_HAVE_PCI
1276         help
1277           Find out whether you have a PCI motherboard. PCI is the name of a
1278           bus system, i.e. the way the CPU talks to the other stuff inside
1279           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1280           VESA. If you have PCI, say Y, otherwise N.
1281
1282 config PCI_DOMAINS
1283         bool
1284         depends on PCI
1285
1286 config PCI_NANOENGINE
1287         bool "BSE nanoEngine PCI support"
1288         depends on SA1100_NANOENGINE
1289         help
1290           Enable PCI on the BSE nanoEngine board.
1291
1292 config PCI_SYSCALL
1293         def_bool PCI
1294
1295 # Select the host bridge type
1296 config PCI_HOST_VIA82C505
1297         bool
1298         depends on PCI && ARCH_SHARK
1299         default y
1300
1301 config PCI_HOST_ITE8152
1302         bool
1303         depends on PCI && MACH_ARMCORE
1304         default y
1305         select DMABOUNCE
1306
1307 source "drivers/pci/Kconfig"
1308
1309 source "drivers/pcmcia/Kconfig"
1310
1311 endmenu
1312
1313 menu "Kernel Features"
1314
1315 source "kernel/time/Kconfig"
1316
1317 config SMP
1318         bool "Symmetric Multi-Processing"
1319         depends on CPU_V6K || CPU_V7
1320         depends on GENERIC_CLOCKEVENTS
1321         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1322                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1323                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1324                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1325         select USE_GENERIC_SMP_HELPERS
1326         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1327         help
1328           This enables support for systems with more than one CPU. If you have
1329           a system with only one CPU, like most personal computers, say N. If
1330           you have a system with more than one CPU, say Y.
1331
1332           If you say N here, the kernel will run on single and multiprocessor
1333           machines, but will use only one CPU of a multiprocessor machine. If
1334           you say Y here, the kernel will run on many, but not all, single
1335           processor machines. On a single processor machine, the kernel will
1336           run faster if you say N here.
1337
1338           See also <file:Documentation/i386/IO-APIC.txt>,
1339           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1340           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1341
1342           If you don't know what to do here, say N.
1343
1344 config SMP_ON_UP
1345         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1346         depends on EXPERIMENTAL
1347         depends on SMP && !XIP_KERNEL
1348         default y
1349         help
1350           SMP kernels contain instructions which fail on non-SMP processors.
1351           Enabling this option allows the kernel to modify itself to make
1352           these instructions safe.  Disabling it allows about 1K of space
1353           savings.
1354
1355           If you don't know what to do here, say Y.
1356
1357 config HAVE_ARM_SCU
1358         bool
1359         depends on SMP
1360         help
1361           This option enables support for the ARM system coherency unit
1362
1363 config HAVE_ARM_TWD
1364         bool
1365         depends on SMP
1366         select TICK_ONESHOT
1367         help
1368           This options enables support for the ARM timer and watchdog unit
1369
1370 choice
1371         prompt "Memory split"
1372         default VMSPLIT_3G
1373         help
1374           Select the desired split between kernel and user memory.
1375
1376           If you are not absolutely sure what you are doing, leave this
1377           option alone!
1378
1379         config VMSPLIT_3G
1380                 bool "3G/1G user/kernel split"
1381         config VMSPLIT_2G
1382                 bool "2G/2G user/kernel split"
1383         config VMSPLIT_1G
1384                 bool "1G/3G user/kernel split"
1385 endchoice
1386
1387 config PAGE_OFFSET
1388         hex
1389         default 0x40000000 if VMSPLIT_1G
1390         default 0x80000000 if VMSPLIT_2G
1391         default 0xC0000000
1392
1393 config NR_CPUS
1394         int "Maximum number of CPUs (2-32)"
1395         range 2 32
1396         depends on SMP
1397         default "4"
1398
1399 config HOTPLUG_CPU
1400         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1401         depends on SMP && HOTPLUG && EXPERIMENTAL
1402         help
1403           Say Y here to experiment with turning CPUs off and on.  CPUs
1404           can be controlled through /sys/devices/system/cpu.
1405
1406 config LOCAL_TIMERS
1407         bool "Use local timer interrupts"
1408         depends on SMP
1409         default y
1410         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1411         help
1412           Enable support for local timers on SMP platforms, rather then the
1413           legacy IPI broadcast method.  Local timers allows the system
1414           accounting to be spread across the timer interval, preventing a
1415           "thundering herd" at every timer tick.
1416
1417 source kernel/Kconfig.preempt
1418
1419 config HZ
1420         int
1421         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1422                 ARCH_S5PV210 || ARCH_EXYNOS4
1423         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1424         default AT91_TIMER_HZ if ARCH_AT91
1425         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1426         default 100
1427
1428 config THUMB2_KERNEL
1429         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1430         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1431         select AEABI
1432         select ARM_ASM_UNIFIED
1433         help
1434           By enabling this option, the kernel will be compiled in
1435           Thumb-2 mode. A compiler/assembler that understand the unified
1436           ARM-Thumb syntax is needed.
1437
1438           If unsure, say N.
1439
1440 config THUMB2_AVOID_R_ARM_THM_JUMP11
1441         bool "Work around buggy Thumb-2 short branch relocations in gas"
1442         depends on THUMB2_KERNEL && MODULES
1443         default y
1444         help
1445           Various binutils versions can resolve Thumb-2 branches to
1446           locally-defined, preemptible global symbols as short-range "b.n"
1447           branch instructions.
1448
1449           This is a problem, because there's no guarantee the final
1450           destination of the symbol, or any candidate locations for a
1451           trampoline, are within range of the branch.  For this reason, the
1452           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1453           relocation in modules at all, and it makes little sense to add
1454           support.
1455
1456           The symptom is that the kernel fails with an "unsupported
1457           relocation" error when loading some modules.
1458
1459           Until fixed tools are available, passing
1460           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1461           code which hits this problem, at the cost of a bit of extra runtime
1462           stack usage in some cases.
1463
1464           The problem is described in more detail at:
1465               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1466
1467           Only Thumb-2 kernels are affected.
1468
1469           Unless you are sure your tools don't have this problem, say Y.
1470
1471 config ARM_ASM_UNIFIED
1472         bool
1473
1474 config AEABI
1475         bool "Use the ARM EABI to compile the kernel"
1476         help
1477           This option allows for the kernel to be compiled using the latest
1478           ARM ABI (aka EABI).  This is only useful if you are using a user
1479           space environment that is also compiled with EABI.
1480
1481           Since there are major incompatibilities between the legacy ABI and
1482           EABI, especially with regard to structure member alignment, this
1483           option also changes the kernel syscall calling convention to
1484           disambiguate both ABIs and allow for backward compatibility support
1485           (selected with CONFIG_OABI_COMPAT).
1486
1487           To use this you need GCC version 4.0.0 or later.
1488
1489 config OABI_COMPAT
1490         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1491         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1492         default y
1493         help
1494           This option preserves the old syscall interface along with the
1495           new (ARM EABI) one. It also provides a compatibility layer to
1496           intercept syscalls that have structure arguments which layout
1497           in memory differs between the legacy ABI and the new ARM EABI
1498           (only for non "thumb" binaries). This option adds a tiny
1499           overhead to all syscalls and produces a slightly larger kernel.
1500           If you know you'll be using only pure EABI user space then you
1501           can say N here. If this option is not selected and you attempt
1502           to execute a legacy ABI binary then the result will be
1503           UNPREDICTABLE (in fact it can be predicted that it won't work
1504           at all). If in doubt say Y.
1505
1506 config ARCH_HAS_HOLES_MEMORYMODEL
1507         bool
1508
1509 config ARCH_SPARSEMEM_ENABLE
1510         bool
1511
1512 config ARCH_SPARSEMEM_DEFAULT
1513         def_bool ARCH_SPARSEMEM_ENABLE
1514
1515 config ARCH_SELECT_MEMORY_MODEL
1516         def_bool ARCH_SPARSEMEM_ENABLE
1517
1518 config HAVE_ARCH_PFN_VALID
1519         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1520
1521 config HIGHMEM
1522         bool "High Memory Support"
1523         depends on MMU
1524         help
1525           The address space of ARM processors is only 4 Gigabytes large
1526           and it has to accommodate user address space, kernel address
1527           space as well as some memory mapped IO. That means that, if you
1528           have a large amount of physical memory and/or IO, not all of the
1529           memory can be "permanently mapped" by the kernel. The physical
1530           memory that is not permanently mapped is called "high memory".
1531
1532           Depending on the selected kernel/user memory split, minimum
1533           vmalloc space and actual amount of RAM, you may not need this
1534           option which should result in a slightly faster kernel.
1535
1536           If unsure, say n.
1537
1538 config HIGHPTE
1539         bool "Allocate 2nd-level pagetables from highmem"
1540         depends on HIGHMEM
1541
1542 config HW_PERF_EVENTS
1543         bool "Enable hardware performance counter support for perf events"
1544         depends on PERF_EVENTS && CPU_HAS_PMU
1545         default y
1546         help
1547           Enable hardware performance counter support for perf events. If
1548           disabled, perf events will use software events only.
1549
1550 source "mm/Kconfig"
1551
1552 config FORCE_MAX_ZONEORDER
1553         int "Maximum zone order" if ARCH_SHMOBILE
1554         range 11 64 if ARCH_SHMOBILE
1555         default "9" if SA1111
1556         default "11"
1557         help
1558           The kernel memory allocator divides physically contiguous memory
1559           blocks into "zones", where each zone is a power of two number of
1560           pages.  This option selects the largest power of two that the kernel
1561           keeps in the memory allocator.  If you need to allocate very large
1562           blocks of physically contiguous memory, then you may need to
1563           increase this value.
1564
1565           This config option is actually maximum order plus one. For example,
1566           a value of 11 means that the largest free memory block is 2^10 pages.
1567
1568 config LEDS
1569         bool "Timer and CPU usage LEDs"
1570         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1571                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1572                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1573                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1574                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1575                    ARCH_AT91 || ARCH_DAVINCI || \
1576                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1577         help
1578           If you say Y here, the LEDs on your machine will be used
1579           to provide useful information about your current system status.
1580
1581           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1582           be able to select which LEDs are active using the options below. If
1583           you are compiling a kernel for the EBSA-110 or the LART however, the
1584           red LED will simply flash regularly to indicate that the system is
1585           still functional. It is safe to say Y here if you have a CATS
1586           system, but the driver will do nothing.
1587
1588 config LEDS_TIMER
1589         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1590                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1591                             || MACH_OMAP_PERSEUS2
1592         depends on LEDS
1593         depends on !GENERIC_CLOCKEVENTS
1594         default y if ARCH_EBSA110
1595         help
1596           If you say Y here, one of the system LEDs (the green one on the
1597           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1598           will flash regularly to indicate that the system is still
1599           operational. This is mainly useful to kernel hackers who are
1600           debugging unstable kernels.
1601
1602           The LART uses the same LED for both Timer LED and CPU usage LED
1603           functions. You may choose to use both, but the Timer LED function
1604           will overrule the CPU usage LED.
1605
1606 config LEDS_CPU
1607         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1608                         !ARCH_OMAP) \
1609                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1610                         || MACH_OMAP_PERSEUS2
1611         depends on LEDS
1612         help
1613           If you say Y here, the red LED will be used to give a good real
1614           time indication of CPU usage, by lighting whenever the idle task
1615           is not currently executing.
1616
1617           The LART uses the same LED for both Timer LED and CPU usage LED
1618           functions. You may choose to use both, but the Timer LED function
1619           will overrule the CPU usage LED.
1620
1621 config ALIGNMENT_TRAP
1622         bool
1623         depends on CPU_CP15_MMU
1624         default y if !ARCH_EBSA110
1625         select HAVE_PROC_CPU if PROC_FS
1626         help
1627           ARM processors cannot fetch/store information which is not
1628           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1629           address divisible by 4. On 32-bit ARM processors, these non-aligned
1630           fetch/store instructions will be emulated in software if you say
1631           here, which has a severe performance impact. This is necessary for
1632           correct operation of some network protocols. With an IP-only
1633           configuration it is safe to say N, otherwise say Y.
1634
1635 config UACCESS_WITH_MEMCPY
1636         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1637         depends on MMU && EXPERIMENTAL
1638         default y if CPU_FEROCEON
1639         help
1640           Implement faster copy_to_user and clear_user methods for CPU
1641           cores where a 8-word STM instruction give significantly higher
1642           memory write throughput than a sequence of individual 32bit stores.
1643
1644           A possible side effect is a slight increase in scheduling latency
1645           between threads sharing the same address space if they invoke
1646           such copy operations with large buffers.
1647
1648           However, if the CPU data cache is using a write-allocate mode,
1649           this option is unlikely to provide any performance gain.
1650
1651 config SECCOMP
1652         bool
1653         prompt "Enable seccomp to safely compute untrusted bytecode"
1654         ---help---
1655           This kernel feature is useful for number crunching applications
1656           that may need to compute untrusted bytecode during their
1657           execution. By using pipes or other transports made available to
1658           the process as file descriptors supporting the read/write
1659           syscalls, it's possible to isolate those applications in
1660           their own address space using seccomp. Once seccomp is
1661           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1662           and the task is only allowed to execute a few safe syscalls
1663           defined by each seccomp mode.
1664
1665 config CC_STACKPROTECTOR
1666         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1667         depends on EXPERIMENTAL
1668         help
1669           This option turns on the -fstack-protector GCC feature. This
1670           feature puts, at the beginning of functions, a canary value on
1671           the stack just before the return address, and validates
1672           the value just before actually returning.  Stack based buffer
1673           overflows (that need to overwrite this return address) now also
1674           overwrite the canary, which gets detected and the attack is then
1675           neutralized via a kernel panic.
1676           This feature requires gcc version 4.2 or above.
1677
1678 config DEPRECATED_PARAM_STRUCT
1679         bool "Provide old way to pass kernel parameters"
1680         help
1681           This was deprecated in 2001 and announced to live on for 5 years.
1682           Some old boot loaders still use this way.
1683
1684 endmenu
1685
1686 menu "Boot options"
1687
1688 config USE_OF
1689         bool "Flattened Device Tree support"
1690         select OF
1691         select OF_EARLY_FLATTREE
1692         help
1693           Include support for flattened device tree machine descriptions.
1694
1695 # Compressed boot loader in ROM.  Yes, we really want to ask about
1696 # TEXT and BSS so we preserve their values in the config files.
1697 config ZBOOT_ROM_TEXT
1698         hex "Compressed ROM boot loader base address"
1699         default "0"
1700         help
1701           The physical address at which the ROM-able zImage is to be
1702           placed in the target.  Platforms which normally make use of
1703           ROM-able zImage formats normally set this to a suitable
1704           value in their defconfig file.
1705
1706           If ZBOOT_ROM is not enabled, this has no effect.
1707
1708 config ZBOOT_ROM_BSS
1709         hex "Compressed ROM boot loader BSS address"
1710         default "0"
1711         help
1712           The base address of an area of read/write memory in the target
1713           for the ROM-able zImage which must be available while the
1714           decompressor is running. It must be large enough to hold the
1715           entire decompressed kernel plus an additional 128 KiB.
1716           Platforms which normally make use of ROM-able zImage formats
1717           normally set this to a suitable value in their defconfig file.
1718
1719           If ZBOOT_ROM is not enabled, this has no effect.
1720
1721 config ZBOOT_ROM
1722         bool "Compressed boot loader in ROM/flash"
1723         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1724         help
1725           Say Y here if you intend to execute your compressed kernel image
1726           (zImage) directly from ROM or flash.  If unsure, say N.
1727
1728 config ZBOOT_ROM_MMCIF
1729         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1730         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1731         help
1732           Say Y here to include experimental MMCIF loading code in the
1733           ROM-able zImage. With this enabled it is possible to write the
1734           the ROM-able zImage kernel image to an MMC card and boot the
1735           kernel straight from the reset vector. At reset the processor
1736           Mask ROM will load the first part of the the ROM-able zImage
1737           which in turn loads the rest the kernel image to RAM using the
1738           MMCIF hardware block.
1739
1740 config CMDLINE
1741         string "Default kernel command string"
1742         default ""
1743         help
1744           On some architectures (EBSA110 and CATS), there is currently no way
1745           for the boot loader to pass arguments to the kernel. For these
1746           architectures, you should supply some command-line options at build
1747           time by entering them here. As a minimum, you should specify the
1748           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1749
1750 choice
1751         prompt "Kernel command line type" if CMDLINE != ""
1752         default CMDLINE_FROM_BOOTLOADER
1753
1754 config CMDLINE_FROM_BOOTLOADER
1755         bool "Use bootloader kernel arguments if available"
1756         help
1757           Uses the command-line options passed by the boot loader. If
1758           the boot loader doesn't provide any, the default kernel command
1759           string provided in CMDLINE will be used.
1760
1761 config CMDLINE_EXTEND
1762         bool "Extend bootloader kernel arguments"
1763         help
1764           The command-line arguments provided by the boot loader will be
1765           appended to the default kernel command string.
1766
1767 config CMDLINE_FORCE
1768         bool "Always use the default kernel command string"
1769         help
1770           Always use the default kernel command string, even if the boot
1771           loader passes other arguments to the kernel.
1772           This is useful if you cannot or don't want to change the
1773           command-line options your boot loader passes to the kernel.
1774 endchoice
1775
1776 config XIP_KERNEL
1777         bool "Kernel Execute-In-Place from ROM"
1778         depends on !ZBOOT_ROM
1779         help
1780           Execute-In-Place allows the kernel to run from non-volatile storage
1781           directly addressable by the CPU, such as NOR flash. This saves RAM
1782           space since the text section of the kernel is not loaded from flash
1783           to RAM.  Read-write sections, such as the data section and stack,
1784           are still copied to RAM.  The XIP kernel is not compressed since
1785           it has to run directly from flash, so it will take more space to
1786           store it.  The flash address used to link the kernel object files,
1787           and for storing it, is configuration dependent. Therefore, if you
1788           say Y here, you must know the proper physical address where to
1789           store the kernel image depending on your own flash memory usage.
1790
1791           Also note that the make target becomes "make xipImage" rather than
1792           "make zImage" or "make Image".  The final kernel binary to put in
1793           ROM memory will be arch/arm/boot/xipImage.
1794
1795           If unsure, say N.
1796
1797 config XIP_PHYS_ADDR
1798         hex "XIP Kernel Physical Location"
1799         depends on XIP_KERNEL
1800         default "0x00080000"
1801         help
1802           This is the physical address in your flash memory the kernel will
1803           be linked for and stored to.  This address is dependent on your
1804           own flash usage.
1805
1806 config KEXEC
1807         bool "Kexec system call (EXPERIMENTAL)"
1808         depends on EXPERIMENTAL
1809         help
1810           kexec is a system call that implements the ability to shutdown your
1811           current kernel, and to start another kernel.  It is like a reboot
1812           but it is independent of the system firmware.   And like a reboot
1813           you can start any kernel with it, not just Linux.
1814
1815           It is an ongoing process to be certain the hardware in a machine
1816           is properly shutdown, so do not be surprised if this code does not
1817           initially work for you.  It may help to enable device hotplugging
1818           support.
1819
1820 config ATAGS_PROC
1821         bool "Export atags in procfs"
1822         depends on KEXEC
1823         default y
1824         help
1825           Should the atags used to boot the kernel be exported in an "atags"
1826           file in procfs. Useful with kexec.
1827
1828 config CRASH_DUMP
1829         bool "Build kdump crash kernel (EXPERIMENTAL)"
1830         depends on EXPERIMENTAL
1831         help
1832           Generate crash dump after being started by kexec. This should
1833           be normally only set in special crash dump kernels which are
1834           loaded in the main kernel with kexec-tools into a specially
1835           reserved region and then later executed after a crash by
1836           kdump/kexec. The crash dump kernel must be compiled to a
1837           memory address not used by the main kernel
1838
1839           For more details see Documentation/kdump/kdump.txt
1840
1841 config AUTO_ZRELADDR
1842         bool "Auto calculation of the decompressed kernel image address"
1843         depends on !ZBOOT_ROM && !ARCH_U300
1844         help
1845           ZRELADDR is the physical address where the decompressed kernel
1846           image will be placed. If AUTO_ZRELADDR is selected, the address
1847           will be determined at run-time by masking the current IP with
1848           0xf8000000. This assumes the zImage being placed in the first 128MB
1849           from start of memory.
1850
1851 endmenu
1852
1853 menu "CPU Power Management"
1854
1855 if ARCH_HAS_CPUFREQ
1856
1857 source "drivers/cpufreq/Kconfig"
1858
1859 config CPU_FREQ_IMX
1860         tristate "CPUfreq driver for i.MX CPUs"
1861         depends on ARCH_MXC && CPU_FREQ
1862         help
1863           This enables the CPUfreq driver for i.MX CPUs.
1864
1865 config CPU_FREQ_SA1100
1866         bool
1867
1868 config CPU_FREQ_SA1110
1869         bool
1870
1871 config CPU_FREQ_INTEGRATOR
1872         tristate "CPUfreq driver for ARM Integrator CPUs"
1873         depends on ARCH_INTEGRATOR && CPU_FREQ
1874         default y
1875         help
1876           This enables the CPUfreq driver for ARM Integrator CPUs.
1877
1878           For details, take a look at <file:Documentation/cpu-freq>.
1879
1880           If in doubt, say Y.
1881
1882 config CPU_FREQ_PXA
1883         bool
1884         depends on CPU_FREQ && ARCH_PXA && PXA25x
1885         default y
1886         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1887
1888 config CPU_FREQ_S3C64XX
1889         bool "CPUfreq support for Samsung S3C64XX CPUs"
1890         depends on CPU_FREQ && CPU_S3C6410
1891
1892 config CPU_FREQ_S3C
1893         bool
1894         help
1895           Internal configuration node for common cpufreq on Samsung SoC
1896
1897 config CPU_FREQ_S3C24XX
1898         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1899         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1900         select CPU_FREQ_S3C
1901         help
1902           This enables the CPUfreq driver for the Samsung S3C24XX family
1903           of CPUs.
1904
1905           For details, take a look at <file:Documentation/cpu-freq>.
1906
1907           If in doubt, say N.
1908
1909 config CPU_FREQ_S3C24XX_PLL
1910         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1911         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1912         help
1913           Compile in support for changing the PLL frequency from the
1914           S3C24XX series CPUfreq driver. The PLL takes time to settle
1915           after a frequency change, so by default it is not enabled.
1916
1917           This also means that the PLL tables for the selected CPU(s) will
1918           be built which may increase the size of the kernel image.
1919
1920 config CPU_FREQ_S3C24XX_DEBUG
1921         bool "Debug CPUfreq Samsung driver core"
1922         depends on CPU_FREQ_S3C24XX
1923         help
1924           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1925
1926 config CPU_FREQ_S3C24XX_IODEBUG
1927         bool "Debug CPUfreq Samsung driver IO timing"
1928         depends on CPU_FREQ_S3C24XX
1929         help
1930           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1931
1932 config CPU_FREQ_S3C24XX_DEBUGFS
1933         bool "Export debugfs for CPUFreq"
1934         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1935         help
1936           Export status information via debugfs.
1937
1938 endif
1939
1940 source "drivers/cpuidle/Kconfig"
1941
1942 endmenu
1943
1944 menu "Floating point emulation"
1945
1946 comment "At least one emulation must be selected"
1947
1948 config FPE_NWFPE
1949         bool "NWFPE math emulation"
1950         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
1951         ---help---
1952           Say Y to include the NWFPE floating point emulator in the kernel.
1953           This is necessary to run most binaries. Linux does not currently
1954           support floating point hardware so you need to say Y here even if
1955           your machine has an FPA or floating point co-processor podule.
1956
1957           You may say N here if you are going to load the Acorn FPEmulator
1958           early in the bootup.
1959
1960 config FPE_NWFPE_XP
1961         bool "Support extended precision"
1962         depends on FPE_NWFPE
1963         help
1964           Say Y to include 80-bit support in the kernel floating-point
1965           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
1966           Note that gcc does not generate 80-bit operations by default,
1967           so in most cases this option only enlarges the size of the
1968           floating point emulator without any good reason.
1969
1970           You almost surely want to say N here.
1971
1972 config FPE_FASTFPE
1973         bool "FastFPE math emulation (EXPERIMENTAL)"
1974         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
1975         ---help---
1976           Say Y here to include the FAST floating point emulator in the kernel.
1977           This is an experimental much faster emulator which now also has full
1978           precision for the mantissa.  It does not support any exceptions.
1979           It is very simple, and approximately 3-6 times faster than NWFPE.
1980
1981           It should be sufficient for most programs.  It may be not suitable
1982           for scientific calculations, but you have to check this for yourself.
1983           If you do not feel you need a faster FP emulation you should better
1984           choose NWFPE.
1985
1986 config VFP
1987         bool "VFP-format floating point maths"
1988         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
1989         help
1990           Say Y to include VFP support code in the kernel. This is needed
1991           if your hardware includes a VFP unit.
1992
1993           Please see <file:Documentation/arm/VFP/release-notes.txt> for
1994           release notes and additional status information.
1995
1996           Say N if your target does not have VFP hardware.
1997
1998 config VFPv3
1999         bool
2000         depends on VFP
2001         default y if CPU_V7
2002
2003 config NEON
2004         bool "Advanced SIMD (NEON) Extension support"
2005         depends on VFPv3 && CPU_V7
2006         help
2007           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2008           Extension.
2009
2010 endmenu
2011
2012 menu "Userspace binary formats"
2013
2014 source "fs/Kconfig.binfmt"
2015
2016 config ARTHUR
2017         tristate "RISC OS personality"
2018         depends on !AEABI
2019         help
2020           Say Y here to include the kernel code necessary if you want to run
2021           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2022           experimental; if this sounds frightening, say N and sleep in peace.
2023           You can also say M here to compile this support as a module (which
2024           will be called arthur).
2025
2026 endmenu
2027
2028 menu "Power management options"
2029
2030 source "kernel/power/Kconfig"
2031
2032 config ARCH_SUSPEND_POSSIBLE
2033         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2034         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2035                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2036         def_bool y
2037
2038 endmenu
2039
2040 source "net/Kconfig"
2041
2042 source "drivers/Kconfig"
2043
2044 source "fs/Kconfig"
2045
2046 source "arch/arm/Kconfig.debug"
2047
2048 source "security/Kconfig"
2049
2050 source "crypto/Kconfig"
2051
2052 source "lib/Kconfig"